KR20090086866A - 멀티-코어 프로세서의 전원제어장치 및 방법 - Google Patents

멀티-코어 프로세서의 전원제어장치 및 방법 Download PDF

Info

Publication number
KR20090086866A
KR20090086866A KR1020080012369A KR20080012369A KR20090086866A KR 20090086866 A KR20090086866 A KR 20090086866A KR 1020080012369 A KR1020080012369 A KR 1020080012369A KR 20080012369 A KR20080012369 A KR 20080012369A KR 20090086866 A KR20090086866 A KR 20090086866A
Authority
KR
South Korea
Prior art keywords
core
cores
operation mode
mode
power
Prior art date
Application number
KR1020080012369A
Other languages
English (en)
Inventor
오장근
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020080012369A priority Critical patent/KR20090086866A/ko
Publication of KR20090086866A publication Critical patent/KR20090086866A/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/16Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
    • G06F15/163Interprocessor communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Software Systems (AREA)
  • Power Sources (AREA)

Abstract

본 발명은 멀티-코어 프로세서에 관한 것으로서, 더욱 상세하게는 멀티-코어 프로세서의 전원제어장치 및 방법에 관한 것이다. 본 발명의 구체적인 실시예에 의한 멀티-코어 프로세서의 전원제어장치는 본 발명은 복수 개의 코어(11,12,13)를 구비하는 멀티-코어 프로세서(10)와, 상기 코어(11,12,13) 각각의 동작모드를 설정하며, 검출부(25)를 포함하는 컨트롤유닛(20)을 포함하여 구성되고, 상기 검출부(25)는 상기 코어(11,12,13)의 사용상태 및 컴퓨터 시스템의 입력 전원상태를 검출한다. 이와 같은 본 발명에 의하면 휴대용 컴퓨터 시스템에서 멀티-코어 프로세서 동작모드의 설정에 코어의 사용상태뿐만 아니라 배터리의 잔량도 고려함으로써 배터리의 잔량에 따른 보다 효율적인 전원관리가 가능하고, 결과적으로 배터리의 연속동작 시간을 연장시킬 수 있는 장점이 있다.
코어, 프로세서, 전원관리, 배터리

Description

멀티-코어 프로세서의 전원제어장치 및 방법{Apparatus and method for controlling power supply in a multi-core processor}
본 발명은 멀티-코어 프로세서에 관한 것으로서, 더욱 상세하게는 멀티-코어 프로세서의 전원제어장치 및 방법에 관한 것이다.
휴대용 컴퓨터 시스템은 데스크탑 시스템의 대체로서 점차 대중화되어 가고 있다. 상기 휴대용 컴퓨터 시스템은 AC 전원과 같은 외부 전원에 연결되지 않는 경우에는 배터리에 전원을 의존하게 되는데, 이때 상기 배터리의 수명은 제한적이기 때문에 프로세서의 코어 클럭 주파수 및 코어 공급전압을 낮춤으로써 시스템에서의 전력소모를 줄일 수 있다.
한편, 최근 컴퓨터 분야에서는 멀티태스킹과 다수의 고속연산을 요구하는 멀티미디어 성능이 중시되어 하나의 프로세서 내에 복수 개의 코어를 구비하는 멀티-코어 프로세서들이 개발되었다. 상기 멀티-코어 프로세서는 작업을 복수의 코어들이 분담하여 처리하기 때문에 처리 성능을 향상시킬 수 있다. 또한, 여러 개의 프로세서를 부가하여 사용하는 것에 비해 코어 이외의 부분을 공용할 수 있기 때문에 제조비용이 저렴하고 크기를 소형화할 수 있는 이점이 있다.
종래의 멀티-코어 프로세서를 구비하는 휴대용 컴퓨터 시스템은 복수 개의 코어를 구비하는 프로세서, 비디오 컨트롤러, 메인 메모리, 상기 메인 메모리를 제어하는 노스 브리지, 입출력 컨트롤러, 주변장치의 입출력 기능을 관리하는 레지스터의 집합체인 사우스 브리지, 하드디스크, 키보드 컨트롤러 및 전력모드설정부를 포함하여 구성된다. 이때, 상기 전력모드설정부는 컴퓨터 시스템의 운영체계, CPU, 코어 칩셋과 연결되어 동작하면서, 각각의 코어에 대한 전력 공급을 제어한다.
상기 멀티-코어 프로세서는 복수 개의 코어가 동작하기 때문에 싱글-코어 프로세서에 비하여 소비전력이 증가하고, 상기 소비전력의 증가는 배터리의 연속동작 시간을 단축시킨다. 또한, 전력 소모가 증가할 경우 발열로 인하여 시스템의 수명이 단축되고, 더 나아가 시스템의 기능이 열화 될 수 있다.
따라서 멀티-코어 프로세서의 전력 소모를 줄이고, 복수의 코어를 최적의 상태로 동작시키기 위한 기술의 개발이 요구되고 있으며, 일반적으로 코어에 제공되는 클럭이나 버스에 공급되는 클럭을 비활성화하는 상태인 유휴(idle)상태를 지원함으로써 전력의 소모를 줄이는 기술이 개발되었다. 또한, 활동하지 않는 나머지 코어를 C3 상태(Deep Sleep 모드 이상)의 동작모드로 설정하고, 클럭속도를 한 단계 올려 클럭을 오버하는 터보모드를 적용하기 위한 기술이 개발되었다.
그러나 상기한 바와 같은 종래기술에서는 다음과 같은 문제점이 있었다.
즉, 기술적으로는 코어가 터보모드로 작동할 수 있게 되었지만, 상기 터보모드를 어떤 조건과 환경에서 적용하여야 할 지에 대한 연구가 없어, 상기 터보모드를 효율적으로 사용하지 못하는 문제점이 있었다.
따라서 본 발명은 상기와 같은 종래의 문제점을 해결하기 위하여 안출된 것으로, 본 발명의 목적은 멀티-코어 프로세서를 구비하는 휴대용 컴퓨터 시스템에서 배터리의 잔량을 고려하여 터보모드를 적용함으로써 효율적인 전원관리가 가능한 멀티-코어 프로세서의 전원제어장치 및 방법을 제공하는 것이다.
상기한 바와 같은 목적을 달성하기 위한 본 발명의 특징에 따르면, 본 발명은 복수 개의 코어를 구비하는 멀티-코어 프로세서와, 상기 코어 각각의 동작모드를 설정하며, 검출부를 포함하는 컨트롤유닛을 포함하여 구성되고, 상기 검출부는 상기 코어의 사용상태 및 컴퓨터 시스템의 입력 전원상태를 검출한다.
이때, 상기 컨트롤유닛은 상기 검출부에 의한 검출결과, 상기 코어의 사용량이 일정값 이상인 경우, 상기 동작모드를 터보모드로 설정할 수 있다.
그리고 상기 컨트롤유닛은 상기 검출부에 의한 검출결과, 상기 입력 전원이 AC 전원상태인 경우, 상기 동작모드를 터보모드로 설정할 수 있다.
또한, 상기 컨트롤유닛은 상기 검출부에 의한 검출결과, 상기 입력전원이 DC 전원상태인 경우, 배터리 잔량에 따라 상기 동작모드를 설정할 수 있다.
이때, 상기 컨트롤유닛은 상기 배터리 잔량이 제 1 임계값 이상인 경우, 상기 동작모드를 터보모드로 설정할 수 있다.
그리고 상기 컨트롤유닛은 상기 배터리 잔량이 제 2 임계값 이상, 제 1 임계 값 미만인 경우, 상기 복수 개의 코어 중 하나의 코어에 대해서는 상기 동작모드를 터보모드로 설정하고, 나머지 코어에 대해서는 상기 동작모드를 정상모드로 설정할 수 있다.
또한, 상기 컨트롤유닛은 상기 배터리 잔량이 제 2 임계값 미만인 경우, 상기 복수 개의 코어 중 하나의 코어에 대해서는 상기 동작모드를 정상모드로 설정하고, 나머지 코어에 대해서는 상기 동작모드를 절전모드로 설정할 수 있다.
한편, 본 발명은 (a) 복수 개의 코어를 구비하는 멀티-코어 프로세서의 사용상태를 검출하는 단계와, (b) 컴퓨터 시스템의 입력 전원상태를 검출하는 단계, 그리고 (c) 상기 검출결과에 따라 상기 코어 각각의 동작모드를 설정하는 단계를 포함한다.
이때, 상기 (c) 단계는 상기 멀티-코어 프로세서의 사용상태를 검출한 결과, 상기 코어의 사용량이 일정값 이상인 경우, 상기 동작모드를 터보모드로 설정하도록 수행될 수 있다.
그리고 상기 (c) 단계는 상기 컴퓨터 시스템의 입력 전원상태를 검출한 결과, 상기 입력 전원이 AC 전원상태인 경우, 상기 동작모드를 터보모드로 설정하도록 수행될 수 있다.
또한, 상기 (c) 단계는 상기 컴퓨터 시스템의 입력 전원상태를 검출한 결과, 상기 입력 전원이 DC 전원상태인 경우, 배터리 잔량에 따라 상기 동작모드를 설정하도록 수행될 수 있다.
이때, 상기 (c) 단계는 상기 배터리 잔량이 제 1 임계값 이상인 경우, 상기 동작모드를 터보모드로 설정하도록 수행될 수 있다.
그리고 상기 (c) 단계는 상기 배터리 잔량이 제 2 임계값 이상, 제 1 임계값 미만인 경우, 상기 복수 개의 코어 중 하나의 코어에 대해서는 상기 동작모드를 터보모드로 설정하고, 나머지 코어에 대해서는 상기 동작모드를 정상모드로 설정하도록 수행될 수 있다.
또한, 상기 (c) 단계는 상기 배터리 잔량이 제 2 임계값 미만인 경우, 상기 복수 개의 코어 중 하나의 코어에 대해서는 상기 동작모드를 정상모드로 설정하고, 나머지 코어에 대해서는 상기 동작모드를 절전모드로 설정하도록 수행될 수 있다.
이상에서 상세히 설명한 바와 같이 본 발명에 의한 멀티-코어 프로세서의 전원제어장치 및 방법에 의하면 다음과 같은 효과를 기대할 수 있다.
즉, 휴대용 컴퓨터 시스템에서 멀티-코어 프로세서의 터보모드를 적용함에 있어서, 배터리의 잔량을 고려함으로써 배터리의 잔량에 따른 보다 효율적인 전원관리가 가능한 장점이 있다.
특히, 배터리의 잔량이 일정값 미만인 경우에 배터리의 잔량을 고려하여 멀티-코어 프로세서의 터보모드에의 진입을 방지함으로써 배터리의 연속동작 시간을 연장시킬 수 있는 장점이 있다.
이하에서는 상기한 바와 같은 본 발명에 의한 멀티-코어 프로세서의 전원제어장치의 구체적인 실시예를 첨부한 도면을 참고하여 상세하게 설명한다.
도 1은 본 발명의 구체적인 실시예를 구성하는 멀티-코어 프로세서의 전원제어장치를 나타내는 블럭도이다.
도 1에 도시된 바와 같이, 본 발명의 구체적인 실시예에 의한 멀티-코어 프로세서의 전원제어장치는 복수 개의 코어(11,12,13)를 구비하는 프로세서(10)를 포함하여 구성된다.
상기 복수 개의 코어(11,12,13)를 구비하는 프로세서(10)는 상기 코어(11,12,13)의 사용상태에 따라 코어 클럭 주파수 및 코어 공급전압이 조정되고, PLL(phase locked loop)과 L1, L2 캐쉬(caches)가 ON/OFF됨으로써 전원관리가 수행된다.
한편, 본 발명의 구체적인 실시예에 의한 멀티-코어 프로세서의 전원제어장치는 컨트롤유닛(20)을 포함하여 구성된다. 상기 컨트롤유닛(20)은 상기 코어(11,12,13) 각각의 동작모드를 설정하며, 아래에서 설명할 검출부(25)를 포함한다.
상기 검출부(25)는 상기 코어의 사용상태 및 컴퓨터 시스템의 입력 전원상태를 검출한다.
구체적으로 살펴보면, 상기 검출부(25)는 상기 코어(11,12,13)가 활동상태(active state)인지 여부와 상기 코어(11,12,13)의 사용량, 그리고 컴퓨터 시스템의 입력 전원상태(AC 전원상태 또는 DC 전원상태) 및 배터리의 잔량을 검출한다.
그리고 상기 컨트롤유닛(20)은 상기 검출부(25)에 의한 검출결과에 따라 상기 코어(11,12,13) 각각의 동작모드를 설정한다.
상기 컨트롤유닛(20)은 상기 검출부(25)에 의한 검출결과, 상기 코어(11,12,13)의 사용량이 일정값 이상인 경우, 상기 동작모드를 터보모드로 설정한다.
예컨대 상기 컨트롤유닛(20)은 상기 코어(11,12,13) 중 제 1 코어(11)의 사용량은 일정값 이상이고, 제 2 코어(12) 및 제 3 코어(13)의 사용량은 일정값 미만인 경우에는 상기 제 1 코어(11)만을 터보모드로 설정하고, 상기 제 2 코어(12) 및 제 3 코어(13)는 다른 동작모드로 설정한다.
여기서, 상기 동작모드는 터보모드(Turbo mode), 정상모드(Normal mode) 및 절전모드를 포함한다. 상기 터보모드는 상기 코어 클럭 주파수 및 코어 공급전압을 상기 정상모드보다 더 높게 조절하여 프로세서의 성능을 향상시킨 동작모드를 나타낸다. 반면에, 상기 절전모드는 상기 코어 클럭 주파수 및 코어 공급전압을 상기 정상모드보다 더 낮게 조절하여 소비전력을 줄인 동작모드를 나타낸다.
또한, 상기 코어(11,12,13)의 사용량이 일정값 이상인 경우에 상기 동작모드를 터보모드로 설정하는데, 이는 고성능의 CPU를 필요로 하는 프로그램을 실행하는 경우 코어 클럭 주파수 및 코어 공급전압을 최대로 설정함으로써 프로세서의 성능을 향상시키기 위함이다.
여기서, 상기 일정값은 상기 동작모드를 구분하기 위한 상기 코어 사용량의 기준이 되는 값으로써, 예컨대 코어 사용량의 80%와 같은 값으로 설정될 수 있다.
예컨대 동영상재생 프로그램 또는 3D 게임과 같이 고성능의 CPU를 필요로 하는 경우에는 상기 코어(11,12,13)의 사용량이 상대적으로 높아지는데, 이때 상기 코어(11,12,13)의 사용량이 일정값 이상으로 측정되면 상기 동작모드를 터보모드로 설정함으로써 코어 클럭 주파수 및 코어 공급전압을 최대로 설정하는 것이다.
한편, 상기 컨트롤유닛(20)은 현재 실행되는 프로그램이 고성능의 CPU를 요구하지 않는 경우에는 상기 동작모드를 정상모드로 설정하고, 상기 코어(11,12,13)가 유휴상태(idle state)인 경우에는 상기 동작모드를 절전모드로 설정한다. 이는 코어 클럭 주파수 및 코어 공급전압을 코어의 사용량에 따라 조절함으로써 소비전력을 줄이고, 배터리의 연속동작 시간을 연장하기 위함이다.
그리고 상기 컨트롤유닛(20)은 상기 검출부(25)에 의한 검출결과, 상기 코어(11,12,13)의 사용량이 일정값 이상이면서, 상기 컴퓨터 시스템의 입력 전원이 AC 전원상태인 경우, 상기 동작모드를 터보모드로 설정한다. 이는 상기 컴퓨터 시스템이 배터리의 전원에 의존하지 않고, 외부 전원에 의해 전력을 공급받음으로써 컴퓨터 시스템이 고성능의 상태로 동작하는 것이 가능하며, 전력소모를 줄여야 하는 필요성이 상대적으로 적기 때문이다.
한편, 상기 컨트롤유닛(20)은 상기 검출부(25)에 의한 검출결과, 상기 코어(11,12,13)의 사용량이 일정값 이상이면서, 상기 컴퓨터 시스템의 입력 전원이 DC 전원상태인 경우, 배터리의 잔량에 따라 상기 동작모드를 설정한다.
이때, 상기 컨트롤유닛(20)은 상기 배터리 잔량이 상대적으로 많은 경우에는 상기 동작모드를 터보모드로 설정하고, 상기 배터리 잔량이 상대적으로 적은 경우에는 상기 동작모드를 절전모드로 설정함으로써 시스템의 성능을 극대화시킴과 동시에 배터리의 잔량에 따른 효율적인 전원관리가 가능하도록 한다.
이하에서는 두 개의 코어, 즉 제 1 코어(11) 및 제 2 코어(12)를 구비하는 프로세서를 예로 들어 상기 제 1 코어(11) 및 제 2 코어(12)의 사용량이 각각 일정값 이상인 경우, 동작모드의 설정을 배터리의 잔량에 따라 구분하여 구체적으로 설명한다.
먼저, 상기 두 개의 코어(11,12)의 사용량이 각각 일정값 이상이고, 배터리의 잔량이 75% 이상인 경우, 상기 컨트롤유닛(20)은 동작모드를 터보모드로 설정한다. 이는 배터리의 잔량이 제 1 임계값 이상으로 충분한 경우에는 컴퓨터 시스템이 고성능의 상태로 동작하는 것이 가능하며, 전력소모를 줄여야 하는 필요성이 상대적으로 작기 때문이다.
그리고 상기 두 개의 코어(11,12)의 사용량이 각각 일정값 이상이고, 배터리의 잔량이 50% 이상 75% 미만인 경우, 상기 컨트롤유닛(20)은 상기 두 개의 코어(11,12) 중 제 1 코어(11)에 대해서는 상기 동작모드를 터보모드로 설정하고, 제 2 코어(12)에 대해서는 상기 동작모드를 정상모드로 설정한다. 이는 배터리의 잔량이 제 2 임계값 이상 제 1 임계값 미만인 경우 컴퓨터 시스템을 고성능의 상태로 동작시키기에 무리가 있고, 전력소모를 줄여야 할 필요성이 상대적으로 크기 때문이다.
또한, 상기 두 개의 코어(11,12)의 사용량이 각각 일정값 이상이고, 배터리의 잔량이 50% 미만인 경우, 상기 컨트롤유닛(20)은 상기 두 개의 코어(11,12) 중 재 1 코어(11)에 대해서는 상기 동작모드를 정상모드로 설정하고, 상기 제 2 코어(12)에 대해서는 상기 동작모드를 절전모드로 설정한다. 이는 배터리의 잔량이 제 2 임계값 미만으로 충분하지 않은 경우에는 컴퓨터 시스템을 고성능의 상태로 동작시키는 것보다 배터리의 사용시간을 연장시켜야 할 필요성이 상대적으로 크기 때문이다.
여기서, 배터리의 잔량 75% 및 50%는 각각 상기 지연시간을 산출하는 기준이 되는 제 1 임계값 및 제 2 임계값의 일례로써, 상기 제 1 임계값 및 제 2 임계값은 반드시 이에 한정되는 것은 아니다.
이하에서는 상기한 바와 같은 본 발명에 의한 멀티-코어 프로세서의 전원제어방법의 바람직한 실시예를 첨부한 도면을 참고하여 상세하게 설명한다.
도 2는 본 발명의 구체적인 실시예에 의한 멀티-코어 프로세서의 전원제어과정을 상세히 도시한 흐름도이다.
도 2에 도시된 바와 같이, 본 발명의 구체적인 실시예에 의한 멀티-코어 프로세서의 전원제어과정은 멀티-코어 프로세서에 구비되는 복수 개의 코어들에 대한 사용상태 및 컴퓨터 시스템의 입력 전원상태를 검출하는 단계로부터 시작된다(S100).
구체적으로 살펴보면, 상기 멀티-코어 프로세서에 구비되는 복수 개의 코어들 각각에 대하여 활동상태(active state)인지 여부와 상기 각 코어의 사용량이 일정값 이상인지 여부, 그리고 컴퓨터 시스템의 입력 전원상태가 AC 전원상태인지 또는 DC 전원상태인지 여부 및 배터리의 잔량을 검출한다.
다음으로, 제 100 단계에서의 검출결과, 상기 멀티-코어 프로세서에 구비되는 코어의 사용량이 일정값 이상인지 여부를 판단한다(S110). 이때, 상기 코어의 사용량이 일정값 이상인 경우에는 제 125 단계를 수행하고, 반면에 상기 코어의 사용량이 일정값 미만인 경우에는 제 120 단계를 수행한다.
여기서, 상기 일정값은 상기 코어의 동작모드를 구분하기 위한 상기 코어 사용량의 기준이 되는 값으로써, 예컨대 코어 사용량의 80%와 같은 값으로 설정될 수 있다.
예컨대 동영상재생 프로그램 또는 3D 게임과 같이 고성능의 CPU를 필요로 하는 경우에는 상기 코어의 사용량이 상대적으로 높아지는데, 이때 상기 코어의 사용량이 일정값 이상으로 측정되면 상기 동작모드를 터보모드로 설정함으로써 코어 클럭 주파수 및 코어 공급전압을 최대로 설정하는 것이다.
여기서, 상기 동작모드는 터보모드(Turbo mode), 정상모드(Normal mode) 및 절전모드를 포함한다. 상기 터보모드는 상기 코어 클럭 주파수 및 코어 공급전압을 상기 정상모드보다 더 높게 조절하여 프로세서의 성능을 향상시킨 동작모드를 나타낸다. 반면에, 상기 절전모드는 상기 코어 클럭 주파수 및 코어 공급전압을 상기 정상모드보다 더 낮게 조절하여 소비전력을 줄인 동작모드를 나타낸다.
또한, 상기 코어의 사용량이 일정값 이상인 경우에 상기 동작모드를 터보모드로 설정하는데, 이는 고성능의 CPU를 필요로 하는 프로그램을 실행하는 경우 코어 클럭 주파수 및 코어 공급전압을 최대로 설정함으로써 프로세서의 성능을 향상시키기 위함이다.
이어서, 제 110 단계에서 판단한 결과, 상기 멀티-코어 프로세서에 구비되는 코어의 사용량이 일정값 이상인 경우, 상기 컴퓨터 시스템의 입력전원이 DC 전원상 태인지 여부를 판단한다(S125). 이때, 상기 컴퓨터 시스템의 입력전원이 DC 전원상태인 경우에는 제 120 단계를 수행하고, 반면에 상기 컴퓨터 시스템의 입력전원이 DC 전원상태가 아닌 경우에는 제 150 단계를 수행한다.
한편, 제 110 단계에서 판단한 결과, 상기 멀티-코어 프로세서에 구비되는 코어의 사용량이 일정값 미만인 경우, 상기 코어의 동작모드를 정상모드로 설정한다(S120).
다음으로, 제 125 단계에서 판단한 결과, 상기 컴퓨터 시스템의 입력전원이 DC 전원상태인 경우, 배터리 잔량이 제 1 임계값 미만인지 여부를 판단한다(S120). 이때, 상기 배터리 잔량이 제 1 임계값 미만인 경우에는 제 160 단계를 수행하고, 반면에 상기 배터리 잔량이 제 1 임계값 이상인 경우에는 제 150 단계를 수행한다.
한편, 제 125 단계에서 판단한 결과, 상기 컴퓨터 시스템의 입력전원이 DC 전원상태가 아닌 경우와, 제 120 단계에서 판단한 결과, 배터리 잔량이 제 1 임계값 이상인 경우에는 코어의 사용량이 일정값 이상인 복수 개의 코어를 터보모드로 설정한다(S150).
예컨대 복수 개 코어의 사용량이 일정값 이상이면서, 배터리의 잔량이 75% 이상인 것으로 체크된 경우, 상기 복수 개의 코어에 대해서 상기 동작모드를 터보모드로 설정한다. 이는 배터리의 잔량이 제 1 임계값 이상으로 충분한 경우에는 컴퓨터 시스템이 고성능의 상태로 동작하는 것이 가능하며, 전력소모를 줄여야 하는 필요성이 상대적으로 작기 때문이다. 여기서, 배터리의 잔량 75%는 상기 동작모드를 설정하기 위한 기준이 되는 제 1 임계값의 일례로써, 상기 제 1 임계값은 반드 시 이에 한정되는 것은 아니다.
이어서, 제 120 단계에서 판단한 결과, 배터리의 잔량이 제 1 임계값 미만인 경우, 상기 배터리의 잔량이 제 2 임계값 미만인지 여부를 판단한다(S160). 이때, 상기 배터리의 잔량이 제 2 임계값 미만인 경우에는 제 170 단계를 수행하고, 반면에, 상기 배터리의 잔량이 제 2 임계값 이상인 경우, 즉 상기 배터리의 잔량이 제 2 임계값 이상이면서 제 1 임계값 미만인 경우에는 제 180 단계를 수행한다.
다음으로 제 160 단계에서 판단한 결과, 상기 배터리의 잔량이 제 2 임계값 미만인 경우, 하나의 코어에 대해서는 상기 동작모드를 정상모드로 설정하고, 나머지 코어에 대해서는 상기 동작모드를 절전모드로 설정하다(S170).
예컨대 복수 개 코어의 사용량이 일정값 이상이면서, 배터리의 잔량이 50% 미만인 것으로 체크된 경우, 상기 복수 개의 코어 중 하나의 코어에 대해서는 상기 동작모드를 정상모드로 설정하고, 나머지 코어에 대해서는 상기 동작모드를 절전모드로 설정한다. 이는 배터리의 잔량이 제 2 임계값 미만으로 충분하지 않은 경우에는 컴퓨터 시스템을 고성능의 상태로 동작시키는 것보다 배터리의 사용시간을 연장시켜야 할 필요성이 상대적으로 크기 때문이다. 여기서, 배터리의 잔량 50%는 상기 동작모드를 설정하기 위한 기준이 되는 제 2 임계값의 일례로써, 상기 제 2 임계값은 반드시 이에 한정되는 것은 아니다.
이어서, 제 160 단계에서 판단한 결과, 상기 배터리의 잔량이 제 2 임계값 이상인 경우, 즉 상기 배터리의 잔량이 제 2 임계값 이상, 제 1 임계값 미만인 경우에는 하나의 코어는 터보모드로 설정하고, 나머지 코어는 정상모드로 설정한 다(S180).
예컨대 복수 개 코어의 사용량이 일정값 이상이면서, 배터리의 잔량이 50% 이상, 75% 미만인 것으로 체크된 경우, 상기 복수 개의 코어 중 하나의 코어는 터보모드로 설정하고, 나머지 코어는 정상모드로 설정한다. 이는 배터리의 잔량이 제 2 임계값 이상, 제 1 임계값 미만인 경우, 컴퓨터 시스템을 고성능의 상태로 동작시키기에 무리가 있고, 전력소모를 줄여야 할 필요성이 상대적으로 크기 때문이다. 여기서, 배터리의 잔량 75% 및 50%는 상기 동작모드를 설정하기 위한 기준이 되는 제 1 임계값 및 제 2 임계값의 일례로써, 상기 제 1 임계값 및 제 2 임계값은 반드시 이에 한정되는 것은 아니다.
본 발명의 권리는 위에서 설명된 실시예에 한정되지 않고 청구범위에 기재된 바에 의해 정의되며, 본 발명의 분야에서 통상의 지식을 가진 자가 청구범위에 기재된 권리범위 내에서 다양한 변형과 개작을 할 수 있다는 것은 자명하다.
도 1은 본 발명의 구체적인 실시예를 구성하는 멀티-코어 프로세서의 전원제어장치를 나타내는 블럭도.
도 2는 본 발명의 구체적인 실시예에 의한 멀티-코어 프로세서의 전원제어방법을 상세히 도시한 상세 흐름도.
* 도면의 주요부분에 대한 부호의 설명 *
10: 프로세서 11: 제 1 코어
12: 제 2 코어 13: 제 n 코어
20: 컨트롤유닛 25: 검출부

Claims (14)

  1. 복수 개의 코어를 구비하는 멀티-코어 프로세서와;
    상기 코어 각각의 동작모드를 설정하는 컨트롤유닛을 포함하여 구성되고:
    상기 컨트롤유닛은,
    상기 코어의 사용상태 및 컴퓨터 시스템의 입력 전원상태를 검출하는 검출부를 포함하여 구성되고, 상기 검출부에 의한 검출결과에 따라 상기 코어 각각의 동작모드를 설정함을 특징으로 하는 멀티-코어 프로세서의 전원제어장치.
  2. 제 1 항에 있어서,
    상기 컨트롤유닛은,
    상기 검출부에 의한 검출결과, 상기 코어의 사용량이 일정값 이상인 경우, 상기 동작모드를 터보모드로 설정함을 특징으로 하는 멀티-코어 프로세서의 전원제어장치.
  3. 제 1 항에 있어서,
    상기 컨트롤유닛은,
    상기 검출부에 의한 검출결과, 상기 코어의 사용량이 일정값 이상이고, 상기 입력 전원이 AC 전원상태인 경우, 상기 동작모드를 터보모드로 설정함을 특징으로 하는 멀티-코어 프로세서의 전원제어장치.
  4. 제 1 항에 있어서,
    상기 컨트롤유닛은,
    상기 검출부에 의한 검출결과, 상기 코어의 사용량이 일정값 이상이고, 상기 입력전원이 DC 전원상태인 경우, 배터리 잔량에 따라 상기 동작모드를 설정함을 특징으로 하는 멀티-코어 프로세서의 전원제어장치.
  5. 제 4 항에 있어서,
    상기 컨트롤유닛은,
    상기 배터리 잔량이 제 1 임계값 이상인 경우, 상기 동작모드를 터보모드로 설정함을 특징으로 하는 멀티-코어 프로세서의 전원제어장치.
  6. 제 4 항에 있어서,
    상기 컨트롤유닛은,
    상기 배터리 잔량이 제 2 임계값 이상, 제 1 임계값 미만인 경우, 상기 복수 개의 코어 중 하나의 코어에 대해서는 상기 동작모드를 터보모드로 설정하고, 나머지 코어에 대해서는 상기 동작모드를 정상모드로 설정함을 특징으로 하는 멀티-코어 프로세서의 전원제어장치.
  7. 제 4 항에 있어서,
    상기 컨트롤유닛은,
    상기 배터리 잔량이 제 2 임계값 미만인 경우, 상기 복수 개의 코어 중 하나의 코어에 대해서는 상기 동작모드를 정상모드로 설정하고, 나머지 코어에 대해서는 상기 동작모드를 절전모드로 설정함을 특징으로 하는 멀티-코어 프로세서의 전원제어장치.
  8. (a) 복수 개의 코어를 구비하는 멀티-코어 프로세서의 사용상태를 검출하는 단계와;
    (b) 컴퓨터 시스템의 입력 전원상태를 검출하는 단계와;
    (c) 상기 검출결과에 따라 상기 코어 각각의 동작모드를 설정하는 단계를 포함함을 특징으로 하는 멀티-코어 프로세서의 전원제어방법.
  9. 제 8 항에 있어서,
    상기 (c) 단계는,
    상기 멀티-코어 프로세서의 사용상태를 검출한 결과, 상기 코어의 사용량이 일정값 이상인 경우, 상기 동작모드를 터보모드로 설정하도록 수행됨을 특징으로 하는 멀티-코어 프로세서의 전원제어방법.
  10. 제 8 항에 있어서,
    상기 (c) 단계는,
    상기 코어의 사용량이 일정값 이상이고, 상기 컴퓨터 시스템의 입력 전원상태를 검출한 결과, 상기 입력 전원이 AC 전원상태인 경우, 상기 동작모드를 터보모드로 설정하도록 수행됨을 특징으로 하는 멀티-코어 프로세서의 전원제어방법.
  11. 제 8 항에 있어서,
    상기 (c) 단계는,
    상기 코어의 사용량이 일정값 이상이고, 상기 컴퓨터 시스템의 입력 전원상태를 검출한 결과, 상기 입력 전원이 DC 전원상태인 경우, 배터리 잔량에 따라 상기 동작모드를 설정하도록 수행됨을 특징으로 하는 멀티-코어 프로세서의 전원제어방법.
  12. 제 11 항에 있어서,
    상기 (c) 단계는,
    상기 배터리 잔량이 제 1 임계값 이상인 경우, 상기 동작모드를 터보모드로 설정하도록 수행됨을 특징으로 하는 멀티-코어 프로세서의 전원제어방법.
  13. 제 11 항에 있어서,
    상기 (c) 단계는,
    상기 배터리 잔량이 제 2 임계값 이상, 제 1 임계값 미만인 경우, 상기 복수 개의 코어 중 하나의 코어에 대해서는 상기 동작모드를 터보모드로 설정하고, 나머 지 코어에 대해서는 상기 동작모드를 정상모드로 설정하도록 수행됨을 특징으로 하는 멀티-코어 프로세서의 전원제어방법.
  14. 제 11 항에 있어서,
    상기 (c) 단계는,
    상기 배터리 잔량이 제 2 임계값 미만인 경우, 상기 복수 개의 코어 중 하나의 코어에 대해서는 상기 동작모드를 정상모드로 설정하고, 나머지 코어에 대해서는 상기 동작모드를 절전모드로 설정하도록 수행됨을 특징으로 하는 멀티-코어 프로세서의 전원제어방법.
KR1020080012369A 2008-02-11 2008-02-11 멀티-코어 프로세서의 전원제어장치 및 방법 KR20090086866A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080012369A KR20090086866A (ko) 2008-02-11 2008-02-11 멀티-코어 프로세서의 전원제어장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080012369A KR20090086866A (ko) 2008-02-11 2008-02-11 멀티-코어 프로세서의 전원제어장치 및 방법

Publications (1)

Publication Number Publication Date
KR20090086866A true KR20090086866A (ko) 2009-08-14

Family

ID=41206080

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080012369A KR20090086866A (ko) 2008-02-11 2008-02-11 멀티-코어 프로세서의 전원제어장치 및 방법

Country Status (1)

Country Link
KR (1) KR20090086866A (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110084767A (ko) * 2010-01-18 2011-07-26 엘지전자 주식회사 이동 단말기 및 그 제어 방법
KR20140078394A (ko) * 2012-12-17 2014-06-25 삼성전자주식회사 시스템-온 칩과, 이의 동작 방법
US9377830B2 (en) 2011-12-30 2016-06-28 Samsung Electronics Co., Ltd. Data processing device with power management unit and portable device having the same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110084767A (ko) * 2010-01-18 2011-07-26 엘지전자 주식회사 이동 단말기 및 그 제어 방법
US9377830B2 (en) 2011-12-30 2016-06-28 Samsung Electronics Co., Ltd. Data processing device with power management unit and portable device having the same
KR20140078394A (ko) * 2012-12-17 2014-06-25 삼성전자주식회사 시스템-온 칩과, 이의 동작 방법

Similar Documents

Publication Publication Date Title
US10963037B2 (en) Conserving power by reducing voltage supplied to an instruction-processing portion of a processor
US10386915B2 (en) Distribution of tasks among asymmetric processing elements
KR100663864B1 (ko) 멀티-코어 프로세서의 프로세서 모드 제어장치 및 방법
EP3896553B1 (en) Forcing core low power states in a processor
EP1483650B1 (en) Method and apparatus for enabling a low power mode for a processor
US20110131427A1 (en) Power management states
US8112647B2 (en) Protocol for power state determination and demotion
US8171319B2 (en) Managing processor power-performance states
US20090158061A1 (en) Method and apparatus for on-demand power management
WO2014042749A1 (en) Distributing power to heterogenous compute elements of a processor
EP2843502B1 (en) Information processing device, information processing method, and program
KR20090086866A (ko) 멀티-코어 프로세서의 전원제어장치 및 방법
KR20090084255A (ko) 멀티-코어 프로세서의 전원제어장치 및 방법

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination