CN101355075A - 智能卡载带、使用该载带的智能卡封装模块及其制造方法 - Google Patents
智能卡载带、使用该载带的智能卡封装模块及其制造方法 Download PDFInfo
- Publication number
- CN101355075A CN101355075A CN 200710139114 CN200710139114A CN101355075A CN 101355075 A CN101355075 A CN 101355075A CN 200710139114 CN200710139114 CN 200710139114 CN 200710139114 A CN200710139114 A CN 200710139114A CN 101355075 A CN101355075 A CN 101355075A
- Authority
- CN
- China
- Prior art keywords
- smart card
- carrier band
- semiconductor chip
- beam lead
- bonding
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
Landscapes
- Credit Cards Or The Like (AREA)
Abstract
本发明提供了一种智能卡载带、使用该载带的智能卡封装模块及其制造方法。所述智能卡载带具有开窗,梁式引线(beam lead)从各个接触引脚引出到开窗的中间,且梁式引线的前端至少部分位于同一水平线上。所述智能卡封装模块包括上述的载带、半导体芯片以及封胶体,其中,半导体芯片通过粘合剂从载带的下方焊盘面朝上地粘合到载带的下表面,与载带粘合之后,半导体芯片的焊盘位于开窗的中间,利用载带自动焊接(TAB)工艺一次性实现所有焊盘与相应梁式引线的键合,从而提高了封装效率,降低了制造成本。
Description
技术领域
本发明涉及一种智能卡设计结构,具体地讲,涉及一种智能卡载带、使用该载带的智能卡封装模块及其制造方法。
背景技术
智能卡目前的封装形式主要是金线焊接和倒芯片焊接。通常为了实现智能卡模块的功能,现有技术是由采用了一层或者两层线路的印制电路板(智能卡载带),银浆,芯片,金线以及保护芯片的塑封胶所组成的智能卡模块封装技术。
图1示出了传统的智能卡载带,图2是传统的智能卡模块的截面图。
通常智能卡模块使用引线键合工艺,如图2所示,通过金线1实现芯片300的铝焊盘2和智能卡接触点3的连接,然后使用塑封胶600保护芯片300和金线1。智能卡载带分为接触面和焊接面,首先将芯片300通过粘结剂(例如,银浆)400粘结在焊接面上,然后进行金线键合,连接芯片铝焊盘2和智能卡焊接面的接触点3,实现模块的电路连接,最后用塑封胶600把芯片300和金线1包封起来,起到保护芯片和金线的作用。
智能卡载带目前主要使用树脂基材,PCB成本比较高,并且使用金线键合工艺,需要的工艺流程多,封装效率不高。
发明内容
本发明提供了一种智能卡载带、使用该载带的智能卡封装模块以及利用载带自动焊接(TAB)工艺一次性实现所有焊盘和相应梁式引线(beam lead)的键合的制造该封装模块的方法。
根据本发明的一方面,提供了一种智能卡载带,其具有开窗,梁式引线从各个接触引脚引出到所述开窗的中间,且梁式引线的前端至少部分位于同一水平线上。其中,所述载带的材料可以为PI或其他有机材料,并且所述载带可以为单层载带。
根据本发明的另一方面,提供了一种智能卡封装模块,包括:载带,其具有开窗,梁式引线从各个接触引脚引出到所述开窗的中间,且梁式引线的前端至少部分位于同一水平线上;半导体芯片,通过粘合剂从载带的下方焊盘面朝上地粘合到载带的下表面,与载带粘合之后,半导体芯片的焊盘位于开窗的中间,利用TAB工艺一次性实现所有焊盘和相应梁式引线的键合;封胶体,填充在开窗中,保护半导体芯片和梁式引线。其中,所述半导体芯片是中间设计,所述半导体芯片的焊盘位于焊盘面的中间。
根据本发明的又一方面,提供了一种智能卡封装模块的制造方法,包括以下步骤:涂胶,在智能卡载带底面开窗周围涂覆粘合剂;粘片,将半导体芯片从智能卡载带的下方焊盘面朝上地粘合到载带的下表面,在半导体芯片与载带粘合之后,半导体芯片的焊盘位于开窗的中间;键合,利用TAB工艺一次性实现所有焊盘与相应梁式引线的键合;密封,将封胶体填充在所述开窗中,保护梁式引线和半导体芯片。
附图说明
图1是传统的智能卡载带的平面图;
图2是传统的智能卡模块的截面图;
图3是根据本发明示例性实施例的智能卡载带示意图;
图4是根据本发明示例性实施例的智能卡载带的载带单元的示意图;
图5a和图5b是根据本发明示例性实施例的载带截面示意图;
图6是示出根据本发明示例性实施例的半导体芯片焊盘布置的示意图;
图7至图10示意性示出了根据本发明示例性实施例的利用TAB工艺进行芯片封装的过程;
图11是根据本发明示例性实施例的封装模块的接触面的示意图。
具体实施方式
下面将参照附图来详细描述本发明的示例性实施例。
在下面的详细描述中,只简单地通过示出的方式示出和描述了本发明的特定示例性实施例。如本领域技术人员所知道的,在不脱离本发明的精神或范围的情况下,可以以多种不同的方式修改所描述的实施例。因此,附图和描述应被认为本质上是示出性的而不是限制性的。整个说明书中相同的标号表示相同的元件。
首先,参照图3和图4来描述根据本发明示例性实施例的智能卡载带。图3是根据本发明示例性实施例的智能卡载带示意图,图4是根据本发明示例性实施例的智能卡载带的载带单元的示意图,图5a和图5b是根据本发明示例性实施例的载带截面示意图。
如图3所示,根据本发明示例性实施例的智能卡载带10包括载带单元100和引导孔200。载带单元100排列成矩阵,虽然在图3中示出的载带单元100排列成两行,但在另外的实施例中可以排列成多行。引导孔200以直线排列在载带10的上边缘和下边缘,用于在TAB工艺中通过滚轴牵引,实现步进。
如图4所示,载带单元100具有开窗101,梁式引线102a、102b、102c、102d、102e和102f从各个接触引脚(未示出)引出到开窗101的中间,并且梁式引线102a、102b、102c的前端和梁式引线102d、102e、102f的前端分别位于同一水平线上。虽然在本发明的该实施例中,共有六条梁式引线,并且其前端分别位于两条水平线上,但是在其他实施例中可根据需要以其他方式设置不同数目的梁式引线。
另外,载带10的材料可以为PI或其他有机材料,并且载带10可以为单层载带。
图5a示出了梁式引线102a、102b、102c,图5b示出了梁式引线102d、102e、102f。
图6是示出根据本发明示例性实施例的半导体芯片焊盘布置的示意图。虽然图6中示出的焊盘301设置在半导体芯片300的焊盘面的中间,且排成一排,但是在其他的实施例中,可以根据需要以不同的方式布置焊盘301。
需要注意的是,梁式引线的布置与半导体芯片300的焊盘301的布置相对应,以便利用TAB工艺一次性完成所有焊盘与相应梁式引线的键合。
下面,将参照图7至图10来详细描述根据本发明示例性实施例的制造封装模块的方法。为了便于图示和描述,将只以图5a为示例来描述根据本发明示例性实施例的封装模块的制造过程。
如图7所示,首先在智能卡载带单元100下表面的开窗101周围涂覆粘合剂400,即涂胶;然后将半导体芯片300从智能卡载带单元100的下方沿着箭头方向焊盘面朝上地粘合到载带单元100的下表面上,即粘片,此时半导体芯片300的焊盘301位于开窗101的中间。
如图8和图9所示,在半导体芯片300与载带单元100粘合之后,利用TAB工艺,压线头500在箭头方向上运动,在压线头500的压力作用下,一次性实现所有焊盘301与相应梁式引线(梁式引线102a、102b、102c、102d、102e和102f)的键合。虽然图中仅示出梁式引线102a、102b、102c在压线头500的压力作用下一次性与相应焊盘301键合,但是实际上梁式引线102d、102e和102f与梁式引线102a、102b、102c同时被压焊头500一次性键合。
如图10所示,在键合之后,将封胶体600填充在开窗101中,以保护梁式引线102a、102b、102c、102d、102e和102f和半导体芯片300。从而完成根据本发明示例性实施例的封装模块的制造。
图11是根据本发明示例性实施例的封装模块的接触面的示意图。周围是接触点区域,中间黑色的部分是封胶体600。因为智能卡的接触点不在中间区域,因此这种设计可实现智能卡模块的电气性能。
根据本发明的示例性实施例,与现有的封装工艺相比,简化了封装流程,从而提高了封装效率,降低了生产成本。
虽然已经结合特定的示例性实施例描述了本发明,但是应该明白,本发明不限于所公开的实施例,相反,本发明意在覆盖包括在权利要求及其等同物的精神和范围内的各种修改和布置。
Claims (8)
1、一种智能卡载带,其具有开窗,梁式引线从各个接触引脚引出到所述开窗的中间,且梁式引线的前端至少部分位于同一水平线上。
2、如权利要求1所述的智能卡载带,其中,所述载带的材料为PI或其他有机材料。
3、如权利要求1所述的智能卡载带,其中,所述载带为单层载带。
4、一种智能卡封装模块,包括:
载带,其具有开窗,梁式引线从各个接触引脚引出到所述开窗的中间,且梁式引线的前端至少部分位于同一水平线上;
半导体芯片,通过粘合剂从所述载带的下方焊盘面朝上地粘合到所述载带的下表面,与所述载带粘合之后,所述半导体芯片的焊盘位于所述开窗的中间,利用载带自动焊接的焊头一次性实现所有焊盘和相应梁式引线的键合;
封胶体,填充在所述开窗中,保护所述半导体芯片和所述梁式引线。
5、如权利要求4所述的智能卡封装模块,其中,所述半导体芯片是中间设计,芯片的焊盘位于焊盘面的中间。
6、如权利要求4所述的智能卡封装模块,其中,所述载带的材料为PI或其他有机材料。
7、如权利要求4所述的智能卡封装模块,其中,所述载带为单层载带。
8、一种智能卡封装模块的制造方法,其中,所述智能卡封装载带具有开窗,梁式引线从各个接触引脚引出到所述开窗的中间,且梁式引线的前端至少部分位于同一水平线上,所述制造方法包括以下步骤:
涂胶,在智能卡载带底面开窗周围涂覆粘合剂;
粘片,将半导体芯片从所述智能卡载带的下方焊盘面朝上地粘合到载带的下表面,在半导体芯片与载带粘合之后,所述半导体芯片的焊盘位于所述开窗的中间;
键合,利用载带自动焊接工艺一次性实现所有焊盘与相应梁式引线的键合;
密封,将封胶体填充在所述开窗中,保护梁式引线和半导体芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200710139114 CN101355075A (zh) | 2007-07-25 | 2007-07-25 | 智能卡载带、使用该载带的智能卡封装模块及其制造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN 200710139114 CN101355075A (zh) | 2007-07-25 | 2007-07-25 | 智能卡载带、使用该载带的智能卡封装模块及其制造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN101355075A true CN101355075A (zh) | 2009-01-28 |
Family
ID=40307786
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN 200710139114 Pending CN101355075A (zh) | 2007-07-25 | 2007-07-25 | 智能卡载带、使用该载带的智能卡封装模块及其制造方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN101355075A (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102831471A (zh) * | 2011-06-16 | 2012-12-19 | 王海泉 | 一种新的接触式智能卡的封装方法 |
CN104636793A (zh) * | 2013-11-06 | 2015-05-20 | 上海蓝沛新材料科技股份有限公司 | 一种智能卡及其制作方法 |
CN105989392A (zh) * | 2015-02-13 | 2016-10-05 | 中国科学院信息工程研究所 | 一种移动存储系统、其存取控制方法及其制造方法 |
-
2007
- 2007-07-25 CN CN 200710139114 patent/CN101355075A/zh active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102831471A (zh) * | 2011-06-16 | 2012-12-19 | 王海泉 | 一种新的接触式智能卡的封装方法 |
WO2012171320A1 (zh) * | 2011-06-16 | 2012-12-20 | Wang Haiquan | 一种新的接触式智能卡的封装方法 |
CN104636793A (zh) * | 2013-11-06 | 2015-05-20 | 上海蓝沛新材料科技股份有限公司 | 一种智能卡及其制作方法 |
CN105989392A (zh) * | 2015-02-13 | 2016-10-05 | 中国科学院信息工程研究所 | 一种移动存储系统、其存取控制方法及其制造方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7755175B2 (en) | Multi-stack chip package with wired bonded chips | |
US9165870B2 (en) | Semiconductor storage device and manufacturing method thereof | |
CN202205748U (zh) | 半导体存储装置 | |
US20010010397A1 (en) | Semiconductor device and a method of manufacturing the same | |
KR20050119414A (ko) | 에지 패드형 반도체 칩의 스택 패키지 및 그 제조방법 | |
US8603865B2 (en) | Semiconductor storage device and manufacturing method thereof | |
US20030134451A1 (en) | Structure and process for packaging back-to-back chips | |
CN101355075A (zh) | 智能卡载带、使用该载带的智能卡封装模块及其制造方法 | |
US20110210432A1 (en) | Semiconductor device and method of manufacturing the same | |
US8143707B2 (en) | Semiconductor device | |
JP2007188489A (ja) | スマートカードモジュール | |
US8791007B2 (en) | Device having multiple wire bonds for a bond area and methods thereof | |
US7233060B2 (en) | Module card structure | |
CN104008982A (zh) | 芯片封装工艺及芯片封装 | |
CN101226915B (zh) | 封装基板及其制造方法 | |
US7948073B2 (en) | Three-dimensional package | |
JP4736557B2 (ja) | Icカード用icモジュールとその製造方法 | |
CN101232012B (zh) | 堆栈式半导体封装结构 | |
US20050110126A1 (en) | Chip adhesive | |
US8026615B2 (en) | IC package reducing wiring layers on substrate and its carrier | |
JP2011210936A (ja) | 半導体装置の製造方法および半導体装置 | |
TW200634935A (en) | Multichip module | |
CN2558082Y (zh) | 堆栈式芯片尺寸封装结构 | |
US20070246544A1 (en) | Method for manufacturing memory card structure | |
KR20010111659A (ko) | 반도체칩과 섭스트레이트 사이의 와이어 본딩 구조 및이를 이용한 반도체패키지, 그리고 그 반도체패키지의제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C12 | Rejection of a patent application after its publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20090128 |