CN101354664A - 多核处理器中断负载均衡方法和装置 - Google Patents
多核处理器中断负载均衡方法和装置 Download PDFInfo
- Publication number
- CN101354664A CN101354664A CNA2008101355212A CN200810135521A CN101354664A CN 101354664 A CN101354664 A CN 101354664A CN A2008101355212 A CNA2008101355212 A CN A2008101355212A CN 200810135521 A CN200810135521 A CN 200810135521A CN 101354664 A CN101354664 A CN 101354664A
- Authority
- CN
- China
- Prior art keywords
- kernel
- interrupt
- interrupting device
- routed
- core group
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/48—Program initiating; Program switching, e.g. by interrupt
- G06F9/4806—Task transfer initiation or dispatching
- G06F9/4812—Task transfer initiation or dispatching by interrupt, e.g. masked
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/50—Allocation of resources, e.g. of the central processing unit [CPU]
- G06F9/5005—Allocation of resources, e.g. of the central processing unit [CPU] to service a request
- G06F9/5027—Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals
- G06F9/505—Allocation of resources, e.g. of the central processing unit [CPU] to service a request the resource being a machine, e.g. CPUs, Servers, Terminals considering the load
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2209/00—Indexing scheme relating to G06F9/00
- G06F2209/50—Indexing scheme relating to G06F9/50
- G06F2209/5022—Workload threshold
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Bus Control (AREA)
Abstract
本发明公开了一种多核处理器中断负载均衡方法和装置,其中,多核处理器包括多个内核以及用于控制内核的中断处理的中断控制器,上述方法包括:预先配置中断设备对应的调度内核组和默认处理内核,其中,默认处理内核是调度内核组中的一个内核;将中断控制器配置为将中断设备路由到对应的默认处理内核;当中断设备的中断个数超过中断阀值或默认处理内核的处理量超过中断负载时,控制中断控制器将中断设备路由到默认处理内核所属的调度内核组中的一个或多个内核。本发明实现了中断的均衡处理。
Description
技术领域
本发明涉及通信领域,具体而言,涉及一种多核处理器中断负载均衡方法和装置。
背景技术
中断是影响系统可靠性的因素之一,当发生中断时,由处理器处理中断事件。下面对单核处理器和多核处理器处理中断的情况进行详细介绍。
在单核处理器中,当发生中断时,将中断事件上报给当前的处理器,处理器保存当前上下文环境,转至执行中断服务程序,在处理完成之后,恢复前次的上下文继续运行;当处理器外部挂接较多的设备时,某一时刻可能会突发产生大量的中断,由于中断嵌套可能会导致处理器较长时间处于中断环境,因而一些关键的实时任务得不到运行;或者出于实时性考虑,将一些中断事件的处理延迟到任务级运行,但由于任务运行的不确定性,在实际运行中,可能会发生中断来不及处理,导致中断丢失的情况发生,从而降低了系统的整体性能。
在多核处理器中,所有中断都集中在一个内核上处理,因此会遇到与单核处理器相同的问题,即,如果在一个内核上高优先级中断处理过频,则会导致低优先级中断丢失,或者由于内核中断处理过多,导致一些关键实时任务无法运行,因此,无法体现出多核处理系统的优势。
为了体现出多核处理系统的优势,在多核处理器处理报文时,当报文流量较大时,可以考虑多个内核间的负载均衡,将报文中断在多个内核处理器上依次均匀调度处理。但是,采用上述手段,在后接收的报文可能会先处理完毕并发送,这样又会导致报文处理乱序。
可以看出,对于多核处理器的中断处理而言,如果不考虑系统负载均衡或没有根据实际应用考虑系统负载均衡,则不能实现较好的中断处理。
发明内容
针对对于多核处理器的中断处理而言,如果不考虑系统负载均衡或没有根据实际应用考虑系统负载均衡,则不能实现较好的中断处理的问题而提出本发明,本发明旨在提供一种多核处理器中断负载均衡方法和装置,以解决上述问题。
根据本发明的一个方面,提供了一种多核处理器中断负载均衡方法。
在根据本发明的多核处理器中断负载均衡方法中,多核处理器包括多个内核以及用于控制内核的中断处理的中断控制器,上述方法包括:预先配置中断设备对应的调度内核组和默认处理内核,其中,默认处理内核是调度内核组中的一个内核;将中断控制器配置为将中断设备路由到对应的默认处理内核;当中断设备的中断个数超过中断阀值或默认处理内核的处理量超过中断负载时,控制中断控制器将中断设备路由到默认处理内核所属的调度内核组中的一个或多个内核。
优选地,控制中断控制器将中断设备路由到默认处理内核所属的调度内核组中的一个或多个内核具体包括:在中断设备的中断个数超过中断阀值,且默认处理内核的处理量超过中断负载的情况下,控制中断控制器采用轮转方式将中断设备路由到的调度内核组中的其他内核;在中断设备的中断个数超过中断阀值,但默认处理内核的处理量没有超过中断负载的情况下,控制中断控制器采用轮转方式将中断设备路由到的调度内核组中的包括默认处理内核在内的部分或全部内核。
优选地,在默认处理内核的处理量超过中断负载的情况下,控制中断控制器将中断设备路由到的调度内核组中的其他内核。
优选地,在控制中断控制器将中断设备路由到默认处理内核所属的调度内核组中的一个或多个内核之后,上述方法进一步包括:判断中断设备向路由到的每个内核分配的中断个数是否超过中断阀值;或对于中断设备路由到的每个内核,判断其处理量是否超过其中断负载;在判断结果为是的情况下,采用轮询方式处理中断设备的中断。
优选地,当调度内核组包括一个内核时,控制中断控制器将中断设备路由到默认处理内核所属的调度内核组中的一个或多个内核具体为:采用轮询方式处理中断设备的中断。
优选地,预先配置中断设备对应的调度内核组和默认处理内核具体包括:在静态中断策略表中设置中断设备类型、调度内核组、默认处理内核的对应关系,并将静态中断策略表保存在非易失性存储器中,其中,静态中断策略表中还设置有中断阀值、中断模式,中断模式包括中断和轮询。
优选地,在预定时间到时的情况下,控制中断控制器将中断设备路由回默认处理内核进行处理。
优选地,对于中断设备中的相关中断,控制中断控制器将相关中断路由到的调度内核组中的同一个内核进行处理。
根据本发明的另一个方面,提供了一种多核处理器中断负载均衡装置。
在根据本发明的多核处理器中断负载均衡装置中,多核处理器包括多个内核以及用于控制内核的中断处理的中断控制器,上述装置包括:配置模块,用于预先配置中断设备对应的调度内核组和默认处理内核,其中,默认处理内核是调度内核组中的一个内核;第一调控模块,用于控制中断控制器将中断设备路由到对应的默认处理内核;第二调控模块,用于控制中断控制器将中断设备路由到默认处理内核所属的调度内核组中的一个或多个内核。
优选地,第二调控模块具体包括:第一调控子模块,用于控制中断控制器采用轮转方式将中断设备路由到的调度内核组中的其他内核;第二调控子模块,用于控制中断控制器采用轮转方式将中断设备路由到的调度内核组中的包括默认处理内核在内的部分或全部内核。
优选地,上述装置进一步包括:第一判断模块,用于判断中断设备向路由到的每个内核分配的中断个数是否超过中断阀值;第二判断模块,用于对于中断设备路由到的每个内核,判断其处理量是否超过其中断负载;处理模块,连接至第一判断模块和第二判断模块,用于根据第一判断模块和/或第二判断模块的判断结果,采用轮询方式处理中断设备的中断。
通过本发明,在多核处理器的多个内核上采用不同的调度策略,解决了对于多核处理器的中断处理而言,如果不考虑系统负载均衡或没有根据实际应用考虑系统负载均衡,则不能实现较好的中断处理的问题,实现了中断的均衡处理。
附图说明
此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:
图1是用于实施本发明实施例的多核处理器中断调度模型的示意图;
图2是根据本发明实施例的多核处理器中断负载均衡装置的结构框图;
图3是根据本发明实施例的多核处理器中断负载均衡装置的优选结构框图;
图4是根据本发明实施例的多核处理器中断负载均衡方法的流程图;
图5是根据本发明实施例的网口中断负载均衡的示意图;
图6是根据本发明实施例的多核处理器中断负载均衡方法的软件处理的流程图。
具体实施方式
功能概述
本发明提出一种在多核处理器的多个内核中根据不同的中断配置策略进行中断处理,即,根据实际应用采用不同的中断均衡策略,利用处理器间中断在多个内核上均衡多核处理器中断负载均衡,在初次分配多个内核需要进行的中断处理之后,根据实际应用对初次分配的情况进行动态调整,避免在一个内核上高优先级中断处理过频导致低优先级中断丢失,或者内核由于中断处理过多导致一些关键实时任务无法运行,提高了系统的实时性、稳定性和可靠性;同时避免了单一的中断调度算法给应用带来额外负担,提高了系统的整体性能。
图1是用于实施本发明实施例的多核处理器中断调度模型的示意图,如图1所示,102为用于实施本发明的多核处理器的模型,104为多核处理器中的内核(其中,内核包括:内核0、内核1至内核N),106为多核处理器的中断控制器(Programmable InterruptController,简称为PIC),108和110为多核间的处理器中断消息通道的路由,此外,图1中还示出了串口、网口、外围组件互连(Peripheral Component Interconnect,简称为PCI)设备。下面将参考附图并结合实施例来详细说明本发明。
装置实施例
根据本发明的实施例,提供了一种多核处理器中断负载均衡装置,其中,多核处理器包括多个内核以及用于控制内核的中断处理的中断控制器。图2是根据本发明实施例的多核处理器中断负载均衡装置的结构框图,如图2所示,该装置包括:配置模块22、第一调控模块24、第二调控模块26,下面对上述结构进行详细描述。
配置模块22,用于预先配置中断设备对应的调度内核组和默认处理内核,其中,默认处理内核是调度内核组中的一个内核;
第一调控模块24,连接至配置模块22,用于控制中断控制器将中断设备路由到对应的默认处理内核;
第二调控模块26,连接至配置模块22,用于控制中断控制器将中断设备路由到默认处理内核所属的调度内核组中的一个或多个内核。
通过该实施例,在多核处理器的多个内核上采用不同的调度策略,解决了对于多核处理器的中断处理而言,如果不考虑系统负载均衡或没有根据实际应用考虑系统负载均衡,则不能实现较好的中断处理的问题,实现了中断的均衡处理。
图3是根据本发明实施例的多核处理器中断负载均衡装置的优选结构框图,如图3所示:
其中,第二调控模块26具体包括:
第一控制子模块32,用于在中断设备的中断个数超过中断阀值,且默认处理内核的处理量超过中断负载或默认处理内核的处理量超过中断负载的情况下,控制中断控制器采用轮转方式将中断设备路由到的调度内核组中的其他内核。
第二控制子模块34,用于在中断设备的中断个数超过中断阀值,但默认处理内核的处理量没有超过中断负载的情况下,控制中断控制器采用轮转方式将中断设备路由到的调度内核组中的包括默认处理内核在内的部分或全部内核。
此外,上述装置还可以包括:
第一判断模块36,连接至控制模块26,用于判断中断设备向路由到的每个内核分配的中断个数是否超过中断阀值;
第二判断模块38,连接至控制模块26,用于对于中断设备路由到的每个内核,判断其处理量是否超过其中断负载;
处理模块30,连接至第一判断模块36和第二判断模块38,用于根据第一判断模块和/或第二判断模块的判断结果,采用轮询方式处理中断设备的中断;即,在第一判断模块36或第二判断模块38的判断结果为是的情况下,采用轮询方式处理中断设备的中断。
通过上述优选实施例,提供了在多种情况下,对多核处理器的多个内核上的不同的调度策略,解决了对于多核处理器的中断处理而言,如果不考虑系统负载均衡或没有根据实际应用考虑系统负载均衡,则不能实现较好的中断处理的问题,实现了中断的均衡处理。
方法实施例
根据本发明的实施例,提供了一种多核处理器中断负载均衡方法,其中,多核处理器包括多个内核以及用于控制内核的中断处理的中断控制器。该方法实施例可以结合上述装置来实现。图4是根据本发明实施例的多核处理器中断负载均衡方法的流程图,如图4所示,该方法包括:
步骤S402,预先配置中断设备对应的调度内核组和默认处理内核,其中,默认处理内核是调度内核组中的一个内核;
步骤S404,将中断控制器配置为将中断设备路由到对应的默认处理内核;
步骤S406,当中断设备的中断个数超过中断阀值或默认处理内核的处理量超过中断负载(中断负载可以通过内核占用率上限、中断发生最大频度、该内核上的中断源数量等因素确定)时,控制中断控制器将中断设备路由到默认处理内核所属的调度内核组中的一个或多个内核;其中,如果调度内核组只包括一个内核,则可以采用轮询方式处理中断设备的中断;此外,可以预先设置一个预定时间,在上述预定时间到达时,控制中断控制器将中断设备路由回默认处理内核进行处理。
通过该实施例,在多核处理器的多个内核上采用不同的调度策略,实现了中断的均衡处理,提高了系统的实时性、稳定性和可靠性。
在步骤S406中,可以根据以下几种情况控制中断控制器将中断设备路由到默认处理内核所属的调度内核组中的一个或多个内核(该过程可以通过上述控制模块来实现)。
(1)在中断设备的中断个数超过中断阀值,且默认处理内核的处理量超过中断负载的情况下,控制中断控制器采用轮转方式将中断设备路由到的调度内核组中的其他内核,这里的其他内核不包括默认处理内核。
(2)在中断设备的中断个数超过中断阀值,但默认处理内核没有超过中断负载的情况下,控制中断控制器采用轮转方式将中断设备路由到的调度内核组中其他内核,这里的其他内核包括默认处理内核,并且可以是调度内核组中部分或全部内核。
(3)在默认处理内核的处理量超过中断负载的情况下,控制中断控制器将中断设备路由到的调度内核组中的其他内核,与上述的情况(1)和情况(2)不同,这里不考虑中断设备本身的情况,仅仅考虑默认处理内核的情况。
在步骤S406中对中断设备进行路由,以实现中断负载的均衡之后,根据实际情况的变化,还需要对中断处理的过程进行具体调节或调整,具体可以如下实现:判断中断设备向路由到的每个内核分配的中断个数是否超过中断阀值;或对于中断设备路由到的每个内核,判断其处理量是否超过其中断负载;如果上述任一判断的判断结果为是,则采用轮询方式处理中断设备的中断。
下面将结合实例对本发明的具体实现过程进行详细描述。图5是根据本发明实施例的多核处理器中断负载均衡方法的软件处理的流程图,如图5所示,在系统上电运行之后,包括如下步骤:
步骤S502,对系统的中断源进行初次分配,生成静态中断策略表,并将其保存在非易失性存储器中,当系统每次上电运行时,均从非易失性存储器中读出该表进行中断初次分配;对应于上述的步骤S402和步骤S404;
步骤S504,根据系统实时运行性能,生成动态中断策略表,实时调整系统中各内核的负载;
步骤S506,实时调整动态中断策略表参数;
步骤S508,根据调整后的动态终端策略表,重新分配中断在各内核的处理,即,调整中断处理的目的内核、方式及其他参数,用于避免中断在各内核间的颠簸,达到系统负载均衡的目的。步骤S504至步骤S508对应于上述的步骤S406以及其后续的优选操作。
下面对本发明的具体实施过程进行详细描述。上述步骤S402可以通过如下过程进行实现:预先设置静态中断策略表,在该静态中断策略表中设置中断设备类型、调度内核组、默认处理内核的对应关系,表1给出了静态中断策略表的实例,优选地,可以将静态中断策略表保存在非易失性存储器中,由于多核处理器外部设备接口众多,因此在初次生成静态中断策略表时,首先需要根据中断源数量、中断设备类型等进行划分,达到粗略地在多个内核中均衡中断的目的。
如表1所示,在中断静态策略配置中,除了包括中断源类型、中断调度内核组、默认处理内核,还包括中断阀值、中断模式(包括中断和轮询)。具体地,根据外部设备的类型,配置不同中断源对应的中断调度内核组和默认处理内核,根据默认处理内核,在系统上电时,读取中断静态策略表,根据中断静态策略表在内核间划分中断上送的目的内核(即,默认处理内核),并根据划分的目的内核配置中断控制器,初次达到在多个内核中均衡中断负载的目的(即,上述步骤S502);也就是说,配置多核处理器的中断控制器,将各种中断设备正确路由到默认处理内核(即,上述步骤S404);例如,将所有串口中断上报到内核0,将网口中断上报到内核1,将PCI设备中断上报到内核2;当中断设备的中断负载超过中断阀值时,允许在静态中断策略表中设置的中断调度内核组中进行负载均衡;例如,当中断调度内核组与默认处理内核相同时,即,该只有一个内核,例如表1第一行所示的配置,则该中断只能绑定在该默认处理内核上处理。
表1中断静态策略配置
中断源类型 | 中断调度内核组 | 默认处理内核 | 中断阀值(次/秒) | 中断模式 |
串口 | 0 | 0 | 100 | 中断/轮询 |
网口 | 0、1、2 | 1 | 1000 | 中断 |
...... | ...... | ...... | ...... | ...... |
PCI设备 | 1、2、3 | 2 | 200 | 中断/轮询 |
当系统运行时,由于外部设备的突发流量不均衡,初次粗略分配的中断负载可能在实际运行中导致某几个内核负载较重,而其他内核空闲,因此,可以实时监测各中断设备的中断个数是否超过中断阀值以及各内核的处理量是否超过中断负载,然后控制中断控制器将中断设备路由到默认处理内核所属的调度内核组中的一个或多个内核(即,步骤S406);该过程可以通过如下方式实现:在静态配置策略表的基础上,实时动态生成动态配置策略表(即,上述步骤S504),优选地,可以将动态配置策略表保存在共享内存中;如表2和表3所示为两张动态策略表,其中,表2是网口中断动态策略配置,表3是PCI设备中断动态策略配置,根据本发明的实施例包含但不限于表中所列举的要素。优选地,在上述的动态配置策略表中采用Hash算法设置条目的存放位置,可以避免条目在动态配置策略表中存放位置的冲突。需要说明的是,当系统未生成动态配置表时,采用静态配置表进行负载均衡,否则采用动态配置表进行负载均衡。
表2网口中断动态策略配置
网口Hash值 | 源、目的地址 | 生存服务时间(秒) | 调度内核组 | 内核亲和性 | 中断模式 | 老化时间(秒) |
0 | <10.2.2.2,10.4.51.3> | 1000 | 0、1、2 | 1 | 中断 | 10 |
1 | <192.1.168.2,192.1.162.3> | 300 | 0、1、2 | 1 | 中断 | 10 |
...... | ...... | ...... | ...... | ...... | ...... | ...... |
K | <192.1.168.7,192.1.162.6> | -1 | 0、1、2 | 1 | 中断 | 10 |
当外部设备为网口时,可以根据网络报文流的特性,实时生成如表2所示的网口中断动态策略配置表,在表2中,网口中断动态策略配置包括:网口Hash值、生存服务时间、调度内核组、内核亲和性、中断模式、老化时间、以及源、目的地址。其中,为避免设备的中断服务在内核间定向的颠簸,设定的生存服务时间(即,上述预定时间)要综合考虑各种因素,例如,在不同内核的服务时间长度、中断发生频度、各内核中断负载历史、中断优先级等,按照加权值生成,在生存服务时间到达时,控制中断控制器将中断设备路由回内核亲和性中的内核(对应于上述的默认处理内核)进行处理;在老化时间时,由预先设置的主控内核(是指多核处理器中的一个内核)删除超过老化时间未更新的条目。
下面将结合图6对表2中的网口中断动态策略配置进行详细描述。图6是根据本发明实施例的网口中断负载均衡的示意图,如图6所示,考虑将不同的流定向到其他的内核上处理,同时,还需要将相关度较大的报文流集中在相同的内核上处理,可以根据报文的源地址和目的地址来实现,例如,获取报文的源地址和目的地址,然后计算HASH值,根据计算的HASH值在动态策略表中进行匹配,这里提到的匹配包括老化时间有效性检测、HASH值匹配等,如果查找返回空,即,没有查找到相应记录,则可以在该动态策略表中添加该报文流对应的条目,如果查找不为空,即,查找到了相应记录,则可以通过调度模块来获取该报文流的可调度内核组;对HASH值较接近的一组相关的报文流通过调度模块重定向到相同的内核处理,即,对于中断设备中的相关中断,控制中断控制器将中断设备中的相关中断路由到的调度内核组中的同一个内核进行处理,这样可以提高系统处理的性能。
表3PCI设备中断动态策略配置
物理端口号 | 中断门限值(次/秒) | 生存服务时间(s) | 调度内核组 | 内核亲和性 | 中断模式 | 老化时间(秒) | |
PCI设备0 | 0 | 100 | -1 | 1、2、3 | 1 | 中断 | 10 |
PCI设备1 | 1 | 100 | -1 | 1、2 | 2 | 中断 | 10 |
...... | ...... | ...... | ...... | ...... | ...... | ...... | 10 |
PCI设备M | M | 1000 | 300 | 3 | 3 | 中断/轮询 | 10 |
当外部设备为PCI设备时,实时生成如表3所示的PCI设备中断动态策略配置表。
根据实际应用可以对上述的动态配置策略表实时进行更新,例如,各内核均可读、写、修改该动态配置策略表,该过程需要保证对动态配置策略表的互斥操作(即,上述步骤S506);具体地,对于上述动态策略配置表中的每个条目由当前处理该条目的内核负责维护更新,以小于条目中的老化时间的间隔定期更新,主控内核定期减小每个条目的老化时间,当老化时间减小到0时,将该条目从动态策略配置表中删除;在对不同的报文流HASH值进行计算之后,可能位于动态策略配置表中相同的位置,此时可以考虑增加相同HASH值下的二级子表来避免冲突。
此后,根据调整后的动态终端策略表,重新分配中断在各内核的处理,以达到系统负载均衡的目的(即,上述步骤S508)。
对于上述步骤S406中控制中断控制器将中断设备路由到默认处理内核所属的调度内核组中的一个或多个内核的实现过程可以通过如下方式进行实施:
根据上述的动态配置策略表,当中断设备的中断个数超过中断阀值时,中断控制器通过处理器中断发送消息到默认处理内核所属的调度内核组中的一个目的内核,或者采用轮转算法依次发送消息到默认处理内核所属的调度内核组中的一组目的内核,进行中断负载均衡,并在发送的消息中携带处理当前中断的服务程序入口地址、中断或轮询处理方式等;此后,目的内核或一组目的内核接收上述消息,并根据该消息将线程转入处理当前中断的服务程序执行中断处理。
当中断设备因中断处理效率较低(即,中断设备向路由到的每个内核分配的中断个数超过中断阀值,或中断设备路由到的每个内核的处理量超过其中断负载)时,可考虑采用轮询的处理方式进行处理。例如,当默认处理内核负载较重时,控制中断控制器发送处理器间中断消息到指定内核(可以是调度内核组中的一个内核),并在处理器间中断消息中携带处理该中断的服务程序,设定生存服务时间,如果中断模式可以采用轮询方式处理,则屏蔽当前中断设备,由指定内核采用轮询方式处理,同时需要更新动态配置策略表中的条目,即,将中断模式由中断修改为轮询,在生存服务时间到达后,判断默认处理内核的处理量是否已经降到中断负载以下,在判断结果为是的情况下,则将中断模式由轮询修改为中断,并控制中断控制器发送消息重新路由回默认处理内核对该中断设备的中断进行处理,同时打开被屏蔽的中断设备。
通过本发明的实施例,在多核处理环境中,通过将交互的数据报文分别在不同的内核上处理,充分发挥内核一、二级高速缓存的优势,采用动态实时生成的策略表将相关性较大的数据流集中在相同的内核上处理,充分利用了高速缓存的特性,同时根据实际应用采用不同的中断均衡策略,利用处理器间中断在多个内核上均衡多核处理器中断负载均衡,避免了单一的中断调度算法给应用带来额外负担,提高了系统的整体性能有助于系统整体性能的提高。
显然,本领域的技术人员应该明白,上述的本发明的各模块或各步骤可以用通用的计算装置来实现,它们可以集中在单个的计算装置上,或者分布在多个计算装置所组成的网络上,可选地,它们可以用计算装置可执行的程序代码来实现,从而,可以将它们存储在存储装置中由计算装置来执行,或者将它们分别制作成各个集成电路模块,或者将它们中的多个模块或步骤制作成单个集成电路模块来实现。这样,本发明不限制于任何特定的硬件和软件结合。
以上所述仅为本发明的优选实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (11)
1.一种多核处理器中断负载均衡方法,所述多核处理器包括多个内核以及用于控制内核的中断处理的中断控制器,其特征在于,所述方法包括:
预先配置中断设备对应的调度内核组和默认处理内核,其中,所述默认处理内核是所述调度内核组中的一个内核;
将所述中断控制器配置为将中断设备路由到对应的默认处理内核;
当所述中断设备的中断个数超过中断阀值或所述默认处理内核的处理量超过中断负载时,控制所述中断控制器将所述中断设备路由到所述默认处理内核所属的调度内核组中的一个或多个内核。
2.根据权利要求1所述的方法,其特征在于,所述控制所述中断控制器将所述中断设备路由到所述默认处理内核所属的调度内核组中的一个或多个内核具体包括:
在所述中断设备的中断个数超过中断阀值,且所述默认处理内核的处理量超过中断负载的情况下,控制所述中断控制器采用轮转方式将所述中断设备路由到所述的调度内核组中的其他内核;
在所述中断设备的中断个数超过中断阀值,但所述默认处理内核的处理量没有超过中断负载的情况下,控制所述中断控制器采用轮转方式将所述中断设备路由到所述的调度内核组中的包括所述默认处理内核在内的部分或全部内核。
3.根据权利要求1所述的方法,其特征在于,
在所述默认处理内核的处理量超过所述中断负载的情况下,控制所述中断控制器将所述中断设备路由到所述的调度内核组中的其他内核。
4.根据权利要求1至3中任一项所述的方法,其特征在于,在控制所述中断控制器将所述中断设备路由到所述默认处理内核所属的调度内核组中的一个或多个内核之后,所述方法进一步包括:
判断所述中断设备向路由到的每个内核分配的中断个数是否超过所述中断阀值;或
对于所述中断设备路由到的每个内核,判断其处理量是否超过其中断负载;
在判断结果为是的情况下,采用轮询方式处理所述中断设备的中断。
5.根据权利要求1所述的方法,其特征在于,当所述调度内核组包括一个内核时,所述控制所述中断控制器将所述中断设备路由到所述默认处理内核所属的调度内核组中的一个或多个内核具体为:
采用轮询方式处理所述中断设备的中断。
6.根据权利要求1至3中任一项所述的方法,其特征在于,所述预先配置中断设备对应的调度内核组和默认处理内核具体包括:
在静态中断策略表中设置中断设备类型、调度内核组、默认处理内核的对应关系,并将所述静态中断策略表保存在非易失性存储器中,其中,所述静态中断策略表中还设置有所述中断阀值、中断模式,所述中断模式包括中断和轮询。
7.根据权利要求1所述的方法,其特征在于,
在预定时间到时的情况下,控制所述中断控制器将所述中断设备路由回所述默认处理内核进行处理。
8.根据权利要求1所述的方法,其特征在于,
对于所述中断设备中的相关中断,控制所述中断控制器将所述相关中断路由到所述的调度内核组中的同一个内核进行处理。
9.一种多核处理器中断负载均衡装置,所述多核处理器包括多个内核以及用于控制内核的中断处理的中断控制器,其特征在于,所述装置包括:
配置模块,用于预先配置中断设备对应的调度内核组和默认处理内核,其中,所述默认处理内核是所述调度内核组中的一个内核;
第一调控模块,用于控制所述中断控制器将中断设备路由到对应的默认处理内核;
第二调控模块,用于控制所述中断控制器将所述中断设备路由到所述默认处理内核所属的调度内核组中的一个或多个内核。
10.根据权利要求9所述的装置,其特征在于,所述第二调控模块具体包括:
第一调控子模块,用于控制所述中断控制器采用轮转方式将所述中断设备路由到所述的调度内核组中的其他内核;
第二调控子模块,用于控制所述中断控制器采用轮转方式将所述中断设备路由到所述的调度内核组中的包括所述默认处理内核在内的部分或全部内核。
11.根据权利要求9或10所述的装置,其特征在于,进一步包括:
第一判断模块,用于判断所述中断设备向路由到的每个内核分配的中断个数是否超过所述中断阀值;
第二判断模块,用于对于所述中断设备路由到的每个内核,判断其处理量是否超过其中断负载;
处理模块,连接至所述第一判断模块和所述第二判断模块,用于根据所述第一判断模块和/或所述第二判断模块的判断结果,采用轮询方式处理所述中断设备的中断。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008101355212A CN101354664B (zh) | 2008-08-19 | 2008-08-19 | 多核处理器中断负载均衡方法和装置 |
EP09807858.7A EP2330506B1 (en) | 2008-08-19 | 2009-08-13 | Method and device for balancing interrupt load of multicore processor |
US13/059,366 US20110145461A1 (en) | 2008-08-19 | 2009-08-13 | Method and device for balancing interrupt load of multicore processor |
PCT/CN2009/073243 WO2010020159A1 (zh) | 2008-08-19 | 2009-08-13 | 多核处理器中断负载均衡方法和装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2008101355212A CN101354664B (zh) | 2008-08-19 | 2008-08-19 | 多核处理器中断负载均衡方法和装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101354664A true CN101354664A (zh) | 2009-01-28 |
CN101354664B CN101354664B (zh) | 2011-12-28 |
Family
ID=40307481
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2008101355212A Active CN101354664B (zh) | 2008-08-19 | 2008-08-19 | 多核处理器中断负载均衡方法和装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20110145461A1 (zh) |
EP (1) | EP2330506B1 (zh) |
CN (1) | CN101354664B (zh) |
WO (1) | WO2010020159A1 (zh) |
Cited By (27)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2010020159A1 (zh) * | 2008-08-19 | 2010-02-25 | 中兴通讯股份有限公司 | 多核处理器中断负载均衡方法和装置 |
CN101799772A (zh) * | 2010-02-26 | 2010-08-11 | 上海华为技术有限公司 | 内核调度方法、内核备份方法和多核处理器 |
CN102426538A (zh) * | 2011-08-26 | 2012-04-25 | 深圳市迪威视讯股份有限公司 | 一种中断响应装置及其方法 |
CN102063335B (zh) * | 2009-11-13 | 2014-04-02 | 大唐移动通信设备有限公司 | 中断控制器以及多核处理器共享设备中断的处理方法 |
CN103970602A (zh) * | 2014-05-05 | 2014-08-06 | 华中科技大学 | 一种面向x86多核处理器的数据流程序调度方法 |
CN104572291A (zh) * | 2013-10-15 | 2015-04-29 | 联想(北京)有限公司 | 一种处理器的调用方法及电子设备 |
CN104754647A (zh) * | 2013-12-29 | 2015-07-01 | 中国移动通信集团公司 | 一种负载迁移的方法和设备 |
CN104813297A (zh) * | 2012-11-26 | 2015-07-29 | 日本电气株式会社 | 通信系统 |
CN104838359A (zh) * | 2012-08-16 | 2015-08-12 | 微软技术许可有限责任公司 | 等待时间敏感的软件中断和线程调度 |
CN104901898A (zh) * | 2015-06-08 | 2015-09-09 | 东软集团股份有限公司 | 一种负载均衡方法及装置 |
CN104965678A (zh) * | 2015-07-01 | 2015-10-07 | 忆正科技(武汉)有限公司 | 一种固态存储的控制方法、装置及固态存储设备 |
CN105739949A (zh) * | 2014-12-26 | 2016-07-06 | 英特尔公司 | 用于在非对称处理器核之间的协作式执行的技术 |
CN105808338A (zh) * | 2016-03-17 | 2016-07-27 | 李晓波 | 一种在处理中实现中断响应核可配置的方法及装置 |
CN106095548A (zh) * | 2016-06-03 | 2016-11-09 | 青岛海信移动通信技术股份有限公司 | 一种多核处理器系统中分发中断的方法和装置 |
CN106502786A (zh) * | 2016-10-08 | 2017-03-15 | 郑州云海信息技术有限公司 | 一种中断分配方法及装置 |
CN106663072A (zh) * | 2014-09-26 | 2017-05-10 | 英特尔公司 | 用于配置中断的集合的装置和方法 |
CN107102966A (zh) * | 2016-02-22 | 2017-08-29 | 龙芯中科技术有限公司 | 多核处理器芯片、中断控制方法及控制器 |
CN107402813A (zh) * | 2017-06-21 | 2017-11-28 | 努比亚技术有限公司 | 一种资源分配的方法及移动终端、计算机可读存储介质 |
CN109791503A (zh) * | 2018-03-07 | 2019-05-21 | 华为技术有限公司 | 处理中断的方法和装置 |
CN111722697A (zh) * | 2019-03-20 | 2020-09-29 | 联发科技股份有限公司 | 中断处理系统与中断处理方法 |
CN112347013A (zh) * | 2016-04-27 | 2021-02-09 | 华为技术有限公司 | 一种中断处理方法以及相关装置 |
CN112416536A (zh) * | 2020-12-10 | 2021-02-26 | 成都海光集成电路设计有限公司 | 提取处理器执行上下文的方法及处理器 |
CN113918311A (zh) * | 2021-12-10 | 2022-01-11 | 北京智芯微电子科技有限公司 | 多核系统的软中断路由方法及响应软中断的方法和芯片 |
CN114253679A (zh) * | 2020-09-24 | 2022-03-29 | 广州慧睿思通科技股份有限公司 | 中断事件处理方法、装置、计算机设备和存储介质 |
WO2022247198A1 (zh) * | 2021-05-28 | 2022-12-01 | 上海阵量智能科技有限公司 | 中断分发器、数据处理芯片、中断分发及数据处理方法 |
WO2022252986A1 (zh) * | 2021-06-02 | 2022-12-08 | 华为技术有限公司 | 中断调度方法、电子设备及存储介质 |
CN117492994A (zh) * | 2023-11-02 | 2024-02-02 | 北京智芯微电子科技有限公司 | 核间运行中断程序的方法、装置、芯片、设备及介质 |
Families Citing this family (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8219725B2 (en) | 2010-06-16 | 2012-07-10 | International Business Machines Corporation | Cache optimized balanced handling of initiatives in a non-uniform multiprocessor computing system |
JP5387776B2 (ja) * | 2010-07-27 | 2014-01-15 | 富士通株式会社 | 割込制御方法、マルチコアプロセッサシステム、および割込制御プログラム |
US8364752B2 (en) * | 2011-02-18 | 2013-01-29 | International Business Machines Corporation | Determining availability based on percentage available |
JP5804075B2 (ja) * | 2011-11-11 | 2015-11-04 | 富士通株式会社 | 電子計算機及び割り込み制御方法 |
CN102521047B (zh) * | 2011-11-15 | 2014-07-09 | 重庆邮电大学 | 实现多核处理器间中断负载均衡的方法 |
CN102646059B (zh) * | 2011-12-01 | 2017-10-20 | 中兴通讯股份有限公司 | 多核处理器系统的负载平衡处理方法及装置 |
KR101841930B1 (ko) | 2012-01-30 | 2018-03-26 | 삼성전자주식회사 | 인터럽트 스프레드 방법, 인터럽트 스프레드 장치 및 이를 구비하는 시스템 온-칩 |
WO2013162523A1 (en) * | 2012-04-24 | 2013-10-31 | Intel Corporation | Dynamic interrupt reconfiguration for effective power management |
US9678564B2 (en) * | 2012-12-21 | 2017-06-13 | Nxp B.V. | Multiprocessor system with interrupt distributor |
US10331589B2 (en) * | 2013-02-13 | 2019-06-25 | Red Hat Israel, Ltd. | Storing interrupt location for fast interrupt register access in hypervisors |
TWI492157B (zh) * | 2013-03-05 | 2015-07-11 | Andes Technology Corp | 處理中斷要求事件的裝置與方法 |
US9330035B2 (en) | 2013-05-23 | 2016-05-03 | Arm Limited | Method and apparatus for interrupt handling |
US9424212B2 (en) | 2013-06-13 | 2016-08-23 | Microsoft Technology Licensing, Llc | Operating system-managed interrupt steering in multiprocessor systems |
DE202013008081U1 (de) | 2013-09-13 | 2013-10-07 | Krones Ag | Vorrichtung zum Umformen von Kunststoffvorformlingen zu Kunststoffbehältnissen sowie Blasformträger |
DE102013015093A1 (de) | 2013-09-13 | 2015-03-19 | Krones Ag | Vorrichtung zum Umformen von Kunststoffvorformlingen zu Kunststoffbehältnissen sowie Blasformträger |
US9575911B2 (en) | 2014-04-07 | 2017-02-21 | Nxp Usa, Inc. | Interrupt controller and a method of controlling processing of interrupt requests by a plurality of processing units |
JP6606875B2 (ja) * | 2014-06-19 | 2019-11-20 | 富士通株式会社 | 情報処理装置及び情報処理方法 |
KR102464678B1 (ko) * | 2016-03-18 | 2022-11-11 | 한국전자통신연구원 | 매니코어 시스템에서 쓰레드를 스케줄링 하는 방법 및 그 장치 |
JP6773229B2 (ja) | 2016-12-29 | 2020-10-21 | ホアウェイ・テクノロジーズ・カンパニー・リミテッド | ストレージコントローラおよびioリクエスト処理方法 |
CN109799956B (zh) * | 2017-01-05 | 2023-11-17 | 华为技术有限公司 | 一种存储控制器及io请求处理方法 |
US10540300B2 (en) * | 2017-02-16 | 2020-01-21 | Qualcomm Incorporated | Optimizing network driver performance and power consumption in multi-core processor-based systems |
KR20180098904A (ko) * | 2017-02-27 | 2018-09-05 | 삼성전자주식회사 | 컴퓨팅 장치 및 컴퓨팅 장치에 포함된 복수의 코어들에 전력을 할당하는 방법 |
CN108259374B (zh) * | 2017-08-24 | 2019-07-09 | 新华三信息安全技术有限公司 | 一种多核处理器及报文处理方法 |
CN111163018B (zh) * | 2019-12-02 | 2022-08-26 | 华为技术有限公司 | 网络设备及其降低传输时延的方法 |
US11620154B2 (en) * | 2020-01-02 | 2023-04-04 | International Business Machines Corporation | Suppressing interrupts to an application thread |
CN112214299B (zh) * | 2020-09-30 | 2024-07-26 | 深圳云天励飞技术股份有限公司 | 多核处理器及其任务调度方法和装置 |
CN112783626B (zh) * | 2021-01-21 | 2023-12-01 | 珠海亿智电子科技有限公司 | 中断处理方法、装置、电子设备及存储介质 |
CN113220541B (zh) * | 2021-06-10 | 2021-09-07 | 北京全路通信信号研究设计院集团有限公司 | 一种多核处理器的内存巡检方法及系统 |
US20230100059A1 (en) * | 2021-09-21 | 2023-03-30 | Intel Corporation | Interrupt handling by migrating interrupts between processing cores |
CN113867918A (zh) * | 2021-09-30 | 2021-12-31 | 北京紫光展锐通信技术有限公司 | 中断均衡方法、装置、电子设备和计算机可读存储介质 |
CN116048740A (zh) * | 2021-10-28 | 2023-05-02 | 北京灵汐科技有限公司 | 基于众核系统的任务调度方法、系统、电子设备及介质 |
CN115658569B (zh) * | 2022-12-08 | 2023-04-14 | 井芯微电子技术(天津)有限公司 | Amp多核处理器间中断与共享存储方法、系统及设备 |
WO2024166260A1 (ja) * | 2023-02-08 | 2024-08-15 | 日本電信電話株式会社 | Cpuコア割り当てシステム、プログラムおよびcpuコア割り当て方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7444639B2 (en) * | 2001-12-20 | 2008-10-28 | Texas Insturments Incorporated | Load balanced interrupt handling in an embedded symmetric multiprocessor system |
US7028302B2 (en) * | 2002-04-24 | 2006-04-11 | Hewlett-Packard Development Company, L.P. | System and method for automatically tuning a multiprocessor computer system |
US7334086B2 (en) * | 2002-10-08 | 2008-02-19 | Rmi Corporation | Advanced processor with system on a chip interconnect technology |
US20050125582A1 (en) * | 2003-12-08 | 2005-06-09 | Tu Steven J. | Methods and apparatus to dispatch interrupts in multi-processor systems |
US20060112208A1 (en) * | 2004-11-22 | 2006-05-25 | International Business Machines Corporation | Interrupt thresholding for SMT and multi processor systems |
US20060123423A1 (en) * | 2004-12-07 | 2006-06-08 | International Business Machines Corporation | Borrowing threads as a form of load balancing in a multiprocessor data processing system |
US7581052B1 (en) * | 2005-08-22 | 2009-08-25 | Sun Microsystems, Inc. | Approach for distributing multiple interrupts among multiple processors |
US7610425B2 (en) * | 2005-08-22 | 2009-10-27 | Sun Microsystems, Inc. | Approach for managing interrupt load distribution |
US7694055B2 (en) * | 2005-10-15 | 2010-04-06 | International Business Machines Corporation | Directing interrupts to currently idle processors |
US20080126652A1 (en) * | 2006-09-27 | 2008-05-29 | Intel Corporation | Managing Interrupts in a Partitioned Platform |
US8032681B2 (en) * | 2007-09-06 | 2011-10-04 | Intel Corporation | Processor selection for an interrupt based on willingness to accept the interrupt and on priority |
US7962679B2 (en) * | 2007-09-28 | 2011-06-14 | Intel Corporation | Interrupt balancing for multi-core and power |
CN101178679B (zh) * | 2007-12-14 | 2010-04-21 | 华为技术有限公司 | 多核系统中内存核查的方法和系统 |
CN101217467B (zh) * | 2007-12-28 | 2010-10-27 | 杭州华三通信技术有限公司 | 核间负载分发装置及方法 |
CN101354664B (zh) * | 2008-08-19 | 2011-12-28 | 中兴通讯股份有限公司 | 多核处理器中断负载均衡方法和装置 |
-
2008
- 2008-08-19 CN CN2008101355212A patent/CN101354664B/zh active Active
-
2009
- 2009-08-13 EP EP09807858.7A patent/EP2330506B1/en active Active
- 2009-08-13 WO PCT/CN2009/073243 patent/WO2010020159A1/zh active Application Filing
- 2009-08-13 US US13/059,366 patent/US20110145461A1/en not_active Abandoned
Cited By (46)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2010020159A1 (zh) * | 2008-08-19 | 2010-02-25 | 中兴通讯股份有限公司 | 多核处理器中断负载均衡方法和装置 |
CN102063335B (zh) * | 2009-11-13 | 2014-04-02 | 大唐移动通信设备有限公司 | 中断控制器以及多核处理器共享设备中断的处理方法 |
CN101799772A (zh) * | 2010-02-26 | 2010-08-11 | 上海华为技术有限公司 | 内核调度方法、内核备份方法和多核处理器 |
CN101799772B (zh) * | 2010-02-26 | 2014-06-11 | 上海华为技术有限公司 | 内核调度方法、内核备份方法和多核处理器 |
CN102426538A (zh) * | 2011-08-26 | 2012-04-25 | 深圳市迪威视讯股份有限公司 | 一种中断响应装置及其方法 |
CN102426538B (zh) * | 2011-08-26 | 2014-05-28 | 深圳市迪威视讯股份有限公司 | 一种中断响应装置及其方法 |
CN104838359B (zh) * | 2012-08-16 | 2018-08-03 | 微软技术许可有限责任公司 | 等待时间敏感的软件中断和线程调度 |
CN104838359A (zh) * | 2012-08-16 | 2015-08-12 | 微软技术许可有限责任公司 | 等待时间敏感的软件中断和线程调度 |
CN104813297A (zh) * | 2012-11-26 | 2015-07-29 | 日本电气株式会社 | 通信系统 |
CN104572291A (zh) * | 2013-10-15 | 2015-04-29 | 联想(北京)有限公司 | 一种处理器的调用方法及电子设备 |
CN104572291B (zh) * | 2013-10-15 | 2018-02-27 | 联想(北京)有限公司 | 一种处理器的调用方法及电子设备 |
CN104754647A (zh) * | 2013-12-29 | 2015-07-01 | 中国移动通信集团公司 | 一种负载迁移的方法和设备 |
CN104754647B (zh) * | 2013-12-29 | 2018-06-22 | 中国移动通信集团公司 | 一种负载迁移的方法和设备 |
CN103970602B (zh) * | 2014-05-05 | 2017-05-10 | 华中科技大学 | 一种面向x86多核处理器的数据流程序调度方法 |
CN103970602A (zh) * | 2014-05-05 | 2014-08-06 | 华中科技大学 | 一种面向x86多核处理器的数据流程序调度方法 |
US11740902B2 (en) | 2014-09-26 | 2023-08-29 | Intel Corporation | Apparatus and method for configuring sets of interrupts |
US11500633B2 (en) | 2014-09-26 | 2022-11-15 | Intel Corporation | Apparatus and method for configuring sets of interrupts |
US10936313B2 (en) | 2014-09-26 | 2021-03-02 | Intel Corporation | Apparatus and method for configuring sets of interrupts |
CN106663072A (zh) * | 2014-09-26 | 2017-05-10 | 英特尔公司 | 用于配置中断的集合的装置和方法 |
CN106663072B (zh) * | 2014-09-26 | 2020-11-17 | 英特尔公司 | 用于配置中断的集合的装置和方法 |
CN105739949A (zh) * | 2014-12-26 | 2016-07-06 | 英特尔公司 | 用于在非对称处理器核之间的协作式执行的技术 |
CN108647046A (zh) * | 2014-12-26 | 2018-10-12 | 英特尔公司 | 用于控制执行流程的设备和方法 |
CN108647046B (zh) * | 2014-12-26 | 2023-11-21 | 英特尔公司 | 用于控制执行流程的设备和方法 |
CN105739949B (zh) * | 2014-12-26 | 2018-06-05 | 英特尔公司 | 用于控制执行流程的设备和方法 |
CN104901898A (zh) * | 2015-06-08 | 2015-09-09 | 东软集团股份有限公司 | 一种负载均衡方法及装置 |
CN104901898B (zh) * | 2015-06-08 | 2018-08-03 | 东软集团股份有限公司 | 一种负载均衡方法及装置 |
CN104965678A (zh) * | 2015-07-01 | 2015-10-07 | 忆正科技(武汉)有限公司 | 一种固态存储的控制方法、装置及固态存储设备 |
CN107102966B (zh) * | 2016-02-22 | 2020-03-13 | 龙芯中科技术有限公司 | 多核处理器芯片、中断控制方法及控制器 |
CN107102966A (zh) * | 2016-02-22 | 2017-08-29 | 龙芯中科技术有限公司 | 多核处理器芯片、中断控制方法及控制器 |
CN105808338A (zh) * | 2016-03-17 | 2016-07-27 | 李晓波 | 一种在处理中实现中断响应核可配置的方法及装置 |
CN112347013A (zh) * | 2016-04-27 | 2021-02-09 | 华为技术有限公司 | 一种中断处理方法以及相关装置 |
CN106095548A (zh) * | 2016-06-03 | 2016-11-09 | 青岛海信移动通信技术股份有限公司 | 一种多核处理器系统中分发中断的方法和装置 |
CN106502786A (zh) * | 2016-10-08 | 2017-03-15 | 郑州云海信息技术有限公司 | 一种中断分配方法及装置 |
CN107402813A (zh) * | 2017-06-21 | 2017-11-28 | 努比亚技术有限公司 | 一种资源分配的方法及移动终端、计算机可读存储介质 |
CN107402813B (zh) * | 2017-06-21 | 2020-10-30 | 泰州市元和达电子科技有限公司 | 一种资源分配的方法及移动终端、计算机可读存储介质 |
CN109791503A (zh) * | 2018-03-07 | 2019-05-21 | 华为技术有限公司 | 处理中断的方法和装置 |
WO2019169582A1 (zh) * | 2018-03-07 | 2019-09-12 | 华为技术有限公司 | 处理中断的方法和装置 |
CN111722697A (zh) * | 2019-03-20 | 2020-09-29 | 联发科技股份有限公司 | 中断处理系统与中断处理方法 |
CN114253679A (zh) * | 2020-09-24 | 2022-03-29 | 广州慧睿思通科技股份有限公司 | 中断事件处理方法、装置、计算机设备和存储介质 |
CN112416536B (zh) * | 2020-12-10 | 2023-08-18 | 成都海光集成电路设计有限公司 | 提取处理器执行上下文的方法及处理器 |
CN112416536A (zh) * | 2020-12-10 | 2021-02-26 | 成都海光集成电路设计有限公司 | 提取处理器执行上下文的方法及处理器 |
WO2022247198A1 (zh) * | 2021-05-28 | 2022-12-01 | 上海阵量智能科技有限公司 | 中断分发器、数据处理芯片、中断分发及数据处理方法 |
WO2022252986A1 (zh) * | 2021-06-02 | 2022-12-08 | 华为技术有限公司 | 中断调度方法、电子设备及存储介质 |
CN113918311B (zh) * | 2021-12-10 | 2022-07-01 | 北京智芯微电子科技有限公司 | 多核系统的软中断路由方法及响应软中断的方法和芯片 |
CN113918311A (zh) * | 2021-12-10 | 2022-01-11 | 北京智芯微电子科技有限公司 | 多核系统的软中断路由方法及响应软中断的方法和芯片 |
CN117492994A (zh) * | 2023-11-02 | 2024-02-02 | 北京智芯微电子科技有限公司 | 核间运行中断程序的方法、装置、芯片、设备及介质 |
Also Published As
Publication number | Publication date |
---|---|
US20110145461A1 (en) | 2011-06-16 |
CN101354664B (zh) | 2011-12-28 |
EP2330506B1 (en) | 2017-12-20 |
EP2330506A1 (en) | 2011-06-08 |
WO2010020159A1 (zh) | 2010-02-25 |
EP2330506A4 (en) | 2012-10-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101354664B (zh) | 多核处理器中断负载均衡方法和装置 | |
CN105814543B (zh) | 用于增加负荷密度和改进能效的功率平衡 | |
KR100383381B1 (ko) | 제한된메모리컴퓨터시스템에서의클라이언트관리흐름제어를위한방법과장치 | |
US20160378570A1 (en) | Techniques for Offloading Computational Tasks between Nodes | |
JPH117429A (ja) | 共有バス型マルチプロセッサシステムの割り込み負荷分散システム | |
JPH0727503B2 (ja) | データ転送制御方法及びインタフェース・システム | |
EP3575979B1 (en) | Query priority and operation-aware communication buffer management | |
EP3582458A1 (en) | Communication system, communication device, and communication method | |
CN105335229A (zh) | 一种业务资源的调度方法和装置 | |
CN104102548A (zh) | 任务资源调度处理方法和系统 | |
JP2008077266A (ja) | サービス制御装置、分散サービス制御システム、サービス制御方法、及び、プログラム | |
EP3622669B1 (en) | Automatic shared resource management system and associated methods | |
CN105407059A (zh) | 一种应用于SCSI目标器的QoS调度器及调度方法 | |
KR101272077B1 (ko) | 망 부하 감소를 위한 푸시 서비스 제공 시스템 및 방법 | |
CN112887407A (zh) | 用于分布式集群的作业流量控制方法和装置 | |
US11334137B2 (en) | System and method to maintain optimal system performance while adhering to competing power cap policies | |
US8869171B2 (en) | Low-latency communications | |
CN102104487B (zh) | 一种消息处理方法及其设备 | |
CN113595887A (zh) | 一种邮件系统中的流量控制方法和装置 | |
CN113822485A (zh) | 一种配电网调度任务优化方法及系统 | |
CN118227300B (zh) | 一种基于Redis队列的系统阻塞处理方法及装置 | |
WO2015155571A1 (en) | Elasticity engine for availability management framework (amf) | |
US10270701B2 (en) | Management node, terminal, communication system, communication method, and program storage medium | |
CN111858019A (zh) | 任务调度方法、装置及计算机可读存储介质 | |
CN101998314A (zh) | 一种短信的调度方法和系统 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |