CN101317167A - 总线站以及保持总线站同步的系统和方法 - Google Patents

总线站以及保持总线站同步的系统和方法 Download PDF

Info

Publication number
CN101317167A
CN101317167A CNA2006800444896A CN200680044489A CN101317167A CN 101317167 A CN101317167 A CN 101317167A CN A2006800444896 A CNA2006800444896 A CN A2006800444896A CN 200680044489 A CN200680044489 A CN 200680044489A CN 101317167 A CN101317167 A CN 101317167A
Authority
CN
China
Prior art keywords
message
synchronization
bus
circuit
bus station
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006800444896A
Other languages
English (en)
Other versions
CN101317167B (zh
Inventor
博纳德斯·范弗利梅伦
彼得·范登哈默
赫里特·登贝斯特恩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Publication of CN101317167A publication Critical patent/CN101317167A/zh
Application granted granted Critical
Publication of CN101317167B publication Critical patent/CN101317167B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • H04L12/40032Details regarding a bus interface enhancer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/403Bus networks with centralised control, e.g. polling

Abstract

一种总线站电路(14),其操作在具有总线(10)的电子系统中。通过检测该总线上的同步信号码形并且在检测到同步信号码形时切换到同步启用状态,该总线站确定一个起始同步时间点。当操作在该同步启用状态中时,从紧挨着的在先消息的结束点开始头接尾地确定连续消息的起点。对这些消息的内容做有效性检测。响应对具有无效内容的消息的检测,该总线站切换到一个同步禁用状态。在处于该同步禁用状态的同时,禁止在该总线站电路中使用所接收到的消息。在该同步禁用状态中,总线站等待一个同步事件,以便切换回同步启用状态。

Description

总线站以及保持总线站同步的系统和方法
技术领域
本发明涉及具有总线和通过该总线耦接的多个总线站电路的电子系统、总线站电路以及操作这种系统的方法。
背景技术
总线是能被不同总线站电路使用来彼此发送消息的共享通信媒介。该消息被从源站电路发送到目的站电路,并且每个消息通常都携带一目的地地址来标识该目的站电路。此种系统中的一个问题是,必须指示该消息的开始,以便定位该消息中的目的地地址和/或命令数据。
已知有各种用于指示消息的开始的技术。美国专利申请No.2003/0225951描述了使用特殊信号线来给出同步信号,同步信号的定时指示消息的开始。另一方案是在同一线路(或几个线路)上发送预定的唯一的同步码形(pattern)作为该消息。通常把这种预定同步码形在每一消息的开始处发送,以便把该消息的开始提醒给站。
但是,这些同步技术陷于这样的额外困扰,即,增加了系统的复杂性和/或降低了能在一给定时间间隔内发送的消息的数量。
发明内容
在各种目的当中,本发明的一个目的是减少在采用总线进行总线站电路之间的消息发送的电子系统中用于同步的额外开销。
本发明提供了根据权利要求1的一种电子系统。其中的总线站电路使用消息的内容来检测同步的丢失。除非在消息之间有间隔,否则一条消息的结束将定义下一消息的开始,从而使得当接收站保持对开始的同步时,原则上在每一消息开始处不需要预定同步码形,也不需要同步信号。而当总线站电路遇到具有无效内容的消息时,该总线站电路将切换到一种同步禁用状态,其忽略消息直到已发现新的同步为止。在一实施例中,在总线站电路中执行所述消息内容的测试,而不考虑该消息是否被寻址到该总线站电路。因此,用于另一总线站电路的消息内容也被用于检测同步的丢失,这将增加检测的可靠性。
在一个实施例中,把同步码形提供在总线上,在一对连续的同步码形之间有多个消息。在此情况下,该同步码形可被用于重获同步启动状态,其中能够使用对消息头接尾的标识。另外或作为一种选择,可以不必丢失总线带宽而利用总线上没有信息传输的空闲期来重获该同步实现状态。
在一个实施例中,在一对连续的同步码形之间定义多个时隙。总线站电路通过测量在第一个同步码形发送之后经过的时间来至少部分地限定该时隙。在第一时隙中使用了基于消息的头接尾标识的禁用的消息内容,在经过了该第一时隙的时间间隔之后,在接收到下一同步码形之前,以不同的方法保持在第二时隙中的同步。因此,检测到无效消息内容之后对消息的头接尾标识进行禁用的不利效果将被仅局限于在连续同步码形的传输之间的时间间隔的一部分。可以在整个第二时隙中接收流数据而不测试该流数据的内容,以便在该第二时隙的一部分期间禁用接收。
在一个实施例中,可从消息内容中计算出一个签名值来测试该消息内容的有效性,以便决定是否继续使用消息的头接尾标识。签名值可以例如是从纠错码得知的校正子的奇偶值。在另一个实施例中,来自该消息的命令码的有效性被用于决定该消息内容的有效性,以便决定是否继续使用该消息的头接尾标识。在另一个实施例中,命令的参数值被用于决定该消息内容的无效性,以便决定是否继续使用消息的头接尾标识。最好是使用有效参数值的范围的与命令码相关的定义来测试有效性。在另外实施例中,根据消息的目的地地址而选择有效命令码和/或参数值的范围来决定内容的有效性,以便决定是否继续使用消息的头接尾标识。在一个实施例中,使用消息的目的地地址的有效性来决定该内容的有效性,以便决定是否继续使用消息的头接尾标识。用于决定有效性的这些技术可以独立使用或以任何组合方式使用。命令码、参数范围和/或目的地地址的使用所具有的优点在于不需要在该消息中包括专用于有效性测试的信息。
在另外实施例中,对消息内容的有效性的测试还被用于搜索消息的开始。因此,即使没有同步码形也可以重获同步。
附图说明
从使用下列附图的示例性实施例的描述中将使得本发明的这些和其它目的和优势方面变得显见。
图1示出一个总线系统;
图2示出一个总线信号;
图3示出一个总线站电路;
图4示出消息处理流程图;
图5、图6示出状态图。
具体实施方式
图1示出一个总线系统,其包含总线10、总线主站12(也称为总线主机站)和多个普通总线站14(也称为从站)。普通总线站14和总线主站12耦接到总线10。总线10可以组成例如数据导线和时钟信号导线。然而做为选择,可以仅使用数据导线,而从该数据导线上的信号中恢复时钟。同样可以并行使用多个数据导线。最好是在总线10中不使用分开的同步信号导线。
图2示意地示出了总线10上的作为时间″t″的函数的一个总线信号。该总线信号包括同步码形20和在同步码形20的连续对之间的时隙A-D。若干时隙B-D是等时的时隙。在相对于每一同步码形20的各个时间上的位置上分配等时的时隙来用于各个数据流(例如音频或视频数据)的发送,通常该各个数据流低于最小吞吐量的限制。每一等时的时隙B-D都包含所分配给的数据流的字段26。
跟随在发送该同步码形20之后的第一时隙A是命令消息时隙,在该时隙中,总线站12、14发送和接收命令消息22。无需完全填充第一时隙A。可以存在间隔24,在该间隔24中的总线10是空闲的。
图3示出一个总线站电路。总线站电路包括:连接至总线(没示出)的连接线31、数据处理电路30、总线接口电路32、总线定时电路34和存储器36。总线接口电路32耦接在数据处理电路30和总线10(没示出)之间。总线定时电路34耦接到总线接口电路32和数据处理电路30。存储器36耦接到数据处理电路30(总线主站12可以具有相似的结构,该总线接口起到发送器的作用)。
操作中,在其它部分中,该总线接口电路32起到接收机的作用,其接收来自总线的消息并把该消息的内容提供到数据处理电路30。如果消息被发送至总线站电路,则数据处理电路30使用来自该消息的命令码和参数信息来控制其操作。应该理解,在是否由数据处理电路30、总线接口电路32和总线定时电路34来执行该总线站电路的功能方面存在相当的自由度。因此把这些电路共同称为消息处理电路。划分成数据处理电路30、总线接口电路32和总线定时电路34主要是功能性的:总线接口电路32处理总线信号处理的内容无关方面,例如位提取、分离消息、同步码形的检测等;数据处理电路30处理内容相关功能,例如编译和执行该消息中的命令以及内容有效性(可以使用例如可被编程来执行这些功能的可编程处理器,或可以使用具有布置成用来执行这些功能的晶体管连接的专用电路);并且总线定时电路34处理定时方面,例如在消息的开始、时隙的开始发送时间信号。
图4示出总线站电路的操作。最初,该总线站电路处于禁用状态,用循环步骤41表示。在循环步骤41中,总线接口电路32(或数据处理电路30)把从总线10接收的信号与预定同步码形进行比较,以便检测同步码形20的发送。只要没有检测到同步码形,就重复循环步骤41。只要循环步骤41重复,就认为总线站电路处于禁用状态中。
一旦检测到同步码形,总线站就切换到启用状态,在流程图中对应于除了循环步骤41之外的其余步骤的执行。在切换到启用状态之后,数据处理电路30执行第二步骤42,在该步骤中把一个消息的开始通知到总线定时电路34。总线定时电路34把消息的开始指示给总线接口电路32。一旦接收到一个消息的开始的指示,总线接口电路32就从总线10接收消息的内容并把该内容提供到数据处理电路30。在第三步骤43中,数据处理电路30测试该内容的有效性。如果该内容无效,则数据处理电路30使该总线站电路返回到禁用状态(即流程图重新进入循环步骤41),从而禁止总线定时电路34通知消息的开始。
应该理解,虽然使用了禁用状态和启用状态的术语,但这些术语仅适于该总线站电路接收新消息的能力。事实上,该总线站电路处于禁用状态中并不意味其被禁止执行其它功能,或例如当那些同步时隙的定时仅由该同步码形20确定而不是由在第一时隙A中的消息22确定时,总线站电路在同步时隙B-D中进行发送或接收。
可以用各种可选方案来测试有效性。在一个实施例中,数据处理电路30从该消息中读出命令码,并把该命令码与有效命令码的列表比较。在另一实施例中,存储器36存储针对不同类型的总线站电路的有效命令码(或有效命令码的范围)的列表以及对与各个目的地地址相关的总线站电路的类型进行标识的信息。例如,当总线站电路是存储装置时,例如可以支持″加载″和″存储″命令,而是不″显示″相关的命令,而倘若该总线站电路包含显示屏的话,则可以支持显示相关的命令而不是加载和存储命令。
在这另一实施例中,数据处理电路30还从该消息中读出目的地地址,并使用该地址来检取针对与目的地地址相关的总线站类型的命令码(或范围)。数据处理电路30把来自该消息的命令码与来自该列表的命令(或范围)相比较。如果来自该消息的命令不在该列表上(或不属于该列表范围),则数据处理电路30检测该命令是无效的。应该指出,针对有效命令的此类检测不局限于被寻址到测试有效性的总线站电路的消息。能够以这种方式来检测针对任何其它总线站电路的消息的有效性。
在另一个实施例中,可对在该消息中的参数值使用相似的方法。例如,如果至少某些总线站电路支持对地址的一个范围进行读出和写入,则存储器36可以存储关于与该总线站的目的地地址相关联的地址范围的信息,并且,数据处理电路30可以单独或者和其它测试一起使用此信息来查验该消息的有效性。
在另一个实施例中,可以使用来自该消息的签名(signature)信息来决定是否切换到禁用状态。在本实施例中,发送消息的总线站电路把冗余信息包括在该消息中,使得以该消息作为自变量的一个给定数学签名函数的估算将产生一个预定值。附加信息的一个简单实例是一位奇偶校验,选择该一位奇偶校验而使得在消息中的逻辑″1″的位数是偶数。在此情况下,该数学函数包括进行确定的操作,以便确定具有逻辑″1″的值在该消息中的位数是偶数还是奇数。然而,也可以使用本身已从检错码得知的奇偶信息的其它类型。在本实施例中,数据处理电路30根据签名估计函数来估算该消息,以便确定是否产生了一个预定值。如果没有,数据处理电路30把总线站电路切换到禁用状态。
在另一个实施例中,可以使用关于其它总线站电路的状态信息来测试消息的有效性。在本实施例中,数据处理电路30保持总体上关于系统的一个状态的信息,或在一个可选实施例中,保持关于各个总线站电路的状态的信息。每当数据处理电路30接收命令时,即使在该命令不是指定到数据处理电路30作为其局部的总线站时,数据处理电路30也使用来自该命令的信息来更新该状态信息。由数据处理电路30保持的该状态信息可以指示例如哪些数据流正能从哪些总线站传送信号和/或向哪些总线站传送信号、哪个总线站电路已经接通或断开、或切换到某些工作模式。在本实施例中,存储器36存储关于命令和/或参数值的信息,这些命令和/或参数值对于与不同状态中的不同目的地地址相关的总线站电路是有效的。数据处理电路30使用已针对该系统(或针对与目的地地址关联的总线站电路)存储的状态以及还可选地使用消息的目的地地址,并且检取关于在此状态中的有效命令和/或参数值范围的信息,以便与在该消息中的命令和/或参数值相比较。如果该命令和/或参数值对于该状态不是有效的,数据处理电路30则把总线站电路切换到禁用状态,从而禁止总线定时电路34通知一个消息的开始。在另一个实施例中,可以验证该消息的目标地地址对应于实际出现在该系统中的一个总线站电路。
这些测试方法的每一个可被独自使用,或把这些方法的几个结合使用来提供更强的有效性测试。如可被注意到的那样,任何一个方法都不要求有预定的同步码形出现在总线信号中来检测同步的丢失。
如果发现消息的内容有效,则执行第四步骤44,其中数据处理电路30确定该消息是否被指定到数据处理电路30作为其局部的总线站电路。如果否,该流程通过第六步骤46返回第二步骤42,即它保持在启用状态中并且在接收下一消息之前不执行对于新同步码形的搜索。如果该消息被寻址到该总线电路,则数据处理电路30执行第五步骤45,执行来自该消息的命令并且经过第六步骤46返回第二步骤42,即保持启用状态而不作针对同步码形的搜索。在第六步骤46中,总线定时电路34针对第二步骤42的执行而使用该消息的长度来确定下一消息的起始时间。可选地,数据处理电路30可以通知总线定时电路34关于可以通知消息的开始。
应该指出,在总线站电路中执行使用该消息内容来检查有效性的第三步骤43,而不管消息是否指定到该总线站电路,以便把该总线站电路切换到禁用状态直到同步被恢复为止。应该理解到,这些步骤的次序并不关键,例如可以并行执行几个步骤。在一个实施例中,在提供来进行命令解析的数据处理电路30的设计中的一部分还被用于测试消息的有效性。因此,不需要大的额外开销来控制同步。
在一个实施例中,循环步骤41仅测试同步码形20的存在。这由例如总线接口电路32实现。然而可以使用附加测试。在进一步的实施例中,还使用了空闲周期24。在本实施例中,当检测到在第一时隙A及空闲周期24期间没有消息发送时,总线站电路(例如总线接口电路32)切换到第二步骤42,并且随后消息传输恢复。因此,在第一时隙A期间还使用空闲信号24来从禁用状态切换到启用状态。
可以在不同的时隙A-D中使用不同的同步技术。总线定时电路34可被用于对从同步码形20的接收直到第一时隙A的结束的一个预定的时间间隔进行计数,并且据此计数来通知总线接口电路32,即通知必须使用与第一时隙A不同的同步技术。可以在不同时隙A-D的开始把辅助同步码形包括在总线信号中。在此情况下,总线接口电路32可被用于检测这些辅助同步码形,并当检测这些码形时切换到不同的同步技术。而且,在时隙的开始周围的一个时间间隔中的时间间隔计数和辅助码形检测的组合可被用于检测该时隙的开始,以便切换到不同的同步技术。
在另一个实施例中,对有效命令的搜索还可被用于离开该禁用状态。在本实施例中,对消息的连续潜在起点进行尝试并且检验从这种起点产生的消息的有效性,直到检测到有效信息(或预定个数(例如2个至5个)的连续有效消息)为止,然后开始第二步骤42。
虽然在已经示出的实例中包含消息的第一时隙A是跟随同步码形20的第一时隙,但应该理解,可以可选地将另一时隙而不是第一时隙A用于这些消息,该另一时隙在此时隙和下一个在前的同步码形之间具有一个同步时隙。而且,可以使用具有干预同步时隙和没有干预同步码形的多个时隙,而不仅使用第一时隙A。
在一个实施例中,数据流被分成(在其它数据流中)的帧,这些帧被细分为时隙和单元。单元是出现在通信系统上的最小单位,并且负载单个信息位。四个单元结合成一个时隙,时隙是在根据本发明的系统上进行带宽分配的基础。在一个最佳实施例中,帧以768个单元重复。由于音频应用通常需要固定的带宽,所以可以有利地使用一个信道机制。可由总线管理单元(主机站或主站)动态地把时隙分组为几个信道,以使得具体的应用程序能够以预定的时滞和吞吐量传送或接收信息。
数据和控制通信优选地在单一总线上统一。为了促进这种统一,已经预定了一个信道:控制信道。在这一信道内定义了一个协议,该协议使得多个设备在此信道内相互发送异步消息。
图5示出了说明同步的状态图。在一个TDMA(时域多路复用接入)总线通信系统上,所希望的是每一个所连接的装置都知道在数据流中的什么点开始一个新的帧(和/或时隙)。最好把全部同步机制都多路复用到该数据线上。使用一个附加控制协议,通过该附加控制协议已经实现对于该控制信道的同步。这尤其有利于这样的异步协议,即只要控制信道可用(即不是正在使用),则使得任何装置或站都可随时开始发送。因此同步到该帧结构的任何装置都被布置成检测该控制信道是否为空。这被称之为“消息同步”。
在一个实施例中,如图5所示的同步处理从初始状态50开始,装置开始对导致与帧结构同步的嵌入信息进行搜索,随后切换到帧同步状态52。在此状态中,观测该控制信道来搜索该嵌入信息,并且当发现该嵌入信息时切换到消息同步状态54。在消息同步之后,切换到操作状态56,其中能够经总线发送和接收数据。图5中的所有向上的箭头都指示对于可能出现在总线上的错误状态的反应。有些时候不能正确地解析控制信道中的消息将可能导致装置切换回到该消息同步状态54,同时,不能验证嵌入的帧同步信息可能使得装置返回到帧同步状态52。这将实现一个用于实现和验证消息同步的低成本、低额外开销的机制。
图6示出进一步说明同步的另一状态图。根据本发明的方法中的消息协议通常具有可用于实现和/或验证消息同步的若干特征:
-可用特殊符号来指示消息的不存在(IDLE)。
-特殊符号可被用于指示消息的开始/结束。
消息可能需要符合某些规则(即必须在第一字节中指示字节长度等)。
消息可以包含纠错码/检错码。
根据本发明的方法的优点在于:任意一个上述特征或若干上述特征的组合可用于实现和验证消息同步。
作为一个实例:使用在通信系统中的本方法的一个实施例在消息之间的间隔中使用了符号或码″0x00″。但是,如果不应用附加编码,则有可能该码″0x00″出现在一个消息内。因此,如果没有特定编码被使用,则单个″0x00″通常不足以用作为消息同步,但该单个″0x00″是该控制信道可能处于空闲的一个指示。连续的″0x00″出现将增大消息信道是空闲的可能性。如果″0x00″的数量超过一个消息的长度,则已经实现了消息同步。如果检测到其它值,则假设消息的开始并且该装置开始解析到来的数据,就像是在消息同步中一样。在检测一个误差之时,重新开始该整个处理过程。这种实例在图6中示出。
图6中,顶部的′ParseMessage′状态64被用于实现同步。只要检测到在期望的信息结构和接收的结构之间的不匹配(例如一个CRC错误)时,都触发导致返回检测IDLE状态62的过渡。如果检测到一个足够长的IDLE周期,则可能有从检测IDLE到同步状态66的直接过渡。该较低的ParseMessage状态68被用于验证同步而不是被用于实现同步。
在此描述的本发明的实施例意在用于说明。提供了通信方法,该方法被用在一个时域多路复用通信系统中,该系统包括一个主机站和经通信总线连接的从站,该通信总线具有用于分布时钟信号的第一线路和用于在该主机站和该从站之间传输数据的第二线路,其特征在于该同步信息是经该数据线发送的。可以作出各种修改。例如清楚可见的是可以使用多个数据线而不是单个数据线。

Claims (19)

1.一种总线站电路包括:
-总线接口(32),用于从总线(10)接收消息;
-消息处理电路(30,32,34),构成用于处理该消息,并且用于:
-当操作在一个同步启用状态中时,从紧挨着的在先消息的结束点开始头接尾地标识连续消息的起点;
-测试该消息内容的有效性;
-响应对具有无效内容的消息的检测,切换到同步禁用状态,在该同步禁用状态中,跟随在具有无效内容的消息之后的起点标识被禁用。
2.根据权利要求1的总线站电路,其中该消息处理电路被构成来执行所述消息内容的测试和切换,该执行与消息是否被寻址到总线站电路无关。
3.根据权利要求1的总线站电路,其中该消息处理电路(30,32,34)包括检测器,用于检测同步码形的发送和/或所述总线(10)上的空闲周期,该消息处理电路(30,32,34)被构成来响应于该同步码形的检测、和/或该空闲周期的检测、和/或在检测到的空闲周期之后的消息发送的开始而从该同步禁用状态切换回同步启用状态。
4.根据权利要求1的总线站电路,包括检测器,用于检测总线(10)上的同步码形的发送,该消息处理电路(30,32,34)被构成用于:
-响应同步码形的检测,从同步禁用状态切换回同步启用状态;
-至少定义第一时隙和跟随该第一时隙的第二时隙,该第一时隙和第二时隙都在一对连续的同步码形之间;
-在该第一时隙期间执行所述的对起点的标识;
-测量从对该同步码形的第一个同步码形的检测开始所经过的时间,以便定义该第二时隙的开始;
-随着测量到的该第二时隙的开始,切换到一种模式,在该模式中第二个总线站电路从第二时隙中整体上接收数据。
5.根据权利要求1的总线站电路,其中该消息处理电路被构成来在该第二时隙中发送和/或接收等时的数据。
6.根据权利要求1的总线站电路,其中该消息处理电路(30,32,34)被构成为通过验证由该消息计算出来的签名值来执行所述的测试。
7.根据权利要求1的总线站电路,其中该消息处理电路(30,32,34)被构成为通过测试该消息的目的地地址是否不对应于该系统中的一个总线站电路来执行所述测试。
8.根据权利要求1的总线站电路,其中该消息处理电路(30,32,34)被构成为通过测试该消息中的命令码是否为有效的命令码来执行所述的测试。
9.根据权利要求8的总线站电路,其中该消息处理电路(30,32,34)被构成为根据该消息的目的地地址来定义该命令码的有效值。
10.根据权利要求1的总线站电路,其中该消息处理电路(30,32,34)被构成为通过以下方式来执行所述测试,该方式为:从该消息中提取一个命令的参数值,并且在该参数值不处于针对由该命令码标识的命令的有效参数值范围之内时检测无效性。
11.根据权利要求10的总线站电路,其中该消息处理电路(30,32,34)被构成为根据该消息的目的地地址和/或该消息中的命令码来定义针对该参数值的有效范围。
12.根据权利要求1的总线站电路,其中该消息处理电路被构成为通过下列步骤来搜索同步,所述步骤为:
-选择不同的时间点;
-从分别的时间点开始从该总线中提取分别的测试消息;
-测试该测试消息的内容的有效性;
-当发现针对测试消息之一的有效性时,使用针对初始化同步的有效测试消息的开始时间点来切换到同步启用状态。
13.一种电子系统,包括:总线(10)以及经由该总线(10)耦接的多个总线站电路(12,14),至少第一个总线站电路(12)包括用于经该总线发送消息的发送器;至少第二个总线站电路(14)包括:用于从该总线(10)接收消息的总线接口(32),以及用于处理来自该总线(10)的消息的消息处理电路(30,32,34),该消息处理电路(30,32,34)可操作在同步启用状态和同步禁用状态,并且该消息处理电路(30,32,34)被构成用于:
-当操作在该同步启用状态中时,从紧挨着的在先消息的结束点开始头接尾地标识连续消息的起点;
-测试该消息内容的有效性;
-响应对具有无效内容的消息的检测,切换到该同步禁用状态,当在该同步禁用状态中时,在第二个总线站电路中禁用跟随在具有无效内容的消息之后的消息的起点标识。
14.根据权利要求13的电子系统,包括总线主电路(10),该总线主电路(10)被构成用于在若干时隙之间周期性地发送同步码形,该若干时隙中的每个时隙都被提供用于多个消息的发送,该消息处理电路(30,32,34)被构成用于:
-检测同步码形的发送和/或该总线上的空闲周期;
-响应该同步码形的检测、和/或空闲周期的检测、和/或检测到的空闲周期之后的消息发送的开始,从该同步禁用状态切换回该同步启用状态。
15.根据权利要求14的电子系统,其中该消息处理电路被构成来在该第二时隙中发送和/或接收等时的数据。
16.根据权利要求15的电子系统,其中该消息处理电路(30,32,34)被构成通过下列步骤来搜索同步,所述步骤包括:
-选择不同的时间点;
-从分别的时间点开始,从该总线提取分别的测试消息;
-测试该测试消息的内容的有效性;
-当发现针对测试消息之一的有效性时,使用针对初始化同步的有效测试消息的开始时间点来切换到同步启用状态。
17.根据权利要求13的电子系统,其中,该消息处理电路(30,32,34)被构成为在发现所述测试消息之一的有效性之前,只有已经发现了这些测试消息的另外一个的有效性,才切换到同步启用状态,该有效测试消息的开始的时间点是从所述另外一个测试消息得出的。
18.根据权利要求13的总线站电路,其中该消息处理电路被构成为通过下列方式来执行所述测试,所述方式为:验证由该消息计算出来的签名值、和/或测试该消息的目的地地址是否不对应于系统中的总线站电路、和/或测试该消息中的命令码是否为有效的命令码、和/或从该消息中提取命令的参数值并在该参数值不处于针对由该命令码标识的命令的有效参数值范围之内时检测无效性。
19.一种在具有总线(10)的电子系统中操作总线站电路(14)的方法,该方法包括步骤:
-通过检测总线上的同步信号码形来确定起始同步时间点,并且当检测到该同步信号码形时切换到同步启用状态;
-当操作在该同步启用状态中时,从紧挨着的在先消息的结束点开始头接尾地标识连续消息的起点;
-测试该消息内容的有效性;
-响应对具有无效内容的消息的检测,利用在该总线站电路中被禁用的同步禁用状态中接收到的消息,来切换到同步禁用状态;
-等待一个同步事件,以便切换回同步启用状态。
CN2006800444896A 2005-11-29 2006-11-28 总线站以及保持总线站同步的系统和方法 Expired - Fee Related CN101317167B (zh)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
EP05111413 2005-11-29
EP05111413.0 2005-11-29
EP06118352.1 2006-08-03
EP06118352 2006-08-03
PCT/IB2006/054467 WO2007063482A2 (en) 2005-11-29 2006-11-28 Bus station and system and method of maintaining synchronizing of a bus station

Publications (2)

Publication Number Publication Date
CN101317167A true CN101317167A (zh) 2008-12-03
CN101317167B CN101317167B (zh) 2010-06-16

Family

ID=38008092

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2006800444896A Expired - Fee Related CN101317167B (zh) 2005-11-29 2006-11-28 总线站以及保持总线站同步的系统和方法

Country Status (7)

Country Link
US (1) US7822070B2 (zh)
EP (1) EP1958076A2 (zh)
JP (1) JP4844632B2 (zh)
KR (1) KR100976290B1 (zh)
CN (1) CN101317167B (zh)
TW (1) TWI342695B (zh)
WO (1) WO2007063482A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103001842A (zh) * 2011-09-16 2013-03-27 Nxp股份有限公司 网络通信电路、系统和方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100704204B1 (ko) * 2005-12-12 2007-04-06 주식회사 평화이엔지 고무 사출성형기용 고무주입장치
US8806506B2 (en) * 2008-09-30 2014-08-12 Ebay Inc. System and method for processing messages using a common interface platform supporting multiple pluggable data formats in a service-oriented pipeline architecture
EP2312767A1 (en) * 2009-10-16 2011-04-20 Astrium Limited Broadcast content requests
EP2548128B1 (en) * 2010-03-17 2020-04-29 Hewlett-Packard Enterprise Development LP Unified information bus and method
US8825933B2 (en) * 2011-11-30 2014-09-02 Andes Technology Corporation Bus apparatus with default speculative transactions and non-speculative extension
US9929972B2 (en) * 2011-12-16 2018-03-27 Qualcomm Incorporated System and method of sending data via a plurality of data lines on a bus
US8914563B2 (en) * 2012-02-28 2014-12-16 Silicon Laboratories Inc. Integrated circuit, system, and method including a shared synchronization bus
GB2506135B (en) * 2012-09-20 2018-04-11 Tyrrell Products Ltd Branch circuit monitoring
US10146732B2 (en) 2013-01-22 2018-12-04 Apple Inc. Time-division multiplexed data bus interface
US9680608B2 (en) 2014-06-27 2017-06-13 Silicon Laboratories Inc. Communication protocol with reduced overhead
WO2017104437A1 (ja) * 2015-12-16 2017-06-22 ソニー株式会社 通信装置、通信方法、プログラム、および通信システム

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6473833A (en) * 1987-09-14 1989-03-20 Nec Corp Synchronization establishing method
JPH098795A (ja) * 1995-06-21 1997-01-10 Toyo Commun Equip Co Ltd フレーム同期方法及び通信装置
US6467003B1 (en) * 1997-01-21 2002-10-15 Honeywell International, Inc. Fault tolerant data communication network
US6263443B1 (en) * 1997-10-11 2001-07-17 Agere Systems Guardian Corp. Simplified data link protocol processor
CA2262774A1 (en) * 1998-03-06 1999-09-06 Lucent Technologies Inc. Simple data link (sdl) protocol
JP2000341307A (ja) * 1999-05-28 2000-12-08 Sharp Corp 半二重伝送方法及び装置
EP1128271A1 (en) * 2000-02-22 2001-08-29 THOMSON multimedia S.A. Method for the serial transfer of data between two electronic bus stations and bus station for use in said method
GB0205142D0 (en) * 2002-03-05 2002-04-17 Nokia Corp Synchronisation in communication systems
US6874048B2 (en) * 2002-05-29 2005-03-29 Oasis Silicon Systems, Inc. Communication system and methodology for sending a designator for at least one of a set of time-division multiplexed channels forwarded across a locally synchronized bus
JP4075049B2 (ja) * 2002-07-29 2008-04-16 日本電気株式会社 Cdma基地局受信装置及びその無線同期判定方法
US7327732B2 (en) * 2002-11-27 2008-02-05 Mindspeed Technologies, Inc. Method and apparatus for combined framing and packet delineation
US7478025B1 (en) * 2003-04-18 2009-01-13 Unisys Corporation System and method to support dynamic partitioning of units to a shared resource

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103001842A (zh) * 2011-09-16 2013-03-27 Nxp股份有限公司 网络通信电路、系统和方法
CN103001842B (zh) * 2011-09-16 2015-07-08 Nxp股份有限公司 网络通信电路、系统、设备和方法

Also Published As

Publication number Publication date
JP4844632B2 (ja) 2011-12-28
US7822070B2 (en) 2010-10-26
EP1958076A2 (en) 2008-08-20
TWI342695B (en) 2011-05-21
KR20080072090A (ko) 2008-08-05
JP2009517952A (ja) 2009-04-30
CN101317167B (zh) 2010-06-16
WO2007063482A3 (en) 2007-11-15
US20080313375A1 (en) 2008-12-18
WO2007063482A2 (en) 2007-06-07
KR100976290B1 (ko) 2010-08-16
TW200735586A (en) 2007-09-16

Similar Documents

Publication Publication Date Title
CN101317167B (zh) 总线站以及保持总线站同步的系统和方法
US4745597A (en) Reconfigurable local area network
JP4108877B2 (ja) ネットワークシステム,ネットワーク端末,およびネットワークシステムにおける障害箇所の特定方法
CN100593314C (zh) 用于实现简化媒体独立接口以太网复位的系统和方法
EP3171616A1 (en) Bluetooth connection control method and apparatus for multiple playback devices, and music playback system
US20200295874A1 (en) Check code processing method, electronic device and storage medium
CN101848065A (zh) 信息发送方法和装置
US6580898B1 (en) Supervisory system and method
US3959589A (en) Digital bit stream synchronizer
EP2782356B1 (en) Fault detection method and substation terminal used for said method
CN101110825A (zh) 在自动化技术的不同使用情况下灵活使用的通信系统
US8351557B2 (en) Circuit for detecting clock and apparatus for providing clock
KR0129174B1 (ko) 컴퓨터 네트워크 모니터링 방법
JP2000269988A (ja) 同報通信データ転送システム
US8443274B2 (en) Test circuit for testing execution of a handshake protocol and method for testing execution of handshake protocol
CN105577427A (zh) 家用电器与移动终端之间通信连接的检测方法、装置
JP4612640B2 (ja) データ通信システムおよびデータ通信方法
KR102257271B1 (ko) 양방향 멀티 무선 광통신 장치 및 방법
JP4065058B2 (ja) リモートリセット装置
JP2001186581A (ja) 障害検出装置及び障害検出方法
CN100479379C (zh) 一种提高板倒换稳定性的方法和系统
KR100279714B1 (ko) 클록 생성기 장치
KR100532290B1 (ko) 이동통신 시스템에서 기지국의 동기 장치 및 방법
CN114679443A (zh) 一种下载视频数据的方法、装置、电子设备及存储介质
JP2000295252A (ja) 通信システムにおける主局と従局の切換方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100616

Termination date: 20171128