CN101315759A - 像素扰动驱动方法及其应用的时序控制器 - Google Patents

像素扰动驱动方法及其应用的时序控制器 Download PDF

Info

Publication number
CN101315759A
CN101315759A CNA2007101098806A CN200710109880A CN101315759A CN 101315759 A CN101315759 A CN 101315759A CN A2007101098806 A CNA2007101098806 A CN A2007101098806A CN 200710109880 A CN200710109880 A CN 200710109880A CN 101315759 A CN101315759 A CN 101315759A
Authority
CN
China
Prior art keywords
pixel
frame
value
gtg
perturbations
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007101098806A
Other languages
English (en)
Other versions
CN100583231C (zh
Inventor
吴子明
刘冠宏
朱益男
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chunghwa Picture Tubes Ltd
Original Assignee
Chunghwa Picture Tubes Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chunghwa Picture Tubes Ltd filed Critical Chunghwa Picture Tubes Ltd
Priority to CN200710109880A priority Critical patent/CN100583231C/zh
Publication of CN101315759A publication Critical patent/CN101315759A/zh
Application granted granted Critical
Publication of CN100583231C publication Critical patent/CN100583231C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Image Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种像素扰动驱动方法及其应用的时序控制器。此方法利用M位的N个最低阶位搭配至少一个虚拟位来建立多种像素扰动样式,使得时序控制器在利用其所接收的M位资料查找预设的灰阶对照表,找出M位资料所对应的特定高阶位值、特定低阶位值以及特定像素扰动值,并依据特定高阶位值决定输出的灰阶值之后,可以再依据特定低阶位值以及特定像素扰动值,从上述的多种像素扰动样式决定一特定像素扰动样式。本发明可以使用6位的资料来完整表现256种灰阶变化。

Description

像素扰动驱动方法及其应用的时序控制器
技术领域
本发明是有关于一种像素扰动驱动方法及其应用的时序控制器,且特别是有关于一种的像素扰动驱动方法及其应用的时序控制器。
背景技术
目前如电脑与视频之类的信号源,其所采用的集成电路(integrated circuit)与软件已经可以产生越来越多的灰阶,例如解析度为8位的256灰阶,或解析度为10位的1024灰阶。然而现有的显示器、投影机(projector)、打印机(printer)之类的视觉输出装置对颜色灰阶的表现,往往因为硬体上的成本考虑而有所限制,例如只有64个灰阶。为了表现出原来较丰富的灰阶,一般业者会使用帧速率控制(frame rate control,FRC)与像素扰动(dithering)等模拟技术来增加灰阶的变化,以增加颜色灰阶。
帧速率控制是利用人眼视觉暂留的原理,在两个邻近的灰阶之间,以时间控制的方式来切割出更多灰阶。首先需要把每秒显示的画面数目(亦即framerate)提高,再依照所欲切割出来的灰阶亮度,由相近的两个灰阶依照比例来显示。由于人眼的视觉暂留现象,会将这期间内所显示的画面做出平均化的反应,因而可以看到视觉输出装置原本无法表现出的颜色灰阶。
以图1来简述帧速率控制的原理。请先观看图1中的箭头左边的区域,此区域的深色部分表示显示一深色的相同灰阶,白色部分表示显示一浅色的相同灰阶。接着由左至右看此区域,可看到每右移一行便多一个帧(如101所示)有灰阶变化。当右移的速度够快时,人眼所观察到的影像透过视觉暂留而快速累积,最终使得人眼所看到的显示效果如箭头右边所示的区域,此区域的颜色灰阶由上往下递增。随着越多的帧有灰阶变化,灰阶的数目也就跟着增加。利用此原理,便可增强视觉输出装置对颜色灰阶的表现,例如以原本只显示64个灰阶的视觉输出装置来说,就可以使用6位的输入灰阶来模拟8位的256灰阶的效果。
像素扰动的原理和帧速率控制的原理相当类似,都是利用人眼视觉的平均化反应,将几种帧变化融合在一起,形成颜色灰阶上的差异。但二者主要的不同点在于,像素扰动是利用空间控制的方式来切割出更多灰阶,而帧速率控制则是利用时间控制方式。以图2来简述像素扰动的原理。请先观看图2的上半部,此区域的深色部分表示显示一深色的相同灰阶,白色部分表示显示一浅色的相同灰阶。图2的下半部对应地显示上半部的平均灰阶,也就是平均起来的颜色灰阶。借由图2的上半部与下半部的对应可知,当越多像素(pixel)201呈现相同的深色灰阶时,其所对应的平均颜色也越深。利用此原理,也可增强视觉输出装置对颜色灰阶的表现。
结合上述介绍的像素扰动和帧速率控制二种原理,则是目前使用最普遍的像素扰动/帧速率控制技术,简称Dithering/FRC。以8位的输入灰阶为例子,Dithering/FRC技术是利用此输入灰阶中的二个低阶位(low order bit),即bit 0与bit 1,来做位处理,而其他的六个高阶位(high order bit),即bit 2~bit 7,则为基本资料。结合上述六个高阶位的基本资料和上述二个低阶位的处理结果,形成新的灰阶资料,如图3所示。
图3为8位灰阶转换6位灰阶的示意图。由于6位可以显示的灰阶数为0~63阶,而8位可以显示的灰阶数为0~255阶,因此若欲使6位可以显示256阶的效果,则须在6位所能表示的每相邻的二个灰阶变化中再加入3种灰阶变化,如图4所示。图4为6位灰阶与8位灰阶的对照表。举例来说,在6位的第0与第1灰阶变化中间插入3种灰阶变化,亦即插入低阶位为01、10、11三者所分别定义的灰阶变化,接着再利用时间差来达到256阶的效果。
以下以图5A~图5D来列举低阶位为00、01、10、以及11四者所分别定义的灰阶变化。在图5A~图5D中,每个帧中的小方格以像素(pixel)为单位,且以四个像素为一个群组。请依照说明的需要而参照图4以及图5A~图5D。如图4所示,当时序控制器(未显示)所接收的8位资料的最后二个低阶位为00时,其对应到8位的灰阶为第0、4、8...阶,而对应到6位的灰阶为第0、1、2...阶,也就是6位灰阶当中的第N阶(以N、N+1、N+2...来表示)。此时输出的灰阶并不做任何改变,因此在图5A所示的每一小方格都用第N阶来表示,与原来6位灰阶中的第N阶所显示的辉度一模一样,也就是每个帧的显示亮度皆为第N阶的辉度。
当时序控制器所接收的8位资料的最后二个低阶位为01时,其对应到8位的灰阶为第1、5、9...阶。此时输出的灰阶就需要稍作改变,以增加灰阶数。而输出灰阶的变化如图5B所示,其帧1~帧4中皆有一个小方格以第N+1阶来表示,而这些显示第N+1阶的小方格的相对位置皆不同,以使空间上所表现出的辉度能有所平均。依此方式,图5B中的每一个帧皆显示N+(1/4)N阶的平均辉度。
当时序控制器所接收的8位资料的最后二个低阶位为10时,其对应到8位的灰阶为第2、6、10...阶。此时输出的灰阶也需要稍作改变,以增加灰阶数。而输出灰阶的变化如图5C所示,其帧1~帧4中皆有二个小方格以第N+1阶来表示,且显示第N+1阶的小方格分别在帧1~帧4的上半部、右半部、下半部、以及左半部。依此方式,图5C中的每一个帧皆显示N+(1/2)N阶的平均辉度。
当时序控制器所接收的8位资料的最后二个低阶位为11时,其对应到8位的灰阶为第3、7、11...阶。此时输出的灰阶同样需要稍作改变,以增加灰阶数。而输出灰阶的变化如图5D所示,其帧1~帧4中仅有一个小方格以第N阶来表示,而这些显示第N阶的小方格的相对位置皆不同。依此方式,图5D中的每一个帧皆显示N+(3/4)N阶的平均辉度。
乍看之下,Dithering/FRC技术能够在空间与时间上做完美搭配,达到以6位来显示256阶的效果,然而在实际上,以现有的Dithering/FRC技术并无法完整表现出256阶的变化,其原因在于6位所能表示的最高灰阶,也就是第63灰阶之后,是无法再插入任何灰阶变化的。更明白地说,8位的第252灰阶在经过Dithering/FRC演算法后,可表示为6位的第63灰阶,但是8位的第253~255灰阶在经过Dithering/FRC演算法后,却也为6位的第63灰阶,此时如果要再增加灰阶,将会产生溢位的情形,因此252~255会有相同的灰阶,所以6位的资料最多只能产生253种灰阶变化。
发明内容
本发明的目的就是提供一种像素扰动驱动方法及其应用的时序控制器,其可以使用6位的资料来完整表现256种灰阶变化。
基于上述目的,本发明提出一种像素扰动驱动方法,用以使用M位的像素显示A位的灰阶,此方法包括下列步骤:定义K种像素扰动样式;将A位分成M个高阶位与N个低阶位,其中A、K、M、N皆为大于0的正整数,且A>M>N≥2,A=M+N,而2N<K≤2N+1;将N个低阶位结合至少一虚拟位,以定义具有至少N+1个位的像素扰动值;定义像素扰动值与上述K种像素扰动样式的对应关系,其中每一像素扰动样式包括至少K个像素,每一像素的灰阶值为L+X或L,其中L与X皆为整数,且0≤L≤2M;利用2M所显示的灰阶与上述K种像素扰动样式表示出P种灰阶变化,其中2A≤P≤(2M-1)×K+1;提供灰阶对照表,将2A灰阶变化对应至P种灰阶变化;接收A位的输入灰阶;利用A位的输入灰阶查找灰阶对照表,找出A位的输入灰阶所对应的特定高阶位值、特定低阶位值以及特定像素扰动值;利用特定低阶位值以及特定像素扰动值,从上述K种像素扰动样式决定一特定像素扰动样式;利用特定高阶位值决定L。
基于上述目的,本发明提出一种时序控制器,用以使M位的像素显示A位的灰阶,此时序控制器包括制作转换单元与像素扰动/帧速率控制单元。制作转换单元预设有灰阶对照表,此制作转换单元用以接收A位的输入灰阶,并利用A位的输入灰阶查找灰阶对照表,找出A位的输入灰阶所对应的特定高阶位值、特定低阶位值以及特定像素扰动值,其中灰阶对照表提供2A灰阶变化对应至P种灰阶变化。像素扰动/帧速率控制单元预设有K种像素扰动样式,每一像素扰动样式包括至少K个像素,每一像素的灰阶值为L+X或L,此像素扰动/帧速率控制单元用以依据特定高阶位值决定灰阶值L,且依据特定低阶位值以及特定像素扰动值,从上述的K种像素扰动样式决定一特定像素扰动样式。其中上述的特定像素扰动值与上述的K种像素扰动样式具有对应关系,且A、P皆为大于0的正整数,L与X皆为正整数,2A≤P≤(2M-1)×K+1,0≤L≤2M,M与N分别为A位的输入灰阶的高阶位数与低阶位数。
依照本发明的时序控制器所述,上述的P=(2M-1)×K+1,且若K=6,则上述的每一像素扰动样式包括6个帧样式,且每一帧样式包括至少6个dot。在上述6个扰动样式中:第3像素扰动样式包括6个帧样式,其第1帧样式中的第1、4像素显示灰阶值L+X,其余显示灰阶值L,其第2帧样式中的第2、5像素显示灰阶值L+X,其余显示灰阶值L,其第3帧样式中的第3、6像素显示灰阶值L+X,其余显示灰阶值L,其第4~6帧样式重复其第1~3帧样式。
第5像素扰动样式包括6个帧样式,其第1帧样式中的第1、4像素显示灰阶值L,其余显示灰阶值L+X,其第2帧样式中的第2、5像素显示灰阶值L,其余显示灰阶值L+X,其第3帧样式中的第3、6像素显示灰阶值L,其余显示灰阶值L+X,其第4~6帧样式重复其第1~3帧样式。第1像素扰动样式包括6个帧样式,其每一帧样式的像素皆显示灰阶值L或灰阶值L+X。
第2像素扰动样式包括6个帧样式,其中3个帧样式与第3像素扰动样式的第1~3帧样式相同,其另外3个帧样式的所有像素显示灰阶值L。第4像素扰动样式包括6个帧样式,其中3个帧样式与第5像素扰动样式的第1~3帧样式相同,其另外3个帧样式与第3像素扰动样式的第1~3帧样式相同。第6像素扰动样式包括6个帧样式,其中3个帧样式与第5像素扰动样式的第1~3帧样式相同,其另外3个帧样式的所有像素显示灰阶值L+X。上述的灰阶值L为上述的特定高阶位值,且X为1。
本发明因利用8位的二个最低阶位搭配至少一个虚拟位来建立多种像素扰动样式,使得时序控制器在利用其所接收的8位资料查找预设的灰阶对照表,找出8位资料所对应的特定高阶位值、特定低阶位值以及特定像素扰动值,并依据特定高阶位值决定输出的灰阶值之后,可以再依据特定低阶位值以及特定像素扰动值,从上述的多种像素扰动样式决定一特定像素扰动样式,以进行Dithering/FRC,因此本发明可以使用6位来完整表现256种灰阶变化。
附图说明
为让本发明的上述目的、特征和优点能更明显易懂,以下结合附图对本发明的具体实施方式作详细说明,其中:
图1绘示帧速率控制的原理。
图2绘示像素扰动的原理。
图3绘示8位灰阶转换6位灰阶的示意图。
图4绘示6位灰阶与8位灰阶的对照表。
图5A~图5D分别绘示低阶位为00、01、10、以及11四者所分别定义的灰阶变化。
图6绘示依照本发明一较佳实施例的像素扰动驱动方法的流程图。
图7绘示6种像素扰动样式当中的第3像素扰动样式。
图8绘示6种像素扰动样式当中的第5像素扰动样式。
图9A、图9B皆绘示6种像素扰动样式当中的第1像素扰动样式。
图10绘示6种像素扰动样式当中的第2像素扰动样式。
图11绘示6种像素扰动样式当中的第4像素扰动样式。
图12绘示6种像素扰动样式当中的第6像素扰动样式。
图13绘示依照本发明一较佳实施例的时序控制器的装置方块图。
具体实施方式
为了说明的方便,以下说明以6(即M)位来完整表现8(即A)位所能呈现的256种灰阶变化作为例子,并请依照说明的需要而参照图6。图6所示即为依照本发明一较佳实施例的像素扰动驱动方法的流程图。
由于6位所能表示的灰阶只有0~63阶,因此势必得定义K种像素扰动样式(如步骤601,K的范围以及K种像素扰动样式容后再述)。先将8位分成6个高阶位与2(即N)个低阶位(如步骤602),例如11111100(斜体字即表示高阶位,其余表示低阶位),接着将此二个低阶位结合至少一个虚拟位,以定义具有至少3(即N+1)个位的像素扰动值(如步骤603)。因此,像素扰动值可以有8种变化(即23)。
在定义出像素扰动值之后,就可以定义像素扰动值与上述K种像素扰动样式的对应关系(如步骤604)。因此,可以利用26(即2M)所显示的灰阶来与上述的K种像素扰动样式搭配出P种灰阶变化(如步骤605),而P的范围为2A≤P≤(2M-1)×K+1(P的实际值容后详述)。由于位数与样式种类并无负值,因此A、K、M、N皆为大于0的正整数,且A>M>N≥2,A=M+N,而K的范围在2N<K≤2N+1。也就是说,像素扰动样式最少需要5种,最多可达8种。
考虑到人眼视觉暂留的时间,在实际上并无法达到观看8种像素扰动样式所需要的时间,因此调整成仅有6种像素扰动样式,但是必须包括灰阶并没有做改变的扰动样式(也就是原来6位所能表现出来的灰阶)。所以K为6,而P的实际值为379(即63×6+1)。
由于有6种像素扰动样式,因此每一像素扰动样式必须包括至少6个像素,才能提供足够的样式变化,而每一像素的灰阶值为L+X或L,其中灰阶值L就是上述6个高阶位所对应的特定高阶位值。6位的灰阶值的范围为0~63(即0≤L≤2M),故L与X皆为正整数,在此实施例的X设定为1。接着提供灰阶对照表,此灰阶对照表可以将256(即2A)灰阶变化对应至上述的379(即P)种灰阶变化(如步骤606)。对应的方式可为一对一的对应方式,例如将256灰阶中的第23灰阶对应至379灰阶中的第23灰阶,将256灰阶中的第24灰阶对应至379灰阶中的第56灰阶,可视实际上的需要而设计。
以下先说明上述的6种像素扰动样式。请参照图7。此图绘示6种像素扰动样式当中的第3像素扰动样式,也就是像素扰动值为2时的像素扰动样式。第3像素扰动样式包括6个帧样式,其第1帧样式中的第1、4像素显示灰阶值L+X,其余显示灰阶值L,其第2帧样式中的第2、5像素显示灰阶值L+X,其余显示灰阶值L,其第3帧样式中的第3、6像素显示灰阶值L+X,其余显示灰阶值L,其第4~6帧样式重复其第1~3帧样式。第4~6帧样式重复第1~3帧样式有二个好处,其一是使得存储器只要记录第1~3帧样式,便可利用这3个帧样式来重复组合出其他的像素扰动样式,继续观看以下说明便可明白。其二是可以有效减少存储器来记录帧样式。此第3像素扰动样式是为了本发明而特别设计的。
再来请参照图8。此图绘示6种像素扰动样式当中的第5像素扰动样式,也就是像素扰动值为4时的像素扰动样式。第5像素扰动样式包括6个帧样式,其第1帧样式中的第1、4像素显示灰阶值L,其余显示灰阶值L+X,其第2帧样式中的第2、5像素显示灰阶值L,其余显示灰阶值L+X,其第3帧样式中的第3、6像素显示灰阶值L,其余显示灰阶值L+X,其第4~6帧样式重复其第1~3帧样式。简而言之,第5像素扰动样式中显示灰阶值L+X的部分恰好与第3像素扰动样式中显示灰阶值L+X的部分相反。
接下来再依序介绍6种像素扰动样式当中的第1像素扰动样式、第2像素扰动样式、第4像素扰动样式以及第6像素扰动样式。请参照图9A与图9B,此二个图皆绘示第1像素扰动样式,也就是像素扰动值为0时的像素扰动样式。上述二个图中皆包括6个帧样式,图9A中的每一帧样式的像素皆显示灰阶值L,图9B中的每一帧样式的像素皆显示灰阶值L+X。
请参照图10,此图绘示第2像素扰动样式,也就是像素扰动值为1时的像素扰动样式。第2像素扰动样式包括6个帧样式,其中3个帧样式与第3像素扰动样式的第1~3帧样式相同,其另外3个帧样式的所有像素显示灰阶值L。换句话说,第2像素扰动样式是由第3像素扰动样式的第1~3帧样式与第1像素扰动样式所组合出来的。
接下来请参照图11,此图绘示第4像素扰动样式,也就是像素扰动值为3时的像素扰动样式。第4像素扰动样式包括6个帧样式,其中3个帧样式与第5像素扰动样式的第1~3帧样式相同,其另外3个帧样式与第3像素扰动样式的第1~3帧样式相同。换句话说,第4像素扰动样式是由第5像素扰动样式的第1~3帧样式与第3像素扰动样式的第1~3帧样式所组合出来的。
再来请参照图12,此图绘示第6像素扰动样式,也就是像素扰动值为5时的像素扰动样式。第6像素扰动样式包括6个帧样式,其中3个帧样式与第5像素扰动样式的第1~3帧样式相同,其另外3个帧样式的所有像素显示灰阶值L+X。换句话说,第6像素扰动样式是由第5像素扰动样式的第1~3帧样式与第1像素扰动样式所组合出来的。另外,在上述每一帧样式的一格可代表一个像素,也可代表是一个子像素(sub-pixel)。
请继续参照图6。为了方便起见,图6的步骤607~610将搭配时序控制器来解说本发明,且继续以6位的像素来完整表现8位所能呈现的256种灰阶变化作为例子。
请先参照图13。图13为依照本发明一较佳实施例的时序控制器的装置方块图。此时序控制器1300包括有制作转换单元1301与像素扰动/帧速率控制单元1302。制作转换单元1301用以接收8位的输入灰阶(如图6的步骤607),并利用此输入灰阶去查找内建的灰阶对照表(即前述的灰阶对照表),以找出输入灰阶所对应的特定高阶位值、特定低阶位值以及特定像素扰动值(如图6的步骤608)。像素扰动/帧速率控制单元1302预设有前述的像素扰动样式,此像素扰动/帧速率控制单元1302用以依据上述的特定低阶位值以及特定像素扰动值,从6种像素扰动样式中决定一特定像素扰动样式(如图6的步骤609),并依据上述的特定高阶位值决定特定像素扰动样式的灰阶值L(如图6的步骤610)。最后,像素扰动/帧速率控制单元1302输出只有6位,且包含特定像素扰动样式的新灰阶资料。于是就可以利用6位的像素来完整表现8位所能呈现的256种灰阶变化。甚至,像素扰动/帧速率控制单元1302也可只记录前述第3像素扰动样式中的第1帧样式的前三格的设定值,依序为L+X、L、L,来变化出上述的各像素扰动样式。
值得一提的是,虽然在本实施例中已经对本发明所提出的像素扰动驱动方法描述出了一个可能的实施型态,但本领域技术人员应知,只要是利用输入灰阶的低阶位来搭配至少一个虚拟位,借以建立多种像素扰动样式,并利用此输入灰阶的高阶位所能呈现的灰阶变化来配合这些像素扰动样式,达到超过原有像素所能表示的灰阶,就已经是符合了本发明的精神所在。另外,本实施例所列举的像素扰动样式以及其中的像素数目,并非用来做限定,使用者当可依照实际的需要而做适当地变更。例如在与上述实施例相同的条件下,可将每一像素扰动样式中的数目变更为6的倍数,譬如变更为12个像素,以呈现出6种变化。
综上所述,本发明因利用8位的二个最低阶位搭配至少一个虚拟位来建立多种像素扰动样式,使得时序控制器在利用其所接收的8位资料查找预设的灰阶对照表,找出8位资料所对应的特定高阶位值、特定低阶位值以及特定像素扰动值,并依据特定高阶位值决定输出的灰阶值之后,可以再依据特定低阶位值以及特定像素扰动值,从上述的多种像素扰动样式决定一特定像素扰动样式,以进行Dithering/FRC,因此本发明可以使用6位来完整表现256种灰阶变化。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何本领域技术人员,在不脱离本发明的精神和范围内,当可作些许的修改和完善,因此本发明的保护范围当以权利要求书所界定的为准。

Claims (16)

1.一种像素扰动驱动方法,用以使用M位显示A位的灰阶,其特征在于,所述方法包括下列步骤:
定义K种像素扰动样式;
将A位分成M个高阶位与N个低阶位,其中A、K、M、N皆为大于0的正整数,且A>M>N≥2,A=M+N,而2N<K≤2N+1
将该N个低阶位结合至少一虚拟位,以定义具有至少N+1个位的一像素扰动值;
定义该像素扰动值与该K种像素扰动样式的对应关系,其中每一像素扰动样式包括至少K个像素,每一像素的灰阶值为L+X或L,其中L与X皆为正整数,且0≤L≤2M
利用2M所显示的灰阶与K种像素扰动样式表示出P种灰阶变化,其中2A≤P≤(2M-1)×K+1;
提供一灰阶对照表,将2A灰阶变化对应至P种灰阶变化;
接收A位的一输入灰阶;
利用A位的该输入灰阶,查找该灰阶对照表,找出A位的该输入灰阶所对应的一特定高阶位值、一特定低阶位值以及一特定像素扰动值;
利用该特定低阶位值以及该特定像素扰动值,从K种像素扰动样式决定一特定像素扰动样式;以及
利用该特定高阶位值,决定L。
2.如权利要求1所述的像素扰动驱动方法,其特征在于,P=(2M-1)×K+1。
3.如权利要求1所述的像素扰动驱动方法,其特征在于,每一像素扰动样式包括K个帧样式。
4.如权利要求3所述的像素扰动驱动方法,其特征在于,K等于6,且每一帧样式包括至少6个像素。
5.如权利要求4所述的像素扰动驱动方法,其特征在于:
第3像素扰动样式包括6个帧样式,其第1帧样式中的第1、4像素显示灰阶值L+X,其余显示灰阶值L,其第2帧样式中的第2、5像素显示灰阶值L+X,其余显示灰阶值L,其第3帧样式中的第3、6像素显示灰阶值L+X,其余显示灰阶值L,其第4~6帧样式重复其第1~3帧样式;
第5像素扰动样式包括6个帧样式,其第1帧样式中的第1、4像素显示灰阶值L,其余显示灰阶值L+X,其第2帧样式中的第2、5像素显示灰阶值L,其余显示灰阶值L+X,其第3帧样式中的第3、6像素显示灰阶值L,其余显示灰阶值L+X,其第4~6帧样式重复其第1~3帧样式;以及
第1像素扰动样式包括6个帧样式,其每一帧样式中的像素皆显示灰阶值L或灰阶值L+X。
6.如权利要求5所述的像素扰动驱动方法,其特征在于:
第2像素扰动样式包括6个帧样式,其中3个帧样式与第3像素扰动样式的第1~3帧样式相同,其另外3个帧样式的所有像素显示灰阶值L;
第4像素扰动样式包括6个帧样式,其中3个帧样式与第5像素扰动样式的第1~3帧样式相同,其另外3个帧样式与第3像素扰动样式的第1~3帧样式相同;以及
第6像素扰动样式包括6个帧样式,其中3个帧样式与第5像素扰动样式的第1~3帧样式相同,其另外3个帧样式的所有像素显示灰阶值L+X。
7.如权利要求1所述的像素扰动驱动方法,其特征在于,灰阶值L为该特定高阶位值,且X为1。
8.如权利要求7所述的像素扰动驱动方法,其特征在于,M=6,A=8,N=2。
9.一种时序控制器,用以使M位显示A位的灰阶,其特征在于,所述时序控制器包括:
一制作转换单元,预设有一灰阶对照表,该制作转换单元用以接收A位的一输入灰阶,并利用A位的该输入灰阶查找该灰阶对照表,找出A位的该输入灰阶所对应的一特定高阶位值、一特定低阶位值以及一特定像素扰动值,其中该灰阶对照表提供2A灰阶变化对应至P种灰阶变化;以及
一像素扰动/帧速率控制单元,预设有K种像素扰动样式,每一像素扰动样式包括至少K个像素,每一像素的灰阶值为L+X或L,该像素扰动/帧速率控制单元用以依据该特定高阶位值决定灰阶值L,且依据该特定低阶位值以及该特定像素扰动值,从该K种像素扰动样式决定一特定像素扰动样式,
其中该特定像素扰动值与该K种像素扰动样式具有对应关系,且A、P皆为大于0的正整数,L与X皆为正整数,2A≤P≤(2M-1)× K+1,0≤L≤2M,M与N分别为A位的该输入灰阶的高阶位数与低阶位数。
10.如权利要求9所述的时序控制器,其特征在于,P=(2M-1)×K+1。
11.如权利要求9所述的时序控制器,其特征在于,每一像素扰动样式包括K个帧样式。
12.如权利要求11所述的时序控制器,其特征在于,K等于6,且每一帧样式包括至少6个像素。
13.如权利要求12所述的时序控制器,其特征在于:
第3像素扰动样式包括6个帧样式,其第1帧样式中的第1、4像素显示灰阶值L+X,其余显示灰阶值L,其第2帧样式中的第2、5像素显示灰阶值L+X,其余显示灰阶值L,其第3帧样式中的第3、6像素显示灰阶值L+X,其余显示灰阶值L,其第4~6帧样式重复其第1~3帧样式;
第5像素扰动样式包括6个帧样式,其第1帧样式中的第1、4像素显示灰阶值L,其余显示灰阶值L+X,其第2帧样式中的第2、5像素显示灰阶值L,其余显示灰阶值L+X,其第3帧样式中的第3、6像素显示灰阶值L,其余显示灰阶值L+X,其第4~6帧样式重复其第1~3帧样式;以及
第1像素扰动样式包括6个帧样式,其每一帧样式的像素皆显示灰阶值L或灰阶值L+X。
14.如权利要求13所述的时序控制器,其特征在于:
第2像素扰动样式包括6个帧样式,其中3个帧样式与第3像素扰动样式的第1~3帧样式相同,其另外3个帧样式的所有像素显示灰阶值L;
第4像素扰动样式包括6个帧样式,其中3个帧样式与第5像素扰动样式的第1~3帧样式相同,其另外3个帧样式与第3像素扰动样式的第1~3帧样式相同;以及
第6像素扰动样式包括6个帧样式,其中3个帧样式与第5像素扰动样式的第1~3帧样式相同,其另外3个帧样式的所有像素显示灰阶值L+X。
15.如权利要求9所述的时序控制器,其特征在于,灰阶值L为该特定高阶位值,且X为1。
16.如权利要求15所述的时序控制器,其特征在于,M=6,A=8,N=2。
CN200710109880A 2007-06-01 2007-06-01 像素扰动驱动方法及其应用的时序控制器 Expired - Fee Related CN100583231C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN200710109880A CN100583231C (zh) 2007-06-01 2007-06-01 像素扰动驱动方法及其应用的时序控制器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN200710109880A CN100583231C (zh) 2007-06-01 2007-06-01 像素扰动驱动方法及其应用的时序控制器

Publications (2)

Publication Number Publication Date
CN101315759A true CN101315759A (zh) 2008-12-03
CN100583231C CN100583231C (zh) 2010-01-20

Family

ID=40106746

Family Applications (1)

Application Number Title Priority Date Filing Date
CN200710109880A Expired - Fee Related CN100583231C (zh) 2007-06-01 2007-06-01 像素扰动驱动方法及其应用的时序控制器

Country Status (1)

Country Link
CN (1) CN100583231C (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102572498A (zh) * 2012-02-10 2012-07-11 福建华映显示科技有限公司 图像处理方法及其装置
CN106328090A (zh) * 2016-10-26 2017-01-11 深圳市华星光电技术有限公司 液晶显示器的驱动方法及驱动系统

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102572498A (zh) * 2012-02-10 2012-07-11 福建华映显示科技有限公司 图像处理方法及其装置
CN106328090A (zh) * 2016-10-26 2017-01-11 深圳市华星光电技术有限公司 液晶显示器的驱动方法及驱动系统

Also Published As

Publication number Publication date
CN100583231C (zh) 2010-01-20

Similar Documents

Publication Publication Date Title
CN101188093B (zh) 液晶显示器及其驱动方法
US20060291740A1 (en) Method of median filtering
KR102081128B1 (ko) 표시장치용 구동회로
JP5033475B2 (ja) 液晶表示装置及びその駆動方法
CN100524448C (zh) 显示装置及其控制方法
CN101710484B (zh) 显示装置
JP2003167555A (ja) 表示制御装置、及びこれを備えている表示装置
CN101197118B (zh) 用于改进的frc技术的显示设备和控制驱动器
CN101226289B (zh) 液晶显示面板的多重gamma驱动方法
CN101110198A (zh) 等离子显示面板的驱动装置及其驱动方法
KR102582631B1 (ko) 표시 패널 구동 방법 및 이를 채용한 유기 발광 표시 장치
CN103871366A (zh) 用于led显示器的灰度显示驱动方法及装置
US8009181B2 (en) Display method and display apparatus using this method
JPH07110666A (ja) 表示装置の駆動方法
US20040109088A1 (en) Method and apparatus for removing false contours
CN1707591A (zh) 显示设备及其控制方法
CN100583231C (zh) 像素扰动驱动方法及其应用的时序控制器
US7429968B2 (en) Method for driving an image displaying apparatus
KR102227478B1 (ko) 디스플레이 제어 장치, 디스플레이 제어 방법, 및 디스플레이 장치
CN101299266B (zh) 用于处理视频图像的方法和装置
KR101481072B1 (ko) 계조 bit(데이터)에 따라 가변적 재생률을 갖는 영상 표시 장치, 영상 처리 방법 및 그를 이용한 전광판 시스템
US20080291149A1 (en) Pixel dithering driving method and timing controller using the same
US7898539B2 (en) Display drive integrated circuit and method for generating system clock signal
JPH08234161A (ja) カラーパネルディスプレイ装置及び画像情報の処理方法
JP5542864B2 (ja) 画像表示装置、画像処理装置及び画像表示方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100120

Termination date: 20200601

CF01 Termination of patent right due to non-payment of annual fee