CN101295284A - Flash数据读取电路 - Google Patents

Flash数据读取电路 Download PDF

Info

Publication number
CN101295284A
CN101295284A CNA2007100400663A CN200710040066A CN101295284A CN 101295284 A CN101295284 A CN 101295284A CN A2007100400663 A CNA2007100400663 A CN A2007100400663A CN 200710040066 A CN200710040066 A CN 200710040066A CN 101295284 A CN101295284 A CN 101295284A
Authority
CN
China
Prior art keywords
flash
ahb
data
circuit
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CNA2007100400663A
Other languages
English (en)
Inventor
张镭
李春峰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHANGHAI XINZHI ELECTRONIC TECHNOLOGY Co Ltd
Original Assignee
SHANGHAI XINZHI ELECTRONIC TECHNOLOGY Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHANGHAI XINZHI ELECTRONIC TECHNOLOGY Co Ltd filed Critical SHANGHAI XINZHI ELECTRONIC TECHNOLOGY Co Ltd
Priority to CNA2007100400663A priority Critical patent/CN101295284A/zh
Publication of CN101295284A publication Critical patent/CN101295284A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Information Transfer Systems (AREA)

Abstract

本发明提供一种FLASH数据读取电路,是应用在SOC芯片内部,用以提高外部FLASH数据读取速度的电路设计。该FLASH数据读取电路包括AHB总线接口电路,用于根据接收到的AHB主设备指令来配置参数,以及锁存AHB总线上的地址和数据;AHB协议转换电路,使用AHB标准协议,并对FLASH接口的数据读取使用特殊指令;及FLASH SPI串行接口控制电路,用于在接收到所述特殊指令的控制信号后读写FLASH设备。本发明提出一个基于AHB总线的修改方案,既能保证SPI接口的简洁,降低系统成本,又能保证系统的高性能。

Description

FLASH数据读取电路
技术领域
本发明涉及FLASH数据读取电路,尤其涉及一种提高AHB总线数据输入效率的FLASH数据读取电路。
背景技术
在系统设计中,为了满足相应的性能,必须有很高的代码执行速度,故访问外部FLASH的代码速度要有保证。在以往的设计中,并行接口闪存(FLASH)被采用来达到告诉数据访问的目的。但是并行接口占用的芯片管脚很多,面对成本要求越来越严格的市场现状,串行接口SPI逐渐取代并行接口,成为系统方案不可缺少的部分。通常系统为了简化设计,SPI接口一般直接和APB总线相连。指令的读取通过DMA来进行搬运。但是高级外围总线(Advanced Peripheral Bus;APB)的设计主要是针对低功耗,频率比较低。串行接口SPI的数据位宽为一个比特,这就使得数据传输速度下降,成为系统性能提高的瓶颈。系统的成本和性能成为矛盾。为了使读取FLASH的数据频率提高,可以把FLASH串行外围接口(Serial Peripheral Interface;SPI)直接和AHB高速总线相连接,其目的是进而增加数据吞吐量。这样的设计还存在一个问题:SPI的数据读取速度远低于系统运行的速度,而且高级系统总线(AHB;Advanced High performance Bus)是系统的高速总线,一旦被占用则其他需要数据传输的主设备将被挂起,直到SPI接口数据传输结束。这很大程度上损害了系统的整体性能。针对这个现象,本发明提出一个基于AHB总线的修改方案,既能保证SPI接口的简洁,又能保证系统的高性能。
发明内容
本发明的目的是提供一种应用在SOC芯片内部的FLASH数据读取电路,用以提高外部FLASH数据读取速度,同时可以避免DMA的设计。
本发明主要包含三个部分:AHB总线接口电路,用于根据接收到的AHB主设备指令来配置参数,以及锁存AHB总线上的地址和数据;AHB协议转换电路,使用AHB标准协议,并对FLASH设备的数据读取使用特殊指令;及FLASH SPI串行接口控制电路,用于在接收到所述特殊指令的控制信号后读写FLASH设备。
本发明的优点在于可以兼顾系统的成本和性能两方面需求。而且使用的是标准AHB总线传输协议,增加部分是在基本协议层以上,系统软件修改十分简单,而且对后期验证没有任何影响。
附图说明
图1为根据本发明一实施例的系统电路的结构示意图。
图2为根据本发明FLASH数据读取电路的内部结构示意图。
图3为本发明一实施例的FLASH数据读取电路的工作波形图。
具体实施方式
本发明的设计方案延用通用AHB协议,不改动最底层的AHB传输协议,只修改上层协议解析部分,从而达到统一验证环境以及灵活实现,方便系统移植的目的。本发明不仅能提高FLASH数据读取效率,而且基本上没有增加系统的设计复杂度。系统结构示意图如图1所示。图1中,SDRAM通过外部存储器接口连接到AHB总线,RISC处理器直接连接到AHB总线,FLASH设备通过FLASH数据读取电路连接到AHB总线。
为实现系统的高速执行效率,指令从FLASH中读取的速度和效率都有一定要求。故本发明将FLASH SPI串行接口和AHB高速总线相连接以达到数据传输的高频率,高带宽。同时为了保证系统其他模块的高性能,AHB总线不能被FLASH接口长时间占用,仅仅在指令数据集中传输的时候才占用总线。
如图2所示,本发明的FLASH数据读取电路主要由三部分电路组成:AHB总线接口电路,AHB协议转换电路,及FLASH SPI串行接口控制电路。
AHB总线接口电路用于根据接收到的AHB主设备指令来配置参数,以及锁存AHB总线上的地址和数据。AHB总线接口电路解析AHB总线协议,并锁存相关的地址、控制和数据。其中地址和控制信号放入地址和控制电路,数据存放在数据FIFO中。
AHB协议转换电路需要系统指令配合实现高速数据读取。AHB协议转换电路通过AHB总线命令,将读指令分为两步:先写地址、长度,然后再读取数据。FLASH数据读取被本发明分为两段:系统首先通过RISC处理器发出特殊写命令;然后再根据FLASH的传输状况发出读取命令。特殊写命令通过AHB总线到达AHB总线接口电路。AHB总线接口电路解析AHB总线命令,看到是特殊写命令,就立刻通过HRESP信号回复总线一个OKAY状态。这就使得AHB总线被释放,其他总线上的主设备可以继续访问总线。而通常的读命令则必须等待设备数据准备好,设备再通过HREADY信号高速AHB总线取数据。这样的实现使得AHB总线一直被占用,直到数据被读取出来,系统的效率非常低下。
FLASH SPI串行接口控制电路包括直接和AHB总线相连接的SPI接口,读、写复用的内部FIFO,和用于和SPI接口通信的通信电路。在接收到系统特殊写命令后,FLASH SPI串行接口控制电路立刻按照FLASH接口标准将数据读取到内部FIFO中。根据FLASH的读取协议,FLASH SPI串行接口控制电路可以很容易计算出数据读取所需要的时钟数。在数据真正准备好之后,系统再通过AHB总线发出一个读取命令就可以拿到数据。在特殊写命令和后续读取命令之间的AHB就可以被系统其他模块任意使用。
图3为本发明实现电路的时序波形示意图。根据AHB协议首先发出特殊写指令,HWRITE为高表示对目的地址写,HADDR总线上是SPI接口内部的特设寄存器,用于存放目的地址和所要读取数据长度的信息。目的地址和数据长度由HWDATA提供。CONTROL上是AHB标准的控制信息。在特殊写指令完成后,SPI接口电路立刻回复OKAY,释放AHB总线。同时启动内部电路从FLASH读出的数据到FIFO中。等到数据准备完成后,系统再发出数据读取指令,这个指令和通常AHB总线读取指令完全一样。HWRITE由于是读取数据而置为低,HADDR不断发出待读取数据的地址,从FIFO中取出的数据就体现在HRDATA总线上。至此,一个完整的读取过程结束。
本发明的优点在于完全和AHB协议兼容,不仅方便设计,而且在验证方面能节省很多时间。此外,AHB高速总线的性能得到保障,FLASH读取数据的效率很高,基本上和系统时钟同频。而且完全避免AHB总线等待外部数据准备的情况。最后,排除了DMA设计的需求,简化系统设计复杂度,保持模块设计相当的独立性,进一步节省了芯片的成本和设计风险。

Claims (8)

1.一种FLASH数据读取电路,其特征在于,包括:
AHB总线接口电路,用于根据接收到的AHB主设备指令来配置参数,以及锁存AHB总线上的地址和数据;
AHB协议转换电路,使用AHB标准协议,并对FLASH设备的数据读取使用特殊指令;及
FLASH SPI串行接口控制电路,用于在接收到所述特殊指令的控制信号后读写FLASH设备。
2.按照权利要求1的FLASH数据读取电路,其特征在于,AHB总线接口电路解析AHB总线协议,并锁存相关的地址、控制和数据。
3.按照权利要求1的FLASH数据读取电路,其特征在于,AHB协议转换电路通过AHB标准协议的AHB总线命令,将读指令分为两步:先写地址、长度,然后再读取数据。
4.按照权利要求1或3的FLASH数据读取电路,其特征在于,所述特殊指令包括系统通过处理器发出的特殊写命令;以及根据FLASH的传输状况发出的读取命令。
5.按照权利要求4的FLASH数据读取电路,其特征在于,AHB总线接口电路解析AHB总线命令,如果解析得到特殊写命令,就立刻通过HRESP信号回复总线一个OKAY状态,使得AHB总线被释放。
6.按照权利要求5的FLASH数据读取电路,其特征在于,FLASH SPI串行接口控制电路计算数据读取所需要的时钟数,在数据真正准备好之后,系统再通过AHB总线发出一个读取命令来得到数据。
7.按照权利要求1或2的FLASH数据读取电路,其特征在于,FLASH SPI串行接口控制电路包括直接和AHB总线相连接的SPI接口,读、写复用的内部FIFO,和用于和SPI接口通信的通信电路。
8.按照权利要求7的FLASH数据读取电路,其特征在于,FLASH SPI串行接口控制电路接收到特殊指令后,立刻按照FLASH接口标准将数据读取到FIFO中。
CNA2007100400663A 2007-04-27 2007-04-27 Flash数据读取电路 Pending CN101295284A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNA2007100400663A CN101295284A (zh) 2007-04-27 2007-04-27 Flash数据读取电路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNA2007100400663A CN101295284A (zh) 2007-04-27 2007-04-27 Flash数据读取电路

Publications (1)

Publication Number Publication Date
CN101295284A true CN101295284A (zh) 2008-10-29

Family

ID=40065577

Family Applications (1)

Application Number Title Priority Date Filing Date
CNA2007100400663A Pending CN101295284A (zh) 2007-04-27 2007-04-27 Flash数据读取电路

Country Status (1)

Country Link
CN (1) CN101295284A (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102033807A (zh) * 2010-12-17 2011-04-27 青岛海信信芯科技有限公司 Soc芯片调试设备、方法及装置
CN102486761A (zh) * 2010-12-06 2012-06-06 中国航空工业集团公司第六三一研究所 同步接口与异步接口转换方法
CN101770442B (zh) * 2008-12-30 2012-10-10 易视芯科技(北京)有限公司 具有多个外设接口的数据交互系统和方法
CN105320637A (zh) * 2015-10-23 2016-02-10 西安中科晶像光电科技有限公司 Flash数据读取电路
CN109558076A (zh) * 2018-11-06 2019-04-02 电子科技大学 一种可配置的虚拟spi-flash

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101770442B (zh) * 2008-12-30 2012-10-10 易视芯科技(北京)有限公司 具有多个外设接口的数据交互系统和方法
CN102486761A (zh) * 2010-12-06 2012-06-06 中国航空工业集团公司第六三一研究所 同步接口与异步接口转换方法
CN102033807A (zh) * 2010-12-17 2011-04-27 青岛海信信芯科技有限公司 Soc芯片调试设备、方法及装置
CN102033807B (zh) * 2010-12-17 2013-08-07 青岛海信信芯科技有限公司 Soc芯片调试设备、方法及装置
CN105320637A (zh) * 2015-10-23 2016-02-10 西安中科晶像光电科技有限公司 Flash数据读取电路
CN109558076A (zh) * 2018-11-06 2019-04-02 电子科技大学 一种可配置的虚拟spi-flash

Similar Documents

Publication Publication Date Title
US9973347B2 (en) Protocol converter between CPCI bus and ISA bus and conversion method thereof
CN102169470B (zh) 一种ahb总线到bvci总线的转换桥
CN101344870B (zh) 一种复用性强的fifo控制模块及其管理内存的方法
CN101901202B (zh) 一种ahb总线设备跨时钟域访问apb总线设备的电路
US8041867B2 (en) Method and apparatus for enhancing data rate of advanced micro-controller bus architecture
CN111338996B (zh) 一种支持多协议的复合总线控制器
CN101295284A (zh) Flash数据读取电路
CN104021102A (zh) 基于状态机和片内总线的cpci串口板及其工作方法
CN110837486A (zh) 一种基于FPGA的FlexRay-CPCIe通信模块
CN112965924A (zh) 一种AHB-to-AXI桥接器及激进式处理方法
CN103036685A (zh) 基于dp83849c的afdx接口转换器
CN102567272A (zh) 一种提高spi接口电路工作频率的方法
CN105515673B (zh) 一种光纤通道节点卡
CN101415270B (zh) 移动终端及其处理模块的通讯方法
CN105320637A (zh) Flash数据读取电路
CN101814012A (zh) Sdram存储器结构及数据读写方法
CN101344875B (zh) 一种片上集成系统SoC的APB总线桥
CN100517283C (zh) 先进高性能系统总线连接装置及先进高性能系统总线装置
CN100377137C (zh) 一种C*Core微处理器应用AMBA总线的设计方法
CN110941582A (zh) 一种bmc芯片的usb总线结构及其通信方法
CN109443362A (zh) 基于dsp和fpga的导航计算机
CN102722457A (zh) 总线接口转换方法及总线桥接装置
CN101777035A (zh) 一种amba ahb总线实现方法及装置
CN107426118B (zh) 一种基于mdc/mdio接口的千兆以太网交换电路访问装置
CN103365804B (zh) 一种用于芯片bu-65170的读写控制装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
DD01 Delivery of document by public notice

Addressee: Zhang Lei

Document name: Notification of before Expiration of Request of Examination as to Substance

DD01 Delivery of document by public notice

Addressee: Zhang Lei

Document name: Notification that Application Deemed to be Withdrawn

C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Open date: 20081029