CN101271412A - 多处理器及多存储器系统的开机切换装置及方法 - Google Patents

多处理器及多存储器系统的开机切换装置及方法 Download PDF

Info

Publication number
CN101271412A
CN101271412A CNA2007100896353A CN200710089635A CN101271412A CN 101271412 A CN101271412 A CN 101271412A CN A2007100896353 A CNA2007100896353 A CN A2007100896353A CN 200710089635 A CN200710089635 A CN 200710089635A CN 101271412 A CN101271412 A CN 101271412A
Authority
CN
China
Prior art keywords
those
storeies
stitch
multiprocessor
processor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2007100896353A
Other languages
English (en)
Other versions
CN100568189C (zh
Inventor
卢盈志
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Economic and technological development zone, Wuzhong Yue Xi Si Tela machine works
Original Assignee
Inventec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inventec Corp filed Critical Inventec Corp
Priority to CNB2007100896353A priority Critical patent/CN100568189C/zh
Publication of CN101271412A publication Critical patent/CN101271412A/zh
Application granted granted Critical
Publication of CN100568189C publication Critical patent/CN100568189C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stored Programmes (AREA)
  • Power Sources (AREA)

Abstract

本发明公开了一种多处理器及多存储器系统的开机切换装置及方法,适用于包括多个处理器及多个存储器的系统。在系统开机时,通过单一个计时器开始倒数暂停时间,并在倒数期间判断是否接收到基本输入输出系统发出的禁能信号,若未收到禁能信号且倒数完毕时,则进一步检测处理器是否正常运行,并取得对应之多个检测信号。接着判断各个检测信号是否与对应的使能信号相符,若不符,则将对应的处理器禁能;若均相符,则将存储器切换。据此,即可解决先前技术容易发生误判的情况,而能够正确地导引系统选择运行正常的处理器及存储器执行开机动作。

Description

多处理器及多存储器系统的开机切换装置及方法
技术领域
本发明是有关于一种开机装置及方法,且特别是有关于一种使用单一计时器执行多处理器及多存储器的切换的开机装置及方法。
背景技术
过去几年来,随着信息科技的进步,处理器的速度也呈倍数成长,为了取得领导的地位,处理器大厂英代尔(Intel)及超微(AMD)莫不致力开发更高频率的处理器。时至今日,处理器的时脉周期已经从100百万赫兹(MHz)进化到了1千兆赫兹(GHz)以上。然而,随着处理器时脉周期的提高,硬件的复杂性也随之增加,而处理器厂商在追求速度之余,也意识到了处理器的速度仍有其极限,不可能如此无限制地发展下去,此时便需要采用其他的办法。
据此,多处理器(Multiprocessor)架构则发展成为最新一代的处理器技术,利用将多个处理器串接在一起,而达到多工处理的理想境界。此多处理器系统在开机时,必须选择其中一个处理器作为启动(Bootstrap)处理器,用以执行系统开机的程序,而其余的处理器则被视为应用(Application)处理器,以作为启动处理器的辅助之用。其中,当系统开机时,各个处理器均会执行一个内建的自我测试功能,假如有任何一个处理器因为某种因素发生开机错误时,则会送出一个状态旗标(Status flag)以告知系统此状况,而由系统做后续处理。然而,若是原本的启动处理器发生开机错误时,则必须改用其它的应用处理器取代其任务,才能正常地执行开机功能。
在此情况下,现有的作法是采用一种错误回复开机(Fault Resilient Booting,FRB)技术,通过基本输入输出系统(Basic Input/Output System,BIOS)、基板管理控制器(Baseboard Management Controller,BMC)或是其他硬件执行开机回复的动作。以下即以包括两个处理器的系统为例,介绍现有的FRB技术。图1所绘示为现有双处理器系统使用BMC进行FRB的架构图,而图2所绘示为现有双处理器系统使用BMC进行FRB的方法流程图。请先参照图1,在此双处理器系统100中,处理器110及处理器120分别与BMC130的使能针脚131及使能针脚132相连接,其中,处理器110作为开机用的处理器。此外,BMC130中则内建一个FRB计时器133,并与BIOS系统的一个通用输入输出(General Purpose Input/Output,GPIO)针脚140相连接。
请同时参照图1及图2,在系统100开机之前,即先在BMC130中设定处理器执行FRB的功能(步骤S210),包括设置一个暂停时间(Time-out),并将BMC130的使能针脚131及使能针脚132设置为1,使得处理器110及处理器120在开机后均会被使能(Enable)。每当系统100开机(Power on)或是重新启动(Reset)(步骤S220)时,BMC130的FRB计时器133即会被启动而开始倒数暂停时间(步骤S230),同时也会判断是否接收到计时器禁能信号(步骤S240)。其中,当BIOS系统成功执行开机自我测试(Power On Self Test,POST)时,即可通过通用输入输出针脚140发出禁能信号通知BMC130将FRB计时器133禁能(Disable),此时系统100的处理器110及处理器120则可继续进行正常的开机程序(步骤S250)。然而,若是开机用的处理器110在开机时即发生错误,则代表系统100无法正常开机,此时FRB计时器133即不会被BIOS系统禁能,因此当判断FRB计时器133的暂停时间倒数结束(步骤S260)时,BMC130则会通过将使能针脚131设置为0而关闭处理器110的功能(步骤S270),并将系统100重新启动,而改由处理器120取代处理器110进行开机(步骤S280)。
上述原理也同样运用在双BIOS只读存储器(Read Only Memory,ROM)的技术上,双BIOS ROM技术顾名思义即是在主板上配置两个BIOS ROM以存放BIOS系统的数据,采用双BIOS ROM的系统即可避免在升级BIOS时,因为发生BIOS文件与主板不匹配、BIOS文件被修改或是升级过程中断电等情况,而造成BIOS升级失败进而导致系统无法开机的窘境。
图3所绘示为现有双BIOS ROM系统的架构图,而图4则绘示为现有双BIOS ROM系统的运行流程图。请先参照图3,此BIOS ROM系统300包括一个输入输出控制(Super I/O,SIO)芯片310,此SIO芯片310即通过地址/数据(Address/Data)线与只读存储器320及只读存储器330相连接,并通过一个选择针脚311分别与只读存储器320及只读存储器330相连接,其中,在此假设只读存储器320系作为主要开机之用,而只读存储器330则为备用,此时选择针脚311送出的信号为1,而将只读存储器320使能,此信号经由反向器340转换后,则送到只读存储器330而将其禁能。此外,SIO芯片310中则配置有一个ROM计时器312,用以作为选择由只读存储器320及只读存储器330读取BIOS之用。
请同时参照图3及图4,在将系统300开机或重新启动(步骤S410)后,即启动ROM计时器312开始倒数暂停时间(步骤S420),并判断是否接收到计时器禁能信号(步骤S430),若BIOS系统可正常执行POST,则可同样通过一个通用输入输出针脚350发送禁能信号通知SIO芯片310将ROM计时器312禁能。此时即不会影响到选择针脚311输出的信号,仍然沿用只读存储器320进行开机(步骤S440)。然而,若只读存储器320在开机时发生错误,此时BIOS系统即无法正常开机,也就无法禁能ROM计时器312,而当判断ROM计时器312的暂停时间倒数完毕(步骤S450)时,即会进行只读存储器的切换(步骤S460),将选择针脚311送出的信号设为0,此时只读存储器320即会被禁能,并改为使能只读存储器330。最后则将系统重新启动,而由只读存储器330进行开机动作(步骤S470)。
由上述内容可知,多处理器系统及双BIOS ROM系统均各自采用一个计时器作为切换处理器或BIOS ROM之用,一旦当这两者所设定的暂停时间不统一,而系统开机又发生错误时,则有可能会因为某一方(例如是处理器)的计时器先倒数完成,在没有确定错误是否为另一方(例如是BIOS ROM)所造成时,即将系统重新启动,而造成系统误判的可能性。举例来说,假设处理器的暂停时间小于BIOS ROM的暂停时间,若在开机时处理器均能正常工作,但是预设的BIOS ROM发生开机错误时,则由于处理器的计时器先倒数完毕,系统将会误判是处理器发生错误而重新开机。在此情况下,最终会导致系统永远无法成功切换处理器或BIOS ROM,也无法成功地启动系统进行开机。
发明内容
本发明提供一种多处理器及多存储器系统的开机切换装置,通过与处理器连接的检测针脚检测处理器的开机状态,仅利用单一个计时器来判断发生错误的处理器或存储器,并选择功能正常的处理器及存储器进行开机。
本发明提供一种多处理器及多存储器系统,通过一个开机切换装置判断系统无法开机的原因,并替换掉发生错误或无法正常运行的处理器或存储器,而能够正常的执行开机动作。
本发明提供一种多处理器及多存储器系统的开机切换方法,通过在系统开机之初倒数一暂停时间,并在倒数完毕时,先判断处理器是否发生错误,然后再判断存储器是否发生错误,而找出并解决无法正常开机的问题。
本发明提出一种多处理器及多存储器系统的开机切换装置,此装置系配置于包括多个处理器及多个存储器的系统,其包括多个处理器使能针脚、多个处理器检测针脚、多个存储器选择针脚及一个计时器。其中,处理器使能针脚分别耦接至处理器,而各个处理器使能针脚上均设置有一使能信号,以将处理器使能或禁能。处理器检测针脚也分别耦接处理器,而这些处理器检测针脚适用于检测对应的处理器的工作状态,并获得一个检测信号。存储器选择针脚则耦接至上述存储器,适于设置一个选择信号,以在这些存储器中切换。计时器中包括设定有一个暂停时间(Time-out),适于在系统开机时,从此暂停时间开始倒数,而在暂停时间倒数完毕时,判断各个处理器使能针脚上的使能信号及各个处理器检测针脚的检测信号是否相符,其中若使能信号与检测信号不符,则通过对应的处理器使能针脚将处理器禁能;若所有的使能信号与检测信号均相符,则通过存储器选择针脚切换所使用的存储器。
在本发明一实施例中,上述多处理器及多存储器系统的开机切换装置,还包括一个警示装置,其适于在所有存储器均被切换过而系统仍无法正常开机时,发出一则警示信息。
在本发明一实施例中,上述的存储器为存储基本输入输出系统(BasicInput/Output System,BIOS)的只读存储器(Read Only Memory,ROM)。上述开机切换装置包括配置于基板管理控制(Baseboard Management Control,BMC)装置中。此外,上述计时器包括错误回复开机(Fault Resilient Booting,FRB)计时器。
在本发明一实施例中,上述处理器使能针脚的使能信号包括均预先设置为使能状态。另一方面,上述存储器选择针脚的选择信号包括将上述存储器其中之一预先设置为使能状态,而其余存储器则设置为禁能状态,而当需要切换存储器时,则包括将另一个存储器设置为使能状态,而其余存储器则设置为禁能状态。
本发明提出一种多处理器及多存储器系统,其中包括多个处理器、多个存储器,以及开机切换装置。此开机换装置,包括多个处理器使能针脚、多个处理器检测针脚、多个存储器选择针脚及一个计时器。其中,处理器使能针脚分别耦接至处理器,而各个处理器使能针脚上均设置有一使能信号,以将处理器使能或禁能。处理器检测针脚也分别耦接处理器,而这些处理器检测针脚适用于检测对应的处理器的工作状态,并获得一个检测信号。存储器选择针脚则耦接至上述存储器,适于设置一个选择信号,以在这些存储器中切换。计时器中包括设定有一个暂停时间(Time-out),适于在系统开机时,从此暂停时间开始倒数,而在暂停时间倒数完毕时,判断各个处理器使能针脚上的使能信号及各个处理器检测针脚的检测信号是否相符,其中若使能信号与检测信号不符,则通过对应的处理器使能针脚将处理器禁能;若所有的使能信号与检测信号均相符,则通过存储器选择针脚切换所使用的存储器。
在本发明一实施例中,还包括一个多工器,其配置于存储器选择针脚及存储器之间,适于将选择信号传递至对应的存储器。
在本发明一实施例中,还包括一个检测模块,其配置于处理器检测针脚及处理器之间,适于检测处理器是否运行正常,并将对应的检测信号发送给处理器检测针脚。
本发明提出一种多处理器及多存储器系统的开机切换方法,适用于包括多个处理器及多个存储器的系统,此方法包括下列步骤:首先,在系统开机时,开始倒数一个暂停时间,在倒数中判断是否接收到计时器禁能信号,若未接收到计时器禁能信号而倒数完毕时,则进一步检测处理器是否正常运行,并取得对应的多个检测信号。接着则判断各个检测信号是否与对应的使能信号相符,若检测信号与对应的使能信号不符,则将使能信号设置为禁能状态,以将对应的处理器禁能;反之,若所有的检测信号均与对应的使能信号相符,则调整发送给存储器的选择信号,以切换用以开机的存储器。
在本发明一实施例中,在判断是否接收到计时器禁能信号的步骤之后,若接收到计时器禁能信号,则以目前设定的处理器及存储器执行开机动作。
在本发明一实施例中,上述取消暂停时间倒数的方式包括在基本输入输出系统正常执行开机动作时,通过基本输入输出系统取消暂停时间的倒数。
在本发明一实施例中,在将对应的处理器禁能,以及切换存储器的步骤之后,还包括将系统重新启动,并以切换后的处理器及存储器执行开机动作。
在本发明一实施例中,在将系统开机之前,还包括将所有的使能信号设置为使能状态,以及选择一个存储器作为开机存储器,并将其对应的选择信号设置为使能状态,而其余存储器的选择信号则设置为禁能状态。
在本发明一实施例中,切换存储器的步骤包括将原本选择的存储器的选择信号设置为禁能状态,以及在剩余的存储器中选择一个作为开机存储器,并将其对应的选择信号设置为使能状态。
在本发明一实施例中,在所有存储器均被选择过,而系统仍无法正常开机时,包括发出一则警示信息。
本发明因采用单一个计时器判断系统的处理器或存储器是否在开机发生错误,并通过检测针脚先检查各个处理器是否正常运行,再决定是否切换存储器,而能够找出错误发生的原因,并取用其他的处理器或存储器重新进行开机,而能够解决先前技术中,无法正确判断错误发生来源的缺点。
为让本发明的上述特征和优点能更明显易懂,下文特举较佳实施例,并配合附图作详细说明如下。
附图说明
图1所绘示为现有双处理器系统使用BMC进行FRB的架构图。
图2所绘示为现有双处理器系统使用BMC进行FRB的方法流程图。
图3所绘示为现有双BIOS ROM系统的架构图。
图4所绘示为现有双BIOS ROM系统的运行流程图。
图5是依照本发明一实施例所绘示的多处理器及多存储器系统的方块图。
图6是依照本发明一实施例所绘示的多处理器及多存储器系统之开机切换方法的流程图。
图7所绘示为本发明与现有技术的比较表。
图8所绘示为本发明与现有技术的比较表。
具体实施方式
为了避免系统在开机发生错误时,由于FRB计时器及ROM计时器上设定的暂停时间不同,而造成在选择代用装置上可能存在的风险,较佳的做法即是将两个计时器合而为一,并在发现开机错误时,分别判断是处理器还是存储器发生问题,以正确的理清错误发生的原因,让系统能够适当地选择替代的处理器或存储器来启动。本发明即是基于上述概念所发展出来的一套多处理器及多存储器系统的开机切换装置及方法。为了使本发明的内容更为明了,以下特举实施例作为本发明确实能够据以实施的范例。
图5是依照本发明一实施例所绘示的多处理器及多存储器系统的方块图。请参照图5,本实施例的多处理器及多存储器系统500包括基板管理控制器(Baseboard Management Controller,BMC)510、检测模块520、多工器530、输入输出控制(Super Input/Output,SIO)芯片540、n个处理器CPU0、CPU1、…、CPUn-1与m个只读存储器ROM0、ROM1、…、ROMm-1。其中,只读存储器ROM0、ROM1、…、ROMm-1例如是用以存储基本输入输出系统(Basic Input/Output System,BIOS)数据的只读存储器。
基板管理控制器510中则包括使能针脚512~514、检测针脚515~517、选择针脚518及计时器511。使能针脚512、513、514分别与处理器CPU0、CPU1、CPUn-1耦接,适于提供基板管理控制器510设置一个使能信号,以将处理器CPU0、CPU1、…、CPUn-1使能或禁能。其中,这些使能针脚的使能信号一般均先设置为使能状态,也就是说,原先是假设每个处理器CPU0、CPU1、…、CPUn-1均能正常工作,因此在系统开机时即先将这些处理器CPU0、CPU1、…、CPUn-1使能。
检测针脚515、516、517则通过检测模块520分别与处理器CPU0、CPU1、CPUn-1相连接,而用以检测处理器CPU0、CPU1、CPUn-1的工作状态,并获得一个对应的检测信号。其中,检测模块520用以检测各个处理器CPU0、CPU1、…、CPUn-1的运行是否正常,并发送对应的检测信号给检测针脚515~517。
此外,选择针脚518则通过多工器530分别耦接至只读存储器ROM0、ROM1、…、ROMm-1,而适于提供基板管理控制器510设置一个选择信号,以在只读存储器ROM0、ROM1、…、ROMm-1中切换。其中,由于系统500只需要从一个只读存储器中读取BIOS数据即可进行开机动作,因此在这些由选择针脚传送到只读存储器ROMO、ROM1、…、ROMm-1的选择信号中,例如仅先设置一个只读存储器为使能状态,而将其余存储器设置为禁能状态。然而,若在开机时发现此预设的只读存储器发生错误,而需切换到别的只读存储器时,则可将此预设只读存储器禁能,而选择将另一个只读存储器设置为使能状态,除此之外,其余存储器则仍保持原先设置的禁能状态,如此即能够达到本发明切换存储器的功效。
再者,基板管理控制器510中也包括有一个计时器511,此计时器511例如是一个错误回复开机(Fault Resilient Booting,FRB)计时器。由于基板管理控制器510的电源为独立供应,因此使用者可以在开启系统500之前,即开启基板管理控制器510的电源,据以设定计时器511的暂停时间(Time-out),而在系统500的电源开启的同时,计时器511则会开始倒数暂停时间。
输入输出控制芯片540通过地址/数据线分别与只读存储器ROM0、ROM1、…、ROMm-1相连接,而在系统500实际开机时,则会根据这些只读存储器ROM0、ROM1、…、ROMm-1的使能状态,从被使能的只读存储器上读取BIOS系统数据。
值得一提的是,本实施例的多处理器及多存储器系统500还包括一个警示装置(未绘示),此警示装置会在只读存储器ROM0、ROM1、…、ROMm-1均切换过,而系统500仍无法正常开机时,发出警示信息,以告知使用者需要将只读存储器ROM0、ROM1、…、ROMm-1更换。
本发明还包括基于上述多处理器及多存储器系统500的架构发展一套开机切换方法,以下则另举一个实施例说明上述多处理器及多存储器系统中各个元件之间信号与数据传递的详细步骤。图6是依照本发明一实施例所绘示的多处理器及多存储器系统的开机切换方法的流程图。请参照图6,在本实施例中,假设所有的处理器均可正常运行,因此将所有使能针脚上的使能信号均设置为使能状态。此外,也可先选定一个只读存储器作为开机存储器,并将其对应的选择信号设置为使能状态,而其余只读存储器的选择信号则设置为禁能状态。在上述的环境均设定完成后,即可进行下列的步骤:
首先,由使用者将系统500开机,或是由系统500重新启动(步骤S610),而在系统500开机的同时,则会由计时器511开始倒数一暂停时间(步骤S620)。
而在倒数期间,基板管理控制器510会检测是否接收到由BIOS系统的通用输入输出针脚(未绘示)传送而来的计时禁能信号,以决定是否取消暂停时间的倒数(步骤S630)。其中,若接收到计时禁能信号,则代表系统500可正常开机,此时即会将计时器511禁能,停止倒数暂停时间,并以目前设定的处理器及只读存储器执行开机动作(步骤S640)。
反之,若未接收到计时禁能信号,则会继续进行倒数,同时也判断定时器的倒数是否结束(步骤S650),而在暂停时间的倒数完毕时,则会检测处理器是否正常运行来取得对应的检测信号(步骤S660),并进一步比较并判断各个检测针脚(例如检测针脚515)所接收到的检测信号是否与相对应的各个使能针脚(例如使能针脚512)的使能信号相符(步骤S670)。
其中,若判断出检测信号与对应的使能信号不符,则可通过基板管理控制器510将使能针脚上的使能信号设置为禁能状态,以将对应的处理器禁能(步骤S680);反之,若判断出检测信号与对应的使能信号相符,则代表处理器的运行状态与预设相符,因此也无需对此处理器执行任何动作。
值得注意的是,若在比较所有的检测信号与使能信号之后,发现两者均相符,则可判定所有处理器的运行状态均与预设相符,此即代表处理器均可正常运行,因此可推论出造成系统无法开机的原因是从只读存储器而来。此时即可调整发送给只读存储器的选择信号,切换至另一个存储器(步骤S690)。其中,此步骤例如先将原本选择的存储器的选择信号设置为禁能状态,然后再从剩余的存储器中选择一个作为开机存储器,而将其对应的选择信号设置为使能状态。
在执行完步骤S680的处理器禁能或是步骤S690的存储器切换后,则回到步骤S610,重新启动系统,并以切换后的处理器及存储器执行开机动作,如此重复执行检查处理器及存储器,并在必要时禁能处理器或切换存储器,最后终究可以选到一组运行正常的处理器及只读存储器执行开机动作。当然,万一在执行上述步骤的最后发现,所有的处理器或是所有的存储器均无法正常工作,则代表做任何切换也没有用,此时即可发出一则警示信息,以告知使用者替换损坏的处理器或是存储器。
为了更清楚地描述上述方法实际运行的情形,以下再举另一实施例说明。本实施例假设使能针脚512原先设置的使能信号为1,而若检测模块520在检测处理器CPU0的工作状态后,判断其运行正常,则其发送的检测信号也是1。因此,两相比较之下,则可确定处理器CPU0的运行状态与预设相符,而无需将处理器CPU0禁能;然而,若检测模块520在检测处理器CPU0的工作状态后,判断其无法正常运行,因此发送的检测信号变为0。此即代表处理器CPU0是造成系统无法开机的原因,据此即将使能信号改为0,而将处理器CPU0禁能。此外,若依照上述原理逐一比对处理器CPU0、CPU1、…、CPUn-1后发现,其运行皆为正常。此即代表系统开机错误的问题是在于存储器,此时即可进行存储器的切换动作。其中,若原先设定的开机存储器为ROM0,则可切换成由ROM1开机。由上述可知,通过本发明的开机切换方法,即可找出问题发生的原因,并对应做出补救的动作,最终能使系统正常开机。
最后,可参照图7及图8所绘示的本发明与现有技术的比较表,此比较表是基于在一个采用双处理器(CPU0及CPU1)及双只读存储器(ROM0及ROM1)的系统上,分别进行本发明与现有技术所获得的结果。其中,图7中现有技术的部分是假设ROM暂停时间大于FRB暂停时间的情况;而图8中现有技术的部分则是假设ROM暂停时间小于FRB暂停时间的情况。此外,图式中打勾的部分代表运行正常,打x的部分则代表运行异常或无法运行。比较两边的结果可发现,采用现有的技术仍会造成许多判断失败的情况,此即会造成系统永远无法正常开机;相对地,采用本案的结果均可正确判断出错误发生的原因,并在发现两个处理器或两个存储器均为异常的状况下,提示警示信号,以告知使用者替换,明显地比现有技术更为可靠。
综上所述,本发明的多处理器及多存储器系统的开机切换装置及方法至少具有下列优点:
1.使用单一个计时器判断系统是否发生开机错误,可避免分别使用两个计时器所造成的错误判断的情况,并能够导引系统选择运行正常的处理器或存储器执行开机动作。
2.分别通过检测针脚及使能针脚与处理器连接,而能够在发生开机错误的情况下,即时发现发生错误的处理器,并将其禁能而改用其他的处理器开机,达到正常启动系统的目的。
3.在检测处理器均运行无误的状态下,即可判断错误是由存储器产生,而利用将开机的存储器切换到另一个替代的存储器上,让系统在下次开机时能够读到正确的开机数据。
虽然本发明已以较佳实施例揭示如上,然其并非用以限定本发明,任何所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作些许更动与润饰,因此本发明的保护范围当以权利要求所界定的为准。

Claims (27)

1. 一种多处理器及多存储器系统的开机切换装置,配置于包括多个处理器及多个存储器的一系统,包括:
多个处理器使能针脚,分别耦接至该些处理器,各该些处理器使能针脚适于设置一使能信号,以使能或禁能该些处理器;
多个处理器检测针脚,分别耦接至该些处理器,各该些处理器检测针脚适于检测对应的该处理器的工作状态,而获得一检测信号;
多个存储器选择针脚,耦接至该些存储器,适于设置一选择信号,以切换该些存储器;以及
一计时器,包括设定有一暂停时间,适于在该系统开机时,开始倒数该暂停时间,其中
在该暂停时间倒数完毕时,判断各该些处理器使能针脚的该使能信号及各该些处理器检测针脚的该检测信号是否相符,
若该使能信号与该检测信号不符时,则通过对应的处理器使能针脚将该处理器禁能,
若所有使能信号与检测信号均相符时,则通过该些存储器选择针脚切换该些存储器。
2. 如权利要求1所述的多处理器及多存储器系统的开机切换装置,其特征在于,还包括:
一警示装置,适于在该些存储器均切换后仍无法正常开机时,发出一警示信息。
3. 如权利要求1所述的多处理器及多存储器系统的开机切换装置,其特征在于,该些存储器为存储一基本输入输出系统的只读存储器。
4. 如权利要求1所述的多处理器及多存储器系统的开机切换装置,其特征在于,该开机切换装置包括配置于一基板管理控制装置中。
5. 如权利要求1所述的多处理器及多存储器系统的开机切换装置,其特征在于,该计时器包括错误回复开机计时器。
6. 如权利要求1所述的多处理器及多存储器系统的开机切换装置,其特征在于,该些处理器使能针脚的该些使能信号包括均预先设置为使能状态。
7. 如权利要求1所述的多处理器及多存储器系统的开机切换装置,其特征在于,该些存储器选择针脚包括的该些选择信号包括预先设置该些存储器其中之一为使能状态,而其余存储器则设置为禁能状态。
8. 如权利要求7所述的多处理器及多存储器系统的开机切换装置,其特征在于,当需要切换该些存储器时,包括将该些存储器其中之另一设置为使能状态,而其余存储器则设置为禁能状态。
9. 一种多处理器及多存储器系统,包括:
多个处理器;
多个存储器;以及
一开机切换装置,包括:
多个处理器使能针脚,分别耦接至该些处理器,各该些处理器使能针脚适于设置一使能信号,以使能或禁能该些处理器;
多个处理器检测针脚,分别耦接至该些处理器,各该些处理器检测针脚适于检测对应的该处理器的工作状态,而获得一检测信号;
多个存储器选择针脚,耦接至该些存储器,适于设置一选择信号,以切换该些存储器;以及
一计时器,包括设定有一暂停时间,适于在该系统开机时,开始倒数该暂停时间,其中
在该暂停时间倒数完毕时,判断各该些处理器使能针脚的该使能信号及各该些处理器检测针脚的该检测信号是否相符,
若该使能信号与该检测信号不符时,则通过对应的处理器使能针脚将该处理器禁能,
若所有使能信号与检测信号均相符时,则通过该些存储器选择针脚切换该些存储器。
10. 如权利要求1所述的多处理器及多存储器系统,其特征在于,还包括:
一警示装置,适于在该些存储器均切换后仍无法正常开机时,发出一警示信息。
11. 如权利要求1所述的多处理器及多存储器系统,其特征在于,还包括:
一多工器,配置于该些存储器选择针脚及该些存储器之间,适于将该些选择信号传递至对应的存储器。
12. 如权利要求1所述的多处理器及多存储器系统,其特征在于,还包括:
一检测模块,配置于该些处理器检测针脚及该些处理器之间,适于检测该些处理器是否运行正常,并发送对应的该些检测信号给该些处理器检测针脚。
13. 如权利要求1所述的多处理器及多存储器系统,其特征在于,还包括:
一输入输出控制芯片,适于通过一地址/数据线与该些存储器连接,而根据该些存储器的使能状态,选择由该些存储器其中之一接收基本输入输出系统的开机数据。
14. 如权利要求1所述的多处理器及多存储器系统,其特征在于,该些存储器为存储一基本输入输出系统的只读存储器。
15. 如权利要求1所述的多处理器及多存储器系统,其特征在于,该开机切换装置包括配置于一基板管理控制装置中。
16. 如权利要求1所述的多处理器及多存储器系统,其特征在于,该计时器包括错误回复开机计时器。
17. 如权利要求1所述的多处理器及多存储器系统,其特征在于,该些处理器使能针脚的该些使能信号包括均预先设置为使能状态。
18. 如权利要求1所述的多处理器及多存储器系统,其特征在于,该些存储器选择针脚包括的该些选择信号包括预先设置该些存储器其中之一为使能状态,而其余存储器则设置为禁能状态。
19. 如权利要求18所述的多处理器及多存储器系统,其特征在于,当需要切换该些存储器时,包括将该些存储器其中之另一设置为使能状态,而其余存储器则设置为禁能状态。
20. 一种多处理器及多存储器系统的开机切换方法,适用于包括多个处理器及多个存储器的一系统,该方法包括下列步骤:
在该系统开机时,开始倒数一暂停时间;
判断是否接收到一计时器禁能信号;
若未接收到该计时器禁能信号而倒数完毕时,则检测该些处理器是否正常运行,并取得对应的多个检测信号;
判断各该些检测信号是否与对应的一使能信号相符;
若该检测信号与对应的该使能信号不符,则将该使能信号设置为禁能状态,以将对应的该处理器禁能;以及
若所有的该些检测信号均与对应的该些使能信号相符,则调整发送给该些存储器的多个选择信号,以切换该些存储器。
21. 如权利要求20所述的多处理器及多存储器系统的开机切换方法,其特征在于,在判断是否接收到该计时器禁能信号的步骤之后,还包括:
若接收到该计时器禁能信号,则以目前设定的该些处理器及该些存储器执行开机动作。
22. 如权利要求20所述的多处理器及多存储器系统的开机切换方法,其特征在于,取消该暂停时间的倒数的方式包括在一基本输入输出系统正常执行开机动作时,通过该基本输入输出系统取消该暂停时间的倒数。
23. 如权利要求20所述的多处理器及多存储器系统的开机切换方法,其特征在于,在将对应的该处理器禁能,以及切换该些存储器的步骤之后,还包括:
重新启动该系统,并以切换后的该些处理器及该些存储器执行开机动作。
24. 如权利要求20所述的多处理器及多存储器系统的开机切换方法,其特征在于,在该系统开机之前,还包括:
将所有该些使能信号设置为使能状态。
25. 如权利要求20所述的多处理器及多存储器系统的开机切换方法,其特征在于,在该系统开机之前,还包括:
选择该些存储器其中之一作为一开机存储器,并将其对应的该选择信号设置为使能状态,而其余存储器的该些选择信号则设置为禁能状态。
26. 如权利要求25所述的多处理器及多存储器系统的开机切换方法,其特征在于,切换该些存储器的步骤包括:
将原本选择的该存储器的该选择信号设置为禁能状态;以及
选择剩余的该些存储器其中之一作为该开机存储器,并将其对应的该选择信号设置为使能状态。
27. 如权利要求26所述的多处理器及多存储器系统的开机切换方法,其特征在于,在该些存储器均被选择过,而该系统仍无法正常开机时,包括发出一警示信息。
CNB2007100896353A 2007-03-21 2007-03-21 多处理器及多存储器系统的开机切换装置及方法 Expired - Fee Related CN100568189C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2007100896353A CN100568189C (zh) 2007-03-21 2007-03-21 多处理器及多存储器系统的开机切换装置及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2007100896353A CN100568189C (zh) 2007-03-21 2007-03-21 多处理器及多存储器系统的开机切换装置及方法

Publications (2)

Publication Number Publication Date
CN101271412A true CN101271412A (zh) 2008-09-24
CN100568189C CN100568189C (zh) 2009-12-09

Family

ID=40005401

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2007100896353A Expired - Fee Related CN100568189C (zh) 2007-03-21 2007-03-21 多处理器及多存储器系统的开机切换装置及方法

Country Status (1)

Country Link
CN (1) CN100568189C (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102929760A (zh) * 2012-10-19 2013-02-13 浪潮电子信息产业股份有限公司 一种远程监控系统上电过程宕机的方法
CN104252396A (zh) * 2013-06-28 2014-12-31 技嘉科技股份有限公司 多中央处理单元侦错切换的方法
CN105786462A (zh) * 2014-12-24 2016-07-20 昆达电脑科技(昆山)有限公司 开机方法
CN107632868A (zh) * 2017-09-14 2018-01-26 苏州国芯科技有限公司 芯片启动的方法、控制装置、系统、计算机可读存储介质
CN111813037A (zh) * 2020-06-11 2020-10-23 中国长城科技集团股份有限公司 一种开机控制方法、开机控制装置及电子设备

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102929760A (zh) * 2012-10-19 2013-02-13 浪潮电子信息产业股份有限公司 一种远程监控系统上电过程宕机的方法
CN104252396A (zh) * 2013-06-28 2014-12-31 技嘉科技股份有限公司 多中央处理单元侦错切换的方法
CN104252396B (zh) * 2013-06-28 2018-06-05 技嘉科技股份有限公司 多中央处理单元侦错切换的方法
CN105786462A (zh) * 2014-12-24 2016-07-20 昆达电脑科技(昆山)有限公司 开机方法
CN107632868A (zh) * 2017-09-14 2018-01-26 苏州国芯科技有限公司 芯片启动的方法、控制装置、系统、计算机可读存储介质
CN111813037A (zh) * 2020-06-11 2020-10-23 中国长城科技集团股份有限公司 一种开机控制方法、开机控制装置及电子设备

Also Published As

Publication number Publication date
CN100568189C (zh) 2009-12-09

Similar Documents

Publication Publication Date Title
US7783877B2 (en) Boot-switching apparatus and method for multiprocessor and multi-memory system
US5317752A (en) Fault-tolerant computer system with auto-restart after power-fall
CN100568189C (zh) 多处理器及多存储器系统的开机切换装置及方法
US6697973B1 (en) High availability processor based systems
US20070234123A1 (en) Method for detecting switching failure
KR20220010040A (ko) 에러 복구 방법 및 장치
US7194614B2 (en) Boot swap method for multiple processor computer systems
CN115237644B (zh) 系统故障处理方法、中央运算单元以及车辆
US4839895A (en) Early failure detection system for multiprocessor system
JP2003248598A (ja) マイクロコントローラ及びマイクロコントローラの故障検出方法
CN100498728C (zh) 用于确定一组健康的处理器和用来引导系统的关联固件的系统和方法
US20230281150A1 (en) I2c deadlock and recovery method and apparatus
US20110010584A1 (en) Diagnosis of and Response to Failure at Reset in a Data Processing System
JP2004302731A (ja) 情報処理装置および障害診断方法
JP5788611B2 (ja) リセット後の評価のためにリセットより前の状態を保存するための方法および装置
WO2004003714A2 (en) Circuit for detection of internal microprocessor watchdog device execution and method for resetting microprocessor system
TWI327711B (en) Boot-switching apparatus and method for multiprocessor and multi-memory system
JP2004348335A (ja) 障害検出方法及び情報処理システム
JP2007157143A (ja) 処理配列、メモリカード装置、並びに処理配列の動作方法及び製造方法
US11221926B2 (en) Information processing system and information processing apparatus
JP7196544B2 (ja) 情報処理装置、情報処理方法及びプログラム
JP5561790B2 (ja) ハードウェア障害被疑特定装置、ハードウェア障害被疑特定方法、及びプログラム
JP3977694B2 (ja) リセット装置
JPH05216855A (ja) マルチcpu制御方式
JPH103403A (ja) 計算機システムおよびデバッグ方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CB03 Change of inventor or designer information
CB03 Change of inventor or designer information

Inventor after: Jiang Wei

Inventor before: Lu Yingzhi

TR01 Transfer of patent right

Effective date of registration: 20170412

Address after: Kedong town security street Qigihar City Kedong County in Heilongjiang province six Commission 2 group

Patentee after: Jiang Wei

Address before: Taipei City, Taiwan Chinese Shilin District Hougang Street No. 66

Patentee before: Inventec Corporation

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20180322

Address after: Wuzhong District Wuzhong Economic Development Zone Suzhou city Jiangsu province 215104 Yue Xi Street Wang Road No. 39

Patentee after: Economic and technological development zone, Wuzhong Yue Xi Si Tela machine works

Address before: Qigihar City Kedong Zhen Bao street 164800 Heilongjiang province Kedong County Committee 2 group six

Patentee before: Jiang Wei

TR01 Transfer of patent right
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20091209

Termination date: 20180321

CF01 Termination of patent right due to non-payment of annual fee