CN101167061A - 非易失性存储器的接口 - Google Patents
非易失性存储器的接口 Download PDFInfo
- Publication number
- CN101167061A CN101167061A CNA2006800131425A CN200680013142A CN101167061A CN 101167061 A CN101167061 A CN 101167061A CN A2006800131425 A CNA2006800131425 A CN A2006800131425A CN 200680013142 A CN200680013142 A CN 200680013142A CN 101167061 A CN101167061 A CN 101167061A
- Authority
- CN
- China
- Prior art keywords
- data
- nonvolatile memory
- controller
- memory
- nonvolatile
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000015654 memory Effects 0.000 title claims abstract description 125
- 239000000872 buffer Substances 0.000 claims abstract description 12
- 238000000034 method Methods 0.000 claims description 16
- 238000013500 data storage Methods 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 230000006870 function Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 210000003813 thumb Anatomy 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/0604—Improving or facilitating administration, e.g. storage management
- G06F3/0605—Improving or facilitating administration, e.g. storage management by facilitating the interaction with a user or administrator
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0656—Data buffering arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/068—Hybrid storage device
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
- G11B20/10527—Audio or video recording; Data buffering arrangements
- G11B2020/1062—Data buffering arrangements, e.g. recording or playback buffers
- G11B2020/10675—Data buffering arrangements, e.g. recording or playback buffers aspects of buffer control
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B2220/00—Record carriers by type
- G11B2220/60—Solid state media
- G11B2220/61—Solid state media wherein solid state memory is used for storing A/V content
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Software Systems (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Computer Hardware Design (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
Abstract
本发明公开了用于存储数据的便携式存储设备。该便携式存储设备包括:第一性质的第一非易失性存储器;第二性质的第二非易失性存储器,所述第二性质有别于所述第一性质;以及用于确定把数据发送给第一和第二非易失性存储器中的哪一个的控制器。所述确定基于第一和第二非易失性存储器之间规定的关系,所述规定的关系是缓存器或备份。
Description
技术领域
本发明涉及非易失性存储器的接口,更具体但不排它地,涉及不同类型的非易失性存储器之间的接口。
背景技术
例如闪存盘,拇指驱动和MP3播放器等便携式存储器设备通常具有单种性质的存储器。但在这种设备中不可能具有不同性质的两种或多种存储器,如闪存和硬盘。
发明内容
根据第一优选方面,本发明提供了用于存储数据的便携式存储设备,该便携式存储设备包含:
(a)第一性质的第一非易失性存储器;
(b)第二性质的第二非易失性存储器,第二性质有别于第一性质;和
(c)用于确定把数据发送给第一和第二非易失性存储器之中的哪一个的控制器。
所述确定可以基于第一和第二非易失性存储器之间所规定的关系。所述关系可以是第一非易失性存储器作为用于第二非易失性存储器的缓存器或备份。所述关系可以是事先设定好的或者是用户设置的。
第一非易失性存储器可以是闪存,第二非易失性存储器可以是硬盘。控制器包括闪存控制器、硬盘控制器和桥控制器中的至少一个。桥控制器可以包括闪存-硬盘控制器。
硬盘可以进一步包括集成设备电子接口。控制器可以包括闪存控制器和硬盘控制器。
桥控制器和闪存可以在同一总线上。该桥控制器可以是用于读取地址数据和闪存中的数据,以及用于把数据写到硬盘中的专用控制器。
根据第二方面,本发明提供了用于将数据存储到便携式存储设备中的方法,该便携式存储设备包括:
(a)第一性质的第一非易失性存储器;
(b)第二性质的第二非易失性存储器,第二性质有别于第一性质;和
(c)用于确定把数据发送给第一和第二非易失性存储器之中的哪一个的控制器。
该方法包括:
(d)确定第一和第二非易失性存储器之间的关系,并且根据所述关系发送数据。
所述关系可以是下述关系中的一种:第一非易失性存储器作为用于第二非易失性存储器的数据缓存器,以及第一非易失性存储器作为用于第二非易失性存储器的数据备份。
对于这两个方面,数据可以首先被存储到第一非易失性存储器中,然后被存储到第二非易失性存储器中;第一非易失性存储器是用于第二非易失性存储器的数据缓存器。或者/此外,第一非易失性存储器可以是用于第二非易失性存储器的数据备份。在这种情况下,数据可以依次或同时被存储到第一和第二非易失性存储器中。
第一非易失性控制器首先把数据发送到控制器,并且所述控制器对数据进行转换,以便存储到第二非易失性存储器中。
附图说明
为了充分理解本发明并更好地把本发明付诸于实践,现在通过仅为本发明的优选实施例而非限定性实例的方式,参考附图描述本发明。
在附图中:
图1是第一实施例的框图;
图2是第二实施例的框图;
图3是第三实施例的框图;和
图4是优选方法的流程图。
具体实施方式
实施例阐述了用于在第一种形式或类型的非易失性存储器(例如,硬盘)和第二种形式或类型的非易失性存储器(例如,固态存储器等)之间进行接口连接的结构和各种方法。所述固态存储器可以是闪存。
所述接口连接基于两种存储器之间所规定的关系。所述关系可以是备份或缓存器。所述关系可以是事先设定好的,或者是用户设定或选择的。
图1中,闪存10作为从主机12到硬盘14或者从硬盘14到主机10进行数据传输的数据缓存器。下载期间,数据从主机12流到USB闪存控制器16。闪存控制器16的功能是把数据存储到闪存10;并且把指明数据将被存储在硬盘14的哪个位置的地址数据存储到闪存中。然后USB闪存控制器16将信号发送到闪存-桥控制器18,以启动从闪存10到硬盘14的数据传输。然后进行数据传输。桥控制器18包括可以是集成设备电子(“IDE”)器件的盘驱动接口20。桥控制器18是用于读取地址数据和闪存10中的数据以及通过硬盘14的接口20把数据写到硬盘14的专用控制器。硬盘14的接口20可以是IDE接口、ATA、串行ATA或者紧凑式闪存类型II接口。
图2中,闪存10用于数据备份。当数据从主机12流到组合式USB闪存和硬盘控制器22中时,它将被写到硬盘14和闪存10中。读取数据时,用户可以选择从硬盘14读取数据或从闪存10读取数据。读取数据的缺省设置将是从硬盘14中读取。数据每次可以写到一种存储媒质中:顺次为闪存10和硬盘14。可以首先是硬盘14,然后是闪存10,或者正如所阐述的,先是闪存10然后是硬盘14。数据首先全部下载到其中一个存储器中,并且当下载完成后,在另一个存储器上进行备份。这可以基于所有数据(所有数据之后进行首次备份)或者是一个文件接一个文件(每个文件之后进行备份)来进行。
图3示出了数据可以同时被写到闪存10和硬盘14的位置。在这里,数据将从主机12流到USB闪存控制器16,然后同时流到闪存10和闪存-IDE桥控制器18。接着IDE桥控制器18将对闪存指令进行解释并把它转换为IDE指令,将数据存储到硬盘14中。在这种情况下,数据可以被同时写到闪存10和硬盘14中。桥控制器18和闪存可以在同一总线上。
从硬盘14和/或闪存10上载数据时,进行相反的过程。
参考图4,过程是:当数据下载被启动时(41),硬盘14和闪存10之间的关系是很重要的。所述关系可以是预先设定好的,或者是用户定义的。如果是用户定义的,则用户选择缓存器(42)或备份(43)。如果选择备份(43),可以是交替或同时进行。对于缓存器(42),闪存控制器16工作(44),从而把数据存储到闪存10(45)中并且存储硬盘中用于所述数据的地址的地址数据(46)。
然后,闪存控制器16将启动信号发送给桥控制器18(47),并且经由桥控制器18把数据发送到硬盘14(48)。
对于备份(43),如果是交替进行的,则数据由闪存和硬盘控制器22进行处理(49)并被存储到闪存10中(50)。从闪存10,数据被存储到硬盘14中(51)。存储步骤50和51可以按相反顺序进行,首先存储到硬盘14,然后存储到闪存10中。第二存储(备份)是在存储到第一存储设备完成之后进行的。这可以基于全部数据或是一个文件接一个文件进行。
对于备份(43),如果是同时进行,USB控制器16把数据(52)同时发送到闪存10(53)和硬盘14的桥控制器18中(54)。
一般来说,如果是预先设定好的,那么根据预先设定好的关系,过程将直接从数据步骤(41)转到步骤44、49和52中的一个步骤中。
虽然在前面的描述中已经描述了本发明优选实施例,但是,本领域的技术人员将会认识到,可以在不偏离本发明的条件下对设计或构造在细节上作出许多改变或修改。
Claims (20)
1.一种用于存储数据的便携式存储设备,所述便携式存储设备包括:
(a)第一性质的第一非易失性存储器;
(b)第二性质的第二非易失性存储器,所述第二性质有别于所述第一性质;和
(c)用于确定把数据发送给所述第一和第二非易失性存储器之中的哪一个的控制器。
2.如权利要求1所述的便携式存储设备,其中,所述第一非易失性存储器是闪存,所述第二非易失性存储器是硬盘。
3.如权利要求2所述的便携式存储设备,其中,所述控制器包括闪存控制器、硬盘控制器和桥控制器中的至少一个。
4.如权利要求2或权利要求3所述的便携式存储设备,其中,所述桥控制器包括闪存-硬盘控制器。
5.如权利要求4所述的便携式存储设备,其中,所述硬盘包括集成设备电子接口。
6.如权利要求2或权利要求3所述的便携式存储设备,其中,所述控制器包括闪存控制器和硬盘控制器。
7.如权利要求1至权利要求6中的任意一个所述的便携式存储设备,其中,所述确定基于第一和第二非易失性存储器之间规定的关系,所述规定的关系是缓存器或备份。
8.如权利要求7所述的便携式存储设备,其中,所述规定的关系是从包括用户设定和预先设定的组中选出的。
9.如权利要求1至权利要求6中的任意一个所述的便携式存储设备,其中,所述数据首先被存储到所述第一非易失性存储器中,然后被存储到所述第二非易失性存储器中,所述第一非易失性存储器是用于所述第二非易失性存储器的数据缓存器。
10.如权利要求1至权利要求6中的任意一个所述的便携式存储设备,其中,所述第一非易失性存储器是用于所述第二非易失性存储器的数据备份,所述数据依次或同时被存储到所述第一和第二非易失性存储器中。
11.如权利要求10当引用权利要求3时所述的便携式存储设备,其中,所述桥控制器和所述闪存在同一总线上。
12.如权利要求3所述的便携式存储设备,其中,所述桥控制器是用于读取地址数据以及来自所述闪存的数据,并且用于把数据写到所述硬盘的专用控制器。
13.一种用于将数据存储在便携式存储设备中的方法,所述便携式存储设备包括:
(a)第一性质的第一非易失性存储器;
(b)第二性质的第二非易失性存储器,所述第二性质有别于所述第一性质;和
(c)用于确定把数据发送给所述第一和第二非易失性存储器之中的哪一个的控制器;
所述方法包括:
(d)确定所述第一和第二非易失性存储器之间的关系,并且根据所述关系发送数据。
14.如权利要求13所述的方法,其中,所述关系是下述关系中的一种:所述第一非易失性存储器作为用于所述第二非易失性存储器的数据缓存器,以及所述第一非易失性存储器作为用于所述第二非易失性存储器的数据备份。
15.如权利要求12所述的方法,其中,所述数据可以首先被存储到所述第一非易失性存储器中,然后被存储到所述第二非易失性存储器中;所述第一非易失性存储器是用于所述第二非易失性存储器的数据缓存器。
16.如权利要求13所述的方法,其中,所述第一非易失性存储器是用于所述第二非易失性存储器的数据备份,所述数据可以依次或同时被存储到所述第一和第二非易失性存储器中。
17.如权利要求12至16中的任意一个所述的方法,其中所述控制器包闪括存控制器、硬盘控制器和桥控制器中的至少一个。
18.如权利要求13或权利要求14所述的方法,其中,所述第一非易失性存储器控制器首先把数据发送到控制器,并且所述控制器把所述数据转换成用于存储到所述第二非易失性存储器中的数据。
19.如权利要求12至18中的任意一个所述的方法,其中,所述第一非易失性存储器是闪存,所述第二非易失性存储器是硬盘。
20.如权利要求13至19中的任意一个所述的方法,其中,所述关系是从包括用户设定和预先设定的组中选出的。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SG200502382A SG126788A1 (en) | 2005-04-19 | 2005-04-19 | Interface for non-volatile memories |
SG200502382-5 | 2005-04-19 | ||
SG2005023825 | 2005-04-19 | ||
PCT/SG2006/000072 WO2006112794A1 (en) | 2005-04-19 | 2006-03-24 | Interface for non-volatile memories |
Publications (2)
Publication Number | Publication Date |
---|---|
CN101167061A true CN101167061A (zh) | 2008-04-23 |
CN101167061B CN101167061B (zh) | 2012-11-21 |
Family
ID=37115412
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006800131425A Expired - Fee Related CN101167061B (zh) | 2005-04-19 | 2006-03-24 | 非易失性存储器的接口 |
Country Status (10)
Country | Link |
---|---|
US (1) | US20090132752A1 (zh) |
EP (1) | EP1875353A4 (zh) |
JP (1) | JP5149786B2 (zh) |
KR (1) | KR101244319B1 (zh) |
CN (1) | CN101167061B (zh) |
BR (1) | BRPI0608315A2 (zh) |
RU (1) | RU2007142136A (zh) |
SG (1) | SG126788A1 (zh) |
TW (1) | TWI386804B (zh) |
WO (1) | WO2006112794A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103999067A (zh) * | 2011-12-21 | 2014-08-20 | 英特尔公司 | 以多个非易失性存储器为特征的高性能存储结构和系统 |
Families Citing this family (38)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080270480A1 (en) * | 2007-04-26 | 2008-10-30 | Hanes David H | Method and system of deleting files from a remote server |
US20080270594A1 (en) * | 2007-04-27 | 2008-10-30 | Mcjilton Charles M | Method and system of separate file storage locations as unified file storage |
US8005993B2 (en) | 2007-04-30 | 2011-08-23 | Hewlett-Packard Development Company, L.P. | System and method of a storage expansion unit for a network attached storage device |
JP5124217B2 (ja) * | 2007-09-18 | 2013-01-23 | 株式会社日立製作所 | ストレージ装置 |
US8959307B1 (en) | 2007-11-16 | 2015-02-17 | Bitmicro Networks, Inc. | Reduced latency memory read transactions in storage devices |
JP5402643B2 (ja) * | 2007-12-10 | 2014-01-29 | 日本電気株式会社 | デジタル機器のオプション管理システム、オプション管理方法 |
JP2009157515A (ja) * | 2007-12-25 | 2009-07-16 | Toshiba Corp | 半導体メモリコントローラおよび半導体メモリ |
US20100228906A1 (en) * | 2009-03-06 | 2010-09-09 | Arunprasad Ramiya Mothilal | Managing Data in a Non-Volatile Memory System |
KR101108120B1 (ko) * | 2009-07-20 | 2012-01-31 | 한밭로지스틱스팩 주식회사 | 끈 절단기 |
US8745365B2 (en) * | 2009-08-06 | 2014-06-03 | Imation Corp. | Method and system for secure booting a computer by booting a first operating system from a secure peripheral device and launching a second operating system stored a secure area in the secure peripheral device on the first operating system |
US8683088B2 (en) * | 2009-08-06 | 2014-03-25 | Imation Corp. | Peripheral device data integrity |
US8665601B1 (en) | 2009-09-04 | 2014-03-04 | Bitmicro Networks, Inc. | Solid state drive with improved enclosure assembly |
US8447908B2 (en) | 2009-09-07 | 2013-05-21 | Bitmicro Networks, Inc. | Multilevel memory bus system for solid-state mass storage |
US8560804B2 (en) | 2009-09-14 | 2013-10-15 | Bitmicro Networks, Inc. | Reducing erase cycles in an electronic storage device that uses at least one erase-limited memory device |
US9471240B2 (en) * | 2010-06-24 | 2016-10-18 | International Business Machines Corporation | Performing read and write operations with respect to at least one solid state disk and at least one non-solid state disk |
KR101279710B1 (ko) * | 2011-04-01 | 2013-06-27 | 엘에스산전 주식회사 | Plc 데이터 로그모듈 및 이의 데이터 저장 방법 |
US9372755B1 (en) | 2011-10-05 | 2016-06-21 | Bitmicro Networks, Inc. | Adaptive power cycle sequences for data recovery |
US9043669B1 (en) | 2012-05-18 | 2015-05-26 | Bitmicro Networks, Inc. | Distributed ECC engine for storage media |
US9423457B2 (en) | 2013-03-14 | 2016-08-23 | Bitmicro Networks, Inc. | Self-test solution for delay locked loops |
US9875205B1 (en) | 2013-03-15 | 2018-01-23 | Bitmicro Networks, Inc. | Network of memory systems |
US9400617B2 (en) | 2013-03-15 | 2016-07-26 | Bitmicro Networks, Inc. | Hardware-assisted DMA transfer with dependency table configured to permit-in parallel-data drain from cache without processor intervention when filled or drained |
US9672178B1 (en) | 2013-03-15 | 2017-06-06 | Bitmicro Networks, Inc. | Bit-mapped DMA transfer with dependency table configured to monitor status so that a processor is not rendered as a bottleneck in a system |
US9842024B1 (en) | 2013-03-15 | 2017-12-12 | Bitmicro Networks, Inc. | Flash electronic disk with RAID controller |
US9734067B1 (en) | 2013-03-15 | 2017-08-15 | Bitmicro Networks, Inc. | Write buffering |
US10489318B1 (en) | 2013-03-15 | 2019-11-26 | Bitmicro Networks, Inc. | Scatter-gather approach for parallel data transfer in a mass storage system |
US9501436B1 (en) | 2013-03-15 | 2016-11-22 | Bitmicro Networks, Inc. | Multi-level message passing descriptor |
US9798688B1 (en) | 2013-03-15 | 2017-10-24 | Bitmicro Networks, Inc. | Bus arbitration with routing and failover mechanism |
US9971524B1 (en) | 2013-03-15 | 2018-05-15 | Bitmicro Networks, Inc. | Scatter-gather approach for parallel data transfer in a mass storage system |
US9430386B2 (en) | 2013-03-15 | 2016-08-30 | Bitmicro Networks, Inc. | Multi-leveled cache management in a hybrid storage system |
US9858084B2 (en) | 2013-03-15 | 2018-01-02 | Bitmicro Networks, Inc. | Copying of power-on reset sequencer descriptor from nonvolatile memory to random access memory |
US9934045B1 (en) | 2013-03-15 | 2018-04-03 | Bitmicro Networks, Inc. | Embedded system boot from a storage device |
US10042792B1 (en) | 2014-04-17 | 2018-08-07 | Bitmicro Networks, Inc. | Method for transferring and receiving frames across PCI express bus for SSD device |
US10055150B1 (en) | 2014-04-17 | 2018-08-21 | Bitmicro Networks, Inc. | Writing volatile scattered memory metadata to flash device |
US10078604B1 (en) | 2014-04-17 | 2018-09-18 | Bitmicro Networks, Inc. | Interrupt coalescing |
US10025736B1 (en) | 2014-04-17 | 2018-07-17 | Bitmicro Networks, Inc. | Exchange message protocol message transmission between two devices |
US9952991B1 (en) | 2014-04-17 | 2018-04-24 | Bitmicro Networks, Inc. | Systematic method on queuing of descriptors for multiple flash intelligent DMA engine operation |
JP2017091456A (ja) * | 2015-11-17 | 2017-05-25 | 富士通株式会社 | 制御装置、制御プログラムおよび制御方法 |
US10552050B1 (en) | 2017-04-07 | 2020-02-04 | Bitmicro Llc | Multi-dimensional computer storage system |
Family Cites Families (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0484905A3 (en) * | 1990-11-09 | 1994-12-14 | Brier Technology | Interface for disk drives |
US5778418A (en) * | 1991-09-27 | 1998-07-07 | Sandisk Corporation | Mass computer storage system having both solid state and rotating disk types of memory |
CA2097762A1 (en) * | 1992-06-05 | 1993-12-06 | Dennis J. Alexander | Disk drive controller with a posted write cache memory |
US5887145A (en) * | 1993-09-01 | 1999-03-23 | Sandisk Corporation | Removable mother/daughter peripheral card |
JPH08234924A (ja) * | 1995-02-22 | 1996-09-13 | Hitachi Ltd | ディスク装置 |
JPH09128330A (ja) * | 1995-11-06 | 1997-05-16 | Sony Corp | 映像表示装置 |
WO2000067132A1 (en) * | 1999-04-30 | 2000-11-09 | Centennial Technologies, Inc. | Combination ata/linear flash memory device |
US6304440B1 (en) * | 1999-11-04 | 2001-10-16 | Liken Lin | Shock-proof device of external hard disk driver box |
EP1152428A3 (en) | 2000-04-28 | 2004-01-02 | SmarkDisk Corporation | Enhanced digital data collector |
US6512644B1 (en) * | 2000-05-23 | 2003-01-28 | Quantum Corporation | Method and apparatus for read-after-write verification with error tolerance |
US7047356B2 (en) * | 2000-10-30 | 2006-05-16 | Jack Yajie Chen | Storage controller with the disk drive and the RAM in a hybrid architecture |
US6785767B2 (en) * | 2000-12-26 | 2004-08-31 | Intel Corporation | Hybrid mass storage system and method with two different types of storage medium |
JP2002324385A (ja) * | 2001-02-20 | 2002-11-08 | Sony Computer Entertainment Inc | 外部記憶装置及び該外部記憶装置を備えたエンタテインメントシステム |
US6629211B2 (en) * | 2001-04-20 | 2003-09-30 | International Business Machines Corporation | Method and system for improving raid controller performance through adaptive write back/write through caching |
TW515966B (en) * | 2001-08-17 | 2003-01-01 | Hon Hai Prec Ind Co Ltd | Incoming and outgoing cargo in/out inspection system and method thereof |
JP3900467B2 (ja) * | 2001-11-05 | 2007-04-04 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 外部記憶装置、外部記憶装置制御方法、プログラム、及び記録媒体 |
US20040039851A1 (en) * | 2002-08-23 | 2004-02-26 | Jerry Tang | Universal serial bus interface memory controller and associated memory |
US7006318B2 (en) * | 2002-08-29 | 2006-02-28 | Freescale Semiconductor, Inc. | Removable media storage system with memory for storing operational data |
JP3983650B2 (ja) * | 2002-11-12 | 2007-09-26 | 株式会社日立製作所 | ハイブリッドストレージ、および、それを用いた情報処理装置 |
JP3886460B2 (ja) * | 2003-01-31 | 2007-02-28 | 富士通株式会社 | 複合型記憶装置及びそのカード用基板 |
CN2641729Y (zh) * | 2003-09-10 | 2004-09-15 | 精英电脑股份有限公司 | 多功能卡片阅读机 |
US7127549B2 (en) * | 2004-02-04 | 2006-10-24 | Sandisk Corporation | Disk acceleration using first and second storage devices |
US20060069848A1 (en) * | 2004-09-30 | 2006-03-30 | Nalawadi Rajeev K | Flash emulation using hard disk |
US7496493B1 (en) * | 2004-11-09 | 2009-02-24 | Western Digital Technologies, Inc. | External memory device to provide disk device and optical functionality |
-
2005
- 2005-04-19 SG SG200502382A patent/SG126788A1/en unknown
-
2006
- 2006-03-24 WO PCT/SG2006/000072 patent/WO2006112794A1/en active Application Filing
- 2006-03-24 JP JP2008507604A patent/JP5149786B2/ja not_active Expired - Fee Related
- 2006-03-24 EP EP06717196A patent/EP1875353A4/en not_active Withdrawn
- 2006-03-24 RU RU2007142136/09A patent/RU2007142136A/ru not_active Application Discontinuation
- 2006-03-24 KR KR1020077023883A patent/KR101244319B1/ko not_active IP Right Cessation
- 2006-03-24 BR BRPI0608315-3A patent/BRPI0608315A2/pt not_active IP Right Cessation
- 2006-03-24 CN CN2006800131425A patent/CN101167061B/zh not_active Expired - Fee Related
- 2006-03-24 US US11/886,656 patent/US20090132752A1/en not_active Abandoned
- 2006-03-28 TW TW095110677A patent/TWI386804B/zh not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103999067A (zh) * | 2011-12-21 | 2014-08-20 | 英特尔公司 | 以多个非易失性存储器为特征的高性能存储结构和系统 |
Also Published As
Publication number | Publication date |
---|---|
JP2008537251A (ja) | 2008-09-11 |
JP5149786B2 (ja) | 2013-02-20 |
KR101244319B1 (ko) | 2013-03-18 |
EP1875353A4 (en) | 2010-07-28 |
EP1875353A1 (en) | 2008-01-09 |
SG126788A1 (en) | 2006-11-29 |
US20090132752A1 (en) | 2009-05-21 |
CN101167061B (zh) | 2012-11-21 |
BRPI0608315A2 (pt) | 2009-12-29 |
WO2006112794A1 (en) | 2006-10-26 |
RU2007142136A (ru) | 2009-05-27 |
TWI386804B (zh) | 2013-02-21 |
KR20080005504A (ko) | 2008-01-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101167061B (zh) | 非易失性存储器的接口 | |
CN100535933C (zh) | 存储卡和数据处理装置及存储卡的控制方法和设定方法 | |
JP4768504B2 (ja) | 不揮発性フラッシュメモリを用いる記憶装置 | |
CN104951334B (zh) | FPGA双片QSPI flash的程序加载方法 | |
TW200931412A (en) | Flash memory storage apparatus, flash memory controller and switching method thereof | |
TW201108235A (en) | Preloading data into a flash storage device | |
US9442834B2 (en) | Data management method, memory controller and memory storage device | |
US20120278539A1 (en) | Memory apparatus, memory control apparatus, and memory control method | |
US7633799B2 (en) | Method combining lower-endurance/performance and higher-endurance/performance information storage to support data processing | |
US20210133111A1 (en) | Memory system and operating method thereof | |
JP2007193449A (ja) | 情報記録装置及びその制御方法 | |
CN109147854A (zh) | 数据存储装置及其操作方法 | |
JP2007193448A (ja) | 情報記録装置及びその制御方法 | |
JP2007193865A (ja) | 情報記録装置及びその制御方法 | |
CN110047547A (zh) | 数据储存装置、其操作方法和非易失性存储器件 | |
JP2010086009A (ja) | 記憶装置およびメモリ制御方法 | |
JP2007193866A (ja) | 情報記録装置及びその制御方法 | |
US20190227788A1 (en) | Memory system and operating method thereof | |
US20070022242A1 (en) | [structure of access of nand flash memory] | |
CN113590153A (zh) | 一种cpld的固件升级方法、系统、设备以及介质 | |
JP2008084288A (ja) | メモリ制御装置 | |
JP2007293987A (ja) | 情報記録装置及びその制御方法 | |
US10628067B2 (en) | Memory system and operating method thereof | |
CN107870738A (zh) | 数据储存装置及其数据写入方法 | |
CN109918227A (zh) | 存储器系统及其操作方法以及非易失性存储器装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20121121 Termination date: 20140324 |