CN101135925B - 功能芯片的关键引脚的控制电路及控制方法 - Google Patents

功能芯片的关键引脚的控制电路及控制方法 Download PDF

Info

Publication number
CN101135925B
CN101135925B CN2007101513334A CN200710151333A CN101135925B CN 101135925 B CN101135925 B CN 101135925B CN 2007101513334 A CN2007101513334 A CN 2007101513334A CN 200710151333 A CN200710151333 A CN 200710151333A CN 101135925 B CN101135925 B CN 101135925B
Authority
CN
China
Prior art keywords
control circuit
connects
output terminal
chip
threshold values
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2007101513334A
Other languages
English (en)
Other versions
CN101135925A (zh
Inventor
周翔
杨栋
周继辉
王汉其
熊俊
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sany Heavy Industry Co Ltd
Original Assignee
Sany Heavy Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sany Heavy Industry Co Ltd filed Critical Sany Heavy Industry Co Ltd
Priority to CN2007101513334A priority Critical patent/CN101135925B/zh
Publication of CN101135925A publication Critical patent/CN101135925A/zh
Application granted granted Critical
Publication of CN101135925B publication Critical patent/CN101135925B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Power Sources (AREA)

Abstract

本发明涉及一种功能芯片的关键引脚的控制电路,包括微控制芯片和功能芯片,还包括:阀值控制电路和逻辑控制电路:所述阀值控制电路,输入端接收反映电路运行状态的电压信号,与预置的阀值相比较,根据比较结果生成相应的逻辑电平信号,由输出端输出到所述逻辑控制电路;所述逻辑控制电路,输入端接收所述微控制芯片传送的控制信号,对上述逻辑电平信号和控制信号进行相应的逻辑运算,输出端输出运算值到所述功能芯片的关键引脚。同时,本发明还公开一种功能芯片的关键引脚的控制方法。本发明能够实现对功能芯片关键引脚的正确控制,避免功能芯片误动作,保证电路正常工作。

Description

功能芯片的关键引脚的控制电路及控制方法
技术领域
本发明涉及控制电路领域,特别是涉及功能芯片的关键引脚的控制电路及控制方法。
背景技术
嵌入式系统电路中集成有多种功能芯片,功能芯片实现外部信号输入、信号转换、及数据存储等功能,使整个系统能够实现各种不同的功能。功能芯片包括功能使能引脚、写数据引脚、读数据引脚、I/O引脚、电源引脚等。其中,功能使能引脚对功能芯片起主要控制作用,因此,对功能芯片的功能使能引脚进行正确控制,对于实现电路的各种功能非常重要。
目前,在嵌入式系统电路中,微控制芯片的控制引脚与功能芯片的功能使能引脚直接相连,微控制芯片直接传送控制信号到该功能芯片。这种控制方式在电路上电、电源电压突变或微控制芯片复位过程中,微控制芯片与功能芯片使能引脚直接相连的控制引脚可能存在电平不稳定的情况,容易导致功能芯片的误动作。
参阅图1,为现有的功能芯片的功能使能引脚控制电路示意图,包括微控制芯片11和功能芯片12,微控制芯片11的控制引脚与功能芯片12的功能使能引脚相连。如,微控制芯片11的控制引脚在上电复位后默认输出为高电平,但在上电复位前及系统上电过程中,微控制器芯片11的控制引脚要保持较长一段时间的低电平输出,然后再转换为高电平输出。功能芯片12的功能使能引脚是低电平有效,在上电复位前及系统上电过程中,微控制器芯片11的控制直接传送低电平到功能芯片12的功能使能引脚,功能芯片12接收到低电平信号后进行相应的动作,这就导致功能芯片12的误动作,影响整个电路的正常工作。
对于上述由于微控制芯片11的控制引脚与功能芯片12的功能使能引脚直接相连,容易导致功能芯片12误动作的弊端,有的现有技术采用改进微控制芯片11内部程序的方法来消除,但是软件运行的可靠性以及微控制芯片11内程序执行需满足一定的外部条件,因此该方法不能彻底地消除上述弊端。
发明内容
本发明所要解决的技术问题是提供一种功能芯片的关键引脚的控制电路,该控制电路能够实现对功能芯片关键引脚的正确控制,避免功能芯片误动作,保证电路正常工作。
本发明的另一个目的是提供一种功能芯片的关键引脚的控制方法,该控制方法能够实现对功能芯片关键引脚的正确控制,避免功能芯片误动作,保证电路正常工作。
本发明公开一种功能芯片的关键引脚的控制电路,包括微控制芯片和功能芯片,还包括:阀值控制电路和逻辑控制电路:所述阀值控制电路,输入端接收反映电路运行状态的电压信号,与预置的阀值相比较,根据比较结果生成相应的逻辑电平信号,由输出端输出到所述逻辑控制电路;所述逻辑控制电路,输入端接收所述微控制芯片传送的控制信号,对上述逻辑电平信号和控制信号进行相应的逻辑运算,输出端输出运算值到所述功能芯片的关键引脚。
优选的,所述阀值控制电路的输入端连接电路电源或所述微控制芯片的复位端。
优选的,所述阀值控制电路包括第一三极管、第二三极管、第一二极管、及第一电阻,所述第一三极管基极连接输入端,集电极连接电源,发射极连接所述第二三极管的基极,第二三极管的集电极连接所述电源,发射极连接所述输出端,所述第一二极管正极连接输出端,负极通过第一电阻接地。
优选的,所述阀值控制电路还包括第一电容,所述第一电容连接所述输入端和地。
优选的,所述逻辑控制电路包括与非门,所述与非门的两输入端分别连接所述阀值控制电路的输出端和所述微控制芯片的控制引脚,输出端连接所述功能芯片的关键引脚。
优选的,所述阀值控制电路的输入端连接电路电源和所述微控制芯片的复位端。
优选的,所述阀值控制电路包括第一三极管、第二三极管、第一二极管、及第一电阻,所述第一三极管基极连接第一输入端,集电极连接电源,发射极连接所述第二三极管的基极,第二三极管的集电极连接所述电源,发射极连接第一输出端,所述第一二极管正极连接第一输出端,负极通过第一电阻接地;所述阀值控制电路还包括第三三极管、第四三极管、及第二二极管,所述第三三极管基极连接第二输入端,集电极连接电源,发射极连接所述第四三极管的基极,第四三极管的集电极连接所述电源,发射极连接第二输出端,所述第二二极管正极连接第二输出端,负极通过第二电阻接地。
优选的,所述阀值控制电路还包括第一电容,所述第一电容连接所述第一输入端和地;
所述阀值控制电路还包括第二电容,所述第二电容连接所述第二输入端和地。
优选的,所述逻辑控制电路包括第一与门、第二与门、第一与非门,所述第一与门的两输入端分别连接所述第一输出端和第二输出端,所述第一与门输出端连接所述第一与非门的一输入端;所述第二与门连接两输入端分别连接所述第二输出端和所述微控制器的输出端,所述第二与门输出端连接所述第一与非门的另一输入端;所述第一与非门的输出端连接所述功能芯片的关键引脚。
优选的,所述逻辑控制电路包括第一非门、第一与门、第二与门、第一与非门,所述第一非门输入端连接所述第二输出端,所述第一非门输出端连接所述第一与门和第二与门的一输入端;所述第一与门的另一输入端连接所述第一输出端,所述第一与门输出端连接所述第一与非门的一输入端;所述第二与门另一输入端连接所述微控制器的输出端,所述第二与门输出端连接所述第一与非门的另一输入端;所述第一与非门的输出端连接所述功能芯片的关键引脚。
本发明还公开一种功能芯片的关键引脚的控制方法,包括:接收反映电路运行状态的电压信号,与预置的阀值相比较;根据比较结果生成相应的逻辑电平信号;接收微控制芯片传送的控制信号,对上述逻辑电平信号和控制信号进行相应的逻辑运算;输出运算值到功能芯片的关键引脚。
优选的,所述根据比较结果生成相应的逻辑电平信号包括:如所述电压信号大于所述阀值,输出高电平信号;如所述电压信号小于所述阀值,输出低电平信号。
优选的,所述反映电路运行状态的电压信号包括电源电压和微控制芯片的复位端电压。
与现有技术相比,本发明具有以下优点:
本发明在电路上电、电源电压突变或微控制芯片复位过程中,如微控制器控制端电平不稳定,阀值控制电路根据反映电路运行状态的电压信号判断电路所处的状态,输出相应的逻辑电平信号到逻辑控制电路,逻辑控制电路再根据控制要求对逻辑电平信号和控制信号进行相应逻辑运算后,输出正确的控制电平到功能芯片的关键引脚。相对于现有技术中,微控制芯片的控制引脚与功能芯片的功能使能引脚直接相连,或采用改进微控制芯片内部程序的控制方式,本发明通过具体电路改进对功能芯片的关键引脚的控制,能够实现对功能芯片关键引脚的正确控制,避免功能芯片误动作,保证电路正常工作。
附图说明
图1为现有的功能芯片的功能使能引脚控制电路示意图;
图2为本发明第一实施例提供的功能芯片关键引脚的控制电路示意图;
图3为本发明第二实施例提供的功能芯片关键引脚的控制电路示意图;
图4为本发明第二实施例提供的阀值控制电路的电路图;
图5为本发明第二实施例提供的逻辑控制电路的电路图;
图6为本发明第三实施例提供的功能芯片关键引脚的控制电路示意图;
图7为本发明第三实施例提供的阀值控制电路的电路图;
图8为本发明第三实施例提供的逻辑控制电路的电路图;
图9为本发明第四实施例提供的功能芯片关键引脚的控制电路示意图;
图10为本发明第四实施例提供的逻辑控制电路的电路图;
图11为本发明第五实施例提供的功能芯片的关键引脚的控制方法流程图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
参阅图2,为本发明第一实施例提供的功能芯片关键引脚的控制电路示意图,包括微控制芯片11、功能芯片12、阀值控制电路13、逻辑控制电路14。
阀值控制电路13的输入端连接反映电路运行状态的电压输出端口,输出端连接逻辑控制电路14。阀值控制电路13接收反映电路运行状态的电压信号,与预置的阀值相比较,根据比较结果输出相应的逻辑电平信号到逻辑控制电路14。
反映电路运行状态的电压信号是指能够表示出电路当前工作状态的电压信号。如,可以表示电路上电、电路正常通电等工作状态的电源电压;可以表示出微控制芯片11的复位状态、正常工作状态的复位端电压。阀值控制电路13通过内部电路结构设置一阀值,该阀值可根据电路的具体工作电压设定,一般小于或等于电路正常工作时被电路识别为逻辑高电平所对应的电压值。如阀值控制电路13接收的电压大于该阀值,则输出高电平信号;如接收的电压小于该阀值,则输出低电平信号。
逻辑控制电路1 4的输入端分别连接阀值控制电路13的输出端和微控制芯片11的控制端,逻辑控制电路14的输出端连接功能芯片12的关键引脚。逻辑控制电路14接收微控制芯片11传送的控制信号、及阀值控制电路13传送的逻辑电平信号,对上述控制信号和逻辑电平信号进行相应的逻辑运算后,输出运算值到功能芯片12的关键引脚,对功能芯片12进行控制。
逻辑控制电路14根据实际控制需求,通过内部结构设置逻辑运算式,对接收到的逻辑电平信号和控制信号进行逻辑运算,将运算结果输出到功能芯片12的关键引脚。功能芯片12包括内部结构和外部引脚,其中,对功能芯片起主要控制作用,或用以使能该功能芯片主要功能的引脚称为关键引脚。如,功能芯片12的功能使能引脚、写保护引脚、写数据引脚、读数据引脚等。
本发明在电路上电、电源电压突变或微控制芯片复位过程中,如微控制器11控制端电平不稳定,阀值控制电路13根据反映电路运行状态的电压信号判断电路所处的状态,输出相应的逻辑电平信号到逻辑控制电路14,逻辑控制电路14再根据控制要求对逻辑电平信号和控制信号进行相应逻辑运算后,输出正确的控制电平到功能芯片12的关键引脚。因此,本发明通过具体电路改进对功能芯片12的关键引脚的控制,能够实现对功能芯片12关键引脚的正确、稳定控制,避免功能芯片12误动作,保证电路正常工作。
如微控制芯片11对功能芯片12的关键引脚的控制是在电路电源电压变化时刻(如,电路上电时刻,电源电压突变时刻),可能对功能芯片12造成误控制。本发明反映电路运行状态的电压信号可采用电源电压,阀值控制电路13的输入端连接电路电源。参阅图3,为本发明第二实施例提供的功能芯片关键引脚的控制电路示意图,阀值控制电路13通过内部电路结构设置阈值,逻辑控制电路14通过内部电路结构设置相应的逻辑算式。
如果当电源电压达到2.1V时,表示电路已经上电完毕且电源达到稳定。本发明阀值控制电路13的阀值可设定为2.1V。参阅图4,为本发明第二实施例提供的阀值控制电路13的电路图,包括三极管Q1、三极管Q2、二极管D1、电容C1和电阻R1,三极管Q1基极连接输入端Vin,集电极连接电源VCC,发射极连接三极管Q2的基极,三极管Q2的集电极连接电源VCC,发射极连接输出端Vout。二极管D1正极连接输出端Vout,负极通过电阻R1接地。电容C1连接输入端Vin和地。
其中三极管Q1、三极管Q2、二极管D1的导通电压都是0.7V,阀值控制电路13的输入端接收的电源电压超过2.1V,三极管Q1、三极管Q2、二极管D1导通,阀值控制电路13输出端Vout输出高电平。
如,功能芯片12选用存储芯片,关键引脚为写保护引脚,写保护引脚为低电平有效。用Z表示该写保护引脚的逻辑值,设定逻辑值0代表低电平,逻辑值1代表高电平。该写保护引脚的逻辑值为0(Z=0)时,允许外部对该存储芯片进行写入操作;若该引脚的逻辑值为1(Z=1)时,禁止对该存储芯片进行写入操作。用A表示电路电源的电压信号经过阀值控制电路13后得到逻辑电平信号,若A=0,表示电路处于电压波动时刻或电路上电时刻;若A=1,表示电路电源已稳定或电路上电完毕。用C表示微控制芯片11对该存储芯片进行控制的控制引脚所对应的逻辑变量,若C=0,表示微控制芯片11不需要对该存储芯片进行操作;若C=1,表示微控制芯片11需要对该存储芯片进行操作。
当电路处于上电状态或电源波动状态,既A=0,或微控制芯片11不需要对该存储芯片进行控制,既C=0时,不应选通存储芯片,既Z=1,用逻辑语言表示为:
IF A=0 OR C=0 THEN Z=1
当电路上电结束且没有电源波动,既A=1,及微控制芯片11需要对该存储芯片进行操作,既C=1时,应该选通存储芯片,既Z=0,用逻辑语言表示为:
IF A=1  ANDC=1 THEN Z=0
当电路处于上电状态或电源波动状态,既A=0,微控制芯片11不需要对该存储芯片进行控制,但由于微控制芯片11的控制引脚电平的不稳定,误发出微控制芯片11需要对该存储芯片进行控制的高电平信号,既C=1时,不应选通存储芯片,既Z=1,用逻辑语言表示为:
IF A=0 AND C=1 THEN Z=1
逻辑控制电路14需满足上述逻辑条件的电路。参阅图5,为本发明第二实施例提供的逻辑控制电路14的电路图,与非门U1的两输入端分别连接阀值控制电路13的输出端和微控制芯片11的控制引脚,输出端连接功能芯片12的关键引脚。
在电路处于上电状态或电源波动状态,微控制芯片11的控制引脚电平不稳定时,逻辑控制电路14始终输出无效的高电平信号,确保对功能芯片12的关键引脚进行正确控制。
如果只考虑微控制器11复位时刻可能对功能芯片12造成的误控制。本发明反映电路运行状态的电压信号可采用微控制芯片11的复位端电压,阀值控制电路13的输入端连接微控制芯片11的复位端。
如功能芯片12为数据转换芯片,关键引脚为功能使能引脚,功能使能引脚为低电平有效。用Z表示该功能使能引脚的逻辑值,设定逻辑值0代表低电平,逻辑值1代表高电平。该功能使能引脚的逻辑值为0(Z=0)时,接收外部信号并转换;若该功能使能引脚的逻辑值为1(Z=1)时,不接收外部信号。用B表示微控制芯片11复位端的电压信号经过阀值控制电路13后得到逻辑电平信号,若B=0,表示微控制芯片11复位中;若B=1,表示微控制芯片11复位完成。用C表示微控制芯片11对该数据转换芯片进行控制的控制引脚所对应的逻辑变量,若C=0,表示微控制芯片11不需要对该数据转换芯片进行操作;若C=1,表示微控制芯片11需要对该数据转换芯片进行操作。
当微控制芯片11复位中,既B=0,或微控制芯片11不需要对该数据转换芯片进行控制,既C=0时,不应选通数据转换芯片,既Z=1,用逻辑语言表示为:
IF B=0 OR C=0 THEN Z=1
当微控制芯片11复位完成,既B=1,及微控制芯片11需要对该数据转换芯片进行操作,既C=1时,应该选通数据转换芯片,既Z=0,用逻辑语言表示为:
IF B=1 AND C=1 THEN Z=0
当微控制芯片11处于复位状态,既B=0,微控制芯片11不需要对该数据转换芯片进行控制,但由于微控制芯片11的控制引脚电平的不稳定,误发出微控制芯片11需要对该数据转换芯片进行控制的高电平信号,既C=1时,不应选通数据转换芯片,既Z=1,用逻辑语言表示为:
IF B=0 AND C=1 THEN Z=1
上述实施例中的逻辑控制电路14仍满足上述逻辑条件,与非门U1的两输入端分别连接阀值控制电路13的输出端和微控制芯片11的控制引脚,输出端连接功能芯片12的关键引脚。
在微控制芯片11复位过程中,微控制芯片11的控制引脚电平的不稳定时,逻辑控制电路14始终输出无效的高电平信号,确保对功能芯片11的关键引脚进行正确控制。
如果考虑电路上电时刻、电路电源不稳定时刻以及微控制器复位时刻可能对功能芯片12造成的误控制。本发明反映电路运行状态的电压信号可采用电源电压和微控制芯片11的复位端电压,阀值控制电路13的输入端分别连接电路电源和微控制芯片11的复位端。参阅图6,为本发明第三实施例提供的功能芯片关键引脚的控制电路示意图,阀值控制电路13通过内部电路结构设置阈值,逻辑控制电路14通过内部电路结构设置相应的逻辑算式。
如果电路电压达到2.1V表示电源稳定,复位电压为2.1V表示微控制芯片11复位完毕。本发明阀值控制电路13的阀值可设定为2.1V。参阅图7,为本发明第三实施例提供的阀值控制电路13的电路图,阀值控制电路13包括第一输入端Vin1和第二输入端Vin2,第一输入端Vin1连接电路电源,第二输入端Vin2连接微控制芯片11的复位端。
三极管Q1基极连接第一输入端Vin1,集电极连接电源VCC,发射极连接三极管Q2的基极,三极管Q2的集电极连接电源VCC,发射极连接第一输出端Vout1。二极管D1正极连接第一输出端Vout1,负极通过电阻R1接地。电容C1连接第一输入端Vin1和地。
三极管Q3基极连接第二输入端Vin2,集电极连接电源VCC,发射极连接三极管Q4的基极,三极管Q4的集电极连接电源VCC,发射极连接第二输出端Vout2。二极管D2正极连接第二输出端Vout2,负极通过电阻R2接地。电容C2连接第二输入端Vin2和地。
其中三极管Q1、三极管Q2、二极管D1、三极管Q3、三极管Q4、二极管D2的导通电压都是0.7V,阀值控制电路13的第一输入端Vin1接收的电源电压超过2.1V,三极管Q1、三极管Q2、二极管D1导通,第一输出端Vout1输输出高电平VCC。阀值控制电路13的第二输入端Vin2接收的微控制芯片11的复位端电压超过2.1V,三极管Q3、三极管Q4、二极管D2导通,第一输出端Vout2输出高电平VCC。
功能芯片13选用存储芯片,关键引脚为写保护引脚,写保护引脚为低电平有效。用Z表示该写保护引脚的逻辑值,设定逻辑值0代表低电平,逻辑值1代表高电平。该写保护引脚的逻辑值为0(Z=0)时,允许外部对该存储芯片进行写入操作;若该引脚的逻辑值为1(Z=1)时,禁止对该存储芯片进行写入操作。用A表示电路电源的电压信号经过阀值控制电路13后得到逻辑电平信号,若A=0,表示电路处于电压波动时刻或电路上电时刻;若A=1,表示电路电源已稳定或电路上电完毕。用B表示微控制芯片11复位端的电压信号经过阀值控制电路13后得到逻辑电平信号,若B=0,表示微控制芯片11复位中;若B=1,表示微控制芯片11复位完成。用C表示微控制芯片11对该存储芯片进行控制的控制引脚所对应的逻辑变量,若C=0,表示微控制芯片11不需要对该存储芯片进行操作;若C=1,表示微控制芯片11需要对该存储芯片进行操作。
当电路处于上电状态、电源波动状态,既A=0,或微控制芯片11处于复位中,既B=0,或微控制芯片11不需要对该存储芯片进行操作,既C=0时,不应选通存储芯片,既Z=1,用逻辑语言表示为:
IF A=0 OR B=0 OR C=0 THEN Z=1
当电路上电结束且没有电源波动,既A=1,及微控制芯片11复位完成,既B=1,及微控制芯片11需要对该存储芯片进行操作,既C=1时,应该选通存储芯片,既Z=0,用逻辑语言表示为:
IF A=1 AND B=1 AND C=1 THEN Z=0
当电路处于上电状态或电源波动状态,既A=0,或微控制芯片11处于复位状态,既B=0,微控制芯片11不需要对该存储芯片进行控制,但由于微控制芯片11的控制引脚电平的不稳定,误发出需要对该存储芯片进行控制的高电平,既C=1时,不应选通存储芯片,既Z=1,用逻辑语言表示为:
IF(A=0 OR B=0)AND C=1 THEN Z=1
逻辑控制电路14需满足上述逻辑条件。参阅图8,为本发明第三实施例提供的逻辑控制电路1 4的电路图,包括与非门U1、与门U2、与门U3,与门U2的两输入端分别连接第一输出端Vout1和第二输出端Vout2,与门U2输出端连接与非门U1的一输入端;与门U3两输入端分别连接第二输出端Vout2和微控制器11的输出端,与门U3输出端连接与非门U1的另一输入端;与非门U1的输出端连接功能芯片12的关键引脚。
因此,本发明该实施例在电路上电、电源电压突变或微控制芯片复位过程中,都可以有效避免功能芯片12误动作,保证电路正常工作。
如微控制芯片11的复位端高电平有效,功能芯片12选用信号通道多路复用芯片,例如CD4051。微控制芯片11对功能芯片12的关键引脚的控制是在电路上电时、电源电压突变、微控制芯片11复位时,都可能对功能芯片12造成误控制。本发明反映电路运行状态的电压信号可采用电源电压和微控制芯片11的复位端电压,阀值控制电路1 3的输入端分别连接电路电源和微控制芯片11的复位端。参阅图9,为本发明第四实施例提供的功能芯片关键引脚的控制电路示意图,阀值控制电路13通过内部电路结构设置阈值,逻辑控制电路14通过内部电路结构设置相应的逻辑算式。
信号通道多路复用芯片的关键引脚可为功能使能引脚,用Z表示该功能使能引脚的逻辑值,设定逻辑值0代表低电平,逻辑值1代表高电平。该功能使能引脚的逻辑值为0(Z=0)时,该芯片被使能,信号通路由其三个控制引脚电平决定;若该引脚的逻辑值为1(Z=1)时,该芯片功能被禁止,信号通路被屏蔽。用A表示电路电源的电压信号经过阀值控制电路13后得到逻辑电平信号,若A=0,表示电路处于电压波动时刻或电路上电时刻;若A=1,表示电路电源已稳定或电路上电完毕。用B表示微控制芯片11复位端的电压信号经过阀值控制电路13后得到逻辑电平信号,若B=1,表示微控制芯片11复位中;若B=0,表示微控制芯片11复位完成。用C表示微控制芯片11对该信号通道多路复用芯片进行控制的控制引脚所对应的逻辑变量,若C=0,表示微控制芯片11不需要对该信号通道多路复用芯片进行操作;若C=1,表示微控制芯片11需要对该信号通道多路复用芯片进行操作。
当电路处于上电状态、电源波动状态,既A=0,或微控制芯片11处于复位中,既B=1,或微控制芯片11不需要对该信号通道多路复用芯片进行控制,既C=0时,不应选通信号通道多路复用芯片,既Z=1,用逻辑语言表示为:
IF A=0 OR B=1 OR C=0 THEN Z=1
当电路上电结束且没有电源波动,既A=1,及微控制芯片11复位完成,既B=0,及微控制芯片11需要对该信号通道多路复用芯片进行操作,既C=1时,应该选通信号通道多路复用芯片,既Z=0,用逻辑语言表示为:
IF A=1 AND B=0 AND C=1 THEN Z=0
当电路处于上电状态或电源波动状态,既A=0,微控制芯片11处于复位状态,既B=0,微控制芯片11不需要对该信号通道多路复用芯片进行控制,但由于微控制芯片11的控制引脚电平的不稳定,误发出需要对该信号通道多路复用芯片进行控制的高电平,既C=1时,不应选通信号通道多路复用芯片,既Z=1,用逻辑语言表示为:
IF(A=0 OR B=1)AND C=1 THEN Z=1
逻辑控制电路14需满足上述逻辑条件。参阅图10,为本发明第四实施例提供的逻辑控制电路14的电路图,包括非门U0、与非门U1、与门U2、与门U3。
非门U0的输入端连接第二输出端Vout2,输出端连接与门U2的一输入端,与门U2的另一输入端连接第一输出端Vout1,与门U2输出端连接与非门U1的一输入端;与门U3两输入端分别连接非门U0的输出端和微控制器11的输出端,与门U3输出端连接与非门U1的另一输入端;与非门U1的输出端连接功能芯片12的关键引脚。
因此,本发明该实施例在电路上电、电源电压突变或微控制芯片复位过程中,都可以有效避免功能芯片12误动作,保证电路正常工作。
基于上述功能芯片的关键引脚的控制电路,本发明还提供一种功能芯片的关键引脚的控制方法,该控制方法能够实现对功能芯片关键引脚的正确控制,避免功能芯片误动作,保证电路正常工作。
参阅图11,为本发明第五实施例提供的功能芯片的关键引脚的控制方法流程图,具体步骤如下所述。
步骤S1101、接收反映电路运行状态的电压信号,与预置的阀值相比较。
反映电路运行状态的电压信号是指能够表示出电路当前工作状态的电压信号。如,可以表示电路上电、电路正常通电等工作状态的电源电压;可以表示出微控制芯片11的复位状态、正常工作状态的复位端电压。阀值可根据电路的具体工作电压设定。
步骤S1102、根据比较结果生成相应的逻辑电平信号。
如接收的电压信号大于该阀值,输出高电平信号;如接收的电压信号小于该阀值,输出低电平信号。
步骤S1103、接收微控制芯片传送的控制信号。
步骤S1104、对上述逻辑电平信号和控制信号进行相应的逻辑运算。
步骤S1105、输出运算值到功能芯片的关键引脚。
以上对本发明所提供的一种功能芯片的关键引脚的控制电路及控制方法,进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (8)

1.一种功能芯片的关键引脚的控制电路,包括微控制芯片和功能芯片,其特征在于,还包括:阀值控制电路和逻辑控制电路:
所述阀值控制电路,输入端接收反映电路运行状态的电压信号,与预置的阀值相比较,根据比较结果生成相应的逻辑电平信号,由输出端输出到所述逻辑控制电路;
所述逻辑控制电路,输入端接收所述微控制芯片传送的控制信号,对上述逻辑电平信号和控制信号进行相应的逻辑运算,输出端输出运算值到所述功能芯片的关键引脚;
所述阀值控制电路的输入端连接电路电源或所述微控制芯片的复位端;
所述阀值控制电路包括第一三极管、第二三极管、第一二极管、及第一电阻,所述第一三极管基极连接输入端,集电极连接电源,发射极连接所述第二三极管的基极,第二三极管的集电极连接所述电源,发射极连接所述输出端,所述第一二极管正极连接输出端,负极通过第一电阻接地;
所述逻辑控制电路包括与非门,所述与非门的两输入端分别连接所述阀值控制电路的输出端和所述微控制芯片的控制引脚,输出端连接所述功能芯片的关键引脚。
2.如权利要求1所述的功能芯片的关键引脚的控制电路,其特征在于,所述阀值控制电路还包括第一电容,所述第一电容连接所述输入端和地。
3.一种功能芯片的关键引脚的控制电路,包括微控制芯片和功能芯片,其特征在于,还包括:阀值控制电路和逻辑控制电路:
所述阀值控制电路,输入端接收反映电路运行状态的电压信号,与预置的阀值相比较,根据比较结果生成相应的逻辑电平信号,由输出端输出到所述逻辑控制电路;
所述逻辑控制电路,输入端接收所述微控制芯片传送的控制信号,对上述逻辑电平信号和控制信号进行相应的逻辑运算,输出端输出运算值到所述功能芯片的关键引脚;
所述阀值控制电路的输入端连接电路电源和所述微控制芯片的复位端;
所述阀值控制电路包括第一三极管、第二三极管、第一二极管、及第一电阻,所述第一三极管基极连接第一输入端,集电极连接电源,发射极连接所述第二三极管的基极,第二三极管的集电极连接所述电源,发射极连接第一输出端,所述第一二极管正极连接第一输出端,负极通过第一电阻接地;
所述阀值控制电路还包括第三三极管、第四三极管、及第二二极管,所述第三三极管基极连接第二输入端,集电极连接电源,发射极连接所述第四三极管的基极,第四三极管的集电极连接所述电源,发射极连接第二输出端,所述第二二极管正极连接第二输出端,负极通过第二电阻接地;
所述逻辑控制电路包括第一与门、第二与门、第一与非门,所述第一与门的两输入端分别连接所述第一输出端和第二输出端,所述第一与门输出端连接所述第一与非门的一输入端;所述第二与门连接两输入端分别连接所述第二输出端和所述微控制芯片的输出端,所述第二与门输出端连接所述第一与非门的另一输入端;所述第一与非门的输出端连接所述功能芯片的关键引脚。
4.如权利要求3所述的功能芯片的关键引脚的控制电路,其特征在于,所述阀值控制电路还包括第一电容,所述第一电容连接所述第一输入端和地;
所述阀值控制电路还包括第二电容,所述第二电容连接所述第二输入端和地。
5.一种功能芯片的关键引脚的控制电路,包括微控制芯片和功能芯片,其特征在于,还包括:阀值控制电路和逻辑控制电路:
所述阀值控制电路,输入端接收反映电路运行状态的电压信号,与预置的阀值相比较,根据比较结果生成相应的逻辑电平信号,由输出端输出到所述逻辑控制电路;
所述逻辑控制电路,输入端接收所述微控制芯片传送的控制信号,对上述逻辑电平信号和控制信号进行相应的逻辑运算,输出端输出运算值到所述功能芯片的关键引脚;
所述阀值控制电路的输入端连接电路电源和所述微控制芯片的复位端;
所述阀值控制电路包括第一三极管、第二三极管、第一二极管、及第一电阻,所述第一三极管基极连接第一输入端,集电极连接电源,发射极连接所述第二三极管的基极,第二三极管的集电极连接所述电源,发射极连接第一输出端,所述第一二极管正极连接第一输出端,负极通过第一电阻接地;
所述阀值控制电路还包括第三三极管、第四三极管、及第二二极管,所述第三三极管基极连接第二输入端,集电极连接电源,发射极连接所述第四三极管的基极,第四三极管的集电极连接所述电源,发射极连接第二输出端,所述第二二极管正极连接第二输出端,负极通过第二电阻接地;
所述逻辑控制电路包括第一非门、第一与门、第二与门、第一与非门,所述第一非门输入端连接所述第二输出端,所述第一非门输出端连接所述第一与门和第二与门的一输入端;所述第一与门的另一输入端连接所述第一输出端,所述第一与门输出端连接所述第一与非门的一输入端;所述第二与门另一输入端连接所述微控制芯片的输出端,所述第二与门输出端连接所述第一与非门的另一输入端;所述第一与非门的输出端连接所述功能芯片的关键引脚。
6.一种功能芯片的关键引脚的控制方法,其特征在于,包括:
接收反映电路运行状态的电压信号,与预置的阀值相比较;
根据比较结果生成相应的逻辑电平信号;
接收微控制芯片传送的控制信号,对上述逻辑电平信号和控制信号进行相应的逻辑运算;
输出运算值到功能芯片的关键引脚。
7.如权利要求6所述的控制方法,其特征在于,所述根据比较结果生成相应的逻辑电平信号包括:
如所述电压信号大于所述阀值,输出高电平信号;如所述电压信号小于所述阀值,输出低电平信号。
8.如权利要求6或7所述的控制方法,其特征在于,所述反映电路运行状态的电压信号包括电源电压和微控制芯片的复位端电压。
CN2007101513334A 2007-09-25 2007-09-25 功能芯片的关键引脚的控制电路及控制方法 Expired - Fee Related CN101135925B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2007101513334A CN101135925B (zh) 2007-09-25 2007-09-25 功能芯片的关键引脚的控制电路及控制方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2007101513334A CN101135925B (zh) 2007-09-25 2007-09-25 功能芯片的关键引脚的控制电路及控制方法

Publications (2)

Publication Number Publication Date
CN101135925A CN101135925A (zh) 2008-03-05
CN101135925B true CN101135925B (zh) 2011-09-07

Family

ID=39160044

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101513334A Expired - Fee Related CN101135925B (zh) 2007-09-25 2007-09-25 功能芯片的关键引脚的控制电路及控制方法

Country Status (1)

Country Link
CN (1) CN101135925B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107204789B (zh) * 2017-06-30 2022-08-02 珠海格力电器股份有限公司 Can芯片以及电子设备
CN109474265B (zh) * 2018-09-20 2023-10-31 青岛文达通科技股份有限公司 一种基于mos管的对于后端微控制芯片上电进行控制的电路
CN111819103B (zh) * 2018-10-23 2024-01-12 深圳配天机器人技术有限公司 一种安全控制系统、控制方法及汽车
CN109245625B (zh) * 2018-11-21 2024-07-23 广东嘉腾机器人自动化有限公司 一种防止无刷电机共态导通电路
CN111158335B (zh) * 2019-11-19 2021-08-20 潍柴动力股份有限公司 多ecu系统的针脚功能匹配方法及存储介质
CN111857307B (zh) * 2020-07-30 2022-04-01 南京英锐创电子科技有限公司 电源复位电路的控制装置、控制系统及控制方法
CN114253165A (zh) * 2020-09-25 2022-03-29 湖北视拓光电科技有限公司 一种微处理器上电过程中引脚无序状态的时序管理方法
CN114256166A (zh) * 2020-09-25 2022-03-29 瑞昱半导体股份有限公司 芯片封装构件及其芯片功能执行方法
CN112787494A (zh) * 2020-12-31 2021-05-11 北京谊安医疗系统股份有限公司 一种用于控制呼吸机电源的电源控制电路及方法

Also Published As

Publication number Publication date
CN101135925A (zh) 2008-03-05

Similar Documents

Publication Publication Date Title
CN101135925B (zh) 功能芯片的关键引脚的控制电路及控制方法
CN201319558Y (zh) 欠压锁定电路
CN101958640A (zh) 带有带隙基准结构的欠压锁存电路
CN203522681U (zh) 一种双延时上电时序控制电路
CN112380080B (zh) 一种usb设备检测系统及方法
CN203242571U (zh) 继电器控制电路及装置
CN103490757A (zh) 一种基于i/o接口的信号输出方法和装置
CN114567837B (zh) 传感器麦克风输出保护电路及传感器麦克风
CN110518930A (zh) 分时上电电路及装置
CN107948555A (zh) 开关控制电路及电视机
CN107733413B (zh) 一种预装电池系统的智能开关电路和智能终端
CN102213971B (zh) 时序控制电路及具有该时序控制电路的前端总线电源
CN209344768U (zh) 一种用于变频器的锁存保护电路
CN204538654U (zh) 一种应用于电机驱动芯片的欠压保护电路
CN209070488U (zh) 一种集成电源开关电路的芯片
CN208198313U (zh) 一种汽车电子控制单元
CN218570218U (zh) 一种可控制上拉电平的一线通电路
CN206481280U (zh) 一种延时控制复位电路
CN107478948B (zh) 一种usb负载检测电路及检测方法
CN217112651U (zh) 一种电源板卡监测电路
CN218850625U (zh) 一种用于锂电池测试的供电电源防护装置
CN218100212U (zh) 一种支持3.3v和5v串口通信转换电路
CN104460933B (zh) 一种用于数字电源控制的保护电路
CN217159863U (zh) 一种电视用高清晰多路串行通信系统
CN221149316U (zh) Usb接口转rs485接口的扩展板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110907

Termination date: 20180925