CN101127184B - 数字模拟转换器以及包括数字模拟转换器的影像显示系统 - Google Patents

数字模拟转换器以及包括数字模拟转换器的影像显示系统 Download PDF

Info

Publication number
CN101127184B
CN101127184B CN2007101436022A CN200710143602A CN101127184B CN 101127184 B CN101127184 B CN 101127184B CN 2007101436022 A CN2007101436022 A CN 2007101436022A CN 200710143602 A CN200710143602 A CN 200710143602A CN 101127184 B CN101127184 B CN 101127184B
Authority
CN
China
Prior art keywords
voltage
switch
electric capacity
switching
significant bit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2007101436022A
Other languages
English (en)
Other versions
CN101127184A (zh
Inventor
薛富元
佐野景一
余承和
林韦丞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TPO Displays Corp
Original Assignee
Toppoly Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toppoly Optoelectronics Corp filed Critical Toppoly Optoelectronics Corp
Publication of CN101127184A publication Critical patent/CN101127184A/zh
Application granted granted Critical
Publication of CN101127184B publication Critical patent/CN101127184B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/68Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/76Simultaneous conversion using switching tree

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of El Displays (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

一种影像显示系统,包括一数字模拟转换器具有一第一转换级,用以根据一k位输入信号中的m个最高有效位,由多个参考电压中选择出一第一电压以及一第二电压;以及一第二转换级,用以预充电一输出负载至第一转换级所选择的第一电压,并将具有k位输入信号中的n个最低有效位,通过充电与电源分享,转换成第一电压与第二电压间的一电压。

Description

数字模拟转换器以及包括数字模拟转换器的影像显示系统 
技术领域
本发明涉及影像显示面板。 
背景技术
液晶显示器广泛地使用于不同的应用上,例如计算器、手表、彩色电视机、计算机屏幕以及其它电子装置中,然而最常见的液晶显示器为有源矩阵式液晶显示器。在传统有源矩阵式液晶显示器中,每一像素单元使用一薄膜晶体管所构成的矩阵以及一或多个电容器来应对,所有的像素单元也排成具有多个行与多个列的矩阵。 
当操作一特定像素时,一适当行的像素切换至导通(就是充电至一电压),然后在一对应列上送出一电压。由于该对应行上其它列都被切换至截止,因此只有该特定像素上的晶体管与电容器可以接收到充电。响应于此电压,该特定像素上的液晶会变换极性排列,因而改变其反射的光线量或通过其的光线量。 
再者,系统面板型(System On Glass;SOG)的液晶显示器允许其上多种驱动电路及功能进行整合,且不需要外部的集成电路(ICs),以便提供低成本、小型化且高可靠度的显示器。此一液晶显示器中所整合的驱动电路包括一扫描驱动器用以选择出一列像素,以及一数据驱动器用以将显示数据写入所选择到该列像素中的每一者。一般而言,数据驱动器中需要数字模拟转换器(DAC)来产生模拟电压,作为显示数据并用以驱动对应的像素。然而,在高分辨率的应用中,数据驱动器内的数字模拟转换器将需要很大的布局面积。 
发明内容
本发明提供一种影像显示系统,包括一数字模拟转换器具有一第一转换级,用以根据一k位输入信号中的m个最高有效位,由多个参考电压中选择出一第一电压以及一第二电压;以及一第二转换级,用以预充电一输出负载至第一转换级所选择的第一电压,并将具有k位输入信号中的n个最低有效位转换成第一电压与第二电压间的一电压,其中该第二转换级包括第一及第二开关电容组件,串联地连接,第一开关电容组件根据n个最低有效位中的一第一位,选择性地将一第一电容充电至该第一电压或第二电压,并且该第二开关电容组件在第一电容与一第二电容之间进行一第一次电荷分享,接着第一开关电容组件根据n个最低有效位中的一第二位,再次选择性地将一第一电容充电至第一电压或第二电压,并且第二开关电容组件在第一电容与第二电容之间进行一第二次电荷分享。 
本发明也提供一种影像显示系统,包括一数字模拟转换器具有一第一转换级,用以根据一k位输入信号中的m个最高有效位,由多个参考电压中选择出一第一电压以及一第二电压;以及一第二转换级,用以预充电一输出负载至第一转换级所选择的第一电压,并将k位输入信号中的n个最低有效位转换成第一电压与第二电压间的一电压,其中第二转换级包括第一、第二电容,分别耦接于一第一节点与一第一电源电压之间以及一第二节点与第一电源电压之间;一第一开关,耦接于第一电压与第一节点之间;一第二开关,耦接于第二电压与第一节点之间;一第三开关,耦接于第一节点与第二节点之间;以及一第四开关,耦接于第一电压与第二节点之间;其中在一第一周期时,第一、第四开关导通用以将第一、第二电容充电至第一电压,并且在一第二周期时,第一、第二开关根据n个最低有效位中的一第一位而被选择性地导通,以便对第一电容充电,且第三开关接着导通而于第一电容与第二电容之间进行一第一次电荷分享,并且在一第三周期时,第一、第二开关根据n个最低有效位中的一第二位,而被选择性地导通,以便再度对第一电容充电,第三开关接着导通而于第一、该第二电容之间进行一第二次电荷分享。 
本发明还提供一种影像显示系统,包括一数字模拟转换器具有一第一转换级,用以根据一k位输入信号中的m个最高有效位,由多个参考电压中选择出一第一电压以及一第二电压;以及一第二转换级,用以将k位输入信号中的n个最低有效位转换成第一电压与第二电压间的一电压,其中第二转换级包括一第一开关电容组件具有第一、第二开关以及一第一电容;一第二开关电容组件,串联地耦接至第一开关电容组件,并具有第三、第四开关以及一第二电容,其中第一、第二开关在一第一周期时导通,用以将预充电一输出负载至第一电压;以及一控制器用以根据n个最低有效位,选择性地输出 第一或第二电压至第一开关电容组件,其中控制器在一第二周期时,根据n个最低有效位中的一第一位,选择性地输出第一电压或第二电压,使得第一开关电容组件对第一电容进行充电,并且第二开关电容组件在该第一电容与一第二电容之间进行一第一次电荷分享;并且在一第三周期时,控制器根据n个最低有效位中的一第二位,再次选择性地输出第一或第二电压,使得第一开关电容组件再度对第一电容充电,并且第二开关电容组件在第一电容与第二电容之间进行一第二次电荷分享。 
为了使本发明的上述和其它目的、特征、和优点能更明显易懂,下文特举一较佳实施例,并结合附图细说明如下。 
附图说明
图1为一数字模拟转换器的一实施例。 
图2为第一转换级的一实施例。 
图3为第二转换级的一实施例。 
图4A~图4D为第二转换级在不同最低有效位下的控制时序图。 
图5为分辨率与数字模拟转换器的高度之间的关系。 
图6为第二转换级的另一实施例。 
图7为影像显示系统的另一实施例。 
图8为影像显示系统的另一实施例。 
附图符号说明 
10:参考电压产生单元;    20:第一转换级; 
30、30”:第二转换级;    32:控制器; 
100:数字模拟转换器;     110:时序控制器; 
120:栅极驱动器;         130:数据驱动器; 
140:像素阵列;           200:显示面板; 
210:外壳;               220:直流/直流转换器; 
300:电子装置;           R:电阻; 
VOUT:输出电压;          CLOAD:负载; 
S1~S4:开关;            VC1、VC2:电压; 
N1、N2:节点;            GND:电源电压; 
MSBs:最高有效位;   LSBs:最低有效位; 
SCU1、SCU2:开关电容组件; 
V1~V2m、VL、VH:参考电压。 
具体实施方式
图1为一数字模拟转换器的一实施例,适用于一影像显示系统中的一数据驱动器。如图所示,数字模拟转换器100包括一参考电压产生单元10以及两个串接的转换级20与30。参考电压产生单元10用以产生多个参考电压V1、V2、...、V2m。举例而言,参考电压产生单元10包括由多个电阻R所组成的一电阻串。 
第一转换级20用以接收一k(并列)位的输入信号中的m个最高有效位(most significant bits;MSBs),藉以从多个参考电压V1、V2、...、V2m中选择出两个参考电压,作为参考电压VH与VL并供应至第二转换级30。举例而言,第一转换级20可为图2中所示的一电阻矩阵式数字模拟转换器(R-matrix digital-to-analog converter),包括多个晶体管排列成一矩阵,并且根据m个最高有效位(MSBs)导通两列相邻的晶体管,使得参考电压产生单元10所提供的参考电压V1~V2m中的两个参考电压会被选择用以作为参考电压VH与VH。举例而言,第一转换级20所选择的两个电压具有连续的电压值。 
如图1所示,第二转换级30用以接收k位的输入信号中的n个最低有效位(least significant bits;LSBs),藉以在参考电压VH与VL所定义的电压范围内进行一n位线性转换,以便得出一输出电压VOUT。举例而言,m+n=k,第二转换级30的输出端耦接至一负载(例如电容性负载)CLOAD。第二转换级30用以在一预充电周期中通过第一转换级20所提供的参考电压VL对负载CLOAD进行充电,并且在预充电周期之后,根据参考电压VH与VL以及n个最低有效位(LSBs),进行一电荷分享(charge sharing)以便得出输出电压VOUT。 
图3为第二转换级的一实施例。如图所示,第二转换级30为一开关电容式(switching capacitor)数字模拟转换器用以执行一线性的数字模拟转换。第二转换级30包括两个串联连接的开关电容组件SCU1与SCU2,但不限定于此,其也可以包括三个或更多个开关电容组件。在此实施例中,开关电 容组件SCU1与SCU2各包括两个开关以及一个电容。举例而言,在开关电容组件SCU1中,开关S1耦接于参考电压VL与节点N1之间,开关S2耦接于参考电压VH与节点N1之间,而电容C1耦接于节点N1与电源电压GND之间。在开关电容组件SCU2中,开关S4耦接于参考电压VL与节点N2之间,开关S3耦接于节点N1与N2之间,而电容C2耦接于节点N2与电源电压GND之间。在此实施例中,开关S1~S4由图7所示的一时序控制器110所控制。 
在n=2的例子中,开关电容组件SCU1会根据最低有效位中的一第一位,选择性地将电容C1充电至参考电压VL或VH,接着开关电容组件SCU2会在电容C1与C2之间进行第一次电荷分享。然后,开关电容组件SCU1会根据最低有效位中的一第二位,再度选择性地将电容C1充电至参考电压VL或VH,接着开关电容组件SCU2会在电容C1与C2之间进行第二次电荷分享,而电压VC2用以作为输出电压VOUT。 
第二转换级的操作参考图4A~图4D说明如下,在后续范例中假设来自第一转换级20的参考电压VL与VH分别为22mV与23mV。 
最低有效位为00: 
在时间t0-t1时,开关S1与S4会导通,将电容C1与C2充电至参考电压VL(22mV)。在时间t1-t2时,由于最低有效位的第一位为0,因此开关S1会导通,使得电容C1耦接至参考电压VL(22mV)。因此,节点N1上的电压VC1会维持在22mV。在时间t2-t3时,开关S3会导通以便于电容C1与C2之间进行第一次电荷分享。因为电压VC1与VC2都为22mV,所以节点N2上的电压VC2仍然维持在22mV。 
在时间t3-t4时,由于最低有效位的第二位为0,因此开关S1会导通,使得电容C1再度被耦接至参考电压VL(22mV)。因此,节点N1上的电压VC1仍然会维持在22mV。在时间t4-t5时,开关S3会再度导通以便于电容C1与C2之间进行第二次电荷分享。因为电压VC1与VC2都为22mV,所以节点N2上的电压VC2仍然维持在22mV。 
最低有效位为01: 
在时间t0-t1时,开关S1与S4会导通,将电容C1与C2充电至参考电压VL(22mV)。在时间t1-t2时,由于最低有效位的第一位为1,因此开关S2会导通,使得电容C1耦接至参考电压VH(23mV)。因此,节点N1上的电压VC1会上升在23mV。在时间t2-t3时,开关S3会导通以便于电容C1与C2 之间进行第一次电荷分享。因为电压VC1为23mV而VC2为22mV,所以节点N2上的电压VC2会上升至22.5mV。 
在时间t3-t4时,由于最低有效位的第二位为0,因此开关S1会导通,使得电容C1再度被耦接至参考电压VL(22mV)。因此,节点N1上的电压VC1仍然会维持在22mV。在时间t4-t5时,开关S3会再度导通以便于电容C1与C2之间进行第二次电荷分享。因为电压VC1为22mV而VC2为22.5mV,所以节点N2上的电压VC2会下降至22.25mV。 
最低有效位为10: 
在时间t0-t1时,开关S1与S4会导通,将电容C1与C2充电至参考电压VL(22mV)。在时间t1-t2时,由于最低有效位的第一位为0,因此开关S1会导通,使得电容C1耦接至参考电压VL(22mV)。因此,节点N1上的电压VC1会维持在22mV。在时间t2-t3时,开关S3会导通以便于电容C1与C2之间进行第一次电荷分享。因为电压VC1与VC2都为22mV,所以节点N2上的电压VC2会维持在22mV。 
在时间t3-t4时,由于最低有效位的第二位为1,因此开关S2会导通,使得电容C1被耦接至参考电压VH(23mV)。因此,节点N1上的电压VC1会上升在23mV。在时间t4-t5时,开关S3会再度导通以便于电容C1与C2之间进行第二次电荷分享。因为电压VC1为23mV而VC2为22mV,所以节点N2上的电压VC2会上升至22.5mV。 
最低有效位为11: 
在时间t0-t1时,开关S1与S4会导通,将电容C1与C2充电至参考电压VL(22mV)。在时间t1-t2时,由于最低有效位的第一位为1,因此开关S2会导通,使得电容C1耦接至参考电压VH(23mV)。因此,节点N1上的电压VC1会上升在23mV。在时间t2-t3时,开关S3会导通以便于电容C1与C2之间进行第一次电荷分享。因为电压VC1为23mV而VC2为22mV,所以节点N2上的电压VC2会上升在22.5mV。 
在时间t3-t4时,由于最低有效位的第二位为1,因此开关S2会导通,使得电容C1被耦接至参考电压VH(23mV)。因此,节点N1上的电压VC1会再上升至23mV。在时间t4-t5时,开关S3会再度导通以便于电容C1与C2之间进行第二次电荷分享。因为电压VC1为23mV而VC2为22.5mV,所以节点N2上的电压VC2会上升至22.75mV。 
由此可知,当最低有效位分别为00、01、10与11时,第二转换级30会分别输出22mV、22.25mV、22.5mV、22.75mV。换言之,第二转换级30根据n个最低有效位可产生2n种电压VC2,作为输出电压VOUT输出至负载CLOAD。 
图5为分辨率与数字模拟转换器的高度之间的关系。如图所示,曲线CV1表示传统电阻矩阵式数字模拟转换器的高度(即占面度的长度或宽度)与分辨率之间的关系,而曲线CV2表示本发明实施例中两级式模拟转换器的高度(即占面度的长度或宽度)与分辨率之间的关系。 
在此实施例中,分辨率表示具有m个最高有效位与n个最低有效位的k位输入信号的位数。举例而言,当k=4时,m与n都为2;当k=6时,m为4而n为2;当k=8时,m为6而n为2;或当k=8时,m与n都为4。当k位输入信号的位数为8(即k=8)时,传统电阻矩阵式数字模拟转换器的高度(即占面度的长度或宽度)几乎为本发明实施例中两级式数字模拟转换器的高度的8倍。因此,随着k位输入信号的位数增加,本发明实施例中的数字模拟转换器就可以节省更多的布局面积。 
图6为第二转换级的另一实施例。如图所示,第二转换级30”除了控制器32之外,与图3所示的第二转换级30相似。控制器32耦接于来自第一转换级20的参考电压VL与VH和开关电容组件SCU1之间,用以根据n个最低有效位(LSBs),选择性地输出参考电压VL或VH至开关电容组件SCU1。 
第二转换级30”的操作参考图4A~图4D说明如下。举例而言,在时间t0-t1时,开关S1与S4会导通;在时间t1-t2时,开关S2会导通;在时间t2-t3时,开关S3会导通;在时间t3-t4时,开关S2会再度导通;在时间t4-t5时,开关S3会再度导通。在后续范例中假设来自第一转换级20的参考电压VL与VH分别为22mV与23mV。 
最低有效位为00: 
在时间t0-t1时,开关S1与S4会导通,将电容C1与C2充电至参考电压VL(22mV)。在时间t1-t2时,由于最低有效位的第一位为0,因此控制器32会输出参考电压VL,使得电容C1耦接至参考电压VL(22mV)。因此,节点N1上的电压VC1会充电至22mV。在时间t2-t3时,开关S3会导通以便于电容C1与C2之间进行第一次电荷分享。因为电压VC1与VC2都为22mV,所以节点N2上的电压VC2仍然会维持在22mV。 
在时间t3-t4时,由于最低有效位的第二位为0,因此开关S2会再度导通,并且控制器32会输出参考电压VL,使得电容C1再度被耦接至参考电压VL(22mV)。因此,节点N1上的电压VC1仍然会维持在22mV。在时间t4-t5时,开关S3会再度导通以便于电容C1与C2之间进行第二次电荷分享。因为电压VC1与VC2都为22mV,所以节点N2上的电压VC2仍然维持在22mV。 
最低有效位为01: 
在时间t0-t1时,开关S1与S4会导通,将电容C1与C2充电至参考电压VL(22mV)。在时间t1-t2时,由于最低有效位的第一位为1,因此,开关S2会导通并且控制器32会输出参考电压VH,使得电容C1耦接至参考电压VH(23mV)。因此,节点N1上的电压VC1会充电至23mV。在时间t2-t3时,开关S3会导通以便于电容C1与C2之间进行第一次电荷分享。因为电压VC1为23mV而VC2为22mV,所以节点N2上的电压VC2会上升至22.5mV。 
在时间t3-t4时,由于最低有效位的第二位为0,因此开关S2会再度导通,且控制器32会输出参考电压VL,使得电容C1被耦接至参考电压VL(22mV)。因此,节点N1上的电压VC1会下降至22mV。在时间t4-t5时,开关S3会再度导通以便于电容C1与C2之间进行第二次电荷分享。因为电压VC1为22mV而VC2为22.5mV,所以节点N2上的电压VC2会下降至22.25mV。 
最低有效位为10: 
在时间t0-t1时,开关S1与S4会导通,将电容C1与C2充电至参考电压VL(22mV)。在时间t1-t2时,由于最低有效位的第一位为0,因此开关S2会导通并且控制器32会输出参考电压VL,使得电容C1耦接至参考电压VL(22mV)。因此,节点N1上的电压VC1会维持在22mV。在时间t2-t3时,开关S3会导通以便在电容C1与C2之间进行第一次电荷分享。因为电压VC1与VC2都为22mV,所以节点N2上的电压VC2会维持在22mV。 
在时间t3-t4时,由于最低有效位的第二位为1,因此开关S2会再度导通,并且控制器32会输出参考电压VH,使得电容C1被耦接至参考电压VH(23mV)。因此,节点N1上的电压VC1会上升至23mV。在时间t4-t5时,开关S3会再度导通以便于电容C1与C2之间进行第二次电荷分享。因为电压VC1为23mV而VC2为22mV,所以节点N2上的电压VC2会上升至22.5mV。 
最低有效位为11: 
在时间t0-t1时,开关S1与S4会导通,将电容C1与C2充电至参考电 压VL(22mV)。在时间t1-t2时,由于最低有效位的第一位为1,因此开关S2会导通并且控制器32会输出参考电压VH,使得电容C1耦接至参考电压VH(23mV)。因此,节点N1上的电压VC1会充电至23mV。在时间t2-t3时,开关S3会导通以便于电容C1与C2之间进行第一次电荷分享。因为电压VC1为23mV而VC2为22mV,所以节点N2上的电压VC2会上升在22.5mV。 
在时间t3-t4时,由于最低有效位的第二位为1,因此开关S2会再度导通并且控制32会输出参考电压VH,使得电容C1再度被耦接至参考电压VH(23mV)。因此,节点N1上的电压VC1会再维持在23mV。在时间t4-t5时,开关S3会再度导通以便于电容C1与C2之间进行第二次电荷分享。因为电压VC1为23mV而VC2为22.5mV,所以节点N2上的电压VC2会上升至22.75mV。 
图7为影像显示系统的另一实施例,在此以一显示面板来实现。如图所示,显示面板200包括一栅极驱动器120、一数据驱动器130、一像素阵列140以及一时序控制器110,其中数据驱动器130包括多个个数字模拟转换器(例如前述的数字模拟转换器100)。在显示面板200中,像素阵列140耦接至栅极驱动器120与数据驱动器130,栅极驱动器120用以依序输出多个脉冲,用以扫描像素阵列140,而数据驱动器140用以提供数据信号来驱动像素阵列140。时序控制器120以提供频率信号与数据信号至栅极驱动器120与数据驱动器130。举例而言,图3与图6中所示的开关S1~S4与控制器32由时序控制器110控制。 
图8为影像显示系统的另一实施例,在此以一电子装置300来实现。如图所示,电子装置300包括显示面板,例如一显示面板200,其可为一有机发光显示面板或一等离子体显示面板,在其它实施例中也可为一阴极射线管显示面板,但不限定于此。电子装置300可为一数字相机、便携式DVD、一电视机、一车上型显示器、一个人数字助理(PDA)、一监示器、一笔记型计算机、一平板计算机或一移动电话。一般而言,电子装置300包括一外壳210、显示面板200以及一直流/直流转换器220,但不限定于此。直流/直流转换器220耦接至显示面板200,提供一输出电压用以对显示面板200进行供电,使其显示彩色影像。 
虽然本发明已以较佳实施例披露如上,然其并非用以限定本发明,本领域技术人员,在不脱离本发明的精神和范围的前提下,当可作若干更改与修饰,因此本发明的保护范围应以本申请的权利要求为准。 

Claims (10)

1.一种数字模拟转换器,包括:
一第一转换级,用以根据一k位输入信号中的m个最高有效位,由多个参考电压中选择出一第一电压以及一第二电压;以及
一第二转换级,用以预充电一输出负载至该第一转换级所选择的该第一电压,并将该k位输入信号中的n个最低有效位转换成该第一电压与该第二电压间的一电压,其中该第二转换级包括:
第一及第二开关电容组件,串联地连接,该第一开关电容组件包括第一、第二开关以及一第一电容,该第二开关电容组件包括第三、第四开关以及一第二电容,该第一开关电容组件根据该n个最低有效位中的一第一位,选择性地将该第一电容充电至该第一电压或该第二电压,并且该第二开关电容组件在该第一电容与该第二电容之间进行一第一次电荷分享,接着该第一开关电容组件根据该n个最低有效位中的一第二位,再次选择性地将一第一电容充电至该第一电压或该第二电压,并且该第二开关电容组件在该第一电容与该第二电容之间进行一第二次电荷分享。
2.如权利要求1所述的数字模拟转换器,其中该第一电压小于该第二电压。
3.如权利要求2所述的数字模拟转换器,其中m+n=k。
4.一种数据驱动器,包括如权利要求1所述的数字模拟转换器。
5.一种影像显示系统,包括:
一如权利要求4所述的数据驱动器;以及
一时序控制器,用以控制该数字模拟转换器中的该第一、该第二开关电容组件。
6.如权利要求5所述的影像显示系统,还包括一显示面板,其中该数字模拟转换器与该时序控制器是形成该显示面板的一部分。
7.如权利要求6所述的影像显示系统,其中该显示面板为一液晶显示面板、一有机发光显示面板或一等离子体显示面板。
8.一种数字模拟转换器,包括:
一第一转换级,用以根据一k位输入信号中的m个最高有效位,由多个参考电压中选择出一第一电压以及一第二电压;以及
一第二转换级,用以预充电一输出负载至该第一转换级所选择的该第一电压,并将该k位输入信号中的n个最低有效位转换成该第一电压与该第二电压间的一电压,其中该第二转换级包括:
第一、第二电容,分别耦接于一第一节点与一第一电源电压之间以及一第二节点与该第一电源电压之间;
一第一开关,耦接于该第一电压与该第一节点之间;
一第二开关,耦接于该第二电压与该第一节点之间;
一第三开关,耦接于该第一节点与该第二节点之间;以及
一第四开关,耦接于该第一电压与该第二节点之间;
其中在一第一周期时,该第一、该第四开关导通用以将该第一、该第二电容充电至该第一电压,并在一第二周期时,该第一、该第二开关根据该n个最低有效位中的一第一位而被选择性地导通,以便对该第一电容充电,且该第三开关接着导通而于该第一电容与该第二电容之间进行一第一次电荷分享,并且在一第三周期时,该第一、该第二开关根据该n个最低有效位中的一第二位,而被选择性地导通,以便再度对该第一电容充电,该第三开关接着导通而于该第一、该第二电容之间进行一第二次电荷分享。
9.如权利要求8所述的数字模拟转换器,其中当该第一位或该第二位为0时,该第一电容通过该第一开关耦接至该第一电压,而当该第一位或该第二位为1时,该第一电容通过该第二开关耦接至该第二电压。
10.一种数字模拟转换器,包括:
一第一转换级,用以根据一k位输入信号中的m个最高有效位,由多个参考电压中选择出一第一电压以及一第二电压;以及
一第二转换级,用以将该k位输入信号中的n个最低有效位,转换成该第一电压与该第二电压间的一电压,其中该第二转换级包括:
一第一开关电容组件,包括第一、第二开关以及一第一电容;以及
一第二开关电容组件,串联地耦接至该第一开关电容组件,包括第三、第四开关以及一第二电容,其中该第一、该第四开关在一第一周期时导通,用以预充电一输出负载至该第一电压;以及
一控制器,用以根据该n个最低有效位,选择性地输出该第一或该第二电压至该第一开关电容组件,其中该控制器在一第二周期时,根据该n个最低有效位中的一第一位,选择性地输出该第一电压或该第二电压,使得该第一开关电容组件对该第一电容进行充电,并且该第二开关电容组件在该第一电容与一第二电容之间进行一第一次电荷分享;并且在一第三周期时,该控制器根据该n个最低有效位中的一第二位,再次选择性地输出该第一或该第二电压,使得该第一开关电容组件再度对该第一电容充电,并且该第二开关电容组件在该第一电容与该第二电容之间进行一第二次电荷分享。
CN2007101436022A 2006-08-14 2007-08-14 数字模拟转换器以及包括数字模拟转换器的影像显示系统 Expired - Fee Related CN101127184B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/464,237 US7286071B1 (en) 2006-08-14 2006-08-14 System for displaying images
US11/464,237 2006-08-14

Publications (2)

Publication Number Publication Date
CN101127184A CN101127184A (zh) 2008-02-20
CN101127184B true CN101127184B (zh) 2011-01-12

Family

ID=38607034

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101436022A Expired - Fee Related CN101127184B (zh) 2006-08-14 2007-08-14 数字模拟转换器以及包括数字模拟转换器的影像显示系统

Country Status (4)

Country Link
US (1) US7286071B1 (zh)
JP (1) JP2008046639A (zh)
CN (1) CN101127184B (zh)
TW (1) TWI365432B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI332325B (en) * 2005-11-05 2010-10-21 Samsung Electronics Co Ltd Digital/analog converting driver and method
KR101239613B1 (ko) * 2010-02-12 2013-03-11 주식회사 실리콘웍스 데이터 드라이버의 디지털 아날로그 변환장치 및 그 변환방법
CN102436791B (zh) * 2012-01-18 2013-11-06 旭曜科技股份有限公司 用于显示面板的控制装置及控制方法
US9270247B2 (en) 2013-11-27 2016-02-23 Xilinx, Inc. High quality factor inductive and capacitive circuit structure
CN103700343B (zh) * 2013-12-20 2017-01-04 四川虹视显示技术有限公司 Amoled像素驱动电路及方法
US9524964B2 (en) 2014-08-14 2016-12-20 Xilinx, Inc. Capacitor structure in an integrated circuit
WO2018023695A1 (en) * 2016-08-05 2018-02-08 The University Of Hong Kong High-efficiency switched-capacitor power supplies and methods
CN108599771B (zh) * 2018-05-09 2020-04-24 京东方科技集团股份有限公司 数模转换电路、方法和显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0899884A2 (en) * 1997-07-31 1999-03-03 Asahi Kasei Microsystems Co., Ltd. D/A converter and delta-sigma D/A converter
US6346908B1 (en) * 1998-08-03 2002-02-12 Motorola, Inc. Apparatus for converting an analog signal utilizing resistor D/A converter precharging
CN1335682A (zh) * 2000-05-09 2002-02-13 夏普株式会社 数模转换器

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9724739D0 (en) * 1997-11-25 1998-01-21 Philips Electronics Nv Digital to analogue converter and method of operating the same
JP3564347B2 (ja) * 1999-02-19 2004-09-08 株式会社東芝 表示装置の駆動回路及び液晶表示装置
CN1251167C (zh) * 2000-09-11 2006-04-12 皇家菲利浦电子有限公司 矩阵显示装置
KR100506005B1 (ko) * 2002-12-31 2005-08-04 엘지.필립스 엘시디 주식회사 평판표시장치
KR100588745B1 (ko) * 2004-07-30 2006-06-12 매그나칩 반도체 유한회사 액정표시장치의 소스 드라이버
JP4676183B2 (ja) * 2004-09-24 2011-04-27 パナソニック株式会社 階調電圧生成装置,液晶駆動装置,液晶表示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0899884A2 (en) * 1997-07-31 1999-03-03 Asahi Kasei Microsystems Co., Ltd. D/A converter and delta-sigma D/A converter
US6346908B1 (en) * 1998-08-03 2002-02-12 Motorola, Inc. Apparatus for converting an analog signal utilizing resistor D/A converter precharging
CN1335682A (zh) * 2000-05-09 2002-02-13 夏普株式会社 数模转换器

Also Published As

Publication number Publication date
TWI365432B (en) 2012-06-01
CN101127184A (zh) 2008-02-20
JP2008046639A (ja) 2008-02-28
US7286071B1 (en) 2007-10-23
TW200809735A (en) 2008-02-16

Similar Documents

Publication Publication Date Title
CN101127184B (zh) 数字模拟转换器以及包括数字模拟转换器的影像显示系统
US11568820B2 (en) Display panel, display device, and drive method
EP0821490B1 (en) Potential generating device
KR100378274B1 (ko) 표시 장치의 구동 회로 및 표시 장치
US6791539B2 (en) Display, method for driving the same, and portable terminal
JP4779853B2 (ja) ディジタル−アナログ変換器および映像表示装置
US8379000B2 (en) Digital-to-analog converting circuit, data driver and display device
EP0899712A2 (en) Column driver for an active matrix liquid crystal display
US7250888B2 (en) Systems and methods for providing driving voltages to a display panel
CN101447177B (zh) 可主动调整驱动电压的显示器、电压补偿电路及驱动方法
US7489262B2 (en) Digital to analog converter having integrated level shifter and method for using same to drive display device
US7880651B2 (en) Sample and hold circuit and digital-to-analog converter circuit
CN101013882B (zh) 差动放大器及数模转换器
CN101540151B (zh) 液晶显示装置用源极驱动电路及具备它的液晶显示装置
US20120120040A1 (en) Drive Device For Display Circuit, Display Device, And Electronic Apparatus
KR20050006363A (ko) 아날로그 버퍼 및 그 구동 방법과, 그를 이용한 액정 표시장치 및 그 구동 방법
US8179389B2 (en) Compact layout structure for decoder with pre-decoding and source driving circuit using the same
CN101197112A (zh) 源极驱动装置
CN115831031A (zh) 电平转换电路、显示面板和显示装置
US8339387B2 (en) Display device and electronic apparatus
US20050024317A1 (en) Display device
US20170092206A1 (en) Pre-emphasis circuit
CN107256698B (zh) 显示面板的驱动电路及其驱动模块与显示设备和制造方法
CN101441843A (zh) 图像显示系统
CN101345034B (zh) 液晶显示装置及其驱动装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110112

Termination date: 20170814