CN100583052C - Pci测试卡 - Google Patents
Pci测试卡 Download PDFInfo
- Publication number
- CN100583052C CN100583052C CN200410025337A CN200410025337A CN100583052C CN 100583052 C CN100583052 C CN 100583052C CN 200410025337 A CN200410025337 A CN 200410025337A CN 200410025337 A CN200410025337 A CN 200410025337A CN 100583052 C CN100583052 C CN 100583052C
- Authority
- CN
- China
- Prior art keywords
- signal
- delay
- pci
- time
- test
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
一种PCI测试卡,包括:信号发生器、延时门阵列、控制电路和显示单元,其中信号发生器产生测试所需的信号,延时门阵列对信号进行不同门延迟数的延时后输出,显示单元显示当前的信号所经的门延迟的个数,控制电路控制信号的产生以及所经门延迟的个数。本发明结构简单,能够直接测出建立时间和保持时间容限,且测试精度和测试效率较高。
Description
技术领域
本发明涉及计算机周边设备领域,特别是有关一种PCI测试卡及其测试方法。
背景技术
当前的电路系统(如主板)中,由于芯片选择、设计思想及器件差异的不同,各个电路系统信号的建立时间和保持时间的容限是不同的,而这些参数对于衡量系统的稳定性具有重要的指导意义。
现有的PCI(Peripheral component interconnection)测试卡往往针对PCI协议进行测试,测出PCI信号是否满足协议,并可在示波器上显示出信号的变化情况,如中国专利第02117679号中的批量测试装置。或者作为调试卡,如中国专利第00134858号中的单步纠错装置,考察系统在上电自检时是否运行正常。这些设计方法都不能检测PCI信号某些时间参数的容限。
为了在现有条件下测出各个电路系统信号的建立时间和保持时间的容限,一般采用示波器测试,并对其波形信号进行解读计算,得出时间容限参数。但是这项工作需要有专门的技术人员来计算解读示波器波形,而且一般来说工作人员读取示波器的波形不够精确,如果采用先进的高精密度的示波器则价格比较昂贵,总之目前采用人工解读示波器波形来测算建立时间、保持时间容限的方法,费时费力而且代价昂贵。
发明内容
本发明的目的在于提供一种PCI测试卡,以克服上述现有技术的不足,解决现有技术无法直接测量PCI信号时间的问题。
为实现上述目的,本发明提供一种与计算机系统的PCI插槽相配合的PCI测试卡,其特征在于它包括:信号发生器、延时门阵列、控制电路和显示单元,其中信号发生器产生测试所需的信号,延时门阵列对信号进行不同门延迟数的延时后输出,显示单元显示当前的信号所经的门延迟的个数,控制电路控制信号的产生以及所经门延迟的个数。
其中,所述的信号发生器产生的测试所需的信号包括时钟信号和测试信号;控制电路可由用户通过加装应用软件的计算机系统进行控制;显示单元能够将门延迟的个数换算成延迟时间而直接显示延迟时间;所述的信号发生器和控制电路由可编程逻辑器件构成,该可编程逻辑器件是FPGA(Field programmable Gates Array,现场可编程门阵列);所述的延时门阵列由CPLD(Complex programmableLogic Device,复杂可编程逻辑器件)构成;所述的显示单元是LED(light-emitting diode,发光二极管)。
本发明的另一目的在于提供一种PCI系统的测试方法,解决现有技术无法直接测量PCI信号的建立时间的问题。
为实现上述目的,本发明提供一种PCI系统的测试方法,所述PCI系统通过PCI测试卡测试,该PCI测试卡与所述PCI系统通过PCI插槽连接,所述测试方法包括以下步骤:a.PCI测试卡给出测试信号和时钟信号;b.PCI测试卡给测试信号加门延迟,每次增加一个门延迟,直到测试信号无效为止;c.PCI测试卡记录信号无效时的测试信号所经的门延迟的个数。
进一步的,利用测试信号无效时的测试信号所经的门延迟的个数乘以每个门延迟的时间可以算得信号的建立时间容限;计算测试信号无效时间点距下一个时钟信号的上升沿之间的时间段,所得值即为信号的最小建立时间。
本发明的再一目的在于提供一种PCI系统的测试方法,解决现有技术无法直接测量PCI信号的保持时间的问题。
为实现上述目的,本发明提供一种PCI系统的测试方法,所述PCI系统通过PCI测试卡测试,该PCI测试卡与所述PCI系统通过PCI插槽连接,所述测试方法包括以下步骤:a.PCI测试卡给出测试信号和时钟信号;b.PCI测试卡给PCI时钟信号加门延迟,每次增加一个门延迟,直到测试信号无效为止;c.PCI测试卡记录测试信号无效时的时钟信号所经的门延迟的个数。
进一步的,利用测试信号无效时的时钟信号所经的门延迟的个数乘以每个门延迟的时间可以算得信号的保持时间容限;计算测试信号无效时间点距当前测试信号的下降沿之间的时间段,所得值即为信号的最小保持时间。
本发明通过对信号进行门延时以测得信号的建立时间和保持时间的容限以及最小建立时间和最小保持时间。本发明不需要专门的技术人员操作,而且测量精确度较高,结果无需复杂的解读计算,能够从仪器上读出,因而具有较高的测试效率。此外,根据本发明的测试卡结构简单,具有较佳的可靠性,设备价格也比较便宜。
以下结合附图与实施例对本发明作进一步的说明。
附图说明
图1为本发明的一个实施例的结构示意图。
图2为本发明的一个实施例的延时门阵列的结构示意图。
图3为建立时间容限的测试原理示意图。
图4为保持时间容限的测试原理示意图。
具体实施方式
有关本发明的详细说明及技术内容,现就结合附图说明如下:首先参阅图1,图1是本发明的一个实施例的结构示意图。本实施例中的PCI测试卡,信号发生器和控制电路由一片FPGA构成,采用具有固定门延迟时间的可编程逻辑器件CPLD来作为延时门阵列对信号进行不同门延迟数的延时后输出,显示单元是一片LED。该PCI测试卡在使用时插在计算机系统的PCI插槽内。用户可以通过计算机系统中的应用程序来控制FPGA来产生测试所需的时钟信号和测试信号,在这里FPGA相当一个PCI设备,FPGA的另一个功能是触发CPLD的门延时功能,以及控制指令CPLD对信号的延时。显示单元显示当前的信号所经的门延迟的个数,也可以将门延迟的个数换算成延迟时间而直接显示延迟时间。
如图2所示本实施例中所采用的CPLD具有多路输出,每一路设有相应数目的门延迟,如第一路具有一个门延迟,第二路具有两个门延迟,直至第N路具有N个门延迟。CPLD的输入端具有一个受FPGA的控制的选择开关,可以选择输入经某一路或几路输出。
在测试中,测试人员可通过应用程序来启动门延时功能,PC系统通过PCI总线经过CPLD告知FPGA开始进行门延时测试。FPGA一方面告知CPLD开始启用门延时,另一方面开始不停地向PC系统发送数据。应用程序会先对被测信号延迟一个门,之后一个一个逐次增加。LED会显示当前门延时的个数。当被测信号的时间容限小于PCI协议的要求时,系统会自动当机,PCI总线停止工作。LED一直显示当机时门延迟的个数。
本实施例在FPGA中用硬件描述语言编程满足PCI协议,所以设计的PCI卡可以直接插在PCI插槽中,信号由FPGA发出,经过CPLD实现门延迟,当测试信号延迟或者时钟信号延迟的情况下出现了测试信号由有效变为无效的情况,操作系统当机,就测出了对应的建立时间容限和保持时间容限。
以下根据测试原理示意图对本发明提供的测试方法进行介绍、分析:首先请参阅图3,图3是建立时间容限的测试原理示意图。在测试建立时间容限的过程中,固定时钟信号,让FPGA产生的测试信号经过CPLD的门实现延迟,当在CPLD中的门延迟达到一定的数目,测试信号针对时钟上升沿由有效变为无效,如图3中分别示出测试信号testsignal经过1个门延迟在时钟信号clk上升沿有效,2个门延迟在时钟信号clk上升沿仍有效,直到经过n个门延迟在时钟信号clk的上升沿无效情况的出现,此时的测试信号就是无效信号。那么,无效信号的上升沿直到时钟信号clk的上升沿的范围就是信号的最小建立时间,而测试信号从未经过门延迟的原始信号到出现无效信号的时间就是CPLD中门的延迟时间,也就是建立时间容限。也就是说建立时间容限等于测试信号无效时的测试信号所经的门延迟的个数乘以每个门延迟的时间。这样,只要知道无效的测试信号所经过的门延迟的个数,就测出了信号的建立时间容限,也就相应地测出了最小建立时间。
请参阅图4,图4是保持时间容限的测试原理示意图。在测量保持时间容限时,固定测试信号,让时钟信号经过CPLD的门实现延迟,当在CPLD中的门延迟达到一定的数目,在某个时钟上升沿的测试信号由有效变为无效。图4中分别示出时钟信号经过1个门延迟,在时钟信号clk的上升沿测试信号有效,时钟信号经过2个门延迟在时钟信号clk的上升沿测试信号仍有效,直到时钟信号经过n个门延迟在时钟信号clk的上升沿测得测试信号无效,此时,利用测试信号无效时的时钟信号所经的门延迟的个数乘以每个门延迟的时间可以算得信号的保持时间容限。计算测试信号无效时间点距该测试信号的下降沿之间的时间段,所得值即为信号的最小保持时间。
以上所介绍的,仅仅是本发明的较佳实施例而已,不能以此来限定本发明实施的范围。本技术领域内的一般技术人员根据本发明所作的等同的变化,例如将以上实施例中的各个步骤进行组合,或加入本发明提及的元器件以外的元器件,对测试流程作等同变化或显而易知的推导,以及本领域内技术人员熟知的改进,都应仍属于本发明专利涵盖的范围。
Claims (8)
1、一种与计算机系统的PCI插槽相配合的PCI测试卡,其特征在于它包括:信号发生器、延时门阵列、控制电路和显示单元,其中信号发生器产生测试所需的信号,延时门阵列包括复数个门延迟,其中单个门延迟对信号滞后一延迟时间,显示单元显示当前的信号所经的门延迟的个数,控制电路控制信号的产生以及所经门延迟的个数。
2、如权利要求1所述的PCI测试卡,其特征在于所述的信号发生器产生的测试所需的信号包括时钟信号和测试信号。
3、如权利要求1所述的PCI测试卡,其特征在于控制电路可由用户通过加装应用程序的计算机系统进行控制。
4、如权利要求1所述的PCI测试卡,其特征在于所述的显示单元能够将门延迟的个数乘以每个门延迟的延迟时间而直接显示延迟时间。
5、如权利要求1或2所述的PCI测试卡,其特征在于所述的信号发生器和控制电路由可编程逻辑器件构成。
6、如权利要求5所述的PCI测试卡,其特征在于所述的可编程逻辑器件是FPGA。
7、如权利要求1所述的PCI测试卡,其特征在于所述的延时门阵列由CPLD构成。
8、如权利要求1或4所述的PCI测试卡,其特征在于所述的显示单元是LED。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200410025337A CN100583052C (zh) | 2004-06-22 | 2004-06-22 | Pci测试卡 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN200410025337A CN100583052C (zh) | 2004-06-22 | 2004-06-22 | Pci测试卡 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1713155A CN1713155A (zh) | 2005-12-28 |
CN100583052C true CN100583052C (zh) | 2010-01-20 |
Family
ID=35718783
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN200410025337A Expired - Fee Related CN100583052C (zh) | 2004-06-22 | 2004-06-22 | Pci测试卡 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN100583052C (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101634962B (zh) * | 2008-07-21 | 2011-11-09 | 鸿富锦精密工业(深圳)有限公司 | Pci 接口测试卡 |
CN102439465B (zh) * | 2011-08-19 | 2013-11-06 | 华为技术有限公司 | 一种信号时序的测试方法及装置 |
-
2004
- 2004-06-22 CN CN200410025337A patent/CN100583052C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1713155A (zh) | 2005-12-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5389357B2 (ja) | 位相シフトした周期波形を使用する時間測定 | |
KR100392569B1 (ko) | 반도체 칩의 논리 기능 검증용 에뮬레이터 장치 및 방법 | |
US11200149B2 (en) | Waveform based reconstruction for emulation | |
US11386250B2 (en) | Detecting timing violations in emulation using field programmable gate array (FPGA) reprogramming | |
CN116580757B (zh) | 一种虚拟ate测试方法及系统 | |
CN102928772A (zh) | 时序测试系统及其测试方法 | |
CN112257358B (zh) | 一种动态功耗精确分析方法及装置 | |
US4534030A (en) | Self-clocked signature analyzer | |
KR19990037034A (ko) | 테스터 시스템내의 신호 측정 장치 | |
CN115684896A (zh) | 芯片可测性设计测试方法、测试平台及其生成方法及装置 | |
CN103532550A (zh) | 一种基于虚拟仪器的电流频率转换器测试方法 | |
CN114692533A (zh) | 芯片eda仿真中检查时钟的方法及装置 | |
US8144828B2 (en) | Counter/timer functionality in data acquisition systems | |
CN100583052C (zh) | Pci测试卡 | |
CN115656791B (zh) | 芯片可测性设计的测试方法及测试平台 | |
CN100397356C (zh) | Pci测试卡及其测试方法 | |
CN115684894B (zh) | 芯片可测性设计的测试方法及测试平台 | |
CN115470125B (zh) | 基于日志文件的调试方法、设备以及存储介质 | |
US9100112B1 (en) | Latency built-in self-test | |
CN113946937B (zh) | 同步方法及仿真器 | |
CN102571041B (zh) | 检测电路延时和时序的方法及采用该方法校准延时的方法 | |
US9946624B1 (en) | Systems and methods to capture data signals from a dynamic circuit | |
CN107872358B (zh) | 一种针对hdlc协议的自动化仿真测试方法 | |
CN1318965C (zh) | 测试式样产生方法与其装置 | |
CN110837449B (zh) | 一种基于UVM的onewire通信专用验证平台与方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100120 Termination date: 20110622 |