CN100541498C - 用处理灵敏度模型识别布局中制造问题区域的方法和装置 - Google Patents
用处理灵敏度模型识别布局中制造问题区域的方法和装置 Download PDFInfo
- Publication number
- CN100541498C CN100541498C CNB2006100015924A CN200610001592A CN100541498C CN 100541498 C CN100541498 C CN 100541498C CN B2006100015924 A CNB2006100015924 A CN B2006100015924A CN 200610001592 A CN200610001592 A CN 200610001592A CN 100541498 C CN100541498 C CN 100541498C
- Authority
- CN
- China
- Prior art keywords
- mask layout
- modeling
- sensitivity model
- objectives
- mark
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F1/00—Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
- G03F1/36—Masks having proximity correction features; Preparation thereof, e.g. optical proximity correction [OPC] design processes
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/70—Microphotolithographic exposure; Apparatus therefor
- G03F7/70425—Imaging strategies, e.g. for increasing throughput or resolution, printing product fields larger than the image field or compensating lithography- or non-lithography errors, e.g. proximity correction, mix-and-match, stitching or double patterning
- G03F7/70433—Layout for increasing efficiency or for compensating imaging errors, e.g. layout of exposure fields for reducing focus errors; Use of mask features for increasing efficiency or for compensating imaging errors
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
- G03F7/70—Microphotolithographic exposure; Apparatus therefor
- G03F7/70483—Information management; Active and passive control; Testing; Wafer monitoring, e.g. pattern monitoring
- G03F7/70491—Information management, e.g. software; Active and passive control, e.g. details of controlling exposure processes or exposure tool monitoring processes
- G03F7/705—Modelling or simulating from physical phenomena up to complete wafer processes or whole workflow in wafer productions
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/398—Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2119/00—Details relating to the type or aim of the analysis or the optimisation
- G06F2119/18—Manufacturability analysis or optimisation for manufacturability
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P90/00—Enabling technologies with a potential contribution to greenhouse gas [GHG] emissions mitigation
- Y02P90/02—Total factory control, e.g. smart factories, flexible manufacturing systems [FMS] or integrated manufacturing systems [IMS]
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Geometry (AREA)
- Evolutionary Computation (AREA)
- Preparing Plates And Mask In Photomechanical Process (AREA)
- Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
- Electron Beam Exposure (AREA)
Abstract
本发明的一个实施例提高了一种识别掩模布局中很可能引发制造问题的区域的系统。在操作中,该系统创建一个模拟标称(例如最优)工艺条件下半导体生产工艺的对准目标工艺模型。该系统还创建一个或多个偏离目标工艺模型,其模拟在一个或多个任意(例如非最优)工艺条件下的半导体生产工艺。随后,系统利用对准目标工艺模型及偏离目标工艺模型来计算处理灵敏度模型。可用一个多维(例如2D)函数来表示工艺模型(对准目标、偏离目标、或处理灵敏度)。该系统随后利用处理灵敏度模型来识别掩模布局中的问题区域。问题区域的识别允许其能够被校正,从而提高掩模布局的可制造性。而且用处理灵敏度模型来识别问题区域减少了识别问题区域所需的计算时间。
Description
技术领域
本发明涉及集成电路的制造。更具体地,本发明涉及用处理灵敏度模型来识别布局中制造问题区域的方法和装置。
背景技术
近年来通过在半导体制造技术方面的相应提高,实现了半导体集成度的急速发展。
半导体制造技术通常包括多种工艺,这些工艺涉及复杂的物理和化学相互作用。因为几乎不可能完全控制这些复杂的物理和化学相互作用,这些工艺通常会有能够导致集成电路的实际特性与预期特性不同的工艺偏差。如果这种差异过大,就会导致制造问题,而制造问题会降低产量和/或降低集成电路的性能。
因此为在经济上可行,半导体制造工艺必须相对于工艺偏差来说是鲁棒的(robust),也就是说,它必须能够接受足够大范围的工艺偏差。(本说明书是在术语“焦深”的上下文中对本发明进行描述的,术语“焦深”一般涉及光刻技术中的工艺偏差。但对本领域技术人员来说显而易见的是,易于应用本发明以包含其它制造工艺偏差,如剂量偏差、抗蚀剂厚度偏差、蚀刻偏差、及掺杂偏差。)
具体地说,焦深的改善将直接导致节约成本。这是因为通过减少在设备的检查、检修、及维护上所耗费的时间,改善焦深能够提高产量。此外,在制造期间遇到的实际工艺条件可能因多种原因而不同。例如,可能因化学机械抛光工艺步骤中的缺陷而产生晶片上的外形偏差。因此,对于在出现这些工艺偏差的条件下制造的芯片来说,改善焦深能够提高产量。
遗憾的是,改善焦深可能极具挑战性,在深亚微米(deep submicron)尺寸上尤其如此。为提高集成电路的可制造性(manufacturability),设计者通常使用设计规则表,这些设计规则表指定在设计中能够使用何种尺寸及形状的特征。遗憾的是,在深亚微米尺寸上,设计规则表可能过大而不实用。此外,设计规则表可能限制过多,而这会使设计者不能取得最佳的器件性能。
因此,需要一种方法和装置,其可识别掩模布局中的制造问题区域,从而可对其进行校正,从而提高掩模布局的可制造性。
发明内容
本发明的一个实施例提供了一种系统,该系统可识别掩模布局中可能引发制造问题的区域。在操作中,所述系统创建一个对准目标工艺模型,其模拟标称(例如最优)工艺条件下的一种半导体生产工艺。所述系统还创建一个或多个偏离目标工艺模型,偏离目标工艺模型模拟在一个或多个任意(例如非最优)工艺条件下的半导体生产工艺。其后,系统计算用上述对准目标工艺模型及偏离目标工艺模型计算处理灵敏度模型。请注意,工艺模型(对准目标模型、偏离目标模型、或处理灵敏度模型)能够以多维(例如2D)函数来表示。所述系统随后用处理灵敏度模型识别掩模布局中的问题区域。具体地说,系统可通过用一个表示掩模布局的多维函数卷积处理灵敏度模型,来计算问题指标。此后,系统可通过将此问题指标的值与阈值加以比较,来识别问题区域。请注意,问题区域的识别可使问题区域能够被校正,从而提高掩模布局的可制造性。此外,利用处理灵敏度模型来识别问题区域,可减少识别问题区域所需要的计算时间。具体地说,所述处理灵敏度模型能够一次完成多个工艺条件的测试。此外,上述处理灵敏度模型能够为最终用户直接识别问题区域。因此,最终用户无需进行复杂计算以定性或定量地确定一个特征或一组特征相关的工艺错误的数量。
在该实施例的一个变化方案中,所述系统通过将一个解析模型拟合成标称(例如最优)工艺条件下的半导体生产工艺的工艺数据,来创建所述对准目标工艺模型。
在该实施例的一个变化方案中,所述系统通过将一个解析模型拟合成任意(例如非最优)工艺条件下半导体生产工艺的工艺数据,来创建所述一个或多个偏离目标工艺模型。
在该实施例的一个变化方案中,所述系统是在掩模布局上完成光学邻近校正(optical proximity correction,OPC)处理之前被执行的。在该实施例的另一变化方案中,系统是在掩模布局上完成了OPC处理之后进行操作的。
在该实施例的一个变化方案中,所述半导体生产工艺可包括:光刻,蚀刻,化学机械抛光(CMP),沟槽填充,或刻线(reticle)制造。
在该实施例的一个变化方案中,所述系统是在对掩模布局应用OPC处理之前、且在应用其它分辨率增强技术之后进行操作的。在该实施例的另一变化方案中,系统在对掩模布局应用一种或多种分辨率增强技术(包括OPC)之后进行操作。请注意,分辨率增强技术可包括(但不限于)交替相移掩模、辅助特征、双偶极照射、无铬相光刻(chromeless phase lithography,CPL),或其它照射技术。
附图说明
图1根据本发明的一个实施例示出了集成电路设计和制造中的各个步骤。
图2是一个流程图,其根据本发明的一个实施例示出了利用处理灵敏度模型来识别问题区域的过程。
图3A是一个2D函数的标绘图,该2D函数表示根据本发明一个实施例的一种对准目标(on-target)工艺模型。
图3B是一个2D函数的标绘图,该2D函数表示根据本发明一个实施例的一种偏离目标(off-target)工艺模型。
图3C是一个2D函数的标绘图,该2D函数表示根据本发明一个实施例的一种处理灵敏度模型。
图4A根据本发明的一个实施例示出了一个问题指标的1D标绘图。
图4B根据本发明的一个实施例示出了一个掩模布局中的区域,在该掩模布局中,问题指标高于或低于问题阈值。
图5根据本发明的一个实施例说明了如何利用处理灵敏度模型来识别掩模布局中一个很可能引起制造问题的区域。
具体实施方式
集成电路的设计和制造
图1根据本发明的一个实施例示出了集成电路的设计和制造中的各个步骤。该工艺开始于一个产品概念(步骤100)。其后,用一个集成电路来实现该产品概念,该集成电路是用电子设计自动化(EDA)软件来设计的(步骤110)。一旦电路设计完成,随即进行原型制造(taped-out)(步骤140)。在原型制造之后,所述工艺执行制造(步骤150)、封装和组装(步骤160)。所述工艺最后以芯片的制造作为结束(步骤170)。
EDA软件设计步骤110又包括多个子步骤,即系统设计(步骤112)、逻辑设计和功能验证(步骤114)、测试的合成及设计(步骤116)、设计规划(步骤118)、网表验证(netlist verification)(步骤120)、物理实现(步骤122)、分析摘录(步骤124)、物理验证(步骤126)、分辨率增强(步骤128),以及掩模数据准备(步骤130)。
工艺偏差
半导体制造技术通常包括涉及复杂的物理和化学相互作用的多种工艺。由于几乎不可能完全控制这些复杂的物理和化学相互作用,因此这些工艺通常会导致集成电路的实际特性不同于预期特性的工艺偏差。若这种差别过大,就会导致集成电路产量下降和/或性能下降等制造问题。
工艺偏差可由多种原因产生。例如在光刻过程中,心轴的转速变化可能导致抗蚀层的厚度产生变化,而这种变化会导致反射率变化,反射率的变化又会导致图案的图像产生不希望有的变化。类似地,烤盘——其被用于将溶剂排出晶片之外,并在光刻胶上形成图案——可能具有热点或冷点,这会导致关键尺寸(CD)产生变化。同样,在旋涂过程中固定晶片的卡盘可能含有会在晶片表面产生“隆起”的微粒,这种隆起能够在光刻时导致散焦。请注意,除了其它原因之外,散焦也会因为卡盘不水平、或透镜有像差、或晶片不完全平而产生。
将工艺偏差分为两类,即随机工艺偏差和系统工艺偏差,是有益的。请注意术语“焦深”通常是作为一个通用术语(catch all term)使用的,用于描述随机工艺偏差和系统工艺偏差的大小。随机工艺偏差是指那些目前未使用解析模型来建模或模拟(model)的工艺偏差。另一方面,系统工艺偏差是指那些通常要用解析模型来建模或模拟的工艺偏差。例如,轴速偏差通常被分类为随机工艺偏差,而晶片表面形态偏差则通常是作为系统工艺偏差分类的。例如,图像倒角(patterncorner rounding)则以一种系统方式进行了补偿。请注意,研究人员一直试图通过建立模拟随机工艺偏差的新解析模型,来将随机工艺偏差转换成系统工艺偏差。
制造问题
为了在经济上可行,半导体制造工艺相对于工艺偏差必须是鲁棒的(robust),也就是说,它必须能够接受足够大范围的工艺偏差。请注意,提高工艺的鲁棒性可直接导致节约成本。例如通过改善焦深来提高工艺的鲁棒性可直接导致节约成本。这是因为改善焦深减少了在设备的检查、检修、及维护上所耗费的时间,从而增大了所加工的晶片数量。此外,改善焦深能够增加产量。由于这些原因,改善焦深能够显著提高利润。
此外,改善焦深随着制造工艺转向更小尺寸而变得更加重要,因为固有焦深在此类工艺中更快地变小。具体地说,在超亚微米级(deepsubmicron)的尺寸上,即使是焦深的微小改善也能在制造成本方面节约数百万美元。
不幸的是,改善焦深可能是极具挑战性的,特别是在深亚微米级尺寸上。为提高集成电路的可制造性,设计者通常使用设计规则表,设计规则表指定何时及怎样提取电路特征。不幸的是在深亚微米级尺寸上,这些设计规则表可能变得极大且不实用。而且,设计规则表可能限制过多,从而不必要地妨碍设计者,使其不能实现最佳方案。
识别掩模布局中的制造问题区域
半导体制造中的一个圣杯(holy grail)就是,在掩模布局中的一点一举获得所有的工艺偏差信息。若得到了这个圣杯,就能够在图案制造之前识别并校正掩模布局中的问题区域,从而提高掩模布局的可制造性。例如,若设计者知道一个线条端很可能在制造时退后40nm,该设计者就能够利用这一信息在形成图案时调整其尺寸。
另外非常重要的是,应识别这些问题区域而不必耗费大量计算时间。请注意,可以通过模拟各种工艺条件,并通过比较所得图像,从而确定能够导致可制造性问题的区域,来识别问题区域。遗憾的是,此方案可能要求大量计算时间,因为它涉及运行多个复杂的仿真模型(例如OPC模型)。
作为替代方案,需要有一种方法,此方法能够迅速地在一个可使用的工艺窗口(process window)内告诉我们,某个结构是否是稳定的。也就是说,此结构可适当地印制,以使其功能符合设计容限。请注意,确定一个结构的稳定与否取决于层的类型。例如在一个金属层中,只要CD偏差不会引起电路短路或开路,那么即使是较大的CD偏差也可能是可接受的。反之在一个多晶硅层中,即使是非常小的CD变量都可能是不可接受的。
本发明的一个实施例提供了一种系统,用于在掩模布局中识别很可能引起制造问题的区域。具体地说,在本发明的一个实施例中,所述系统利用一个“处理灵敏度模型”(此模型可用一个参数化的多维函数和一组基本文件来表示)来查询图案并生成一个问题指标,该问题指标指示出在掩模布局的任一位置处,预计会出现的工艺偏差的数值。基于此工艺偏差的数值,设计者就能够确定,是否该工艺偏差可能在制造过程中引发问题,并采取适当的应对措施,例如移动或加宽该特征。
此外,在本发明的一个实施例中,系统利用算出的问题指标产生周线或轮廓(contour)。具体地说,该周线可通过将问题指标与一阈值加以比较来产生。请注意,产生周线可能是非常有用的,这是因为它可解释工艺偏差并直接识别问题区域。而且能够用一个标准的光强观测工具,如适当改型的Synopsys,Inc.推出的ICWorkbenchTM工具,来显示周线。
请注意,本发明的一个重要优点就是,本发明能够用一个单一的多维函数来捕获所有的处理灵敏度信息。请注意,为提高计算效率,通常是用一组多维函数的线性组合来表示一个多维函数,这组多维函数通常被称为基本函数。但从数学角度看,所述处理灵敏度模型仍可被视为一个单一的多维函数。而且,这种方式能够让系统直接识别问题区域。具体地说,系统可通过简单地利用另一个表示掩模布局的多维函数来卷积处理灵敏度模型,从而计算问题指标。系统随后可将问题指标与一阈值进行比较,从而识别制造问题区域,因此显著减少了识别制造问题区域所需的计算时间。
利用处理灵敏度模型识别问题区域
图2是一个流程图,其根据本发明的一个实施例示出了识别问题区域的过程。
此过程开始于创建一个对准目标工艺模型,该模型模拟一种在标称(例如最优)工艺条件下的半导体处理技术(步骤202)。请注意,上述半导体处理技术可包括光刻、蚀刻、化学机械抛光(CMP)、沟槽填充,和/或其它技术,以及前述技术的组合。
其后,系统创建一个或多个偏离目标工艺模型,偏离目标工艺模型模拟在一个或多个任意(例如非最优)工艺条件下的半导体处理技术(步骤204)。
在本发明的一个实施例中,一个对准目标(或偏离目标)工艺模型是由一个多维函数来表示的。在本发明的另一实施例中,对准目标(或偏离目标)工艺模型是用一个参数化的多维函数和一组基本文件来表示的。此外在本发明的一个实施例中,创建对准目标工艺模型包括,将一个解析模型拟合成标称(例如最优)工艺条件下半导体生产工艺的工艺数据。另一方面,创建一个或多个偏离目标工艺模型可包括,将一个解析模型拟合成任意(例如非最优)工艺条件下半导体生产工艺的工艺数据。请注意,在本发明的一个实施例中,可通过以解析方式扰动所述对准目标工艺模型,来创建所述一个或多个偏离目标工艺模型。
系统随后用上述对准目标工艺模型和一个或多个偏离目标工艺模型来计算一个处理灵敏度模型(步骤206)。
图3A根据本发明的一个实施例示出了一个2D函数的标绘图,该函数表示一个对准目标工艺模型。
图3B根据本发明的一个实施例示出了一个2D函数的标绘图,该函数表示一个偏离目标工艺模型。
图3C根据本发明的一个实施例示出了一个处理灵敏度模型的标绘图。
请注意,图3A和图3B所示2D函数在空间频率域中分别表示了对准目标和偏离目标工艺模型。而且在图3A、图3B和图3C中,X和Y轴表示空间频率分量(单位为:弧度/微米),而Z轴表示一特定空间频率分量的幅值。这些工艺模型也可用其它域如空域中的2D函数来表示。
在本发明的一个实施例中,所述系统通过从对准目标工艺模型中减去一个或多个偏离目标工艺模型中的每个偏离目标工艺模型,来计算处理灵敏度模型。请注意所述处理灵敏度模型模拟在散焦期间的图案特征。
具体地,考虑光刻情况。令Pt表示一个对准目标工艺模型,也就是说,用Pt模拟聚焦时的光刻工艺。而且,令Pd表示一个偏离目标工艺模型,即用Pd模拟散焦时的光刻工艺。现在即可按下式计算处理灵敏度模型Fp:
Fp=(Pt-Pd)/ΔPd
其中ΔPd是焦点漂移(以长度单位计)。
请注意在上例中,仅考虑了单独一个偏离目标工艺模型。但也可利用两个或更多个偏离目标工艺模型。一般而言,处理灵敏度模型Fp可用下式计算:
其中,P1,n是偏离目标工艺模型,其模拟任意(例如非最优)的工艺条件;Pt是对准目标工艺模型,其模拟标称(例如最优)的工艺条件;而ΔP1,n是在标称工艺条件与任意(1..n)工艺条件之间工艺条件中的相应变化值。
例如,令Pt模拟聚焦时的光刻工艺。此外,令Pdn模拟负向散焦时的光刻工艺,也就是说,此时透镜与晶片之间的距离小于对准目标距离。另外,令Pdp模拟正向散焦时的光刻工艺,也就是说,此时透镜与晶片之间的距离大于对准目标距离。现在可按下式计算处理灵敏度模型Fp:
其中ΔPdn和ΔPdp分别是正向和负向焦点漂移(以长度单位计)。
请注意,(Pt-Pdn)/ΔPdn和(Pt-Pdp)/ΔPdp分别模拟负向和正向散焦期间的损失的图案特征。在上例中,是通过使(Pt-Pdn)/ΔPdn和(Pt-Pdp)/ΔPdp相加,并除以2来计算处理灵敏度模型Fp,从而对该处理灵敏度模型进行归一化或规格化。(注意,在不进行归一化的情况下也可使用处理灵敏度模型。)
此后,所述系统利用处理灵敏度模型来识别掩模布局中的问题区域。具体地说,系统首先通过用一个表示掩模布局的多维(例如2D)函数卷积处理灵敏度模型,来计算问题指标(步骤208)。(请注意,对于卷积运算来说,处理灵敏度模型通常是用空域中的2D函数来表示的。)
接着,所述系统通过将所述问题指标的数值与一个阈值比较,从而识别掩模布局中的问题区域,来识别掩模布局中的问题区域(步骤210)。
请注意,通过使用适当的偏离目标工艺模型,上述处理能够轻易地识别出因各种与掩模有关的原因而产生的制造问题。这包括但不限于:2D效应(例如线端缩进(line-end pullback)),邻近问题,微动定尺寸(jog sizing),以及相移掩模。
图4A根据本发明的一个实施例示出了一个问题指标的1D标绘图。请注意,虽然问题指标通常是2D函数,但为简明起见,在图4A中将其表示为一个1D函数。图中X轴对应于掩模布局中一个直线方向上的位置,而Y轴对应于在该位置处的问题指标值。
问题指标400的值可与一个或多个阈值,例如阈值402、404、406和408进行比较,以识别问题区域,例如问题区域410、412和414。
此外,问题指标的值能够指示问题的类型和强度。具体地说,可选择阈值402和408,从而分别用它们来指示间距和多边形问题。例如,在明场条件下,系统可通过分别将问题指标400与阈值402和408进行比较,来识别间距问题区域410及多边形问题区域412。(除非另行说明,本说明书是针对明场刻线进行描述的。但对本领域技术人员显而易见的是,本发明易于应用到暗场条件下。例如在暗场条件下,问题区域的类型与明场条件相反,即问题区域410和412分别对应于多边形和间距问题。)
类似地可分别选择阈值404和406来指示潜在的间距和多边形问题区域。例如,系统可通过将问题指标400与阈值406加以比较,来识别潜在的多边形问题区域414。
图4B根据本发明的一个实施例示出了一个掩模布局中的区域,其中问题指标高于或低于问题阈值。(注意为简明起见,图中未示掩模布局。)
具体地说,在区域420、422、及424中,问题指标的值大于间距问题的阈值。这能够指示出在这些区域中的间距问题。另一方面,在区域426、428、及430中,问题指标的值小于多边形问题的阈值。这样就能够指示出在这些区域中的多边形问题。
图5根据本发明的一个实施例,表明如何能用一个处理灵敏度模型,来识别出掩模布局中一个可能引起制造问题的区域。(注意,图中实线表示校正掩模布局,而阴影区表示有效图案。)
一个掩模布局通常包括多个图案,如图案502和504,它们是被设计用来产生晶片(为简明未示于图中)上的预定图案的。遗憾的是,因为半导体生产工艺一般涉及复杂的物理和化学相互作用,有效(或实际)图案如有效图案506或508,通常与对应的预定图案有差异。若这种差异过大,便可导致制造问题,而制造问题会降低产量和/或加大集成电路的性能差异。
在本发明的一个实施例中,系统产生周线,如周线510或512,周线清楚地标识出掩模布局能够导致制造问题的区域(或范围)。
例如,有效图案506在线端514处具有最小缩进。其结果是,系统不在线端514的附近产生周线。另一方面,在线端516处的缩进量大得可能足以导致制造问题。因此,系统就产生周线510,该周线清楚地将线端516附近的一个区域标识为潜在的制造问题区域。
类似地,系统不针对边缘518产生周线,因为在边缘518处的收缩量是最小的。反之,有效图案508在边缘520处明显收缩。因而系统产生周线512,该周线清楚地将边缘520附近的一个区域标识为潜在的制造问题区域。
请注意,系统是通过将问题指标与问题阈值进行比较,来产生这些周线的。而且在本发明的一个实施例中,系统用标准光强观测工具来显示周线。
此外,所述系统能够在未校正、部分校正、或完全校正的掩模布局中识别问题区域。例如,系统能够在掩模布局上完成OPC处理之前,识别掩模布局中的问题区域。具体地说,在本发明的一个实施例中,系统可调整问题阈值,从而有效补偿对未校正图案的OPC处理。
另一方面,系统通常在特定的分辨率增强技术(RETs)已被应用于掩模布局之后进行操作。上述分辨率增强技术包括但不限于交替相移掩模、辅助特征、双偶极照射、或无铬相光刻(CPL)。
请注意,系统能够在执行OPC处理之前进行操作,因为OPC处理一般不显著改变掩模布局的空间频率分量或相位特性。另一方面,举例来说,辅助特征能够显著改变掩模布局的空间频率分量。因此,这些RET通常是在用所述系统来识别掩模布局中的问题区域之前执行的。
结论
上述数据结构和代码通常存储于某种计算机可读存储介质上,该计算机可读存储介质可以是任何能够存储计算机系统所用代码和/或数据的装置或介质。这包括但不限于磁和光存储装置,例如磁盘、磁带、CDs(紧致光碟)与DVDs(数字通用光碟或数字视盘),以及传输介质所承载的计算机指令信号(有或没有用以调制信号的载波)。例如,所述传输介质可包括通信网络,如因特网。
而且,以上对本发明实施例的描述仅供说明,这些描述并不是穷举性的,也无意将本发明限定为所描述的具体形式。因此,对本领域技术人员来说,许多修改和变化都将是显而易见的。另外,上述说明并不意限定本发明。本发明的范围是由所附的权利要求确定的。
Claims (11)
1.一种用于识别掩模布局中很可能引发制造问题的区域的方法,该方法包括:
创建一个对准目标工艺模型,其模拟标称工艺条件下的一种半导体生产工艺;
创建一个或多个偏离目标工艺模型,其模拟在一个或多个任意工艺条件下的所述半导体生产工艺;
利用所述对准目标工艺模型和所述一个或多个偏离目标工艺模型来计算一个处理灵敏度模型,其中该处理灵敏度模型可由一个多维函数来表示;及
利用所述处理灵敏度模型来识别所述掩模布局中的问题区域,其中识别该问题区域允许其被校正,从而提高所述掩模布局的可制造性;
其中利用所述处理灵敏度模型来识别所述问题区域,减少了识别该问题区域所需的计算时间;
其中识别所述掩模布局中的问题区域包括:
通过利用表示所述掩模布局的多维函数来卷积所述处理灵敏度模型,计算一个问题指标;及
将所述问题指标的值与一个阈值比较,以识别所述掩模布局中的问题区域。
2.根据权利要求1所述的方法,其中利用所述对准目标工艺模型和所述一个或多个偏离目标工艺模型来计算所述处理灵敏度模型包括:从所述对准目标工艺模型中减去所述一个或多个偏离目标工艺模型中的每个偏离目标工艺模型。
3.根据权利要求1所述的方法,其中创建所述对准目标工艺模型包括:将一个解析模型拟合成标称工艺条件下所述半导体生产工艺的工艺数据;
其中创建所述一个或多个偏离目标工艺模型包括:将一个解析模型拟合成任意工艺条件下的所述半导体生产工艺的工艺数据。
4.根据权利要求1所述的方法,其中所述方法是在所述掩模布局上进行一种光学邻近校正(OPC)处理之前执行的。
5.根据权利要求1所述的方法,其中所述半导体生产工艺包括:
光刻;
蚀刻;
化学机械抛光(CMP);
沟槽填充;或
刻线制造。
6.根据权利要求1所述的方法,其中所述方法是在对所述掩模布局上应用一种或多种分辨率增强技术之后执行的,其中所述分辨率增强技术包括:
交替相移掩模;
辅助特征;
双偶极照射;或
无铬相光刻(CPL)。
7.一种利用处理灵敏度模型来识别未校正、部分校正、或完全校正的掩模布局中的制造问题区域的方法,该方法包括:
创建一个对准目标工艺模型,其模拟标称工艺条件下的一种半导体生产工艺;
创建一个或多个偏离目标工艺模型,其模拟在一个或多个任意工艺条件下的所述半导体生产工艺;及
利用所述对准目标工艺模型和所述一个或多个偏离目标工艺模型来创建所述处理灵敏度模型;
通过利用表示所述掩模布局的第二多维函数来卷积表示所述处理灵敏度模型的第一多维函数,以计算一个问题指标;及
利用所述问题指标识别所述掩模布局中的制造问题区域;
其中所述第一多维函数捕获所有处理灵敏度信息,以减少识别所
8.根据权利要求7所述的方法,其中识别所述制造问题区域包括:将所述问题指标与一个或多个问题阈值进行比较。
9.根据权利要求7所述的方法,其中利用表示所述掩模布局的第二多维函数来卷积表示所述处理灵敏度模型的第一多维函数包括:
用一组基本函数来近似所述第一多维函数;及
利用所述第二多维函数来卷积该组基本函数。
10.一种用于提高未校正、部分校正、或完全校正的掩模布局的可制造性的方法,该方法包括:
创建一个对准目标工艺模型,其模拟标称工艺条件下的一种半导体生产工艺;
创建一个或多个偏离目标工艺模型,其模拟在一个或多个任意工艺条件下的所述半导体生产工艺;
利用所述对准目标工艺模型和所述一个或多个偏离目标工艺模型来创建一个处理灵敏度模型;及
利用所述处理灵敏度模型来识别所述掩模布局中的问题区域,该处理灵敏度模型可用一个第一多维函数来表示,该第一多维函数捕获所有的处理灵敏度信息;
其中识别该问题区域允许其被校正,从而提高所述掩模布局的可制造性;
其中识别所述掩模布局中的问题区域包括:
通过利用表示所述掩模布局的第二多维函数来卷积所述处理灵敏度模型,计算一个问题指标;及
将所述问题指标的值与一个阈值比较,以识别所述掩模布局中的问题区域。
11.根据权利要求10所述的方法,其中识别所述问题区域包括:
利用表示所述掩模布局的第二多维函数来卷积所述处理灵敏度模型;并
利用所述卷积的结果来识别所述问题区域。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US11/065,409 US7251807B2 (en) | 2005-02-24 | 2005-02-24 | Method and apparatus for identifying a manufacturing problem area in a layout using a process-sensitivity model |
US11/065,409 | 2005-02-24 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1825323A CN1825323A (zh) | 2006-08-30 |
CN100541498C true CN100541498C (zh) | 2009-09-16 |
Family
ID=35999476
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006100012292A Active CN1828613B (zh) | 2005-02-24 | 2006-01-10 | 确定掩模布局中改善的辅助特征配置的方法和装置 |
CNB2006100015924A Active CN100541498C (zh) | 2005-02-24 | 2006-01-24 | 用处理灵敏度模型识别布局中制造问题区域的方法和装置 |
Family Applications Before (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006100012292A Active CN1828613B (zh) | 2005-02-24 | 2006-01-10 | 确定掩模布局中改善的辅助特征配置的方法和装置 |
Country Status (9)
Country | Link |
---|---|
US (4) | US7251807B2 (zh) |
EP (1) | EP1696269B1 (zh) |
JP (1) | JP4925408B2 (zh) |
KR (1) | KR101190399B1 (zh) |
CN (2) | CN1828613B (zh) |
AT (1) | ATE442610T1 (zh) |
DE (1) | DE602006009001D1 (zh) |
SG (1) | SG125169A1 (zh) |
TW (2) | TWI450115B (zh) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7251807B2 (en) * | 2005-02-24 | 2007-07-31 | Synopsys, Inc. | Method and apparatus for identifying a manufacturing problem area in a layout using a process-sensitivity model |
US7475382B2 (en) * | 2005-02-24 | 2009-01-06 | Synopsys, Inc. | Method and apparatus for determining an improved assist feature configuration in a mask layout |
US7496880B2 (en) * | 2005-03-17 | 2009-02-24 | Synopsys, Inc. | Method and apparatus for assessing the quality of a process model |
US7315999B2 (en) * | 2005-03-17 | 2008-01-01 | Synopsys, Inc. | Method and apparatus for identifying assist feature placement problems |
US7458059B2 (en) * | 2005-10-31 | 2008-11-25 | Synopsys, Inc. | Model of sensitivity of a simulated layout to a change in original layout, and use of model in proximity correction |
US7840287B2 (en) * | 2006-04-13 | 2010-11-23 | Fisher-Rosemount Systems, Inc. | Robust process model identification in model based control techniques |
US7743357B2 (en) * | 2006-05-31 | 2010-06-22 | Synopsys, Inc. | Method and apparatus for determining a process model that models the impact of CAR/PEB on the resist profile |
US7454739B2 (en) | 2006-05-31 | 2008-11-18 | Synopsys, Inc. | Method and apparatus for determining an accurate photolithography process model |
EP1862857B1 (en) * | 2006-05-31 | 2012-08-08 | Synopsys, Inc. | Method and apparatus for determining a process model for integrated circuit fabrication |
CN101681388A (zh) * | 2007-07-06 | 2010-03-24 | 萨格昂泰克以色列有限公司 | 用于修改包含固定和自由布图实体的电路布图的布图修正引擎 |
TW200929412A (en) * | 2007-12-18 | 2009-07-01 | Airoha Tech Corp | Model modification method for a semiconductor device |
US8120767B2 (en) * | 2008-03-13 | 2012-02-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mask making decision for manufacturing (DFM) on mask quality control |
JP2009282319A (ja) * | 2008-05-22 | 2009-12-03 | Toshiba Corp | パターン検証方法、パターン検証システム、パターン検証プログラム、マスク製造方法、および半導体装置の製造方法 |
CN102057329B (zh) * | 2008-06-03 | 2013-08-21 | Asml荷兰有限公司 | 基于模型的过程模拟的方法 |
US8117568B2 (en) * | 2008-09-25 | 2012-02-14 | International Business Machines Corporation | Apparatus, method and computer program product for fast simulation of manufacturing effects during integrated circuit design |
JP4762288B2 (ja) * | 2008-09-26 | 2011-08-31 | 株式会社東芝 | パターン形成不良領域算出方法 |
US8181128B2 (en) * | 2008-10-13 | 2012-05-15 | Synopsys, Inc. | Method and apparatus for determining a photolithography process model which models the influence of topography variations |
US7954071B2 (en) * | 2008-10-31 | 2011-05-31 | Synopsys, Inc. | Assist feature placement based on a focus-sensitive cost-covariance field |
NL2003719A (en) * | 2008-11-10 | 2010-05-11 | Brion Tech Inc | Delta tcc for fast sensitivity model computation. |
US8136054B2 (en) * | 2009-01-29 | 2012-03-13 | Synopsys, Inc. | Compact abbe's kernel generation using principal component analysis |
US8010913B2 (en) * | 2009-04-14 | 2011-08-30 | Synopsys, Inc. | Model-based assist feature placement using inverse imaging approach |
US9448706B2 (en) * | 2009-07-29 | 2016-09-20 | Synopsys, Inc. | Loop removal in electronic design automation |
US8694930B2 (en) * | 2011-08-11 | 2014-04-08 | Infineon Technologies Ag | Method and apparatus for providing a layout defining a structure to be patterned onto a substrate |
US8510699B1 (en) | 2012-03-09 | 2013-08-13 | International Business Machines Corporation | Performance driven layout optimization using morphing of a basis set of representative layouts |
US10365557B2 (en) * | 2013-02-24 | 2019-07-30 | Synopsys, Inc. | Compact OPC model generation using virtual data |
TWI621957B (zh) * | 2013-03-14 | 2018-04-21 | 新納普系統股份有限公司 | 使用點擊最佳化的次解析度輔助特徵實現方式 |
CN103405164B (zh) * | 2013-07-23 | 2015-08-12 | 山东科技大学 | 烤箱与烤盘配合布局的方法 |
CN105992975B (zh) * | 2014-02-11 | 2018-06-01 | Asml荷兰有限公司 | 用于计算任意图案的随机变化的模型 |
EP2952964A1 (en) * | 2014-06-03 | 2015-12-09 | Aselta Nanographics | Method for determining the parameters of an ic manufacturing process by a differential procedure |
WO2016008711A1 (en) | 2014-07-14 | 2016-01-21 | Asml Netherlands B.V. | Optimization of assist features and source |
US10331039B2 (en) | 2014-10-02 | 2019-06-25 | Asml Netherlands B.V. | Rule-based deployment of assist features |
KR102353145B1 (ko) * | 2015-04-10 | 2022-01-18 | 에이에스엠엘 네델란즈 비.브이. | 검사와 계측을 위한 방법 및 장치 |
US10394116B2 (en) | 2017-09-06 | 2019-08-27 | International Business Machines Corporation | Semiconductor fabrication design rule loophole checking for design for manufacturability optimization |
US10621295B2 (en) | 2018-04-10 | 2020-04-14 | International Business Machines Corporation | Incorporation of process variation contours in design rule and risk estimation aspects of design for manufacturability to increase fabrication yield |
CN109596638B (zh) * | 2018-10-26 | 2022-05-06 | 中国科学院光电研究院 | 有图形晶圆及掩模版的缺陷检测方法及装置 |
CN112904662B (zh) * | 2021-05-07 | 2021-07-23 | 南京晶驱集成电路有限公司 | 辅助图形的添加方法、装置及测试版图 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6474547A (en) | 1987-09-14 | 1989-03-20 | Motorola Inc | Manufacture of semiconductor for compensating strain between pattern on semiconductor body and mask for obtaining pattern |
JPH04216548A (ja) * | 1990-12-18 | 1992-08-06 | Mitsubishi Electric Corp | フォトマスク |
JP3223718B2 (ja) * | 1994-09-07 | 2001-10-29 | 松下電器産業株式会社 | マスクデータの作成方法 |
US5774177A (en) * | 1996-09-11 | 1998-06-30 | Milliken Research Corporation | Textile fabric inspection system |
US5965309A (en) * | 1997-08-28 | 1999-10-12 | International Business Machines Corporation | Focus or exposure dose parameter control system using tone reversing patterns |
US6183919B1 (en) * | 1999-06-11 | 2001-02-06 | International Business Machines Corporation | Darkfield imaging for enhancing optical detection of edges and minimum features |
US6539521B1 (en) * | 2000-09-29 | 2003-03-25 | Numerical Technologies, Inc. | Dissection of corners in a fabrication layout for correcting proximity effects |
US6453457B1 (en) * | 2000-09-29 | 2002-09-17 | Numerical Technologies, Inc. | Selection of evaluation point locations based on proximity effects model amplitudes for correcting proximity effects in a fabrication layout |
JP4216592B2 (ja) * | 2000-11-30 | 2009-01-28 | シノプシス ゲーエムベーハー | 集積回路の特性を測定するプロセスと装置 |
US6873720B2 (en) * | 2001-03-20 | 2005-03-29 | Synopsys, Inc. | System and method of providing mask defect printability analysis |
JP4748343B2 (ja) * | 2001-04-26 | 2011-08-17 | 大日本印刷株式会社 | ウエーハ転写検証方法 |
TW520544B (en) * | 2001-06-15 | 2003-02-11 | United Microelectronics Corp | Method and apparatus for measuring bridge caused by mask layout correction |
DE10143723B4 (de) | 2001-08-31 | 2006-09-28 | Infineon Technologies Ag | Verfahren zur Optimierung eines Layouts für eine Maske zur Verwendung bei der Halbleiterherstellung |
US6673638B1 (en) * | 2001-11-14 | 2004-01-06 | Kla-Tencor Corporation | Method and apparatus for the production of process sensitive lithographic features |
US20030121021A1 (en) * | 2001-12-26 | 2003-06-26 | Numerical Technologies, Inc. | System and method for determining manufacturing error enhancement factor |
US6904587B2 (en) * | 2002-12-20 | 2005-06-07 | Synopsys, Inc. | Incremental lithography mask layout design and verification |
US6964032B2 (en) * | 2003-02-28 | 2005-11-08 | International Business Machines Corporation | Pitch-based subresolution assist feature design |
US6934930B2 (en) * | 2003-07-08 | 2005-08-23 | Texas Instruments Incorporated | Generating an optical model for lens aberrations |
JP4684584B2 (ja) | 2003-07-23 | 2011-05-18 | キヤノン株式会社 | マスク及びその製造方法、並びに、露光方法 |
JP2005099765A (ja) * | 2003-08-28 | 2005-04-14 | Toshiba Corp | プロセス近接効果の予測モデルの作成方法、工程の管理方法、半導体装置の製造方法、フォトマスクの製造方法およびプログラム |
US6978438B1 (en) * | 2003-10-01 | 2005-12-20 | Advanced Micro Devices, Inc. | Optical proximity correction (OPC) technique using generalized figure of merit for photolithograhic processing |
US7451068B2 (en) * | 2003-10-10 | 2008-11-11 | Synopsys, Inc. | Method and apparatus for generating an OPC segmentation based on modeled intensity gradients |
US7251807B2 (en) * | 2005-02-24 | 2007-07-31 | Synopsys, Inc. | Method and apparatus for identifying a manufacturing problem area in a layout using a process-sensitivity model |
US7475382B2 (en) * | 2005-02-24 | 2009-01-06 | Synopsys, Inc. | Method and apparatus for determining an improved assist feature configuration in a mask layout |
US7315999B2 (en) * | 2005-03-17 | 2008-01-01 | Synopsys, Inc. | Method and apparatus for identifying assist feature placement problems |
-
2005
- 2005-02-24 US US11/065,409 patent/US7251807B2/en active Active
- 2005-03-17 US US11/083,656 patent/US7243332B2/en not_active Expired - Fee Related
- 2005-05-06 US US11/124,328 patent/US7320119B2/en active Active
- 2005-12-27 SG SG200508409A patent/SG125169A1/en unknown
- 2005-12-28 TW TW098143909A patent/TWI450115B/zh active
- 2005-12-28 TW TW094147031A patent/TWI325547B/zh active
-
2006
- 2006-01-10 CN CN2006100012292A patent/CN1828613B/zh active Active
- 2006-01-11 JP JP2006004222A patent/JP4925408B2/ja active Active
- 2006-01-20 DE DE602006009001T patent/DE602006009001D1/de active Active
- 2006-01-20 EP EP06250313A patent/EP1696269B1/en active Active
- 2006-01-20 AT AT06250313T patent/ATE442610T1/de not_active IP Right Cessation
- 2006-01-24 CN CNB2006100015924A patent/CN100541498C/zh active Active
- 2006-02-20 KR KR1020060016042A patent/KR101190399B1/ko active IP Right Grant
-
2007
- 2007-05-08 US US11/801,350 patent/US7784018B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20060190914A1 (en) | 2006-08-24 |
ATE442610T1 (de) | 2009-09-15 |
US7243332B2 (en) | 2007-07-10 |
US7320119B2 (en) | 2008-01-15 |
TW201017460A (en) | 2010-05-01 |
KR20060094470A (ko) | 2006-08-29 |
CN1828613B (zh) | 2011-05-18 |
US20060190913A1 (en) | 2006-08-24 |
TWI450115B (zh) | 2014-08-21 |
US7784018B2 (en) | 2010-08-24 |
US20070250804A1 (en) | 2007-10-25 |
TWI325547B (en) | 2010-06-01 |
CN1828613A (zh) | 2006-09-06 |
SG125169A1 (en) | 2006-09-29 |
EP1696269A3 (en) | 2008-01-23 |
EP1696269A2 (en) | 2006-08-30 |
EP1696269B1 (en) | 2009-09-09 |
US20060190912A1 (en) | 2006-08-24 |
CN1825323A (zh) | 2006-08-30 |
JP4925408B2 (ja) | 2012-04-25 |
JP2006235600A (ja) | 2006-09-07 |
KR101190399B1 (ko) | 2012-10-12 |
US7251807B2 (en) | 2007-07-31 |
DE602006009001D1 (de) | 2009-10-22 |
TW200639668A (en) | 2006-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100541498C (zh) | 用处理灵敏度模型识别布局中制造问题区域的方法和装置 | |
US7509624B2 (en) | Method and apparatus for modifying a layout to improve manufacturing robustness | |
US6578190B2 (en) | Process window based optical proximity correction of lithographic images | |
US7334212B2 (en) | Method for interlayer and yield based optical proximity correction | |
US20080022244A1 (en) | Semiconductor integrated circuit pattern verification method, photomask manufacturing method, semiconductor integrated circuit device manufacturing method, and program for implementing semiconductor integrated circuit pattern verification method | |
US20080004852A1 (en) | Creating method of simulation model, manufacturing method of photo mask, manufacturing method of semiconductor device, and recording medium | |
KR100470375B1 (ko) | 노광 마스크의 패턴 보정 방법, 패턴 형성 공정을포함하는 반도체 장치의 제조 방법 및 컴퓨터 판독 가능기록 매체 | |
US8103979B2 (en) | System for generating and optimizing mask assist features based on hybrid (model and rules) methodology | |
US20090132992A1 (en) | Statistical optical proximity correction | |
JP2005024903A (ja) | パターン補正方法、パターン補正システム、マスク製造方法、半導体装置製造方法、パターン補正プログラム、及び設計パターン | |
US7207029B2 (en) | Calculating etch proximity-correction using image-precision techniques | |
JP2008020734A (ja) | 半導体装置の設計パターン作成方法、プログラム、及び半導体装置の製造方法 | |
US8146022B2 (en) | Mask pattern data generation method, mask manufacturing method, semiconductor device manufacturing method, and pattern data generation program | |
US10008422B2 (en) | Method for assessing the usability of an exposed and developed semiconductor wafer | |
US20060075380A1 (en) | Calculating etch proximity-correction using object-precision techniques | |
JP4313856B2 (ja) | 半導体装置の製造方法 | |
JP2006038896A (ja) | マスクパターン作製方法 | |
US9570364B2 (en) | Method of detecting focus shift in lithography process, method of analyzing error of transferred pattern using the same and method of manufacturing semiconductor device using the methods | |
KR20070094190A (ko) | 광 근접 효과 보정 방법 | |
Belova et al. | Simple method for restricting OPC model minimum spacing and width for a no-failure imaging solution | |
Koo et al. | OPC modeling using AFM CD measurement |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |