CN100504750C - 闪存控制器 - Google Patents

闪存控制器 Download PDF

Info

Publication number
CN100504750C
CN100504750C CNB2007100736551A CN200710073655A CN100504750C CN 100504750 C CN100504750 C CN 100504750C CN B2007100736551 A CNB2007100736551 A CN B2007100736551A CN 200710073655 A CN200710073655 A CN 200710073655A CN 100504750 C CN100504750 C CN 100504750C
Authority
CN
China
Prior art keywords
flash
instruction
flash memory
data
chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CNB2007100736551A
Other languages
English (en)
Other versions
CN101046725A (zh
Inventor
黄河
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Zhiyu Technology Co ltd
Original Assignee
Memoright Shenzhen Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Memoright Shenzhen Co Ltd filed Critical Memoright Shenzhen Co Ltd
Priority to CNB2007100736551A priority Critical patent/CN100504750C/zh
Priority to TW96136199A priority patent/TW200915082A/zh
Publication of CN101046725A publication Critical patent/CN101046725A/zh
Application granted granted Critical
Publication of CN100504750C publication Critical patent/CN100504750C/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

本发明公开了一种闪存控制器,包括:指令解析器、传输控制器、多个片内闪存控制单元;指令解析器进行指令解析和指令分配,指令解析器通过片内控制总线与传输控制器、多个片内闪存控制单元分别独立交互控制信息;各片内闪存控制单元分别通过各自独立的控制信号传输通道与各组闪存芯片相连,完成控制信号的交互;传输控制器通过片内数据总线与各组闪存芯片进行数据交互。采用本发明的闪存控制器制作的闪存存储器能够大大提高读写速率,有效的解决现有闪存设备存在的读写操作过程中的瓶颈问题。

Description

闪存控制器
技术领域
本发明涉及一种闪存控制器,具体的来讲,本发明涉及一种下挂多闪存芯片的多通道并行闪存控制器,同时,本发明还涉及一种闪存阵列的控制芯片。
背景技术
目前,随着半导体介质存储装置的广泛使用,出现了各种各样的存储设备以及多种存储介质。其中,应用范围最广泛的便携存储设备莫过于U盘,它所使用的存储介质主要是Flash(闪存芯片)中的Nand Flash(与非型闪存),这种与非型闪存在读写以及擦除等操作过程中,都需要占用一定的时间。随着各种软件的不断发展,用户对需要存储的数据量要求越来越大,闪存存储装置的容量也随之增加,闪存在操作过程中需要等待的时间也随着操作数据量得增大变得越来越久,导致用户越来越不能够忍受。
这种以便携为目的的闪存存储装置一般使用USB接口(通用串行总线接口),通用的USB2.0协议能够支持的读写速度为480Mbps,除去总线协议开销,实际可用读写速度可达到48MBps。而目前普遍使用的单通道U盘在读操作过程中速率一般10MBps,写操作速率一般只有8MBps,即使是经过改进的双通道传输高速U盘,读操作速率不会超过20MBps,写操作速率不会超过15MBps。显而易见,U盘的读写操作速率跟USB2.0协议所允许的操作速率有很大的差值,因此理论上速度还是可以在进一步提高的。造成这种现象的主要原因是闪存在读写以及擦除等操作,都需要占用一定的时间。当用户在进行数据读写过程中,这些占用的时间跟用户需要操作数据块的大小成正比,数据块越大,闪存操作时间越久,闪存芯片操作就成了限制整体速率的瓶颈。
此外,中国专利“多通道闪存传输控制器、芯片及存储设备”(公开号CN 1790308A)中提出了多通道的控制思想,但其没有实现多通道真正的并行工作。即各通道的控制信号线是复用的,这样一旦有一个闪存芯片没有完成操作任务,所有其他组就不可以开始新的操作。现有技术中还缺少一种多通道独立工作的闪存控制器。
发明内容
为了解决现有闪存芯片在读写等操作过程中出现的瓶颈问题,本发明提出了一种闪存控制器,有效地提高了存储器的读写速度。
本发明提出的闪存控制器,包括:指令解析器、传输控制器、多个片内闪存控制单元;指令解析器进行指令解析和指令分配;指令解析器将数据控制指令解析成片内数据总线控制信号发送到传输控制器,传输控制器对指令解析器进行信号反馈;指令解析器将控制指令解析成多组指令队列,并将各组指令队列相应分配给各闪存控制单元,各闪存控制单元对指令解析器进行信号反馈;各片内闪存控制单元分别通过各自独立的控制信号传输通道与各组闪存芯片相连,完成控制信号的交互;传输控制器通过片内数据总线与各组闪存芯片进行数据交互。
优选的,所述片内闪存控制单元与各组闪存芯片的控制信号交互过程具体为:闪存控制单元根据接收到的指令队列产生闪存芯片操作信号,控制对应的目标闪存芯片。
优选的,所述多个片内闪存控制单元中的每一个都下挂多个闪存芯片,且所述控制信号传输通道为指令地址复用总线,通过地址与指令的复用来决定闪存控制单元对目标闪存芯片进行的操作以及操作的地址。
优选的,所述传输控制器与各组闪存芯片的数据信息交互过程具体为:传输控制器根据指令解析器发来的控制信号以及闪存存储设备中的接口控制器内的先进先出存储单元和闪存芯片的状态,并通过串并/并串转换控制片外数据总线和片内数据总线数据的交互。
优选的,所述片内闪存控制单元的个数不超过下列值:包含所述闪存控制器的存储设备的接口速率除以10MBps后的取整值。
优选的,对于USB2.0接口的存储设备,所述片内闪存控制单元的个数不超过4个。
优选的,所述的闪存控制器通过ASIC、CPLD或者FPGA实现。
本发明的闪存控制器由于采用了多通道独立工作的实现方案,对于利用本发明闪存控制器实现的高速闪存存储器,其接口带宽一般由闪存芯片的带宽和接口协议两个方面决定,当接口协议的带宽足够大的时候,存储器接口带宽一般为闪存芯片列数乘以10MBps;随着闪存阵列个数的增加,存储器带宽的瓶颈会逐渐集中在存储器的接口协议上,受到接口协议带宽的限制。在目前常用的USB2.0接口存储器中,其接口协议带宽为60MBps,而在读写操作中,考虑到操作的协议开销,可以达到的有效带宽为48MBps,因此,选择闪存阵列的大小为4行4列,经过测试存储设备的读操作速率达到35MBps以上,写操作达到25MBps以上,成倍的提高了现有闪存存储器的读写速率,有效的解决了上述现有闪存设备存在的读写操作过程中的瓶颈问题。
附图说明
图1为现有闪存存储器装置基本结构示意图;
图2为本发明闪存控制器与一般设备的闪存控制器对闪存控制的对比原理图;
图3为本发明优选实施例的闪存控制器结构框图。
具体实施方式
如图1所示为的闪存存储设备的基本结构图,闪存存储器与主机之间的接口,例如可以采用USB接口2.0协议。接口控制器连接闪存控制器与接口,同时进行主机接口与本地芯片闪存控制器之间的信号交互和数据传输。闪存阵列控制器一般可以固化在一个芯片中,这个芯片的主要作用是根据闪存芯片阵列反馈信号,将主机命令进行解析,产生指令信号队列,控制需要操作的目的闪存芯片。还包括存储用户数据以及控制器操作的目的端闪存芯片阵列,不同的设计包含不同的闪存个数。
本发明提出的闪存控制器,该控制器能够控制多个闪存芯片组成的闪存阵列,通过多组独立的信号线和数据线,实现每组独立操作以及数据并行传输,达到大容量闪存装置的高速率读写的目的。控制器主要包括:指令解析器,传输控制器以及若干个闪存控制单元。指令解析器是进行指令解析以及指令分配的中枢,是闪存阵列控制器的主控模块;指令解析器根据片内闪存控制单元组反馈的闪存芯片状态信号将指令解析成多组指令队列,其中,指令队列包括的主要内容有要操作目的闪存的行片选信息、操作内容、要操作的片内地址以及操作数量,通过控制总线把指令队列分配给闪存控制单元组;同时,解析器还会产生对传输控制器的控制信号,来控制数据总线的传输,对传输控制器的控制信号也是通过片内控制总线来进行传输的;此外,解析器还会根据传输控制器以及闪存控制单元组反馈的错误信息,中断信息以及操作失败等信号,产生中断请求传输给接口控制器。当闪存控制单元组收到指令解析器发来的指令队列时,分别按照指令产生闪存芯片操作信号,控制对应的目标闪存芯片,把闪存记录的信息读进来,传到片内数据总线,再由传输控制器传到片外数据总线;或者读取片内数据总线上的数据通过多组独立的闪存芯片数据线把数据写入目标闪存。传输控制器的主要作用就是根据指令解析器发来的指令以及接口控制器内FIFO和闪存芯片的状态,控制数据总线的数据传输,把多组闪存芯片数据线传过来的数据作并串转换,把多组信号转成总线信号,然后再把总线上的数据传输给接口控制器;或者把接口控制器传来的数据传到片内的数据总线,然后作串并转换,把总线数据分成多组独立并行的闪存芯片数据。
图2所示为本发明闪存控制器与一般闪存存储设备的闪存控制器的对比,一般的闪存存储设备的闪存个数为1个或者2个,闪存控制器对它们的控制通过一组信号线,数据的传输通过一组数据线;本发明控制的闪存个数理论上没有上限,可以包括2,4,8,16…,图2示例是一个4行4列的闪存阵列,它们跟控制器之间通过4组相互独立的控制信号线以及4组数据线进行信息的交互。在这里,各组信号线之间是相互独立的,不是被复用并行的关系,每一列闪存芯片复用一组信号线,一次操作过程中,每列最多只能有一个闪存芯片参与操作,每组信号线中都有两位的行片选信号,决定本列这次操作参与的闪存芯片。数据线是各自独立的4组8位线,因此,在控制器芯片里得到的数据总线的速率就会是四组闪存芯片数据线速率的和,这样,总线速率相对一般的U盘来说,大约是它们的4倍。在这里,数据线的组数取决于阵列的列个数,原理上讲列个数越多,控制芯片内的数据总线速率越高,接口传输有效速率也随之越高;但是,实际上不是这样的,当列个数多于4时,这种阵列式闪存在数据传输中的瓶颈,就会转移到接口上,受接口时序限制,会有一个速率的上限,即USB2.0接口协议有效数据速率。一般而言下挂的闪存芯片列数不超过:存储设备接口速率除以10MBps后的取整值。
为了方便更好的理解本发明,通过下挂4×4阵列式闪存芯片的实施例并结合附图3进行详细介绍。
阵列式闪存控制器结构示意图如图3所示,图中5就是包含了控制器的芯片,芯片可以是嵌入式CPLD或者现场可编程门阵列FPGA也可以是专门的ASIC。6为闪存阵列控制器芯片跟上层接口控制器之间进行指令交互的信号流(即片外控制总线),当接口控制器读取了主机指令之后,会把指令传输给图中7所示的指令解析器。交互信号6主要包括操作类型、操作的长度以及操作的地址,同时,还包括指令解析器反馈给接口控制器的中断请求。指令解析器收到主机指令之后,会把它解析成指令队列组17,这里组的个数取决于闪存的列数以及传输控制器,再经过图中8所标示的片内控制信号总线,将数据总线控制信号9传给传输控制器12,同时将闪存控制单元组控制信号队列18传给相对应的闪存控制单元组19(即图中C1、C2、C3、C4),其中,控制信号总线还包括了传输控制器以及闪存控制单元反馈给指令解析器的错误信息,中断信息以及操作失败等信号,然后指令解析器根据这些信号反馈产生中断请求发给接口控制器。在这里,传输控制器的主要作用是控制总线数据流的传输,把闪存芯片数据线传过来的4组数据信号15通过片内数据总线14转成总线数据13,然后再把总线数据传输给片外数据总线11;或者把接口控制器传来的片外总线数据11到片内数据总线14,然后根据闪存芯片控制信号把总线数据分成多组独立并行的闪存芯片数据15;同时,传输控制器需要通过状态信号线10与接口控制器进行信号交互,通过信号线的状态判断接口控制器内的FIFO状态是否满足要求,来决定是否进行数据的交互操作以及产生对FIFO的操作信号。闪存控制单元组19的最主要作用是控制片外底层的闪存阵列16,同时把闪存芯片在操作过程中产生的错误中断反馈给指令解析器。闪存控制单元组19根据收到的信号队列向各自需要控制的目标闪存发出指令,如果是读操作,被操作闪存芯片就会通过各自独立的数据线将数据并行传输到片内数据总线,然后,根据传输控制器发出的控制信号,将数据总线的数据传给接口控制器;如果是写操作,传输控制器会根据收到的指令将数据从接口控制器传到片内数据总线,然后,被操作闪存芯片就会根据指令分别从控制器片内数据总线上读取数据,通过各自独立的数据线将读取的数据写入闪存芯片。图中20所示为闪存阵列控制器跟闪存阵列之间的控制信号组,每一组的控制信号包括对闪存芯片的片选,操作类型,操作长度以及芯片反馈的错误中断等。15所示为闪存阵列跟阵列控制器片内数据总线之间的数据信号组,是并行独立的4组8位数据线,数据总线上得到的数据速率是这4组数据线速率的和,因此可以有效提高总线的数据传输速率。
上例中以4列4行的闪存阵列为例,对本发明作了说明性的描述。此外,本发明的闪存阵列可以被扩展为n列m行,其中n可以为2,4,8…,m可以为1,2,4…,之类的多种闪存阵列组合,这些类似的变化都是在本发明主导思想之下,这些对于技术人员来说都是显然的。此外,本发明提出的闪存控制器可以通过ASIC、CPLD或者FPGA等来实现。因此,文中描述的本发明可以有多种变化,这些变化都不能认为是脱离本发明的主题思想和使用范围,对于以上这些对技术人员来说是显然的改变,都包含在本发明的范围内。

Claims (7)

1.一种闪存控制器,其特征在于,所述闪存控制器包括:指令解析器、传输控制器、多个片内闪存控制单元;指令解析器进行指令解析和指令分配;指令解析器将数据控制指令解析成片内数据总线控制信号发送到传输控制器,传输控制器对指令解析器进行信号反馈;指令解析器将控制指令解析成多组指令队列,并将各组指令队列相应分配给各闪存控制单元,各闪存控制单元对指令解析器进行信号反馈;各片内闪存控制单元分别通过各自独立的控制信号传输通道与各组闪存芯片相连,完成控制信号的交互;传输控制器通过片内数据总线与各组闪存芯片进行数据交互。
2.根据权利要求1所述的闪存控制器,其特征在于,所述片内闪存控制单元与各组闪存芯片的控制信号交互过程具体为:闪存控制单元根据接收到的指令队列产生闪存芯片操作信号,控制对应的目标闪存芯片。
3.根据权利要求1所述的闪存控制器,其特征在于,所述多个片内闪存控制单元中的每一个都下挂多个闪存芯片,且所述控制信号传输通道为指令地址复用总线,通过地址与指令的复用来决定闪存控制单元对目标闪存芯片进行的操作以及操作的地址。
4.根据权利要求1所述的闪存控制器,其特征在于,所述传输控制器与各组闪存芯片的数据信息交互过程具体为:传输控制器根据指令解析器发来的控制信号以及闪存存储设备中的接口控制器内的先进先出存储单元和闪存芯片的状态,并通过串并/并串转换控制片外数据总线和片内数据总线数据的交互。
5.根据权利要求1所述的闪存控制器,其特征在于,所述片内闪存控制单元的个数不超过下列值:包含所述闪存控制器的存储设备的接口速率除以10MBps后的取整值。
6.根据权利要求5所述的闪存控制器,其特征在于,对于USB2.0接口的存储设备,所述片内闪存控制单元的个数不超过4个。
7.根据权利要求1—6任一项所述的闪存控制器,其特征在于,所述的闪存控制器通过ASIC、CPLD或者FPGA实现。
CNB2007100736551A 2007-03-23 2007-03-23 闪存控制器 Active CN100504750C (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CNB2007100736551A CN100504750C (zh) 2007-03-23 2007-03-23 闪存控制器
TW96136199A TW200915082A (en) 2007-03-23 2007-09-28 Flash memory controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2007100736551A CN100504750C (zh) 2007-03-23 2007-03-23 闪存控制器

Publications (2)

Publication Number Publication Date
CN101046725A CN101046725A (zh) 2007-10-03
CN100504750C true CN100504750C (zh) 2009-06-24

Family

ID=38771376

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2007100736551A Active CN100504750C (zh) 2007-03-23 2007-03-23 闪存控制器

Country Status (2)

Country Link
CN (1) CN100504750C (zh)
TW (1) TW200915082A (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101740102B (zh) * 2008-11-11 2014-03-26 西安奇维测控科技有限公司 一种多通道闪存芯片阵列结构及其写入和读出方法
US20100318720A1 (en) * 2009-06-16 2010-12-16 Saranyan Rajagopalan Multi-Bank Non-Volatile Memory System with Satellite File System
CN101901116A (zh) * 2010-07-26 2010-12-01 邓昕岳 一种将小容量nand flash芯片扩展成大容量模块的方法
CN102117243A (zh) * 2010-12-29 2011-07-06 杭州晟元芯片技术有限公司 一种在Flash存储器中高效的使用软件断点调试的方法
CN102591823A (zh) * 2011-01-17 2012-07-18 上海华虹集成电路有限责任公司 一种具有指令队列功能的Nandflash控制器
TWI454911B (zh) * 2011-10-12 2014-10-01 Phison Electronics Corp 資料寫入方法、記憶體控制器與記憶體儲存裝置
CN102799391B (zh) * 2012-06-14 2015-05-27 记忆科技(深圳)有限公司 一种闪存控制器及其控制方法、闪存存储设备
CN102768647B (zh) * 2012-06-14 2015-11-25 记忆科技(深圳)有限公司 一种闪存控制器及其控制方法、闪存存储设备
CN105320472A (zh) * 2015-12-04 2016-02-10 上海斐讯数据通信技术有限公司 一种大容量NOR Flash存储芯片及其扩展方法
CN105912307B (zh) * 2016-04-27 2018-09-07 浪潮(北京)电子信息产业有限公司 一种Flash控制器数据处理方法及装置
CN109977070A (zh) * 2017-12-27 2019-07-05 北京兆易创新科技股份有限公司 一种芯片控制方法和装置
CN114090480B (zh) * 2022-01-17 2022-04-22 英韧科技(南京)有限公司 主控内嵌式指令和数据记录装置

Also Published As

Publication number Publication date
CN101046725A (zh) 2007-10-03
TWI349857B (zh) 2011-10-01
TW200915082A (en) 2009-04-01

Similar Documents

Publication Publication Date Title
CN100504750C (zh) 闪存控制器
TWI421680B (zh) Parallel flash memory controller
US8018790B2 (en) Serial memory interface
EP1929482B1 (en) Portable data storage using slc and mlc flash memory
CN100397380C (zh) 多通道闪存传输控制器、芯片及存储设备
CN101740102B (zh) 一种多通道闪存芯片阵列结构及其写入和读出方法
US20080162071A1 (en) Communication of a diagnostic signal and a functional signal by an integrated circuit
CN102122652A (zh) 封装体
CN105868134A (zh) 高性能多口ddr控制器及其实现方法
CN105549916A (zh) PCIe固态硬盘控制器、基于PCIe的存储系统及其数据读写方法
CN105094687B (zh) 固态硬盘控制电路及固态硬盘装置与固态硬盘存取系统
CN105320462A (zh) 固态硬盘存取数据的方法
CN103117962A (zh) 一种星载共享存储交换装置
CN100397374C (zh) 存储器带宽控制装置
US10388330B1 (en) Using out-of-band signaling to communicate with daisy chained nonvolatile memories
CN2911791Y (zh) 多通道闪存传输控制器、芯片及存储设备
CN102130099A (zh) 封装体
US7523250B2 (en) Semiconductor memory system and semiconductor memory chip
CN116204465A (zh) 一种多通道ddr和pcie数据交换模块设计
WO2008038647A1 (fr) Système raid et procédé de transfert de données dans ce système
KR20010091900A (ko) 비동기 및 동기 프로토콜을 갖는 멀티-포트로된 메모리
TWI446182B (zh) 主機和機件間經過管路之資料轉移方法及裝置
CN101290564B (zh) 数据传输方法、系统及cpu接口控制器
CN103226529A (zh) 基于Nandflash的双端口存储器电路
US20090313393A1 (en) Method of increasing efficiency of end point memory in usb devices

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
ASS Succession or assignment of patent right

Owner name: MEMORIGHT MEMORITECH (WUHAN) CO., LTD.

Free format text: FORMER OWNER: MEMORIGHT MEMORITECH (SHENZHEN) CO., LTD.

Effective date: 20101110

C41 Transfer of patent application or patent right or utility model
COR Change of bibliographic data

Free format text: CORRECT: ADDRESS; FROM: 518057 3/F, BUILDING W2A, SOUTH ZONE, NEW AND HIGH TECHNOLOGY INDUSTRIAL PARK, NANSHAN DISTRICT, SHENZHEN CITY, GUANGDONG PROVINCE TO: 430074 ROOM 301-303, RESEARCH AND DEVELOPMENT BUILDING, BUILDING C3, PHASE 3, GUANGGU SOFTWARE PARK, NO.1, GUANSHAN ROAD 1, WUHAN CITY, HUBEI PROVINCE

TR01 Transfer of patent right

Effective date of registration: 20101110

Address after: 430074 Hubei city of Wuhan province Kuanshan Road, Optics Valley software park three building C3 room 301-303 building

Patentee after: MEMORIGHT (WUHAN)CO.,LTD.

Address before: 518057, W2A building, South District, Nanshan District hi tech Industrial Park, Guangdong, Shenzhen

Patentee before: Memoright Memoritech (Wuhan) Co.,Ltd.

DD01 Delivery of document by public notice

Addressee: MEMORIGHT (WUHAN)CO.,LTD.

Document name: Notification to Pay the Fees

DD01 Delivery of document by public notice

Addressee: MEMORIGHT (WUHAN)CO.,LTD.

Document name: Notification of Termination of Patent Right

DD01 Delivery of document by public notice

Addressee: MEMORIGHT (WUHAN)CO.,LTD.

Document name: Notification of Decision on Request for Restoration of Right

C56 Change in the name or address of the patentee
CP03 Change of name, title or address

Address after: 430074 Hubei city of Wuhan province East Lake New Technology Development Zone Road No. two high Guan Nan Industrial Park Building No. two West 3 floor

Patentee after: MEMORIGHT (WUHAN) Co.,Ltd.

Address before: 430074 Hubei city of Wuhan province Kuanshan Road, Optics Valley software park three building C3 room 301-303 building

Patentee before: MEMORIGHT (WUHAN)CO.,LTD.

DD01 Delivery of document by public notice

Addressee: Zhang Yue

Document name: Notification of Passing Examination on Formalities

CP03 Change of name, title or address

Address after: 430070 Wuhan, Hubei Wuhan East Lake New Technology Development Zone, high-tech two Road No. 1 South Guan Industrial Park 2 factory 2-3 floor West.

Patentee after: EXASCEND TECHNOLOGY (WUHAN) CO.,LTD.

Address before: 430074 west 3 floor, two Guan Nan Industrial Park, two new road, Wuhan, Hubei, East Lake.

Patentee before: MEMORIGHT (WUHAN) Co.,Ltd.

CP03 Change of name, title or address
PE01 Entry into force of the registration of the contract for pledge of patent right

Denomination of invention: flash memory controller

Effective date of registration: 20220120

Granted publication date: 20090624

Pledgee: Wuhan area branch of Hubei pilot free trade zone of Bank of China Ltd.

Pledgor: EXASCEND TECHNOLOGY (WUHAN) CO.,LTD.

Registration number: Y2022420000020

PE01 Entry into force of the registration of the contract for pledge of patent right
CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 430000 west of 2-3 / F, No.2 factory building, Guannan Industrial Park, No.1 Gaoxin 2nd Road, Wuhan Donghu New Technology Development Zone, Wuhan City, Hubei Province

Patentee after: Zhiyu Technology Co.,Ltd.

Address before: 430070 Wuhan, Hubei Wuhan East Lake New Technology Development Zone, high-tech two Road No. 1 South Guan Industrial Park 2 factory 2-3 floor West.

Patentee before: EXASCEND TECHNOLOGY (WUHAN) CO.,LTD.