CN100421092C - 通过一ide总线控制另一装置的方法与相关装置 - Google Patents

通过一ide总线控制另一装置的方法与相关装置 Download PDF

Info

Publication number
CN100421092C
CN100421092C CNB2004100074463A CN200410007446A CN100421092C CN 100421092 C CN100421092 C CN 100421092C CN B2004100074463 A CNB2004100074463 A CN B2004100074463A CN 200410007446 A CN200410007446 A CN 200410007446A CN 100421092 C CN100421092 C CN 100421092C
Authority
CN
China
Prior art keywords
bridge
data memory
memory device
circuit
reality
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2004100074463A
Other languages
English (en)
Other versions
CN1573718A (zh
Inventor
吴元丁
蔡淑芳
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
MediaTek Inc
Original Assignee
MediaTek Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by MediaTek Inc filed Critical MediaTek Inc
Publication of CN1573718A publication Critical patent/CN1573718A/zh
Application granted granted Critical
Publication of CN100421092C publication Critical patent/CN100421092C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4027Coupling between buses using bus bridges

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)
  • Information Transfer Systems (AREA)

Abstract

一种用于一IDE装置并通过一IDE总线控制一第二装置的方法与相关装置。该IDE装置包含有一固件、一微处理器、以及多个工作文件缓存器。该IDE装置可藉由储存一值于该IDE装置的一工作文件缓存器,并发出一中断要求至该第二装置,以读取该第二装置的特定缓存器。该第二装置的一实作电路收到该中断要求后会备妥该IDE装置所要读取的内容,并清除该中断要求。该IDE装置可藉由储存一写入要求以及欲写入特定缓存器的数据于该工作文件缓存器中,并发出一中断要求至该第二装置。该实作电路收到该中断要求后会将该数据写入该特定缓存器,并清除该中断要求。

Description

通过一IDE总线控制另一装置的方法与相关装置
技术领域
本发明涉及一种通过一IDE总线控制另一装置的方法与相关装置,特别是涉及一种用于一IDE装置并通过一IDE总线控制另一装置的方法与相关装置,以降低一第二装置与该IDE装置沟通的成本与复杂度。
背景技术
现今许多电子装置的组件是采用模块化的设计,使制造者与消费者都能受惠。消费者拥有选择多样化组件的弹性,并可依据自己的需求而增加额外的硬件。而制造者则享有组件专业分工的优点,可降低特定组件的成本或提升其效能。一个非常普遍的例子,就是使用者拥有选择附加装置的能力,例如可在一原先的计算机主机上增加一台光驱等等。
对于非模块化的系统而言,要使系统功能可正常运作的一项基本要求,就是要在主机系统与不同的组件间建立有效的通讯协议。因此,目前已发展出许多产业标准的通讯协议并已在使用当中,像是不同版本的通用序列总线(Universal Serial Bus,USB)规格、IDE(Integra ted Device Electronics)规格、或小型计算机系统接口(Small Computer System Interface,SCSI)规格等等。只要主机系统与组件之间使用相同的协议,则组件便能与主机正常通讯而发挥正常功能。
然而,很明显地,当使用者欲在系统上增加一不同于系统通讯协议的装置时,就会发生通讯上的问题。例如,连接一外接式的IDE装置到该系统的一通用序列总线(USB)便会产生问题。在此情况下,在该系统与该装置间常会使用一种媒介装置,或是一种桥接器,以允许该系统与该装置间进行通讯。
图1为已知具有主机-桥接器-装置的系统10的功能方块图。系统10包含有一主机15、一桥接器20、以及一装置25。一第一总线接口30连接主机15与桥接器20,以允许主机15与桥接器20彼此间以一第一通讯协议进行通讯。一第二总线接口35连接桥接器20与装置25,以允许桥接器20与装置25彼此间以一第二通讯协议进行通讯。系统10所使用的该第二通讯协议为一种IDE协议。
桥接器20包含有一电路50,用以控制桥接器20的运作。电路50包含有一微处理器60、一存储器65、以及一微处理器接口55。桥接器20还包含有多个缓存器75,用以控制桥接器20的功能。所述缓存器75可被包含于存储器65中,或依设计时的考虑而包含于桥接器20的其它部分。装置25包含有一微处理器90;一固件95;以及相对应的多个工作文件缓存器(TaskFile register)85,用以自桥接器20传送数据或控制指令(或传送数据或控制指令至桥接器20)。其中工作文件缓存器85的操作方式如IDE规格所定义,在此不予赘述。
存储器65可为易失性存储器或非易失性存储器,用以储存微处理器60所执行来控制桥接器20的程序代码70。桥接器20藉由自装置25中的工作文件缓存器85读取数据和控制指令,或是写入数据和控制指令至装置25的工作文件缓存器85,以通过IDE总线35存取装置25。微处理器60会藉由自桥接器20中的缓存器75读取数据和控制指令,或者写入数据和控制指令至桥接器20中的缓存器75,以控制桥接器20存取装置25。
虽然上述的电路50可控制桥接器20的运作,但也付出了使桥接器20的成本与复杂性提升的代价。
发明内容
因此,本发明的目的是提供一种用于一主机-桥接器-数据储存装置的系统,使该数据储存装置通过一IDE总线控制该桥接器,以降低该系统的成本与复杂性。
在本发明的一较佳实施例中,揭示了一种允许该数据储存装置通过该IDE总线以控制诸如一桥接器等其它装置的方法与相关装置。由于一IDE数据储存装置中已包含有控制其它装置的必要电路,因此便可减少其它装置当中的必要电路。只要改变包含在该IDE数据储存装置当中的固件,便能实现通过该IDE总线控制其它装置的目的。
本发明揭示了一种IDE数据储存装置,可通过一IDE总线控制其它装置。该IDE总线的一第一端可连接到该IDE数据储存装置、一第二端可连接到一第二装置,诸如一桥接器、一计算机主机、或其它装置等等。该IDE总线允许该IDE数据储存装置与该第二装置彼此间以IDE协议进行通讯。该IDE数据储存装置包含有一固件,具有可控制该第二装置的程序代码;一微处理器,用以执行该程序代码;以及多个工作文件缓存器,用以传送数据和控制指令。该第二装置包含有多个缓存器以及一实作电路,用以执行从该IDE数据储存装置所接收到的请求。在本发明的一较佳实施例中该实作电路为固线式,但亦可以其它的技术实施,例如通过一固件或软件来执行。
在本发明中,该IDE数据储存装置可藉由储存一用以指定该存取要求的值于预先设定的一个或多个工作文件缓存器,并发出一中断讯号至该第二装置,以读取该第二装置中的特定的缓存器。该第二装置中的该实作电路在收到该中断要求后,接着会将该特定缓存器的内容备妥,以供该IDE数据储存装置读取,并清除该中断讯号。同理,该IDE数据储存装置可藉由将该存取要求与即将写入的数据,储存至一个或多个预先设定的工作文件缓存器中,并发出一中断讯号,以写入该第二装置的特定缓存器。当该第二装置收到该中断讯号时,该第二装置的该实作电路会将该数据写入至该存取要求所指定的该第二装置的特定缓存器中,并清除该中断讯号。
本发明的一优点在于,该IDE数据储存装置可通过一IDE总线控制该第二装置,减少该第二装置当中的控制电路,如微处理器与存储器。降低了当该第二装置使用IDE通讯协议与该IDE数据储存装置通讯时的成本与复杂性。
附图说明
图1为已知一具有主机-桥接器-装置的系统的功能方块图。
图2为本发明的一具有主机-桥接器-装置的系统的功能方块图。
图3为本发明的装置读取一桥接器中的缓存器的流程图。
图4为本发明的装置写入一桥接器中的缓存器的流程图。
附图符号说明
15       主机      65  存储器
20、120  桥接器    70  程序代码
25、125  装置      75  缓存器
30       总线接口      80       实作电路
35       IDE总线接口   85       工作文件缓存器
50       电路          95、195  固件
55       微处理器接    60、90   微处理器
10、100  具有主机-桥接器-装置的系统
具体实施方式
在本发明的应用中,IDE一词的定义涵盖所有以IDE技术为基础的协议,包含先进技术附件(Advanced Technology Attachment,ATA)协议、先进技术附件分组接口(Advanced Technology Attachment Packet Interface,ATAPI)协议、以及序列先进技术附件(Serial ATA)协议等等。另外,在本发明的应用中,IDE数据储存装置一词泛指所有需以一IDE通讯方式连接于一第二装置以正常运作的装置,例如包含硬盘机与光驱等各型数据储存装置。
图2为本发明的具有主机-桥接器-装置的一系统100的功能方块图。在图2中的组件与其功能与图1所示的部分相同之处,将会维持原来的图标符号以供比对。
系统100包含有一计算机主机系统15、一桥接器120、以及一数据储存装置125。一第一总线接30连接主机15与桥接器120,以使主机15与桥接器120依据一第一通讯协议进行通讯。一第二总线接口35连接桥接器120与数据储存装置125,以使桥接器120与数据储存装置125依据一IDE通讯协议进行通讯。
数据储存装置125包含有一微处理器90;一固件195,包含有能操控数据储存装置125与桥接器120的程序代码;以及多个工作文件缓存器85,用以自桥接器120传送数据和控制指令(或传送数据和控制指令至桥接器120)。如前所述,工作文件缓存器85的操作方式如IDE规格所定义,在不影响本发明技术披露的情形下,在此不予赘述。本发明的桥接器120并没有包含如图1所示已知技术中的控制电路50。然而,在发明的一实施例中,桥接器120仍包含有用以实现桥接功能的相对应的多个缓存器75。桥接器120还包含有一实作电路80,用以执行从数据储存装置125所接收到的要求(Request)。在本发明的一较佳实施例中,实作电路80为固线式,但亦可应用非固线式的实作电路,例如写在固件或其它存储器形式当中的软件指令。
如已知技术所熟知,对桥接器120的控制会受到读取和写入自/至缓存器75的影响。本发明利用IDE总线35和一仅需固件修改的IDE数据储存装置125取代图1的虚线方块50中的所述组件。请参考图3和图4所示的本发明的控制方法的流程图。
图3说明本发明的IDE数据储存装置125读取桥接器120中的一缓存器75的方法。图3包含有以下步骤:
步骤400:IDE数据储存装置125将一第一指令储存至一第一预设工作文件缓存器85,该第一指令的值为一读取要求,并指定桥接器120中将被读取的一缓存器75。
步骤410:IDE数据储存装置125将一中断要求(Interrupt Request,INTRQ)讯号设至逻辑高电平。
步骤420:桥接器120接收来自IDE数据储存装置125的该中断要求,并检查第一预设工作文件缓存器85的内容。
步骤430:实作电路80接收第一预设工作文件缓存器85的内容,并将被指定的缓存器75的内容填入IDE数据储存装置125的一第二预设工作文件缓存器85。
步骤440:桥接器120清除该中断要求。
步骤450:IDE数据储存装置125读取该第二预设工作文件缓存器85。
图4说明本发明的IDE数据储存装置125写入桥接器120中的一缓存器75的方法,以下将说明该方法所包含的步骤。
步骤500:IDE数据储存装置125将一第二指令储存至一第三预设工作文件缓存器85,该第二指令的值为一写入要求,并指定桥接器120中将被写入数据的一缓存器75。
步骤510:IDE数据储存装置125把即将写入桥接器120中被指定的缓存器75的数据,储存至一第四预设工作文件缓存器85。
步骤520:IDE数据储存装置125将一中断要求讯号设至逻辑高电平。
步骤530:桥接器120接收来自IDE数据储存装置125的该中断讯号,并检查该第三预设工作文件缓存器85的内容。
步骤540:实作电路80读取该第四预设工作文件缓存器85的内容,并将所读取到的内容,存入桥接器120中被该第三预设工作文件缓存器85所指定的该缓存器75中。
步骤550:桥接器120清除该中断要求。
图4中的步骤500和510的顺序可以互相对调,而不影响本发明的功效。很明显地在本发明的方法中,不需要改变IDE数据储存装置125的硬件,只需改变已知的IDE数据储存装置当中的固件即可。
另外,本发明中的该第二装置(例如一桥接器、一计算机主机、或其它装置)需要兼容的实作电路,以正确地响应该IDE数据储存装置所发出的控制指令。在本发明的一较佳实施例中,该兼容的实作电路为固线式,但亦可以其它形式实现,例如通过存放在固件或该第二装置中其它形式的存储器当中的程序代码。使用程序代码来实现本发明的一较佳实施例中的实作电路时,将需要使用一微处理器以执行该软件,这会增加该第二装置的成本。
在上述说明中的桥接器120包含有多个缓存器,此仅为本发明的一实施例,并不限定本发明必须使用一包含有缓存器的桥接器。在本发明的另一实施例中,桥接器亦可在接收到IDE装置所发出的一中断要求讯号后,利用该实作电路检查该IDE装置中至少一工作文件缓存器的内容,并据以进行相对应的运作,而不需如前所述地将该工作文件缓存器的内容储存到该桥接器本身的缓存器中。如此一来,该IDE装置不需藉由该桥接器的缓存器作为媒介,亦可控制该桥接器实现其桥接功能。
此外,本发明并不限于要使用一桥接器。例如,本发明中的IDE装置亦可直接连接到包含有软件形式或硬件形式的该实作电路的一计算机主机或其它装置。要能使本发明的IDE数据储存装置通过一IDE总线以控制一第二装置,唯一的条件是该第二装置需为兼容的装置。而兼容装置的定义是要包含有兼容的实作电路,以使该兼容装置能如前所述地响应该IDE数据储存装置所发出的指令。
本发明的一优点在于,该IDE数据储存装置可通过一IDE总线控制一第二装置,降低了该第二装置的硬件需求、成本与复杂性。
以上所述仅为本发明的较佳实施例,凡依本发明的权利要求所做的均等变化与修饰,皆应属本发明专利的涵盖范围。

Claims (19)

1. 一种数据储存装置,其包含有:
一微处理器,用以执行一程序代码;
一存储器,其包含有该程序代码,该程序代码可通过一IDE总线控制一兼容装置,而该IDE总线电连于该数据储存装置及该兼容装置之间;以及
多个工作文件缓存器,供该程序代码使用以控制该兼容装置。
2. 如权利要求1所述的数据储存装置,其中,该兼容装置为一桥接器,该桥接器电连于一计算机主机系统。
3. 如权利要求2所述的数据储存装置,其中,该桥接器与该计算机主机系统间的通讯,是使用一种不兼容于IDE通讯协议的通讯协议。
4. 如权利要求第1所述的数据储存装置,其中,该兼容装置包含有多个缓存器以及一实作电路,当该兼容装置接收到来自该储存装置的一中断要求时,该实作电路可解读并启动一第一指令或一第二指令。
5. 如权利要求4所述的数据储存装置,其中,该实作电路为固线式。
6. 如权利要求4所述的数据储存装置,其中,该实作电路为软件或固件编码形式。
7. 如权利要求4所述的数据储存装置,其中,当该实作电路解读该第一指令时,该实作电路会传送该兼容装置中的一缓存器的内容至该数据储存装置,并清除该中断要求,该缓存器是由该数据储存装置中一第一特定工作文件缓存器的内容所指定。
8. 如权利要求4所述的数据储存装置,其中,当该实作电路解读该第二指令时,该实作电路会将该数据储存装置中一第四特定工作文件缓存器的内容储存至该兼容装置的一缓存器,并清除该中断要求,该缓存器是由该数据储存装置中一第三特定工作文件缓存器的内容所指定。
9. 一种用于一数据储存装置并通过一相连的IDE总线控制一兼容装置的方法,该数据储存装置包含有一用以执行一程序代码的微处理器、多个工作文件缓存器、以及一包含有可控制该兼容装置的程序代码的存储器,而该兼容装置包含有一实作电路以及多个缓存器,该方法包含有:
该程序代码将一第一指令或一第二指令储存至该数据储存装置的一第一特定工作文件缓存器;
该程序代码将一中断要求从该数据储存装置传送至该兼容装置;
该兼容装置接收该中断要求;
该实作电路解读并执行该控制指令;以及
该兼容装置清除该中断要求。
10. 如权利要求9所述的方法,其中,该实作电路解读及执行该第一指令的方式包含有:
该实作电路将该兼容装置中的一缓存器的内容传送到该数据储存装置,并清除该中断要求,该缓存器是由该数据储存装置的一第一特定工作文件缓存器的内容所指定。
11. 如权利要求9所述的方法,其中,该实作电路解读及执行该第二指令的方式包含有:
该实作电路将该数据储存装置中一第四特定工作文件缓存器的内容储存于该兼容装置的一缓存器中,并清除该中断要求,该缓存器是由该数据储存装置的一第三特定工作文件缓存器的内容所指定。
12. 如权利要求9所述的方法,其中,该兼容装置为一桥接器,该桥接器电连于一计算机主机系统。
13. 如权利要求9所述的方法,其中,该实作电路为固线式。
14. 如权利要求9所述的方法,其中,该实作电路为软件或固件编码形式。
15. 一种桥接器,用于一具有主机-桥接器-装置的系统,该桥接器藉由一IDE总线电连于该装置,该装置包含有多个工作文件缓存器、一微处理器、以及一存储器,该存储器包含有能发出一第一指令或一第二指令至该桥接器的程序代码,该桥接器包含有:
多个缓存器;以及
一实作电路,当该桥接器接收到该装置所发出的一中断要求时,该实作电路可解读与执行从该装置所发出的该第一指令或该第二指令。
16. 如权利要求15所述的桥接器,其中,该实作电路解读及执行该第一指令的方式包含有:
该实作电路将该桥接器中的一缓存器的内容传送到该装置,并清除该中断要求,该缓存器是由该装置的一第一特定工作文件缓存器的内容所指定。
17. 如权利要求15所述的桥接器,其中,该实作电路解读及执行该第二指令的方式包含有:
该实作电路将该装置中一第四特定工作文件缓存器的内容储存于该桥接器的一缓存器中,并清除该中断要求,该缓存器是由该装置的一第三特定工作文件缓存器的内容所指定。
18. 如权利要求15所述的桥接器,其中,该装置为一硬盘机或一光驱。
19. 如权利要求15所述的桥接器,其中,该实作电路为固线式。
CNB2004100074463A 2003-06-13 2004-03-04 通过一ide总线控制另一装置的方法与相关装置 Expired - Fee Related CN100421092C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US10/250,213 2003-06-13
US10/250,213 US20040255068A1 (en) 2003-06-13 2003-06-13 Method and apparatus for control of another device through an ide bus

Publications (2)

Publication Number Publication Date
CN1573718A CN1573718A (zh) 2005-02-02
CN100421092C true CN100421092C (zh) 2008-09-24

Family

ID=33510191

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100074463A Expired - Fee Related CN100421092C (zh) 2003-06-13 2004-03-04 通过一ide总线控制另一装置的方法与相关装置

Country Status (3)

Country Link
US (2) US20040255068A1 (zh)
CN (1) CN100421092C (zh)
TW (1) TWI243310B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007011659A (ja) * 2005-06-30 2007-01-18 Toshiba Corp インターフェース装置、ディスクドライブ及びインターフェース制御方法
US10592122B2 (en) * 2015-03-31 2020-03-17 Sandisk Technologies Llc Inherent adaptive trimming
TWI692694B (zh) * 2019-01-09 2020-05-01 瑞昱半導體股份有限公司 具異質平台的訊號傳遞方法與電路結構

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW305030B (en) * 1996-08-09 1997-05-11 Shou Cheang Internat Co Ltd Interactive CD teaching system
CN1152965A (zh) * 1994-06-08 1997-06-25 英特尔公司 用于pci总线的磁盘驱动联接器接口
US20020078276A1 (en) * 2000-12-20 2002-06-20 Ming-Li Hung RAID controller with IDE interfaces

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5701450A (en) * 1994-02-25 1997-12-23 Seagate Technology, Inc. System including ATA sequencer microprocessor which executes sequencer instructions to handle plurality of real-time events allowing to perform all operations without local microprocessor intervention
US5890002A (en) * 1996-12-31 1999-03-30 Opti Inc. System and method for bus master emulation
US6076180A (en) * 1997-06-23 2000-06-13 Micron Electronics, Inc. Method for testing a controller with random constraints
US6564271B2 (en) * 1999-06-09 2003-05-13 Qlogic Corporation Method and apparatus for automatically transferring I/O blocks between a host system and a host adapter
DE19945004A1 (de) 1999-09-20 2001-03-22 Micronas Gmbh Speichersteuerung zum Durchführen von Schaltbefehlen
US6862648B2 (en) * 2000-10-30 2005-03-01 Sun Microsystems, Inc. Interface emulation for storage devices
US20030033465A1 (en) * 2001-08-08 2003-02-13 Cheng-Chih Chien Hot-swap device applicable to ATA interface
US20030154340A1 (en) * 2002-02-13 2003-08-14 Thomas Bolt Use of the universal serial bus as an internal architecture within IDE disk array
US6732218B2 (en) * 2002-07-26 2004-05-04 Motorola, Inc. Dual-role compatible USB hub device and method
JP2004126707A (ja) * 2002-09-30 2004-04-22 Fujitsu Ltd インタフェース変換装置及びインタフェース変換方法
US7246192B1 (en) * 2003-01-10 2007-07-17 Marvell International Ltd. Serial/parallel ATA controller and converter
US7275120B2 (en) * 2003-05-15 2007-09-25 Michael Ou Configurable advanced technology attachment/integrated drive electronics host controller with programmable timing registers that store timing parameters that control communications
US7010638B2 (en) * 2003-08-29 2006-03-07 Texas Intruments Incorporated High speed bridge controller adaptable to non-standard device configuration
TWI259958B (en) * 2003-09-29 2006-08-11 Ali Corp Bridge controller for IDE slave interface and USB host/OTG interface
US7493430B2 (en) * 2005-07-14 2009-02-17 Quantum Corporation Data flow control and bridging architecture enhancing performance of removable data storage systems

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1152965A (zh) * 1994-06-08 1997-06-25 英特尔公司 用于pci总线的磁盘驱动联接器接口
TW305030B (en) * 1996-08-09 1997-05-11 Shou Cheang Internat Co Ltd Interactive CD teaching system
US20020078276A1 (en) * 2000-12-20 2002-06-20 Ming-Li Hung RAID controller with IDE interfaces

Also Published As

Publication number Publication date
TW200428218A (en) 2004-12-16
US20040255068A1 (en) 2004-12-16
TWI243310B (en) 2005-11-11
CN1573718A (zh) 2005-02-02
US20060206651A1 (en) 2006-09-14
US7346727B2 (en) 2008-03-18

Similar Documents

Publication Publication Date Title
CN101110039B (zh) 终端设备自安装及自启动系统及方法
JP4261069B2 (ja) Usbフラッシュメモリ装置
CN102063320B (zh) 工作模式切换方法、usb设备和主机设备
CN100507882C (zh) 计算机系统及其控制方法
KR101425181B1 (ko) 다기능 메모리 카드와의 통신 방법
US7568053B2 (en) USB composite device, USB communication system, and USB communication method
US6601119B1 (en) Method and apparatus for varying target behavior in a SCSI environment
KR20030039598A (ko) 유에스비기반의 이동형 저장장치 및 그 제어방법
EP1490757A2 (en) Host network interface device and drive network interface device
WO2024093542A1 (zh) Usb免驱通信方法、装置、电子设备及存储介质
CN100421092C (zh) 通过一ide总线控制另一装置的方法与相关装置
CN109992556A (zh) 一种i2c驱动方法和装置
CN1755656A (zh) 采用通用串行总线的数据传输及控制系统以及相应的方法
CN101788888A (zh) 一种实现目标端驱动的方法及该目标端驱动
JPH03204749A (ja) プログラマブルコネクタ装置
JP6140367B2 (ja) データカード、並びにデータカード切り替え方法及び装置
US7721007B2 (en) Methods of transmitting non-SCSI commands involving loading opcode in command descriptor block (CDB) bytes and non-SCSI commands into remaining CDB bytes
KR20050038060A (ko) 표준 ums 통신을 이용한 usb 장치의 확장기능제공방법
US6854037B2 (en) Recording/reproduction apparatus and recording/reproduction control method
CN100373364C (zh) 应用于计算机系统中的总线装置
JP2001296975A (ja) データ記憶ドライブと自動コントローラとの間の双方向制御を与える方法と装置
US6804728B2 (en) I/O control device and I/O control method
CN116781679A (zh) 嵌入式设备参数装订系统和装置
US20030028675A1 (en) Centralized network storage system, both server and transforming device for the system
CA1174373A (en) Channel adapter for virtual storage system

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080924

Termination date: 20160304

CF01 Termination of patent right due to non-payment of annual fee