CN100349402C - 核心服务器的核心运算及交换方法 - Google Patents

核心服务器的核心运算及交换方法 Download PDF

Info

Publication number
CN100349402C
CN100349402C CNB2004100096570A CN200410009657A CN100349402C CN 100349402 C CN100349402 C CN 100349402C CN B2004100096570 A CNB2004100096570 A CN B2004100096570A CN 200410009657 A CN200410009657 A CN 200410009657A CN 100349402 C CN100349402 C CN 100349402C
Authority
CN
China
Prior art keywords
stream data
main operational
bit stream
core server
exchange
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB2004100096570A
Other languages
English (en)
Other versions
CN1761196A (zh
Inventor
赵照
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Beijing Horizon Technology Co ltd
Original Assignee
BVCOM MEDIA Corp Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BVCOM MEDIA Corp Ltd filed Critical BVCOM MEDIA Corp Ltd
Priority to CNB2004100096570A priority Critical patent/CN100349402C/zh
Publication of CN1761196A publication Critical patent/CN1761196A/zh
Application granted granted Critical
Publication of CN100349402C publication Critical patent/CN100349402C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

本发明提供一种核心服务器的核心运算及交换方法,该核心服务器包括基于IP及软交换架构的核心运算及交换单元,其特征在于,该核心运算及交换单元采用以下步骤进行多路TS码流数据的核心运算及交换:步骤1,通过多媒体处理总线从外围接口单元获取多路TS码流数据;步骤2,将多路TS码流数据经转换处理后一同进行解包;步骤3,将解包后的码流数据进行软交换切换;步骤4,将软交换切换后的码流数据进行多路统计复用、打包和相应的数据格式转换处理后,通过外围接口单元分路调制输出。采用该方法能够使得基于广电传输网络的跨平台的、分组化交换成为可能,从而便利于广电节目的交换及切换。

Description

核心服务器的核心运算及交换方法
技术领域
本发明涉及数字广电交互系统中的前端播出设备,特别是一种核心服务器,尤其是一种核心服务器的核心运算及交换方法。
背景技术
随着近十年来计算技术、芯片技术、通信技术、信息压缩技术的不断发展,促成了信息流的跨平台、大容量、分组化的交换,从而带动了新业务的不但涌现。新业务、新经济推动着人类社会迅猛的进步与发展。
随着下一代网络(NGN)标准的确定,广电网、计算机网、电信网的互联互通正在成为现实,在此大环境下基于广电网的跨平台及多业务运营、分组化的交换有了实现的可能。
现有的数字广电网络设备因其封闭、分散的属性及基于这些属性而构架的技术体系很难满足当前及未来的跨平台的多业务运营及交换的需求,归结如下:封闭性:现有数字广电设备的物理接口仅可与相关的广电设备互联,不能满足当今业务开展而需要的跨平台的广域交换需要;
设备分散:广电节目的播出是一个非常复杂的过程,涉及解复用、复用、视频服务、加扰及QAM调制等众多环节,这其中的每一功能都是一个独立的设备,当数字广播节目增多时就会使得广播设备数量庞大,可靠性、安全性降低,并且难以管理、难以维护。
节目交换困难:现有广电设备的互联主要靠物理接口的硬连接,如果想要实现节目的互换,仅能靠插拔连线,使得安全性及可靠性大大降低。
所以,今天在实现数字广电运营平台的时候,需要考虑在新的技术体系架构下构建的设备,只有这样的广电网络设备才能在满足现状的同时又能支持未来的发展,也就可以避免因重复建设而造成的资源浪费。核心服务器就是在这样的背景下提出的基于广电网络的跨平台的、分组化交换的设备,它基于IP及软交换的技术体系构建,彻底解决了现有设备存在的节目交换及切换困难,并且该设备的高度集成化也使数字广电平台的搭建更加的简洁,大大提升了数字广播系统的安全性可靠性。
因此核心服务器作为一个计算机产品,其程序或者说工作流程一直是我们研究开发的重点。
发明内容
本发明针对现有技术中存在的上述缺陷或不足,提供一种核心服务器的核心运算及交换方法,采用该方法能够使得基于广电传输网络的跨平台的、分组化交换成为可能,从而便利于广电节目的交换及切换。
本发明的技术方案如下:
核心服务器的核心运算及交换方法,该核心服务器包括基于IP及软交换架构的核心运算及交换单元,其特征在于,该核心运算及交换单元采用以下步骤进行多路TS码流数据的核心运算及交换:
步骤1,通过多媒体处理总线从外围接口单元获取多路TS码流数据;
步骤2,将多路TS码流数据经转换处理后一同进行解包;
步骤3,将解包后的码流数据进行软交换切换;
步骤4,将软交换切换后的码流数据进行多路统计复用、打包和相应的数据格式转换处理后,通过外围接口单元分路调制输出。
所述步骤1中的外围接口单元从千兆以太网输入接口和/或DVB-ASI输入接口和/或磁盘存储阵列获取多路TS码流数据。
所述DVB-ASI输入接口具有8路TS码流数据。
所述千兆以太网输入接口具有32位TS码流数据。
所述步骤2中的转换处理为串/并转换处理和/或位数转换处理。
所述位数转换处理为8/32位转换处理。
所述步骤4中相应的反转换处理为数据格式转换处理,该数据格式转换处理为32/8位即32位转8位的转换处理。
所述步骤4中反转换处理后的码流数据分成8路,通过8个8位HOST接口传送至外围接口单元。
所述外围接口单元将8路码流数据经过加扰从8路独立的调制模块输出。
本发明的技术效果如下:
本发明的核心服务器的核心运算及交换方法,在广电前端数字广播传输领域通过利用IP及软交换的技术架构,将来自广电网络、计算机网络及电信网络的媒体信息进行解复用及软交换及相应的处理后,并进行相应的复用、加扰及调制输出后将相应的数据信息输出到广电传输网上。采用本方法可以避免因传统的广电网络设备其特定封闭的、分散的属性与基于这些属性构架的技术体系而造成的运营困难,及难以满足跨平台的多业务运营与交换的需求。采用本方法研制的设备能够集技术的先进性与实用性于一体,在满足现状的同时又能支持未来的发展,也就可以避免因重复建设而造成的资源浪费,对推动国内数字电视行业的发展必将起到积极的作用。
附图说明
图1为核心服务器的结构组成框图。
图2为控制单元采用通行的X86体系架构示意图。
图3为核心运算处理及交换单元采用DSP/FPGA架构的矩阵式并行运算结构示意图。
图4为DSP与总线桥的具体连接关系示意图。
图5为DSP与FPGA的具体连接关系示意图。
图6为FPGA组成的码率匹配处理单元与外围接口的连接关系示意图。
图7为外围接口单元的加扰FPGA模块及QAM调制输出模块的连接关系示意图。
图8为外围接口单元-加扰及QAM调制模块原理图。
具体实施方式
下面结合附图对本发明作进一步的详细说明。
如图1和图2所示,核心服务器的结构包括4大部分:控制单元1、核心运算处理及交换单元2、外围接口处理单元3和冗余供电单元4,其中外围接口处理单元3包括输入接口处理单元3.1和输出接口处理单元3.2。输入接口处理单元3.1将输入的不同格式的数据流处理成统一格式后传入核心运算处理及交换单元2进行相应的运算处理,经过该相应的运算处理后的数据送入输出接口处理单元3.2进行输出处理和数据输出。该核心服务器中的核心运算及交换单元主要是由DSP及FPGA组成的矩阵式多MPU结构,主要完成同时8路的解复用处理、软交换处理、复用处理及加扰得运算处理;外围接口单元由ASI输入、输出处理模块,千兆、百兆网络处理模块,冗余磁盘模块,及QAM调制输出等模块组成,主要完成不同数据源的格式转换;控制单元是由双X86系列的高性能CPU组成的并行控制处理架构,主要完成系统的控制、磁盘管理等;冗余供电单元由两组2+1的冗余智能管理的电源模块组成,完成所有单元的供电。这样组成的基于IP及软交换架构的核心服务器,主要完成:由外围接口处理单元的输入处理模块将外部设备输入的IP数据流、DVB数据流(TS流)以及核心服务器自身磁盘矩阵存储的数据流接收并经接口单元处理成统一的格式后,根据控制单元的指令进行相关的解复处理及软交换处理,交换后的数据经复用、加扰及调制等功能处理后由相应的物理接口的转换并输出。
如图2所示,控制单元是由选用的是高性能的双Intel 2G志强控制处理器组成MPP架构的CPU单元,该单元通过高速的MBUS总线与核心处理单元及外围接口单元进行数据调度及控制。由于控制单元是采用通行的X86体系架构,因此此处重点说明控制单元与核心运算及处理单元、外围接口单元的连接关系。控制单元通过外围接口单元将接收到命令进行解析,并将数据缓存到SDRAM中,之后根据指令将数据及指令送入核心运算及交换单元进行处理,处理完成的数据送入外围接口单元进行输出处理并将数据输出。SDRAM采用高速的DDR接口,其容量高达1G;硬盘(harddisk)主要用来存放操作系统及应用程序。
如图3所示,核心运算处理及交换单元由8个独立的DSP及8个独立的FPGA组成的矩阵式并行运算结构,该运算单元可以完成64路实时的节目流的解复用、交换、复用的大数据量的运算处理;由于其构成为矩阵架构,因此可以方便实现各个节目流之间的软交换。主要有三种工作模式,以下将逐一介绍:
模式一:核心运算及交换单元通过高速的多媒体处理总线从外围接口单元的千兆以太网读入32位TS码流数据,TS码流经过解包、多路复用、重新打包、32/8位转换及加扰等处理,转化成8路彼此独立的8位TS码流,分别通过8个8位HOST接口(VME48)输出到外围接口单元。外围接口单元通过这8个HOST(VME48)接口读取TS码流,并经过加扰及8路独立的调制模块输出。
模式二:核心运算及交换单元也可通过高速的多媒体处理总线从外围接口单元的8路标准DVB-ASI输入接口获取TS码流。8路TS码流独立经过串/并转换、8/32位转换处理,然后与从千兆以太网获取的32位TS码流一同进行解包、并根据需求进行软交换切换,然后再进行多路统计复用、打包、32转8位转换等处理,同样分成8路,通过8个8位HOST接口(VME48)输出到外围接口单元,并经过加扰及8路独立的调制模块输出。
模式三:核心运算及交换单元通过高速的多媒体处理总线从磁盘存储阵列读入32位TS码流数据,8路TS码流独立经过串/并转换、8/32位转换处理,然后与从千兆以太网获取的32位TS码流一同进行解包、并根据需求进行软交换切换,然后再进行多路统计复用、打包、32转8位转换等处理,同样分成8路,通过8个8位HOST接口(VME48)输出到外围接口单元,并经过加扰及8路独立的调制模块输出。
从图3中可以看出核心运算及交换单元主要由三部分组成:1、多媒体处理总线单元;2、8路DSP单元组成核心交换及运算单元。3、8路FPGA组成运算及接口单元。多媒体处理总线单元(2.1)由两个透明的三端总线桥构成,每一总线桥的主边(PRIMARY)符合3.3V、64BIT、66MHz、2.2版PCI总线接口协议,它的副边(SECONDARY)可扩展出4路3.3V、32BIT、66MHz的总线接口,分别与4个DSP单元构成四路独立的数据处理通路。图4示出了DSP与总线桥的具体连接关系,图5示出了DSP与FPGA的具体连接关系。8路DSP单元组成核心交换及运算单元。DSP选用TI公司的TMS320C6205(见图4和图5所示),它的运算能力最高可以达到1600MIPS,JTAG是它的调试接口。EEPROM是它的PCI总线的配置存贮器。每一路DSP具有标准的2.2版PCI总线接口,与PCI总线桥的副边及ASI输入接口连接。每一路DSP把来自ASI输入接口的数据经解复处理与来自总线桥的数据进行交换处理,然后将数据进行复用处理,复用处理后的数据通过EMIF接口送给FPGA进行加扰处理。8路FPGA组成码率匹配处理单元。每一路FPGA单元对来自ASI输入接口及DSP的数据进行相应的码流匹配处理。如图6所示,处理完成的数据通过VME48总线传送给对应的输出接口单元进行QAM调制输出。图6示出了FPGA组成的码率匹配处理单元与外围接口的连接关系,图7示出了外围接口单元的加扰FPGA模块及QAM调制输出模块的连接关系,如图6所示,FPGA选用XILINX公司的XS2S200E。主要完成如下功能:1、ASI通道:从ASI接口获取8位TS数据流,经过8/32位转换单元后用EMIF接口(SDRAM Interface)送出给DSP。2、QAM通道:从DSP的EMIF接口(SDRAM Interface)获取32位多路复用打包的TS码流,经过32/8转换单元后转换为8位TS码流,放入到的FIFO缓冲区。由外围接口单元的FPGA模块通过8位HOST接口(VME48)读取。外围接口单元主要完成核心处理及交换单元与外界设备之间的数据传输与控制。外围接口单元通过高速的多媒体处理总线与核心运算及交换单元进行高速的数据传输及控制通讯。这其中包括8路的ASI输入接口,2路千兆以太网接口及8路的ASI输出接口,8路的QAM输出接口模块。如图7所示,外围接口单元的核心部分-加扰及QAM调制输出模块。核心处理单元的FPGA将处理过的数据流通过VME48总线由外围接口单元的FPGA模块读入,在FPGA中实现加扰功能,并且把加扰后的数据输出到QAM调制模块或ASI输出模块。图8示出了外围接口单元-加扰及QAM调制模块原理。FPGA选用XILINX公司的XS3S400E主要完成与核心运算及交换单元的接口处理加扰。E2PROM主要用来存储FPGA的程序,上电复位后对FPGA进行程序加载。加扰后的数据(TS流)由并行总线同时输出到QAM模块与ASI模块。QAM模块主要采用Broadcom公司的BCM3033,通过I2C总线对其进行相关的设置与控制,调制后的数据进行滤波输出;加扰后的数据可同步输出到ASI模块,ASI输出模块可完成数据的并串转换并经隔离变换输出。下图是通道0的原理图,其他7个通道的原理与通道0相同。
冗余供电单元由两组2+1的冗余智能电源组成,并由控制单元通过I2C总线进行管理,保障任一个单元模块损坏都不会影响设备的供电。
应当指出,以上所述具体实施方式可以使本领域的技术人员更全面地理解本发明,但不以任何方式限制本发明。因此,尽管本说明书参照附图和实施例对本发明已进行了详细的说明,但是,本领域技术人员应当理解,仍然可以对本发明进行修改或者等同替换;而一切不脱离本发明的精神和范围的技术方案及其改进,其均应涵盖在本发明专利的保护范围当中。

Claims (9)

1.核心服务器的核心运算及交换方法,该核心服务器包括基于IP及软交换架构的核心运算及交换单元,其特征在于,该核心运算及交换单元采用以下步骤进行多路TS码流数据的核心运算及交换:
步骤1,通过多媒体处理总线从外围接口单元获取多路TS码流数据;
步骤2,将多路TS码流数据经转换处理后一同进行解包;
步骤3,将解包后的码流数据进行软交换切换;
步骤4,将软交换切换后的码流数据进行多路统计复用、打包和相应的反转换处理后,通过外围接口单元分路调制输出。
2.根据权利要求1所述的核心服务器的核心运算及交换方法,其特征在于,所述步骤1中的外围接口单元从千兆以太网输入接口和/或DVB-ASI输入接口和/或磁盘存储阵列获取多路TS码流数据。
3.根据权利要求2所述的核心服务器的核心运算及交换方法,其特征在于,所述DVB-ASI输入接口具有8路TS码流数据。
4.根据权利要求2所述的核心服务器的核心运算及交换方法,其特征在于,所述千兆以太网输入接口具有32位TS码流数据。
5.根据权利要求1所述的核心服务器的核心运算及交换方法,其特征在于,所述步骤2中的转换处理为串/并转换处理和/或位数转换处理。
6.根据权利要求5所述的核心服务器的核心运算及交换方法,其特征在于,所述位数转换处理为8/32位转换处理。
7.根据权利要求1所述的核心服务器的核心运算及交换方法,其特征在于,所述步骤4中相应的反转换处理为数据格式转换处理,该数据格式转换处理为32/8位即32位转8位的转换处理。
8.根据权利要求1所述的核心服务器的核心运算及交换方法,其特征在于,所述步骤4中反转换处理后的码流数据分成8路,通过8个8位HOST接口传送至外围接口单元。
9.根据权利要求8所述的核心服务器的核心运算及交换方法,其特征在于,所述外围接口单元将8路码流数据经过加扰从8路独立的调制模块输出。
CNB2004100096570A 2004-10-12 2004-10-12 核心服务器的核心运算及交换方法 Expired - Fee Related CN100349402C (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CNB2004100096570A CN100349402C (zh) 2004-10-12 2004-10-12 核心服务器的核心运算及交换方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CNB2004100096570A CN100349402C (zh) 2004-10-12 2004-10-12 核心服务器的核心运算及交换方法

Publications (2)

Publication Number Publication Date
CN1761196A CN1761196A (zh) 2006-04-19
CN100349402C true CN100349402C (zh) 2007-11-14

Family

ID=36707153

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2004100096570A Expired - Fee Related CN100349402C (zh) 2004-10-12 2004-10-12 核心服务器的核心运算及交换方法

Country Status (1)

Country Link
CN (1) CN100349402C (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101764696B (zh) * 2009-11-27 2012-06-27 福建星网锐捷网络有限公司 分布式路由交换设备及其实现方法
CN102740035A (zh) * 2012-06-11 2012-10-17 Tcl集团股份有限公司 一种多媒体外设管理终端及多媒体播放系统

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000278319A (ja) * 1999-03-24 2000-10-06 Mitsubishi Electric Corp ディジタル放送におけるデータ放送多重化システム
JP2001352531A (ja) * 2000-06-07 2001-12-21 Hitachi Ltd ケーブルテレビの限定受信システムとその送信装置ならびに受信装置
CN1411280A (zh) * 2002-11-21 2003-04-16 北京中科大洋科技发展股份有限公司 一种制作和发送及接收广播式准视频点播节目的装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000278319A (ja) * 1999-03-24 2000-10-06 Mitsubishi Electric Corp ディジタル放送におけるデータ放送多重化システム
JP2001352531A (ja) * 2000-06-07 2001-12-21 Hitachi Ltd ケーブルテレビの限定受信システムとその送信装置ならびに受信装置
CN1411280A (zh) * 2002-11-21 2003-04-16 北京中科大洋科技发展股份有限公司 一种制作和发送及接收广播式准视频点播节目的装置

Also Published As

Publication number Publication date
CN1761196A (zh) 2006-04-19

Similar Documents

Publication Publication Date Title
CN102592018B (zh) 远程实验系统和远程实验方法
CN104239271A (zh) 一种采用fpga和dsp实现的仿真图像播放器
CN103533300A (zh) 图像预监方法、装置及系统
CN105323586A (zh) 一种用于多核并行视频编码和解码的共享内存接口
CN105009540A (zh) 一种加扰方法及加扰装置
CN100349402C (zh) 核心服务器的核心运算及交换方法
CN101546558A (zh) 一种多路输入音频混合交换方法
CN110351509B (zh) 一种基于fpga堆叠的多通道高带宽数据交换方法
CN102438121A (zh) 数据传输方法、系统及串行高速输入输出口网关设备
CN104954748B (zh) 一种视频处理架构
CN202190279U (zh) 远程信息网络管理系统
CN2715433Y (zh) 核心服务器
US6642865B2 (en) Scalable interface and method of transmitting data thereon
CN203645775U (zh) 数字视频交换系统
CN102025614B (zh) 一种线上可重构的4元树状片上网络系统及其重构方法
CN103744524A (zh) 一种新型kvm设计方法
CN202472640U (zh) 基于标准总线的高速交换模块
CN201708864U (zh) 一种模拟视频矩阵系统
CN203675130U (zh) 一种基于物联网的远程维护系统
CN203377910U (zh) 一种海量高速遥感数据实时基带处理系统
CN102170441A (zh) 一种实现多路嵌入式音频在kvm-over-ip中实时数字化传输的方法
CN206100253U (zh) 一种高标清播出系统
CN2764087Y (zh) 一种压缩图像数据的码流解码分析处理设备
Sun et al. Discussion on integration of urban video surveillance system
CN105302645A (zh) 一种任务分发方法及装置

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
EE01 Entry into force of recordation of patent licensing contract

Assignee: Beijing Boweikang Technology Co.,Ltd.

Assignor: BVCOM Media Corp.,Ltd.

Contract fulfillment period: 2008.2.20 to 2014.2.19

Contract record no.: 2009990000500

Denomination of invention: Kernel calculation and exchange method of kernel server

Granted publication date: 20071114

License type: Exclusive license

Record date: 20090514

LIC Patent licence contract for exploitation submitted for record

Free format text: EXCLUSIVE LICENSE; TIME LIMIT OF IMPLEMENTING CONTACT: 2008.2.20 TO 2014.2.19; CHANGE OF CONTRACT

Name of requester: BEIJING BOWEILIAN TECHNOLOGY CO.,LTD.

Effective date: 20090514

ASS Succession or assignment of patent right

Owner name: BEIJING BOWEILIAN TECHNOLOGY CO.,LTD.

Free format text: FORMER OWNER: HENGTONG VISUAL SIGNAL SCIENCE AND TECHNOLOGY DEVELOPMENT CO., LTD., BEIJING

Effective date: 20091016

C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20091016

Address after: Room D, block D311, No. 9, 3rd Street, Beijing, Haidian District

Patentee after: Beijing Boweikang Technology Co.,Ltd.

Address before: No. 5, four street, 1 floor, 1 floor, Haidian District, Beijing

Patentee before: BVCOM Media Corp.,Ltd.

CP03 Change of name, title or address
CP03 Change of name, title or address

Address after: 100085 C, block 9, 3rd Street, Beijing, Haidian District, C612

Patentee after: Beijing horizon Technology Co.,Ltd.

Address before: Room D311 No. 9 D 100085 Beijing city Haidian District on the street

Patentee before: Beijing Boweikang Technology Co.,Ltd.

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20071114

Termination date: 20211012