CN104954748B - 一种视频处理架构 - Google Patents

一种视频处理架构 Download PDF

Info

Publication number
CN104954748B
CN104954748B CN201510337513.6A CN201510337513A CN104954748B CN 104954748 B CN104954748 B CN 104954748B CN 201510337513 A CN201510337513 A CN 201510337513A CN 104954748 B CN104954748 B CN 104954748B
Authority
CN
China
Prior art keywords
video
processing
submodule
modules
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201510337513.6A
Other languages
English (en)
Other versions
CN104954748A (zh
Inventor
林文富
荆建营
刘先材
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vtron Technologies Ltd
Original Assignee
Vtron Technologies Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vtron Technologies Ltd filed Critical Vtron Technologies Ltd
Priority to CN201510337513.6A priority Critical patent/CN104954748B/zh
Publication of CN104954748A publication Critical patent/CN104954748A/zh
Application granted granted Critical
Publication of CN104954748B publication Critical patent/CN104954748B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

本发明实施例公开了一种视频处理架构,解决了目前所存在的无法整体实现能支持无限多屏幕数量、无限信号接入能力、用户体验效果好,又要求能远程集中信号或者异地浏览集中信号、进行可视化控制的技术问题。本发明实施例包括:硬件处理模块、PC处理模块、分布式处理模块、SWITCH模块和系统主控模块;SWITCH模块分别与硬件处理模块、PC处理模块、分布式处理模块和系统主控模块建立有通信连接关系;硬件处理模块、PC处理模块、分布式处理模块分别均包括用于视频输出、视频处理和视频采集的一视频子模块;其中,SWITCH模块为硬件处理模块、PC处理模块、分布式处理模块的视频数据交互的交互平台,并通过系统主控模块进行控制。

Description

一种视频处理架构
技术领域
本发明涉及信号处理技术领域,尤其涉及一种视频处理架构。
背景技术
大屏幕处理器又称大屏幕处理器控制器,大屏幕处理器拼接器,BSV液晶拼接器,显示墙处理器,主要功能是将一个完整的图像信号划分成N块后分配给N个视频显示单元(如背投单元),完成用多个普通视频单元组成一个超大屏幕动态图像显示屏。大屏幕处理器可以支持多种视频设备的同时接入,如:DVD、摄像机、卫星接收机、机顶盒、标准计算机A信号。大屏幕处理器可以实现多个物理输出组合成一个分辨率叠加后的超高分辨率显示输出,使屏幕墙构成一个超高分辨率、超高亮度、超大显示尺寸的逻辑显示屏、完成多个信号源(网络信号、RGB信号和视频信号)在屏幕墙上的开窗、移动、缩放等各种方式的显示功能。
目前在大屏幕拼接处理领域,视频处理器是整个大屏显示的心脏,在客户展示端不可见,却对整个系统起到了关键的作用。其性能的高低,直接决定了整个系统的技术水平和客户体验效果。主流的视频处理器包含了三种,一种是全硬件架构处理器,一种是分布式处理器,还有一种是PC架构处理器。全硬件架构处理器的优点在于视频处理性能高、传输带宽无限制、单台设备支持屏幕数量多,其缺点在于设备笨重,需要统一放置在机房而导致异地信号采集不灵活,远程数据传输存在先天性不足。分布式处理器的优点在于应用灵活,视频采集不受地域限制,其缺点在于图像处理质量比硬件架构处理器稍微逊色,在高端应用场景不能很好满足客户体验。PC架构处理器优点在于信号接入灵活、系统性能升级会有intel等大厂家推动,缺点在于支持的屏数量有限,视频数据处理等开发工作会受限于微软等厂家。
因此,随着目前大数据的逐步深入应用,在大屏幕领域对处理器的需求也在不断升级,既要求能支持无限多屏幕数量、无限信号接入能力、用户体验效果好,又要求能远程集中信号或者异地浏览集中信号、进行可视化控制,然而,上述三种现有技术均存在无法整体实现能支持无限多屏幕数量、用户体验效果好,又要求能异地集中信号、进行可视化控制的技术问题。
发明内容
本发明实施例提供了一种视频处理架构,解决了目前所存在的无法整体实现能支持无限多屏幕数量、无限信号接入能力、用户体验效果好,又要求能远程集中信号或者异地浏览集中信号、进行可视化控制的技术问题。
本发明实施例中提供的一种视频处理架构,包括:
硬件处理模块、PC处理模块、分布式处理模块、SWITCH模块和系统主控模块;
所述SWITCH模块分别与所述硬件处理模块、所述PC处理模块、所述分布式处理模块和所述系统主控模块建立有通信连接关系;
所述硬件处理模块、所述PC处理模块、所述分布式处理模块分别均包括用于视频输出、视频处理和视频采集的一视频子模块;
其中,所述SWITCH模块为所述硬件处理模块、所述PC处理模块、所述分布式处理模块的视频数据交互的交互平台,并通过所述系统主控模块进行控制。
优选地,
所述SWITCH模块包括复数个PHY芯片和交叉芯片,复数个所述PHY芯片通过所述交叉芯片进行通信交互。
优选地,
所述硬件处理模块和所述PC处理模块分别与所述系统主控模块建立有通信连接关系。
优选地,
所述硬件处理模块还包括:SERDES交换子模块和编解码子模块,两者建立通信连接关系;
所述SERDES交换子模块与所述视频子模块建立通信连接关系;
所述编解码子模块与所述SWITCH模块通信连接。
优选地,
所述PC处理模块还包括:PCIe通道扩展子模块和CPU子模块,两者相互建立通信连接关系;
所述PCIe通道扩展子模块与所述视频子模块建立通信连接关系;
所述CPU子模块与所述SWITCH模块通信连接。
优选地,
所述分布式处理模块还包括:网络编码子模块和网络解码子模块,所述网络编码子模块、所述网络解码子模块分别通信连接在所述视频子模块和所述SWITCH模块之间。
优选地,
所述系统主控模块还与所述编解码子模块、所述CPU子模块建立有通信连接关系;
所述系统主控模块包括主控CPU、外围存储介质和传输介质。
优选地,
所述视频子模块包括:
视频采集芯片,用于采集视频数据,并传输至视频处理单元进行视频数据处理;
所述视频处理单元,用于采用全硬件处理芯片或软件处理方式对所述视频数据进行处理,并将处理后的所述视频数据发送至输出单元;
所述输出单元,主要由视频格式编码芯片和最小系统组成,用于将处理后的所述视频数据进行编码输出。
优选地,
所述编解码子模块主要由NVR芯片、FPGA和DDR芯片组成;
所述NVR芯片,用于对所述SERDES交换子模块或所述SWITCH模块传输的视频信号的进行编解码处理,并控制所述视频信号的交互操作;
所述FPGA,用于完成对所述SERDES交换子模块的serdes信号的串并转换,以及对视频数据进行缓存处理。
优选地,
所述SERDES交换子模块主要由高速交叉芯片、CPU最小系统和背板组成,用于将所述视频子模块或所述编解码子模块传输的所述视频信号进行交叉控制。
从以上技术方案可以看出,本发明实施例具有以下优点:
本发明实施例提供了一种视频处理架构,包括:硬件处理模块、PC处理模块、分布式处理模块、SWITCH模块和系统主控模块;SWITCH模块分别与硬件处理模块、PC处理模块、分布式处理模块和系统主控模块建立有通信连接关系;硬件处理模块、PC处理模块、分布式处理模块分别均包括用于视频输出、视频处理和视频采集的一视频子模块;其中,SWITCH模块为硬件处理模块、PC处理模块、分布式处理模块的视频数据交互的交互平台,并通过系统主控模块进行控制。本实施例中,通过采用SWITCH模块作为硬件处理模块、PC处理模块、分布式处理模块的视频数据交互的交互平台,并通过系统主控模块进行控制,便实现了将全硬件架构处理器,分布式处理器和PC架构处理器整体功能的结合,解决了目前所存在的无法整体实现能支持无限多屏幕数量、无限信号接入能力、用户体验效果好,又要求能远程集中信号或者异地浏览集中信号、进行可视化控制的技术问题。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。
图1为本发明实施例中提供的一种视频处理架构的一个实施例的结构示意图;
图2为本发明实施例中提供的一种视频处理架构的另一个实施例的结构示意图;
图3为本发明实施例中提供的通过视频处理架构进行数据交互的一个实施例的示意图。
具体实施方式
本发明实施例提供了一种视频处理架构,解决了目前所存在的无法整体实现能支持无限多屏幕数量、无限信号接入能力、用户体验效果好,又要求能远程集中信号或者异地浏览集中信号、进行可视化控制的技术问题。
FPGA(Field-Programmable Gate Array,现场可编程门阵列),它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。
DDR(Double Data Rate,双倍速率同步动态随机存储器),严格的说DDR应该叫DDRSDRAM,人们习惯称为DDR,其中,SDRAM是Synchronous Dynamic Random Access Memory的缩写,即同步动态随机存取存储器。
为使得本发明的发明目的、特征、优点能够更加的明显和易懂,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,下面所描述的实施例仅仅是本发明一部分实施例,而非全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。
请参阅图1,本发明实施例中提供的一种视频处理架构的一个实施例包括:
硬件处理模块11、PC处理模块12、分布式处理模块13、SWITCH模块14和系统主控模块15;
SWITCH模块14分别与硬件处理模块11、PC处理模块12、分布式处理模块13和系统主控模块15建立有通信连接关系,该通信连接可以是有线通信连接,还可以是无线通信连接;
硬件处理模块11、PC处理模块12、分布式处理模块13分别均包括用于视频输出、视频处理和视频采集的一视频子模块16;
其中,SWITCH模块14为硬件处理模块11、PC处理模块12、分布式处理模块13的视频数据交互的交互平台,并通过系统主控模块15进行控制,需要说明的是,提供视频数据的交叉平台,三种架构处理的视频数据在这个平台上进行交互,SWITCH模块14为具体的交互过程有系统主控模块15来管控。
本实施例中,通过采用SWITCH模块14作为硬件处理模块11、PC处理模块12、分布式处理模块13的视频数据交互的交互平台,并通过系统主控模块15进行控制,便实现了将全硬件架构处理器,分布式处理器和PC架构处理器整体功能的结合,解决了目前所存在的无法整体实现能支持无限多屏幕数量、无限信号接入能力、用户体验效果好,又要求能远程集中信号或者异地浏览集中信号、进行可视化控制的技术问题。
上面是对视频处理架构的结构进行详细的描述,下面将对各个子模块进行详细的描述,请参阅图2,本发明实施例中提供的一种视频处理架构的另一个实施例包括:
硬件处理模块11、PC处理模块12、分布式处理模块13、SWITCH模块14和系统主控模块15;
SWITCH模块14分别与硬件处理模块11、PC处理模块12、分布式处理模块13和系统主控模块15建立有通信连接关系,该通信连接可以是有线通信连接,还可以是无线通信连接;
硬件处理模块11、PC处理模块12、分布式处理模块13分别均包括用于视频输出、视频处理和视频采集的一视频子模块16;
其中,SWITCH模块14为硬件处理模块11、PC处理模块12、分布式处理模块13的视频数据交互的交互平台,并通过系统主控模块15进行控制,需要说明的是,提供视频数据的交叉平台,三种架构处理的视频数据在这个平台上进行交互,SWITCH模块14为具体的交互过程有系统主控模块15来管控。
进一步地,
SWITCH模块14包括复数个PHY芯片和交叉芯片,复数个PHY芯片通过交叉芯片进行通信交互,其中PHY芯片可以是以太网PHY芯片,前述的交叉芯片可以是高速交叉芯片,此处具体不做限定,还可以是多个交叉芯片组合的交叉中枢结构,进一步SWITCH模块14还包括有其他支撑电子模块,例如电源模块等基本硬件模块。
进一步地,
硬件处理模块11和PC处理模块12分别与系统主控模块15建立有通信连接关系。
进一步地,
硬件处理模块11还包括:SERDES交换子模块111和编解码子模块112,两者建立通信连接关系;
SERDES交换子模块111与视频子模块16建立通信连接关系,SERDES交换子模块111用于将采集模块、视频编解码模块与输出模块的视频信号进行交叉控制,完成视频图像的切换以及在大屏中任意调度的功能;
编解码子模块112与SWITCH模块14通信连接。
进一步地,
PC处理模块12还包括:PCIe通道扩展子模块121和CPU子模块122,两者相互建立通信连接关系;
PCIe通道扩展子模块121与视频子模块16建立通信连接关系,PCIe通道扩展子模块121主要由板载的桥片组成,其功能是CPU的PCIe通道数量的扩展,以便系统能插入更多的采集卡和输出显卡;
CPU子模块122与SWITCH模块14通信连接,CPU子模块122有一颗功能强大的CPU组成,在其上层可以安装微软操作系统或者Linux操作系统,通过驱动软件的调度完成视频采集和输出功能。
进一步地,
分布式处理模块13还包括:网络编码子模块131和网络解码子模块132,网络编码子模块131、网络解码子模块132分别通信连接在视频子模块16和SWITCH模块14之间,需要说明的是,网络编码子模块131和网络解码子模块132由TI的DM816X系列芯片、FPGA和DDR芯片模块组成,其完成功能是完成视频信号的编码以及远程视频信号的输出。
进一步地,
系统主控模块15还与编解码子模块112、CPU子模块122建立有通信连接关系;
系统主控模块15包括主控CPU、外围存储介质和传输介质,可以理解的是,整个系统的硬件工作信息通过传输介质汇总在主控CPU中进行协调处理,同时会把一些配置信息放置进主控CPU进行存储,保存用户的一些使用习惯或者相关操作信息;主控CPU也会根据用户的操作对其他模块传输开关窗、图像处理等命令,完成控制中枢的任务。
进一步地,
视频子模块16包括:
视频采集芯片,用于采集视频数据,并传输至视频处理单元进行视频数据处理,例如专业视频采集芯片构成;
视频处理单元,用于采用全硬件处理芯片或软件处理方式对视频数据进行处理,并将处理后的视频数据发送至输出单元,例如视频处理单元可以是包含有多个视频处理子单元,使得不同的视频处理可以是通过不同的视频处理子单元,如缩放、去隔行等均有专业的视频处理子单元完成,视频处理子单元处理的方式也多样是具体应用可以采用全硬件芯片处理或者采用软件处理方式。
输出单元,主要由视频格式编码芯片和最小系统组成,用于将处理后的视频数据进行编码输出,输出单元进一步还可以包括外围电源子单元。
进一步地,
编解码子模块112主要由NVR芯片、FPGA和DDR芯片组成;
NVR芯片,用于对SERDES交换子模块111或SWITCH模块14传输的视频信号的进行编解码处理,并控制视频信号的交互操作,例如NVR芯片为DM816X系列芯片;
FPGA,用于完成对SERDES交换子模块111的serdes信号的串并转换,以及对视频数据进行缓存处理。
需要说明的是,由816X芯片完成对视频信号的编码以及和各个模块的控制信号交互,由FPGA完成对serdes信号的串并转换以及视频数据的缓存处理等;整个编解码子模块112在架构中的功能就是高速串行信号的接收和发生,以及与SWITCH模块14的视频信号的格式统一和交互。
进一步地,
SERDES交换子模块111主要由高速交叉芯片、CPU最小系统和背板组成,用于将视频子模块16或编解码子模块112传输的视频信号进行交叉控制,需要说明的是,SERDES交换子模块111单通道交叉速度达到6.25Gbps;该模块的主要功能是将视频采集芯片、视频处理单元与输出单元的视频信号进行交叉控制,完成视频图像的切换以及在大屏中任意调度的功能,前述的大屏为与视频处理架构连接的显示屏幕,该显示屏幕可以是多个,分布的位置不一。
本实施例中,通过采用SWITCH模块14作为硬件处理模块11、PC处理模块12、分布式处理模块13的视频数据交互的交互平台,并通过系统主控模块15进行控制,便实现了将全硬件架构处理器,分布式处理器和PC架构处理器整体功能的结合,解决了目前所存在的无法整体实现能支持无限多屏幕数量、无限信号接入能力、用户体验效果好,又要求能远程集中信号或者异地浏览集中信号、进行可视化控制的技术问题。
为了便于理解,下面对图2所示的视频处理架构的多种信号流进行描述:
一、视频流进入可以是通过编解码子模块112和SERDES交换子模块111将视频流输出;
二、视频流进入可以是通过PCIe通道扩展子模块121和CPU子模块122将视频流输出;
三、视频流进入可以是通过网络编码子模块131和网络解码子模块132将视频流输出;
必须说明的是,前述的一、二、三的视频流可以是直接通过系统主控模块15进行实现,还可以是结合SWITCH模块14和系统主控模块15进行,便分别实现了全硬件架构处理器,分布式处理器和PC架构处理器的视频流的输入输出的功能。
进一步地,实际上视频流的进入可以是通过SERDES交换子模块111和编解码子模块112,或网络编码子模块131,或PCIe通道扩展子模块121和CPU子模块122进入,经过SWITCH模块14进行端口的对接建立相对应的通道从网络解码子模块132,或PCIe通道扩展子模块121和CPU子模块122,以及编解码子模块112和SERDES交换子模块111,或PCIe通道扩展子模块121和CPU子模块122,以及网络解码子模块132,或编解码子模块112和SERDES交换子模块111输出视频流。
使得整个视频处理架构的应用变得非常灵活。例如网络编码模块可以灵活放在任意地点,不受区域限制,通过网络接入到硬件架构处理器中;通过这种方式,既保证了远程视频数据的灵活接入,又保证了图像视频质量能很好推送到客户端,图像效果也得到了非常好的保证。因此,在信号采集方面可以从本地采集,也可以从异地采集,信号类型包含了HDMI、DP等多种类型;信号输出的屏数也无限制,可实现一个系统多分辨率输出、多墙输出等功能。
请参阅图3,本发明实施例中提供的通过视频处理架构进行数据交互的一个实施例包括:
发送端与接收端,通过TCP连接时,首先,如图3所示,SWITCH模块14需要传输发送端与接收端的ID号数据,并连接信号,使得接收端连接发送端,确认双方ID,判断连接是否异常,若异常进行异常处理流程,该异常处理流程为本领域技术人员公知的技术,此处不再赘述。
然后,SWITCH模块14响应接收端的视频数据,并将视频包发送到目的地,接收端查询发送端的分辨率,视频包数据发送。
接着,接收端接收视频数据包,对视频数据进行处理;
最后,判断视频数据是否传输完毕,若完毕中断连接,停止视频数据发送。
需要说明的是,前述的视频数据包没有固定顺序,视频连接请求成功,即可接受视频数据;为了保障主业务的稳定性,视频连接不成功,会重新连接;各个视频数据流是完全独立的。接收端和发送端的网络通信端口进行了统一分配,必须说明的是,接收端和发送端的网络通信端口的分配必须为一一对应。
则发生端与外部进行网络通信的端口的分配可以是如下:
1)控制流网络管理接口,作为TCP服务器,端口号5001;2)与接收端的网络管理接口,作为TCP服务器,端口号5002;3)与嵌入式Web的网络管理接口,作为TCP服务器,端口号5003;4)与自动发现协议广播的服务器端口,6011;回码端口:6012;5)与升级工具升级的接口,端口号5011;6)视频主码流TCP的端口号3300-3303;7)视频子码流TCP的端口号3500-3503;8)RTSP默认端口8554;
接收端与外部进行网络通信的端口的分配可以是如下:
A)控制流网络管理接口,作为TCP服务器,端口号5001;B)与Web服务器的网络管理接口,作为TCP服务器,端口号5003;C)与自动发现协议广播的服务器端口,6011;回码端口:6012;D)升级工具升级的接口,端口号5011。
SWITCH模块14的通信协议我们在里边对消息格式、公共变量、错误码均进行了定义,这里不再详细描述,对于视频数据的包头结构,本发明中从实际应用情况考虑,分别用32/16位的寄存器定义了同步头、包长度、帧计数、当前帧大小等寄存器,如下表1所示。
表1:
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统,装置和模块的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述模块的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个模块或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或模块的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的模块可以是或者也可以不是物理上分开的,作为模块显示的部件可以是或者也可以不是物理模块,即可以位于一个地方,或者也可以分布到多个网络模块上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
另外,在本发明各个实施例中的各功能模块可以集成在一个处理模块中,也可以是各个模块单独物理存在,也可以两个或两个以上模块集成在一个模块中。上述集成的模块既可以采用硬件的形式实现,也可以采用软件功能模块的形式实现。
所述集成的模块如果以软件功能模块的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-OnlyMemory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

Claims (10)

1.一种视频处理架构,其特征在于,包括:
硬件处理模块、PC处理模块、分布式处理模块、SWITCH模块和系统主控模块;
所述SWITCH模块分别与所述硬件处理模块、所述PC处理模块、所述分布式处理模块和所述系统主控模块建立有通信连接关系;
所述硬件处理模块、所述PC处理模块、所述分布式处理模块分别均包括用于视频输出、视频处理和视频采集的一视频子模块;
其中,所述SWITCH模块为所述硬件处理模块、所述PC处理模块、所述分布式处理模块的视频数据交互的交互平台,并通过所述系统主控模块进行控制。
2.根据权利要求1所述的视频处理架构,其特征在于,所述SWITCH模块包括复数个PHY芯片和交叉芯片,复数个所述PHY芯片通过所述交叉芯片进行通信交互。
3.根据权利要求1或2所述的视频处理架构,其特征在于,所述硬件处理模块和所述PC处理模块分别与所述系统主控模块建立有通信连接关系。
4.根据权利要求3所述的视频处理架构,其特征在于,
所述硬件处理模块还包括:SERDES交换子模块和编解码子模块,两者建立通信连接关系;
所述SERDES交换子模块与所述硬件处理模块中的视频子模块建立通信连接关系;
所述编解码子模块与所述SWITCH模块通信连接。
5.根据权利要求4所述的视频处理架构,其特征在于,
所述PC处理模块还包括:PCIe通道扩展子模块和CPU子模块,两者相互建立通信连接关系;
所述PCIe通道扩展子模块与所述PC处理模块中的视频子模块建立通信连接关系;
所述CPU子模块与所述SWITCH模块通信连接。
6.根据权利要求3所述的视频处理架构,其特征在于,
所述分布式处理模块还包括:网络编码子模块和网络解码子模块,所述网络编码子模块、所述网络解码子模块分别通信连接在所述分布式处理模块中的视频子模块和所述SWITCH模块之间。
7.根据权利要求5所述的视频处理架构,其特征在于,所述系统主控模块还与所述编解码子模块、所述CPU子模块建立有通信连接关系;
所述系统主控模块包括主控CPU、外围存储介质和传输介质。
8.根据权利要求1或4或5或6所述的视频处理架构,其特征在于,所述视频子模块包括:
视频采集芯片,用于采集视频数据,并传输至视频处理单元进行视频数据处理;
所述视频处理单元,用于采用全硬件处理芯片或软件处理方式对所述视频数据进行处理,并将处理后的所述视频数据发送至输出单元;
所述输出单元,主要由视频格式编码芯片和最小系统组成,用于将处理后的所述视频数据进行编码输出。
9.根据权利要求4所述的视频处理架构,其特征在于,所述编解码子模块主要由NVR芯片、FPGA和DDR芯片组成;
所述NVR芯片,用于对所述SERDES交换子模块或所述SWITCH模块传输的视频信号的进行编解码处理,并控制所述视频信号的交互操作;
所述FPGA,用于完成对所述SERDES交换子模块的serdes信号的串并转换,以及对视频数据进行缓存处理。
10.根据权利要求4或9所述的视频处理架构,其特征在于,
所述SERDES交换子模块主要由高速交叉芯片、CPU最小系统和背板组成,用于将所述视频子模块或所述编解码子模块传输的所述视频信号进行交叉控制。
CN201510337513.6A 2015-06-17 2015-06-17 一种视频处理架构 Active CN104954748B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201510337513.6A CN104954748B (zh) 2015-06-17 2015-06-17 一种视频处理架构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201510337513.6A CN104954748B (zh) 2015-06-17 2015-06-17 一种视频处理架构

Publications (2)

Publication Number Publication Date
CN104954748A CN104954748A (zh) 2015-09-30
CN104954748B true CN104954748B (zh) 2018-05-29

Family

ID=54169047

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510337513.6A Active CN104954748B (zh) 2015-06-17 2015-06-17 一种视频处理架构

Country Status (1)

Country Link
CN (1) CN104954748B (zh)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108255454B (zh) * 2018-02-01 2021-01-12 上海大视信息科技有限公司 一种拼接处理器和拼接处理器的可视化交互方法
CN109934020A (zh) * 2019-04-02 2019-06-25 山东渔翁信息技术股份有限公司 一种密码设备
CN109960943A (zh) * 2019-04-02 2019-07-02 山东渔翁信息技术股份有限公司 一种密码设备
CN115001522B (zh) * 2022-05-19 2024-01-23 北京华信傲天网络技术有限公司 一种内置第五代移动通信系统的设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5523769A (en) * 1993-06-16 1996-06-04 Mitsubishi Electric Research Laboratories, Inc. Active modules for large screen displays
CN101246678A (zh) * 2008-02-01 2008-08-20 广东威创视讯科技股份有限公司 多屏实时信号处理的方法、系统
CN101986702A (zh) * 2009-07-29 2011-03-16 赛丽电子系统(上海)有限公司 适用于dlp多屏拼接显示墙的网络视频监控的处理方法
CN102323877A (zh) * 2011-08-31 2012-01-18 广东威创视讯科技股份有限公司 基于serdes的视频处理系统
CN104243507A (zh) * 2013-06-07 2014-12-24 北京显约科技有限公司 一种基于以太网络的分布式图像拼接处理技术

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5523769A (en) * 1993-06-16 1996-06-04 Mitsubishi Electric Research Laboratories, Inc. Active modules for large screen displays
CN101246678A (zh) * 2008-02-01 2008-08-20 广东威创视讯科技股份有限公司 多屏实时信号处理的方法、系统
CN101986702A (zh) * 2009-07-29 2011-03-16 赛丽电子系统(上海)有限公司 适用于dlp多屏拼接显示墙的网络视频监控的处理方法
CN102323877A (zh) * 2011-08-31 2012-01-18 广东威创视讯科技股份有限公司 基于serdes的视频处理系统
CN104243507A (zh) * 2013-06-07 2014-12-24 北京显约科技有限公司 一种基于以太网络的分布式图像拼接处理技术

Also Published As

Publication number Publication date
CN104954748A (zh) 2015-09-30

Similar Documents

Publication Publication Date Title
CN101772955B (zh) 用于操作媒体接口以提供双向通信的方法和装置
CN101910999B (zh) 用以产生及实现移动式高清晰多媒体接口的方法、装置及系统
CN104954748B (zh) 一种视频处理架构
CN106254899A (zh) 一种直播连麦的控制方法和系统
CN102857738A (zh) 多屏控制的图像显示系统、方法及多屏控制装置
CN110519531A (zh) 多路高清视频分布式处理设备
CN208508938U (zh) 一种内嵌坐席管理功能的主动冗余光网络备份系统
CN103092552A (zh) 一种实现多屏显示的方法及系统
CN102611869A (zh) 一种面向输出的多屏拼接系统网络传输技术
CN105898506A (zh) 媒体文件的多屏播放方法和系统
CN106708459A (zh) 一种大屏拼接控制器
CN104125375A (zh) 多媒体传输矩阵架构
CN108174084A (zh) 全景视频处理方法及终端设备
CN103533306A (zh) 一种视频带宽智能分配装置及方法
CN107193766A (zh) 一种PCIe设备与主机之间的多路有序数据传输方法
CN105120211B (zh) 一种视频数据传输方法
CN210518587U (zh) 多路高清视频分布式处理设备
CN104182193B (zh) 一种高清大屏幕显示方法、系统及大屏工作站
CN101707696B (zh) 即时交互式数字电视的实现方法及其前端服务系统
CN101609645A (zh) 一种led显示屏控制系统
CN102883213B (zh) 字幕提取方法及装置
CN203931450U (zh) Led显示屏信息发布系统
CN205408064U (zh) 虚拟现实全景多媒体处理系统及客户端设备
CN107241325A (zh) 一种ip视频超低延时传输方法及装置
CN108011795B (zh) 一种实现通信设备中多板卡和多数据通道管理的方法及系统

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant