CH702685B1 - Récepteur à modulation de fréquence, notamment pour une application RDS. - Google Patents
Récepteur à modulation de fréquence, notamment pour une application RDS. Download PDFInfo
- Publication number
- CH702685B1 CH702685B1 CH01829/99A CH182999A CH702685B1 CH 702685 B1 CH702685 B1 CH 702685B1 CH 01829/99 A CH01829/99 A CH 01829/99A CH 182999 A CH182999 A CH 182999A CH 702685 B1 CH702685 B1 CH 702685B1
- Authority
- CH
- Switzerland
- Prior art keywords
- frequency
- signal
- fif
- receiver
- response
- Prior art date
Links
- 230000001419 dependent effect Effects 0.000 claims 1
- 238000001228 spectrum Methods 0.000 description 7
- 238000009826 distribution Methods 0.000 description 5
- 230000003595 spectral effect Effects 0.000 description 5
- 230000005540 biological transmission Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
- H04B1/1646—Circuits adapted for the reception of stereophonic signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03D—DEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
- H03D3/00—Demodulation of angle-, frequency- or phase- modulated oscillations
- H03D3/001—Details of arrangements applicable to more than one type of frequency demodulator
- H03D3/003—Arrangements for reducing frequency deviation, e.g. by negative frequency feedback
- H03D3/004—Arrangements for reducing frequency deviation, e.g. by negative frequency feedback wherein the demodulated signal is used for controlling an oscillator, e.g. the local oscillator
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J7/00—Automatic frequency control; Automatic scanning over a band of frequencies
- H03J7/02—Automatic frequency control
- H03J7/04—Automatic frequency control where the frequency control is accomplished by varying the electrical characteristics of a non-mechanically adjustable element or where the nature of the frequency controlling element is not significant
- H03J7/047—Automatic frequency control using an auxiliary signal, e.g. low frequency scanning of the locking range or superimposing a special signal on the input signal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04H—BROADCAST COMMUNICATION
- H04H2201/00—Aspects of broadcast communication
- H04H2201/10—Aspects of broadcast communication characterised by the type of broadcast system
- H04H2201/13—Aspects of broadcast communication characterised by the type of broadcast system radio data system/radio broadcast data system [RDS/RBDS]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Power Engineering (AREA)
- Circuits Of Receivers In General (AREA)
- Superheterodyne Receivers (AREA)
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
Abstract
La présente invention concerne un récepteur (29) à modulation de fréquence comprenant: une antenne (2) pouvant recevoir d’un émetteur un signal à une fréquence élevée; un étage à haute fréquence (3); un oscillateur (5); un bloc mélangeur (30) pouvant fournir un signal (S6) à une fréquence intermédiaire (f I F ); un étage de démodulation (8); et un étage de commande automatique de fréquence (36) pouvant commander à l’oscillateur, de manière à maintenir constante ladite fréquence intermédiaire d’un cinquième signal. Ce récepteur comprend en outre une boucle de verrouillage (32) agencée pour asservir la fréquence intermédiaire (f I F ) à partir d’une fréquence pilot (fp) présente dans le signal démodulé. Un avantage d’une telle boucle de verrouillage est d’asservir la fréquence intermédiaire de sorte que le phénomène de repliement de spectre n’empêche pas la démodulation des signaux contenant les données RDS.
Description
[0001] La présente invention concerne le domaine des récepteurs à modulation de fréquence (FM) pouvant recevoir d’un émetteur un signal à une fréquence élevée, notamment pour une application RDS (acronyme provenant de l’anglais «Radio Data System»).
[0002] En se référant à la fig. 1de la présente description, le document FR 2705.176 décrit un récepteur FM classique 1 qui comprend une antenne 2, un étage à haute fréquence (RF) 3, un mélangeur 4, un oscillateur local 5, un filtre à fréquence intermédiaire (IF) 6, un amplificateur/limiteur 7, un étage de démodulation FM 8 et un étage de commande automatique de fréquence (AFC) 9.
[0003] L’antenne 2 reçoit un signal ayant une fréquence comprise dans la bande FM de transmission (c’est-à-dire entre 88 et 108 Mhz), et fournit le signal électrique correspondant à l’étage RF 3.
[0004] L’étage RF 3 est accordé sur la fréquence porteuse fc d’un émetteur prédéterminé de manière à fournir, en réponse au signal électrique provenant de l’antenne, un signal amplifié ayant une fréquence comprise dans une bande de fréquence centrée sur la fréquence fc.
[0005] Le mélangeur 4 reçoit le signal provenant de l’étage RF 3, ainsi qu’un signal provenant de l’oscillateur local 5, multiplie ces signaux, et fournit au filtre IF 6 un signal modulé à une fréquence intermédiaire fIF, cette dernière étant généralement choisie égale à 70 kHz environ.
[0006] Le filtre IF 6 est agencé pour recevoir le signal modulé à la fréquence fIF et, en réponse, fournir un signal situé dans une bande de fréquence centrée autour de la fréquence intermédiaire fIF.
[0007] L’amplificateur/limiteur 7 reçoit le signal provenant du filtre IF 6, limite son amplitude pour en éliminer toute composante en modulation d’amplitude AM et, en réponse, fournit ce signal amplifié/limité.
[0008] L’étage de démodulation FM 8 démodule le signal provenant de l’amplificateur/limiteur 7, et fournit le signal démodulé vers un amplificateur audio (non représenté en fig. 1).
[0009] L’étage AFC 9 permet d’opérer un accord fin entre la fréquence fLO du signal de l’oscillateur local 5 en fonction de la sortie continue du démodulateur 8, afin de maintenir constante la fréquence intermédiaire fIF.
[0010] Un problème d’un récepteur radio FM tel que celui représenté en fig. 1 consiste en ce qu’une distorsion considérable peut apparaître par repliement de spectre, quand la fréquence de modulation (c’est-à-dire celle du signal de message) est supérieure à la moitié de la fréquence intermédiaire fIF. Ce phénomène de repliement est communément appelé par le terme anglais «aliasing».
[0011] Le problème de distorsion par repliement de spectre se pose surtout dans des systèmes de transmission utilisant le multiplexage par division de fréquence, comme cela est le cas en Europe avec la radiodiffusion en FM, en particulier pour une application RDS. En effet, une telle distorsion peut avoir comme effet que le décodage des données RDS devient impossible.
[0012] La fig. 2 de la présente description représente la répartition spectrale en fréquence des signaux présents dans le récepteur FM 1, lors d’une application RDS, Des données audio sont modulées en stéréophonie sur une sous-porteuse de 38 kHz, tandis que d’autres données correspondant aux données RDS sont présentes sous forme de signaux à faible amplitude et modulées sur une sous-porteuse de 57 kHz par décalage de phase (modulation PSK). Pour permettre le décodage des données RDS, et en se référant à nouveau à la fig. 1, la largeur de bande de sortie de l’étage de démodulation FM 8 devrait être d’au moins 60 kHz. En effet, en supposant que la fréquence intermédiaire fIF utilisée est de l’ordre de 70 Khz, les données audio et les données RDS peuvent se mélanger par repliement de spectre.
[0013] Une première solution classique au problème de repliement de spectre de fréquences consiste à utiliser une fréquence fIFplus élevée. Le brevet US 4 885 802 décrit un récepteur FM mettant en œuvre une telle solution.
[0014] Un inconvénient d’un tel récepteur FM réside dans le fait qu’il nécessite le recours à des moyens supplémentaires pour filtrer la réponse de la fréquence image du signal RF, ce qui augmente également la consommation en puissance électrique.
[0015] Un autre inconvénient d’un tel récepteur FM réside dans le fait que la fréquence intermédiaire maximale utilisable est imposée par le rejet de la fréquence-image et par l’espacement des canaux ou émetteurs dans la bande de diffusion FM. Par conséquent, la largeur de bande audio des signaux démodulés ne peut donc être améliorée simplement par une augmentation de la fréquence intermédiaire fIF du récepteur FM.
[0016] Une deuxième solution classique au problème de repliement de spectre de fréquences consiste à fournir à l’étage de démodulation un signal ayant une fréquence plus élevée que la fréquence intermédiaire fIF.
[0017] En se référant à la fig. 3de la présente description, le brevet US 5 483 695 décrit un récepteur FM 20 mettant en œuvre une telle solution. On note en fig. 3 que des objets similaires à ceux de la fig. 1ont été désignés par les mêmes références. Le récepteur FM 20 comprend en outre un circuit générateur de signaux 24 pouvant générer n signaux à la fréquence intermédiaire fIF, et un circuit multiplicateur 28 pouvant multiplier entre eux ces n signaux pour fournir un signal modulé à une fréquence égale à n fois la fréquence intermédiaire fIF.
[0018] Un inconvénient du récepteur FM 20 réside dans le fait qu’il est nécessaire de générer des signaux en quadrature de phase, et ayant une fréquence égale à la fréquence intermédiaire fIF, ce qui augmente considérablement la consommation en puissance électrique.
[0019] Un objet de la présente invention est de prévoir un récepteur radio FM pour une application RDS remédiant au problème de repliement du spectre, notamment un récepteur radio FM pouvant extraire les données RDS présentes dans un signal radiofréquence reçu par ce récepteur.
[0020] Un autre objet de la présente invention est de prévoir un récepteur radio FM répondant au critère habituel dans l’industrie de faible consommation en puissance électrique.
[0021] Dans une forme d’exécution présente l’invention prévoit un récepteur radio FM sous la forme d’un circuit intégré répondant au critère habituel dans l’industrie des semi-conducteurs de rationalité et de surface d’occupation.
[0022] Ces objets ainsi que d’autres sont atteints par le récepteur FM selon la revendication 1.
[0023] Un avantage de l’agencement de la boucle de verrouillage d’un tel récepteur est d’asservir la fréquence intermédiaire fIFà une valeur prédéterminée de sorte que le phénomène de repliement de spectre n’empêche pas le décodage des données RDS présentes dans un signal radiofréquence reçu par le récepteur.
[0024] Un autre avantage d’un tel agencement est que le récepteur peut fonctionner avec des fréquences intermédiaires fIFpeu élevées, sans qu’il soit nécessaire de recourir à des valeurs élevées de fréquence, ni à une multiplication de fréquence. Il en résulte une faible consommation de puissance électrique, ce qui permet d’utiliser un récepteur FM de ce type pour une application RDS par exemple.
[0025] Ces objets, caractéristiques et avantages ainsi que d’autres de la présente invention apparaîtront plus clairement à la lecture de la description détaillée d’un mode de réalisation préféré de l’invention, donnés à titre d’exemple uniquement, en relation avec les figures jointes parmi lesquelles:
<tb>la fig. 1<sep>déjà citée représente un premier récepteur FM classique;
<tb>la fig. 2<sep>déjà citée représente la répartition spectrale en fréquence des signaux présents dans le récepteur FM de la fig. 1, lors d’une application RDS;
<tb>la fig. 3<sep>déjà citée représente un deuxième récepteur FM classique;
<tb>la fig. 4<sep>représente un mode de réalisation préféré d’un récepteur FM selon la présente invention;
<tb>la fig. 5<sep>représente de façon détaillée un circuit du récepteur FM de la fig. 4;
<tb>la fig. 6<sep>représente de façon détaillée un autre circuit du récepteur FM de la fig. 4;
<tb>les fig. 7A à 7C<sep>représentent les répartitions spectrales en fréquence de signaux présents dans le récepteur FM de la fig. 4, lors d’une application RDS, pour trois valeurs prédéterminées différentes, respectivement; et
<tb>la fig. 8<sep>représente un perfectionnement du circuit de la fig. 6.
[0026] En se référant à la fig. 4, on va décrire un mode de réalisation préféré d’un récepteur à modulation de fréquence (FM) selon la présente invention. On notera en fig. 4que la référence 29 désigne un tel récepteur, et que des objets similaires à ceux de la fig. 1ont été désignés par les mêmes références.
[0027] Le récepteur FM 29 comprend une antenne 2, un oscillateur local 5, un bloc mélangeur 30, un étage de démodulation 8 et un étage de commande automatique de fréquence (AFC) 36. On notera qu’un tel récepteur est propre à être réalisé dans un dispositif nécessitant la fourniture de données RDS, par exemple dans une pièce d’horlogerie telle qu’une montre-bracelet.
[0028] L’antenne 2 comprend une borne de sortie 2a connectée à l’étage RF 3. L’antenne 2 est agencée pour pouvoir recevoir un signal ayant une fréquence comprise dans la bande FM de transmission (c’est-à-dire entre 88 et 108 Mhz) et, en réponse, fournir par la borne 2a un signal électrique S1 représentatif du signal reçu.
[0029] L’oscillateur local 5 comprend deux bornes d’entrée 5a et 5b et une borne de sortie 5c connectée au bloc mélangeur 30. L’oscillateur local 5 est agencé pour fournir un signal électrique S3, comme cela est décrit de façon plus détaillée ci-après.
[0030] Le bloc mélangeur 30 comprend une borne d’entrée 30a connectée à la borne de sortie 3b de l’étage RF 3, une borne d’entrée 30b connectée à la borne de sortie 5c de l’oscillateur local 5, et une borne de sortie 30c connectée à l’étage de démodulation 8. Le bloc mélangeur 30 est agencé pour fournir, en réponse aux signaux S2 et S3, un signal électrique S6 à une fréquence intermédiaire fIF.
[0031] De préférence, on réalise le bloc mélangeur 30 en connectant en série un mélangeur 4, un filtre IF 6 et un amplificateur/limiteur 7, comme le représente la fig. 5.
[0032] Le mélangeur 4 comprend deux bornes d’entrée 4a et 4b connectées aux bornes respectives 30a et 30b du bloc mélangeur 30, et une borne de sortie 4c connectée au filtre IF 6. Le mélangeur 4 est agencé pour pouvoir: recevoir par la borne 4a le signal S2 et par la borne 4b le signal électrique S3; multiplier les signaux S2 et S3 entre eux; et fournir par la borne 4c un signal électrique S4 de sorte que ce dernier est modulé à la fréquence intermédiaire fIF. A titre d’exemple, la fréquence intermédiaire fIF est choisie égale à 70 kHz environ.
[0033] Le filtre IF 6 comprend une borne d’entrée 6a connectée à la borne de sortie 4c du mélangeur 4, et une borne de sortie 6b connectée à l’amplificateur/limiteur 7. Le filtre IF 6 est agencé pour pouvoir recevoir par la borne 6a le signal S4 et, en réponse, fournir un signal électrique S5 situé dans une bande de fréquence centrée autour de la fréquence intermédiaire fIF.
[0034] L’amplificateur/limiteur 7 comprend une borne d’entrée 7a connectée à la borne de sortie 6b du filtre IF 6, et une borne de sortie 7b connectée à la borne de sortie 30c du bloc mélangeur 30. L’amplificateur/limiteur 7 est agencé pour pouvoir recevoir par la borne 7a le signal S5, limiter l’amplitude de ce signal pour en éliminer toute composante en modulation d’amplitude AM et, en réponse, fournir le signal S6 par la borne 7b.
[0035] En se référant à nouveau à la fig. 4, l’étage de démodulation FM 8 comprend une borne d’entrée 8a connectée à la borne de sortie 7b de l’amplificateur/limiteur 7, et une borne de sortie 8b connectée à un amplificateur audio (non représenté en fig. 4). L’étage de démodulation FM 8 est agencé pour pouvoir recevoir par la borne 8a le signal S6, démoduler ce signal et, en réponse, fournit un signal électrique S7 représentant le signal S6 démodulé.
[0036] On note qu’un mode de réalisation de l’étage de démodulation 8 est décrit dans le brevet US 5 808 510.
[0037] L’étage AFC 36 comprend une borne d’entrée 36a connectée à la borne de sortie 7b de l’amplificateur/limiteur 7, et une borne de sortie 36c connectée à la borne d’entrée 5b de l’oscillateur local 5. L’étage AFC 36 est agencé pour permettre d’opérer un accord fin entre la fréquence fLO du signal S3 de l’oscillateur local 5, afin de maintenir constante la fréquence intermédiaire fIF du signal démodulé S7, comme cela est décrit de façon plus détaillée ci-après.
[0038] Le récepteur FM 29 comprend en outre une boucle de verrouillage 32 agencée pour asservir la fréquence intermédiaire fIFà partir de la fréquence pilote fp. On rappelle qu’une telle fréquence est toujours disponible dans un signal multiplex FM, et permet de reconstituer la porteuse supprimée dans un récepteur à modulation de fréquence stéréophonique. Dans le cadre de la présente description, la fréquence fp est présente dans le signal S7, et typiquement est égale à 19 kHz.
[0039] A cet effet, la boucle de verrouillage 32 comprend un filtre de boucle à phase asservie (PLL) 34 et l’étage AFC 36.
[0040] Le filtre 34 comprend une borne d’entrée 34a connectée à la borne de sortie 8b de l’étage de démodulation 8, et une borne de sortie 34b connectée à l’étage AFC 36. Le filtre 34 est agencé pour recevoir par la borne 34a le signal S7 et, en réponse, fournir par la borne 34b un signal électrique S8 ayant une fréquence sensiblement égale à la fréquence pilote fp.
[0041] Le filtre 34 peut être réalisé à partir d’une boucle à phase asservie (PLL) ayant une largeur de bande déterminée de manière à pouvoir fournir le signal à la fréquence pilote fp et avec un rapport signal sur bruit (SNR) élevé. Ceci permet de fournir une fréquence de référence stable, susceptible de réaliser ta fonction AFC, sans qu’il soit nécessaire de recourir à des moyens supplémentaires pouvant fournir une fréquence de référence.
[0042] L’étage AFC 36 comprend en outre une borne d’entrée 36b connectée à la borne de sortie 34b du filtre 34. L’étage AFC 36 est agencé pour pouvoir recevoir le signal S6 à la fréquence intermédiaire fIF et le signal S8 à la fréquence pilote fp et, en réponse, fournir un signal électrique S9 propre à commander l’oscillateur local 5 (c’est-à-dire la fourniture du signal S3 à la fréquence fLO) de sorte que la fréquence intermédiaire fIF a une valeur moyenne asservie sur une valeur prédéterminée, comme cela est décrit ci-après.
[0043] La fig. 6 représente de façon détaillée un mode de réalisation de l’étage AFC 36 qui comprend un premier diviseur de fréquence 38, un comparateur de fréquence et de phase 40 et un filtre de boucle 42.
[0044] Le diviseur 38 comprend une borne d’entrée 38a connectée à la borne d’entrée 36a de l’étage AFC 36, et une borne de sortie 38b connectée au comparateur 40. Le diviseur 38 est agencé pour pouvoir recevoir par la borne 38a le signal S6 à la fréquence fIF et, en réponse, fournir par la borne 38b un signal électrique S11 à une fréquence égale à: fIF/N, N étant un nombre entier.
[0045] Le comparateur 40 comprend une borne d’entrée 40a connectée à la borne de sortie 38b du diviseur 38, une borne d’entrée 40b connectée à la borne d’entrée 36b de l’étage AFC 36, et une borne de sortie 40c connectée au filtre 42. Le comparateur 40 est agencé pour pouvoir recevoir par les bornes 40a et 40b le signal S11 à la fréquence fIF/N et le signal S8 à la fréquence pilote fp, comparer les signaux S11 et S8 entre eux et, en réponse, fournir par la borne 40c un signal d’erreur S12 qui est proportionnel à la différence de fréquence entre les fréquences fIF/N et fp.
[0046] Le filtre 42 comprend une borne d’entrée 42a connectée à la borne de sortie 40c du comparateur 40, et une borne de sortie 42b connectée à la borne de sortie 36c de l’étage AFC 36. Le filtre 42 est agencé pour recevoir par la borne 42a le signal S12 et, en réponse, fournir par la borne 42b le signal S9 représentatif de la différence entre les fréquences fIF/N et fp.
[0047] Pour l’essentiel, en se référant aux fig. 4à 6, quand la boucle 32 est verrouillée, la fréquence intermédiaire fIF a alors une valeur moyenne qui est sensiblement égale à: N·fp, cette valeur correspondant à ladite valeur prédéterminée qui permet de décoder les signaux contenant les données RDS.
[0048] On va maintenant décrire, à titre d’exemple uniquement, trois cas représentatifs de trois plages de fréquence dans lesquelles ladite valeur prédéterminée peut être choisie de manière à permettre le décodage des signaux contenant les données RDS. Ces trois cas seront décrits en se référant à nouveau à la fig. 2, et en relation avec les figures respectives 7A à 7C qui représentent les répartitions spectrales des signaux contenant les données RDS et de la fréquence fIF, pour trois valeurs prédéterminées différentes, respectivement.
[0049] En se référant à la fig. 7A, considérons le premier cas où ladite valeur prédéterminée est choisie de sorte que la fréquence fIF est asservie sur 76 kHz, en reprenant les valeurs citées en relation avec la fig. 2.
[0050] En se référant à la fig. 7B, considérons le deuxième cas où ladite valeur prédéterminée est choisie de sorte que la fréquence fIFest comprise entre 72 et 73,5 kHz, en reprenant les valeurs citées en relation avec la fig. 2.
[0051] En se référant à la fig. 7C, considérons le troisième cas où ladite valeur prédéterminée est choisie de sorte que la fréquence fIFest comprise entre 78,5 et 80 kHz, en reprenant les valeurs citées en relation avec la fig. 2.
[0052] Ainsi, dans les trois cas susmentionnés, il n’y a pas de recouvrement entre la répartition spectrale des signaux contenant les données RDS et celles des données audio, de sorte que le phénomène de repliement de spectre n’empêche pas la démodulation des signaux contenant les données RDS.
[0053] Il va de soi pour l’homme du métier que la description ci-dessus peut subir diverses modifications sans sortie du cadre de la présente invention.
[0054] A titre de perfectionnement, et en se référant à nouveau à la fig. 4, le récepteur 29 peut comprendre un étage à haute fréquence (RF) 3, comprenant une borne d’entrée 3a connectée à la borne de sortie 2a de l’antenne 2, et une borne de sortie 3b connectée au bloc mélangeur 30. L’étage RF 3 est agencé pour pouvoir recevoir par la borne 3a le signal S1 et, en réponse, fournir par la borne 3b un signal électrique S2 amplifié ayant une fréquence comprise dans une bande de fréquence centrée sur une fréquence porteuse fc d’un émetteur prédéterminé.
[0055] Un avantage d’un tel agencement de l’étage RF 3 est de pouvoir augmenter la sensibilité du récepteur 29, se sorte que ce dernier peut alors fonctionner avec des signaux RF de faible amplitude.
[0056] A titre de perfectionnement également, et en se référant à nouveau à la fig. 4, le récepteur 29 peut comprendre un filtre de boucle à fréquence asservie (FLL) 31 comprenant une borne d’entrée 31a connectée à la borne de sortie 8b de l’étage de démodulation 8, pour recevoir le signal S7, et une borne de sortie 31b connectée à la borne d’entrée 5a de l’oscillateur local 5, pour fournir un signal S10.
[0057] Un avantage d’un tel agencement du filtre FLL 31 est de pouvoir diminuer la déviation du signal S6.
[0058] A titre de perfectionnement également, et en se référant à la fig. 8, l’étage AFC 36 peut comprendre en outre un deuxième diviseur de fréquence 44. On note en fig. 8que des objets similaires à ceux de la fig. 6 ont été désignés par les mêmes références.
[0059] Comme le représente la fig. 8, le diviseur 44 comprend une borne d’entrée 44a connectée à la borne d’entrée 36b de l’étage AFC 36, et une borne de sortie 44b connectée à la borne d’entrée 40b du comparateur 40. Le diviseur 44 est agencé pour pouvoir recevoir par la borne 44a le signal S8 à la fréquence pilote fp et, en réponse, fournir par la borne 44b un signal électrique S13 à une fréquence égale à: fp/M, M étant un nombre entier.
[0060] Pour l’essentiel, en se référant aux fig. 4et 8, quand la boucle 32 est verrouillée, la fréquence intermédiaire fIF a alors une valeur moyenne qui est sensiblement égale à: N/M·fp.
[0061] Un avantage d’un tel agencement du diviseur 44 est d’augmenter la résolution de la boucle de verrouillage 32. A titre d’exemple, dans le cas où M=19, la fréquence intermédiaire fIFpeut être alors ajustée par des sauts de 1 kHz.
Claims (10)
1. Récepteur (29) à modulation de fréquence pouvant recevoir d’un émetteur un signal ayant une fréquence comprise entre 88 Mhz et 108 Mhz, ce récepteur comprenant:
– une antenne (2) pouvant, en réponse audit signal reçu, fournir un premier signal électrique (S1) représentatif dudit signal reçu;
– un étage à haute fréquence (3) pouvant, en réponse audit premier signal, fournir un deuxième signal électrique (S2) amplifié par rapport audit premier signal, et à une fréquence comprise dans une bande de fréquence centrée sur une fréquence porteuse (fc) dudit émetteur;
– un oscillateur (5) pouvant, en réponse à un signal de commande (S9), fournir un troisième signal électrique (S3);
– un bloc mélangeur (30) pouvant, en réponse auxdits deuxième et troisième signaux, fournir le produit de ces signaux sous la forme d’un quatrième signal électrique (S6) à une fréquence intermédiaire (fIF);
– un étape de démodulation FM (8) pouvant, en réponse audit quatrième signal (S6), démoduler ce signal et fournir le résultat sous la forme d’un cinquième signal électrique (S7); et
– un étage de commande automatique de fréquence (36) pouvant, en réponse audit cinquième signal (S7), fournir ledit signal de commande (S9) audit oscillateur, de manière à maintenir constante ladite fréquence intermédiaire (fIF) dudit cinquième signal (S7),
ce récepteur étant caractérisé en ce qu’il comprend en outre une boucle de verrouillage (32) agencée pour asservir ladite fréquence intermédiaire (fIF) à partie d’une fréquence pilote (fp) présente dans ledit cinquième signal (S7).
2. Récepteur (29) selon la revendication 1, caractérisé en ce que ladite boucle de verrouillage (32) comprend:
– un filtre de boucle à phase asservie (34) pouvant, en réponse audit cinquième signal (S7), fournir un sixième signal électrique (S8) à ladite fréquence pilote (fp);
– ledit étape de commande automatique de fréquence (36) pouvant, en réponse audit quatrième signal (S6) à ladite fréquence intermédiaire (fIF) et audit sixième signal (S8) à ladite fréquence pilote (fp), fournir ledit signal de commande (S9) de sorte que ladite fréquence intermédiaire (fIF) a une valeur moyenne asservie à une valeur prédéterminée dépendant de ladite fréquence pilote (fp).
3. Récepteur (29) selon la revendication 1, caractérisé en ce que ledit étage de commande automatique de fréquence (36) comprend un premier diviseur de fréquence (38) pouvant, en réponse audit quatrième signal (S6) à ladite fréquence intermédiaire (fIF), fournir un septième signal électrique (S11) à une première fréquence (fIF/N) égale à ladite fréquence intermédiaire divisée par un premier nombre entier (N).
4. Récepteur (29) selon la revendication 3, caractérisé en ce que ledit étage de commande automatique de fréquence (36) comprend en outre un comparateur de fréquence et de phase (40) pouvant, en réponse audit septième signal (S11) à ladite première fréquence (fIF/N) et audit sixième signal (S8) à ladite fréquence pilote (fp), fournir un huitième signal électrique (S12) représentatif de la différence entre ladite première fréquence (fIF/N) et ladite fréquence pilote (fp).
5. Récepteur (29) selon la revendication 4, caractérisé en ce que ledit étage de commande automatique de fréquence (36) comprend en outre un filtre de boucle (42) pouvant, en réponse audit huitième signal (S 12), fournir ledit signal de commande (S9) représentatif de la différence entre ladite première fréquence (fIF/N) et ladite fréquence pilote (fp), de sorte que ladite fréquence intermédiaire (fIF) a une valeur moyenne asservie sur une valeur prédéterminée (N·fp).
6. Récepteur (29) selon la revendication 3, caractérisé en ce que ledit étage de commande automatique de fréquence (36) comprend en outre:
– un deuxième diviseur de fréquence (44) pouvant, en réponse audit sixième signal (S8) à ladite fréquence pilote (fp), fournir un neuvième signal électrique (S13) à une deuxième fréquence (fp/M) égale à ladite fréquence pilot (fp) divisée par un deuxième nombre entier (M); et
– un comparateur de fréquence et de phase (40) pouvant, en réponse audit septième signal (S11) à ladite première fréquence (fIF/N) et audit neuvième signal (S13) à ladite deuxième fréquence (fp/M), fournir un huitième signal électrique (S12) représentatif de la différence entre lesdites première et deuxième fréquences.
7. Récepteur (29) selon la revendication 6, caractérisé en ce que ledit étage de commande automatique de fréquence (36) comprend en outre un filtre de boucle (42) pouvant, en réponse audit huitième signal (S12), fournir ledit signal de commande (S9) représentatif de la différence entre ladite première fréquence (fIF/N) et ladite deuxième fréquence (fp/M), de sorte que ladite fréquence intermédiaire (fIF) a une valeur moyenne asservie sur une deuxième valeur prédéterminée (N/M·fp).
8. Récepteur (29) selon la revendication 1, caractérisé en ce que ladite boucle de verrouillage (32) comprend en outre un filtre de boucle à fréquence asservie (31) agencé pour recevoir ledit cinquième signal (S7) et fournir en réponse un dixième signal électrique (S10) audit oscillateur (5), de manière à pouvoir diminuer la déviation dudit quatrième signal (S6).
9. Récepteur (29) selon la revendication 1, caractérisé en ce que ledit bloc mélangeur (30) comprend, connectés en série, un mélangeur (4), un filtre à fréquence intermédiaire (6) et un amplificateur/limiteur (7).
10. Récepteur (29) selon la revendication 1, caractérisé en ce que ladite fréquence pilote (fp) est égale à 19 kHz.
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CH01829/99A CH702685B1 (fr) | 1999-10-06 | 1999-10-06 | Récepteur à modulation de fréquence, notamment pour une application RDS. |
TW089119269A TW493322B (en) | 1999-10-06 | 2000-09-19 | Frequency modulation receiver in particular for an RDS application |
US09/665,401 US6704554B1 (en) | 1999-10-06 | 2000-09-20 | Frequency modulation receiver in particular for an RDS application |
SG200005596A SG98428A1 (en) | 1999-10-06 | 2000-09-29 | Frequency modulation receiver in particular for an rds application |
JP2000307248A JP2001156594A (ja) | 1999-10-06 | 2000-10-06 | Rdsで特に使用される周波数変調受信機 |
CNB001316419A CN1153359C (zh) | 1999-10-06 | 2000-10-08 | 特别用于无线电数据处理系统的调频接收机 |
HK01107204A HK1036168A1 (en) | 1999-10-06 | 2001-10-15 | Frequency modulation receiver in particular for anrds application. |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CH01829/99A CH702685B1 (fr) | 1999-10-06 | 1999-10-06 | Récepteur à modulation de fréquence, notamment pour une application RDS. |
Publications (1)
Publication Number | Publication Date |
---|---|
CH702685B1 true CH702685B1 (fr) | 2011-08-31 |
Family
ID=4219578
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CH01829/99A CH702685B1 (fr) | 1999-10-06 | 1999-10-06 | Récepteur à modulation de fréquence, notamment pour une application RDS. |
Country Status (7)
Country | Link |
---|---|
US (1) | US6704554B1 (fr) |
JP (1) | JP2001156594A (fr) |
CN (1) | CN1153359C (fr) |
CH (1) | CH702685B1 (fr) |
HK (1) | HK1036168A1 (fr) |
SG (1) | SG98428A1 (fr) |
TW (1) | TW493322B (fr) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7433657B2 (en) * | 2005-11-08 | 2008-10-07 | Matsushita Electric Industrial Co., Ltd. | Apparatus and method for dynamically clocking a loop filter in a digital communications device |
US7970342B1 (en) | 2006-02-06 | 2011-06-28 | Griffin Technology Inc. | Digital music player accessory with digital communication capability |
EP2299337B1 (fr) * | 2009-09-22 | 2013-02-27 | The Swatch Group Research and Development Ltd. | Récepteur de signaux radiosynchrones pour le réglage d'une base de temps, et procédé de mise en action du récepteur |
CN104702568B (zh) * | 2013-12-05 | 2017-11-21 | 浙江大华系统工程有限公司 | 一种业务管理平台 |
DE102014204151A1 (de) * | 2014-03-06 | 2015-09-10 | Robert Bosch Gmbh | DARC-Signal-Demodulations-Schaltungsanordnung und Verfahren zu ihrem Betreiben |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS51142201A (en) * | 1975-06-02 | 1976-12-07 | Onkyo Corp | Automatic frequency control circuit |
NL184594C (nl) | 1979-09-04 | 1989-09-01 | Philips Nv | Radio-ontvanger voorzien van een frequentie gesleutelde lus met audiofrequente terugkoppeling, en een stomschakeling. |
NL8200959A (nl) | 1982-03-09 | 1983-10-03 | Philips Nv | Fm-ontvanger voorzien van een frequentie gesleutelde lus. |
DE3208758A1 (de) | 1982-03-11 | 1983-09-22 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Schaltungsanordnung fuer einen fm-empfaenger |
DE3328555A1 (de) | 1983-08-08 | 1985-02-28 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Empfaengerschaltung |
DE3335024A1 (de) * | 1983-09-28 | 1985-04-11 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Schaltungsanordnung fuer einen empfaenger mit zwei phasenregelkreisen |
DE3346059A1 (de) | 1983-12-21 | 1985-07-04 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Fm-stereoempfaenger |
DE3446078A1 (de) | 1984-12-18 | 1986-06-19 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Fm-stereoempfaenger |
DE3515746A1 (de) * | 1985-05-02 | 1986-11-06 | Robert Bosch Gmbh, 7000 Stuttgart | Fm-funkempfaenger |
SG48272A1 (en) * | 1991-07-15 | 1998-04-17 | Philips Electronics Nv | Receiver |
US5507024A (en) * | 1994-05-16 | 1996-04-09 | Allegro Microsystems, Inc. | FM data-system radio receiver |
JPH10209988A (ja) * | 1997-01-20 | 1998-08-07 | Rohm Co Ltd | Rds復調回路 |
-
1999
- 1999-10-06 CH CH01829/99A patent/CH702685B1/fr not_active IP Right Cessation
-
2000
- 2000-09-19 TW TW089119269A patent/TW493322B/zh not_active IP Right Cessation
- 2000-09-20 US US09/665,401 patent/US6704554B1/en not_active Expired - Fee Related
- 2000-09-29 SG SG200005596A patent/SG98428A1/en unknown
- 2000-10-06 JP JP2000307248A patent/JP2001156594A/ja active Pending
- 2000-10-08 CN CNB001316419A patent/CN1153359C/zh not_active Expired - Fee Related
-
2001
- 2001-10-15 HK HK01107204A patent/HK1036168A1/xx not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
JP2001156594A (ja) | 2001-06-08 |
HK1036168A1 (en) | 2001-12-21 |
CN1292606A (zh) | 2001-04-25 |
US6704554B1 (en) | 2004-03-09 |
CN1153359C (zh) | 2004-06-09 |
TW493322B (en) | 2002-07-01 |
SG98428A1 (en) | 2003-09-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0559883B1 (fr) | Dispositif de transmission numerique et recepteur a conversion directe | |
EP0624959B1 (fr) | Récepteur radio FM comprenant un circuit de suréchantillonnage | |
EP0941588B1 (fr) | Procede et dispositif de radiodiffusion mixte analogique et numerique d'emission radiophonique diffusee par un meme emetteur | |
EP0039275B1 (fr) | Dispositif de synthèse et de démodulation combinées pour récepteur d'ondes modulées en fréquence, et récepteur le comportant | |
FR2716589A1 (fr) | Amplificateur de puissance à commande de modulation d'amplitude et commande de modulation de phase imbriquées. | |
FR2714242A1 (fr) | Dispositif de filtrage pour utilisation dans un contrôleur à boucle asservie en phase. | |
EP0120786B1 (fr) | Chaîne de réception hyperfréquence comportant un dispositif de démodulation directe en hyperfréquence | |
US5703527A (en) | Frequency modulated signal demodulator circuit and communication terminal equipment | |
FR2798019A1 (fr) | Synthetiseur de frequences a boucle de phase | |
US4408350A (en) | Enhanced selectivity signal receiver | |
WO2007101885A1 (fr) | Dispositif de recepion et/ou d'emission de signaux radiofrequences a reduction du bruit | |
EP0875988B1 (fr) | Suppression d'interférence pour signaux radio | |
EP1158679B1 (fr) | Procédé et dispositif de contrôle du déphasage entre quatre signaux mutuellement en quadrature de phase | |
CH702685B1 (fr) | Récepteur à modulation de fréquence, notamment pour une application RDS. | |
EP0150880B1 (fr) | Démodulateur à boucle à verrouillage de phase | |
EP0960473B1 (fr) | Circuit de traitement analogique de signal pour recepteur de positionnement par satellite | |
EP1417750B1 (fr) | Circuit melangeur a rejection de frequence image, notamment pour un recepteur rf a frequence intermediaire nulle ou faible | |
EP0800314A1 (fr) | Dispositif de réception de programmes émis par un satellite ou par une station MMDS | |
EP1091512A1 (fr) | Récepteur à modulation de fréquence, notamment pour une application RDS | |
EP0790729B1 (fr) | Dispositif de correction de bruit de phase dans un récepteur numérique | |
EP1089427B1 (fr) | Procédé de comparaison des amplitudes de deux signaux électriques | |
FR2499341A1 (fr) | Circuit son d'un recepteur de television | |
FR2556526A1 (fr) | Detecteur de signaux radioelectriques modules en frequence | |
US6023614A (en) | Method for decoding a suppressed-carrier modulated signal in the presence of a pilot tone, particularly for FM signals | |
FR3112914A1 (fr) | Gestion de la commutation d'un dispositif de communication sans contact d'un mode d'émulation de carte à un mode pair à pair. |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PL | Patent ceased |