BRPI0606787A2 - registrador arquitetado gravável de palavra fracionária para acumulação direta de dados fora de alinhamento - Google Patents

registrador arquitetado gravável de palavra fracionária para acumulação direta de dados fora de alinhamento

Info

Publication number
BRPI0606787A2
BRPI0606787A2 BRPI0606787-5A BRPI0606787A BRPI0606787A2 BR PI0606787 A2 BRPI0606787 A2 BR PI0606787A2 BR PI0606787 A BRPI0606787 A BR PI0606787A BR PI0606787 A2 BRPI0606787 A2 BR PI0606787A2
Authority
BR
Brazil
Prior art keywords
register
writable
archived
memory access
data
Prior art date
Application number
BRPI0606787-5A
Other languages
English (en)
Inventor
Jeffrey Todd Bridges
Victor Roberts Augsburg
James Norris Dieffenderfer
Thomas Andrew Sartorius
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of BRPI0606787A2 publication Critical patent/BRPI0606787A2/pt

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/3004Arrangements for executing specific machine instructions to perform operations on memory
    • G06F9/30043LOAD or STORE instructions; Clear instruction
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Advance Control (AREA)
  • Executing Machine-Instructions (AREA)

Abstract

REGISTRADOR ARQUITETADO GRAVáVEL DE PALAVRA FRACIONáRIA PARA ACUMULAçãO DIRETA DE DADOS FORA DE ALINHAMENTO. Um ou mais registradores arquitetados em um processador são graváveis por palavra fracionária e dados provenientes da pluralidade de operações de acesso a memória fora de alinhamento são agrupados diretamente em um registrador arquitetado, sem primeiramente agrupar os dados em um registrador gravável de palavra fracionária não-arquitetado e a seguir transferi-lo para o registrador arquitetado. Em modalidades em que um arquivo de registrador de propósito geral utiliza renomeação de registrador ou um buffer de reordenação, dados provenientes da pluralidade de operações de acesso à memória fora de alinhamento são reunidos diretamente em um registrador arquitetado gravável de palavra fracionária, sem a necessidade de verificar completamente por objeção ambas as operações de acesso à memória fora de alinhamento antes de realizar a primeira operação de acesso à memória.
BRPI0606787-5A 2005-02-03 2006-02-03 registrador arquitetado gravável de palavra fracionária para acumulação direta de dados fora de alinhamento BRPI0606787A2 (pt)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US11/051,037 US20060174066A1 (en) 2005-02-03 2005-02-03 Fractional-word writable architected register for direct accumulation of misaligned data
PCT/US2006/006994 WO2006084289A2 (en) 2005-02-03 2006-02-03 Fractional-word writable architected register for direct accumulation of misaligned data

Publications (1)

Publication Number Publication Date
BRPI0606787A2 true BRPI0606787A2 (pt) 2009-07-14

Family

ID=36480904

Family Applications (1)

Application Number Title Priority Date Filing Date
BRPI0606787-5A BRPI0606787A2 (pt) 2005-02-03 2006-02-03 registrador arquitetado gravável de palavra fracionária para acumulação direta de dados fora de alinhamento

Country Status (7)

Country Link
US (1) US20060174066A1 (pt)
EP (1) EP1849062A2 (pt)
KR (1) KR20070101374A (pt)
CN (1) CN101147125A (pt)
BR (1) BRPI0606787A2 (pt)
IL (1) IL185046A0 (pt)
WO (1) WO2006084289A2 (pt)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080162522A1 (en) * 2006-12-29 2008-07-03 Guei-Yuan Lueh Methods and apparatuses for compaction and/or decompaction
US20080162879A1 (en) * 2006-12-29 2008-07-03 Hong Jiang Methods and apparatuses for aligning and/or executing instructions
US8239657B2 (en) * 2007-02-07 2012-08-07 Qualcomm Incorporated Address translation method and apparatus
KR20100055105A (ko) * 2008-11-17 2010-05-26 삼성전자주식회사 상 변화 메모리 장치
GB2501791B (en) * 2013-01-24 2014-06-11 Imagination Tech Ltd Register file having a plurality of sub-register files
TWI508449B (zh) * 2013-08-14 2015-11-11 Univ Nat Kaohsiung 1St Univ Sc 分數式線性回授移位暫存器
US10592164B2 (en) 2017-11-14 2020-03-17 International Business Machines Corporation Portions of configuration state registers in-memory
US10635602B2 (en) 2017-11-14 2020-04-28 International Business Machines Corporation Address translation prior to receiving a storage reference using the address to be translated
US10642757B2 (en) 2017-11-14 2020-05-05 International Business Machines Corporation Single call to perform pin and unpin operations
US10664181B2 (en) 2017-11-14 2020-05-26 International Business Machines Corporation Protecting in-memory configuration state registers
US10558366B2 (en) 2017-11-14 2020-02-11 International Business Machines Corporation Automatic pinning of units of memory
US10901738B2 (en) 2017-11-14 2021-01-26 International Business Machines Corporation Bulk store and load operations of configuration state registers
US10552070B2 (en) 2017-11-14 2020-02-04 International Business Machines Corporation Separation of memory-based configuration state registers based on groups
US10496437B2 (en) 2017-11-14 2019-12-03 International Business Machines Corporation Context switch by changing memory pointers
US10761983B2 (en) 2017-11-14 2020-09-01 International Business Machines Corporation Memory based configuration state registers
US10698686B2 (en) 2017-11-14 2020-06-30 International Business Machines Corporation Configurable architectural placement control
US10761751B2 (en) 2017-11-14 2020-09-01 International Business Machines Corporation Configuration state registers grouped based on functional affinity

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4814976C1 (en) * 1986-12-23 2002-06-04 Mips Tech Inc Risc computer with unaligned reference handling and method for the same
US6038584A (en) * 1989-11-17 2000-03-14 Texas Instruments Incorporated Synchronized MIMD multi-processing system and method of operation
US5802556A (en) * 1996-07-16 1998-09-01 International Business Machines Corporation Method and apparatus for correcting misaligned instruction data
US6581150B1 (en) * 2000-08-16 2003-06-17 Ip-First, Llc Apparatus and method for improved non-page fault loads and stores

Also Published As

Publication number Publication date
CN101147125A (zh) 2008-03-19
KR20070101374A (ko) 2007-10-16
WO2006084289A2 (en) 2006-08-10
WO2006084289A3 (en) 2006-12-07
IL185046A0 (en) 2007-12-03
US20060174066A1 (en) 2006-08-03
EP1849062A2 (en) 2007-10-31

Similar Documents

Publication Publication Date Title
BRPI0606787A2 (pt) registrador arquitetado gravável de palavra fracionária para acumulação direta de dados fora de alinhamento
BRPI0712109A8 (pt) Método para a comunicação com um cartão de memória multifuncional
BR112019000353A2 (pt) método para o registro de uma transação de dados
ATE444528T1 (de) Migrieren von daten, die einem zugang durch eingabe-/ausgabeeinrichtungen ausgesetzt sind
DE602006006846D1 (de) Preboot-speicher eines computersystems
BR112018077198A2 (pt) sistemas e métodos para identificar conteúdos correspondentes
BRPI0805676A2 (pt) sistema de configuração de máquina virtual
NO20053654D0 (no) Systemer, fremgangsmater og grensesnitt for a tilveiebringe individuell soke- og informasjonstilgang
DE602007008614D1 (de) Dmac zum abwicklen von transfers unbekannter länge
GB2466106B (en) Deadlock avoidance by using multiple virtual channels of a bus
BRPI0510494B8 (pt) Dispositivo de armazenagem e aparelho hospedeiro
BRPI0506192A (pt) sistemas e métodos para validar integridade de arquivo executável utilizando valores aleatórios parciais de imagem
NO20080275L (no) Arkivering av data i et virtuelt applikasjonsmiljo
BRPI0810294A2 (pt) "sistema para analisar dados financeiros"
DE602006020306D1 (de) Verteilte und wiederholte bildwiederherstellung
BRPI0505535A (pt) sistemas e métodos para reconciliar metadados de imagem
ATE372542T1 (de) Zugriff zum breiten speicher
BR0205686A (pt) Método de gerenciamento de memória cachê em um receptor para receber um sinal, e, aparelho receptor para receber um sinal
EA200970112A1 (ru) Документ, снабженный идентифицирующими и верификационными данными
WO2006069130A3 (en) Media memory system
BRPI0703672A (pt) sistema e método para gerenciar interrupções de gerenciamento de sistema em um sistema de computador de multiprocessador
BRPI0815968A2 (pt) Aparelho e método para armazenamento e leitura de um arquivo tendo um container de dados de mídia e um container de metadados
BR112018011681A2 (pt) integração de registro médico eletrônico
BRPI0700835A (pt) método para vincular memória de computador a placa-mãe e sistema de computador
TWI371677B (en) Motherboard, computer system and non-volatile memory device

Legal Events

Date Code Title Description
B11A Dismissal acc. art.33 of ipl - examination not requested within 36 months of filing
B11Y Definitive dismissal - extension of time limit for request of examination expired [chapter 11.1.1 patent gazette]