BR112023013979A2 - Sistema de memória de baixa potência que usa fontes de tensão de entrada-saída duplas - Google Patents
Sistema de memória de baixa potência que usa fontes de tensão de entrada-saída duplasInfo
- Publication number
- BR112023013979A2 BR112023013979A2 BR112023013979A BR112023013979A BR112023013979A2 BR 112023013979 A2 BR112023013979 A2 BR 112023013979A2 BR 112023013979 A BR112023013979 A BR 112023013979A BR 112023013979 A BR112023013979 A BR 112023013979A BR 112023013979 A2 BR112023013979 A2 BR 112023013979A2
- Authority
- BR
- Brazil
- Prior art keywords
- memory
- memory system
- output voltage
- voltage sources
- dual input
- Prior art date
Links
- 230000009977 dual effect Effects 0.000 title abstract 2
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/325—Power saving in peripheral device
- G06F1/3275—Power saving in memory, e.g. RAM, cache
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K7/00—Modulating pulses with a continuously-variable modulating signal
- H03K7/02—Amplitude modulation, i.e. PAM
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Sources (AREA)
Abstract
sistema de memória de baixa potência que usa fontes de tensão de entrada-saída duplas. várias modalidades incluem um sistema de memória de dispositivo de computação que tem um dispositivo de memória, uma camada física de memória comunicativamente conectada ao dispositivo de memória, uma primeira fonte de tensão de entrada/saída (i/o) eletricamente conectada ao dispositivo de memória e à camada física de memória, e uma segunda fonte de tensão de i/o eletricamente conectada ao dispositivo de memória e à camada física de memória, em que o dispositivo de memória e a camada física são configurados para comunicar dados de uma transação de memória usando um esquema de io de modulação de amplitude de pulso (pam) de nível 3.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US17/158,485 US11551730B2 (en) | 2021-01-26 | 2021-01-26 | Low power memory system using dual input-output voltage supplies |
PCT/US2021/061941 WO2022164513A1 (en) | 2021-01-26 | 2021-12-06 | Low power memory system using dual input-output voltage supplies |
Publications (1)
Publication Number | Publication Date |
---|---|
BR112023013979A2 true BR112023013979A2 (pt) | 2023-11-07 |
Family
ID=79687070
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
BR112023013979A BR112023013979A2 (pt) | 2021-01-26 | 2021-12-06 | Sistema de memória de baixa potência que usa fontes de tensão de entrada-saída duplas |
Country Status (7)
Country | Link |
---|---|
US (2) | US11551730B2 (pt) |
EP (1) | EP4285202A1 (pt) |
KR (2) | KR20230164215A (pt) |
CN (1) | CN116802733B (pt) |
BR (1) | BR112023013979A2 (pt) |
TW (1) | TW202246948A (pt) |
WO (1) | WO2022164513A1 (pt) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11551730B2 (en) * | 2021-01-26 | 2023-01-10 | Qualcomm Incorporated | Low power memory system using dual input-output voltage supplies |
US11983111B2 (en) * | 2021-08-19 | 2024-05-14 | Microsoft Technology Licensing, Llc | Systems and methods to flush data in persistent memory region to non-volatile memory using auxiliary processor |
US20230146703A1 (en) * | 2021-11-11 | 2023-05-11 | Advanced Micro Devices, Inc. | Error pin training with graphics ddr memory |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9778871B1 (en) * | 2016-03-27 | 2017-10-03 | Qualcomm Incorporated | Power-reducing memory subsystem having a system cache and local resource management |
US9911469B1 (en) * | 2016-11-10 | 2018-03-06 | Micron Technology, Inc. | Apparatuses and methods for power efficient driver circuits |
US10403337B2 (en) * | 2017-08-07 | 2019-09-03 | Micron Technology, Inc. | Output driver for multi-level signaling |
US10425260B2 (en) | 2017-08-07 | 2019-09-24 | Micron Technology, Inc. | Multi-level signaling in memory with wide system interface |
US10446198B2 (en) | 2017-10-02 | 2019-10-15 | Micron Technology, Inc. | Multiple concurrent modulation schemes in a memory system |
US11403241B2 (en) * | 2017-10-02 | 2022-08-02 | Micron Technology, Inc. | Communicating data with stacked memory dies |
US10628354B2 (en) * | 2017-12-11 | 2020-04-21 | Micron Technology, Inc. | Translation system for finer grain memory architectures |
US11003237B2 (en) * | 2018-04-12 | 2021-05-11 | Silicon Motion, Inc. | Method for performing power management in a memory device, associated memory device and controller thereof, and associated electronic device |
US10897382B2 (en) * | 2018-06-27 | 2021-01-19 | Korea University Research And Business Foundation | Pulse amplitude modulation-3 transceiver and operation method thereof |
US11113212B2 (en) | 2018-10-23 | 2021-09-07 | Micron Technology, Inc. | Multi-level receiver with termination-off mode |
US10740264B1 (en) * | 2019-04-29 | 2020-08-11 | Hewlett Packard Enterprise Development Lp | Differential serial memory interconnect |
US10998035B1 (en) * | 2019-10-17 | 2021-05-04 | Micron Technology, Inc. | Power-efficient generation of voltage |
US11551730B2 (en) | 2021-01-26 | 2023-01-10 | Qualcomm Incorporated | Low power memory system using dual input-output voltage supplies |
-
2021
- 2021-01-26 US US17/158,485 patent/US11551730B2/en active Active
- 2021-12-06 TW TW110145477A patent/TW202246948A/zh unknown
- 2021-12-06 CN CN202180090032.3A patent/CN116802733B/zh active Active
- 2021-12-06 KR KR1020237040005A patent/KR20230164215A/ko active Application Filing
- 2021-12-06 BR BR112023013979A patent/BR112023013979A2/pt unknown
- 2021-12-06 WO PCT/US2021/061941 patent/WO2022164513A1/en active Application Filing
- 2021-12-06 EP EP21844434.7A patent/EP4285202A1/en active Pending
- 2021-12-06 KR KR1020237024807A patent/KR102626475B1/ko active IP Right Grant
-
2023
- 2023-01-04 US US18/150,155 patent/US11823762B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US11551730B2 (en) | 2023-01-10 |
CN116802733B (zh) | 2024-05-14 |
KR20230164215A (ko) | 2023-12-01 |
WO2022164513A1 (en) | 2022-08-04 |
KR20230116074A (ko) | 2023-08-03 |
KR102626475B1 (ko) | 2024-01-17 |
US20220238142A1 (en) | 2022-07-28 |
US20230154502A1 (en) | 2023-05-18 |
CN116802733A (zh) | 2023-09-22 |
TW202246948A (zh) | 2022-12-01 |
EP4285202A1 (en) | 2023-12-06 |
US11823762B2 (en) | 2023-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
BR112023013979A2 (pt) | Sistema de memória de baixa potência que usa fontes de tensão de entrada-saída duplas | |
BR112019005074A2 (pt) | método e aparelho para codificar dados usando um código polar | |
BR112017002547A2 (pt) | arquitetura de depuração de baixo consumo de energia para sistema em chips (socs) e sistemas | |
BR112015008006A8 (pt) | sistema de controle e dispositivo de processamento de informação | |
BR112018067531A2 (pt) | técnicas de economia de energia para sistemas de memória | |
SG10201901162PA (en) | Memory controller and application processor for controlling utilization and performance of input/output device and method of operating the memory controller | |
BRPI0918467A8 (pt) | Circuito integrado tendo voltagem de malha acentuada e método para o mesmo | |
BR112018012416A2 (pt) | dispositivo, e método de atuação de um dispositivo | |
BR112013009616A2 (pt) | método implementado por computador para iniciar uma ação em um dispositivo de computação móvel responsivo a receber dados de texto, método implementado por computador para gerar termos de pesquisa alternativos, método implementado por computador para modificar um banco de dados de pesquisa e meio de armazenagem lido por computador | |
BR112014020806A8 (pt) | Método e aparelho para a colocação de dados derivados de conteúdo na memória | |
BR112016004553A8 (pt) | renderização baseada na atenção e fidelidade | |
BR112018069953A2 (pt) | circuito de conversor de nível de tensão de baixo consumo de energia | |
BR112016015394A8 (pt) | sistemas de geração de pulso elétrico | |
WO2019089127A3 (en) | Memory devices with multiple sets of latencies and methods for operating the same | |
BR112023002375A2 (pt) | Convolução e aceleração tabulares | |
MX2021009129A (es) | Memorias de matrices de fluidos. | |
US8867251B2 (en) | Power supply device for solid state drive | |
BR112017027657A2 (pt) | interface sdio única de acesso múltiplo com várias unidades sdio | |
BR112022026240A2 (pt) | Método implementado por um decodificador baseado em rede neural, e, decodificador baseado em rede neural | |
CN102760106A (zh) | Pci学业数据挖掘芯片及其运行方法 | |
PH12018550054A1 (en) | Use of volatile memory as non- volatile memory | |
BR112019022920A2 (pt) | Amplificador de potência doherty multiestágios, transmissor, e, dispositivo. | |
BR112018074886A2 (pt) | dispositivo de conversão de energia | |
BR112018073345A2 (pt) | métodos e sistema que compreendem receber, em módulo central de distribuição, um ou mais elementos de dados | |
BR112023023193A2 (pt) | Método para determinar um estado de ativação de um terminal, e, dispositivo de comunicação |