BR112021014020A2 - Circuitos integrados incluindo células de memória - Google Patents

Circuitos integrados incluindo células de memória Download PDF

Info

Publication number
BR112021014020A2
BR112021014020A2 BR112021014020-4A BR112021014020A BR112021014020A2 BR 112021014020 A2 BR112021014020 A2 BR 112021014020A2 BR 112021014020 A BR112021014020 A BR 112021014020A BR 112021014020 A2 BR112021014020 A2 BR 112021014020A2
Authority
BR
Brazil
Prior art keywords
memory cells
integrated circuit
logic
fluid actuation
memory
Prior art date
Application number
BR112021014020-4A
Other languages
English (en)
Inventor
Scott A. Linn
James Michael Gardner
Michael W. Cumbie
Original Assignee
Hewlett-Packard Development Company, L.P.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hewlett-Packard Development Company, L.P. filed Critical Hewlett-Packard Development Company, L.P.
Publication of BR112021014020A2 publication Critical patent/BR112021014020A2/pt

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04541Specific driving circuit
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04536Control methods or devices therefor, e.g. driver circuits, control circuits using history data
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/0458Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads based on heating elements forming bubbles
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/005Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by bringing liquid or particles selectively into contact with a printing material
    • B41J2/01Ink jet
    • B41J2/015Ink jet characterised by the jet generation process
    • B41J2/04Ink jet characterised by the jet generation process generating single droplets or particles on demand
    • B41J2/045Ink jet characterised by the jet generation process generating single droplets or particles on demand by pressure, e.g. electromechanical transducers
    • B41J2/04501Control methods or devices therefor, e.g. driver circuits, control circuits
    • B41J2/04586Control methods or devices therefor, e.g. driver circuits, control circuits controlling heads of a type not covered by groups B41J2/04575 - B41J2/04585, or of an undefined type

Landscapes

  • Particle Formation And Scattering Control In Inkjet Printers (AREA)
  • Read Only Memory (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

circuitos integrados incluindo células de memória. um circuito integrado para acionar uma pluralidade de dispositivos de atuação de fluido inclui uma pluralidade de células de memória, um circuito selecionado, lógica de configuração, e lógica de controle. cada célula de memória corresponde a um dispositivo de atuação de fluido. o circuito selecionado seleciona dispositivos de atuação de fluido e células de memória correspondentes aos dispositivos de atuação de fluido selecionados. a lógica de configuração habilita ou desabilita o acesso à pluralidade de células de memória. a lógica de controle ou ativa os dispositivos de atuação de fluido selecionados ou acessa as células de memória correspondentes aos dispositivos de atuação de fluido selecionados com base em um estado da lógica de configuração.

Description

CIRCUITOS INTEGRADOS INCLUINDO CÉLULAS DE MEMÓRIA ANTECEDENTES
[001] Um sistema de impressão a jato de tinta, como um exemplo de um sistema de ejeção de fluido, pode incluir uma cabeça de impressão, um abastecimento de tinta que abastece tinta líquida para a cabeça de impressão, e um controlador eletrônico que controla a cabeça de impressão. A cabeça de impressão, como um exemplo de dispositivo de ejeção de fluido, ejeta gotas de tinta através de uma pluralidade de bicos ou orifícios e em direção a um meio de impressão, como uma folha de papel, de modo a imprimir sobre o meio de impressão. Em alguns exemplos, os orifícios são dispostos em pelo menos uma coluna ou matriz de modo que a ejeção devidamente sequenciada de tinta dos orifícios faça com que os caracteres ou outras imagens sejam impressos no meio de impressão conforme a cabeça de impressão e o meio de impressão são movidos um em relação ao outro.
BREVE DESCRIÇÃO DOS DESENHOS
[002] A Figura 1 A é um diagrama de blocos ilustrando um exemplo de um circuito integrado para acionar uma pluralidade de dispositivos de atuação de fluido.
[003] A Figura 1 B é um diagrama de blocos ilustrando outro exemplo de um circuito integrado para acionar uma pluralidade de dispositivos de atuação de fluido.
[004] A Figura 2 é um diagrama esquemático ilustrando um exemplo de um circuito para acionar uma pluralidade de dispositivos de atuação de fluido ou acessar células de memória correspondentes.
[005] A Figura 3A é um diagrama de blocos ilustrando um exemplo de um circuito integrado para acessar uma memória associada a um dispositivo de ejeção de fluido.
[006] A Figura 3B é um diagrama de blocos ilustrando outro exemplo de um circuito integrado para acessar uma memória associada a um dispositivo de ejeção de fluido.
[007] As Figuras 4A e 4B ilustram um exemplo de um molde de ejeção de fluido.
[008] A Figura 5A ilustra uma vista ampliada de um exemplo de uma porção de um molde de ejeção de fluido.
[009] A Figura 5B é um diagrama de blocos ilustrando um exemplo de um grupo de células de memória do molde de ejeção de fluido da Figura 5A.
[0010] A Figura 6A ilustra uma vista ampliada de outro exemplo de uma porção de um molde de ejeção de fluido.
[0011] A Figura 6B é um diagrama de blocos ilustrando um exemplo de um grupo de células de memória do molde de ejeção de fluido da Figura 6A.
[0012] A Figura 7 é um diagrama de blocos ilustrando um exemplo de um sistema de ejeção de fluido.
DESCRIÇÃO DETALHADA
[0013] Na seguinte descrição detalhada, é feita referência aos desenhos anexos que fazem parte deste documento, e nos quais são mostrados a título de ilustração exemplos específicos nos quais a divulgação pode ser praticada. Deve ser entendido que outros exemplos podem ser utilizados e mudanças estruturais ou lógicas podem ser feitas sem se afastar do escopo da presente divulgação. A seguinte descrição detalhada, portanto, não deve ser tomada em um sentido limitativo e o escopo da presente divulgação é definido pelas reivindicações anexas. Deve ser entendido que as características dos vários exemplos descritos neste documento podem ser combinadas, em parte ou no todo, entre si, a menos que especificamente indicado de outra forma.
[0014] Moldes de ejeção de fluido, tais como moldes de jato de tinta térmico (TIJ) podem ser pedaços estreitos e longos de silício. A área de silício usada por um molde está relacionada ao custo do molde, de modo que qualquer funcionalidade que possa ser removida do molde deve ser removida ou modificada para ter várias finalidades, se possível. Memória não volátil (NVM) pode ser usada no molde para transferir informações a partir do molde para uma impressora, como comportamento térmico, deslocamentos, informações de região, um mapa de cores, o número de bicos, etc. Além disso, NVM também pode ser usado para transferir informações da impressora para o molde, como um medidor de uso de tinta, informações de saúde do bico, etc. As memórias podem ser compostas de elementos de armazenamento, multiplexadores de leitura / escrita, e conjunto de circuitos de habilitação / endereço. Para pequenas memórias, o conjunto de circuitos de não armazenamento pode ser uma grande porcentagem da área total usada pela memória, tornando pequenas memórias muito ineficientes em termos de área.
[0015] Consequentemente, são divulgados neste documento circuitos integrados (por exemplo, moldes de ejeção de fluido) incluindo células de memória correspondentes a dispositivos de atuação de fluido. A mesma lógica de circuito é usada para ativar ou dispositivos de atuação de fluido selecionados ou acessar células de memória correspondentes selecionadas com base em endereços recebidos e dados de bico. Os dados armazenados em cada célula de memória podem ser lidos do circuito integrado por meio de um único bloco de contato. As células de memória podem ser distribuídas ao longo do comprimento do circuito integrado adjacente aos dispositivos de atuação de fluido correspondentes.
[0016] Conforme usado neste documento, um sinal "lógico alto" é um sinal lógico "1" ou "ligado " ou um sinal com uma tensão aproximadamente igual à potência lógica abastecida a um circuito integrado (por exemplo, entre cerca de 1,8 V e 15 V, como 5,6 V). Conforme usado neste documento, um sinal de "lógico baixo” é um sinal lógico ”0" ou "desligado” ou um sinal com uma tensão quase igual a um retorno de aterramento de potência lógica para a potência lógica abastecida ao circuito integrado (por exemplo, cerca de 0 V).
[0017] A Figura 1 A é um diagrama de blocos ilustrando um exemplo de um circuito integrado 100 para acionar uma pluralidade de dispositivos de atuação de fluido. O circuito integrado 100 inclui uma pluralidade de dispositivos de atuação de fluido 1020 a 102N, onde "N " é qualquer número adequado de dispositivos de atuação de fluido. O circuito integrado 100 também inclui uma pluralidade de células de memória 1040 a 104N, um circuito selecionado 106, lógica de controle 108 e lógica de configuração 110. Cada dispositivo de atuação de fluido 1020 a 102N é eletricamente acoplado à lógica de controle 108 através de um percurso de sinal 1010 a 101N, respectivamente. Cada célula de memória 1040 a 104N é eletricamente acoplada à lógica de controle 108 por meio de um percurso de sinal 1030 a 103N, respectivamente. A lógica de controle 108 é eletricamente acoplada para selecionar o circuito 106 por meio de um percurso de sinal 107 e para a lógica de configuração 110 por meio de um percurso de sinal 109.
[0018] Em um exemplo, cada dispositivo de atuação de fluido 1020 a 102N inclui um bico ou uma bomba fluídica para ejetar gotas de fluido. Cada célula de memória 1040 a 104N corresponde a um dispositivo de atuação de fluido 1020 a 102N, respectivamente. Em um exemplo, cada célula de memória 1040 a 104N inclui uma célula de memória não volátil (por exemplo, um transistor de porta flutuante, um fusível programável, etc.). O circuito selecionado 106 seleciona dispositivos de atuação de fluido 1020 a 102N e células de memória 1040 a 104N correspondentes aos dispositivos de atuação de fluido selecionados 1020 a 102N. O circuito selecionado 106 pode incluir um decodificador de endereço, lógica de ativação e / ou outro conjunto de circuitos lógicos adequado para selecionar dispositivos de atuação de fluido 1020 a 102N e células de memória correspondentes 1040 a 104N em resposta a um sinal de endereço e um sinal de dados de bico. A lógica de configuração 110 habilita ou desabilita o acesso à pluralidade de células de memória 1040 a 104N. A lógica de configuração 110 pode incluir um dispositivo de memória ou outro conjunto de circuitos lógicos adequado para habilitar ou desabilitar o acesso à pluralidade de células de memória 1040 a 104N.
[0019] A lógica de controle 108 ou ativa os dispositivos de atuação de fluido selecionados 1020 a 102N ou acessa as células de memória 1040 a 104N correspondentes aos dispositivos de atuação de fluido selecionados com base em um estado da lógica de configuração 110. A lógica de controle 108 pode incluir um microprocessador, um circuito integrado de aplicação específica (ASIC) ou outro conjunto de circuitos lógicos adequado para controlar a operação do circuito integrado 100. Enquanto o circuito selecionado 106, a lógica de controle 108 e a lógica de configuração 110 são ilustrados em blocos separados na Figura 1 A, em outros exemplos, o circuito selecionado 106, a lógica de controle 108 e / ou a lógica de configuração 110 podem ser combinados em um único bloco ou um número diferente de blocos.
[0020] A Figura 1 B é um diagrama de blocos ilustrando outro exemplo de um circuito integrado 120 para acionar uma pluralidade de dispositivos de atuação de fluido. O circuito integrado 120 inclui uma pluralidade de dispositivos de atuação de fluido 1020 a 102N, uma pluralidade de células de memória 1040 a 104N, um circuito selecionado 106 e lógica de controle 108. Além disso, o circuito integrado 120 inclui um circuito de escrita 130, um sensor 132, e um registrador de configuração 136. Em um exemplo, a lógica de configuração 110 do circuito integrado 100 da Figura 1 A inclui o registrador de configuração 136.
[0021] Neste exemplo, o circuito selecionado 106 inclui um decodificador de endereço 122 e a lógica de ativação 124. O decodificador de endereço 122 recebe endereços e dados por meio de uma interface de dados 126. O decodificador de endereço 122 é eletricamente acoplado à lógica de ativação 124. A lógica de ativação 124 recebe um sinal de disparo através de uma interface de disparo 128. Cada célula de memória 1040 a 104N é eletricamente acoplada ao circuito de escrita 130 por meio de uma interface de detecção 134. O sensor 132 é eletricamente acoplado à lógica de controle 108 através de um percurso de sinal 131 e à interface de detecção 134.
[0022] O decodificador de endereço 122 seleciona dispositivos de atuação de fluido 1020 a 102N e células de memória 1040 a 104N correspondendo aos dispositivos de atuação de fluido selecionados 1020 a 102N em resposta a um endereço. O endereço pode ser recebido através da interface de dados 126. A lógica de ativação 124 ativa os dispositivos de atuação de fluido 1020 a 102N e células de memória 1040 a 104N correspondentes aos dispositivos de atuação de fluido selecionados 1020 a 102N com base em um sinal de dados e um sinal de disparo. O sinal de dados pode incluir dados de bico indicando quais dispositivos de atuação de fluido para o endereço fornecido devem ser selecionados. O sinal de dados pode ser recebido através da interface de dados 126. O sinal de disparo indica quando os dispositivos de atuação de fluido selecionados devem ser ativados (isto é, disparados) ou quando as células de memória correspondentes devem ser acessadas. O sinal de disparo pode ser recebido através da interface de disparo 128. Cada uma da interface de dados 126, interface de disparo 128 e interface de detecção 134 pode ser um bloco de contato, um pino, uma saliência, um fio ou outra interface elétrica adequada para a transmissão de sinais para e / ou do circuito integrado 120. Cada uma das interfaces 126, 128 e 134 pode ser eletricamente acoplada a um sistema de ejeção de fluido (por exemplo, um aparelho de impressão hospedeiro, tal como sistema de ejeção de fluido 500, que será descrito abaixo com referência a Figura 7).
[0023] O registrador de configuração 136 armazena dados para habilitar ou desabilitar o acesso à pluralidade de células de memória 1040 a 104N. A lógica de controle 108 ou ativa os dispositivos de atuação de fluido selecionados 1020 a 102N ou acessa as células de memória 1040 a 104N correspondentes aos dispositivos de atuação de fluido selecionados 1020 a 102N com base nos dados armazenados no registrador de configuração 136. Em um exemplo, o registrador de configuração 136 também armazena dados para habilitar acesso de escrita ou acesso de leitura à pluralidade de células de memória 1040 a 104N. Em outro exemplo, o registrador de configuração 136 também armazena dados para habilitar ou desabilitar o sensor 132.
[0024] O registrador de configuração 136 pode ser um dispositivo de memória (por exemplo, memória não volátil, registrador de deslocamento, etc.) e pode incluir qualquer número adequado de bits (por exemplo, 4 bits a 24 bits, como 12 bits). Em certos exemplos, o registrador de configuração 136 também pode armazenar dados de configuração para testar o circuito integrado 120, detectar rachaduras dentro de um substrato do circuito integrado 120, habilitar temporizadores do circuito integrado 120, definir atrasos analógicos do circuito integrado 120, validar operações do circuito integrado 120, ou para configurar outras funções do circuito integrado 120.
[0025] Os dados armazenados nas células de memória 1040 a 104N podem ser lidos através da interface de detecção 134 quando as células de memória selecionadas 1040 a 104N foram acessadas pela lógica de controle 108. Além disso, o circuito de escrita 130 pode escrever dados para células de memória selecionadas quando as células de memória selecionadas 1040 a 104N foram acessadas pela lógica de controle 108. O sensor 132 pode ser um dispositivo de junção
(por exemplo, diodo térmico), um dispositivo resistivo (por exemplo, detector de trinca) ou outro dispositivo adequado para detectar um estado de circuito integrado 120. O sensor 132 pode ser lido através da interface de detecção 134.
[0026] A Figura 2 é um diagrama esquemático ilustrando um exemplo de um circuito 200 para acionar uma pluralidade de dispositivos de atuação de fluido ou acessar células de memória correspondentes. Em um exemplo, o circuito 200 é parte do circuito integrado 100 da Figura 1 A ou circuito integrado 120 da Figura 1 B. O circuito 200 ilustra um grupo de 16 dispositivos de atuação de fluido e um grupo correspondente de 16 células de memória. Um circuito integrado, como o circuito integrado 100 da Figura 1 A ou circuito integrado 120 da Figura 1 B pode incluir qualquer número adequado de grupos de dispositivos de atuação de fluido e células de memória correspondentes. Embora um grupo de 16 dispositivos de atuação e células de memória correspondentes seja ilustrado na Figura 2, em outros exemplos, o número de dispositivos de atuação de fluido e células de memória correspondentes dentro de cada grupo pode variar.
[0027] O circuito 200 inclui uma pluralidade de dispositivos de atuação de fluido 2020 a 20215, uma pluralidade de células de memória 2040 a 20415, um decodificador de endereço incluindo portas lógicas 2220 a 22215, lógica de ativação incluindo portas lógicas 227 e 2240 a 22415, um circuito de escrita incluindo um regulador de tensão de escrita de memória 230, transistores 238 e 240, e um bloco de contato 241 (isto é, detecção). Uma primeira entrada da porta lógica 227 recebe dados de bico através de um percurso de sinal de dados de bico 226. Uma segunda entrada de porta lógica 227 recebe um sinal de disparo através de um percurso de sinal de disparo 228. A saída da porta lógica 227 é eletricamente acoplada a uma primeira entrada de cada porta lógica 2240 a 22415 através de um percurso de sinal 229. A entrada de cada porta lógica 2220 a 22215 recebe um sinal de endereço através de um percurso de sinal de endereço 221. A saída de cada porta lógica 2220 a 22215 é eletricamente acoplada a uma segunda entrada de cada porta lógica 2240 a 22415 através de um percurso de sinal 2230 a 22315, respectivamente. A saída de cada porta lógica 2240 a 22415 é eletricamente acoplada a um dispositivo de atuação de fluido 2020 a 20215 e a uma célula de memória 2040 a 20415 através de um percurso de sinal 2250 a 22515, respectivamente.
[0028] Cada dispositivo de atuação de fluido 2020 a 20215 inclui uma porta lógica 208, um transistor 210 e um resistor de disparo 212. Embora o dispositivo de atuação de fluido 2020 seja ilustrado e descrito aqui, os outros dispositivos de atuação de fluido 2021 a 20215 incluem um circuito semelhante. Uma primeira entrada da porta lógica 208 é eletricamente acoplada ao percurso de sinal 2250. Uma segunda entrada (inversão) da porta lógica 208 recebe um sinal de habilitação de memória através de um percurso de sinal de habilitação de memória 207. A saída da porta lógica 208 é eletricamente acoplada à porta do transistor 210 através de um percurso de sinal 209. Um lado do percurso de fonte-drenagem do transistor 210 é eletricamente acoplado a um nó comum ou de aterramento 214. O outro lado do percurso de fonte-drenagem do transistor 210 é eletricamente acoplado a um lado do resistor de disparo 212 através de um percurso de sinal 211. O outro lado do resistor de disparo 212 é eletricamente acoplado a um nó de tensão de abastecimento (por exemplo, VPP) 215.
[0029] Cada célula de memória 2040 a 20415 inclui transistores 216 e 218 e um transistor de porta flutuante
220. Embora a célula de memória 2040 seja ilustrada e descrita neste documento, as outras células de memória 2041 a 20415 incluem um circuito semelhante. A porta do transistor 216 é eletricamente acoplada ao percurso de sinal 2250. Um lado do percurso de fonte-drenagem do transistor 216 é eletricamente acoplado a um nó comum ou de aterramento 214. O outro lado do percurso de fonte-drenagem do transistor 216 é eletricamente acoplado a um lado do percurso de fonte- drenagem do transistor 218 através um percurso de sinal 217. A porta do transistor 218 recebe um sinal de habilitação de memória através de um percurso de sinal de habilitação de memória 207. O outro lado do percurso de fonte-drenagem do transistor 218 está eletricamente acoplado a um lado do percurso de fonte-drenagem do transistor de porta flutuante 220 através de um percurso de sinal 219. O outro lado do percurso de fonte-drenagem do transistor de porta flutuante 220 é eletricamente acoplado ao regulador de tensão de escrita de memória 230 e um lado do percurso de fonte- drenagem do transistor 238 através de um percurso de sinal
234.
[0030] O regulador de tensão de escrita de memória 230 recebe um sinal de escrita de memória através de um percurso de sinal de escrita de memória 232. A porta do transistor 238 e a porta do transistor 240 recebem um sinal de leitura de memória através de um percurso de sinal de leitura de memória 236. O outro lado do percurso de fonte- drenagem do transistor 238 é eletricamente acoplado a um lado do percurso de fonte-drenagem do transistor 240 através de um percurso de sinal 239. O outro lado do percurso de fonte-drenagem do transistor 240 é eletricamente acoplado ao bloco de detecção 241.
[0031] O sinal de dados de bico no percurso de sinal de dados de bico 226, o sinal de disparo no percurso de sinal de disparo 228 e o sinal de endereço no percurso de sinal de endereço 221 são usados para ativar um dispositivo de atuação de fluido 2020 a 20215 ou uma célula de memória correspondente 2040 a 20415. O sinal de habilitação de memória no percurso de sinal de habilitação de memória 207 determina se um dispositivo de atuação de fluido 2020 a 20215 é ativado ou se uma célula de memória correspondente 2040 a 20415 é acessada. Em resposta a um sinal de habilitação de memória lógico alto, o transistor 218 é ligado para permitir o acesso às células de memória 2040 a 20415. Além disso, em resposta a um sinal de habilitação de memória lógico alto, a porta lógica 208 emite um sinal lógico baixo para desligar o transistor 210 para evitar que quaisquer dispositivos de atuação de fluido 2020 a 20215 disparem em resposta a um sinal de disparo passado para os percursos de sinal 2250 a 22515. Em resposta a um sinal de habilitação de memória lógico baixo, o transistor 218 desliga para desabilitar o acesso às células de memória 2040 a 20415. Além disso, em resposta a um sinal de habilitação de memória lógico baixo, a porta lógica 208 permite que os sinais de disparo passados para os percursos de sinal 2250 a 22515 disparem os dispositivos de atuação de fluido 2020 a 20215. Em um exemplo, o sinal de habilitação de memória é baseado em um bit de dados armazenado em um registrador de configuração, como o registrador de configuração 136 da Figura 1 B. Em outro exemplo, o sinal de habilitação de memória é baseado em um bit de dados recebido pelo circuito 200 junto com o endereço e os dados de bico, que são usados pela lógica de configuração, como a lógica de configuração 110 da Figura 1 A, para habilitar ou desabilitar as células de memória 2040 a 20415.
[0032] O sinal de dados de bico indica se os dispositivos de atuação de fluido 2020 a 20215 ou as células de memória correspondentes 2040 a 20415 serão selecionados. Em um exemplo, o sinal de dados de bico inclui um sinal lógico alto para selecionar dispositivos de atuação de fluido 2020 a 20215 ou células de memória correspondentes 2040 a 20415 e um sinal lógico baixo para reverter seleção dos dispositivos de atuação de fluido 2020 a 20215 ou células de memória correspondentes 2040 a 20415. Em resposta a um sinal de dados de bico lógico alto, a porta lógica 227 passa um sinal lógico alto para o percurso de sinal 229 em resposta a um sinal de disparo lógico alto. Em resposta a um sinal de dados de bico lógico baixo ou um sinal de disparo lógico baixo, a porta lógica 227 passa um sinal lógico baixo para o percurso de sinal 229.
[0033] O sinal de endereço seleciona um dos dispositivos de atuação de fluido 2020 a 20215 ou células de memória correspondentes 2040 a 20415. Em resposta ao sinal de endereço, uma das portas lógicas 2220 a 22215 passa um sinal lógico alto para um percurso de sinal correspondente 2230 a
22315. As outras portas lógicas 2220 a 22215 passam um sinal lógico baixo para os percursos de sinal correspondentes 2230 a 22315.
[0034] Cada porta lógica 2240 a 22415 passa um sinal lógico alto para o percurso de sinal correspondente 2250 a 22515 em resposta a um sinal lógico alto no percurso de sinal 229 e um sinal lógico alto no percurso de sinal correspondente 2230 a 22315. Cada porta lógica 2240 a 22415 passa um sinal lógico baixo para o percurso de sinal correspondente 2250 a 22515 em resposta a um sinal lógico baixo no percurso de sinal 229 ou um sinal lógico baixo no percurso de sinal correspondente 2230 a 22315. Consequentemente, em resposta a um sinal de habilitação de memória lógico baixo e um sinal lógico alto em um percurso de sinal 2250 a 22515, o dispositivo de atuação de fluido correspondente 2020 a 20215 dispara por ativar o resistor de disparo correspondente 212. Em resposta a um sinal de habilitação de memória lógico alto e um sinal lógico alto em um percurso de sinal 2250 a 22515, a célula de memória correspondente 2040 a 20415 é selecionada para acesso.
[0035] Com uma célula de memória 2040 a 20415 selecionada para acesso, o regulador de tensão de escrita de memória 230 pode ser habilitado por um sinal de escrita de memória no percurso de sinal de escrita de memória 232 para aplicar uma tensão ao percurso de sinal 234 para escrever um bit de dados para transistor de porta flutuante 220. Além disso, com uma célula de memória 2040 a 20415 selecionada para acesso, os transistores 238 e 240 podem ser ligados em resposta a um sinal de leitura de memória no percurso de sinal de leitura de memória 236. Com os transistores 238 e 240 ligados, o bit de dados armazenado no transistor de porta flutuante 220 pode ser lido através do bloco de detecção 241
(por exemplo, por um aparelho de impressão hospedeiro acoplado ao bloco de detecção 241). Em um exemplo, o sinal de escrita de memória e o sinal de leitura de memória são baseados em dados armazenados em um registrador de configuração, como o registrador de configuração 136 da Figura 1 B. Em outro exemplo, o sinal de escrita de memória e o sinal de leitura de memória são baseados em dados recebidos pelo circuito 200 junto com o endereço e dados de bico, que são usados pela lógica de configuração, tal como a lógica de configuração 110 da Figura 1 A, para ativar o sinal de leitura ou o sinal de escrita.
[0036] A Figura 3A é um diagrama de blocos ilustrando um exemplo de um circuito integrado 300 para acessar uma memória associada a um dispositivo de ejeção de fluido. Neste exemplo, os dispositivos de atuação de fluido podem estar localizados em um circuito integrado separado da memória. O circuito integrado 300 inclui uma pluralidade de células de memória 3040 a 304N, um decodificador de endereço 322, lógica de ativação 324 e lógica de configuração 310. Cada célula de memória 3040 a 304N é eletricamente acoplada à lógica de ativação 324 através de um percurso de sinal 3030 a 303N, respectivamente. A lógica de ativação 324 é eletricamente acoplada ao decodificador de endereço 322, à lógica de configuração 310 por meio de um percurso de sinal 309, e recebe um sinal de disparo por meio de uma interface de disparo 328. O decodificador de endereço 322 recebe um sinal de dados por meio de uma interface de dados 326. Cada uma da interface de dados 326 e a interface de disparo 328 pode ser um bloco de contato, um pino, uma saliência, um fio ou outra interface elétrica adequada para transmitir sinais para e /
ou do circuito integrado 300. Cada uma das interfaces 326 e 328 pode ser eletricamente acoplada a um sistema de ejeção de fluido (por exemplo, um aparelho de impressão hospedeiro).
[0037] Em um exemplo, cada célula de memória 3040 a 304N inclui uma célula de memória não volátil (por exemplo, um transistor de porta flutuante, um fusível programável, etc.). O decodificador de endereço 322 seleciona células de memória 3040 a 304N em resposta a um endereço, que pode ser recebido por meio da interface de dados 326. A lógica de ativação 324 ativa células de memória selecionadas 3040 a 304N com base em um sinal de dados na interface de dados 326 e um sinal de disparo na interface de disparo 328. A lógica de configuração 310 habilita ou desabilita o acesso à pluralidade de células de memória 3040 a 304N.
[0038] A Figura 3B é um diagrama de blocos ilustrando outro exemplo de um circuito integrado 320 para acessar uma memória associada a um dispositivo de ejeção de fluido. O circuito integrado 320 inclui uma pluralidade de células de memória 3040 a 304N, um decodificador de endereço 322 e lógica de ativação 324. Além disso, o circuito integrado 320 inclui um circuito de escrita 330 e um registrador de configuração
336. Em um exemplo, a lógica de configuração 310 do circuito integrado 300 da Figura 3A inclui o registrador de configuração 336. Cada célula de memória 3040 a 304N é eletricamente acoplada ao circuito de escrita 330 por meio de uma interface de detecção 334.
[0039] O registrador de configuração 336 pode armazenar dados para habilitar ou desabilitar o acesso à pluralidade de células de memória 3040 a 304N. Além disso, o registrador de configuração 336 pode armazenar dados para habilitar acesso de escrita ou acesso de leitura à pluralidade de células de memória 3040 a 304N. A interface de detecção 334 fornece uma única interface acoplada a cada uma da pluralidade de células de memória 3040 a 304N para se conectar a um único contato de um aparelho de impressão hospedeiro. Em um exemplo, a interface de detecção 334 inclui um único bloco de contato.
[0040] Os dados armazenados nas células de memória 3040 a 304N podem ser lidos através da interface de detecção 334 quando as células de memória selecionadas 3040 a 304N foram acessadas pelo decodificador de endereço 322 e pela lógica de ativação 324. Além disso, o circuito de escrita 330 pode escrever dados para células de memória selecionadas 3040 a 304N quando as células de memória selecionadas 3040 a 304N foram acessadas pelo decodificador de endereço 322 e pela lógica de ativação 324.
[0041] A Figura 4A ilustra um exemplo de um molde de ejeção de fluido 400 e a Figura 4B ilustra uma vista ampliada das extremidades do molde de ejeção de fluido 400. Em um exemplo, o molde de ejeção de fluido 400 inclui o circuito integrado 100 da Figura 1 A, circuito integrado 120 da Figura 1 B, ou circuito 200 da Figura 2. O molde 400 inclui uma primeira coluna 402 de blocos de contato, uma segunda coluna 404 de blocos de contato, e uma coluna 406 de dispositivos de atuação de fluido 408. A segunda coluna 404 de blocos de contato está alinhada com a primeira coluna 402 de blocos de contato e a uma distância (isto é, ao longo do eixo Y) da primeira coluna 402 de blocos de contato. A coluna 406 de dispositivos de atuação de fluido 408 está disposta longitudinalmente à primeira coluna 402 de blocos de contato e a segunda coluna 404 de blocos de contato. A coluna 406 de dispositivos de atuação de fluido 408 também está disposta entre a primeira coluna 402 de blocos de contato e a segunda coluna 404 de blocos de contato. Em um exemplo, os dispositivos de atuação de fluido 408 são bicos ou bombas fluídicas para ejetar gotas de fluido.
[0042] Em um exemplo, a primeira coluna 402 de blocos de contato inclui seis blocos de contato. A primeira coluna 402 de blocos de contato pode incluir os seguintes blocos de contato em ordem: um bloco de contato de dados 410, um bloco de contato de relógio 412, um bloco de contato de retorno de aterramento de potência lógica 414, um bloco de contato de entrada / saída multiuso 416 (ou seja, detecção), um primeiro bloco de contato de abastecimento de potência de alta tensão 418 e um primeiro bloco de contato de retorno de aterramento de potência de alta tensão 420. Portanto, a primeira coluna 402 de blocos de contato inclui o bloco de contato de dados 410 no topo da primeira coluna 402, o primeiro bloco de contato de retorno de aterramento de potência de alta tensão 420 no fundo da primeira coluna 402, e o primeiro bloco de contato de abastecimento de potência de alta tensão 418 diretamente acima do primeiro bloco de contato de retorno de aterramento de potência de alta tensão 420. Enquanto blocos de contato 410, 412, 414, 416, 418 e 420 são ilustrados em uma ordem particular; em outros exemplos, os blocos de contato podem ser dispostos em uma ordem diferente.
[0043] Em um exemplo, a segunda coluna 404 de blocos de contato inclui seis blocos de contato. A segunda coluna 404 de blocos de contato pode incluir os seguintes blocos de contato em ordem: um segundo bloco de contato de retorno de aterramento de potência de alta tensão 422, um segundo bloco de contato de abastecimento de potência de alta tensão 424, um bloco de contato de reinicialização lógico 426, um bloco de contato de abastecimento de potência lógica 428, um bloco de contato de modo 430 e um bloco de contato de disparo 432. Portanto, a segunda coluna 404 de blocos de contato inclui o segundo bloco de contato de retorno de aterramento de potência de alta tensão 422 no topo da segunda coluna 404, o segundo bloco de contato de abastecimento de potência de alta tensão 424 diretamente abaixo do segundo bloco de contato de retorno de aterramento de potência de alta tensão 422 e o bloco de contato de disparo 432 no fundo da segunda coluna 404. Enquanto os blocos de contato 422, 424, 426, 428, 430 e 432 são ilustrados em uma ordem particular, em outros exemplos, os blocos de contato podem ser dispostos em uma ordem diferente.
[0044] O bloco de contato de dados 410 (por exemplo, interface de dados 126 da Figura 1 B) pode ser usado para inserir dados seriais para o molde 400 para selecionar dispositivos de atuação de fluido (por exemplo, via circuito selecionado 106 da Figura 1 B), bits de memória (por exemplo, via circuito selecionado 106 da Figura 1 B), sensores térmicos, modos de configuração (por exemplo, via registrador de configuração 136 da Figura 1 B), etc. O bloco de contato de dados 410 também pode ser usado para emitir dados seriais a partir do molde 400 para ler bits de memória, modos de configuração, informações de estado, etc. O bloco de contato de relógio 412 pode ser usado para inserir um sinal de relógio para o molde 400 para deslocar os dados seriais no bloco de contato de dados 410 para o molde ou para deslocar os dados seriais para fora do molde para o bloco de contato de dados 410. Bloco de contato de retorno de aterramento de potência lógica 414 fornece um percurso de retorno de aterramento para potência lógica (por exemplo, cerca de 0 V) abastecida ao molde 400. Em um exemplo, o bloco de contato de retorno de aterramento de potência lógica 414 é eletricamente acoplado ao substrato semicondutor 440 (por exemplo, silício) do molde 400. Bloco de contato de entrada / saída multiuso 416 (por exemplo, interface de detecção 134 da Figura 1 B ou o bloco de detecção 241 da Figura 2) pode ser usado para modos de detecção analógica e / ou teste digital do molde 400. Em um exemplo, o bloco de contato de entrada / saída multiuso 416 pode ser eletricamente acoplado a cada célula de memória 1040 a 104N, circuito de escrita 130, e sensor 132 da Figura 1 B.
[0045] O primeiro bloco de contato de abastecimento de potência de alta tensão 418 e o segundo bloco de contato de abastecimento de potência de alta tensão 424 podem ser usados para abastecer alta tensão (por exemplo, cerca de 32 V) para o molde 400. O primeiro bloco de contato de retorno de aterramento de potência de alta tensão 420 e o segundo bloco de contato de retorno de aterramento de potência de alta tensão 422 podem ser usados para fornecer um retorno de aterramento de potência (por exemplo, cerca de 0 V) para o abastecimento de potência de alta tensão. Os blocos de contato de retorno de aterramento de potência de alta tensão 420 e 422 não estão diretamente conectados eletricamente ao substrato semicondutor 440 do molde 400. A ordem de bloco de contato específica com os blocos de contato de abastecimento de potência de alta tensão 418 e 424 e os blocos de contato de retorno de aterramento de potência de alta tensão 420 e 422 como os blocos de contato mais internos pode melhorar a entrega de potência para o molde 400. Colocar os blocos de contato de retorno de aterramento de potência de alta tensão 420 e 422 no fundo da primeira coluna 402 e no topo da segunda coluna 404, respectivamente, pode melhorar a confiabilidade para a fabricação e pode melhorar a proteção contra falta de tinta.
[0046] O bloco de contato de reinicialização lógico 426 pode ser usado como uma entrada de reinicialização lógica para controlar o estado operacional do molde 400. O bloco de contato de abastecimento de potência lógica 428 pode ser usado para abastecer potência lógica (por exemplo, entre cerca de 1,8 V e 15 V, tal como 5,6 V) para o molde 400. O bloco de contato de modo 430 pode ser usado como uma entrada lógica para controlar o acesso para habilitar / desabilitar os modos de configuração (ou seja, modos funcionais) do molde
400. O bloco de contato de disparo 432 (por exemplo, interface de disparo 128 da Figura 1 B) pode ser usado como uma entrada lógica para travar dados carregados a partir do bloco de contato de dados 410 e para habilitar dispositivos de atuação de fluido ou elementos de memória do molde 400.
[0047] O molde 400 inclui um substrato alongado 440 tendo um comprimento 442 (ao longo do eixo Y), uma espessura 444 (ao longo do eixo Z) e uma largura 446 (ao longo do eixo X). Em um exemplo, o comprimento 442 é pelo menos vinte vezes a largura 446. A largura 446 pode ser de 1 mm ou menos e a espessura 444 pode ser menor que 500 mícrons. Os dispositivos de atuação de fluido 408 (por exemplo, lógica de atuação de fluido) e os blocos de contato 410-432 são fornecidos no substrato alongado 440 e são dispostos ao longo do comprimento 442 do substrato alongado. Os dispositivos de atuação de fluido 408 têm um comprimento de faixa 452 menor do que o comprimento 442 do substrato alongado 440. Em um exemplo, o comprimento de faixa 452 é de pelo menos 1,2 cm. Os blocos de contato 410-432 podem ser eletricamente acoplados à lógica de atuação de fluido. A primeira coluna 402 de blocos de contato pode ser disposta perto de uma primeira extremidade longitudinal 448 do substrato alongado
440. A segunda coluna 404 de blocos de contato pode ser disposta perto de uma segunda extremidade longitudinal 450 do substrato alongado 440 oposta à primeira extremidade longitudinal 448.
[0048] A Figura 5A ilustra uma vista ampliada de uma porção central de um molde de ejeção de fluido 400a, como um exemplo adicional do molde de ejeção de fluido 400 das Figuras 4A e 4B. Conforme descrito anteriormente com referência às Figuras 4A e 4B, o molde de ejeção de fluido 400a inclui uma pluralidade de bicos 408 dispostos em uma coluna ao longo do comprimento do substrato alongado 440. Além disso, o molde de ejeção de fluido 400 inclui uma pluralidade de células de memória dispostas em grupos 460 adjacentes à pluralidade de bicos 408. Conforme ilustrado na Figura 5B, cada grupo 460 de células de memória pode incluir uma primeira célula de memória 4620 e uma segunda célula de memória 4621. Cada célula de memória 462 corresponde a um bico 408. Como descrito anteriormente, a lógica de atuação de fluido do molde de ejeção de fluido 400 ou ejeta fluido a partir dos bicos selecionados 408 ou acessa células de memória 462 correspondentes aos bicos selecionados 408.
[0049] Em um exemplo, cada bico 408 da pluralidade de bicos tem uma célula de memória correspondente 462. Em outro exemplo, todos os outros bicos 408 da pluralidade de bicos têm uma célula de memória correspondente 462. Em outro exemplo, a pluralidade de células de memória pode incluir uma única célula de memória 462 correspondente a cada bico
408. Em outro exemplo, a pluralidade de células de memória inclui pelo menos duas células de memória 462 correspondentes a cada bico 408. A pluralidade de células de memória 462 pode ser disposta em uma pluralidade de grupos 460, onde cada grupo 460 inclui pelo menos duas células de memória
462. A pluralidade de grupos 460 são espaçados uns dos outros ao longo do comprimento do substrato alongado 440.
[0050] A Figura 6A ilustra uma vista ampliada de uma porção central de um molde de ejeção de fluido 400b, como um exemplo adicional do molde de ejeção de fluido 400 das Figuras 4A e 4B. O molde de ejeção de fluido 400b inclui uma pluralidade de bicos 408a dispostos em uma primeira coluna ao longo do comprimento do substrato alongado 440 e uma pluralidade de bicos 408b dispostos em uma segunda coluna ao longo do comprimento do substrato alongado 440. A primeira coluna é adjacente à segunda coluna. Os bicos 408a na primeira coluna podem ser deslocados em relação aos bicos 408b na segunda coluna. Além disso, o molde de ejeção de fluido 400b inclui uma pluralidade de células de memória dispostas em grupos 470 adjacentes à pluralidade de bicos 408a e 408b. Os grupos 470 estão espaçados uns dos outros ao longo do comprimento do substrato alongado 440.
[0051] Conforme ilustrado na Figura 6B, cada grupo 470 pode incluir seis células de memória dispostas em três bancos 4821 a 4823. O primeiro banco 4821 inclui uma primeira célula de memória 4721-0 e uma segunda célula de memória 4721-1. O segundo banco 4822 inclui uma primeira célula de memória 4722-0 e uma segunda célula de memória 4722-1. O terceiro banco 4823 inclui uma primeira célula de memória 4723-0 e uma segunda célula de memória 4723-1. Cada banco 4821 a 4823 pode ser selecionado em resposta a um sinal de habilitação de banco em um percurso de sinal de habilitação de banco 4801 a 4803, respectivamente.
[0052] Em um exemplo, a pluralidade de células de memória inclui três células de memória 472 correspondentes a cada bico 408a e / ou 408b. Uma primeira célula de memória (por exemplo, célula de memória 4721-0) correspondente a cada bico é disposta em um primeiro banco (por exemplo, banco 4821) de células de memória, uma segunda célula de memória (por exemplo, célula de memória 4722-0) correspondendo a cada bico é disposta em um segundo banco (por exemplo, banco 4822) de células de memória, e uma terceira célula de memória (por exemplo, célula de memória 4723-0) correspondente a cada bico é disposta em um terceiro banco (por exemplo, banco 4823) de células de memória. A lógica de atuação de fluido ejeta fluido a partir dos bicos selecionados 408a e / ou 408b ou acessa células de memória 472 correspondentes aos bicos selecionados e um banco selecionado de células de memória.
[0053] Em um exemplo, os sinais de habilitação do banco um, banco dois e banco três são baseados em dados armazenados em um registrador de configuração, como o registrador de configuração 136 da Figura 1 B. Em outro exemplo, os sinais de habilitação do banco um, banco dois, e banco três são baseados nos dados recebidos pelo molde de ejeção de fluido 400b juntamente com o endereço e os dados de bico, que são usados pela lógica de configuração, tal como a lógica de configuração 110 da Figura 1 A, para habilitar um banco selecionado 4821 a 4823.
[0054] A Figura 7 é um diagrama de blocos ilustrando um exemplo de um sistema de ejeção de fluido 500. O sistema de ejeção de fluido 500 inclui um conjunto de ejeção de fluido, como o conjunto de cabeça de impressão 502, e um conjunto de abastecimento de fluido, como o conjunto de abastecimento de tinta 510. No exemplo ilustrado, o sistema de ejeção de fluido 500 também inclui um conjunto de estação de serviço 504, um conjunto de carro 516, um conjunto de transporte de mídia de impressão 518 e um controlador eletrônico 520. Embora a seguinte descrição forneça exemplos de sistemas e conjuntos para manuseio de fluido em relação à tinta, os sistemas e conjuntos divulgados também são aplicáveis ao manuseio de outros fluidos além da tinta.
[0055] O conjunto de cabeça de impressão 502 inclui pelo menos uma cabeça de impressão ou molde de ejeção de fluido 400 previamente descrito e ilustrado com referência às Figuras 4A e 4B, que ejeta gotas de tinta ou fluido através de uma pluralidade de orifícios ou bicos 408. Em um exemplo, as gotas são direcionadas para um meio, como mídia de impressão 524, de modo a imprimir sobre a mídia de impressão 524. Em um exemplo, a mídia de impressão 524 inclui qualquer tipo de material de folha adequado, como papel, cartão, transparências, Mylar, tecido e semelhantes. Em outro exemplo, a mídia de impressão 524 inclui mídia para impressão tridimensional (3D), como um leito em pó, ou mídia para bioimpressão e / ou teste de descoberta de drogas, como um reservatório ou recipiente. Em um exemplo, os bicos 408 são dispostos em pelo menos uma coluna ou matriz de modo que a ejeção devidamente sequenciada de tinta a partir dos bicos 408 faz caracteres, símbolos e / ou outros gráficos ou imagens serem impressos na mídia de impressão 524 à medida que conjunto de cabeça de impressão 502 e mídia de impressão 524 são movidos um em relação ao outro.
[0056] O conjunto de abastecimento de tinta 510 abastece tinta para o conjunto de cabeça de impressão 502 e inclui um reservatório 512 para armazenar tinta. Como tal, em um exemplo, a tinta flui a partir do reservatório 512 para o conjunto de cabeça de impressão 502. Em um exemplo, o conjunto de cabeça de impressão 502 e o conjunto de abastecimento de tinta 510 são alojados juntos em um cartucho ou caneta de impressão a jato de tinta ou de jato de fluido. Em outro exemplo, o conjunto de abastecimento de tinta 510 é separado do conjunto de cabeça de impressão 502 e abastece tinta para o conjunto de cabeça de impressão 502 através de uma conexão de interface 513, tal como um tubo e / ou válvula de abastecimento.
[0057] O conjunto de carro 516 posiciona o conjunto de cabeça de impressão 502 em relação ao conjunto de transporte de mídia de impressão 518, e o conjunto de transporte de mídia de impressão 518 posiciona a mídia de impressão 524 em relação ao conjunto de cabeça de impressão
502. Assim, uma zona de impressão 526 é definida adjacente aos bicos 408 em uma área entre conjunto de cabeça de impressão 502 e mídia de impressão 524. Em um exemplo, o conjunto de cabeça de impressão 502 é um conjunto de cabeça de impressão tipo escaneamento de modo que o conjunto de carro 516 move o conjunto de cabeça de impressão 502 em relação ao conjunto de transporte de mídia de impressão 518. Em outro exemplo, o conjunto de cabeça de impressão 502 é um conjunto de cabeça de impressão tipo não escaneamento de modo que o conjunto de carro 516 fixa o conjunto de cabeça de impressão 502 em uma posição prescrita em relação ao conjunto de transporte de mídia de impressão 518.
[0058] O conjunto de estação de serviço 504 fornece para atravessar, esfregar, tampar e / ou escorvar o conjunto de cabeça de impressão 502 para manter a funcionalidade do conjunto de cabeça de impressão 502 e, mais especificamente, dos bicos 408. Por exemplo, o conjunto de estação de serviço 504 pode incluir uma lâmina de borracha ou limpador que é periodicamente passado sobre o conjunto de cabeça de impressão 502 para esfregar e limpar os bicos 408 de tinta em excesso. Além disso, o conjunto de estação de serviço 504 pode incluir uma tampa que cobre o conjunto de cabeça de impressão 502 para proteger os bicos 408 de secarem durante os períodos de não uso. Além disso, o conjunto de estação de serviço 504 pode incluir uma escarradeira na qual o conjunto de cabeça de impressão 502 ejeta a tinta durante os salpicos para garantir que o reservatório 512 mantenha um nível apropriado de pressão e fluidez, e para garantir que os bicos 408 não entupam ou pinguem. As funções do conjunto de estação de serviço 504 podem incluir movimento relativo entre o conjunto de estação de serviço 504 e o conjunto de cabeça de impressão 502.
[0059] O controlador eletrônico 520 se comunica com o conjunto de cabeça de impressão 502 através de um percurso de comunicação 503, conjunto de estação de serviço 504 através de um percurso de comunicação 505, conjunto de carro 516 através de um percurso de comunicação 517 e conjunto de transporte de mídia de impressão 518 através de um percurso de comunicação 519. Em um exemplo, quando o conjunto de cabeça de impressão 502 é montado no conjunto de carro 516, o controlador eletrônico 520 e o conjunto de cabeça de impressão 502 podem se comunicar através do conjunto de carro 516 através de um percurso de comunicação 501. O controlador eletrônico 520 também pode se comunicar com o conjunto de abastecimento de tinta 510 de modo que, em uma implementação, um abastecimento de tinta novo (ou usado) pode ser detectado.
[0060] O controlador eletrônico 520 recebe dados 528 a partir de um sistema hospedeiro, como um computador, e pode incluir memória para armazenamento temporário de dados
528. Os dados 528 podem ser enviados para o sistema de ejeção de fluido 500 ao longo de um percurso de transferência de informação eletrônica, infravermelha, ótica ou outra. Os dados 528 representam, por exemplo, um documento e / ou arquivo a ser impresso. Como tal, os dados 528 formam um trabalho de impressão para o sistema de ejeção de fluido 500 e incluem pelo menos um comando de trabalho de impressão e / ou parâmetro de comando.
[0061] Em um exemplo, o controlador eletrônico 520 fornece controle do conjunto de cabeça de impressão 502, incluindo controle de temporização para ejeção de gotas de tinta a partir dos bicos 408. Como tal, o controlador eletrônico 520 define um padrão de gotas de tinta ejetadas que formam caracteres, símbolos e / ou outros gráficos ou imagens em mídia de impressão 524. O controle de temporização e, portanto, o padrão das gotas de tinta ejetadas, é determinado pelos comandos de trabalho de impressão e / ou parâmetros de comando. Em um exemplo, o conjunto de circuitos lógicos e de acionamento formando uma porção do controlador eletrônico 520 está localizado no conjunto de cabeça de impressão 502. Em outro exemplo, o conjunto de circuitos lógicos e de acionamento formando uma porção do controlador eletrônico 520 está localizado fora do conjunto de cabeça de impressão 502.
[0062] Embora exemplos específicos tenham sido ilustrados e descritos neste documento, uma variedade de implementações alternativas e / ou equivalentes podem ser substituídas pelos exemplos específicos mostrados e descritos sem se afastar do escopo da presente divulgação. Este pedido destina-se a cobrir quaisquer adaptações ou variações dos exemplos específicos aqui discutidos. Portanto, pretende-se que esta divulgação seja limitada apenas pelas reivindicações e seus equivalentes.

Claims (28)

REIVINDICAÇÕES
1. Circuito integrado para acionar uma pluralidade de dispositivos de atuação de fluido, o circuito integrado caracterizado pelo fato de que compreende: uma pluralidade de células de memória, cada célula de memória correspondente a um dispositivo de atuação de fluido; um circuito selecionado para selecionar dispositivos de atuação de fluido e células de memória correspondentes aos dispositivos de atuação de fluido selecionados; lógica de configuração para habilitar ou desabilitar o acesso à pluralidade de células de memória; e lógica de controle para ou ativar os dispositivos de atuação de fluido selecionados ou acessar as células de memória correspondentes aos dispositivos de atuação de fluido selecionados com base em um estado da lógica de configuração.
2. Circuito integrado, de acordo com a reivindicação 1, caracterizado pelo fato de que o circuito selecionado compreende um decodificador de endereço para selecionar dispositivos de atuação de fluido e células de memória correspondentes aos dispositivos de atuação de fluido selecionados em resposta a um endereço.
3. Circuito integrado, de acordo com a reivindicação 1 ou 2, caracterizado pelo fato de que o circuito selecionado compreende uma lógica de ativação para ativar os dispositivos de atuação de fluido selecionados e células de memória correspondentes aos dispositivos de atuação de fluido selecionados com base em um sinal de dados e um sinal de disparo.
4. Circuito integrado, de acordo com qualquer uma das reivindicações 1 a 3, caracterizado pelo fato de que compreende ainda: um circuito de escrita acoplado à pluralidade de células de memória.
5. Circuito integrado, de acordo com qualquer uma das reivindicações 1 a 4, caracterizado pelo fato de que a lógica de configuração compreende um registrador de configuração armazenando dados para habilitar ou desabilitar o acesso à pluralidade de células de memória, e em que a lógica de controle é para ou ativar os dispositivos de atuação de fluido selecionados ou acessar as células de memória correspondentes aos dispositivos de atuação de fluido selecionados com base nos dados armazenados no registrador de configuração.
6. Circuito integrado, de acordo com a reivindicação 5, caracterizado pelo fato de que o registrador de configuração armazena dados para habilitar acesso de escrita ou acesso de leitura à pluralidade de células de memória.
7. Circuito integrado, de acordo com a reivindicação 5 ou 6, caracterizado pelo fato de que compreende ainda: um sensor, em que o registrador de configuração armazena dados para habilitar ou desabilitar o sensor.
8. Circuito integrado, caracterizado pelo fato de que compreende: um substrato alongado tendo um comprimento, uma espessura, e uma largura, o comprimento sendo pelo menos vinte vezes a largura, em que no substrato alongado é fornecido: uma pluralidade de bicos dispostos em uma coluna ao longo do comprimento do substrato alongado, uma pluralidade de células de memória dispostas adjacentes à pluralidade de bicos, cada célula de memória correspondente a um bico, e lógica de atuação de fluido para ou ejetar fluido a partir de bicos selecionados ou acessar células de memória correspondentes aos bicos selecionados.
9. Circuito integrado, de acordo com a reivindicação 8, caracterizado pelo fato de que cada bico da pluralidade de bicos tem uma célula de memória correspondente.
10. Circuito integrado, de acordo com a reivindicação 8, caracterizado pelo fato de que todos os outros bicos da pluralidade de bicos têm uma célula de memória correspondente.
11. Circuito integrado, de acordo com qualquer uma das reivindicações 8 a 10, caracterizado pelo fato de que a pluralidade de células de memória compreende uma única célula de memória correspondente a cada bico.
12. Circuito integrado, de acordo com qualquer uma das reivindicações 8 a 11, caracterizado pelo fato de que a pluralidade de células de memória está disposta em uma pluralidade de grupos, cada grupo incluindo pelo menos duas células de memória, e a pluralidade de grupos espaçados uns dos outros.
13. Circuito integrado, de acordo com a reivindicação 8, caracterizado pelo fato de que a pluralidade de células de memória compreende pelo menos duas células de memória correspondentes a cada bico.
14. Circuito integrado, de acordo com a reivindicação 13, caracterizado pelo fato de que uma primeira célula de memória correspondente a cada bico está disposta em um primeiro banco de células de memória e uma segunda célula de memória correspondente a cada bico é disposta em um segundo banco de células de memória.
15. Circuito integrado, de acordo com a reivindicação 8, caracterizado pelo fato de que a pluralidade de células de memória compreende três células de memória correspondentes a cada bico.
16. Circuito integrado, de acordo com a reivindicação 15, caracterizado pelo fato de que a pluralidade de células de memória está disposta em uma pluralidade de grupos, cada grupo incluindo seis células de memória, e a pluralidade de grupos espaçados uns dos outros.
17. Circuito integrado, de acordo com a reivindicação 15 ou 16, caracterizado pelo fato de que uma primeira célula de memória correspondente a cada bico está disposta em um primeiro banco de células de memória, uma segunda célula de memória correspondente a cada bico está disposta em um segundo banco de células de memória, e uma terceira célula de memória correspondente a cada bico está disposta em um terceiro banco de células de memória.
18. Circuito integrado, de acordo com a reivindicação 14 ou 17, caracterizado pelo fato de que a lógica de atuação de fluido é para ou ejetar fluido a partir dos bicos selecionados ou acessar células de memória correspondente aos bicos selecionados e um banco selecionado de células de memória.
19. Circuito integrado para acionar uma pluralidade de dispositivos de atuação de fluido, o circuito integrado caracterizado pelo fato de que compreende:
uma pluralidade de células de memória, cada célula de memória correspondente a um dispositivo de atuação de fluido; uma única interface acoplada a cada uma da pluralidade de células de memória, a única interface para se conectar a um único contato de um aparelho de impressão hospedeiro; um circuito selecionado para selecionar dispositivos de atuação de fluido e células de memória correspondentes aos dispositivos de atuação de fluido selecionados; um registrador de configuração armazenando dados para habilitar ou desabilitar o acesso à pluralidade de células de memória; e lógica de controle para ou ativar os dispositivos de atuação de fluido selecionados ou acessar as células de memória correspondentes aos dispositivos de atuação de fluido selecionados com base nos dados armazenados no registrador de configuração.
20. Circuito integrado, de acordo com a reivindicação 19, caracterizado pelo fato de que compreende ainda: um circuito de escrita acoplado à interface única, o circuito de escrita para escrever dados para as células de memória.
21. Circuito integrado, de acordo com a reivindicação 19 ou 20, caracterizado pelo fato de que cada célula de memória compreende uma célula de memória não volátil.
22. Circuito integrado, de acordo com qualquer uma das reivindicações 19 a 21, caracterizado pelo fato de que a interface única compreende um único bloco de contato.
23. Circuito integrado para acessar uma memória associada a um dispositivo de ejeção de fluido, o circuito integrado caracterizado pelo fato de que compreende:
uma pluralidade de células de memória; um decodificador de endereço para selecionar células de memória em resposta a um endereço; lógica de ativação para ativar células de memória selecionadas com base em um sinal de dados e um sinal de disparo; e lógica de configuração para habilitar ou desabilitar o acesso à pluralidade de células de memória.
24. Circuito integrado, de acordo com a reivindicação 23, caracterizado pelo fato de que a lógica de configuração compreende um registrador de configuração armazenando dados para habilitar ou desabilitar o acesso à pluralidade de células de memória, e em que o registrador de configuração armazena dados para habilitar acesso de escrita ou acesso de leitura à pluralidade de células de memória.
25. Circuito integrado, de acordo com a reivindicação 23 ou 24, caracterizado pelo fato de que compreende ainda: uma única interface acoplada a cada uma da pluralidade de células de memória, a única interface para se conectar a um único contato de um aparelho de impressão hospedeiro.
26. Circuito integrado, de acordo com a reivindicação 25, caracterizado pelo fato de que compreende ainda: um circuito de escrita acoplado à interface única, o circuito de escrita para escrever dados para as células de memória.
27. Circuito integrado, de acordo com qualquer uma das reivindicações 23 a 26, caracterizado pelo fato de que cada célula de memória compreende uma célula de memória não volátil.
28. Circuito integrado, de acordo com qualquer uma das reivindicações 25 a 27, caracterizado pelo fato de que a interface única compreende um único bloco de contato.
BR112021014020-4A 2019-02-06 2019-02-06 Circuitos integrados incluindo células de memória BR112021014020A2 (pt)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/US2019/016732 WO2020162893A1 (en) 2019-02-06 2019-02-06 Integrated circuits including memory cells

Publications (1)

Publication Number Publication Date
BR112021014020A2 true BR112021014020A2 (pt) 2021-09-21

Family

ID=65494584

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112021014020-4A BR112021014020A2 (pt) 2019-02-06 2019-02-06 Circuitos integrados incluindo células de memória

Country Status (19)

Country Link
US (4) US11141973B2 (pt)
EP (3) EP3848203B1 (pt)
JP (1) JP7323625B2 (pt)
KR (1) KR20210103578A (pt)
CN (2) CN115958889A (pt)
AU (2) AU2019428064B2 (pt)
BR (1) BR112021014020A2 (pt)
CA (1) CA3126271A1 (pt)
CO (1) CO2021011673A2 (pt)
DK (1) DK3717248T3 (pt)
ES (2) ES2886018T3 (pt)
HU (2) HUE064522T2 (pt)
IL (1) IL284546B1 (pt)
MX (1) MX2021009367A (pt)
PL (2) PL3717248T3 (pt)
PT (1) PT3717248T (pt)
SG (1) SG11202107302SA (pt)
WO (1) WO2020162893A1 (pt)
ZA (1) ZA202104415B (pt)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115958889A (zh) * 2019-02-06 2023-04-14 惠普发展公司,有限责任合伙企业 包括存储器单元的集成电路
EP3717247B1 (en) * 2019-02-06 2021-07-28 Hewlett-Packard Development Company, L.P. Print component with memory array using intermittent clock signal
US11407218B2 (en) 2019-02-06 2022-08-09 Hewlett-Packard Development Company, L.P. Identifying random bits in control data packets
WO2020162894A1 (en) 2019-02-06 2020-08-13 Hewlett-Packard Development Company, L.P. Data packets comprising random numbers for controlling fluid dispensing devices
EP4303009A3 (en) 2019-02-06 2024-07-31 Hewlett-Packard Development Company, L.P. Integrated circuit with address drivers for fluidic die

Family Cites Families (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6022094A (en) 1995-09-27 2000-02-08 Lexmark International, Inc. Memory expansion circuit for ink jet print head identification circuit
US7029081B1 (en) * 1998-10-27 2006-04-18 Canon Kabushiki Kaisha Head substrate having data memory, printing head, printing apparatus and producing method therefor
JP4266460B2 (ja) * 1998-10-27 2009-05-20 キヤノン株式会社 ヘッド基体、プリントヘッド、プリント装置
CN1895899A (zh) * 1999-10-04 2007-01-17 精工爱普生株式会社 喷墨式记录装置、半导体装置及记录头装置
JP2001096869A (ja) * 1999-10-04 2001-04-10 Seiko Epson Corp 記録装置、半導体装置および記録ヘッド装置
SG89371A1 (en) * 2000-01-31 2002-06-18 Canon Kk Printhead, printhead driving method, and data output apparatus
JP4557399B2 (ja) * 2000-09-12 2010-10-06 キヤノン株式会社 プリントヘッド用基体、該基体を用いるプリントヘッド、プリンタおよび該プリンタを画像出力装置として有する画像入出力装置
US6726298B2 (en) * 2001-02-08 2004-04-27 Hewlett-Packard Development Company, L.P. Low voltage differential signaling communication in inkjet printhead assembly
US6471320B2 (en) * 2001-03-09 2002-10-29 Hewlett-Packard Company Data bandwidth reduction to printhead with redundant nozzles
JP4262070B2 (ja) * 2003-12-02 2009-05-13 キヤノン株式会社 記録ヘッドの素子基体、記録ヘッド及び記録ヘッドの制御方法
JP4765577B2 (ja) * 2005-03-03 2011-09-07 コニカミノルタホールディングス株式会社 液滴吐出装置及び液滴吐出方法
JP4673143B2 (ja) * 2005-06-23 2011-04-20 キヤノン株式会社 液体収納容器用のモジュール、液体収納容器、およびプリンタ
US8253751B2 (en) * 2005-06-30 2012-08-28 Intel Corporation Memory controller interface for micro-tiled memory access
US8721203B2 (en) * 2005-10-06 2014-05-13 Zih Corp. Memory system and method for consumables of a printer
US8128205B2 (en) * 2005-10-31 2012-03-06 Hewlett-Packard Development Company, L.P. Fluid ejection device
CN101868356B (zh) * 2007-11-14 2014-01-01 惠普开发有限公司 具有共享数据线的喷墨打印头
US20100124329A1 (en) 2008-11-18 2010-05-20 Lyman Dan C Encrypted communication between printing system components
JP5338339B2 (ja) * 2009-01-27 2013-11-13 株式会社リコー 液滴吐出ヘッド及びそれを備えた液滴吐出装置、画像形成装置
US8864260B1 (en) * 2013-04-25 2014-10-21 Hewlett-Packard Development Company, L.P. EPROM structure using thermal ink jet fire lines on a printhead
US9889664B2 (en) * 2013-09-20 2018-02-13 Hewlett-Packard Development Company, L.P. Molded printhead structure
WO2015108527A1 (en) 2014-01-17 2015-07-23 Hewlett-Packard Development Company, L.P. Addressing an eprom on a printhead
JP6409379B2 (ja) 2014-07-11 2018-10-24 コニカミノルタ株式会社 インクジェットヘッド及びインクジェット記録装置
EP3212405B1 (en) * 2014-10-29 2021-12-01 Hewlett-Packard Development Company, L.P. Printhead fire signal control
US9873250B2 (en) * 2016-03-14 2018-01-23 Stmicroelectronics, Inc. Microfluidic assembly with mechanical bonds
US9938136B2 (en) * 2016-08-18 2018-04-10 Stmicroelectronics Asia Pacific Pte Ltd Fluid ejection device
IT201700019431A1 (it) * 2017-02-21 2018-08-21 St Microelectronics Srl Dispositivo microfluidico mems di stampa ad attuazione piezoelettrica
JP6843648B2 (ja) * 2017-02-22 2021-03-17 キヤノン株式会社 半導体基板、液体吐出ヘッド及び記録装置
WO2018190863A1 (en) * 2017-04-14 2018-10-18 Hewlett-Packard Development Company, L.P. Fluidic die with drop weight signals
WO2019009903A1 (en) 2017-07-06 2019-01-10 Hewlett-Packard Development Company, L.P. DATA LINES FOR FLUID EJECTION DEVICES
BR112019015593A2 (pt) 2017-07-06 2020-03-17 Hewlett-Packard Development Company, L.P. Seletores para bocais e elementos de memória
CN115958889A (zh) 2019-02-06 2023-04-14 惠普发展公司,有限责任合伙企业 包括存储器单元的集成电路
WO2020162919A1 (en) * 2019-02-06 2020-08-13 Hewlett-Packard Development Company, L.P. Communicating print component
EP3710270B1 (en) * 2019-02-06 2021-12-08 Hewlett-Packard Development Company, L.P. Communicating print component
CA3126691C (en) * 2019-02-06 2023-08-15 Hewlett-Packard Development Company, L.P. Communicating print component

Also Published As

Publication number Publication date
JP7323625B2 (ja) 2023-08-08
EP3848203A1 (en) 2021-07-14
EP4289626A2 (en) 2023-12-13
AU2022241616A1 (en) 2022-10-27
WO2020162893A1 (en) 2020-08-13
PT3717248T (pt) 2021-09-03
KR20210103578A (ko) 2021-08-23
PL3717248T3 (pl) 2021-11-29
CA3126271A1 (en) 2020-08-13
US11969995B2 (en) 2024-04-30
US20220032612A1 (en) 2022-02-03
US11938722B2 (en) 2024-03-26
ES2970204T3 (es) 2024-05-27
EP3848203B1 (en) 2023-11-29
DK3717248T3 (da) 2021-08-23
ES2886018T3 (es) 2021-12-16
AU2022241616B2 (en) 2024-02-01
EP3717248A1 (en) 2020-10-07
JP2022518709A (ja) 2022-03-16
CO2021011673A2 (es) 2021-09-20
EP3848203C0 (en) 2023-11-29
HUE055328T2 (hu) 2021-11-29
EP4289626A3 (en) 2024-03-06
EP3717248B1 (en) 2021-08-11
ZA202104415B (en) 2022-09-28
PL3848203T3 (pl) 2024-03-11
CN115958889A (zh) 2023-04-14
US20240116293A1 (en) 2024-04-11
CN113412194A (zh) 2021-09-17
NZ779569A (en) 2023-08-25
IL284546B1 (en) 2024-09-01
US20210213731A1 (en) 2021-07-15
US11141973B2 (en) 2021-10-12
AU2019428064B2 (en) 2022-11-24
AU2019428064A1 (en) 2021-09-23
MX2021009367A (es) 2021-09-10
US20230356524A1 (en) 2023-11-09
CN113412194B (zh) 2023-01-13
HUE064522T2 (hu) 2024-03-28
IL284546A (en) 2021-08-31
SG11202107302SA (en) 2021-08-30

Similar Documents

Publication Publication Date Title
BR112021014020A2 (pt) Circuitos integrados incluindo células de memória
BR112021015360A2 (pt) Componente de impressão com circuito de memória
ES2952193T3 (es) Múltiples circuitos acoplados a una interfaz
BR112021014392A2 (pt) Circuitos integrados incluindo bits de personalização
RU2779793C1 (ru) Интегральные схемы, включающие в себя запоминающие ячейки
KR102621224B1 (ko) 인터페이스에 결합된 다중 회로
CA3126606C (en) Integrated circuits including customization bits
BR112021015570A2 (pt) Acesso ao registradores de dispositivos de ejeção de fluido
NZ779569B2 (en) Integrated circuits including memory cells

Legal Events

Date Code Title Description
B06W Patent application suspended after preliminary examination (for patents with searches from other patent authorities) chapter 6.23 patent gazette]