BR112021013420A2 - Método de processamento de sinal baseado em sequência, aparelho, meio de armazenamento legível por computador e produto de programa de computador - Google Patents

Método de processamento de sinal baseado em sequência, aparelho, meio de armazenamento legível por computador e produto de programa de computador Download PDF

Info

Publication number
BR112021013420A2
BR112021013420A2 BR112021013420-4A BR112021013420A BR112021013420A2 BR 112021013420 A2 BR112021013420 A2 BR 112021013420A2 BR 112021013420 A BR112021013420 A BR 112021013420A BR 112021013420 A2 BR112021013420 A2 BR 112021013420A2
Authority
BR
Brazil
Prior art keywords
sequence
signal
sequences
elements
signal processing
Prior art date
Application number
BR112021013420-4A
Other languages
English (en)
Inventor
Xianda LIU
Mingxin GONG
Bingyu Qu
Kunpeng LIU
Original Assignee
Huawei Technologies Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huawei Technologies Co., Ltd. filed Critical Huawei Technologies Co., Ltd.
Publication of BR112021013420A2 publication Critical patent/BR112021013420A2/pt

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2649Demodulators
    • H04L27/265Fourier transform demodulators, e.g. fast Fourier transform [FFT] or discrete Fourier transform [DFT] demodulators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • H04L27/2613Structure of the reference signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2614Peak power aspects
    • H04L27/262Reduction thereof by selection of pilot symbols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J13/00Code division multiplex systems
    • H04J13/0007Code type
    • H04J13/0055ZCZ [zero correlation zone]
    • H04J13/0059CAZAC [constant-amplitude and zero auto-correlation]
    • H04J13/0062Zadoff-Chu
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2626Arrangements specific to the transmitter only
    • H04L27/2627Modulators
    • H04L27/2634Inverse fast Fourier transform [IFFT] or inverse discrete Fourier transform [IDFT] modulators in combination with other circuits for modulation
    • H04L27/2636Inverse fast Fourier transform [IFFT] or inverse discrete Fourier transform [IDFT] modulators in combination with other circuits for modulation with FFT or DFT modulators, e.g. standard single-carrier frequency-division multiple access [SC-FDMA] transmitter or DFT spread orthogonal frequency division multiplexing [DFT-SOFDM]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0001Arrangements for dividing the transmission path
    • H04L5/0003Two-dimensional division
    • H04L5/0005Time-frequency
    • H04L5/0007Time-frequency the frequencies being orthogonal, e.g. OFDM(A), DMT
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0044Arrangements for allocating sub-channels of the transmission path allocation of payload
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0048Allocation of pilot signals, i.e. of signals known to the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0202Channel estimation
    • H04L25/0224Channel estimation using sounding signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2032Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner
    • H04L27/2035Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using a single or unspecified number of carriers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2614Peak power aspects

Abstract

método de processamento de sinal baseado em sequência, aparelho, meio de armazenamento legível por computador produto de programa de computador. este pedido fornece um método e aparelho de processamento de sinal baseado em sequência. o método de processamento de sinal inclui: determinar uma sequência {xn} incluindo n elementos, onde n é igual a 18, e a sequência {xn} satisfaz uma condição predefinida; gerar um primeiro sinal com base na sequência {xn}; e enviar o primeiro sinal. a sequência {xn} pode satisfazer uma condição na qual a planicidade no domínio da frequência de uma sequência é relativamente boa e um valor de papr é relativamente pequeno, de maneira que, quando o primeiro sinal é um sinal de referência de um sinal carregado em um pusch, a planicidade no domínio da frequência relativamente boa da sequência, e o valor de papr relativamente pequeno podem ser mantidos para o primeiro sinal enviado. portanto, uma exigência de um ambiente de aplicação de comunicação no qual o sinal de referência é enviado pode ser satisfeita.

Description

MÉTODO DE PROCESSAMENTO DE SINAL BASEADO EM SEQUÊNCIA, APARELHO, MEIO DE ARMAZENAMENTO LEGÍVEL POR COMPUTADOR E PRODUTO DE PROGRAMA DE COMPUTADOR CAMPO TÉCNICO
[001] Este pedido diz respeito ao campo de tecnologias de comunicações, e em particular a um método e aparelho de processamento de sinal baseado em sequência.
ANTECEDENTES
[002] Em um sistema de evolução de longo prazo (long term evolution, LTE), um sinal de referência de demodulação (demodulation reference signal, DMRS) é usado para realizar estimativa de canal, e para realizar adicionalmente demodulação de sinal.
[003] Correntemente, o DMRS pode ser obtido com base em uma sequência de Gold, uma sequência gerada por computador (computer generated sequence, CGS) ou uma sequência de Zadoff-Chu (ZC sequence).
[004] Em uma tecnologia de acesso de novo rádio (new radio access technology, NR), uma forma de onda de acesso múltiplo de multiplexação por divisão de frequência ortogonal de espalhamento de transformada discreta de Fourier (discrete fourier transform spread OFDM, DFT-s-OFDM) e um esquema de modulação de chaveamento por mudança de fase binária de π/2 (binary phase shift keying, BPSK) podem ser suportados ao serem usados em um canal físico compartilhado de enlace ascendente (physical uplink shared channel, PUSCH).
[005] Quando a forma de onda de DFT-s-OFDM e o esquema de modulação de BPSK de π/2 são usados para um DMRS de enlace ascendente, se uma sequência baseada em sequência de Gold ou uma sequência baseada em sequência CGS for usada para o DMRS, a planicidade no domínio da frequência da sequência pode ser relativamente inferior, e isto é desfavorável para a estimativa de canal; se a sequência de ZC for usada para o DMRS, uma razão de potência de pico para potência média (peak-to-average power ratio, PAPR) do DMRS é maior que uma PAPR de dados transmitidos e, consequentemente, emissão espúria fora de banda e perda de sinal dentro de banda de um sinal piloto são causadas, e o desempenho da estimativa de canal é afetado adicionalmente.
[006] Portanto, as sequências usadas para o DMRS existente não podem satisfazer uma exigência de um ambiente de aplicação de comunicação em que um sinal de referência é enviado no PUSCH.
SUMÁRIO
[007] Este pedido fornece um método e aparelho de processamento de sinal baseado em sequência. Uma sequência que pode satisfazer uma condição de que a planicidade no domínio da frequência de uma sequência seja relativamente boa e um valor de PAPR seja relativamente pequeno é fornecida, e um primeiro sinal é gerado com base na sequência. Quando o primeiro sinal é um sinal de referência de um sinal carregado em um PUSCH, a planicidade no domínio da frequência relativamente boa da sequência e o valor de PAPR relativamente pequeno podem ser mantidos para o primeiro sinal enviado. Portanto, uma exigência de um ambiente de aplicação de comunicação no qual o sinal de referência é enviado pode ser satisfeita.
[008] De acordo com um primeiro aspecto, um método de processamento de sinal baseado em sequência é fornecido,
onde o método de processamento de sinal inclui: determinar uma sequência {xn} incluindo N elementos, onde N é igual a 18, xn é um elemento na sequência {xn}, e a sequência {xn} satisfaz uma condição predefinida; gerar um primeiro sinal com base na sequência {xn}; e enviar o primeiro sinal.
[009] A condição predefinida é como a seguir: x n = y ( n + M ) mod N , onde n percorre 0, 1, ... N–1. Por exemplo, n pode representar um índice de cada elemento na sequência {xn}. M ϵ {0,1,2,...., N–1}, e deve ser entendido que M pode ser um número inteiro menor que N. yn = A ⋅ bn ⋅ j n mod2 , onde A é um número complexo diferente de zero, o elemento b n = u ⋅ (1 − 2 ⋅ s n ) , u é um número complexo diferente de zero, j = −1 , e um conjunto de sequências {sn} incluindo o elemento sn inclui pelo menos uma sequência em um primeiro conjunto de sequências.
[010] Um valor de u em b n = u ⋅ (1 − 2 ⋅ s n ) não é fixado. Por exemplo, os valores de u podem ser iguais para todos os elementos em uma mesma sequência selecionada correntemente, e valores de u podem ser diferentes para elementos em sequências diferentes.
[011] Um valor de M em xn = y(n+ M ) mod N varia em casos diferentes. Quando elementos em uma mesma sequência são determinados, o valor de M é constante e fixado. Quando outra sequência é determinada, o valor de M pode ser 1 ou outro número inteiro menor que N.
[012] Sequências no primeiro conjunto de sequências incluem: {1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 1, 1}, {1, 0, 1, 1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 0, 0, 0, 1},
{1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0, 1, 1, 1}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 0, 0, 1}, {1, 1, 1, 0, 0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1, 1}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0, 0, 0, 1, 1}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 0, 1, 0, 0, 0}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 1, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 1}, {1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 1, 1, 0, 1, 1, 0, 0, 0, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 0, 0}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 1, 1, 1, 1, 0, 0, 0, 0, 0}, {1, 1, 0, 1, 0, 1, 1, 0, 1, 0, 0, 1, 1, 1, 0, 0, 1, 0}, {1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 0, 0}, e {1, 0, 1, 1, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0}.
[013] Um resultado de simulação mostra que sequências {xn} que correspondem às sequências descritas acima e sequências equivalentes das sequências após modulação de BPSK de π/2 ser realizada nas sequências e nas sequências equivalentes das sequências podem satisfazer as condições seguintes.
[014] Condição 1: A filtragem no domínio do tempo é usada. Quando um coeficiente de filtragem é [0,1, 1, 0,1], uma PAPR é menor que 2,89 dB. Quando um coeficiente de filtragem é [0,16, 1, 0,16], uma PAPR é menor que 2,35 dB. Quando um coeficiente de filtragem é [0,22, 1, 0,22], uma PAPR é menor que 1,76 dB. Quando um coeficiente de filtragem é [0,28, 1, 0,28], uma PAPR é menor que 1,27 dB.
[015] Condição 2: Para uma sequência no domínio da frequência correspondendo às sequências {xn}, uma potência máxima normalizada é menor que 0,5 dB, e uma potência mínima normalizada é maior que –0,5 dB. Isto é, a planicidade no domínio da frequência das sequências {xn} é relativamente boa.
[016] Por exemplo, quando um esquema de modulação do primeiro sinal é BPSK de π/2, o primeiro sinal também pode satisfazer a condição 1 e a condição 2 indicadas anteriormente.
[017] Deve ser entendido que uma PAPR relativamente pequena do primeiro sinal enviado pode ajudar a reduzir o consumo de energia de um lado transmissor (tal como um dispositivo terminal), e a planicidade no domínio da frequência relativamente boa do primeiro sinal enviado é vantajosa para melhorar o desempenho de realização de estimativa de canal usando o primeiro sinal.
[018] Portanto, nesta modalidade deste pedido, o primeiro sinal é gerado com base na sequência {xn}. A sequência {xn} pode satisfazer uma condição na qual a planicidade no domínio da frequência de uma sequência é relativamente boa e um valor de PAPR é relativamente pequeno, de maneira que quando o primeiro sinal é um sinal de referência de um sinal carregado em um PUSCH, a planicidade no domínio da frequência relativamente boa da sequência e o valor de PAPR relativamente pequeno podem ser mantidos para o primeiro sinal enviado. Portanto, uma exigência de um ambiente de aplicação de comunicação no qual o sinal de referência é enviado pode ser satisfeita.
[019] Por exemplo, o esquema de modulação do primeiro sinal é o BPSK de π/2.
[020] Em um projeto possível, o primeiro sinal é um sinal de referência, ou o primeiro sinal é usado para carregar informação de comunicação.
[021] Com referência ao primeiro aspecto, em uma implementação possível do primeiro aspecto, o primeiro sinal é um sinal de referência de um segundo sinal, e um esquema de modulação do segundo sinal é chaveamento por mudança de fase binária BPSK de π/2.
[022] Por exemplo, o segundo sinal é carregado em um canal compartilhado.
[023] Com referência ao primeiro aspecto, em uma implementação possível do primeiro aspecto, o conjunto das sequências {sn} inclui pelo menos uma sequência em um segundo conjunto de sequências, e o segundo conjunto de sequências inclui todas ou algumas das sequências que estão no primeiro conjunto de sequências.
[024] Com referência ao primeiro aspecto, em uma implementação possível do primeiro aspecto, a geração de um primeiro sinal com base na sequência {xn} inclui: realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, para obter uma sequência {fn} incluindo N elementos; mapear respectivamente os N elementos na sequência {fn} para N subportadoras, para obter um sinal no domínio da frequência incluindo N elementos; e gerar o primeiro sinal com base no sinal no domínio da frequência.
[025] Com referência ao primeiro aspecto, em uma implementação possível do primeiro aspecto, as N subportadoras são N subportadoras consecutivas ou N subportadoras espaçadas uniformemente.
[026] Com referência ao primeiro aspecto, em uma implementação possível do primeiro aspecto, antes de realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, o primeiro método de processamento de sinal inclui adicionalmente: filtrar a sequência {xn}; ou após realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, o primeiro método de processamento de sinal inclui adicionalmente: filtrar a sequência {xn}.
[027] Em um projeto possível, o conjunto das sequências {sn} incluindo o elemento sn inclui pelo menos uma primeira sequência que está no primeiro conjunto de sequências, ou uma sequência equivalente de uma primeira sequência que está no primeiro conjunto de sequências.
[028] Em um projeto possível, a sequência equivalente é {qn}, e um elemento qn na sequência equivalente {qn} satisfaz q n = s(n+ M ) mod N , onde M ϵ {0,1,2,...., N–1} e N é um comprimento de sequência.
[029] De acordo com um segundo aspecto, um método de processamento de sinal baseado em sequência é fornecido, onde o método de processamento de sinal inclui: receber um primeiro sinal, para obter N elementos em uma sequência {xn}, onde N é igual a 18, xn é um elemento na sequência {xn}, a sequência {xn} satisfaz uma condição predefinida, a condição predefinida é como a seguir: x n = y ( n + M ) mod N , um valor de n varia de 0 a N–1, M ϵ {0,1,2,...., N–1}, e yn = A ⋅ bn ⋅ j n mod2 , onde A é um número complexo diferente de zero, o elemento b n = u ⋅ (1 − 2 ⋅ s n ) , u é um número complexo diferente de zero, j = −1 , e um conjunto de sequências {sn} incluindo o elemento sn inclui pelo menos uma sequência em um primeiro conjunto de sequências; e processar o primeiro sinal com base nos N elementos que estão na sequência {xn}.
[030] Sequências no primeiro conjunto de sequências incluem: {1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 1, 1}, {1, 0, 1, 1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 0, 0, 0, 1}, {1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0, 1, 1, 1}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 0, 0, 1}, {1, 1, 1, 0, 0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1, 1}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0, 0, 0, 1, 1}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 0, 1, 0, 0, 0}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 1, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 1}, {1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 1, 1, 0, 1, 1, 0, 0, 0, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 0, 0}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 1, 1, 1, 1, 0, 0, 0, 0, 0}, {1, 1, 0, 1, 0, 1, 1, 0, 1, 0, 0, 1, 1, 1, 0, 0, 1, 0}, {1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 0, 0}, e {1, 0, 1, 1, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0}.
[031] Portanto, nesta modalidade deste pedido, o primeiro sinal é gerado com base na sequência {xn}. A sequência {xn} pode satisfazer uma condição na qual a planicidade no domínio da frequência de uma sequência é relativamente boa e um valor de PAPR é relativamente pequeno, de maneira que quando o primeiro sinal é um sinal de referência de um sinal carregado em um PUSCH, a planicidade no domínio da frequência relativamente boa da sequência e o valor de PAPR relativamente pequeno podem ser mantidos para o primeiro sinal enviado. Portanto, uma exigência de um ambiente de aplicação de comunicação no qual o sinal de referência é enviado pode ser satisfeita.
[032] Com referência ao segundo aspecto, em uma implementação possível do segundo aspecto, o conjunto das sequências {sn} inclui pelo menos uma sequência em um segundo conjunto de sequências, e o segundo conjunto de sequências inclui todas ou algumas das sequências que estão no primeiro conjunto de sequências.
[033] Com referência ao segundo aspecto, em uma implementação possível do segundo aspecto, o recebimento de um primeiro sinal para obter N elementos em uma sequência {xn} inclui: obter o primeiro sinal em N subportadoras consecutivas, ou obter o primeiro sinal em N subportadoras espaçadas uniformemente; obter N elementos em uma sequência {fn}, onde N é um número inteiro positivo maior que 1, o primeiro sinal é gerado mapeando a sequência {fn} para as N subportadoras, e fn é um elemento na sequência {fn}; e realizar transformada discreta inversa de Fourier na sequência {fn}, para obter os N elementos que estão na sequência {xn}.
[034] Com referência ao segundo aspecto, em uma implementação possível do segundo aspecto, o primeiro sinal é um sinal de referência de um segundo sinal, e um esquema de modulação do segundo sinal é chaveamento por mudança de fase binária BPSK de π/2.
[035] Em um projeto possível, o conjunto das sequências {sn} incluindo o elemento sn inclui pelo menos uma primeira sequência que está no primeiro conjunto de sequências, ou uma sequência equivalente de uma primeira sequência que está no primeiro conjunto de sequências.
[036] Em um projeto possível, a sequência equivalente é {qn}, e um elemento qn na sequência equivalente {qn} satisfaz q n = s(n+ M ) mod N , onde M ϵ {0,1,2,...., N–1}, e N é um comprimento de sequência.
[037] Opcionalmente, além das sequências mencionadas anteriormente, o primeiro conjunto de sequências pode incluir adicionalmente outra sequência viável com um comprimento de 18.
[038] Por exemplo, o primeiro conjunto de sequências pode incluir adicionalmente uma sequência: {1, 1, 0, 1, 1, 0, 1, 0, 1, 1, 0, 0, 0, 0, 0, 0, 0, 1}.
[039] De acordo com um terceiro aspecto, um aparelho de processamento de sinal é fornecido, onde o aparelho de processamento de sinal pode ser um dispositivo de comunicações, ou pode ser um chip em um dispositivo de comunicações, e o dispositivo de comunicações ou o chip tem uma função de implementar o método de processamento de sinal baseado em sequência de acordo com qualquer um do primeiro aspecto ou os projetos possíveis do primeiro aspecto. A função pode ser implementada usando hardware, ou implementada usando hardware executando software correspondente. O hardware ou o software inclui uma ou mais unidades correspondendo à função indicada anteriormente.
[040] O dispositivo de comunicações inclui uma unidade de processamento e uma unidade transceptora. A unidade de processamento pode ser um processador, a unidade transceptora pode ser um transceptor, e o transceptor inclui um circuito de radiofrequência. Opcionalmente, o dispositivo de comunicações inclui adicionalmente uma unidade de armazenamento, e a unidade de armazenamento pode ser, por exemplo, uma memória. Quando o dispositivo de comunicações inclui a unidade de armazenamento, a unidade de armazenamento é configurada para armazenar uma instrução executável por computador, a unidade de processamento é conectada à unidade de armazenamento, e a unidade de processamento executa a instrução executável por computador armazenada na unidade de armazenamento, de maneira que o dispositivo de comunicações realiza o método de processamento de sinal baseado em sequência de acordo com qualquer um do primeiro aspecto ou os projetos possíveis do primeiro aspecto.
[041] O chip inclui uma unidade de processamento e uma unidade transceptora. A unidade de processamento pode ser um processador, e a unidade transceptora pode ser uma interface de entrada/saída, um pino, um circuito ou semelhante no chip. A unidade de processamento pode executar a instrução executável por computador armazenada na unidade de armazenamento, de maneira que o chip realiza o método de processamento de sinal baseado em sequência de acordo com qualquer um do primeiro aspecto ou os projetos possíveis do primeiro aspecto. Opcionalmente, a unidade de armazenamento pode ser uma unidade de armazenamento (por exemplo, um registrador ou um armazenamento temporário) no chip, ou a unidade de armazenamento pode ser uma unidade de armazenamento (por exemplo, uma memória somente de leitura (read-only memory, ROM)) que fica no dispositivo de comunicações e que está localizada fora do chip, outro tipo de dispositivo de armazenamento estático (por exemplo, uma memória de acesso aleatório (random access memory, RAM)) que pode armazenar informação estática e uma instrução, ou semelhante.
[042] O processador mencionado no terceiro aspecto pode ser uma unidade central de processamento (central processing unit, CPU), um microprocessador ou um circuito integrado de aplicação específica (application specific integrated circuit, ASIC), ou pode ser um ou mais circuitos integrados para controlar execução de programa do método de processamento de sinal baseado em sequência de acordo com qualquer um do primeiro aspecto ou os projetos possíveis do primeiro aspecto.
[043] De acordo com um quarto aspecto, um aparelho de processamento de sinal é fornecido, onde o aparelho de processamento de sinal pode ser um dispositivo de comunicações, ou pode ser um chip em um dispositivo de comunicações, e o dispositivo de comunicações ou o chip tem uma função de implementar o método de processamento de sinal baseado em sequência de acordo com qualquer um do segundo aspecto ou os projetos possíveis do segundo aspecto. A função pode ser implementada usando hardware, ou implementada usando hardware executando software correspondente. O hardware ou o software inclui uma ou mais unidades correspondendo à função indicada anteriormente.
[044] O dispositivo de comunicações inclui uma unidade de processamento e uma unidade transceptora. A unidade de processamento pode ser um processador, a unidade transceptora pode ser um transceptor, e o transceptor inclui um circuito de radiofrequência. Opcionalmente, o dispositivo de comunicações inclui adicionalmente uma unidade de armazenamento, e a unidade de armazenamento pode ser, por exemplo, uma memória. Quando o dispositivo de comunicações inclui a unidade de armazenamento, a unidade de armazenamento é configurada para armazenar uma instrução executável por computador, a unidade de processamento é conectada à unidade de armazenamento, e a unidade de processamento executa a instrução executável por computador armazenada na unidade de armazenamento, de maneira que o dispositivo de comunicações realiza o método de processamento de sinal baseado em sequência de acordo com qualquer um do segundo aspecto ou os projetos possíveis do segundo aspecto.
[045] O chip inclui uma unidade de processamento e uma unidade transceptora. A unidade de processamento pode ser um processador, e a unidade transceptora pode ser uma interface de entrada/saída, um pino, um circuito ou semelhante no chip. A unidade de processamento pode executar a instrução executável por computador armazenada na unidade de armazenamento, de maneira que o chip realiza o método de processamento de sinal baseado em sequência de acordo com qualquer um do segundo aspecto ou os projetos possíveis do segundo aspecto. Opcionalmente, a unidade de armazenamento pode ser uma unidade de armazenamento (por exemplo, um registrador ou um armazenamento temporário) no chip, ou a unidade de armazenamento pode ser uma unidade de armazenamento (por exemplo, uma memória somente de leitura (read-only memory, ROM)) que fica no dispositivo de comunicações e que está localizada fora do chip, outro tipo de dispositivo de armazenamento estático (por exemplo, uma memória de acesso aleatório (random access memory, RAM)) que pode armazenar informação estática e uma instrução ou semelhante.
[046] O processador mencionado no quarto aspecto pode ser uma unidade central de processamento (central processing unit, CPU), um microprocessador ou um circuito integrado de aplicação específica (application specific integrated circuit, ASIC), ou pode ser um ou mais circuitos integrados para controlar execução de programa do método de processamento de sinal baseado em sequência de acordo com qualquer um do segundo aspecto ou os projetos possíveis do segundo aspecto.
[047] De acordo com um quinto aspecto, um sistema de comunicações é fornecido, onde o sistema de comunicações inclui o aparelho de processamento de sinal fornecido no terceiro aspecto das modalidades deste pedido, e o aparelho de processamento de sinal fornecido no quarto aspecto das modalidades deste pedido.
[048] De acordo com um sexto aspecto, um meio de armazenamento legível por computador é fornecido, onde um programa de computador é armazenado no meio de armazenamento legível por computador, e quando o programa de computador é executado por um computador, o computador é habilitado para implementar o método de acordo com qualquer implementação possível do primeiro aspecto ou do segundo aspecto.
[049] De acordo com um sétimo aspecto, um produto de programa de computador incluindo uma instrução é fornecido, onde quando a instrução é executada por um computador, o computador é habilitado para implementar o método de acordo com qualquer implementação possível do primeiro aspecto ou do segundo aspecto.
[050] Portanto, nas modalidades deste pedido, o primeiro sinal é gerado com base na sequência {xn}. A sequência {xn}
pode satisfazer a condição na qual a planicidade no domínio da frequência da sequência é relativamente boa e o valor de PAPR é relativamente pequeno, de maneira que, quando o primeiro sinal é o sinal de referência do sinal carregado no PUSCH, a planicidade no domínio da frequência relativamente boa da sequência, e o valor de PAPR relativamente pequeno podem ser mantidos para o primeiro sinal enviado. Portanto, a exigência do ambiente de aplicação de comunicação no qual o sinal de referência é enviado pode ser satisfeita.
DESCRIÇÃO RESUMIDA DOS DESENHOS
[051] A figura 1 é um fluxograma esquemático de um método de processamento de sinal baseado em sequência de acordo com uma modalidade deste pedido; a figura 2 é um fluxograma esquemático de determinação de uma sequência {xn} por meio de um dispositivo terminal de acordo com uma modalidade deste pedido; a figura 3 é um fluxograma esquemático de geração de um primeiro sinal por meio de um dispositivo terminal de acordo com uma modalidade deste pedido; a figura 4, a figura 5 e a figura 6 são diagramas esquemáticos de obtenção, por meio da realização de DFT em uma sequência {xn} de acordo com uma modalidade deste pedido; a figura 7 e a figura 8 são diagramas esquemáticos de mapeamento de uma sequência {fn} que inclui N elementos, que está no domínio da frequência, e que é obtida ao realizar DFT em uma sequência {xn} incluindo N elementos, para N subportadoras de acordo com uma modalidade deste pedido; a figura 9 é um diagrama esquemático de processamento de um primeiro sinal por meio de um dispositivo de rede de acordo com uma modalidade deste pedido;
a figura 10 e a figura 11 são fluxogramas esquemáticos de uma modalidade deste pedido; a figura 12 é um diagrama estrutural esquemático de um aparelho de processamento de sinal de acordo com uma modalidade deste pedido; a figura 13 é outro diagrama estrutural esquemático de um aparelho de processamento de sinal de acordo com uma modalidade deste pedido; a figura 14 é um diagrama estrutural esquemático de um dispositivo terminal de acordo com uma modalidade deste pedido; a figura 15 é um diagrama estrutural esquemático de outro aparelho de processamento de sinal de acordo com uma modalidade deste pedido; a figura 16 é outro diagrama estrutural esquemático de outro aparelho de processamento de sinal de acordo com uma modalidade deste pedido; a figura 17 é um diagrama estrutural esquemático de um dispositivo de rede de acordo com uma modalidade deste pedido; e a figura 18 é um diagrama estrutural esquemático de um sistema de comunicações de acordo com uma modalidade deste pedido.
DESCRIÇÃO DE MODALIDADES
[052] O exposto a seguir descreve soluções técnicas deste pedido com referência aos desenhos anexos.
[053] A não ser que definido de outro modo, todos os termos técnicos e científicos usados neste relatório descritivo têm os mesmos significados que aqueles entendidos usualmente por uma pessoa versada na técnica deste pedido.
Os termos usados no relatório descritivo deste pedido são meramente para o propósito de descrever modalidades específicas, e não pretendem limitar este pedido.
[054] Em descrições das modalidades deste pedido, a não ser que especificado de outro modo, “uma pluralidade de” significa dois ou mais que dois. Além disso, por conveniência de descrição clara das soluções técnicas nas modalidades deste pedido, nas modalidades deste pedido, palavras tais como “primeiro”, “segundo” e semelhantes são usadas para distinguir entre os mesmos objetos ou objetos similares cujas funções e propósitos são basicamente os mesmos. Uma pessoa versada na técnica pode entender que os termos tais como “primeiro” e “segundo” não constituem uma limitação em uma quantidade ou uma sequência de execução, e que os termos tais como “primeiro” e “segundo” não indicam uma diferença definida. Além disso, os termos “incluem” e “têm” nas modalidades deste pedido não são exclusivos. Por exemplo, um processo, método, sistema, produto ou dispositivo que inclui uma série de etapas ou módulos não está limitado às etapas ou módulos listados, e pode incluir adicionalmente uma etapa ou módulo que não esteja listado.
[055] Em um sistema de comunicações, uma matriz de estimativa de canal usualmente é obtida por meio de cálculo usando um sinal de referência, para demodular informação de dados. Correntemente, em um sistema LTE, um sistema 4G, um sistema 4.5G, um sistema 5G e um sistema NR ou um cenário similar de NR, uma forma de onda de DFT-s-OFDM e um esquema de modulação de BPSK de π/2 são suportados ao serem usados para um DMRS usado em um PUSCH (o DMRS usado no PUSCH pode ser referido como um DMRS de enlace ascendente).
[056] Quando a forma de onda de DFT-s-OFDM e o esquema de modulação de BPSK de π/2 são usados para o DMRS, uma sequência baseada em sequência de Gold e uma sequência baseada em CGS são suportadas ao serem usadas para o DMRS. Entretanto, no cenário, quando a sequência baseada em sequência de Gold e a sequência baseada em CGS são usadas para o DMRS, se a filtragem apropriada não puder ser realizada, a planicidade de frequência da sequência é relativamente inferior, e isto não é vantajoso para realizar estimativa de canal.
[057] Correntemente, em NR, uma sequência baseada em sequência de ZC é suportada ao ser usada para o DMRS. A sequência de ZC satisfaz uma propriedade de sequência de autocorrelação zero de amplitude constante (constant amplitude zero auto-correlation, CAZAC). Uma periodicidade da sequência de ZC é um comprimento da sequência, e a sequência de ZC satisfaz uma propriedade de simetria central. Além disso, a sequência de ZC tem uma grande autocorrelação e correlação cruzada. Entretanto, no cenário mencionado anteriormente, quando a sequência baseada em sequência de ZC é usada para o DMRS, uma PAPR do DMRS é maior que uma PAPR de dados transmitidos. Consequentemente, emissão espúria fora de banda e perda de sinal dentro de banda de um sinal piloto são causadas, e o desempenho de estimativa de canal é afetado, ou cobertura de enlace ascendente é limitada.
[058] Para assegurar que a planicidade no domínio da frequência relativamente boa de uma sequência e um valor de PAPR relativamente pequeno são mantidos para uma sequência usada para o DMRS no sistema LTE, sistema 4G, sistema 4.5G, sistema 5G, sistema NR ou no cenário similar de NR, ou mesmo em outro sistema de comunicações ou ambiente de aplicação de comunicação que tenha uma exigência maior, as modalidades deste pedido fornecem um método e aparelho de processamento de sinal baseado em sequência.
[059] Nas modalidades deste pedido, o método de processamento de sinal baseado em sequência é descrito principalmente a partir de um lado receptor e de um lado transmissor no sistema de comunicações ou no ambiente de aplicação de comunicações. O lado receptor pode ser um dispositivo de rede e o lado transmissor pode ser um dispositivo terminal. Alternativamente, o lado receptor pode ser um dispositivo terminal e o lado transmissor pode ser um dispositivo de rede. Para facilidade de entendimento e descrição, nas modalidades seguintes, um exemplo no qual o lado receptor é o dispositivo de rede e o lado transmissor é o dispositivo terminal é usado para descrição. Entretanto, este pedido não está limitado a isto.
[060] O dispositivo terminal nas modalidades deste pedido pode ser equipamento de usuário. O equipamento de usuário pode ser um dispositivo com fio, ou pode ser um dispositivo sem fio. O dispositivo sem fio pode ser um dispositivo portátil tendo uma função de conexão sem fio, outro dispositivo de processamento conectado a um modem sem fio, ou um terminal móvel que se comunica com uma ou mais redes de núcleo por meio de uma rede de acesso de rádio. Por exemplo, o terminal sem fio pode ser um telefone móvel, um computador, um tablet, um assistente digital pessoal (personal digital assistant, PDA), um dispositivo de Internet móvel (mobile internet device, MID), um dispositivo vestível, um leitor eletrônico ou semelhante. Como outro exemplo, o terminal sem fio alternativamente pode ser um computador portátil, de bolso, de mão, incorporado, ou um dispositivo móvel em veículo. Ainda como outro exemplo, o terminal sem fio pode ser uma estação móvel ou um ponto de acesso.
[061] O dispositivo de rede nas modalidades deste pedido pode ser uma estação base. A estação base pode incluir macroestações base, microestações base, nós de retransmissão, pontos de acesso, controladores de estações base, pontos de transmissão e recepção e semelhantes que são em várias formas. Em sistemas nos quais tecnologias de acesso de rádio diferentes são usadas, nomes específicos da estação base podem ser diferentes.
[062] Um sinal de referência de demodulação nas modalidades deste pedido é um sinal de referência que pode ser usado para demodular dados ou sinalização. Com base em direções de transmissões diferentes, sinais de referência de demodulação podem ser classificados em um sinal de referência de demodulação de enlace ascendente e um sinal de referência de demodulação de enlace descendente. O sinal de referência de demodulação pode ser um DMRS no protocolo de LTE ou no protocolo de NR, ou pode ser outro sinal de referência que seja definido em um futuro protocolo e que seja usado para implementar uma mesma ou função similar. Isto não está limitado nas modalidades deste pedido.
[063] No protocolo de LTE ou de NR, o DMRS pode ser carregado em um canal físico compartilhado e enviado juntamente com um sinal de dados, para demodular o sinal de dados carregado no canal físico compartilhado. Por exemplo, o DMRS é enviado juntamente com dados de enlace descendente em um canal físico compartilhado de enlace descendente (physical downlink share channel, PDSCH), ou o DMRS é enviado juntamente com dados de enlace ascendente no canal físico compartilhado de enlace ascendente (physical uplink share channel, PUSCH). O DMRS alternativamente pode ser carregado em um canal físico de controle e enviado juntamente com sinalização de controle, para demodular a sinalização de controle carregada no canal físico de controle. Por exemplo, o DMRS é enviado juntamente com sinalização de controle de enlace descendente em um PDCCH, ou o DMRS é enviado juntamente com sinalização de controle de enlace ascendente em um PUCCH.
[064] Nas modalidades deste pedido, o sinal de referência de demodulação pode incluir o sinal de referência de demodulação de enlace descendente usado para demodulação no PDCCH ou no PDSCH, ou pode incluir o sinal de referência de demodulação de enlace ascendente usado para demodulação no PUCCH ou no PUSCH. Para facilidade de descrição a seguir, o sinal de referência de demodulação é referido como o DMRS para abreviar.
[065] A figura 1 é um diagrama esquemático de interação de um método de processamento de sinal baseado em sequência 100 de acordo com uma modalidade deste pedido. Por exemplo, um lado transmissor é um dispositivo terminal, e um lado receptor é um dispositivo de rede. O método de processamento de sinal 100 inclui as etapas seguintes.
[066] 110. O dispositivo terminal determina uma sequência {xn} incluindo N elementos, onde N é igual a 18, xn é um elemento na sequência {xn} e a sequência {xn} satisfaz a condição predefinida seguinte.
[067] A condição predefinida é como a seguir: x n = y ( n + M ) mod N , onde n percorre 0, 1, ... N–1. Por exemplo, n pode representar um índice de cada elemento na sequência {xn}. M ϵ {0,1,2,...., N–1}, e deve ser entendido que M pode ser um número inteiro menor que N. yn = A ⋅ bn ⋅ j n mod2 , onde A é um número complexo diferente de zero, o elemento b n = u ⋅ (1 − 2 ⋅ s n ) , u é um número complexo diferente de zero, j = − 1 , e um conjunto de sequências {sn} incluindo o elemento sn inclui pelo menos uma sequência em um primeiro conjunto de sequências.
[068] Sequências no primeiro conjunto de sequências incluem: {1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 1, 1}, {1, 0, 1, 1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 0, 0, 0, 1}, {1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0, 1, 1, 1}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 0, 0, 1}, {1, 1, 1, 0, 0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1, 1}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0, 0, 0, 1, 1}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 0, 1, 0, 0, 0}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 1, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 1}, {1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 1, 1, 0, 1, 1, 0, 0, 0, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 0, 0}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 1, 1, 1, 1, 0, 0, 0, 0, 0}, {1, 1, 0, 1, 0, 1, 1, 0, 1, 0, 0, 1, 1, 1, 0, 0, 1, 0}, {1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 0, 0}, e
{1, 0, 1, 1, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0}.
[069] Opcionalmente, a etapa 110 pode ser realizada como a seguir: Após acessar uma rede, o dispositivo terminal determina a sequência {xn} incluindo os N elementos. Alternativamente, quando o dispositivo terminal acessa uma rede, o dispositivo de rede determina e configura uma sequência {bn} para o dispositivo terminal, e o dispositivo terminal determina, com base na sequência {bn}, a sequência {xn} incluindo os N elementos, onde N é um número inteiro positivo maior que 1.
[070] Um valor de u em b n = u ⋅ (1 − 2 ⋅ s n ) não é fixado. Por exemplo, os valores de u podem ser os mesmos para todos os elementos em uma mesma sequência selecionada correntemente, e valores de u podem ser diferentes para elementos em sequências diferentes.
[071] Um valor de M em xn = y (n+ M ) mod N varia em casos diferentes. Quando elementos em uma mesma sequência são determinados, o valor de M é constante e fixado. Quando outra sequência é determinada, o valor de M pode ser 1 ou outro número inteiro menor que N.
[072] Opcionalmente, em uma implementação, o conjunto das sequências {sn} é pré-armazenado no dispositivo terminal e no dispositivo de rede. O dispositivo de rede determina uma sequência a ser usada (denotada como uma primeira sequência) no conjunto das sequências {sn}, e então configura a primeira sequência para o dispositivo terminal. Após obter, com base na configuração do dispositivo de rede, a primeira sequência a ser usada, o dispositivo terminal pode gerar a sequência {xn} com base na condição predefinida indicada anteriormente.
[073] Por exemplo, o dispositivo de rede pode enviar, para o dispositivo terminal, um número da primeira sequência, um identificador da primeira sequência, uma identidade de célula da primeira sequência, ou outra parte de informação que pode identificar a primeira sequência.
[074] Como outro exemplo, quando o dispositivo terminal acessa a rede, o dispositivo de rede configura a primeira sequência para o dispositivo terminal.
[075] Opcionalmente, em outra implementação, o conjunto das sequências {sn} é pré-armazenado no dispositivo terminal e no dispositivo de rede. O dispositivo terminal gera, com base na condição predefinida indicada anteriormente, uma sequência correspondente {xn} para cada sequência que está no conjunto das sequências {sn}. O dispositivo de rede também gera, com base na condição predefinida indicada anteriormente, a sequência correspondente {xn} para cada sequência que está no conjunto das sequências {sn}. O dispositivo de rede seleciona uma sequência a ser usada (denotada como uma segunda sequência) a partir destas sequências geradas {xn}, e então configura a segunda sequência para o dispositivo terminal. O dispositivo terminal fica sabendo de uma sequência a ser usada {xn} com base na configuração do dispositivo de rede, e pode gerar um primeiro sinal com base na sequência {xn}.
[076] Por exemplo, o dispositivo de rede pode enviar, para o dispositivo terminal, um número da segunda sequência, um identificador da segunda sequência, uma identidade de célula da segunda sequência, ou outra parte de informação que pode identificar a segunda sequência.
[077] Como outro exemplo, após o dispositivo terminal acessar a rede, o dispositivo de rede configura a segunda sequência para o dispositivo terminal.
[078] Opcionalmente, um esquema de modulação do primeiro sinal é chaveamento por mudança de fase binária (BPSK) de π/2.
[079] Por exemplo, uma forma de onda do primeiro sinal pode ser DFT-s-OFDM.
[080] 120. O dispositivo terminal gera o primeiro sinal com base na sequência {xn}.
[081] 130. Enviar o primeiro sinal para o dispositivo de rede. Correspondentemente, o dispositivo de rede recebe o primeiro sinal enviado pelo dispositivo terminal.
[082] 140. O dispositivo de rede obtém a sequência {xn}, e processa o primeiro sinal com base nos N elementos que estão na sequência {xn}.
[083] De uma maneira geral, uma sequência com uma PAPR relativamente pequena também tem um valor de CM relativamente pequeno. É verificado que valores de CM de sequências {sn} são todos pequenos; em outras palavras, PAPRs das sequências {sn} são relativamente pequenas.
[084] Um resultado de simulação mostra que sequências {xn} que correspondem às sequências descritas acima e sequências equivalentes das sequências após modulação de BPSK de π/2 ser realizada nas sequências e nas sequências equivalentes das sequências podem satisfazer as condições seguintes.
[085] Condição 1: A filtragem no domínio do tempo é usada. Quando um coeficiente de filtragem é [0,1, 1, 0,1], uma PAPR é menor que 2,89 dB. Quando um coeficiente de filtragem é [0,16, 1, 0,16], uma PAPR é menor que 2,35 dB.
Quando um coeficiente de filtragem é [0,22, 1, 0,22], uma PAPR é menor que 1,76 dB. Quando um coeficiente de filtragem é [0,28, 1, 0,28], uma PAPR é menor que 1,27 dB.
[086] Condição 2: Para uma sequência no domínio da frequência correspondendo às sequências {xn}, uma potência máxima normalizada é menor que 0,5 dB e uma potência mínima normalizada é maior que –0,5 dB. Isto é, a planicidade no domínio da frequência das sequências {xn} é relativamente boa.
[087] Por exemplo, quando um esquema de modulação do primeiro sinal é o BPSK de π/2, o primeiro sinal também pode satisfazer a condição 1 e a condição 2 indicadas anteriormente.
[088] Deve ser entendido que uma PAPR relativamente pequena do primeiro sinal enviado pode ajudar a reduzir o consumo de energia de um lado transmissor (tal como o dispositivo terminal), e a planicidade no domínio da frequência relativamente boa do primeiro sinal enviado é vantajosa para melhorar o desempenho da realização da estimativa de canal usando o primeiro sinal.
[089] Portanto, nesta modalidade deste pedido, o primeiro sinal é gerado com base na sequência {xn}. A sequência {xn} pode satisfazer uma condição na qual a planicidade no domínio da frequência de uma sequência é relativamente boa e um valor de PAPR é relativamente pequeno, de maneira que, quando o primeiro sinal é um sinal de referência de um sinal carregado em um PUSCH, a planicidade no domínio da frequência relativamente boa da sequência e o valor de PAPR relativamente pequeno podem ser mantidos para o primeiro sinal enviado. Portanto, uma exigência de um ambiente de aplicação de comunicação no qual o sinal de referência é enviado pode ser satisfeita.
[090] Opcionalmente, o primeiro sinal é um sinal de referência.
[091] Por exemplo, o primeiro sinal pode ser qualquer um do seguinte: informação de controle de enlace ascendente (uplink control information, UCI), um DMRS, um sinal de referência de sondagem (Sounding Reference Signal, SRS), um sinal de referência de rastreamento de fase (Phase-tracking Reference Signal, PTRS), informação de confirmação (acknowledgment, ACK), informação de confirmação negativa (negative acknowledgment, NACK) ou informação de solicitação de escalonamento (scheduling request, SR) de enlace ascendente. Isto não está limitado nesta modalidade deste pedido.
[092] Opcionalmente, o primeiro sinal é um sinal de referência de um segundo sinal, e um esquema de modulação do segundo sinal é o chaveamento por mudança de fase binária BPSK de π/2.
[093] Opcionalmente, em algumas modalidades, o conjunto das sequências {sn} inclui uma ou mais de todas as sequências que estão no primeiro conjunto de sequências.
[094] Opcionalmente, em algumas modalidades, o conjunto das sequências {sn} inclui uma ou mais de algumas sequências que estão no primeiro conjunto de sequências.
[095] Em um exemplo, o conjunto das sequências {sn} inclui uma ou mais sequências que estão em um segundo conjunto de sequências, e o segundo conjunto de sequências inclui algumas sequências que estão no primeiro conjunto de sequências.
[096] Por exemplo, o segundo conjunto de sequências inclui 10 primeiras sequências de sequências incluídas no primeiro conjunto de sequências descrito acima.
[097] Opcionalmente, além das sequências mencionadas anteriormente, o primeiro conjunto de sequências pode incluir adicionalmente outra sequência viável com um comprimento de 18.
[098] Por exemplo, o primeiro conjunto de sequências pode incluir adicionalmente uma sequência: {1, 1, 0, 1, 1, 0, 1, 0, 1, 1, 0, 0, 0, 0, 0, 0, 0, 1}.
[099] Em um exemplo, a figura 2 é um diagrama esquemático de determinação de uma sequência {xn} por meio de um dispositivo terminal. Um procedimento no qual o dispositivo terminal determina a sequência {xn} inclui as etapas seguintes.
[0100] Etapa 1: O dispositivo terminal determina a sequência {bn}, onde b n = u ⋅ (1 − 2 ⋅ s n ) , sn é o elemento na sequência {sn}, u é o número complexo diferente de zero, e n percorre 0, 1, ... N–1. Por exemplo, n pode representar um índice de cada elemento na sequência, e N é 18. O valor de u não é fixado. Por exemplo, os valores de u podem ser os mesmos para todos os elementos na mesma sequência selecionada correntemente, e os valores de u podem ser diferentes para os elementos nas sequências diferentes.
[0101] Opcionalmente, em uma implementação, o conjunto das sequências {sn} é pré-armazenado no dispositivo terminal e no dispositivo de rede. O dispositivo de rede determina a sequência a ser usada (denotada como a primeira sequência) no conjunto das sequências {sn}, e então configura a primeira sequência para o dispositivo terminal. Após obter,
com base na configuração do dispositivo de rede, a primeira sequência a ser usada, o dispositivo terminal pode gerar a sequência {bn} de acordo com b n = u ⋅ (1 − 2 ⋅ s n ) .
[0102] Por exemplo, o dispositivo de rede pode enviar, para o dispositivo terminal, o número da primeira sequência, o identificador da primeira sequência, a identidade de célula da primeira sequência, ou a outra parte de informação que pode identificar a primeira sequência.
[0103] Opcionalmente, em outra implementação, o conjunto das sequências {sn} é pré-armazenado no dispositivo terminal e no dispositivo de rede. O dispositivo terminal gera, de acordo com b n = u ⋅ (1 − 2 ⋅ s n ) , uma sequência correspondente {bn} para cada sequência que está no conjunto das sequências {sn}. O dispositivo de rede também gera, de acordo com b n = u ⋅ (1 − 2 ⋅ s n ) , a sequência correspondente {bn} para cada sequência que está no conjunto das sequências {sn}. O dispositivo de rede seleciona uma sequência a ser usada (denotada como uma terceira sequência) a partir destas sequências geradas {bn}, e então configura a terceira sequência para o dispositivo terminal. O dispositivo terminal fica sabendo de uma sequência a ser usada {bn} com base na configuração do dispositivo de rede.
[0104] Por exemplo, o dispositivo de rede pode enviar, para o dispositivo terminal, um número da terceira sequência, um identificador da terceira sequência, uma identidade de célula da terceira sequência, ou outra parte de informação que pode identificar a terceira sequência.
[0105] Etapa 2: O dispositivo terminal determina a sequência {xn} de acordo com a seguinte fórmula: xn = A ⋅ bn ⋅ j n mod 2 , onde
A é o número complexo diferente de zero, e j = −1 .
[0106] Portanto, nesta modalidade deste pedido, o primeiro sinal é gerado com base na sequência {xn}. A sequência {xn} pode satisfazer a condição na qual a planicidade no domínio da frequência da sequência é relativamente boa e o valor de PAPR é relativamente pequeno, de maneira que, quando o primeiro sinal é o sinal de referência do sinal carregado no PUSCH, a planicidade no domínio da frequência relativamente boa da sequência e o valor de PAPR relativamente pequeno podem ser mantidos para o primeiro sinal enviado. Portanto, a exigência do ambiente de aplicação de comunicação no qual o sinal de referência é enviado pode ser satisfeita.
[0107] O exposto a seguir descreve um processo de geração do primeiro sinal com base na sequência {xn} na etapa
120.
[0108] Opcionalmente, em algumas modalidades, a etapa 120 inclui: realizar transformada discreta de Fourier (discrete fourier transform, DFT) nos N elementos que estão na sequência {xn}, para obter uma sequência {fn} incluindo N elementos; e mapear respectivamente os N elementos na sequência {fn} para N subportadoras, para gerar o primeiro sinal.
[0109] Opcionalmente, antes de realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, o método inclui adicionalmente: filtrar a sequência {xn}.
[0110] Opcionalmente, após realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, o método inclui adicionalmente: filtrar a sequência
{xn}.
[0111] Opcionalmente, o mapeamento respectivo dos N elementos na sequência {fn} para N subportadoras, para gerar o primeiro sinal inclui: mapear respectivamente os N elementos na sequência {fn} para as N subportadoras, para gerar um sinal no domínio da frequência incluindo N elementos; realizar transformada rápida inversa de Fourier no sinal no domínio da frequência, para obter um sinal no domínio do tempo; e adicionar um prefixo cíclico ao sinal no domínio do tempo, para gerar o primeiro sinal.
[0112] Opcionalmente, o mapeamento respectivo dos N elementos na sequência {fn} para N subportadoras, para gerar o primeiro sinal inclui: mapear respectivamente os N elementos na sequência {fn} para as N subportadoras, para gerar um sinal no domínio da frequência incluindo N elementos; e usar o sinal no domínio da frequência como o sinal.
[0113] Em um exemplo, a figura 3 é um fluxograma esquemático de geração de uma sequência {xn}. Tal como mostrado na figura 3, um procedimento de geração da sequência {xn} inclui as etapas seguintes.
[0114] 310. O dispositivo terminal realiza DFT na sequência {xn} incluindo os N elementos, para obter a sequência {fn}.
[0115] Opcionalmente, tal como mostrado na figura 4, em um processo no qual o dispositivo terminal realiza a DFT na sequência {xn} para obter a sequência {fn}, um filtro pode não ser usado.
[0116] Opcionalmente, tal como mostrado na figura 5, em um processo no qual o dispositivo terminal realiza a DFT na sequência {xn} para obter a sequência {fn}, o dispositivo terminal primeiro pode processar a sequência {xn} usando um filtro, e realizar a DFT em uma sequência {xn} obtida após o processamento de filtragem, para obter a sequência {fn}.
[0117] Opcionalmente, tal como mostrado na figura 6, em um processo no qual o dispositivo terminal realiza a DFT na sequência {xn} para obter a sequência {fn}, o dispositivo terminal primeiro pode realizar a DFT na sequência {xn}, e então realizar o processamento usando um filtro, para obter a sequência {fn}.
[0118] 320. O dispositivo terminal mapeia respectivamente os N elementos na sequência {fn} para as N subportadoras, para obter um sinal no domínio da frequência de N pontos.
[0119] O sinal no domínio da frequência de N pontos pode ser o sinal no domínio da frequência incluindo os N elementos.
[0120] Opcionalmente, o dispositivo terminal mapeia respectivamente os N elementos na sequência {fn} para N subportadoras consecutivas.
[0121] Tal como mostrado na figura 7, os elementos, de f0 a fn-1, na sequência {fn} são mapeados, respectivamente, para as N subportadoras consecutivas cujos números são s+0, s+1, ... s+N-1.
[0122] Na figura 7 e na figura 8 que deve ser mencionada a seguir, s representa um índice, em subportadoras em um sistema de comunicações, da primeira subportadora das N subportadoras para as quais a sequência {fn} é mapeada.
[0123] Em um exemplo possível, o dispositivo terminal mapeia sequencialmente os N elementos na sequência
{fn} para as N subportadoras em ordem decrescente das subportadoras.
[0124] Um elemento na sequência {fn} é mapeado para uma subportadora no domínio da frequência. A subportadora no domínio da frequência é uma unidade mínima de um recurso no domínio da frequência, e é usada para carregar informação de dados.
[0125] Em um exemplo possível, o dispositivo terminal mapeia sequencialmente os N elementos na sequência {fn} para as N subportadoras em ordem crescente das subportadoras.
[0126] Mapear um elemento na sequência {fn} para uma subportadora significa que o elemento é carregado na subportadora. Após o mapeamento, o dispositivo terminal envia dados usando uma radiofrequência, e isto é equivalente a que o dispositivo terminal envia o elemento na subportadora.
[0127] No sistema de comunicações, dispositivos terminais diferentes podem ocupar subportadoras diferentes para enviar os dados. As localizações das N subportadoras em uma pluralidade de subportadoras no sistema de comunicações podem ser predefinidas ou podem ser configuradas pelo dispositivo de rede usando sinalização.
[0128] Opcionalmente, o dispositivo terminal pode mapear respectivamente os N elementos na sequência {fn} para N subportadoras espaçadas uniformemente.
[0129] Por exemplo, um intervalo entre as N subportadoras é 1, e as N subportadoras são distribuídas uniformemente no domínio da frequência. Tal como mostrado na figura 8, os elementos, de f0 a fn-1, na sequência {fn} são mapeados, respectivamente, para as N subportadoras espaçadas uniformemente cujos números são s+0, s+2, ... s+2(N-1).
[0130] Nesta modalidade deste pedido, um modo de mapear respectivamente os N elementos na sequência {fn} para as N subportadoras não está limitado aos modos indicados anteriormente.
[0131] 330. O dispositivo terminal realiza a transformada rápida inversa de Fourier (inverse fast fourier transformation, IFFT) no sinal no domínio da frequência incluindo os N elementos, para obter o sinal no domínio do tempo correspondente, e adiciona o prefixo cíclico ao sinal no domínio do tempo, para gerar o primeiro sinal.
[0132] Por exemplo, o sinal no domínio do tempo obtido após o dispositivo terminal realizar a IFFT no sinal no domínio da frequência incluindo os N elementos é um símbolo de multiplexação por divisão de frequência ortogonal (orthogonal frequency division multiplexing, OFDM).
[0133] Se o primeiro sinal for gerado na maneira mostrada na figura 3, na etapa 130 na modalidade mencionada anteriormente, o dispositivo terminal envia o primeiro sinal usando a radiofrequência.
[0134] O dispositivo terminal envia o primeiro sinal usando a radiofrequência. Para ser específico, o dispositivo terminal envia, nas N subportadoras, o primeiro sinal que carrega a sequência {fn}.
[0135] Em um exemplo possível, o dispositivo terminal pode enviar, em um símbolo OFDM, o primeiro sinal que carrega a sequência {fn}, ou pode enviar, em uma pluralidade de símbolos OFDM, o primeiro sinal carregando a sequência {fn}.
[0136] Opcionalmente, em algumas modalidades, a etapa 120 inclui: processar, usando um filtro de moldagem, os N elementos que estão na sequência {xn}, para obter a sequência {fn} incluindo os N elementos; e mapear respectivamente os N elementos na sequência {fn} para as N subportadoras, para gerar o primeiro sinal.
[0137] Opcionalmente, as N subportadoras são as N subportadoras consecutivas ou as N subportadoras espaçadas uniformemente.
[0138] Tal como descrito acima, o primeiro sinal neste pedido pode ser o sinal de referência, mas este pedido não está limitado a isto.
[0139] Opcionalmente, em algumas modalidades, o primeiro sinal é um sinal usado para carregar informação de comunicação.
[0140] A informação de comunicação pode ser carregada em uma maneira de seleção de sequência, ou pode ser carregada em uma maneira de modulação de sequência. Isto não está limitado neste pedido.
[0141] Opcionalmente, a informação de comunicação é carregada na maneira de seleção de sequência.
[0142] Em um exemplo, 2n sequências ortogonais são alocadas para um dispositivo terminal. As 2n sequências ortogonais podem ser 2n deslocamentos cíclicos de uma sequência raiz, e as 2n sequências ortogonais podem carregar informação de n bits. Por exemplo, é assumido que existem quatro sequências numeradas 0, 1, 2 e 3, onde 00 corresponde à sequência 0, 01 corresponde à sequência 1, 10 corresponde à sequência 2, e 11 corresponde à sequência 3. Neste modo, as quatro sequências podem carregar informação de 2 bits.
[0143] Opcionalmente, a informação de comunicação é carregada na maneira de modulação de sequência.
[0144] Em um exemplo, uma sequência é alocada para um usuário, e um símbolo de modulação é gerado com base em informação que é do usuário e que precisa ser transmitida. O símbolo de modulação inclui, mas não está limitado a um símbolo de BPSK, um símbolo de QPSK, um símbolo de 8QAM, um símbolo de 16QAM e semelhantes. O símbolo de modulação é multiplicado pela sequência, para gerar uma sequência enviada real. É assumido que um símbolo de BPSK seja 1 ou -
1. Após uma sequência {xn} ser modulada com base no símbolo de BPSK, a sequência enviada pode ser uma sequência {xn} ou {-xn}.
[0145] Em um exemplo possível, na descrição anterior com referência à figura 2, após acessar a rede, o dispositivo terminal pode determinar, com base em A e na sequência {bn}, a sequência {xn} que inclui os N elementos e que é configurada pelo dispositivo de rede.
[0146] Por exemplo, se o primeiro sinal for o sinal usado para carregar a informação de comunicação, e a informação de comunicação for carregada na maneira de modulação de sequência, o primeiro sinal carrega informação diferente com base em valores diferentes de A na sequência {xn}.
[0147] Opcionalmente, A pode ser um símbolo de modulação. Neste caso, A é obtido após um bit de informação de dados ou um bit de informação de controle ser modulado. A é carregado nos N elementos incluídos na sequência {xn}, e A não muda com n.
[0148] Opcionalmente, A é uma constante. Por exemplo, A=1. Por exemplo, A pode ser um símbolo conhecido tanto para o dispositivo terminal quanto para o dispositivo de rede. Alternativamente, A pode indicar uma amplitude.
[0149] Deve ser notado que A sendo uma constante em uma unidade de tempo de transmissão não significa que A é fixada, e A pode mudar quando o primeiro sinal é enviado em momentos diferentes. Por exemplo, todos os N elementos incluídos na sequência {xn} são sinais de referência, e A é uma amplitude dos sinais de referência. O dispositivo terminal pode enviar o primeiro sinal com base em A=1 no primeiro tempo. O dispositivo terminal pode enviar o primeiro sinal com base em A=2 no segundo tempo.
[0150] O exposto a seguir descreve um processo de processamento do primeiro sinal após o lado receptor, isto é, o dispositivo de rede, receber o primeiro sinal.
[0151] Na etapa 130, o dispositivo de rede recebe o primeiro sinal enviado pelo dispositivo terminal.
[0152] Por exemplo, o dispositivo de rede recebe, com base em localizações que são predefinidas ou configuradas por uma estação base e que são das N subportadoras nas subportadoras do sistema de comunicações, o primeiro sinal que está nas N subportadoras.
[0153] Opcionalmente, o dispositivo de rede obtém o primeiro sinal nas N subportadoras consecutivas ou nas N subportadoras espaçadas uniformemente.
[0154] Na etapa 140, o dispositivo de rede obtém a sequência {xn}, e processa o primeiro sinal com base nos N elementos que estão na sequência {xn}.
[0155] Opcionalmente, em uma implementação, um processo no qual o dispositivo de rede obtém os N elementos que estão na sequência {xn} inclui: receber, pelo dispositivo de rede, o primeiro sinal nas N subportadoras; remover o prefixo cíclico do primeiro sinal, para obter o sinal no domínio do tempo; realizar DFT de M pontos no sinal no domínio do tempo, para obter o sinal no domínio da frequência incluindo os N elementos, onde M é igual ou maior que N; determinar, com base no sinal no domínio da frequência incluindo os N elementos, os N elementos que estão na sequência {fn}; e realizar transformada discreta inversa de Fourier (inverse discrete fourier transformation, IDFT) na sequência {fn}, para obter os N elementos que estão na sequência {xn}.
[0156] Opcionalmente, em outra implementação, o dispositivo de rede e o dispositivo terminal já conhecem uma sequência usada {sn}, e um processo no qual o dispositivo de rede obtém os N elementos que estão na sequência {xn} inclui: obter, pelo dispositivo de rede, a sequência {xn} de acordo com a fórmula seguinte, para obter adicionalmente os N elementos que estão na sequência {xn}: b n = u ⋅ (1 − 2 ⋅ s n ) , yn = A ⋅ bn ⋅ j n mod2 , e xn = y( n+ M ) mod N , onde sn é o elemento na sequência {sn}, u é o número complexo diferente de zero, n percorre 0, 1, 2, ... N–1, N é igual a 18, A é o número complexo diferente de zero, j = −1 , M ϵ {0,1,2,...., N–1}, e o conjunto das sequências {sn} inclui pelo menos uma sequência no primeiro conjunto de sequências mencionado anteriormente.
[0157] Opcionalmente, ainda em outra implementação, o dispositivo de rede e o dispositivo terminal já conhecem uma sequência usada {bn}, onde bn = u ⋅ (1 − 2 ⋅ sn ) , e um processo no qual o dispositivo de rede obtém os N elementos que estão na sequência {xn} inclui: obter, pelo dispositivo de rede, a sequência {xn} de acordo com a fórmula seguinte, para obter adicionalmente os N elementos que estão na sequência {xn}: yn = A ⋅ bn ⋅ j n mod2 , e xn = y( n + M ) mod N , onde bn é o elemento na sequência {bn}, n percorre 0, 1, 2, ... N–1, N é igual a 18, A é o número complexo diferente de zero, j = − 1 , M ϵ {0,1,2,...., N–1}, e o conjunto das sequências {sn} inclui pelo menos uma sequência no primeiro conjunto de sequências mencionado anteriormente.
[0158] Opcionalmente, ainda em outra implementação, se o dispositivo de rede e o dispositivo terminal já conhecerem uma sequência usada {xn}, na etapa 140, o dispositivo de rede pode processar diretamente o primeiro sinal usando N elementos que estão na sequência {xn}.
[0159] Opcionalmente, o primeiro sinal é o sinal de referência do segundo sinal. Por exemplo, o segundo sinal é carregado em um canal compartilhado.
[0160] O dispositivo de rede pode obter, ao processar o primeiro sinal com base na sequência {xn}, uma matriz de canal H do canal compartilhado no qual o segundo sinal é carregado. Opcionalmente, o método inclui adicionalmente: demodular o segundo sinal com base na matriz de canal.
[0161] Por exemplo, um processo no qual o dispositivo de rede processa o primeiro sinal está mostrado na figura 9. O dispositivo de rede obtém todas as possíveis sequências ao percorrer uma sequência armazenada localmente {x ′ }. n
O dispositivo de rede realiza o processamento relacionado separadamente na sequência obtida {xn}, e em todas as possíveis sequências da sequência xn′ , e realiza a comparação { } de probabilidade máxima, para obter os dados transmitidos pelo dispositivo terminal.
[0162] É assumido que uma combinação de valores de informação de 2 bits é {(0, 0), (0, 1), (1, 0), (1, 1)}. Quando a informação de 2 bits é (0, 0), uma sequência obtida { } de xn′ é uma sequência {x ′ }. Quando a informação de 2 bits é {x ′} 1, n (0, 1), uma sequência obtida de n é uma sequência {x ′ }. 2 ,n Quando a informação de 2 bits é (1, 0), uma sequência obtida { } de xn′ é uma sequência {x ′ }. 3,n Quando a informação de 2 bits é (1, 1), uma sequência obtida de xn′ é uma sequência x 4 , n ′ . As { } { } quatro sequências: {x ′ }, {x ′ }, {x ′ } 1, n 2 ,n 3,n e {x ′ } 4 ,n podem ser sequências de deslocamentos cíclicos de uma mesma sequência. A sequência {xn} é correlacionada separadamente com {x ′ }, 1, n {x ′ }, {x ′ } e {x ′ }, 2 ,n 3,n 4 ,n para obter quatro valores de correlação. Um valor de informação de 2 bits correspondendo ao maior valor de correlação são os dados obtidos pelo dispositivo de rede. Por exemplo, se o maior valor de correlação for obtido ao correlacionar a sequência {xn} com {x ′ }, 1, n a informação de 2 bits é (0, 0); para ser específico, o dado obtido pelo dispositivo de rede é a informação de bit (0, 0).
[0163] Portanto, nesta modalidade deste pedido, o primeiro sinal é gerado com base na sequência {xn}. A sequência {xn} pode satisfazer a condição na qual a planicidade no domínio da frequência da sequência é relativamente boa e o valor de PAPR é relativamente pequeno, de maneira que, quando o primeiro sinal é o sinal de referência do sinal carregado no PUSCH, a planicidade no domínio da frequência relativamente boa da sequência e o valor de PAPR relativamente pequeno podem ser mantidos para o primeiro sinal enviado. Portanto, a exigência do ambiente de aplicação de comunicação, especialmente de um sistema NR ou de um cenário similar de NR, no qual o sinal de referência é enviado pode ser satisfeita.
[0164] Portanto, nesta modalidade deste pedido, o primeiro sinal é gerado com base na sequência {xn}. A sequência {xn} pode satisfazer a condição na qual a planicidade no domínio da frequência da sequência é relativamente boa e o valor de PAPR é relativamente pequeno, de maneira que, quando o primeiro sinal é o sinal de referência do sinal carregado no PUSCH, a planicidade no domínio da frequência relativamente boa da sequência e o valor de PAPR relativamente pequeno podem ser mantidos para o primeiro sinal enviado. Portanto, a exigência do ambiente de aplicação de comunicação no qual o sinal de referência é enviado pode ser satisfeita.
[0165] Em um exemplo, se uma sequência no domínio do tempo é plana no domínio da frequência pode ser determinado de acordo com um procedimento mostrado na figura 10 ou na figura 11.
[0166] Tal como mostrado na figura 10, uma potência máxima normalizada de primeiro tipo de uma sequência no domínio da frequência correspondendo a uma sequência no domínio do tempo {xn} é definida como um valor máximo que existe após uma sequência {f } ser normalizada, e uma potência n * mínima normalizada de primeiro tipo da sequência no domínio da frequência correspondendo à sequência no domínio do tempo {xn} é definida como um valor mínimo que existe após a sequência {f } n * ser normalizada.
[0167] Tal como mostrado na figura 11, uma potência máxima normalizada de segundo tipo de uma sequência no domínio da frequência correspondendo a uma sequência no domínio do tempo {xn} é definida como um valor máximo que existe após uma sequência {f } n ** ser normalizada, e uma potência mínima normalizada de segundo tipo da sequência no domínio da frequência correspondendo à sequência no domínio do tempo {xn} é definida como um valor mínimo que existe após a sequência {f } n ** ser normalizada.
[0168] Pode ser aprendido a partir da descrição anterior que, nesta modalidade deste pedido, o primeiro sinal é gerado com base na sequência {xn}. A sequência {xn} pode satisfazer a condição na qual a planicidade no domínio da frequência da sequência é relativamente boa e o valor de PAPR é relativamente pequeno, de maneira que, quando o primeiro sinal é o sinal de referência do sinal carregado no PUSCH, a planicidade no domínio da frequência relativamente boa da sequência e o valor de PAPR relativamente pequeno podem ser mantidos para o primeiro sinal enviado. Portanto, a exigência do ambiente de aplicação de comunicação no qual o sinal de referência é enviado pode ser satisfeita.
[0169] As modalidades descritas neste relatório descritivo podem ser soluções independentes, ou podem ser combinadas com base em lógica interna. Todas estas soluções estão incluídas no escopo de proteção deste pedido.
[0170] O exposto anteriormente descreveu as modalidades de método deste pedido, e o exposto a seguir vai descrever modalidades de aparelho correspondendo às modalidades de método mencionadas anteriormente. Deve ser entendido que descrições das modalidades de aparelho correspondem às descrições das modalidades de método. Portanto, para conteúdo que não é descrito detalhadamente, consultar as modalidades de método mencionadas anteriormente. Por questões de brevidade, os detalhes não são descritos aqui novamente.
[0171] Tal como mostrado na figura 12, uma modalidade deste pedido fornece um aparelho de processamento de sinal baseado em sequência 1200. O aparelho de processamento de sinal 1200 pode ser um dispositivo de comunicações, ou pode ser um chip em um dispositivo de comunicações. Por exemplo, o aparelho de processamento de sinal 1200 corresponde ao dispositivo terminal nas modalidades de método mencionadas anteriormente. O aparelho de processamento de sinal 1200 inclui as unidades seguintes.
[0172] Uma unidade de processamento 1210 é configurada para determinar uma sequência {xn} incluindo N elementos, onde N é igual a 18, xn é um elemento na sequência {xn}, a sequência {xn} satisfaz uma condição predefinida, a condição predefinida é como a seguir: xn = y( n + M ) mod N , um valor de n varia de 0 a N–1, M ϵ {0,1,2,...., N–1}, e yn = A ⋅ bn ⋅ j n mod2 , onde A é um número complexo diferente de zero, o elemento bn = u ⋅ (1− 2 ⋅ sn ) , u é um número complexo diferente de zero, j = −1 , e um conjunto de sequências {sn} incluindo o elemento sn inclui pelo menos uma sequência em um primeiro conjunto de sequências.
[0173] Sequências no primeiro conjunto de sequências incluem: {1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 1, 1}, {1, 0, 1, 1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 0, 0, 0, 1},
{1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0, 1, 1, 1}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 0, 0, 1}, {1, 1, 1, 0, 0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1, 1}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0, 0, 0, 1, 1}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 0, 1, 0, 0, 0}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 1, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 1}, {1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 1, 1, 0, 1, 1, 0, 0, 0, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 0, 0}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 1, 1, 1, 1, 0, 0, 0, 0, 0}, {1, 1, 0, 1, 0, 1, 1, 0, 1, 0, 0, 1, 1, 1, 0, 0, 1, 0}, {1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 0, 0}, e {1, 0, 1, 1, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0}.
[0174] A unidade de processamento 1210 é configurada adicionalmente para gerar um primeiro sinal com base na sequência {xn}.
[0175] Uma unidade transceptora 1220 é configurada para enviar o primeiro sinal.
[0176] Portanto, nesta modalidade deste pedido, o primeiro sinal é gerado com base na sequência {xn}. A sequência {xn} pode satisfazer uma condição na qual a planicidade no domínio da frequência de uma sequência é relativamente boa e um valor de PAPR é relativamente pequeno, de maneira que, quando o primeiro sinal é um sinal de referência de um sinal carregado em um PUSCH, a planicidade no domínio da frequência relativamente boa da sequência e o valor de PAPR relativamente pequeno podem ser mantidos para o primeiro sinal enviado. Portanto, uma exigência de um ambiente de aplicação de comunicação no qual o sinal de referência é enviado pode ser satisfeita.
[0177] Opcionalmente, em algumas modalidades, o conjunto das sequências {sn} inclui pelo menos uma sequência em um segundo conjunto de sequências, e o segundo conjunto de sequências inclui todas ou algumas das sequências que estão no primeiro conjunto de sequências.
[0178] Opcionalmente, em algumas modalidades, a unidade de processamento 1210 é configurada para: realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, para obter uma sequência {fn} incluindo N elementos; mapear respectivamente os N elementos na sequência {fn} para N subportadoras, para obter um sinal no domínio da frequência incluindo N elementos; e gerar o primeiro sinal com base no sinal no domínio da frequência.
[0179] Opcionalmente, em algumas modalidades, as N subportadoras são N subportadoras consecutivas ou N subportadoras espaçadas uniformemente.
[0180] Opcionalmente, em algumas modalidades, a unidade de processamento 1210 é configurada para: antes de realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, filtrar a sequência {xn}. Alternativamente, a unidade de processamento 1210 é configurada para: após realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, filtrar a sequência {xn}.
[0181] Opcionalmente, em algumas modalidades, o primeiro sinal é um sinal de referência de um segundo sinal, e um esquema de modulação do segundo sinal é chaveamento por mudança de fase binária BPSK de π/2.
[0182] Deve ser entendido que a unidade de processamento 1210 pode ser implementada usando um processador ou um circuito relacionado com processador. A unidade transceptora 1220 pode ser implementada usando um transceptor ou um circuito relacionado com transceptor.
[0183] Tal como mostrado na figura 13, uma modalidade deste pedido fornece adicionalmente um aparelho de processamento de sinal 1300. O aparelho de processamento de sinal 1300 inclui um processador 1310, uma memória 1320 e um transceptor 1330. A memória 1320 armazena uma instrução ou um programa, e o processador 1310 é configurado para executar a instrução ou o programa armazenado na memória 1320. Quando a instrução ou o programa armazenado na memória 1320 é executado, o processador 1310 é configurado para realizar uma operação realizada pela unidade de processamento 1210 na modalidade mencionada anteriormente, e o transceptor 1330 é configurado para realizar uma operação realizada pelo módulo transceptor 1220 na modalidade mencionada anteriormente.
[0184] Deve ser entendido que o aparelho de processamento de sinal 1200 ou o aparelho de processamento de sinal 1300 fornecido nas modalidades deste pedido pode corresponder ao dispositivo terminal nas modalidades de método mencionadas anteriormente, e operações e/ou funções de módulos no aparelho de processamento de sinal 1200 ou no aparelho de processamento de sinal 1300 são usadas para implementar procedimentos correspondentes do método descrito acima. Por questões de brevidade, os detalhes não são descritos aqui novamente.
[0185] Uma modalidade deste pedido fornece adicionalmente um aparelho de processamento de sinal baseado em sequência. O aparelho de processamento de sinal pode ser um dispositivo terminal, ou pode ser um circuito integrado ou um chip. O aparelho de processamento de sinal pode ser configurado para realizar uma ação realizada pelo dispositivo terminal nas modalidades de método mencionadas anteriormente.
[0186] Quando o aparelho de processamento de sinal é o dispositivo terminal, a figura 14 é um diagrama estrutural esquemático simplificado de um dispositivo terminal. Para facilidade de entendimento e ilustração, um exemplo no qual o dispositivo terminal é um telefone móvel é usado na figura
14. Tal como mostrado na figura 14, o dispositivo terminal inclui um processador, uma memória, um circuito de radiofrequência, uma antena e um aparelho de entrada/saída. O processador é configurado principalmente para: processar um protocolo de comunicações e dados de comunicação, controlar o dispositivo terminal, executar um programa de software, processar dados do programa de software, e semelhantes. A memória é configurada principalmente para armazenar o programa de software e os dados. O circuito de radiofrequência é configurado principalmente para: realizar conversão entre um sinal de banda base e um sinal de radiofrequência, e processar o sinal de radiofrequência. A antena é configurada principalmente para enviar e receber um sinal de radiofrequência em uma forma de uma onda eletromagnética. O aparelho de entrada/saída tal como uma tela sensível ao toque, uma tela ou um teclado é configurado principalmente para receber dados introduzidos por um usuário e emitir dados para o usuário. Deve ser notado que alguns tipos de dispositivos terminais podem não ter o aparelho de entrada/saída.
[0187] Quando dados precisam ser enviados, após realizar o processamento de banda base nos dados a serem enviados, o processador emite um sinal de banda base para o circuito de radiofrequência, e o circuito de radiofrequência realiza o processamento de radiofrequência no sinal de banda base e então envia um sinal de radiofrequência para o exterior na forma da onda eletromagnética por meio da antena. Quando dados são enviados para o dispositivo terminal, o circuito de radiofrequência recebe um sinal de radiofrequência por meio da antena, converte o sinal de radiofrequência em um sinal de banda base, e emite o sinal de banda base para o processador. O processador converte o sinal de banda base em dados e processa os dados. Para facilidade de descrição, a figura 14 mostra somente uma memória e um processador. Em um produto de dispositivo terminal real, podem existir um ou mais processadores e uma ou mais memórias. A memória também pode ser referida como um meio de armazenamento, um dispositivo de armazenamento ou semelhante. A memória pode ser disposta independente do processador, ou pode ser integrada com o processador. Isto não está limitado nesta modalidade deste pedido.
[0188] Nesta modalidade deste pedido, a antena e o circuito de radiofrequência, que têm funções de recebimento e envio, podem ser considerados como uma unidade transceptora do dispositivo terminal, e o processador que tem uma função de processamento pode ser considerado como uma unidade de processamento do dispositivo terminal. Tal como mostrado na figura 14, o dispositivo terminal inclui uma unidade transceptora 1410 e uma unidade de processamento 1420. A unidade transceptora também pode ser referida como um transceptor, uma máquina transceptora, um aparelho transceptor ou semelhante. A unidade de processamento também pode ser referida como um processador, uma placa de processamento, um módulo de processamento, um aparelho de processamento ou semelhante. Opcionalmente, um componente que fica na unidade transceptora 1410 e que é configurado para implementar a função de recebimento pode ser considerado como uma unidade de recebimento, e um componente que fica na unidade transceptora 1410 e que é configurado para implementar a função de envio pode ser considerado como uma unidade de envio. Isto é, a unidade transceptora 1410 inclui a unidade de recebimento e a unidade de envio. A unidade transceptora algumas vezes também pode ser referida como a máquina transceptora, o transceptor, o circuito transceptor ou semelhante. A unidade de recebimento algumas vezes também pode ser referida como uma máquina de recebimento, um receptor, um circuito de recebimento ou semelhante. A unidade de envio algumas vezes também pode ser referida como uma máquina de envio, um transmissor, um circuito de envio ou semelhante.
[0189] Deve ser entendido que a unidade transceptora 1410 é configurada para realizar uma operação de envio e uma operação de recebimento que estão em um lado de dispositivo terminal e que estão nas modalidades de método mencionadas anteriormente, e a unidade de processamento 1420 é configurada para realizar outra operação, exceto a operação de envio e a operação de recebimento, que está no lado de dispositivo terminal e que está nas modalidades de método mencionadas anteriormente.
[0190] Por exemplo, em uma implementação, a unidade de processamento 1420 é configurada para realizar a etapa 110 e a etapa 120 na figura 1, e/ou a unidade de processamento 1420 é configurada adicionalmente para realizar outra etapa de processamento que está no lado de dispositivo terminal e que está nas modalidades deste pedido. A unidade transceptora 1410 é configurada adicionalmente para realizar uma ação de envio que está no lado de dispositivo terminal e que está na etapa 120 na figura 1, e/ou a unidade transceptora 1410 é configurada adicionalmente para realizar outras etapas de envio e de recebimento que estão no lado de dispositivo terminal e que estão nas modalidades deste pedido.
[0191] Por exemplo, em outra implementação, a unidade de processamento 1420 é configurada para realizar a etapa 310 à etapa 330 na figura 3, e/ou a unidade de processamento 1420 é configurada adicionalmente para realizar outra etapa de processamento que está no lado de dispositivo terminal e que está nas modalidades deste pedido. A unidade transceptora 1410 é configurada adicionalmente para realizar outras etapas de envio e de recebimento que estão no lado de dispositivo terminal e que estão nas modalidades deste pedido.
[0192] Quando o aparelho de comunicações é o chip, o chip inclui uma unidade transceptora e uma unidade de processamento. A unidade transceptora pode ser um circuito de entrada/saída ou uma interface de comunicações. A unidade de processamento é um processador, um microprocessador ou um circuito integrado, integrado no chip.
[0193] Tal como mostrado na figura 15, uma modalidade deste pedido fornece um aparelho de processamento de sinal baseado em sequência 1500. O aparelho de processamento de sinal 1500 pode ser um dispositivo de comunicações, ou pode ser um chip em um dispositivo de comunicações. Por exemplo, o aparelho de processamento de sinal 1500 corresponde ao dispositivo de rede nas modalidades de método mencionadas anteriormente. O aparelho de processamento de sinal 1500 inclui as unidades seguintes.
[0194] Uma unidade transceptora 1510 é configurada para receber um primeiro sinal.
[0195] Uma unidade de processamento 1520 é configurada para: obter N elementos em uma sequência {xn}, onde N é igual a 18, xn é um elemento na sequência {xn}, a sequência {xn} satisfaz uma condição predefinida, a condição predefinida é como a seguir: xn = y( n + M ) mod N , um valor de n varia de 0 a N–1, M ϵ {0,1,2,...., N–1}, e yn = A ⋅ bn ⋅ j n mod2 , onde A é um número complexo diferente de zero, o elemento bn = u ⋅ (1 − 2 ⋅ sn ) , u é um número complexo diferente de zero, j = −1 , e um conjunto de sequências {sn} incluindo o elemento sn inclui pelo menos uma sequência em um primeiro conjunto de sequências; e processar o primeiro sinal com base nos N elementos que estão na sequência {xn}.
[0196] Sequências no primeiro conjunto de sequências incluem: {1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 1, 1}, {1, 0, 1, 1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 0, 0, 0, 1}, {1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0, 1, 1, 1}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 0, 0, 1},
{1, 1, 1, 0, 0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1, 1}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0, 0, 0, 1, 1}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 0, 1, 0, 0, 0}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 1, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 1}, {1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 1, 1, 0, 1, 1, 0, 0, 0, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 0, 0}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 1, 1, 1, 1, 0, 0, 0, 0, 0}, {1, 1, 0, 1, 0, 1, 1, 0, 1, 0, 0, 1, 1, 1, 0, 0, 1, 0}, {1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 0, 0}, e {1, 0, 1, 1, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0}.
[0197] Portanto, nesta modalidade deste pedido, o primeiro sinal é gerado com base na sequência {xn}. A sequência {xn} pode satisfazer uma condição na qual a planicidade no domínio da frequência de uma sequência é relativamente boa e um valor de PAPR é relativamente pequeno, de maneira que, quando o primeiro sinal é um sinal de referência de um sinal carregado em um PUSCH, a planicidade no domínio da frequência relativamente boa da sequência e o valor de PAPR relativamente pequeno podem ser mantidos para o primeiro sinal enviado. Portanto, uma exigência de um ambiente de aplicação de comunicação no qual o sinal de referência é enviado pode ser satisfeita.
[0198] Opcionalmente, em algumas modalidades, o conjunto das sequências {sn} inclui pelo menos uma sequência em um segundo conjunto de sequências, e o segundo conjunto de sequências inclui todas ou algumas das sequências que estão no primeiro conjunto de sequências.
[0199] Opcionalmente, em algumas modalidades, a unidade transceptora 1510 é configurada adicionalmente para: obter o primeiro sinal em N subportadoras consecutivas, ou obter o primeiro sinal em N subportadoras espaçadas uniformemente.
[0200] A unidade de processamento 1520 é configurada adicionalmente para: obter N elementos em uma sequência {fn}, onde N é um número inteiro positivo maior que 1, o primeiro sinal é gerado mapeando a sequência {fn} para as N subportadoras, e fn é um elemento na sequência {fn}; e realizar transformada discreta inversa de Fourier na sequência {fn}, para obter os N elementos que estão na sequência {xn}.
[0201] Opcionalmente, em algumas modalidades, o primeiro sinal é um sinal de referência de um segundo sinal, e um esquema de modulação do segundo sinal é chaveamento por mudança de fase binária BPSK de π/2.
[0202] Deve ser entendido que a unidade transceptora 1510 pode ser implementada usando um transceptor ou um circuito relacionado com transceptor. A unidade de processamento 1520 pode ser implementada usando um processador ou um circuito relacionado com processador.
[0203] Tal como mostrado na figura 16, uma modalidade deste pedido fornece adicionalmente um aparelho de processamento de sinal baseado em sequência 1600. O aparelho de processamento de sinal 1600 inclui um processador 1610, uma memória 1620 e um transceptor 1630. A memória 1620 armazena uma instrução ou um programa, e o processador 1610 é configurado para executar a instrução ou programa armazenado na memória 1620. Quando a instrução ou o programa armazenado na memória 1620 é executado, o processador 1610 é configurado para realizar uma operação realizada pela unidade de processamento 1520 na modalidade mencionada anteriormente, e o transceptor 1630 é configurado para realizar uma operação realizada pelo módulo transceptor 1510 na modalidade mencionada anteriormente.
[0204] Deve ser entendido que o aparelho de processamento de sinal 1500 ou o aparelho de processamento de sinal 1600 fornecido nas modalidades deste pedido pode corresponder ao dispositivo de rede nas modalidades de método mencionadas anteriormente, e operações e/ou funções de módulos no aparelho de processamento de sinal 1500 ou no aparelho de processamento de sinal 1600 são usadas para implementar procedimentos correspondentes do método descrito acima. Por questões de brevidade, os detalhes não são descritos aqui novamente.
[0205] Uma modalidade deste pedido fornece adicionalmente um aparelho de processamento de sinal baseado em sequência. O aparelho de processamento de sinal pode ser um dispositivo de rede ou um chip. O segundo aparelho de comunicações pode ser configurado para realizar uma ação realizada pelo dispositivo de rede nas modalidades de método mencionadas anteriormente.
[0206] Quando o aparelho de processamento de sinal é o dispositivo de rede, especificamente, por exemplo, uma estação base, a figura 17 é um diagrama estrutural esquemático simplificado de uma estação base. A estação base inclui uma parte 1710 e uma parte 1720. A parte 1710 é configurada principalmente para: enviar e receber um sinal de radiofrequência, e realizar conversão entre o sinal de radiofrequência e um sinal de banda base. A parte 1720 é configurada principalmente para: realizar processamento de banda base, controlar a estação base e semelhantes. A parte 1710 usualmente pode ser referida como uma unidade transceptora, uma máquina transceptora, um circuito transceptor, um transceptor ou semelhante. A parte 1720 usualmente é um centro de controle da estação base, usualmente pode ser referida como uma unidade de processamento, e é configurada para controlar a estação base para realizar uma ação de processamento do primeiro sinal pelo dispositivo de rede nas modalidades de método mencionadas anteriormente. Para detalhes, consultar as descrições anteriores das partes relacionadas.
[0207] A unidade transceptora na parte 1710 também pode ser referida como uma máquina transceptora, um transceptor ou semelhante. A unidade transceptora inclui uma antena e uma unidade de radiofrequência. A unidade de radiofrequência é configurada principalmente para realizar o processamento de radiofrequência. Opcionalmente, um componente que fica na parte 1710 e que é configurado para implementar uma função de recebimento pode ser considerado como uma unidade de recebimento, e um componente que é configurado para implementar uma função de envio pode ser considerado como uma unidade de envio. Isto é, a parte 1710 inclui a unidade de recebimento e a unidade de envio. A unidade de recebimento também pode ser referida como uma máquina de recebimento, um receptor, um circuito de recebimento ou semelhante. A unidade de envio pode ser referida como uma máquina de envio, um transmissor, um circuito de envio ou semelhante.
[0208] A parte 1720 pode incluir uma ou mais placas. Cada placa pode incluir um ou mais processadores e uma ou mais memórias. Um processador é configurado para ler e executar um programa em uma memória, para implementar uma função de processamento de banda base e controlar a estação base. Se existir uma pluralidade de placas, as placas podem ser interconectadas para aprimorar uma capacidade de processamento. Em uma implementação opcional, a pluralidade de placas pode compartilhar um ou mais processadores, ou a pluralidade de placas pode compartilhar uma ou mais memórias, ou a pluralidade de placas pode compartilhar simultaneamente um ou mais processadores.
[0209] Por exemplo, em uma implementação, a unidade transceptora é configurada para realizar uma operação de recebimento que está em um lado de dispositivo de rede e que está na etapa 130 na figura 1, e/ou a unidade transceptora é configurada adicionalmente para realizar outras etapas de recebimento e de envio que estão no lado de dispositivo de rede e que estão nas modalidades deste pedido. A unidade de processamento é configurada para realizar uma ação que está na etapa 140, e/ou a unidade de processamento é configurada adicionalmente para realizar outra etapa de processamento que está no lado de dispositivo de rede e que está nas modalidades deste pedido.
[0210] Quando o aparelho de comunicações é o chip, o chip inclui uma unidade transceptora e uma unidade de processamento. A unidade transceptora pode ser um circuito de entrada/saída ou uma interface de comunicações. A unidade de processamento é um processador, um microprocessador ou um circuito integrado, integrado no chip.
[0211] A figura 18 mostra um sistema de comunicações 1800 de acordo com uma modalidade deste pedido. O sistema de comunicações 1800 inclui um primeiro dispositivo de comunicações 1810 e um segundo dispositivo de comunicações
1820. O primeiro dispositivo de comunicações 1810 é um dispositivo em um lado transmissor. Por exemplo, o primeiro dispositivo de comunicações 1810 é o dispositivo terminal nas modalidades de método mencionadas anteriormente. O segundo dispositivo de comunicações 1820 é um dispositivo em um lado receptor. Por exemplo, o segundo dispositivo de comunicações 1820 é o dispositivo de rede nas modalidades de método mencionadas anteriormente.
[0212] O primeiro dispositivo de comunicações 1810 é configurado para: determinar uma sequência {xn} incluindo N elementos, realizar DFT nos N elementos que estão na sequência {xn} para obter uma sequência {fn}, então mapear a sequência {fn} para N subportadoras para gerar um primeiro sinal, e enviar o primeiro sinal para o segundo dispositivo de comunicações 1820. Para uma descrição da sequência {xn}, consultar a descrição anterior. Detalhes não são descritos aqui novamente.
[0213] O segundo dispositivo de comunicações 1820 é configurado para: receber o primeiro sinal enviado pelo primeiro dispositivo de comunicações 1810, obter N elementos que estão na sequência {fn}, realizar IDFT na sequência {fn} para obter os N elementos que estão na sequência {xn}, e processar o primeiro sinal com base nos N elementos que estão na sequência {xn}.
[0214] No sistema de comunicações mencionado acima divulgado nesta modalidade deste pedido, uma quantidade de primeiros dispositivos de comunicações 1810 e uma quantidade de segundos dispositivos de comunicações 1820 não estão limitadas. O primeiro dispositivo de comunicações 1810 pode ser o dispositivo de comunicações divulgado na figura 12, figura 13 e na figura 14. Opcionalmente, o primeiro dispositivo de comunicações 1810 pode ser configurado para realizar uma operação correspondente realizada pelo dispositivo terminal nas modalidades de método mencionadas anteriormente. O segundo dispositivo de comunicações 1820 pode ser o dispositivo de comunicações divulgado na figura 15, figura 16 e na figura 17. Opcionalmente, o segundo dispositivo de comunicações 1820 pode ser configurado para realizar uma operação correspondente realizada pelo dispositivo de rede nas modalidades de método mencionadas anteriormente. Para um processo específico e um princípio de execução, consultar as descrições anteriores. Detalhes não são descritos aqui novamente.
[0215] Para explicações e efeitos benéficos de conteúdo relatado de qualquer um dos aparelhos de comunicações fornecidos acima, consultar as modalidades de método correspondentes fornecidas acima, e detalhes não são descritos aqui novamente.
[0216] Deve ser entendido adicionalmente que o “primeiro”, “segundo”, “terceiro”, “quarto” e vários números digitais neste relatório descritivo são meramente para diferenciação para facilidade de descrição, e não pretendem limitar o escopo das modalidades da presente invenção.
[0217] Deve ser entendido que o processador nas modalidades deste pedido pode ser uma unidade central de processamento (Central Processing Unit, CPU), ou pode ser outro processador de propósito geral, um processador de sinal digital (Digital Signal Processor, DSP), um circuito integrado de aplicação específica (Application Specific Integrated Circuit, ASIC), uma arranjo de portas programáveis em campo (Field Programmable Gate Array, FPGA) ou outro dispositivo lógico programável, uma porta discreta ou dispositivo lógico transistor, um componente de hardware discreto ou semelhante. O processador de propósito geral pode ser um microprocessador, ou pode ser qualquer processador convencional ou semelhante.
[0218] Pode ser entendido que a memória mencionada nas modalidades deste pedido pode ser uma memória volátil ou uma memória não volátil, ou pode incluir ambas de uma memória volátil e uma memória não volátil. A memória não volátil pode ser uma memória somente de leitura (Read-Only Memory, ROM), uma memória somente de leitura programável (Programmable ROM, PROM), uma memória somente de leitura programável e apagável (Erasable PROM, EPROM), uma memória somente de leitura programável e apagável eletricamente (Electrically EPROM, EEPROM), ou uma memória flash. A memória volátil pode ser uma memória de acesso aleatório (Random Access Memory, RAM) que é usada como um cache externo. A título de exemplo, mas como descrição não limitativa, muitas formas de RAMs podem ser usadas, por exemplo, uma memória de acesso aleatório estática (Static RAM, SRAM), uma memória de acesso aleatório dinâmica (Dynamic RAM, DRAM), uma memória de acesso aleatório dinâmica síncrona (Synchronous DRAM, SDRAM), uma memória de acesso aleatório dinâmica síncrona de dupla taxa de dados (Double Data Rate SDRAM, DDR SDRAM), uma memória de acesso aleatório dinâmica síncrona aprimorada
(Enhanced SDRAM, ESDRAM), uma memória de acesso aleatório dinâmica de enlace de sincronização (Synchlink DRAM, SLDRAM) e uma memória de acesso aleatório de rambus direto (Direct Rambus RAM, DR RAM).
[0219] Deve ser notado que quando o processador é um processador de propósito geral, um DSP, um ASIC, uma FPGA ou outro dispositivo lógico programável, uma porta discreta ou um dispositivo lógico transistor, ou um componente de hardware discreto, a memória (módulo de armazenamento) é integrada ao processador.
[0220] Deve ser notado que a memória descrita neste relatório descritivo é proposta para incluir, mas não limitada a estas memórias e qualquer memória de outro tipo apropriado.
[0221] Uma pessoa versada na técnica pode estar ciente de que, com referência aos exemplos descritos nas modalidades reveladas neste relatório descritivo, as unidades e etapas de algoritmo podem ser implementadas por meio de hardware eletrônico ou por uma combinação de software de computador e hardware eletrônico. Se as funções são realizadas usando hardware ou software depende de aplicações particulares e restrições de projeto das soluções técnicas. Uma pessoa versada na técnica pode usar métodos diferentes para implementar as funções descritas para cada aplicação particular, mas não deve ser considerado que a implementação vai além do escopo deste pedido.
[0222] Pode ser entendido claramente por uma pessoa versada na técnica que, para o propósito de descrição conveniente e resumida, para um processo de trabalho detalhado dos sistemas, aparelhos e unidades mencionados anteriormente, consultar um processo correspondente nas modalidades de método mencionadas anteriormente, e detalhes não são descritos aqui novamente.
[0223] Nas diversas modalidades fornecidas neste pedido, deve ser entendido que os sistemas, aparelhos e método divulgados podem ser implementados em outros modos. Por exemplo, as modalidades de aparelho descritas são meramente exemplos. Por exemplo, a divisão de unidade é meramente divisão de função lógica e pode ser outra divisão durante implementação real. Por exemplo, uma pluralidade de unidades ou componentes pode ser combinada ou integrada em outro sistema, ou alguns recursos podem ser ignorados ou não realizados. Além disso, os acoplamentos mútuos ou acoplamentos diretos ou conexões de comunicação exibidos ou discutidos podem ser implementados usando algumas interfaces. Os acoplamentos indiretos ou conexões de comunicação entre os aparelhos ou unidades podem ser implementados em formas elétricas, mecânicas ou em outras formas.
[0224] As unidades descritas como partes separadas podem estar ou não separadas fisicamente, e partes exibidas como unidades podem ser ou não unidades físicas; para ser específico, podem ficar localizadas em uma posição, ou podem ser distribuídas em uma pluralidade de unidades de rede. Todas ou algumas das unidades podem ser selecionadas com base em exigências reais para alcançar os objetivos das soluções das modalidades.
[0225] Além disso, unidades de função nas modalidades deste pedido podem ser integradas em uma unidade de processamento, ou cada uma das unidades pode existir sozinha fisicamente, ou duas ou mais unidades podem ser integradas em uma unidade.
[0226] Quando implementadas em uma forma de uma unidade de função de software e vendidas ou usadas como um produto independente, as funções podem ser armazenadas em um meio de armazenamento legível por computador. Com base em um entendimento como este, as soluções técnicas deste pedido essencialmente, ou a parte contribuindo para a técnica anterior, ou algumas das soluções técnicas podem ser implementadas em uma forma de um produto de software. O produto de software é armazenado em um meio de armazenamento, e inclui várias instruções para instruir um dispositivo de computador (que pode ser um computador pessoal, um servidor ou um dispositivo de rede) para realizar todas ou algumas das etapas do método descrito nas modalidades deste pedido. O meio de armazenamento mencionado acima inclui qualquer meio que pode armazenar código de programa, tal como uma unidade flash USB, um disco rígido removível, uma memória somente de leitura (Read-Only Memory, ROM), uma memória de acesso aleatório (Random Access Memory, RAM), um disco magnético ou um disco ótico.
[0227] As descrições anteriores são meramente implementações específicas deste pedido e não pretendem limitar o escopo de proteção deste pedido. Qualquer variação ou substituição facilmente imaginada por uma pessoa versada na técnica dentro do escopo técnico divulgado neste pedido estará dentro do escopo de proteção deste pedido. Portanto, o escopo de proteção deste pedido estará sujeito ao escopo de proteção das reivindicações.

Claims (22)

REIVINDICAÇÕES
1. Método de processamento de sinal baseado em sequência, caracterizado pelo fato de que compreende: determinar uma sequência {xn} compreendendo N elementos, em que N é igual a 18, xn é um elemento na sequência {xn}, a sequência {xn} satisfaz uma condição predefinida, a condição predefinida é como a seguir: xn = y( n + M ) mod N , um valor de n varia de 0 a N–1, M ϵ {0,1,2,...., N–1}, e yn = A ⋅ bn ⋅ j n mod2 , em que A é um número complexo diferente de zero, o elemento bn = u ⋅ (1− 2 ⋅ sn ) , u é um número complexo diferente de zero, j = −1 , e um conjunto de sequências {sn} consistindo do elemento sn compreende pelo menos uma sequência em um primeiro conjunto de sequências; gerar um primeiro sinal com base na sequência {xn}; e enviar o primeiro sinal, em que sequências no primeiro conjunto de sequências compreendem: {1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 1, 1}, {1, 0, 1, 1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 0, 0, 0, 1}, {1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0, 1, 1, 1}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 0, 0, 1}, {1, 1, 1, 0, 0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1, 1}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0, 0, 0, 1, 1}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 0, 1, 0, 0, 0}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 1, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 1}, {1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0},
{1, 1, 1, 1, 0, 0, 0, 1, 1, 0, 1, 1, 0, 0, 0, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 0, 0}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 1, 1, 1, 1, 0, 0, 0, 0, 0}, {1, 1, 0, 1, 0, 1, 1, 0, 1, 0, 0, 1, 1, 1, 0, 0, 1, 0}, {1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 0, 0}, e {1, 0, 1, 1, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0}.
2. Método de processamento de sinal, de acordo com a reivindicação 1, caracterizado pelo fato de que o conjunto das sequências {sn} compreende pelo menos uma sequência em um segundo conjunto de sequências, e o segundo conjunto de sequências compreende todas ou algumas das sequências que estão no primeiro conjunto de sequências.
3. Método de processamento de sinal, de acordo com a reivindicação 1 ou 2, caracterizado pelo fato de que a geração de um primeiro sinal com base na sequência {xn} compreende: realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, para obter uma sequência {fn} compreendendo N elementos; mapear respectivamente os N elementos na sequência {fn} para N subportadoras, para obter um sinal no domínio da frequência compreendendo N elementos; e gerar o primeiro sinal com base no sinal no domínio da frequência.
4. Método de processamento de sinal, de acordo com a reivindicação 3, caracterizado pelo fato de que as N subportadoras são N subportadoras consecutivas ou N subportadoras espaçadas uniformemente.
5. Método de processamento de sinal, de acordo com a reivindicação 3 ou 4, caracterizado pelo fato de que antes de realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, o primeiro método de processamento de sinal compreende adicionalmente: filtrar a sequência {xn}; ou após realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, o primeiro método de processamento de sinal compreende adicionalmente: filtrar a sequência {xn}.
6. Método de processamento de sinal, de acordo com qualquer uma das reivindicações 1 a 5, caracterizado pelo fato de que o primeiro sinal é um sinal de referência de um segundo sinal, e um esquema de modulação do segundo sinal é chaveamento por mudança de fase binária BPSK de π/2.
7. Método de processamento de sinal baseado em sequência, caracterizado pelo fato de que compreende: receber um primeiro sinal, para obter N elementos em uma sequência {xn}, em que N é igual a 18, xn é um elemento na sequência {xn}, a sequência {xn} satisfaz uma condição predefinida, a condição predefinida é como a seguir: xn = y( n + M ) mod N , um valor de n varia de 0 a N–1, M ϵ {0,1,2,...., N–1}, e yn = A ⋅ bn ⋅ j n mod2 , em que A é um número complexo diferente de zero, o elemento bn = u ⋅ (1 − 2 ⋅ sn ) , u é um número complexo diferente de zero, j = − 1 , e um conjunto de sequências {sn} consistindo do elemento sn compreende pelo menos uma sequência em um primeiro conjunto de sequências; e processar o primeiro sinal com base nos N elementos que estão na sequência {xn}, em que sequências no primeiro conjunto de sequências compreendem: {1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0},
{1, 1, 0, 0, 0, 1, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 1, 1}, {1, 0, 1, 1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 0, 0, 0, 1}, {1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0, 1, 1, 1}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 0, 0, 1}, {1, 1, 1, 0, 0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1, 1}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0, 0, 0, 1, 1}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 0, 1, 0, 0, 0}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 1, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 1}, {1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 1, 1, 0, 1, 1, 0, 0, 0, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 0, 0}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 1, 1, 1, 1, 0, 0, 0, 0, 0}, {1, 1, 0, 1, 0, 1, 1, 0, 1, 0, 0, 1, 1, 1, 0, 0, 1, 0}, {1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 0, 0}, e {1, 0, 1, 1, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0}.
8. Método de processamento de sinal, de acordo com a reivindicação 7, caracterizado pelo fato de que o conjunto das sequências {sn} compreende pelo menos uma sequência em um segundo conjunto de sequências, e o segundo conjunto de sequências compreende todas ou algumas das sequências que estão no primeiro conjunto de sequências.
9. Método de processamento de sinal, de acordo com a reivindicação 7 ou 8, caracterizado pelo fato de que o recebimento de um primeiro sinal para obter N elementos em uma sequência {xn} compreende: obter o primeiro sinal em N subportadoras consecutivas, ou obter o primeiro sinal em N subportadoras espaçadas uniformemente; obter N elementos em uma sequência {fn}, em que N é um número inteiro positivo maior que 1, o primeiro sinal é gerado mapeando a sequência {fn} para as N subportadoras, e fn é um elemento na sequência {fn}; e realizar transformada discreta inversa de Fourier na sequência {fn}, para obter os N elementos que estão na sequência {xn}.
10. Método de processamento de sinal, de acordo com qualquer uma das reivindicações 7 a 9, caracterizado pelo fato de que o primeiro sinal é um sinal de referência de um segundo sinal, e um esquema de modulação do segundo sinal é chaveamento por mudança de fase binária BPSK de π/2.
11. Aparelho de processamento de sinal baseado em sequência, caracterizado pelo fato de que compreende: uma unidade de processamento, configurada para determinar uma sequência {xn} compreendendo N elementos, em que N é igual a 18, xn é um elemento na sequência {xn}, a sequência {xn} satisfaz uma condição predefinida, a condição predefinida é como a seguir: xn = y( n + M ) mod N , um valor de n varia de 0 a N–1, M ϵ {0,1,2,...., N–1}, e yn = A ⋅ bn ⋅ j n mod2 , em que A é um número complexo diferente de zero, o elemento bn = u ⋅ (1 − 2 ⋅ sn ) , u é um número complexo diferente de zero, j = − 1 , e um conjunto de sequências {sn} consistindo do elemento sn compreende pelo menos uma sequência em um primeiro conjunto de sequências; em que a unidade de processamento é configurada adicionalmente para gerar um primeiro sinal com base na sequência {xn}; e uma unidade transceptora, configurada para enviar o primeiro sinal, em que sequências no primeiro conjunto de sequências compreendem: {1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 1, 1}, {1, 0, 1, 1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 0, 0, 0, 1}, {1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0, 1, 1, 1}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 0, 0, 1}, {1, 1, 1, 0, 0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1, 1}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0, 0, 0, 1, 1}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 0, 1, 0, 0, 0}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 1, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 1}, {1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 1, 1, 0, 1, 1, 0, 0, 0, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 0, 0}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 1, 1, 1, 1, 0, 0, 0, 0, 0}, {1, 1, 0, 1, 0, 1, 1, 0, 1, 0, 0, 1, 1, 1, 0, 0, 1, 0}, {1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 0, 0}, e {1, 0, 1, 1, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0}.
12. Aparelho de processamento de sinal, de acordo com a reivindicação 11, caracterizado pelo fato de que o conjunto das sequências {sn} compreende pelo menos uma sequência em um segundo conjunto de sequências, e o segundo conjunto de sequências compreende todas ou algumas das sequências que estão no primeiro conjunto de sequências.
13. Aparelho de processamento de sinal, de acordo com a reivindicação 11 ou 12, caracterizado pelo fato de que a unidade de processamento é configurada para:
realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, para obter uma sequência {fn} compreendendo N elementos; mapear respectivamente os N elementos na sequência {fn} para N subportadoras, para obter um sinal no domínio da frequência compreendendo N elementos; e gerar o primeiro sinal com base no sinal no domínio da frequência.
14. Aparelho de processamento de sinal, de acordo com a reivindicação 13, caracterizado pelo fato de que as N subportadoras são N subportadoras consecutivas ou N subportadoras espaçadas uniformemente.
15. Aparelho de processamento de sinal, de acordo com a reivindicação 13 ou 14, caracterizado pelo fato de que a unidade de processamento é configurada para: antes de realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, filtrar a sequência {xn}; ou a unidade de processamento é configurada para: após realizar transformada discreta de Fourier nos N elementos que estão na sequência {xn}, filtrar a sequência {xn}.
16. Aparelho de processamento de sinal, de acordo com qualquer uma das reivindicações 11 a 15, caracterizado pelo fato de que o primeiro sinal é um sinal de referência de um segundo sinal, e um esquema de modulação do segundo sinal é chaveamento por mudança de fase binária BPSK de π/2.
17. Aparelho de processamento de sinal baseado em sequência, caracterizado pelo fato de que compreende: uma unidade transceptora, configurada para receber um primeiro sinal; e uma unidade de processamento, configurada para:
obter N elementos em uma sequência {xn}, em que N é igual a 18, xn é um elemento na sequência {xn}, a sequência {xn} satisfaz uma condição predefinida, a condição predefinida é como a seguir: xn = y( n + M ) mod N , um valor de n varia de 0 a N–1, M ϵ {0,1,2,...., N–1}, e yn = A ⋅ bn ⋅ j n mod2 , em que A é um número complexo diferente de zero, o elemento bn = u ⋅ (1 − 2 ⋅ sn ) , u é um número complexo diferente de zero, j = − 1 , e um conjunto de sequências {sn} consistindo do elemento sn compreende pelo menos uma sequência em um primeiro conjunto de sequências; e processar o primeiro sinal com base nos N elementos que estão na sequência {xn}, em que sequências no primeiro conjunto de sequências compreendem: {1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 1, 1}, {1, 0, 1, 1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 0, 0, 0, 1}, {1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 1, 0, 0, 1, 1, 1}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 0, 0, 1}, {1, 1, 1, 0, 0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1, 1}, {1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0, 0, 0, 1, 1}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 0, 1, 0, 0, 0}, {1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 0, 1, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 1, 0, 1, 1, 0, 1, 1, 1, 0, 0, 0, 0}, {1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 0, 0, 1, 0, 1, 1, 0, 1}, {1, 0, 0, 1, 0, 1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0}, {1, 1, 1, 1, 0, 0, 0, 1, 1, 0, 1, 1, 0, 0, 0, 0, 0, 1}, {1, 0, 0, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 0, 0}, {1, 1, 1, 1, 0, 0, 1, 0, 0, 1, 1, 1, 1, 0, 0, 0, 0, 0},
{1, 1, 0, 1, 0, 1, 1, 0, 1, 0, 0, 1, 1, 1, 0, 0, 1, 0}, {1, 0, 1, 0, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 0, 0}, e {1, 0, 1, 1, 0, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 1, 1, 0}.
18. Aparelho de processamento de sinal, de acordo com a reivindicação 17, caracterizado pelo fato de que o conjunto das sequências {sn} compreende pelo menos uma sequência em um segundo conjunto de sequências, e o segundo conjunto de sequências compreende todas ou algumas das sequências que estão no primeiro conjunto de sequências.
19. Aparelho de processamento de sinal, de acordo com a reivindicação 17 ou 18, caracterizado pelo fato de que a unidade transceptora é configurada adicionalmente para: obter o primeiro sinal em N subportadoras consecutivas, ou obter o primeiro sinal em N subportadoras espaçadas uniformemente; e a unidade de processamento é configurada adicionalmente para: obter N elementos em uma sequência {fn}, em que N é um número inteiro positivo maior que 1, o primeiro sinal é gerado mapeando a sequência {fn} para as N subportadoras, e fn é um elemento na sequência {fn}; e realizar transformada discreta inversa de Fourier na sequência {fn}, para obter os N elementos que estão na sequência {xn}.
20. Aparelho de processamento de sinal, de acordo com qualquer uma das reivindicações 17 a 19, caracterizado pelo fato de que o primeiro sinal é um sinal de referência de um segundo sinal, e um esquema de modulação do segundo sinal é chaveamento por mudança de fase binária BPSK de π/2.
21. Aparelho de processamento de sinal, caracterizado pelo fato de que compreende: uma memória, configurada para armazenar uma instrução de computador; e um processador, configurado para executar a instrução de computador armazenada na memória, em que quando a instrução de computador é executada, o processador é habilitado para realizar o método de processamento de sinal conforme definido em qualquer uma das reivindicações 1 a 6, ou reivindicações 7 a 10.
22. Meio de armazenamento legível por computador, configurado para armazenar um programa de computador, caracterizado pelo fato de que o programa de computador é usado para executar uma instrução do método de processamento de sinal conforme definido em qualquer uma das reivindicações 1 a 6, ou reivindicações 7 a 10.
BR112021013420-4A 2019-01-09 2020-01-08 Método de processamento de sinal baseado em sequência, aparelho, meio de armazenamento legível por computador e produto de programa de computador BR112021013420A2 (pt)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201910020924.0A CN111431829A (zh) 2019-01-09 2019-01-09 基于序列的信号处理方法与装置
CN201910020924.0 2019-01-09
PCT/CN2020/070821 WO2020143649A1 (zh) 2019-01-09 2020-01-08 基于序列的信号处理方法与装置

Publications (1)

Publication Number Publication Date
BR112021013420A2 true BR112021013420A2 (pt) 2021-09-21

Family

ID=71520345

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112021013420-4A BR112021013420A2 (pt) 2019-01-09 2020-01-08 Método de processamento de sinal baseado em sequência, aparelho, meio de armazenamento legível por computador e produto de programa de computador

Country Status (5)

Country Link
US (1) US20210328842A1 (pt)
EP (1) EP3879777A4 (pt)
CN (2) CN111431829A (pt)
BR (1) BR112021013420A2 (pt)
WO (1) WO2020143649A1 (pt)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113383606A (zh) * 2019-02-01 2021-09-10 株式会社Ntt都科摩 用户终端以及无线通信方法
CN116800574A (zh) * 2022-03-17 2023-09-22 华为技术有限公司 一种安全ltf序列确定方法及相关装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101005478B (zh) * 2007-01-18 2010-08-25 西安电子科技大学 降低ofdm系统峰均功率比papr的矩阵分块交织方法及装置
US9210020B1 (en) * 2014-07-02 2015-12-08 Huawei Technologies Co., Inc. System and method for suppressing PAPR in MC-CDMA and derivatives
CN106817331A (zh) * 2015-12-02 2017-06-09 华为技术有限公司 通信系统中处理通信信号的方法和装置
US10412745B2 (en) * 2016-11-30 2019-09-10 Telefonaktiebolaget Lm Ericsson (Publ) Peak-to-average power ratio reduction in multiuser MIMO systems
CN109039978B (zh) * 2017-08-11 2020-03-20 华为技术有限公司 基于序列的信号处理方法、通信设备及通信系统
CN109245871B (zh) * 2017-09-08 2020-02-14 华为技术有限公司 基于序列的信号处理方法及装置
CN109474408B (zh) * 2017-09-08 2024-03-26 华为技术有限公司 基于序列的信号处理方法及装置
CN112532368B (zh) * 2017-11-16 2021-08-20 华为技术有限公司 基于序列的信号处理方法及信号处理装置
WO2019096268A1 (zh) * 2017-11-16 2019-05-23 华为技术有限公司 基于序列的信号处理方法及信号处理装置

Also Published As

Publication number Publication date
US20210328842A1 (en) 2021-10-21
EP3879777A1 (en) 2021-09-15
CN111431829A (zh) 2020-07-17
CN112600785A (zh) 2021-04-02
WO2020143649A1 (zh) 2020-07-16
EP3879777A4 (en) 2022-02-16
CN112600785B (zh) 2022-04-12

Similar Documents

Publication Publication Date Title
BR112019026008A2 (pt) Método, dispositivo e sistema de transmissão de sinal
BR112019018168A2 (pt) método e aparelho de processamento de sinal de referência de rastreamento de fase
JP7477559B2 (ja) 測定参照信号の伝送方法および装置
US11757688B2 (en) Sequence-based signal processing method and apparatus
BR112019014001A2 (pt) Método de configuração do sinal de referência, aparelho e midia de armazenamento decomputador
BR112020009824A2 (pt) método de processamento de sinal baseado em sequência e aparelho de processamento de sinal
BR112020019936A2 (pt) Método e aparelho para obter valor de indicação de recurso, método e aparelho para enviar valor de indicação de recurso e mídia de armazenamento legível por computador
BR112021002391A2 (pt) método de acesso aleatório, aparelho de comunicações, chip, e meio de armazenamento
BR112018007342B1 (pt) Terminal e método de transmissão
BR112021013691A2 (pt) Método de processamento de sinal, aparelho e meio de armazenamento legível por computador não transitório
WO2020164461A1 (zh) 一种下行传输方法及其装置
JP7463477B2 (ja) 系列に基づく信号処理方法および装置
WO2018196618A1 (zh) 一种通信方法及装置
BR112019015331B1 (pt) Dispositivo terminal, dispositivo de rede, método de comunicação, aparelho de processamento e sistema de comunicação
BR112020002725A2 (pt) método de comunicação e aparelho de comunicações
BR112021013420A2 (pt) Método de processamento de sinal baseado em sequência, aparelho, meio de armazenamento legível por computador e produto de programa de computador
WO2019029367A1 (zh) 一种通信方法及设备
US11252003B2 (en) Sequence-based signal processing method and apparatus
BR112021016061A2 (pt) Método para geração de sinal de referência e dispositivo de comunicações
US11469871B2 (en) Signaling of SRS resources for PUSCH rate matching
WO2020216068A1 (zh) 发送参考信号的方法和装置
KR20200088860A (ko) Pucch 전송 방법, 단말기 및 네트워크측 기기
WO2020063930A9 (zh) 一种参考信号的发送、接收方法及装置