BR112012012020B1 - Métodos de codificação programada e de decodificação programada em um controlador em um dispositivo, dispositivo codificador, e, dispositivo decodificador, e, sistema programado em um controlador em um dispositivo - Google Patents

Métodos de codificação programada e de decodificação programada em um controlador em um dispositivo, dispositivo codificador, e, dispositivo decodificador, e, sistema programado em um controlador em um dispositivo Download PDF

Info

Publication number
BR112012012020B1
BR112012012020B1 BR112012012020-4A BR112012012020A BR112012012020B1 BR 112012012020 B1 BR112012012020 B1 BR 112012012020B1 BR 112012012020 A BR112012012020 A BR 112012012020A BR 112012012020 B1 BR112012012020 B1 BR 112012012020B1
Authority
BR
Brazil
Prior art keywords
groups
group
bits
bit
refinement
Prior art date
Application number
BR112012012020-4A
Other languages
English (en)
Other versions
BR112012012020A2 (pt
Inventor
Wei Liu
Mohammad Gharavi-Alkhansari
Original Assignee
Sony Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corporation filed Critical Sony Corporation
Publication of BR112012012020A2 publication Critical patent/BR112012012020A2/pt
Publication of BR112012012020B1 publication Critical patent/BR112012012020B1/pt

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/30Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
    • H04N19/34Scalability techniques involving progressive bit-plane based encoding of the enhancement layer, e.g. fine granular scalability [FGS]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/42Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
    • H04N19/436Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation using parallelised computational arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/60Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding
    • H04N19/63Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding using sub-band based transform, e.g. wavelets
    • H04N19/64Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding using sub-band based transform, e.g. wavelets characterised by ordering of coefficients or of bits for transmission
    • H04N19/647Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using transform coding using sub-band based transform, e.g. wavelets characterised by ordering of coefficients or of bits for transmission using significance based coding, e.g. Embedded Zerotrees of Wavelets [EZW] or Set Partitioning in Hierarchical Trees [SPIHT]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/70Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/90Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using coding techniques not provided for in groups H04N19/10-H04N19/85, e.g. fractals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computing Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Image Processing (AREA)
  • Compression Of Band Width Or Redundancy In Fax (AREA)

Abstract

método de codificação programada e de decodificação programada em um controlador em um dispositivo, dispositivo codificador, e, dispositivo decodificador, e, sistema programado em um controlador em um dispositivo. re-ordenação de um fluxo de bits é capaz de ser usada para acelerar a decodificação em codificação de gráficos incorporados. na reordenação, os bits de sinalização de todos os grupos são enviados e então seguem os bits de refinamento de cada grupo. com esta re-ordenação, o decodificador pode decodificar o cabeçalho, identificar o número de bits de refinamento para cada grupo e localizar o ponto inicial de cada grupo dentro do fluxo de bits, por conseguinte processamento em paralelo de cada grupo é capaz de ser implementado no lado do decodificador.

Description

CAMPO DA INVENÇÃO
[001] A presente invenção se refere ao campo de processamento deimagem. Mais especificamente, a presente invenção se refere ao agrupamento de bits de sinalização quando codificando e decodificando imagens / vídeos. CONHECIMENTO DA INVENÇÃO
[002] Maioria dos esquemas de compressão de imagens é designadapara "imagens naturais" tal como fotos tomadas por uma câmera digital. Para imagens naturais, forte correlação existe entre pixéis vizinhos. Então, a maioria dos esquemas de compressão de imagens trabalha como a seguir:1. Os pixéis são descorrelacionados usando prognóstico ou transformadas ou ambos, resultando em um histograma esparso dos resíduos de prognóstico ou coeficientes de transformada. O histograma tem um único pico que está localizado em torno de 0;2. Quantização é aplicada conforme necessário;3. Os (quantizados) resíduos de prognóstico e coeficientes de transformada são codificados por entropia. O codificador de entropia é designado para distribuições descritas acima. Se a distribuição tem uma, de forma significativa, diferente forma, o desempenho de codificação é capaz de ser pobre.
[003] Contudo, há muitas "imagens não naturais" tal como imagensde gráficos ou texto que tipicamente têm um grande intervalo dinâmico, contraste forte, bordas agudas, forte texturas fortes e histogramas esparsos. Esses tipos de imagens são usualmente não bem tratados por algoritmos de compressão de imagem convencionais. Correlação ente pixéis é mais fraca, e prognóstico ou transforma não fornece uma distribuição esparsa conforme faz para imagens naturais.
[004] Alguns esquemas foram propostos para imagens não naturais.Um exemplo é referido como "embalagem de histograma" onde o codificador varre toda a imagem, computa o histograma e faz um mapeamento não linear dos pixéis antes de comprimir a imagem.
[005] A compressão requer um processamento de dois passos,causando custo de memória aumentado e mais computações. O fluxo de bits não é passível de ser dimensionada que significa que o decodificador necessita do fluxo de bits completa para decodificar a imagem. Reconstrução parcial não é possível sem re-codificação.
[006] Em algumas versões de Codificação de Gráficos incorporados(EGC), codificação de plano de bits é executada onde para cada grupo existente: se os grupos correntes não são bastantes pequenos e não são também muitos grupos existentes, o bit dividido para o grupo é enviado, seguido de 1 bit ou múltiplos bits para refinar os valores de elemento mínimo de imagem no grupo; por outro lado, os bits brutos são enviados para refinamento. Por conseguinte, os grupos são processados um a um.
SUMÁRIO DA INVENÇÃO
[007] Em codificação de gráficos incorporados (EGC), quandodecodificando um plano de bit, todos os grupas existentes são processados. Já que não há nenhuma dependência de prognóstico entre os grupos, múltiplos grupos podem ser processados em paralelo para acelerar a decodificação. Contudo, devido à natureza da codificação de comprimento variável de EGC, o decodificador não conhece o ponto inicial de cada grupo dentro do fluxo de bits. Por conseguinte, a decodificação do próximo grupo não pode iniciar até os grupos anteriores serem decodificados. Re-ordenação de um fluxo de bits é capaz de ser usada para permitir decodificação de gráficos em paralelo tal como na EGC. Na re-ordenação, os bits de sinalização de "split_group" de todos os grupos de um plano de bits são enviados e então seguem os bits de refinamento de cada grupo. Com esta re-ordenação, lendo o bit de divisão de cada grupo, o decodificador é capaz de derivar um número de bits de refinamento para cada grupo (por ex. quando o bit de sinalização de "split_group" se iguala a zero, haverá somente um bit de refinamento para o grupo, por outro lado o número de bits de refinamento se iguala ao número de membro do grupo), por conseguinte, o ponto inicial de cada grupo é também conhecido, e processamento em paralelo de cada grupo é capaz de ser implementado. Para evitar questões potenciais quando decodificando, em algumas modalidades, um número máximo de grupos permitidos é configurado assim o limite não é nunca atingido. Neste caso, poderia haver alguns grupos que devem ter sido divididos mas não têm porque o número de grupos atingiu o limite. Para tais grupos o número de bits de refinamento não podem ser derivados simplesmente checando o valor do bit de "split_group". Para resolver esta questão, em vez de enviar um bit de "split_group" para cada grupo, um outro bit de sinalização chamado "each_member"é enviado. Each_member tem uma relação explícita com o número de bits de refinamento para umgrupo (i.e., quando each_member = 0, há somente 1 bit de refinamento, por outro lado o número de bits de refinamento se iguala ao número de membros do grupo), não importa se o grupo está para ser dividido ou não. A decisão de "dividido ou não" é feita usando a sinalização de each_member e outras condições (por ex. se o número de grupo máximo grupo foi atingido). Em algumas modalidades, é verificado se o número de grupos atinge o limite pré-definido antes de codificar o plano de bits. Se assim, cada sinalização de membro não é enviado e membros de todos os grupos são refinados usando bits brutos.
[008] Em um aspecto, um método de codificação programada em umcontrolador em um dispositivo compreende gerar bits de sinalização para grupos em um plano de bits de um bloco de imagem, gerar bits de refinamento para cada um dos grupos e combinar os bits de sinalização para formar um cabeçalho de um fluxo de bits. O método ainda compreende dividir uma imagem em blocos e fazer partição dos blocos em grupos. Um bit de sinalização é configurado para 1 quando um grupo dos grupos contém quaisquer pixéis diferentes. Os bits de sinalização são transmitidos antes dos bits de refinamento. Cada um dos bits de refinamento dos grupos é decodificado utilizando processamento em paralelo. O dispositivo é selecionado a partir do grupo consistindo de um computador pessoal, um computador laptop, um computador de estação de trabalho, um servidor, um computador mainframe, um computador de mão, um assistente digital pessoal, um telefone celular / móvel, um aparelho inteligente, um console de jogo, uma câmera digital, uma camcorder digital, um telefone de câmera, um iPod® / iPhone, um reprodutor de vídeo, um reprodutor / gravador de DVD, um reprodutor / gravador de Blu-ray®, uma televisão e um sistema de entretenimento caseiro.
[009] Em um outro aspecto, um método de decodificaçãoprogramada em um controlador em um dispositivo compreende receber um plano de bits codificado incluindo bits de sinalização e bits de refinamento, determinar a quantidade dos bits de refinamento para cada grupo dentro do plano de bits e utilizar o número dos bits de refinamento para efetuar decodificação em paralelo do plano de bits. Um número máximo de grupos permissível é configurado para um número total de grupos. Bits de cabeçalho são utilizados para determinar uma quantidade dos bits de refinamento para cada grupo. O método ainda compreende determinar se um número de grupos atinge um limite dos grupos antes da decodificação do plano de bits, caracterizado pelo fato de que se o número de grupos atinge o limite dos grupos, então todos os grupos são indicados com tendo bits brutos de refinamento e o bit de sinalização não é enviado. O dispositivo é selecionado a partir do grupo consistindo de um computador pessoal, um computador laptop, a computador de estação de trabalho, um servidor, um computador mainframe, um computador de mão, um assistente digital pessoal, um telefone celular / móvel, um aparelho inteligente, um console de jogo, uma câmera digital, uma camcorder digital, um telefone de câmera, um iPod® / iPhone, um reprodutor de vídeo, um reprodutor / gravador de DVD, um reprodutor / gravador de Blu-ray®, uma televisão e um sistema de entretenimento caseiro.
[0010] Em um outro aspecto, um dispositivo codificador compreende uma memória para armazenar uma aplicação, a aplicação para gerar bits de sinalização para grupos dentro de um plano de bits, gerar bits de refinamento para cada um dos grupos e combinar os bits de sinalização para formar um cabeçalho de um plano de bits e um componente de processamento acoplado a uma memória, o componente de processamento configurado para processar a aplicação. Os bits de sinalização configurados para 1 quando um grupo dos grupos contém quaisquer pixéis diferentes. A aplicação é ainda para transmitir os bits de sinalização antes dos bits de refinamento. Cada um dos grupos é codificado e decodificado utilizando processamento em paralelo.
[0011] Em um outro aspecto, um dispositivo decodificador compreende uma memória para armazenar um aplicação, a aplicação para receber um plano de bits codificado incluindo bits de sinalização e bits de refinamento, determinar a quantidade de bits de refinamento para cada grupo dentro dos plano de bits e utilizar a quantidade dos bits de refinamento para cada grupo para decodificar os grupos dentro do plano de bits em paralelo e um componente de processamento acoplado à memória, o componente de processamento configurado para processar a aplicação. Um número máximo de grupos permissível é configurado para um número total de grupos. Bits de cabeçalho são utilizados para determinar a quantidade dos bits de refinamento para cada grupo. A aplicação é ainda para determinar se um número de grupos atinge um limite dos grupos na decodificação de cada grupo, caracterizado pelo fato de que se o número de grupos atinge o limite dos grupos, então todos os grupos são indicados como tendo bits brutos de refinamento e o bit de sinalização não é enviado. A aplicação é ainda para determinar se um número de grupos atinge um limite dos grupos na decodificação de cada grupo, caracterizado pelo fato de que se o número de grupos não atinge o limite dos grupos, e o bit de sinalização se iguala a um, o grupo é dividido em dois; se o número de grupos atinge o limite dos grupos, nenhum grupo é ainda dividido.
[0012] Em um outro aspecto, um sistema programado em um controlador em um dispositivo compreende um módulo de fazer partição para fazer partição de um bloco de uma imagem em uma pluralidade de grupos, um módulo de codificação para codificar os grupos incluindo gerar um bit de sinalização e um conjunto de bits de refinamento para cada grupo, caracterizado pelo fato de que um conjunto de bits de sinalização é transmitido antes dos bits de refinamento e um módulo de transmissão para transmitir o fluxo de bits codificada. O bit de sinalização é 1 quando um grupo dos grupos contém quaisquer pixéis. diferentes. Cada um dos grupos é codificado e decodificado utilizando processamento em paralelo. O dispositivo é selecionado a partir do grupo consistindo de um computador pessoal, um computador laptop, a computador de estação de trabalho, um servidor, um computador mainframe, um computador de mão, um assistente digital pessoal, um telefone celular / móvel, um aparelho inteligente, um console de jogo, uma câmera digital, uma camcorder digital, um telefone de câmera, um iPod® / iPhone, um reprodutor de vídeo, um reprodutor / gravador de DVD, um reprodutor / gravador de Blu-ray®, uma televisão e um sistema de entretenimento caseiro.
DESCRIÇÃO BREVE DOS DESENHOS
[0013] FIG. 1 ilustra um diagrama da ordenação de fluxo de bits padrão e ordenação de fluxo de bits melhorada de acordo com algumas modalidades.
[0014] FIG. 2 ilustra um diagrama da decodificação do fluxo de bits ordenada padrão e do fluxo de bits ordenada melhorada de acordo com algumas modalidades.
[0015] FIG. 3 ilustra um diagrama de grupos, bits de sinalização e bits de refinamento usando ordenação de fluxo de bits padrão de acordo com algumas modalidades.
[0016] FIG. 4 ilustra diagramas de grupos, bits de sinalização, bits de refinamento e um bit inicial usando ordenação de fluxo de bits melhorada de acordo com algumas modalidades.
[0017] FIG. 5 ilustra um fluxograma de um método de codificação de acordo com algumas modalidades.
[0018] FIG. 6 ilustra um fluxograma de um método de decodificação de acordo com algumas modalidades.
[0019] FIG. 7 ilustra um diagrama em bloco de um dispositivo de comunicação exemplar configurado para implementar o método de codificação melhorado de acordo com algumas modalidades.
DESCRIÇÃO DETALHADA DA MODALIDADE PREFERIDA
[0020] Para transmitir conteúdo de vídeo de alta definição através de um canal sem fio, Codificação de Gráficos incorporados (EGC) ou uma variante de EGC comprime o conteúdo de vídeo de alta definição para melhorar eficiência de largura de banda.
[0021] Na EGC, um quadro de vídeo é dividido em múltiplos blocos, e os pixéis de cada bloco tendo o mesmo valor são agrupados juntos. Começando a partir do Bit Mais Significativo (MSB) e movendo em direção ao Bit Menos Significativo (LSB), o codificador processa todos os grupos em um plano de bits.
[0022] De modo a acelerar a decodificação para EGC, re-ordenação de um fluxo de bits é utilizada. Na re-ordenação, bits de sinalização de todos dos grupos são enviados primeiro e então seguem os bits de refinamento de cada grupo. Processamento em paralelo de cada grupo é possível com esta re-ordenação.Para decodificação, conhecimento da posição dos bits de refinamento importante. Na EGC original, já que um grupo algumas vezes não tem um bit de "split_group" se o grupo é bastante pequeno, ou o número de grupos atinge um limite pré-definido, em algumas modalidades, o número máximo de grupos permissíveis é configurado tal que o limite não é nunca atingido. Para resolver esta questão, o bit de "split_group" para é cada grupo é substituído com uma sinalização de "each_member". Cada membro tem uma relação explícita com o número de bits de refinamento para um grupo (por ex. quando each_member = 0, há somente 1 bit de refinamento, por outro lado, o número de bits de refinamento se iguala ao número de membros do grupo), não importa se o grupo está para ser dividido ou não, A decisão de "dividido ou não" é feita usando a sinalização de each_member e outras condições (por ex. se o número de grupo máximo foi atingido). Em algumas modalidades, é verificado se o número de grupos atinge o limite pré-definido antes da codificação do plano de bits. Se assim, cada sinalização de membro não é enviada e membros de todos os grupos são refinados usando bits brutos.
[0023] Figura 1 ilustra um diagrama da ordenação de fluxo de bits padrão 100 e ordenação de fluxo de bits melhorada 120 de acordo com algumas modalidades. Na ordenação de fluxo de bits padrão 100, cada grupo, incluindo um bit de sinalização 102 e bit de refinamento(s) 104, é codificado em uma ordem onde o bit de sinalização 102 é codificado e então os bits de refinamento 104 daquele grupo são codificados. Após codificação o último bit de refinamento do grupo, a seqüência então vai para o bit de sinalização do próximo grupo. Na ordenação de fluxo de bits melhorada 120. os bits de sinalização 102 são combinados como o cabeçalho do fluxo de bits. A ordem da codificação inclui os bits de sinalização 102 primeiro e então os bits de refinamento 104, indo de grupo para grupo para os bits de refinamento.
[0024] Figura 2 ilustra um diagrama de decodificação do fluxo de bits ordenada padrão100 e do fluxo de bits ordenada melhorada 120 de acordo com algumas modalidades. A ordenação de fluxo de bits padrão 100 permite processamento em paralelo. Contudo, o comprimento do "cabeçalho"deve ser conhecido. Por conseguinte, o número de bits de sinalização 102 deve também ser conhecido.
[0025] Contudo, algumas vezes um grupo não tem um bit de sinalização 102. Por exemplo, quando o grupo é bastante pequeno para dividir, ele não tem um bit de sinalização 102. Contudo, um decodificador conhece que grupos são pequenos. Além disso, quando há bastante muitos grupos, alguns grupos podem não ter um bit de sinalização 102. Por exemplo, na figura 3, antes de codificar o plano de bits corrente, há 5 grupos. Grupos 2, 3 e 4 são divididos, o que resulta em 8 grupos no total. Se o número máximo de grupos permitidos é 8, então grupo 5 não pode ser dividido, que vai significar que não há nenhum bit de sinalização para o grupo 5. O decodificador não conhece que o grupo 5 não está dividido, ao menos que o decodificador conteúdo os 1 nos bits de sinalização.
[0026] Uma solução é deixar o número de grupo máximo ser igual ao número máximo possível de grupos (por ex. 64 para um bloco de 8 x 8) tal que uma condição de bastante muitos grupos nunca se torne verdade. Uma outra solução é mostrada na figura 4. Em algumas modalidades, um bit inicial 106 (ou bit de sinalização) é enviado para o grupo 5. O bit inicial 106 tem um diferente significado do que um "split bit". Contudo, o deslocamento dos bits de refinamento é capaz de ser conhecido antecipadamente usando o bit inicial 106.
[0027] Quando um grupo está sendo decodificado o decodificador usa duas variáveis binárias para corretamente processar o grupo: split_group (verdade significa que o grupo é dividido em dois) e each_member (verdade significa que cada membro nos grupos tem um bit de refinamento). Há uma forte correlação entre as duas variáveis, por conseguinte, o codificador somente envia um deles e o decodificador deriva o outro. Em algumas implementações, split_group é enviado, e então each_member é derivado do split_group. Contudo, em algumas modalidades, each_ member é enviado, e então split_group é derivado a partir de cada membro.Tabela I e tabela n ilustram a comparação entre uma implementação padrão e uma implementação melhorada.
Figure img0001
Tabela 1; implementação padrão
Figure img0002
Tabela II. Implementação melhorada.
[0028] Das tabelas, each_member é enviado para qualquer grupo. Há alguma se um grupo tem each_member == 1, e split_group == 0. Isto significa que o grupo deve ter sido dividido, mas não foi porque já bastante muitos grupos. Em tal um caso, enviando each_member para o grupo no último plano de bits não é significativo. Uma solução é que antes de decodificar um plano de bits, o número de grupos existentes é checado. Se já há bastante muitos grupos, então each_member = 1 para todos os grupos.
[0029] Figura 5 ilustra um fluxograma de um método de codificação de acordo com algumas modalidades. Na etapa 500, um quadro de vídeo é dividido em múltiplos blocos. Na etapa 502, aos pixéis em cada bloco dos blocos é feita uma partição em grupos, onde os grupos são processado plano de bits por plano de bits a partir do plano de bits mais significativo (MSB) para o plano de bits menos significativo (LSB). Um grupo é capaz de ser divido em dois, se pixéis no grupo têm diferente valores de bit no plano de bits sendo codificados. Na etapa 504, cada grupo é codificado. Codificação inclui determinar se os bits de refinamento são todos os mesmos, e um bit de sinalização e bits de refinamento são gerados para cada grupo. O bit de sinalização indica se o grupo inclui mais do que um valor. Os bits de refinamento são os bits brutos do grupo no plano de bits corrente. Antes de codificar o MSB, os pixéis são assumidos para estarem no mesmo grupo. Então, a partir do MSB para o LSB, os grupos no plano de bits corrente são processados, onde para cada grupo:o codificador gera um bit de sinalização de "0" se todos os membros do grupo têm o mesmo valor de bit no plano de bits corrente (e então envia um "0" ou um "1" para indicar o valor do bit) ou o codificador gera um bit de sinalização de "1" para indicar os bits diferentes. Seguindo o "1", o codificador gera o bit de refinamento para cada elemento mínimo de imagem no grupo e o codificador divide o grupo original em dois. Codificação também inclui agrupar os bits de sinalização como o cabeçalho do fluxo de bits. Para transmitir o plano de bits codificado, na etapa 506, os bits de sinalização são transmitidos. Na etapa 508, os bits de refinamento são transmitidos seguindo os bits de sinalização. Poucas ou etapas adicionais são capazes de serem incluídas. Além disso, a ordem das etapas é capaz de ser mudada onde possível.
[0030] Figura 6 ilustra um fluxograma de um método de decodificação de acordo com algumas modalidades. Na etapa 600, um fluxo de bits codificada de um determinado plano de bits é recebida. O fluxo de bits inclui um cabeçalho e bits de refinamento. Na etapa 602, o cabeçalho é decodificado. O cabeçalho contém um bit de sinalização para cada grupo que indica se a grupo contém um ou múltiplos bits de refinamento, exceto para os grupos que são bastante pequenos. O decodificador é capaz de conhecer que grupos são bastante pequenos para serem divididos. Em algumas modalidades, os grupos máximos são configurados tal que o limie não será excedido. Se o limite foi atingido, grupos que têm bits de refinamento diferentes não são divididos. Contudo, bits de sinalização para aqueles grupos são ainda enviados no cabeçalho. Então o comprimento do cabeçalho pode ser determinado antecipadamente pelo decodificador. Decodificando o cabeçalho, o comprimento de cada grupo também pode ser conhecido pelo decodificador.
[0031] Por conseguinte, o decodificador é capaz de localizar o ponto inicial para cada grupo dentro do fluxo de bits, e decodificação em paralelo é possível ser implementada. Em algumas modalidades, em vez de utilizar bit iniciais, é determinado se o número de grupos atinge um limite. Por exemplo, antes de decodificar um plano de bits, o número de grupos existentes é comparado ao máximo número de grupos permissível. Se o número de grupos atingiu o limite, então todos os grupos são indicados como tendo bits brutos de refinamento. Na etapa 604, o fluxo de bits é decodificado utilizando os bits de sinalização e os bits de refinamento. Poucas ou etapas adicionais são capazes de serem incluídas. Além disso, a ordem das etapas é capaz de serem mudadas onde possível.
[0032] Figura 7 ilustra a diagrama em bloco de um dispositivo decomunicação exemplar 700 configurado para implementar o método de codificação melhorada de acordo com algumas modalidades. O dispositivo de comunicação 700 é capaz de ser usado para adquirir, armazenar, computar, processar, comunicar e / ou exibir informação tal como imagens e vídeos. Por exemplo, um dispositivo de comunicação 700 é capaz de adquirir e armazenar um vídeo. O método de codificação melhorada é capaz de ser usado durante ou após adquirir o vídeo, ou quando transferindo o vídeo a partir do dispositivo 700 para um outro dispositivo. Em geral, uma estrutura de hardware adequada para implementar o dispositivo de comunicação 700 inclui uma interface de rede 702, uma memória 704, um processador 706, dispositivo(s) de E / S 708, um cabo de múltiplas vias de comunicação 710 e um dispositivo de armazenamento 712. A escolha do processador não é crítico enquanto um processador adequado com suficiente velocidade é escolhido. A memória 704 é capaz de ser qualquer convencional memória de computador conhecida na arte. O dispositivo de armazenamento 712 é capaz de incluir um disco rígido, CDROM, CDRW, DVD, DVDRW, cartão de memória flash ou qualquer outro dispositivo de armazenamento. O dispositivo de comunicação 700 é capaz de incluir um ou mais interface de redes 702. Um exemplo de uma interface de rede inclui um cartão de rede conectado a um Ethernet ou outro tipo de LAN. O dispositivo(s) de E / S 708 são capazes de incluir um ou mais do seguinte: teclado, mouse, monitor, tela de exibição, impressora, modem, tela de toque, interface e botão e outros dispositivos. Em algumas modalidades, a estrutura de hardware inclui múltiplos processadores e outro hardware para efetuar processamento em paralelo. Aplicação(s) de codificação melhorada 730 usada para efetuar o método de codificação melhorada são prováveis de serem armazenadas no dispositivo de armazenamento 712 e memória 704 e processadas como aplicações são tipicamente processadas. Mais ou menos componentes mostrados na figura 7 são capazes de serem incluídos no dispositivo de comunicação 700, Em algumas modalidades, o hardware de codificação melhorada 720 é incluído. Embora o dispositivo de comunicação 700 na figura 7 inclua aplicações 730 e hardware 720 para codificação melhorada, o método de codificação melhorada é capaz de ser implementado em um dispositivo de comunicação em hardware, firmware, software ou qualquer combinação dos mesmos. Por exemplo, em algumas modalidades, as aplicações de codificação melhoradas 730 são programadas em uma memória e executadas usando um processador. Em um outro exemplo, em algumas modalidades, o hardware de codificação melhorada 720 é lógica de hardware programado incluindo portas lógicas especificamente projetadas para implementar o método de codificação.
[0033] Em algumas modalidades, a codificação aplicação(s) melhorada 730 incluem várias aplicações e / ou módulos. Módulos tal como um módulo de fazer partição, um módulo de codificação, um módulo de combinação de bit de sinalização, um módulo de transmissão e um módulo de decodificação são capazes para efetuar as funções aqui descritas. Também em algumas modalidades, módulos incluem um ou mais sub-módulos. Em algumas modalidades, poucos ou módulos adicionais são capazes de serem incluídos.
[0034] Exemplos de dispositivo adequado de comunicações incluem um computador pessoal, um computador laptop, a computador de estação de trabalho, um servidor, um computador mainframe, um computador de mão, um assistente digital pessoal, um telefone celular / móvel, um aparelho inteligente, um console de jogo, uma câmera digital, uma camcorder digital, um telefone de câmera, um iPod® / iPhone, um reprodutor de vídeo, um reprodutor / gravador de DVD, um reprodutor / gravador de Blu-ray®, uma televisão e um sistema de entretenimento caseiro ou qualquer outro dispositivo adequado de comunicação.
[0035] Para utilizar o método de codificação melhorada, um usuário adquire um vídeo / imagem tal como em uma camcorder digital, e enquanto ou após o vídeo ser adquirido, ou quando enviando o vídeo para um outro dispositivo tal como um computador, o método de codificação melhorada automaticamente codifica cada imagem do vídeo, tal que o vídeo é codificado apropriadamente para manter um vídeo de alta qualidade. O método de codificação melhorada ocorre automaticamente sem envolvimento do usuário. O vídeo é também capaz de ser decodificado para ser exibido usando um método similar.
[0036] Em operação, codificação melhorada é usada para codificar e transmitir imagens tal como quadros de um vídeo. Cada bloco de imagem é processado a partir do MSB para o LSB, então o plano de bits resultante é ainda incorporado. A codificação melhorada agrupa bits de sinalização e envia os bits de sinalização antes de enviar os bits de refinamento. Tal uma implementação possibilita processamento em paralelo para ser implementado. O método de codificação melhorada é capaz de ser usado em qualquer implementação incluindo, mas não limitados à, alta definição sem fio (WiHD).
[0037] O método de compressão de modo de gráficos melhorada aqui descrito é capaz de ser usado com vídeos e / ou imagens.
[0038] Vídeo de alta definição é capaz de estar em qualquer formato incluindo mas não limitados à HDCAM, HDCAM-SR, DVCPRO HD, D5 HD, XDCAM HD, HDV e AVCHD.ALGUMAS MODALIDADES DE CODIFICAÇÃO DE GRÁFICOS INCORPORADOS: FLUXO DE BITS RE-ORDENADA PARA DECODIFICAÇÃO EM PARALELO1. Um método de codificação programado em um controlador em um dispositivo caracterizado pelo fato de compreender:a. gerar bits de sinalização para grupos de um plano de bits de uma bloco de imagem;b. gerar bits de refinamento para cada um dos grupos; ec. combinar os bits de sinalização para formar um cabeçalho de um fluxo de bits.2. O método da cláusula 1 ainda caracterizado pelo fato de compreender dividir a imagem em blocos e fazer partição dos blocos nos grupos.3. O método da cláusula 1 caracterizado pelo fato de que um bit de sinalização é configurado para 1 quando um grupo dos grupos contém quaisquer pixéis diferentes.4. O método da cláusula 1 caracterizado pelo fato de que os bits de sinalização são transmitidos antes dos bits de refinamento. 5. O método da cláusula 4 caracterizado pelo fato de que os cada um dos bits de refinamento dos grupos é decodificado utilizando processamento em paralelo.6. O método da cláusula 1 caracterizado pelo fato de que o dispositivo é selecionado a partir do grupo consistindo de um computador pessoal, um computador laptop, a computador de estação de trabalho, um servidor, um computador mainframe, um computador de mão, um assistente digital pessoal, um telefone celular / móvel, um aparelho inteligente, um console de jogo, uma câmera digital, uma camcorder digital, um telefone de câmera, um iPod® / iPhone, um reprodutor de vídeo, um reprodutor / gravador de DVD, um reprodutor / gravador de Blu-ray®, uma televisão e um sistema de entretenimento caseiro.7. Um método de decodificação programada em um controlador em um dispositivo caracterizado pelo fato de compreender:a. receber um plano de bits codificado incluindo bits de sinalização e bits de refinamento;b. determinar uma quantidade dos bits de refinamento para cada grupo dentro do plano de bits; ec. utilizar o número de os bits de refinamento para efetuar decodificação em paralelo dos planos de bits.8. O método da cláusula 7 caracterizado pelo fato de que um número máximo de grupos permissível é configurado para um número total de grupos.9. O método da cláusula 7 caracterizado pelo fato de que os bits de cabeçalho são utilizados para determinar a quantidade dos bits de refinamento para cada grupo.10. O método da cláusula 7 ainda caracterizado pelo fato de compreender determinar se um número de grupos atinge um limite dos grupos antes da decodificação do plano de bits, caracterizado pelo fato de que se o número de grupos atinge o limite dos grupos, então todos os grupos são indicados com tendo bits brutos de refinamento e o bit de sinalização não é enviado.11. O método da cláusula 7 caracterizado pelo fato de que o dispositivo é selecionado a partir do grupo consistindo de um computador laptop, a computador de estação de trabalho, um servidor, um computador mainframe, um computador de mão, um assistente digital pessoal, um telefone celular / móvel, um aparelho inteligente, um console de jogo, uma câmera digital, uma camcorder digital, um telefone de câmera, um iPod® / iPhone, um reprodutor de vídeo, um reprodutor / gravador de DVD, um reprodutor / gravador de Blu-ray®, uma televisão e um sistema de entretenimento caseiro. 12. Um dispositivo codificador caracterizado pelo fato de compreender:a. uma memória para armazenar um aplicação, a aplicação para:i. gerar bits de sinalização para grupos dentro de um plano de bits;ii. gerar bits de refinamento para cada um dos grupos; eiii. combinar os bits de sinalização para formar um cabeçalho de um plano de bits; eb. um componente de processamento acoplado à memória, o componente de processamento configurado para processar a aplicação.13. O dispositivo codificador da cláusula 12 caracterizado pelo fato de que os bits de sinalização são configurados para 1 quando um grupo dos grupos contém quaisquer pixéis diferentes.14. O dispositivo codificador da cláusula12 caracterizado pelo fato de que a aplicação é ainda para transmitir os bits de sinalização antes dos bits de refinamento. 15. O dispositivo codificador da cláusula 12 caracterizado pelo fato de que cada um dos grupos é codificado e decodificado utilizando processamento em paralelo.16. Um dispositivo decodificador caracterizado pelo fato de compreender: a. uma memória para armazenar um aplicação, a aplicação para: i. receber um plano de bits codificado incluindo bits de sinalização e bits de refinamento; ii. determinar uma quantidade de bits de refinamento para cada grupo dentro do plano de bits; e iii. utilizar a quantidade dos bits de refinamento para cada grupo para decodificar os grupos dentro dos plano de bits em paralelo; e b. um componente de processamento acoplado à memória, o componente de processamento configurado para processar a aplicação. 17. O dispositivo decodificador da cláusula 16 caracterizado pelo fato de que um número máximo de grupos permissível é configurado para um número total de grupos. 18. O dispositivo decodificador da cláusula 16 caracterizado pelo fato de que os bits de cabeçalho são utilizados para determinar a quantidade dos bits de refinamento para cada grupo. 19. O dispositivo decodificador da cláusula 16 a aplicação é ainda para determinar se um número de grupos atinge um limite dos grupos antes da decodificação do plano de bits, caracterizado pelo fato de que se o número de grupos atinge a limite dos grupos, então todos os grupos são indicados como tendo bits brutos de refinamento e o bit de sinalização não é enviado. 20. O dispositivo decodificador da cláusula 16 a aplicação é ainda para determinar se um número de grupos atinge um limite dos grupos, caracterizado pelo fato de que se o número de grupos não atinge o limite dos grupos, e o bit de sinalização se iguala a um, o grupo é dividido em dois; se o número de grupos atinge o limite dos grupos, nenhum grupo é ainda dividido. 21. Um sistema programado em um controlador em um dispositivo caracterizadopelo fato de compreender: a. um módulo de fazer partição para fazer a partição de um bloco de uma imagem em uma pluralidade de grupos; b. um módulo de codificação para codificar os grupos incluindo gerar um bit de sinalização e um conjunto de bits de refinamento para cada grupo, caracterizado pelo fato de que um conjunto de bits de sinalização é transmitido antes dos bits de refinamento; e c. um módulo de transmissão para transmitir o fluxo de bits codificada. 22. O sistema da cláusula 21 caracterizado pelo fato de que o bit de sinalização é 1 quando um grupo dos grupos contém quaisquer pixéis diferentes. 23. O sistema da cláusula 21 caracterizado pelo fato de que cada um dos grupos é codificado e decodificado utilizando processamento em paralelo. 24. Sistema da cláusula 21 caracterizado pelo fato de que o dispositivo é selecionado a partir do grupo consistindo de um computador pessoal, um computador laptop, a computador de estação de trabalho, um servidor, um computador mainframe, um computador de mão, um assistente digital pessoal, um telefone celular / móvel, um aparelho inteligente, um console de jogo, uma câmera digital, uma camcorder digital, um telefone de câmera, um iPod® / iPhone, um reprodutor de vídeo, um reprodutor / gravador de DVD, um reprodutor / gravador de Blu-ray®, uma televisão e um sistema de entretenimento caseiro.
[0039] A presente invenção foi descrita em termos de modalidades específicas incorporando detalhes para facilitar o entendimento de princípios de construção e operação da invenção. Tal referência aqui às modalidades específicas e detalhes da mesma não é pretendida para limitar escopo das reivindicações anexadas a ela. Será prontamente aparente para alguém com qualificação na arte que outras, várias modificações podem ser feitas em uma modalidade escolhida para ilustração sem fugir do espírito e escopo da invenção conforme definido pelas reivindicações.

Claims (23)

1. Método de codificação programada em um controlador em um dispositivo, caracterizadopelo fato de compreender:a. dividir (500) a imagem em blocos e fazer partição (502) dos blocos nos grupos; e,b. codificar (504) cada um dos grupos, em que a codificação compreende adicionalmente:i. gerar bits de sinalização (102) para grupos de um plano de bits de uma bloco de imagem;ii. gerar bits de refinamento (104) para cada um dos grupos; eiii. combinar os bits de sinalização (102) para formar um cabeçalho de um fluxo de bits.
2. Método de acordo com a reivindicação 1, caracterizadopelo fato de que um bit de sinalização (102) é configurado para 1 quando um grupo dos grupos contém quaisquer pixéis diferentes.
3. Método de acordo com a reivindicação 1, caracterizadopelo fato de que os bits de sinalização (102) são transmitidos antes dos bits de refinamento (104).
4. Método de acordo com a reivindicação 3, caracterizadopelo fato de que os cada um dos bits de refinamento (104) dos grupos é decodificado utilizando processamento em paralelo.
5. Método de acordo com a reivindicação 1 caracterizadopelo fato de que o dispositivo é selecionado a partir do grupo consistindo de um computador pessoal, um computador laptop, a computador de estação de trabalho, um servidor, um computador mainframe, um computador de mão, um assistente digital pessoal, um telefone celular / móvel, um aparelho inteligente, um console de jogo, uma câmera digital, uma camcorder digital, um telefone de câmera, um iPod® / iPhone, um reprodutor de vídeo, um reprodutor / gravador de DVD, um reprodutor / gravador de Blu-ray®, uma televisão e um sistema de entretenimento caseiro.
6. Método de decodificação programada em um controlador em um dispositivo, caracterizado pelo fato de compreender:a. receber (600) um plano de bits codificado incluindo bits de sinalização (102) e bits de refinamento (104);b. determinar uma quantidade dos bits de refinamento (104) para cada grupo dentro do plano de bits; e,c. utilizar o número de os bits de refinamento (104) para efetuar decodificação (604) em paralelo dos planos de bits.
7. Método de acordo com a reivindicação 6, caracterizado pelo fato de que um número máximo de grupos permissível é configurado para um número total de grupos.
8. Método de acordo com a reivindicação 6, caracterizado pelo fato de que os bits de cabeçalho são utilizados para determinar a quantidade dos bits de refinamento (104) para cada grupo.
9. Método de acordo com a reivindicação 6, ainda caracterizado pelo fato de compreender determinar se um número de grupos atinge um limite dos grupos antes da decodificação do plano de bits, em que se o número de grupos atinge o limite dos grupos, então todos os grupos são indicados como tendo bits brutos de refinamento e o bit de sinalização (102) não é enviado.
10. Método de acordo com a reivindicação 6, caracterizado pelo fato de que o dispositivo é selecionado a partir do grupo consistindo de um computador laptop, a computador de estação de trabalho, um servidor, um computador mainframe, um computador de mão, um assistente digital pessoal, um telefone celular / móvel, um aparelho inteligente, um console de jogo, uma câmera digital, uma camcorder digital, um telefone de câmera, um iPod® / iPhone, um reprodutor de vídeo, um reprodutor / gravador de DVD, um reprodutor / gravador de Blu-ray®, uma televisão e um sistema de entretenimento caseiro.
11. Dispositivo codificador, caracterizadopelo fato de compreender:uma memória (704) para armazenar instruções que, quando processadas por um componente de processamento (706) acoplado à memória (704), fazem o dispositivo codificador:1. dividir a imagem em blocos e fazer partição dos blocos nos grupos; e,11. codificar cada um dos grupos, em que a codificação compreende adicionalmente:- gerar bits de sinalização (102) para grupos dentro de um plano de bits;- gerar bits de refinamento (104) para cada um dos grupos; e,- combinar os bits de sinalização (102) para formar um cabeçalho de um plano de bits.
12. Dispositivo codificador de acordo com a reivindicação 11, caracterizadopelo fato de que os bits de sinalização (102) são configurados para 1 quando um grupo dos grupos contém quaisquer pixéis diferentes.
13. Dispositivo codificador de acordo com a reivindicação 11, caracterizadopelo fato de que as instruções fazem ainda o dispositivo codificador transmitir os bits de sinalização (102) antes dos bits de refinamento (104).
14. Dispositivo codificador de acordo com a reivindicação 11, caracterizadopelo fato de que cada um dos grupos é codificado e decodificado utilizando processamento em paralelo.
15. Dispositivo decodificador, caracterizadopelo fato de compreender: uma memória (704) para armazenar instruções que, quando processadas por um componente de processamento (706) acoplado à memória (704), fazem o dispositivo decodificador:i. receber um plano de bits codificado incluindo bits de sinalização (102) e bits de refinamento (104);ii. determinar uma quantidade de bits de refinamento (104) para cada grupo dentro do plano de bits; e,iii. utilizar a quantidade dos bits de refinamento (104) para cada grupo para decodificar os grupos dentro do plano de bits em paralelo.
16. Dispositivo decodificador de acordo com a reivindicação 15, caracterizado pelo fato de que um número máximo de grupos permissível é configurado para um número total de grupos.
17. Dispositivo decodificador de acordo com a reivindicação 15, caracterizado pelo fato de que os bits de cabeçalho são utilizados para determinar a quantidade dos bits de refinamento (104) para cada grupo.
18. Dispositivo decodificador de acordo com a reivindicação 15, caracterizado pelo fato de que as instruções fazem ainda o dispositivo decodificador determinar se um número de grupos atinge um limite dos grupos antes da decodificação do plano de bits, em que se o número de grupos atinge a limite dos grupos, então todos os grupos são indicados como tendo bits brutos de refinamento e o bit de sinalização (102) não é enviado.
19. Dispositivo decodificador de acordo com a reivindicação 15, caracterizado pelo fato de que as instruções fazem ainda o dispositivo decodificador determinar se um número de grupos atinge um limite dos grupos, em que se o número de grupos não atinge o limite dos grupos, e o bit de sinalização se iguala a um, o grupo é dividido em dois; se o número de grupos atinge o limite dos grupos, nenhum grupo é ainda dividido.
20. Sistema programado em um controlador em um dispositivo, caracterizado pelo fato de compreender: a. um módulo de fazer partição para fazer a partição de um bloco de uma imagem em uma pluralidade de grupos;b. um módulo de codificação para codificar os grupos incluindo gerar um bit de sinalização e um conjunto de bits de refinamento para cada grupo, em que um conjunto de bits de sinalização é transmitido antes dos bits de refinamento; ec. um módulo de transmissão para transmitir o fluxo de bits codificada.
21. Sistema de acordo com a reivindicação 20, caracterizado pelo fato de que o bit de sinalização é 1 quando um grupo dos grupos contém quaisquer pixéis diferentes.
22. Sistema de acordo com a reivindicação 20, caracterizado pelo fato de que cada um dos grupos é codificado e decodificado utilizando processamento em paralelo.
23. Sistema de acordo com a reivindicação 20, caracterizado pelo fato de que o dispositivo é selecionado a partir do grupo consistindo de um computador pessoal, um computador laptop, a computador de estação de trabalho, um servidor, um computador mainframe, um computador de mão, um assistente digital pessoal, um telefone celular / móvel, um aparelho inteligente, um console de jogo, uma câmera digital, uma camcorder digital, um telefone de câmera, um iPod® / iPhone, um reprodutor de vídeo, um reprodutor / gravador de DVD, um reprodutor / gravador de Blu-ray®, uma televisão e um sistema de entretenimento caseiro.
BR112012012020-4A 2009-12-03 2010-11-22 Métodos de codificação programada e de decodificação programada em um controlador em um dispositivo, dispositivo codificador, e, dispositivo decodificador, e, sistema programado em um controlador em um dispositivo BR112012012020B1 (pt)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US26640009P 2009-12-03 2009-12-03
US61/266400 2009-12-03
US12/950843 2010-11-19
US12/950,843 US8526745B2 (en) 2009-12-03 2010-11-19 Embedded graphics coding: reordered bitstream for parallel decoding
PCT/US2010/057648 WO2011068710A2 (en) 2009-12-03 2010-11-22 Embedded graphics coding: reordered bitstream for parallel decoding

Publications (2)

Publication Number Publication Date
BR112012012020A2 BR112012012020A2 (pt) 2017-02-21
BR112012012020B1 true BR112012012020B1 (pt) 2021-09-08

Family

ID=44082078

Family Applications (1)

Application Number Title Priority Date Filing Date
BR112012012020-4A BR112012012020B1 (pt) 2009-12-03 2010-11-22 Métodos de codificação programada e de decodificação programada em um controlador em um dispositivo, dispositivo codificador, e, dispositivo decodificador, e, sistema programado em um controlador em um dispositivo

Country Status (9)

Country Link
US (1) US8526745B2 (pt)
EP (1) EP2489193A4 (pt)
JP (1) JP5935695B2 (pt)
KR (1) KR101357388B1 (pt)
CN (1) CN102668560B (pt)
BR (1) BR112012012020B1 (pt)
CA (1) CA2774976C (pt)
MX (1) MX2012004747A (pt)
WO (1) WO2011068710A2 (pt)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8306322B2 (en) * 2009-09-09 2012-11-06 Sony Corporation Bitstream syntax for graphics-mode compression in wireless HD 1.1
WO2011046681A2 (en) * 2009-10-14 2011-04-21 Sony Corporation Joint scalar embedded graphics coding for color images
KR20140110938A (ko) * 2012-01-20 2014-09-17 소니 주식회사 유효성 맵 코딩의 복잡성 감소
US9952160B2 (en) 2014-04-04 2018-04-24 Packaging Corporation Of America System and method for determining an impact of manufacturing processes on the caliper of a sheet material
US10334276B2 (en) * 2015-12-28 2019-06-25 Ati Technologies Ulc Method and apparatus for determining the severity of corruption in a picture
US10750182B2 (en) 2018-11-20 2020-08-18 Sony Corporation Embedded codec circuitry for visual quality based allocation of refinement bits
CN113228627B (zh) * 2018-12-25 2023-04-25 浙江大华技术股份有限公司 图像处理系统和方法
US10645386B1 (en) * 2019-01-03 2020-05-05 Sony Corporation Embedded codec circuitry for multiple reconstruction points based quantization
CN113676727A (zh) * 2021-08-18 2021-11-19 深圳市朗强科技有限公司 一种基于wifi的超高清视频的发送、接收方法及设备

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5381145A (en) * 1993-02-10 1995-01-10 Ricoh Corporation Method and apparatus for parallel decoding and encoding of data
GB2319689B (en) * 1994-02-23 1998-07-15 Ricoh Kk Compression of palletized images
JP3284932B2 (ja) 1997-08-05 2002-05-27 松下電器産業株式会社 画像処理装置
US6658159B1 (en) * 2000-03-17 2003-12-02 Hewlett-Packard Development Company, L.P. Block entropy coding in embedded block coding with optimized truncation image compression
WO2002035852A1 (en) * 2000-10-24 2002-05-02 Koninklijke Philips Electronics N.V. Method of transcoding and transcoding device with embedded filters
US6898323B2 (en) * 2001-02-15 2005-05-24 Ricoh Company, Ltd. Memory usage scheme for performing wavelet processing
US7062101B2 (en) * 2001-03-30 2006-06-13 Ricoh Co., Ltd. Method and apparatus for storing bitplanes of coefficients in a reduced size memory
JP4039609B2 (ja) 2002-03-18 2008-01-30 株式会社Kddi研究所 画像符号化装置およびこれを利用した動画像符号化装置
US7418146B2 (en) * 2004-02-10 2008-08-26 Sanyo Electric Co., Ltd. Image decoding apparatus
CN1560916A (zh) * 2004-02-27 2005-01-05 清华大学 一种用于集成电路设计的静止图像熵编码方法
KR100651847B1 (ko) * 2005-09-05 2006-12-01 엘지전자 주식회사 다중 순환 부호화를 이용한 터보 부호의 부호화/복호 장치및 방법
US8665967B2 (en) * 2006-02-15 2014-03-04 Samsung Electronics Co., Ltd. Method and system for bit reorganization and packetization of uncompressed video for transmission over wireless communication channels
US20070202843A1 (en) * 2006-02-15 2007-08-30 Samsung Elctronics Co., Ltd. Method and system for data partitioning and encoding for transmission of uncompressed video over wireless communication channels
CN101132530A (zh) * 2006-08-22 2008-02-27 中兴通讯股份有限公司 基于游程编码实现嵌入式图像压缩的方法
US8176524B2 (en) * 2008-04-22 2012-05-08 Samsung Electronics Co., Ltd. System and method for wireless communication of video data having partial data compression
US8179974B2 (en) 2008-05-02 2012-05-15 Microsoft Corporation Multi-level representation of reordered transform coefficients
TWI431213B (zh) * 2008-08-06 2014-03-21 Kitz Sct Corp 蝶形壓力控制閥
US8457425B2 (en) * 2009-06-09 2013-06-04 Sony Corporation Embedded graphics coding for images with sparse histograms
US8285062B2 (en) * 2009-08-05 2012-10-09 Sony Corporation Method for improving the performance of embedded graphics coding
WO2011028735A2 (en) * 2009-09-02 2011-03-10 Sony Corporation Vector embedded graphics coding
US8306322B2 (en) * 2009-09-09 2012-11-06 Sony Corporation Bitstream syntax for graphics-mode compression in wireless HD 1.1
WO2011046681A2 (en) * 2009-10-14 2011-04-21 Sony Corporation Joint scalar embedded graphics coding for color images

Also Published As

Publication number Publication date
JP5935695B2 (ja) 2016-06-15
CA2774976C (en) 2017-05-09
CN102668560A (zh) 2012-09-12
KR101357388B1 (ko) 2014-02-05
US20110135210A1 (en) 2011-06-09
JP2013511226A (ja) 2013-03-28
BR112012012020A2 (pt) 2017-02-21
WO2011068710A3 (en) 2011-09-22
CA2774976A1 (en) 2011-06-09
WO2011068710A2 (en) 2011-06-09
EP2489193A2 (en) 2012-08-22
CN102668560B (zh) 2015-04-22
US8526745B2 (en) 2013-09-03
EP2489193A4 (en) 2014-05-07
MX2012004747A (es) 2012-06-01
KR20120089489A (ko) 2012-08-10

Similar Documents

Publication Publication Date Title
BR112012012020B1 (pt) Métodos de codificação programada e de decodificação programada em um controlador em um dispositivo, dispositivo codificador, e, dispositivo decodificador, e, sistema programado em um controlador em um dispositivo
TWI652940B (zh) 於視訊寫碼中用於基於子解碼圖像緩衝器(sub-dpb)之解碼圖像緩衝器操作之傳信
JP6299899B2 (ja) 符号化装置、符号化方法、プログラム及び媒体
US10419778B2 (en) JCTVC-L0227: VPS_extension with updates of profile-tier-level syntax structure
BRPI1014218B1 (pt) Método e aparelho para processar uma imagem
BR112016021113B1 (pt) Método e aparelho de codificação de profundidade usando uma tabela de pesquisa de profundidade (dlt)
BR112016000584B1 (pt) Inicialização de parâmetro de rice para codificação de nível de coeficiente em processo de codificação de vídeo
BR112015016256B1 (pt) Sinalização de contagem de ordem de imagens para relações de informação de temporização para temporização de vídeo em codificação de vídeo
BR112014013365B1 (pt) Codificação de bits menos significativos dos valores de contagem de ordem de imagem identificando imagens de referência de longo prazo
BR112016008229B1 (pt) Sistemas e métodos para derivação rps intercamada com base em dependência de previsão de referência de subcamada
BR112021003679A2 (pt) método, codificador e decodificador para predição intra
BR122022002096B1 (pt) Método de decodificação/codificação de imagem realizado por um aparelho de decodificação/codificação, aparelho de decodificação/codificação para decodificação/codificação de imagem, método de transmissão de dados para imagem e mídia de armazenamento legível por computador não transitória
KR101346942B1 (ko) 벡터 임베디드 그래픽 코딩
JP6107970B2 (ja) Jctvc−l0227:プロファイル−階層−レベル構文構造の更新を有するvps_extension
BRPI0714090A2 (pt) método de codificação de vìdeo
TWI505717B (zh) 彩色影像之接合純量嵌入圖形寫碼
BR112016008240B1 (pt) Sistemas e métodos para definir separadamente dependências para previsão de camada intermediária com base em subcamada
US20180176579A1 (en) Methods and devices for encoding and decoding frames with a high dynamic range, and corresponding signal and computer program
BR112021004429A2 (pt) método de decodificação e aparelho de decodificação para predizer informações de movimento
US20120183234A1 (en) Methods for parallelizing fixed-length bitstream codecs
TWI735297B (zh) 具有初始化片段之視訊及音訊之寫碼
TW201501496A (zh) 視訊編解碼系統及視訊流傳輸方法
TW202005405A (zh) 多媒體檔案管理方法、終端裝置、伺服裝置及檔案管理系統

Legal Events

Date Code Title Description
B15K Others concerning applications: alteration of classification

Ipc: H04N 19/34 (2014.01), H04N 19/436 (2014.01), H04N

B06F Objections, documents and/or translations needed after an examination request according [chapter 6.6 patent gazette]
B06U Preliminary requirement: requests with searches performed by other patent offices: procedure suspended [chapter 6.21 patent gazette]
B09A Decision: intention to grant [chapter 9.1 patent gazette]
B16A Patent or certificate of addition of invention granted [chapter 16.1 patent gazette]

Free format text: PRAZO DE VALIDADE: 20 (VINTE) ANOS CONTADOS A PARTIR DE 22/11/2010, OBSERVADAS AS CONDICOES LEGAIS. PATENTE CONCEDIDA CONFORME ADI 5.529/DF, QUE DETERMINA A ALTERACAO DO PRAZO DE CONCESSAO.