WO2023226110A1 - 显示面板的控制方法及显示模组 - Google Patents

显示面板的控制方法及显示模组 Download PDF

Info

Publication number
WO2023226110A1
WO2023226110A1 PCT/CN2022/099158 CN2022099158W WO2023226110A1 WO 2023226110 A1 WO2023226110 A1 WO 2023226110A1 CN 2022099158 W CN2022099158 W CN 2022099158W WO 2023226110 A1 WO2023226110 A1 WO 2023226110A1
Authority
WO
WIPO (PCT)
Prior art keywords
voltage
common
transistor
pixel
electrically connected
Prior art date
Application number
PCT/CN2022/099158
Other languages
English (en)
French (fr)
Inventor
黄锐明
Original Assignee
惠州华星光电显示有限公司
Tcl华星光电技术有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 惠州华星光电显示有限公司, Tcl华星光电技术有限公司 filed Critical 惠州华星光电显示有限公司
Publication of WO2023226110A1 publication Critical patent/WO2023226110A1/zh

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects

Definitions

  • the driving module determines the The first difference value compensates the display voltages corresponding to a plurality of pixel units.
  • the two electrodes of the storage capacitor are respectively formed by the second common line and the pixel electrode.
  • the driving module includes a control chip, and the control chip can calculate a plurality of the first differences according to a plurality of the first feed-through voltages V FT1 and a plurality of the second feed-through voltages V FT2 value X, and the data voltage V pixel or the common voltage V com will be compensated according to a plurality of the first difference values X.
  • the plurality of first transistors T1 , the plurality of second transistors T2 , the plurality of data lines DL, the plurality of scan lines SL and the plurality of common lines CL The size, shape, relative position, etc. of the pixel electrode PE, the data line DL, the common line CL, the scan line SL, and the common electrode CE are all determined.
  • the parasitic capacitances are also determined accordingly, and then multiple first difference values X can be statically stored in the storage module without having to perform multiple storage operations as the display frequency of the display panel changes.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

一种显示面板的控制方法及显示模组。通过根据像素电极(PE)在第一晶体管(T1)由导通变为截止时产生的第一馈通电压(V FT1),与公共电极(CE)在第二晶体管(T2)由导通变为截止时产生的第二馈通电压(V FT2)之间的差异,补偿对应像素单元所对应的显示电压(V d),以改善因馈通电压不均导致显示画面出现闪烁或影像残留的问题。

Description

显示面板的控制方法及显示模组 技术领域
本申请涉及显示技术领域,具体涉及一种显示面板的控制方法、一种显示模组及一种显示装置。
背景技术
采用平面转换技术的液晶显示面板在进行画面切换时,由于施加至液晶分子的电压没有及时的变化到当前显示画面所需的电压,极易导致显示面板出现影像残留现象。虽然可通过串联在驱动晶体管的栅极与源极之间的电容补偿电压,改善因施加至液晶分子电压没有及时变化导致的影像残留现象,但在驱动晶体管由导通状态变为截止状态时,由于存在电容耦合效应,导致像素电压发生变化,串联在驱动晶体管的栅极与源极之间的电容补偿的电压无法改善馈通电压不均导致的闪烁或影像残留问题。
技术问题
本申请实施例提供一种显示面板的控制方法、一种显示模组及一种显示装置,以改善因馈通电压不均导致的显示画面出现闪烁或影像残留的问题。
技术解决方案
本申请的实施例提供一种显示面板的控制方法,所述显示面板包括多条数据线、多条公共线以及多个像素单元,每一所述像素单元包括第一晶体管、第二晶体管、像素电极及公共电极,所述第一晶体管的源极和漏极电性连接于所述像素电极与所述数据线之间,所述第二晶体管的源极和漏极电性连接于所述公共电极与所述公共线之间;在所述第一晶体管由导通状态变为截止状态时,所述像素电极产生第一馈通电压;在所述第二晶体管由导通状态变为截止状态时,所述公共电极产生第二馈通电压。所述控制方法包括:根据多个所述像素单元的所述第一馈通电压和所述第二馈通电压之间的差异补偿多个所述像素单元对应的显示电压。
可选地,在本申请的一些实施例中,所述的根据多个所述像素单元的所述第一馈通电压和所述第二馈通电压之间的差异补偿多个所述像素单元对应的 显示电压的步骤,包括:根据多个所述像素单元的所述第一馈通电压和所述第二馈通电压之间的多个第一差值,补偿多个所述像素单元对应的所述数据线传输的数据电压或所述公共线传输的公共电压。
可选地,在本申请的一些实施例中,在所述的根据多个所述像素单元的所述第一馈通电压和所述第二馈通电压之间的多个所述第一差值,补偿多个所述像素单元对应的所述数据线传输的所述数据电压或所述公共线传输的所述公共电压的步骤之前,还包括:
获取多个所述像素单元对应的所述第一馈通电压和所述第二馈通电压;
计算多个所述像素单元的所述第一馈通电压和所述第二馈通电压之间的多个所述第一差值。
可选地,在本申请的一些实施例中,所述第一馈通电压的计算公式为:V FT1=C GD1/(C lc+C st+C GD1+C su)*ΔV G1
所述第二馈通电压的计算公式为:V FT2=C GD2/(C lc+C st+C GD2+C su)*ΔV G2
所述第一差值的计算公式为:X=V FT1-V FT2
其中,C GD1表示与所述第一晶体管电性连接的扫描线和像素电极之间的寄生电容,C GD2表示与所述第二晶体管电性连接的扫描线和公共电极之间的寄生电容;ΔV G1表示与所述第一晶体管电性连接的扫描线上的电压变化量,ΔV G2表示与所述第二晶体管电性连接的扫描线上的电压变化量;C su表示所述像素电极、所述数据线、所述公共线、所述扫描线、所述公共电极两两之间产生的多个寄生电容中除C GD1、C GD2外的其余寄生电容之和。
本申请的实施例提供一种显示模组,所述显示模组包括显示面板及与所述显示面板电性连接的驱动模块。所述显示面板包括:多条数据线、多条公共线以及多个像素单元。
每一所述像素单元包括第一晶体管、第二晶体管、像素电极及公共电极,所述第一晶体管的源极和漏极电性连接于所述像素电极与所述数据线之间,所述第二晶体管的源极和漏极电性连接于所述公共电极与所述公共线之间;在所述第一晶体管由导通状态变为截止状态时,所述像素电极产生第一馈通电压;在所述第二晶体管由导通状态变为截止状态时,所述公共电极产生第二馈通电压。其中,所述驱动模块与多条所述数据线和多条所述公共线电性连接,所述 驱动模块用于根据多个所述像素单元的所述第一馈通电压和所述第二馈通电压之间的差异补偿多个所述像素单元对应的显示电压。
可选地,在本申请的一些实施例中,所述第一馈通电压与所述第二馈通电压之间具有第一差值,所述驱动模块根据多个所述像素单元的所述第一差值补偿多个所述像素单元对应的所述显示电压。
可选地,在本申请的一些实施例中,所述驱动模块包括时序控制器和与所述时序控制器电性连接的电源管理芯片,所述时序控制器根据所述第一差值补偿所述电源管理芯片的输出信号,以补偿多个所述像素单元对应的所述显示电压。
可选地,在本申请的一些实施例中,所述显示电压包括数据电压,所述驱动模块还包括与所述电源管理芯片和多条所述数据线电性连接的源极驱动芯片,所述源极驱动芯片根据所述电源管理芯片的所述输出信号向多条所述数据线输出多个所述数据电压。
可选地,在本申请的一些实施例中,补偿前的所述显示电压对应的灰阶等级与所述第一差值呈反比。
可选地,在本申请的一些实施例中,每一所述像素单元对应多个灰阶等级时具有多个所述第一差值,数值不同的所述第一差值的数量小于或等于所述显示面板的灰度等级数量。
可选地,在本申请的一些实施例中,所述显示电压包括公共电压,多条所述公共线与所述电源管理芯片电性连接,所述电源管理芯片向多条所述公共线输出公共电压。
可选地,在本申请的一些实施例中,多个所述像素单元对应多个灰阶等级时具有多个所述第一差值,多个所述第一差值具有一第一最大差值和一第一最小差值。其中,所述公共电压等于所述第一最大差值和所述第一最小差值的平均值。
可选地,在本申请的一些实施例中,所述像素单元还包括液晶电容、存储电容及液晶层,所述液晶电容由所述像素电极、所述公共电极和所述液晶层形成;所述存储电容与所述液晶电容并联,所述存储电容串联于所述第一晶体管的源极或漏极中与所述像素电极电性连接的一个和所述第二晶体管的源极或 漏极中与所述公共电极电性连接的一个之间。
可选地,在本申请的一些实施例中,所述存储电容的两电极分别由第二公共线和所述像素电极形成。
可选地,在本申请的一些实施例中,多条所述公共线包括多条第一公共线和多条第二公共线,多条所述第一公共线与扫描线平行且间隔设置,多条所述第二公共线与所述数据线平行且间隔设置。
可选地,在本申请的一些实施例中,所述像素单元还包括第一电容和第二电容,所述第一电容串联于所述第一晶体管的源极或漏极中与所述像素电极电性连接的一个和第一电压端之间,所述第二电容串联于所述第二晶体管的源极或漏极中与所述公共电极电性连接的一个和所述第一电压端之间。
可选地,在本申请的一些实施例中,所述显示面板还包括多条扫描线;其中,同一所述像素单元的所述第一晶体管的栅极和所述第二晶体管的栅极与同一所述扫描线电性连接。
可选地,在本申请的一些实施例中,所述时序控制器包括存储模块,所述存储模块用于存储多个所述第一差值。
本申请的实施例还提供一种显示装置,所述显示装置包括任一上述的显示模组。
有益效果
相较于现有技术,本申请的实施例提供一种显示面板的控制方法、显示模组及显示装置。显示面板包括多条数据线、多条公共线以及多个像素单元,每一像素单元包括第一晶体管、第二晶体管、像素电极及公共电极,第一晶体管的源极和漏极电性连接于像素电极与数据线之间,第二晶体管的源极和漏极电性连接于公共电极与公共线之间;在第一晶体管由导通状态变为截止状态时,像素电极产生第一馈通电压;在第二晶体管由导通状态变为截止状态时,公共电极产生第二馈通电压。显示面板的控制方法包括根据多个像素单元的第一馈通电压和第二馈通电压之间的差异补偿多个像素单元对应的显示电压,以改善因馈通电压不均导致显示画面出现闪烁或影像残留的问题。
附图说明
图1是本申请实施例提供的显示面板的控制方法的流程图;
图2是本申请实施例提供的显示面板的结构示意图;
图3是本申请实施例提供的像素单元的结构示意图;
图4是本申请实施例提供的像素单元的等效电路图;
图5是本申请实施例提供的显示模组的结构示意图。
本发明的实施方式
为使本申请的目的、技术方案及效果更加清楚、明确,以下参照附图并举实施例对本申请进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本申请,并不用于限定本申请。
具体地,如图1是本申请实施例提供的显示面板的控制方法的流程图,图2是本申请实施例提供的显示面板的结构示意图。本申请的实施例提供一种显示面板的控制方法,用于控制所述显示面板实现显示,以改善因馈通电压不均导致的显示面板显示画面出现闪烁或影像残留的问题。
具体地,请继续参阅图2,所述显示面板包括多条数据线DL、多条扫描线SL、多条公共线CL及多个像素单元。
多条所述数据线DL沿第一方向x排列且沿第二方向y延伸,多条所述数据线DL传输多个数据电压V pixel。其中,所述第一方向x与所述第二方向y交叉。
多条所述扫描线SL沿第二方向y排列且沿第一方向x延伸,多条所述扫描线SL传输多个扫描信号。
多条公共线CL传输公共电压V com。可选地,多条所述公共线CL包括多条第一公共线CL1和多条第二公共线CL2,多条所述第一公共线CL1与所述扫描线SL平行且间隔设置,多条所述第二公共线CL2与所述数据线DL平行且间隔设置。
多条所述数据线DL与多条所述扫描线DL交叉界定多个所述像素单元。如图3是本申请实施例提供的像素单元的结构示意图,所述像素单元由所述数据线DL、所述第一公共线CL1、所述扫描线SL和一所述第二公共线CL2界定。
所述像素单元包括第一晶体管T1、第二晶体管T2、像素电极PE、公共电极CE、液晶电容Clc、存储电容Cst及液晶层。
可选地,所述第一晶体管T1的源极和漏极电性连接于所述像素电极PE与对应的所述数据线DL之间,所述第二晶体管T2的源极和漏极电性连接于所述公共电极CE与对应的所述公共线CL之间,所述第一晶体管T1的栅极与对应的所述扫描线SL电性连接,所述第二晶体管T2的栅极与对应的所述扫描线SL电性连接。可选地,所述第二晶体管T2的源极和漏极电性连接于所述公共电极CE与对应的所述第一公共线CL1之间。可选地,所述第一公共线CL1与所述第一晶体管T1和所述第二晶体管T2相邻,所述第二公共线CL2与所述第二晶体管T2相邻。
所述液晶电容C lc由所述像素电极PE、所述公共电极CE和所述液晶层形成。
所述存储电容C st与所述液晶电容C lc并联。具体地,所述存储电容C st串联于所述第一晶体管T1的源极或漏极中与所述像素电极PE电性连接的一个和所述第二晶体管T2的源极或漏极中与所述公共电极CE电性连接的一个之间。可选地,所述存储电容C st的两电极分别由所述第二公共线CL2和所述像素电极PE形成。
在所述第一晶体管T1响应对应的所述扫描线SL传输的扫描信号由导通状态变为截止状态时,所述像素电极PE产生第一馈通电压V FT1,在所述第二晶体管T2响应对应的所述扫描线SL传输的扫描信号由导通状态变为截止状态时,所述公共电极CE产生第二馈通电压V FT2。但由于所述像素电极PE、所述数据线DL、所述公共线CL、所述扫描线SL、所述公共电极CE两两之间会存在寄生电容(如所述像素电极PE和相邻的所述数据线DL之间存在寄生电容C PD、所述像素电极PE和相邻的所述扫描线SL之间存在寄生电容C PG等等),因此,受所述像素电极PE、所述数据线DL、所述公共线CL、所述扫描线SL、所述公共电极CE两两之间产生的寄生电容的影响,所述第一馈通电压V FT1和第二馈通电压V FT2并不完全相等,导致显示画面仍会存在闪烁或影像残留问题。
此外,即使所述第一晶体管T1和所述第二晶体管T2的型号相同(如所述第一晶体管T1和所述第二晶体管T2均为P型晶体管或均为N型晶体管,所述第一晶体管T1和所述第二晶体管T2均为硅晶体管或均为氧化物晶体管),但受制程因素的影响,与所述第一晶体管T1的栅极电性连接的所述扫描线SL和所述像素电极PE之间的寄生电容并不等于与所述第二晶体管T2的栅极电性连接的 所述扫描线SL和所述公共电极CE之间的寄生电容,因此,在所述第一晶体管T1和所述第二晶体管T2响应对应的所述扫描线SL传输的扫描信号由导通状态变为截止状态时,所述第一馈通电压V FT1和第二馈通电压V FT2并不完全相等,也会导致显示画面仍存在闪烁或影像残留问题。
为改善所述第一馈通电压V FT1和第二馈通电压V FT2并不完全相等(即馈通电压不均)导致的显示画面仍存在闪烁或影像残留问题,本申请的实施例提供的显示面板的控制方法包括:
根据多个所述像素单元的所述第一馈通电压V FT1和所述第二馈通电压V FT2之间的差异补偿多个所述像素单元对应的显示电压V d
具体地,由于每一所述像素单元均对应具有所述第一馈通电压V FT1和所述第二馈通电压V FT2,因此,多个所述像素单元对应具有多个所述第一馈通电压V FT1和多个所述第二馈通电压V FT2,而每一所述像素单元根据对应的所述第一馈通电压V FT1和所述第二馈通电压V FT2之间的差异补偿对应的显示电压V d
可选地,至少一所述像素单元根据所述第一馈通电压V FT1和所述第二馈通电压V FT2之间的差值,或比值,或乘积,或和补偿对应的所述显示电压V d
由于所述显示电压V d等于所述数据电压V pixel和所述公共电压V com之差,因此,所述的根据多个所述像素单元的所述第一馈通电压V FT1和所述第二馈通电压V FT2之间的差异补偿多个所述像素单元对应的显示电压V d的步骤,包括:
根据多个所述像素单元的所述第一馈通电压V FT1和所述第二馈通电压V FT2之间的多个第一差值X,补偿多个所述像素单元对应的所述数据线DL传输的数据电压V pixel和/或所述公共线CL传输的公共电压V com。通过补偿所述数据电压V pixel和/或所述公共电压V com,以实现对所述显示电压V d的补偿。
可选地,通过存储模块存储多个所述像素单元的所述第一馈通电压V FT1和所述第二馈通电压V FT2之间的多个第一差值X,以在驱动模块驱动所述显示面板显示时,使所述驱动模块根据多个所述第一差值X生成所述公共电压V com和/或多个所述数据电压V pixel,以补偿多个所述像素单元对应的所述显示电压V d,从而驱动多个所述像素单元进行显示。其中,所述驱动模块与多条 所述数据线DL和多条所述公共线CL电性连接。
可选地,所述的根据多个所述像素单元的所述第一馈通电压V FT1和所述第二馈通电压V FT2之间的多个第一差值X,补偿多个所述像素单元对应的所述数据线DL传输的数据电压V pixel和/或所述公共线CL传输的公共电压V com,的步骤之前,还包括:
获取多个所述像素单元对应的所述第一馈通电压V FT1和所述第二馈通电压V FT2
计算多个所述像素单元的所述第一馈通电压V FT1和所述第二馈通电压V FT2之间的多个第一差值X。
每一所述像素单元对应的所述第一馈通电压V FT1、所述第二馈通电压V FT2及所述第一差值X均可根据如下公式计算得到:
V FT1=C GD1/(C lc+C st+C GD1+C su)*ΔV G1
V FT2=C GD2/(C lc+C st+C GD2+C su)*ΔV G2
X=V FT1-V FT2
其中,C GD1表示与所述第一晶体管T1的栅极电性连接的扫描线SL和像素电极PE之间的寄生电容,C GD2表示与所述第二晶体管T2的栅极电性连接的扫描线SL和公共电极CE之间的寄生电容;ΔV G1表示与所述第一晶体管T1的栅极电性连接的扫描线SL上的电压变化量,ΔV G2表示与所述第二晶体管T2的栅极电性连接的扫描线SL上的电压变化量;C su表示所述像素电极PE、所述数据线DL、所述公共线CL、所述扫描线SL、所述公共电极CE两两之间产生的多个寄生电容中除C GD1、C GD2外的其余寄生电容之和(如所述像素电极PE和相邻的所述数据线DL之间存在寄生电容C PD与所述像素电极PE和相邻的所述扫描线SL之间存在寄生电容C PG等等之和)。
可选地,获取的多个所述像素单元对应的所述第一馈通电压V FT1和所述第二馈通电压V FT2可被存储至所述存储模块中。
可选地,所述驱动模块包括控制芯片,所述控制芯片可根据多个所述第一馈通电压V FT1和多个所述第二馈通电压V FT2计算得到多个所述第一差值X,并将根据多个所述第一差值X补偿所述数据电压V pixel或所述公共电压V com
可选地,获取的多个所述像素单元对应的所述第一馈通电压V FT1和所述 第二馈通电压V FT2也可直接被传送至所述控制芯片,由所述控制芯片计算得到多个所述第一差值X后,将多个所述第一差值X存储至所述存储模块。
由于所述显示面板在制程后,多个所述第一晶体管T1、多个所述第二晶体管T2、多条所述数据线DL、多条所述扫描线SL及多条所述公共线CL的尺寸、形状、相对位置等均以确定,因此,所述像素电极PE、所述数据线DL、所述公共线CL、所述扫描线SL、所述公共电极CE两两之间产生的多个寄生电容也随之确定,则多个所述第一差值X可静态存储在所述存储模块,而不用随所述显示面板显示频率的变化进行多次存储操作。
可选地,所述驱动模块包括时序控制器,所述时序控制器包括所述控制芯片和所述存储模块。
可选地,所述驱动模块还包括与所述时序控制器电性连接的电源管理芯片,所述时序控制器根据所述第一差值X补偿所述电源管理芯片的输出信号,以补偿多个所述像素单元对应的所述显示电压V d
先以补偿所述数据电压V pixel为例进行说明。所述驱动模块还包括与所述电源管理芯片和多条所述数据线DL电性连接的源极驱动芯片,所述源极驱动芯片根据所述电源管理芯片的所述输出信号向多条所述数据线DL输出多个所述数据电压V pixel,从而使每一所述数据电压V pixel中均包括与所述像素单元对应的所述第一差值X的信息(即V pixel=V p0+X;其中,V p0表示所述源极驱动芯片根据未补偿所述第一差值X前的所述电源管理芯片的输出信号得到的数据电压)。由于所述第二晶体管T2由导通状态变为截止状态时,在电容耦合效应的影响下,所述像素电极PE上产生的电压变化量与所述第一差值X相等,因此,使得所述数据电压V pixel由V pixel=V p0+X变为V pixel=V p0+X-X=V p0,所述数据电压V pixel得到补偿,由此,所述显示电压V d也得到补偿。
由于在补偿前的所述显示电压V d的灰阶等级为高灰阶等级时,施加至所述液晶层上的电压大,液晶电容C lc增大,因此,对应补偿前的所述显示电压V d的灰阶等级为高灰阶等级时,所述第一差值X可减小;而在补偿前的所述显示电压V d的灰阶等级为低灰阶等级时,施加至所述液晶层上的电压小,液晶电容C lc减小,因此,对应补偿前的所述显示电压V d的灰阶等级为低灰阶等级时,所述第一差值X可增大;即补偿前的所述显示电压V d对应的灰阶等级 与所述第一差值X呈反比。
每一所述像素单元对应多个灰阶等级时具有多个所述第一差值X,每一所述像素单元对应多个灰阶等级时可以具有的所述第一差值X的数量小于或等于所述显示面板的灰度等级数量。即每一所述像素单元所对应的具有不同数值的所述第一差值的数量小于或等于所述显示面板的灰度等级数量,如假设所述显示面板的灰度等级数量为256个,则每一所述像素单元所对应的具有不同数值的所述第一差值的数量小于或等于256个。具体地,每一所述像素单元对应不同灰阶等级时对应具有不同的所述第一差值X,或,每一所述像素单元对应不同灰阶等级时对应相同的所述第一差值X(如可根据实际需求,将灰度等级进行分组(例如每8个或16个灰阶等级为一组),每组灰度等级均对应一个所述第一差值X)。
在每一所述像素单元对应不同灰阶等级对应具有不同的所述第一差值X时,由于所述像素单元的灰阶等级与所述第一差值X成一一对应关系,因此可以更准确的改善每一所述像素单元的显示效果。
以补偿所述公共电压V com为例进行说明。多条所述公共线CL与所述电源管理芯片电性连接,所述电源管理芯片向多条所述公共线CL输出所述公共电压V com,使每一所述公共电压V com中均包括与所述像素单元对应的所述第一差值X的信息(即V com=V c0+X;其中,V c0表示未补偿所述第一差值X前的所述电源管理芯片向所述公共线CL输出的公共电压)。由于所述第二晶体管T2由导通状态变为截止状态时,在电容耦合效应的影响下,所述像素电极PE上产生的电压变化量与所述第一差值X相等。因此,所述数据电压V pixel=V p0+X,则所述显示电压V d=V pixel-V com=V p0+X-V c0-X,由此,所述显示电压V d得到补偿。
可选地,多条所述公共线CL传输的多个所述公共电压V com均相同。进一步地,由于每一所述像素单元对应不同灰阶等级时对应具有不同的所述第一差值X,因此,为在多个所述像素单元对应具有多个所述第一差值X时,使多条所述公共线CL传输的相同的所述公共电压V com可以补偿所述显示电压V d,所述公共电压V com可根据多个所述第一差值X中的最大值和最小值确定。具体地,多个所述像素单元对应多个灰阶等级时具有多个所述第一差值X,多个 所述第一差值X具有一第一最大差值X max和一第一最小差值X min,所述公共电压V com等于所述第一最大差值X max和所述第一最小差值X min的平均值;即V com=(X max+X min)/2。
由于多条所述公共线CL传输的多个所述公共电压V com均相同时,所述公共电压V com等于所述第一最大差值X max和所述第一最小差值X min的平均值,因此,补偿所述公共电压V com仅能在一定程度上实现所述显示电压V d的补偿。为此,还可在补偿所述公共电压V com的基础上,对所述数据电压V pixel进行补偿,以达到完全补偿所述显示电压V d的目的。如可在单独补偿所述公共电压V com后,再次计算多个所述像素单元的所述第一差值X,并根据再次计算得到的多个所述第一差值X对所述数据电压V pixel进行补偿,从而实现对所述显示电压V d的完全补偿。其中,可参照前述的对所述公共电压V com和所述数据电压V pixel进行补偿的原理,得到在补偿所述公共电压V com的基础上,对所述数据电压V pixel进行补偿的原理,在此不再进行赘述。
可选地,所述第一晶体管T1的栅极和所述第二晶体管T2的栅极与同一所述扫描线SL电性连接;或所述第一晶体管T1的栅极和所述第二晶体管T2的栅极与不同的所述扫描线SL电性连接。
可选地,所述像素单元还包括第一电容C1和第二电容C2。具体地,如图4是本申请实施例提供的像素单元的等效电路图,所述第一电容C1串联于所述第一晶体管T1的源极或漏极中与所述像素电极PE电性连接的一个和第一电压端GND之间,所述第二电容C2串联于所述第二晶体管T2的源极或漏极中与所述公共电极CE电性连接的一个和所述第一电压端GND之间。可选地,所述第一电压端GND为接地端。
与所述第一晶体管T1和所述第二晶体管T2的栅极电性连接的所述扫描线SL传输的扫描信号有效时,所述第一晶体管T1和所述第二晶体管T2导通,所述数据线DL通过所述第一晶体管T1向所述像素电极PE传输数据电压V pixel,所述第一公共线CL1通过所述第二晶体管T2向所述公共电极CE传输公共电压V com
如图5是本申请实施例提供的显示模组的结构示意图,本申请的实施例还提供一种显示模组,包括显示面板500及与所述显示面板500电性连接的驱动 模块600,所述显示面板500包括多条数据线DL、多条扫描线SL、多条公共线CL及多个像素单元。
多条所述数据线DL沿第一方向x排列且沿第二方向y延伸,多条所述数据线DL传输多个数据电压V pixel。其中,第一方向x与第二方向y交叉设置。
多条所述扫描线SL沿第二方向y排列且沿第一方向x延伸,多条所述扫描线SL传输多个扫描信号。
多条公共线CL传输公共电压V com。可选地,多条所述公共线CL包括多条第一公共线CL1和多条第二公共线CL2,多条所述第一公共线CL1与所述扫描线SL平行且间隔设置,多条所述第二公共线CL2与所述数据线DL平行且间隔设置。
多条所述数据线DL与多条所述扫描线DL交叉界定多个所述像素单元。可选地,所述扫描线SL和所述第一公共线CL1位于所述像素单元的相对两侧,所述数据线DL和一所述第二公共线CL2位于所述像素单元的另相对两侧。
每一所述像素单元包括第一晶体管T1、第二晶体管T2、像素电极PE、公共电极CE、液晶电容、存储电容及液晶层。所述第一晶体管T1的源极和漏极电性连接于所述像素电极PE与所述数据线DL之间,所述第二晶体管T2的源极和漏极电性连接于所述公共电极CE与所述公共线CL之间。所述第一晶体管T1的栅极与对应的所述扫描线SL电性连接,所述第二晶体管T2的栅极与对应的所述扫描线SL电性连接。可选地,所述第二晶体管T2的源极和漏极电性连接于所述公共电极CE与对应的所述第一公共线CL1之间。可选地,所述第一公共线CL1与所述第一晶体管T1和所述第二晶体管T2相邻,所述第二公共线CL2与所述第二晶体管T2相邻。可选地,所述第一晶体管T1的栅极和所述第二晶体管T2的栅极与同一所述扫描线SL电性连接。
所述液晶电容由所述像素电极PE、所述公共电极CE和所述液晶层形成。所述存储电容与所述液晶电容并联。可选地,所述存储电容串联于所述第一晶体管T1的源极或漏极中与所述像素电极PE电性连接的一个和所述第二晶体管T2的源极或漏极中与所述公共电极CE电性连接的一个之间。可选地,所述存储电容的两电极分别由所述第二公共线CL2和所述像素电极PE形成。
在所述第一晶体管T1响应对应的所述扫描线SL传输的扫描信号由导通状 态变为截止状态时,所述像素电极PE产生第一馈通电压V FT1,在所述第二晶体管T2响应对应的所述扫描线SL传输的扫描信号由导通状态变为截止状态时,所述公共电极CE产生第二馈通电压V FT2。但由于所述像素电极PE、所述数据线DL、所述公共线CL、所述扫描线SL、所述公共电极CE两两之间会存在寄生电容,因此,受寄生电容的影响,所述第一馈通电压V FT1和第二馈通电压V FT2并不完全相等,导致显示画面会存在闪烁或影像残留问题。此外,即使所述第一晶体管T1和所述第二晶体管T2的型号相同,但受制程因素的影响,与所述第一晶体管T1的栅极电性连接的所述扫描线SL和所述像素电极PE之间的寄生电容并不等于与所述第二晶体管T2的栅极电性连接的所述扫描线SL和所述公共电极CE之间的寄生电容,因此,在所述第一晶体管T1和所述第二晶体管T2响应对应的所述扫描线SL传输的扫描信号由导通状态变为截止状态时,所述第一馈通电压V FT1和第二馈通电压V FT2并不完全相等,也会导致显示画面仍存在闪烁或影像残留问题。
为改善所述第一馈通电压V FT1和第二馈通电压V FT2并不完全相等(即馈通电压不均)导致的显示画面存在闪烁或影像残留问题,使所述驱动模块600根据多个所述像素单元的所述第一馈通电压V FT1和所述第二馈通电压V FT2之间的差异补偿多个所述像素单元对应的显示电压V d
可选地,每一所述像素单元的所述第一馈通电压V FT1和所述第二馈通电压V FT2之间均具有第一差值X,所述驱动模块600根据多个所述像素单元的所述第一差值X补偿多个所述像素单元对应的所述显示电压V d
可选地,所述驱动模块600包括时序控制器和与所述时序控制器电性连接的电源管理芯片,所述时序控制器根据所述第一差值X补偿所述电源管理芯片的输出信号,以补偿多个所述像素单元对应的所述显示电压V d
由于所述显示电压V d等于所述数据电压V pixel和所述公共电压V com之差,所述驱动模块600还包括与所述电源管理芯片和多条所述数据线DL电性连接的源极驱动芯片,所述源极驱动芯片根据所述电源管理芯片的所述输出信号向多条所述数据线DL输出多个所述数据电压V pixel,以实现对所述显示电压V d的补偿;或多条所述公共线CL与所述电源管理芯片电性连接,所述电源管理芯片向多条所述公共线CL输出所述公共电压V com,以补偿多个所述像素单元 对应的所述显示电压V d
在对多个所述数据电压V pixel补偿,以实现对所述显示电压V d的补偿时,由于在补偿前的所述显示电压V d的灰阶等级为高灰阶等级时,施加至所述液晶层上的电压大,液晶电容增大,因此,对应补偿前的所述显示电压V d的灰阶等级为高灰阶等级时,所述第一差值X可减小;而在补偿前的所述显示电压V d的灰阶等级为低灰阶等级时,施加至所述液晶层上的电压小,液晶电容减小,因此,对应补偿前的所述显示电压V d的灰阶等级为低灰阶等级时,所述第一差值X可增大;即补偿前的所述显示电压V d对应的灰阶等级与所述第一差值X呈反比。每一所述像素单元对应多个灰阶等级时具有多个所述第一差值X,每一所述像素单元对应多个灰阶等级时的所述第一差值X的数量小于或等于所述显示面板500的灰度等级数。
在对所述公共电压V com补偿,以实现补偿多个所述像素单元对应的所述显示电压V d时,多个所述像素单元对应多个灰阶等级时具有多个所述第一差值X,多个所述第一差值X具有一第一最大差值X max和一第一最小差值X min,所述公共电压V com等于所述第一最大差值X max和所述第一最小差值X min的平均值;即V com=(X max+X min)/2。
可选地,由于所述公共电压V com等于所述第一最大差值X max和所述第一最小差值X min的平均值,因此,补偿所述公共电压V com仅能在一定程度上实现所述显示电压V d的补偿。为此,还可在补偿所述公共电压V com的基础上,对所述数据电压V pixel进行补偿,以达到完全补偿所述显示电压V d的目的。如可在单独补偿所述公共电压V com后,再次计算多个所述像素单元的所述第一差值X,并根据再次计算得到的多个所述第一差值X对所述数据电压V pixel进行补偿,从而实现对所述显示电压V d的完全补偿。
可选地,所述像素单元还包括第一电容和第二电容。所述第一电容串联于所述第一晶体管T1的源极或漏极中与所述像素电极PE电性连接的一个和第一电压端之间,所述第二电容串联于所述第二晶体管T2的源极或漏极中与所述公共电极CE电性连接的一个和所述第一电压端之间。可选地,所述第一电压端为接地端。
本申请的实施例还公开一种显示装置,包括任一上述的显示模组。
可以理解地,所述显示装置包括可移动显示装置(如笔记本电脑、手机等)、固定终端(如台式电脑、电视等)、测量装置(如运动手环、测温仪等)等。
本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本申请的限制。

Claims (18)

  1. 一种显示面板的控制方法,其中,所述显示面板包括多条数据线、多条公共线以及多个像素单元,每一所述像素单元包括第一晶体管、第二晶体管、像素电极及公共电极,所述第一晶体管的源极和漏极电性连接于所述像素电极与所述数据线之间,所述第二晶体管的源极和漏极电性连接于所述公共电极与所述公共线之间;在所述第一晶体管由导通状态变为截止状态时,所述像素电极产生第一馈通电压;在所述第二晶体管由导通状态变为截止状态时,所述公共电极产生第二馈通电压;所述控制方法包括:
    根据多个所述像素单元的所述第一馈通电压和所述第二馈通电压之间的差异补偿多个所述像素单元对应的显示电压。
  2. 根据权利要求1所述的控制方法,其中,所述的根据多个所述像素单元的所述第一馈通电压和所述第二馈通电压之间的差异补偿多个所述像素单元对应的显示电压的步骤,包括:
    根据多个所述像素单元的所述第一馈通电压和所述第二馈通电压之间的多个第一差值,补偿多个所述像素单元对应的所述数据线传输的数据电压或所述公共线传输的公共电压。
  3. 根据权利要求2所述的控制方法,其中,在所述的根据多个所述像素单元的所述第一馈通电压和所述第二馈通电压之间的多个所述第一差值,补偿多个所述像素单元对应的所述数据线传输的所述数据电压或所述公共线传输的所述公共电压的步骤之前,还包括:
    获取多个所述像素单元对应的所述第一馈通电压和所述第二馈通电压;
    计算多个所述像素单元的所述第一馈通电压和所述第二馈通电压之间的多个所述第一差值。
  4. 根据权利要求3所述的控制方法,其中,
    所述第一馈通电压的计算公式为:V FT1=C GD1/(C lc+C st+C GD1+C su)*ΔV G1
    所述第二馈通电压的计算公式为:V FT2=C GD2/(C lc+C st+C GD2+C su)*ΔV G2
    所述第一差值的计算公式为:X=V FT1-V FT2
    其中,C GD1表示与所述第一晶体管电性连接的扫描线和像素电极之间的寄生电容,C GD2表示与所述第二晶体管电性连接的扫描线和公共电极之间的寄生 电容;ΔV G1表示与所述第一晶体管电性连接的扫描线上的电压变化量,ΔV G2表示与所述第二晶体管电性连接的扫描线上的电压变化量;C su表示所述像素电极、所述数据线、所述公共线、所述扫描线、所述公共电极两两之间产生的多个寄生电容中除C GD1、C GD2外的其余寄生电容之和。
  5. 一种显示模组,其中,包括显示面板及与所述显示面板电性连接的驱动模块,所述显示面板包括:
    多条数据线;
    多条公共线;以及,
    多个像素单元,每一所述像素单元包括第一晶体管、第二晶体管、像素电极及公共电极,所述第一晶体管的源极和漏极电性连接于所述像素电极与所述数据线之间,所述第二晶体管的源极和漏极电性连接于所述公共电极与所述公共线之间;在所述第一晶体管由导通状态变为截止状态时,所述像素电极产生第一馈通电压;在所述第二晶体管由导通状态变为截止状态时,所述公共电极产生第二馈通电压;
    其中,所述驱动模块与多条所述数据线和多条所述公共线电性连接,所述驱动模块用于根据多个所述像素单元的所述第一馈通电压和所述第二馈通电压之间的差异补偿多个所述像素单元对应的显示电压。
  6. 根据权利要求5所述显示模组,其中,所述第一馈通电压与所述第二馈通电压之间具有第一差值,所述驱动模块根据多个所述像素单元的所述第一差值补偿多个所述像素单元对应的所述显示电压。
  7. 根据权利要求6所述的显示模组,其中,所述驱动模块包括时序控制器和与所述时序控制器电性连接的电源管理芯片,所述时序控制器根据所述第一差值补偿所述电源管理芯片的输出信号,以补偿多个所述像素单元对应的所述显示电压。
  8. 根据权利要求7所述的显示模组,其中,所述显示电压包括数据电压,所述驱动模块还包括与所述电源管理芯片和多条所述数据线电性连接的源极驱动芯片,所述源极驱动芯片根据所述电源管理芯片的所述输出信号向多条所述数据线输出多个所述数据电压。
  9. 根据权利要求8所述的显示模组,其中,补偿前的所述显示电压对应 的灰阶等级与所述第一差值呈反比。
  10. 根据权利要求8所述的显示模组,其中,每一所述像素单元对应多个灰阶等级时具有多个所述第一差值,数值不同的所述第一差值的数量小于或等于所述显示面板的灰度等级数量。
  11. 根据权利要求7所述的显示模组,其中,所述显示电压包括公共电压,多条所述公共线与所述电源管理芯片电性连接,所述电源管理芯片向多条所述公共线输出公共电压。
  12. 根据权利要求11所述的显示模组,其中,多个所述像素单元对应多个灰阶等级时具有多个所述第一差值,多个所述第一差值具有一第一最大差值和一第一最小差值;
    其中,所述公共电压等于所述第一最大差值和所述第一最小差值的平均值。
  13. 根据权利要求5所述的显示模组,其中,所述像素单元还包括液晶电容、存储电容及液晶层,所述液晶电容由所述像素电极、所述公共电极和所述液晶层形成;所述存储电容与所述液晶电容并联,所述存储电容串联于所述第一晶体管的源极或漏极中与所述像素电极电性连接的一个和所述第二晶体管的源极或漏极中与所述公共电极电性连接的一个之间。
  14. 根据权利要求13所述的显示模组,其中,所述存储电容的两电极分别由第二公共线和所述像素电极形成。
  15. 根据权利要求14所述的显示模组,其中,多条所述公共线包括多条第一公共线和多条第二公共线,多条所述第一公共线与扫描线平行且间隔设置,多条所述第二公共线与所述数据线平行且间隔设置。
  16. 根据权利要求5所述的显示模组,其中,所述像素单元还包括第一电容和第二电容,所述第一电容串联于所述第一晶体管的源极或漏极中与所述像素电极电性连接的一个和第一电压端之间,所述第二电容串联于所述第二晶体管的源极或漏极中与所述公共电极电性连接的一个和所述第一电压端之间。
  17. 根据权利要求5所述的显示模组,其中,所述显示面板还包括多条扫描线;其中,同一所述像素单元的所述第一晶体管的栅极和所述第二晶体管的栅极与同一所述扫描线电性连接。
  18. 根据权利要求7所述的显示模组,其中,所述时序控制器包括存储模块,所述存储模块用于存储多个所述第一差值。
PCT/CN2022/099158 2022-05-26 2022-06-16 显示面板的控制方法及显示模组 WO2023226110A1 (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202210586974.7 2022-05-26
CN202210586974.7A CN115035868B (zh) 2022-05-26 2022-05-26 显示面板的控制方法及显示模组

Publications (1)

Publication Number Publication Date
WO2023226110A1 true WO2023226110A1 (zh) 2023-11-30

Family

ID=83122013

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2022/099158 WO2023226110A1 (zh) 2022-05-26 2022-06-16 显示面板的控制方法及显示模组

Country Status (2)

Country Link
CN (1) CN115035868B (zh)
WO (1) WO2023226110A1 (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101315504A (zh) * 2007-06-01 2008-12-03 群康科技(深圳)有限公司 液晶显示装置的驱动电路与驱动方法
CN102402958A (zh) * 2011-11-16 2012-04-04 深圳市华星光电技术有限公司 液晶面板的驱动方法
CN103295540A (zh) * 2012-06-07 2013-09-11 上海天马微电子有限公司 有源矩阵显示面板的驱动方法及驱动装置、显示器
CN103760726A (zh) * 2013-12-31 2014-04-30 深圳市华星光电技术有限公司 液晶显示面板及其像素结构以及驱动方法
US20140354621A1 (en) * 2013-05-28 2014-12-04 Samsung Display Co., Ltd. Pixel and display device using the same
CN105446035A (zh) * 2015-12-04 2016-03-30 昆山龙腾光电有限公司 液晶显示面板
CN105448255A (zh) * 2015-11-24 2016-03-30 昆山龙腾光电有限公司 液晶显示装置及其驱动方法
CN105633093A (zh) * 2015-12-28 2016-06-01 武汉华星光电技术有限公司 薄膜晶体管阵列基板
CN105629609A (zh) * 2016-02-18 2016-06-01 深圳市华星光电技术有限公司 阵列基板、液晶显示装置及液晶显示装置的驱动方法
CN106647080A (zh) * 2016-11-21 2017-05-10 友达光电股份有限公司 阵列基板
CN106847226A (zh) * 2017-04-13 2017-06-13 深圳市华星光电技术有限公司 3t像素最佳公共电压调整方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3264270B2 (ja) * 1999-07-26 2002-03-11 日本電気株式会社 液晶表示装置
CN1987620B (zh) * 2005-12-23 2010-05-12 群康科技(深圳)有限公司 液晶显示器及其补偿馈通电压的方法
TW200725536A (en) * 2005-12-23 2007-07-01 Innolux Display Corp Liquid crystal display device and method for compensating feed through voltage
CN101634786A (zh) * 2008-07-23 2010-01-27 昆山龙腾光电有限公司 一种液晶面板及包含该液晶面板的显示装置
CN101520583B (zh) * 2009-04-27 2012-03-21 友达光电股份有限公司 像素结构及其驱动方法、以及显示器的驱动方法
CN102023423B (zh) * 2009-09-09 2013-01-02 北京京东方光电科技有限公司 液晶显示器及其制造方法
CN102608817B (zh) * 2012-03-26 2015-07-01 深圳市华星光电技术有限公司 液晶显示装置
TW201619678A (zh) * 2014-11-26 2016-06-01 友達光電股份有限公司 畫素結構及顯示面板
CN107463035B (zh) * 2017-08-02 2020-04-28 深圳市华星光电技术有限公司 液晶显示面板驱动电路
JP2019120740A (ja) * 2017-12-28 2019-07-22 シャープ株式会社 液晶表示装置、液晶パネルの駆動方法

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101315504A (zh) * 2007-06-01 2008-12-03 群康科技(深圳)有限公司 液晶显示装置的驱动电路与驱动方法
CN102402958A (zh) * 2011-11-16 2012-04-04 深圳市华星光电技术有限公司 液晶面板的驱动方法
CN103295540A (zh) * 2012-06-07 2013-09-11 上海天马微电子有限公司 有源矩阵显示面板的驱动方法及驱动装置、显示器
US20140354621A1 (en) * 2013-05-28 2014-12-04 Samsung Display Co., Ltd. Pixel and display device using the same
CN103760726A (zh) * 2013-12-31 2014-04-30 深圳市华星光电技术有限公司 液晶显示面板及其像素结构以及驱动方法
CN105448255A (zh) * 2015-11-24 2016-03-30 昆山龙腾光电有限公司 液晶显示装置及其驱动方法
CN105446035A (zh) * 2015-12-04 2016-03-30 昆山龙腾光电有限公司 液晶显示面板
CN105633093A (zh) * 2015-12-28 2016-06-01 武汉华星光电技术有限公司 薄膜晶体管阵列基板
CN105629609A (zh) * 2016-02-18 2016-06-01 深圳市华星光电技术有限公司 阵列基板、液晶显示装置及液晶显示装置的驱动方法
CN106647080A (zh) * 2016-11-21 2017-05-10 友达光电股份有限公司 阵列基板
CN106847226A (zh) * 2017-04-13 2017-06-13 深圳市华星光电技术有限公司 3t像素最佳公共电压调整方法

Also Published As

Publication number Publication date
CN115035868B (zh) 2023-05-30
CN115035868A (zh) 2022-09-09

Similar Documents

Publication Publication Date Title
US10373579B2 (en) Flat display apparatus and control circuit and method for controlling the same
US9368085B2 (en) Method and apparatus for driving active matrix display panel, and display
TWI473066B (zh) Display panel and its drive circuit
TWI398692B (zh) 顯示裝置、其驅動方法及電子設備
US8310470B2 (en) Display apparatus and electronic equipment
KR101285054B1 (ko) 액정표시장치
KR100588258B1 (ko) 액정 디스플레이 패널의 플리커 감소를 위한 방법 및회로
JPH1031202A (ja) トグリングバックプレーンを有するディスプレイマトリックスの選択ラインドライバ
TWI697882B (zh) 顯示裝置
KR20160042014A (ko) 어레이 기판 및 액정 디스플레이 장치
WO2020118758A1 (zh) 公共电压调节电路及公共电压调节方法
TW201729175A (zh) 用於顯示裝置的驅動方法及相關的驅動裝置
US20230117704A1 (en) Liquid crystal device and method for compensating current leakage of lcd
JP4492491B2 (ja) 表示装置
KR20140143989A (ko) 액정표시장치 및 그 구동방법과 제조방법
KR20150030539A (ko) 인 셀 터치 액정표시장치
US20190096346A1 (en) Array substrate and display panel
US11011091B2 (en) Array substrate for reducing coupling effect, display panel, display device, operating method, and manufacturing method
US20030038767A1 (en) Matrix display device
JPH0422923A (ja) 液晶表示装置
WO2023226110A1 (zh) 显示面板的控制方法及显示模组
CN103268748A (zh) 一种电极的电压控制方法及装置
US9165523B2 (en) Driver circuit for image lines of a display device with arrangement to improve multi-level grayscale display
TWI757813B (zh) 抑制顯示面板閃爍之驅動方法及其驅動電路
CN110070835B (zh) 电子纸显示驱动电路

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 17758977

Country of ref document: US

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22943305

Country of ref document: EP

Kind code of ref document: A1