WO2023163167A1 - 岩塩型構造を持つ化合物の単結晶薄膜及びその製造方法 - Google Patents
岩塩型構造を持つ化合物の単結晶薄膜及びその製造方法 Download PDFInfo
- Publication number
- WO2023163167A1 WO2023163167A1 PCT/JP2023/007032 JP2023007032W WO2023163167A1 WO 2023163167 A1 WO2023163167 A1 WO 2023163167A1 JP 2023007032 W JP2023007032 W JP 2023007032W WO 2023163167 A1 WO2023163167 A1 WO 2023163167A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- thin film
- single crystal
- crystal thin
- substrate
- snte
- Prior art date
Links
- 239000013078 crystal Substances 0.000 title claims abstract description 169
- 239000010409 thin film Substances 0.000 title claims abstract description 169
- 150000001875 compounds Chemical class 0.000 title claims abstract description 48
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 29
- 239000011435 rock Substances 0.000 title abstract 3
- 239000000758 substrate Substances 0.000 claims abstract description 79
- 239000010408 film Substances 0.000 claims abstract description 55
- 230000012010 growth Effects 0.000 claims abstract description 21
- 238000009736 wetting Methods 0.000 claims abstract description 17
- 230000003746 surface roughness Effects 0.000 claims abstract description 16
- 238000002128 reflection high energy electron diffraction Methods 0.000 claims description 38
- 239000012212 insulator Substances 0.000 claims description 32
- FAPWRFPIFSIZLT-UHFFFAOYSA-M Sodium chloride Chemical group [Na+].[Cl-] FAPWRFPIFSIZLT-UHFFFAOYSA-M 0.000 claims description 22
- 229910002665 PbTe Inorganic materials 0.000 claims description 17
- 150000004770 chalcogenides Chemical class 0.000 claims description 14
- OCGWQDWYSQAFTO-UHFFFAOYSA-N tellanylidenelead Chemical compound [Pb]=[Te] OCGWQDWYSQAFTO-UHFFFAOYSA-N 0.000 claims description 14
- 229910002367 SrTiO Inorganic materials 0.000 claims description 11
- 230000005291 magnetic effect Effects 0.000 claims description 10
- 239000004065 semiconductor Substances 0.000 claims description 6
- YBNMDCCMCLUHBL-UHFFFAOYSA-N (2,5-dioxopyrrolidin-1-yl) 4-pyren-1-ylbutanoate Chemical compound C=1C=C(C2=C34)C=CC3=CC=CC4=CC=C2C=1CCCC(=O)ON1C(=O)CCC1=O YBNMDCCMCLUHBL-UHFFFAOYSA-N 0.000 claims description 5
- 229910002370 SrTiO3 Inorganic materials 0.000 claims description 4
- 230000005684 electric field Effects 0.000 claims description 4
- 230000005669 field effect Effects 0.000 claims description 4
- 230000005294 ferromagnetic effect Effects 0.000 claims description 3
- 229910005642 SnTe Inorganic materials 0.000 claims 2
- 238000000151 deposition Methods 0.000 description 23
- 230000008021 deposition Effects 0.000 description 23
- 230000000694 effects Effects 0.000 description 21
- 238000010438 heat treatment Methods 0.000 description 21
- 238000000034 method Methods 0.000 description 20
- 238000007740 vapor deposition Methods 0.000 description 18
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 description 16
- 230000015572 biosynthetic process Effects 0.000 description 16
- 230000000052 comparative effect Effects 0.000 description 15
- 238000011156 evaluation Methods 0.000 description 11
- 239000000463 material Substances 0.000 description 10
- 238000005259 measurement Methods 0.000 description 10
- 238000000560 X-ray reflectometry Methods 0.000 description 9
- 238000010586 diagram Methods 0.000 description 9
- 238000002441 X-ray diffraction Methods 0.000 description 7
- 238000000137 annealing Methods 0.000 description 7
- 239000000523 sample Substances 0.000 description 7
- 235000002639 sodium chloride Nutrition 0.000 description 5
- 239000011780 sodium chloride Substances 0.000 description 5
- 238000005162 X-ray Laue diffraction Methods 0.000 description 4
- 238000001704 evaporation Methods 0.000 description 4
- 238000001451 molecular beam epitaxy Methods 0.000 description 4
- 230000000704 physical effect Effects 0.000 description 4
- -1 PbTe compound Chemical class 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 230000008020 evaporation Effects 0.000 description 3
- 229910052714 tellurium Inorganic materials 0.000 description 3
- 230000007704 transition Effects 0.000 description 3
- 238000001771 vacuum deposition Methods 0.000 description 3
- 238000010306 acid treatment Methods 0.000 description 2
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 2
- 230000007246 mechanism Effects 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 230000010355 oscillation Effects 0.000 description 2
- 238000002360 preparation method Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 239000010453 quartz Substances 0.000 description 2
- 239000002994 raw material Substances 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 241000862969 Stella Species 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 238000004364 calculation method Methods 0.000 description 1
- 238000012790 confirmation Methods 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000001035 drying Methods 0.000 description 1
- 238000005485 electric heating Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 230000007773 growth pattern Effects 0.000 description 1
- 239000011261 inert gas Substances 0.000 description 1
- 230000003993 interaction Effects 0.000 description 1
- 230000005415 magnetization Effects 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000000859 sublimation Methods 0.000 description 1
- 230000008022 sublimation Effects 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- PORWMNRCUJJQNO-UHFFFAOYSA-N tellurium atom Chemical compound [Te] PORWMNRCUJJQNO-UHFFFAOYSA-N 0.000 description 1
- 230000005676 thermoelectric effect Effects 0.000 description 1
Classifications
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C14/00—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
- C23C14/06—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C14/00—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
- C23C14/22—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
- C23C14/24—Vacuum evaporation
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B23/00—Single-crystal growth by condensing evaporated or sublimed materials
- C30B23/02—Epitaxial-layer growth
- C30B23/08—Epitaxial-layer growth by condensing ionised vapours
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/10—Inorganic compounds or compositions
- C30B29/46—Sulfur-, selenium- or tellurium-containing compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/20—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy
- H01L21/2003—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy characterised by the substrate
- H01L21/2015—Deposition of semiconductor materials on a substrate, e.g. epitaxial growth solid phase epitaxy characterised by the substrate the substrate being of crystalline semiconductor material, e.g. lattice adaptation, heteroepitaxy
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/82—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by variation of the magnetic field applied to the device
Definitions
- the present invention relates to a single crystal thin film of a compound having a rock salt structure and a method for producing the same.
- Topological crystalline insulators are topological insulators (TIs) with surface states protected by mirror symmetry of the crystal.
- a topological crystalline insulator (TCI) is expected to transition to a two-dimensional topological insulator when made into a few atomic layers, unlike the conventional topological insulator (TI). It is attracting a lot of attention because it is expected to have new physical properties different from usual (for example, Non-Patent Documents 1 to 4).
- Non-Patent Document 5 reports on a method of first forming a thick SnTe film and then forming an SnTe thin film with a predetermined thickness by high-temperature sublimation (Non-Patent Document 5). ).
- Non-Patent Document 5 formed a polycrystalline thin film instead of a single crystal thin film. Moreover, there is a problem that the film thickness is not easy to control.
- the present invention has been made to solve the above problems, and aims to provide a single-crystal thin film of a compound having a flat rock-salt structure and a method for producing the same.
- Another object of the present invention is to provide an element such as a spin transistor using a single-crystal thin film of a compound having a rock-salt structure.
- the present invention includes the following aspects.
- a single crystal thin film The single crystal thin film is made of a compound having a rock salt structure, A single crystal thin film having a thickness of 0.5 to 100 nm and a surface roughness of 5.0 nm or less.
- the chalcogenide is SnTe, SnSe, PbTe, PbSe, Pb 1-x Sn x Te (1 ⁇ x>0.3), and Pb 1-x Sn x Se (1 ⁇ x>0.3)
- the film thickness is 0.5 to 50 nm
- [7] a film thickness of 0.5 to 10 nm; The single crystal thin film according to any one of [1] to [6], which has a surface roughness of 1 nm or less.
- [8] The single crystal thin film according to any one of [1] to [7], wherein, in a reflection high-energy electron diffraction (RHEED) pattern, the diffraction pattern of the single crystal thin film becomes a single domain with only double streaks remaining.
- RHEED reflection high-energy electron diffraction
- a single crystal thin film laminate comprising a SrTiO 3 substrate and the single crystal thin film according to any one of [1] to [8], wherein the SrTiO 3 substrate has a ⁇ 13 ⁇ 13 surface.
- a method for producing a single crystal thin film on a substrate comprising: The single crystal thin film is made of a compound having a rock salt structure, has a thickness of 0.5 to 100 nm, and has a surface roughness of 5.0 nm or less, the substrate having a superstructured surface; forming a film of the compound on the surface of the superstructure of the substrate at 20° C. to 40° C.
- a method for producing a single crystal thin film comprising: [11] The method for producing a single crystal thin film according to [10], wherein the compound is a topological crystal insulator. [12] The method for producing a single crystal thin film according to [10] or [11], wherein the compound is a chalcogenide. [13]
- the substrate is a SrTiO3 substrate, The method for producing a single crystal thin film according to any one of [10] to [12], wherein the SrTiO 3 substrate has a surface of ⁇ 13 ⁇ 13.
- a device comprising the single crystal thin film according to any one of [1] to [8], A device, wherein the device is one selected from the group consisting of a spin transistor, a semiconductor, a field effect transistor, a thermoelectric device, a spintronics device, a laser device and a sensor.
- the device is a spin transistor;
- the spin transistor is a non-magnetic source electrode; a drain electrode that is ferromagnetic; a gate electrode for controlling carrier density; a topological crystalline insulator;
- the topological crystal insulator comprises the single crystal thin film according to any one of claims 1 to 8, the gate electrode is provided between the source electrode and the drain electrode; By applying an electric field to the topological crystal insulator by the gate electrode, changing an external magnetic field applied to the drain electrode, or changing the direction of the current between the source electrode and the drain electrode, the The device according to [14], wherein the current output to the drain electrode is controlled.
- a flat single crystal thin film and a manufacturing method thereof it is possible to provide a flat single crystal thin film and a manufacturing method thereof. Also, a spin transistor using a single crystal thin film of a compound having a rock salt structure can be provided.
- FIG. 1 is a schematic diagram of a vacuum deposition apparatus used in Example 1.
- FIG. 4 is a reflection high-energy electron diffraction (RHEED) pattern of the SrTiO 3 (STO) substrate before starting film formation in Example 1.
- FIG. 1 is a RHEED pattern during deposition of SnTe at room temperature in Example 1; 1 is a RHEED pattern during deposition of SnTe at room temperature in Example 1; 1 is a RHEED pattern of a SnTe single crystal thin film (before heat treatment) formed after heating in Example 1.
- Example 1 it is a RHEED pattern of the SnTe single-crystal thin film (after heat processing) formed after temperature rising. RHEED patterns in the [110] direction of STO and in the [100] direction of SnTe. It is a schematic diagram of the lattice structure of the STO substrate surface and the SnTe film for explaining the RHEED pattern in the [100] direction of STO and in the [110] direction of SnTe. 2 is a diagram showing the measurement results of an atomic force microscope (AFM) of the SnTe single crystal thin film obtained in Example 1.
- AFM atomic force microscope
- FIG. 2 is a diagram showing the results of X-ray diffraction (XRD) measurement of the SnTe single crystal thin film obtained in Example 1.
- FIG. 1 is a graph showing measurement results of the SnTe single crystal thin film obtained in Example 1 by X-ray reflectometry (XRR).
- FIG. 10 is a diagram showing observation results of a two-dimensional weak antilocalization effect for the SnTe single crystal thin film obtained in Example 2; 4 is a diagram showing observation results of a two-dimensional weak antilocalization effect for the SnTe single crystal thin film obtained in Example 1.
- FIG. 2 is a diagram showing observation results of a two-dimensional weak antilocalization effect for SnTe single crystal thin films obtained in Examples 1 and 2; 5 is a RHEED pattern of the SnTe thin film of Comparative Example 1.
- FIG. 5 is a RHEED pattern of the SnTe thin film of Comparative Example 2.
- FIG. 10 is a RHEED pattern of the SnTe thin film of Comparative Example 3.
- FIG. 10 is a RHEED pattern of the SnTe thin film of Comparative Example 4; 10 is a RHEED pattern of the SnTe thin film of Comparative Example 5.
- FIG. 1 is a conceptual diagram of a spin transistor;
- FIG. FIG. 2 is a graph showing measurement results of temperature dependence of electric resistivity of SnTe single crystal thin films obtained in Examples 1 and 2; 4 is a RHEED pattern of the PbTe thin film of Example 4.
- FIG. 1 is a conceptual diagram of a spin transistor;
- FIG. FIG. 2 is a graph
- the single crystal thin film of this embodiment is made of a compound having a rock salt structure, has a film thickness of 0.5 to 100 nm, and a surface roughness of 5.0 nm or less.
- the single crystal thin film of the present embodiment has a film thickness of 0.5 nm to 100 nm, preferably 0.5 nm to 50 nm, more preferably 0.5 nm to 10 nm, and 0.63 nm to 7 nm. is more preferred.
- the single crystal thin film of the present embodiment has a surface roughness of 5.0 nm or less, preferably 3.0 nm or less, more preferably 2.0 nm or less, and 1.0 nm or less. is more preferred.
- the single crystal thin film of the present embodiment preferably has a film thickness of 0.5 to 50 nm and a surface roughness of 5 nm or less; More preferably, the film thickness is 0.5 to 10 nm and the surface roughness is 3 nm or less; the film thickness is 0.5 to 10 nm and the surface roughness is 1 nm or less. is most preferred.
- the compound is a topological crystalline insulator, more preferably a chalcogenide.
- the chalcogenides of this embodiment include SnTe, SnSe, PbTe, PbSe, Pb 1-x Sn x Te (1 ⁇ x>0.3), and Pb 1-x Sn x Se (1 ⁇ x>0.3).
- the chalcogenide of the present embodiment is SnTe.
- a SnTe single crystal thin film will be described below in detail as an example of the single crystal thin film.
- the SnTe single crystal thin film of this embodiment can be evaluated using an atomic force microscope (AFM), X-ray diffraction (XRD), and X-ray reflectometry (XRR).
- AFM, XRD, and XRR are not particularly limited, and known methods can be used. Specific examples of each measuring apparatus and method will be described in Examples.
- the SnTe single crystal thin film obtained in Example 1 described later had a thickness of 6.6 nm and a surface roughness (RMS) of 0.72 nm. While a very thin film can be obtained, the flatness of the thin film is also excellent.
- the film thickness can be estimated by flat film peak fitting, in which the reflection vibration peak is confirmed.
- the SnTe single crystal thin film of this embodiment is a topological crystal insulator (TCI).
- TCI topological crystal insulator
- FIG. 12 a two-dimensional weak antilocalization effect was observed in the sample with a film thickness of 9.9 nm.
- the angle ⁇ between the direction of the magnetic field H and the sample surface is changed from 10 degrees to 90 degrees (perpendicular), and the magnetic field dependence of the conductance when ⁇ is 0 degrees is subtracted from the magnetic field dependence of each conductance.
- ⁇ 0 Hsin ⁇ is taken as the horizontal axis, the same shape is obtained in a weak magnetic field, which is a two-dimensional weak antilocalization effect.
- FIG. 12 shows a two-dimensional weak antilocalization effect.
- the SnTe single crystal thin film of this embodiment exhibited a similar two-dimensional weak antilocalization effect even when the film thickness was reduced to 6.6 nm.
- the thinner the SnTe single crystal thin film of this embodiment the smaller the two-dimensional weak antilocalization effect. This is thought to be due to interference between upper and lower topological surface states as the SnTe single crystal thin film becomes thinner.
- the SnTe single crystal thin film of the present embodiment may be 3 nm or more, 5 nm or more, preferably 6 nm or more, more preferably 9 nm or more, from the viewpoint of electrical transport properties via topological surface states. Most preferably, it is 12 nm or more. Also, it may be 50 nm or less, 40 nm or less, preferably 36 nm or less, more preferably 9 nm or more, and most preferably 15 nm or less.
- the SnTe single crystal thin film of the present embodiment is thinned to, for example, less than 3 nm, the electrical transport properties through the topological surface state are deteriorated. Presuming the cause of this, in the SnTe single crystal thin film, interference between the topological surface states of the upper and lower surfaces occurs, and it is considered to be affected by this.
- PbTe single crystal thin film In the PbTe single-crystal thin film of the present embodiment, it is preferable that the diffraction pattern of the PbTe single-crystal thin film becomes a single domain with only double streak remaining in the RHEED pattern. From the example of the PbTe single crystal thin film obtained in Example 4 described later, it is more preferable that the 2 ⁇ 2 superstructure and the first Laue zone are also observed as shown in FIG.
- TCI Topological Crystalline Insulator
- TI topological insulator
- Basic properties such as spin-polarized Dirac cone and high mobility are the same as TI.
- II Surface states are generated by mirror symmetry of the crystal (original from time-reversal symmetry in ordinary TI).
- III It is theoretically predicted that thinning to atomic layer units will result in a two-dimensional TI (ideal TI state without bulk).
- the weak antilocalization effect is an effect that appears in a system with strong spin-orbit interaction such as the surface of a topological insulator. Electrons self-interfer and form a standing wave that weakens each other in a closed path. This is a phenomenon of decreasing Especially when this effect is confirmed to be two-dimensional, there is a high probability that its origin is derived from the surface effect of topological insulators.
- a single-crystal thin film laminate of a compound having a rock salt structure includes a SrTiO 3 (STO) substrate and a single crystal thin film of a compound having a rock salt structure.
- the STO substrate has a surface of ⁇ 13 ⁇ 13.
- a single crystal thin film of the compound having the rock salt structure is formed on the ⁇ 13 ⁇ 13 surface of the STO(001) substrate.
- Example 1 the obtained SnTe single crystal thin film laminate has a 2 ⁇ 2 superstructure in the RHEED pattern in the [100] direction (Fig. 6) and the [110] direction (Fig. 7) in STO. and the first Laue zone were also observed. Also, the width a in FIG. 6 is ⁇ 2 times the width b in FIG.
- the ⁇ 13 ⁇ 13 superstructure of this embodiment is a long-period structure that can be produced by introducing oxygen vacancies to the surface of the STO substrate under specific conditions.
- the confirmation method of the ⁇ 13 ⁇ 13 superstructure of the present embodiment is the RHEED pattern, which can be directly and clearly observed.
- Method for producing a single crystal thin film of a compound having a rock salt structure A method for producing a single crystal thin film of a compound having a rock salt structure according to this embodiment will be described using an example of a method for producing a SnTe single crystal thin film.
- the SnTe single crystal thin film manufacturing method of the present embodiment is a method of forming the SnTe single crystal thin film of the present embodiment described above on a SrTiO 3 (STO) substrate.
- the method for manufacturing the SnTe single crystal thin film of this embodiment includes the following steps (A1) and (A2).
- the method for producing a SnTe single crystal thin film of the present embodiment preferably includes the following steps (A1), (A2) and (A3).
- Step (A2) A step of heating the STO substrate having the wetting layer to a temperature of 200° C. or more and 350° C. or less, and performing SnTe vapor deposition using a SnTe compound vapor deposition source to form the SnTe single crystal thin film.
- Step (A3) A step of subjecting the SnTe single crystal thin film to heat treatment (annealing) at a temperature of 200° C. or higher and 350° C. or lower for several minutes to several hours.
- the STO substrate according to the present embodiment is preferably non-doped, and is not particularly limited.
- a non-doped STO substrate manufactured by Shinko Co., Ltd. can be used.
- the STO substrate is preferably subjected to pretreatment including the following hydrofluoric acid treatment and heat treatment (annealing).
- Non-Patent Literature M. Naito et al. , Physica C 229, 1-11, (1994)
- the STO substrate was heat-treated using a buffered hydrofluoric acid solution.
- a ⁇ 13 ⁇ 13 surface superstructure is produced by surface etching according to the method described in the following non-patent document.
- Non-Patent Literature M. Kawasaki et al. , Science 266, 1540 (1994), etc.).
- the buffered hydrofluoric acid used preferably has a hydrofluoric acid concentration of 2 to 10% and a pH of 4.4 to 4.6.
- the heat treatment temperature is preferably 950-1000.degree.
- the heat treatment time is 1.5 to 3 hours, preferably about 2 hours. Whether or not the ⁇ 13 ⁇ 13 surface superstructure can be fabricated can be determined by checking the RHEED pattern.
- Deposition equipment As shown in the schematic diagram of the vacuum deposition apparatus 100 shown in FIG. A vapor deposition film is grown on the surface facing the material 4 .
- a molecular beam epitaxy deposition apparatus having an ultra-high vacuum chamber is preferably used as the deposition apparatus according to the present embodiment.
- a heating mechanism for heating the substrate and a reflection high energy electron diffraction (RHEED) analyzer capable of observing thin film growth on the spot in the ultra-high vacuum chamber of the film forming apparatus.
- RHEED reflection high energy electron diffraction
- the film formation temperature is preferably 20 to 40° C., more preferably 20 to 30° C., and room temperature (22° C. to 27° C.) is further preferable. preferable.
- the degree of vacuum of the vacuum chamber during film formation is preferably 1 ⁇ 10 ⁇ 9 Pa to 6 ⁇ 10 ⁇ 8 Pa, and the higher the degree of vacuum, the better.
- the film formation time at the above temperature is not particularly limited, and the film is preferably formed to a film thickness of 0.5 to 3 nm.
- the film is vapor-deposited on the Si substrate in advance and calibrated.
- the on-site monitoring method is not particularly limited, and known methods can be used. For example, there is a method using an ion gauge type flux monitor.
- a method for heating the substrate on which the wetting layer is formed is not particularly limited, and examples thereof include heating with a heater.
- the heating rate is, for example, about 20° C. to 40° C./second, preferably the maximum heating rate of the heater of the film forming apparatus.
- the evaporation rate of the film-forming material may be the same as or different from that in step (A1), and is preferably the same from the viewpoint of ease of operation. Further, it is preferable to continue the evaporation of the film-forming material without stopping it during the transition from the step (A1) to the step (A2) or before and after the temperature rise.
- the method for monitoring the film thickness is the same as in step (A1).
- the atmosphere for the heat treatment (annealing) may be an inert gas or a vacuum, and is preferably an ultra-high vacuum of 1 ⁇ 10 ⁇ 9 Pa to 6 ⁇ 10 ⁇ 8 Pa similar to film formation.
- the PbTe single-crystal thin film manufacturing method of the present embodiment can be manufactured in the same manner as the SnTe single-crystal thin film manufacturing method described above, except that a PbTe compound vapor deposition source is used instead of the SnTe compound vapor deposition source.
- the device of this embodiment is a device characterized by including the single crystal thin film of this embodiment described above.
- the element of this embodiment will be described by taking a spin transistor as an example.
- the spin transistor 200 includes a nonmagnetic source electrode 12, a ferromagnetic drain electrode 14, a gate electrode 16 for controlling carrier density, and a topological crystal insulator 18. and have The gate electrode 16 is provided between the source electrode 12 and the drain electrode 14 .
- the gate electrode 16 applies an electric field to the topological crystalline insulator 18 to control the current output from the source electrode 12 to the drain electrode 14 . Electron spins are transported conservatively in topological crystalline insulators because topological insulators have spin-polarized electronic bands.
- the output current can be controlled by controlling the magnetization of the drain electrode 14 by an external magnetic field, or by reversing the direction of the current flowing between the source electrode 12 and the drain electrode 14 .
- the topological crystal insulator 18 includes a single crystal thin film of a compound having a rock salt structure according to the present embodiment. wherein the compound is one compound selected from the group consisting of SnTe, SnSe, PbTe, PbSe, Pb 1-x Sn x Te, and Pb 1-x Sn x Se (each 1 ⁇ x>0.3); be.
- the compound is SnTe.
- Evaluation device Physical Properties Measurement System manufactured by Quantum Design Evaluation method: After bonding the sample, a constant current value was applied and the voltage was measured by the four-probe method.
- STO substrate manufacturer Shinkosha
- size 15 mm ⁇ 15 mm ⁇ 0.5 mm
- STEP substrate plane orientation (001)
- STO substrate with 1 ⁇ 1 surface Manufacturer Shinkosha Hydrofluoric acid: Manufacturer Stella Chemifa Corporation
- Example 1 "Preparation of SnTe single crystal thin film” ⁇ Preparation of STO board> A non-doped STO substrate was surface-etched at room temperature using buffered hydrofluoric acid (5% hydrofluoric acid), and then annealed at 1000°C in a quartz tube in clean air to fabricate a ⁇ 13 ⁇ ⁇ 13 surface superstructure.
- the heat treatment conditions are as follows. Treatment method: Electric heating wire heating type quartz tube Temperature: 1000°C Time: 1 hour Cooling/drying method: Cool over about 30 minutes
- the STO substrate after the above treatment is placed in an ultra-high vacuum chamber of a film forming apparatus.
- the SnTe vapor deposition material is placed in advance in an alumina crucible, and the chamber is set to an ultra-high vacuum (atmospheric pressure: 1 ⁇ 10 ⁇ 9 Pa to 6 ⁇ 10 ⁇ 8 Pa).
- the STO substrate was kept at room temperature (25° C.)
- SnTe was vapor-deposited on the STO substrate by molecular beam epitaxy in an ultra-high vacuum until a predetermined vapor deposition amount (several nm) was reached.
- the vapor deposition conditions and vapor deposition amount are as follows. A STO substrate with a wetting layer was obtained. Deposition rate: 0.05 nm/sec Deposition time: 40 sec Deposition amount: 2 nm
- the RHEED patterns of the STO substrate before starting vapor deposition, the STO substrate during vapor deposition, and the STO substrate after vapor deposition were measured. The results are shown in FIGS. 2-4. In FIG. 4, a broad streak with two domains was observed.
- ⁇ Growth of SnTe single crystal thin film> The temperature of the STO substrate having the wetting layer obtained above was raised from room temperature (25° C.) to about 250° C. at once at the following temperature elevation rate and temperature elevation time. Temperature increase rate: about 20° C. to 40° C./second Temperature increase time: about 10 seconds or less After obtaining a substrate having a wetting layer with a predetermined deposition amount, the SnTe vapor deposition material is evaporated during the time that the temperature is raised to about 250° C. We maintained various conditions such as the speed at which the
- the film thickness was estimated from the previously calibrated deposition rate, and deposition was stopped at about 6 nm. Growth time was 3 minutes. At that time, the RHEED pattern of the SnTe single crystal thin film was measured. The results are shown in FIG. The diffraction pattern became a single domain with only double streak remaining.
- Example 2 In the step of "growth of SnTe single crystal thin film", a SnTe single crystal thin film (on an STO substrate) was obtained by adjusting the growth time and substrate temperature so as to obtain a thickness of 9.9 nm in the same manner as in Example 1. Evaluation was made in the same manner as in Example 1. Some of the results are shown in Tables 1 and 2, FIGS. 12, 14 and 21.
- Example 3 In the step of "growth of SnTe single crystal thin film", a SnTe single crystal thin film (on an STO substrate) was obtained by adjusting the growth time and substrate temperature so as to obtain a thickness of 12.9 nm in the same manner as in Example 1. Evaluation was made in the same manner as in Example 1. Some of the results are shown in Table 2.
- Example 1 A SnTe thin film (on an STO substrate) was obtained in the same manner as in Example 1, except that in the step of "Growth of SnTe single crystal thin film", the temperature was not raised and the growth was performed at room temperature (25°C). .
- the RHEED pattern was evaluated in the same manner as in Example 1. The result is shown in FIG.
- Comparative Example 3 A SnTe thin film (on an STO substrate) was obtained in the same manner as in Comparative Example 1, except that an STO substrate having a 1 ⁇ 1 plane was used.
- the RHEED pattern was evaluated in the same manner as in Example 1. The result is shown in FIG.
- Example 4 A SnTe thin film (on an STO substrate) was obtained in the same manner as in Example 1, except that an STO substrate having a 1 ⁇ 1 plane was used. The RHEED pattern was evaluated in the same manner as in Example 1. The results are shown in FIG.
- Example 5 A SnTe thin film (on an STO substrate) was obtained in the same manner as in Example 1, except that an STO substrate having a 1 ⁇ 1 plane was used.
- the RHEED pattern was evaluated in the same manner as in Example 1. The result is shown in FIG.
- Example 4 The substrate temperature was adjusted in the same manner as in Example 1, except that a PbTe compound vapor deposition source was used instead of the PbTe compound vapor deposition source in the step "Growth of PbTe single crystal thin film”. above).
- FIG. 2 is the RHEED pattern of the ⁇ 13 ⁇ 13 structure of STO.
- a structure of one or more domains is first formed containing amorphous, which becomes the wetting layer (FIGS. 3 and 4).
- the temperature of the substrate is raised to about 250.degree.
- the crystal becomes a single crystal, reflecting this, the brightness of the RHEED pattern increases and the line width of the streak pattern becomes sharp (FIG. 5). From Figs.
- vapor deposition is started at around room temperature in the initial stage of growth, and the temperature is immediately raised to a high temperature (around 250° C.), thereby preventing the formation of one or more domains and island-like growth, and further, the single crystal. It is possible to realize a highly flat surface even with a thin film thickness. Since thin and high-quality films have become possible as shown, it is possible to produce thick and high-quality films by extending the film deposition time. It is also possible to add new functions (spin transistors, etc.). In addition, flat thin film single crystal growth of PbTe, which is a thermoelectric material with similar crystal properties, was also confirmed.
- thermoelectric elements with a large thermoelectric effect semiconductors with variable bandgap, transparent thermoelectric elements with ultra-thin films, semiconductors (elements) and field effect transistors with improved performance due to the realization of steep interfaces and surfaces, reduction in bulk ratio, etc. It is also expected to be used as a highly efficient spintronics device, light emitting device, laser and sensor device using the topological surface state by.
- Vacuum deposition device 2 Substrate 4: Film formation material 6: Vacuum chamber 8: Substrate holding/heating mechanism 10: Exhaust 200: Spin transistor 12: Source electrode 14: Drain electrode 16: Gate electrode 18: Topological crystal insulator (including single-crystal thin films of compounds with rock-salt structures)
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Organic Chemistry (AREA)
- Materials Engineering (AREA)
- Metallurgy (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Crystallography & Structural Chemistry (AREA)
- Power Engineering (AREA)
- Mechanical Engineering (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Inorganic Chemistry (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
Abstract
平坦な岩塩型構造を持つ化合物の単結晶薄膜及びその製造方法を提供する。本発明の単結晶薄膜は、岩塩型構造を持つ化合物の単結晶薄膜からなる。膜厚が0.5~100nmであり、表面粗さは5.0nm 以下である。本発明の単結晶薄膜の製造方法は、基板の超構造の表面に、20℃~40℃で前記化合物の膜を形成しぬれ層(wetting layer)を形成する工程と、前記ぬれ層を有する前記基板を、前記化合物の結晶成長温度に昇温させ、前記単結晶薄膜を形成する工程と、を有する。
Description
本発明は、岩塩型構造を持つ化合物の単結晶薄膜及びその製造方法に関する。
本願は、2022年2月28日に、日本に出願された特願2022-030143号に基づき優先権を主張し、その内容をここに援用する。
本願は、2022年2月28日に、日本に出願された特願2022-030143号に基づき優先権を主張し、その内容をここに援用する。
スズ・テルル(SnTe)などの岩塩型構造を持つ化合物は従来から、直接遷移型ナローギャップ半導体であることが知られ、赤外線センサーあるいは熱電材料等の観点からも研究が進んでいた。そして2012年にトポロジカル結晶絶縁体(TCI)であることが発表され、それ以降その実験的実証が進んでいる。トポロジカル結晶絶縁体(TCI)は、結晶の鏡映対称性に保護された表面状態を持つトポロジカル絶縁体(TI)である。トポロジカル結晶絶縁体(TCI)は、従来のトポロジカル絶縁体(TI)とは違って、数原子層にすると2次元トポロジカル絶縁体への転移が予想される。通常と異なる新規物性が期待されることから高い注目を集めている(例えば、非特許文献1~4)。
また、非特許文献5には、通常の成膜方法と異なり、先に厚いSnTe膜を形成した後、高温昇華で所定の膜厚のSnTe薄膜を形成する方法に関する報告がある(非特許文献5)。
Y. Tanaka et al., Nat. Phys. 8, 800 (2012).
R. Akiyama et al., J. Phys. Conf. Ser. 568, 052001 (2014).
R. Akiyama et al., Nano Research 9, 490 (2016).
B. A. Assaf et al., Appl. Phys. Lett. 105, 102108 (2014).
S. D. Albright et al., APL Mater. 9, 111106 (2021).
しかしながら、通常の成膜方法を用いてSnTeなどの岩塩型構造を持つ化合物の薄膜を作製しようとすると絶縁体基板上では島状成長が避けられず、薄くて平坦な膜の結晶成長が極めて難しい。例えば、SnTeなどの岩塩型構造を持つ化合物の結晶成長は、島状・迷路状の成長様式を示すことで、SnTeなどの岩塩型構造を持つ化合物の作製に大きな問題があった。絶縁体上への平坦薄膜成長の技術開発が強く求められていた。
また、非特許文献5に開示された成膜方法は、単結晶薄膜ではなく、多結晶薄膜が形成されたと思われる。また、膜厚の制御が容易ではない問題があった。
また、非特許文献5に開示された成膜方法は、単結晶薄膜ではなく、多結晶薄膜が形成されたと思われる。また、膜厚の制御が容易ではない問題があった。
本発明は、上記のような課題を解決するためになされたものであり、平坦な、岩塩型構造を持つ化合物の単結晶薄膜及びその製造方法を提供することを目的とする。また、岩塩型構造を持つ化合物の単結晶薄膜を用いるスピントランジスタなどの素子を提供することを目的とする。
本発明は以下の態様を含む。
[1] 単結晶薄膜であって、
前記単結晶薄膜は岩塩型構造を持つ化合物からなり、
膜厚が0.5~100nmであり、表面粗さは5.0nm 以下であることを特徴とする単結晶薄膜。
[2] 前記化合物がトポロジカル結晶絶縁体である、[1]に記載の単結晶薄膜。
[3] 前記化合物がカルコゲン化物である、[1]または[2]に記載の単結晶薄膜。[4] 前記カルコゲン化物が、SnTe、SnSe、PbTe、PbSe、Pb1-xSnxTe(1≧x>0.3)、及びPb1-xSnxSe(1≧x>0.3)からなる群から選択される1種の化合物である、[3]に記載の単結晶薄膜。
[5] 前記カルコゲン化物がSnTeである、[3]又は[4]に記載の単結晶薄膜。
[6] 膜厚が0.5~50nmであり、
表面粗さは5nm以下であることを特徴とする、[1]~[5]の何れかに記載の単結晶薄膜。
[7] 膜厚が0.5~10nmであり、
表面粗さは1nm以下であることを特徴とする、[1]~[6]の何れかに記載の単結晶薄膜。
[8] 反射高速電子線回折(RHEED)パターンにおいて、前記単結晶薄膜による回折パターンが2倍ストリークのみ残りシングルドメインになる、[1]~[7]の何れかに記載の単結晶薄膜。
[9] SrTiO3基板と
[1]~[8]の何れかに記載の単結晶薄膜と、を含む、単結晶薄膜積層体であって、 前記SrTiO3基板が、√13×√13の表面を有し、
前記単結晶薄膜が、前記SrTiO3(001)基板の前記√13×√13の表面の上に、形成されていることを特徴とする単結晶薄膜積層体。
[10] 基板上に単結晶薄膜を製造する方法であって、
前記単結晶薄膜は、岩塩型構造を持つ化合物からなり、膜厚が0.5~100nmであり、表面粗さは5.0nm以下であり、
前記基板が、超構造の表面を有し、
前記基板の超構造の表面に、20℃~40℃で前記化合物の膜を形成しぬれ層(wetting layer)を形成する工程と、
前記ぬれ層を有する前記基板を、前記化合物の結晶成長温度に昇温させ、前記単結晶薄膜を形成する工程と、
を有することを特徴とする、単結晶薄膜の製造方法。
[11] 前記化合物がトポロジカル結晶絶縁体である、[10]に記載の、単結晶薄膜の製造方法。
[12] 前記化合物がカルコゲン化物である、[10]または[11]に記載の、単結晶薄膜の製造方法。
[13] 前記基板がSrTiO3基板であって、
前記SrTiO3基板が、√13×√13の表面を有する、[10]~[12]の何れかに記載の単結晶薄膜の製造方法。
[14] [1]~[8]の何れかに記載の単結晶薄膜を含むことを特徴とする素子であって、
前記素子が、スピントランジスタ、半導体、電界効果トランジスタ、熱電素子、スピントロニクス素子、レーザー素子及びセンサからなる群から選択される1種であることを特徴とする素子。
[15] 前記素子がスピントランジスタであり、
前記スピントランジスタは、
非磁性であるソース電極と、
強磁性であるドレイン電極と、
キャリア密度を制御するゲート電極と、
トポロジカル結晶絶縁体と、有し、
前記トポロジカル結晶絶縁体が、前記請求項1~8の何れか1項に記載の単結晶薄膜を含み、
前記ソース電極と前記ドレイン電極との間に、前記ゲート電極を設けられ、
前記ゲート電極により前記トポロジカル結晶絶縁体に電界を加える、前記ドレイン電極へ印加する外部磁界を変化させる、または前記ソース電極と前記ドレイン電極間の電流の向きを変化させることで、前記ソース電極から前記ドレイン電極に出力する電流を制御することを特徴とする[14]に記載の素子。
[1] 単結晶薄膜であって、
前記単結晶薄膜は岩塩型構造を持つ化合物からなり、
膜厚が0.5~100nmであり、表面粗さは5.0nm 以下であることを特徴とする単結晶薄膜。
[2] 前記化合物がトポロジカル結晶絶縁体である、[1]に記載の単結晶薄膜。
[3] 前記化合物がカルコゲン化物である、[1]または[2]に記載の単結晶薄膜。[4] 前記カルコゲン化物が、SnTe、SnSe、PbTe、PbSe、Pb1-xSnxTe(1≧x>0.3)、及びPb1-xSnxSe(1≧x>0.3)からなる群から選択される1種の化合物である、[3]に記載の単結晶薄膜。
[5] 前記カルコゲン化物がSnTeである、[3]又は[4]に記載の単結晶薄膜。
[6] 膜厚が0.5~50nmであり、
表面粗さは5nm以下であることを特徴とする、[1]~[5]の何れかに記載の単結晶薄膜。
[7] 膜厚が0.5~10nmであり、
表面粗さは1nm以下であることを特徴とする、[1]~[6]の何れかに記載の単結晶薄膜。
[8] 反射高速電子線回折(RHEED)パターンにおいて、前記単結晶薄膜による回折パターンが2倍ストリークのみ残りシングルドメインになる、[1]~[7]の何れかに記載の単結晶薄膜。
[9] SrTiO3基板と
[1]~[8]の何れかに記載の単結晶薄膜と、を含む、単結晶薄膜積層体であって、 前記SrTiO3基板が、√13×√13の表面を有し、
前記単結晶薄膜が、前記SrTiO3(001)基板の前記√13×√13の表面の上に、形成されていることを特徴とする単結晶薄膜積層体。
[10] 基板上に単結晶薄膜を製造する方法であって、
前記単結晶薄膜は、岩塩型構造を持つ化合物からなり、膜厚が0.5~100nmであり、表面粗さは5.0nm以下であり、
前記基板が、超構造の表面を有し、
前記基板の超構造の表面に、20℃~40℃で前記化合物の膜を形成しぬれ層(wetting layer)を形成する工程と、
前記ぬれ層を有する前記基板を、前記化合物の結晶成長温度に昇温させ、前記単結晶薄膜を形成する工程と、
を有することを特徴とする、単結晶薄膜の製造方法。
[11] 前記化合物がトポロジカル結晶絶縁体である、[10]に記載の、単結晶薄膜の製造方法。
[12] 前記化合物がカルコゲン化物である、[10]または[11]に記載の、単結晶薄膜の製造方法。
[13] 前記基板がSrTiO3基板であって、
前記SrTiO3基板が、√13×√13の表面を有する、[10]~[12]の何れかに記載の単結晶薄膜の製造方法。
[14] [1]~[8]の何れかに記載の単結晶薄膜を含むことを特徴とする素子であって、
前記素子が、スピントランジスタ、半導体、電界効果トランジスタ、熱電素子、スピントロニクス素子、レーザー素子及びセンサからなる群から選択される1種であることを特徴とする素子。
[15] 前記素子がスピントランジスタであり、
前記スピントランジスタは、
非磁性であるソース電極と、
強磁性であるドレイン電極と、
キャリア密度を制御するゲート電極と、
トポロジカル結晶絶縁体と、有し、
前記トポロジカル結晶絶縁体が、前記請求項1~8の何れか1項に記載の単結晶薄膜を含み、
前記ソース電極と前記ドレイン電極との間に、前記ゲート電極を設けられ、
前記ゲート電極により前記トポロジカル結晶絶縁体に電界を加える、前記ドレイン電極へ印加する外部磁界を変化させる、または前記ソース電極と前記ドレイン電極間の電流の向きを変化させることで、前記ソース電極から前記ドレイン電極に出力する電流を制御することを特徴とする[14]に記載の素子。
本発明によれば、平坦な単結晶薄膜及びその製造方法を提供することができる。また、岩塩型構造を持つ化合物の単結晶薄膜を用いるスピントランジスタを提供することができる。
以下、本発明の実施形態について詳細に説明する。ただし、本発明は、以下に示す実施形態に限定されるものではない。
(岩塩型構造を持つ化合物の単結晶薄膜)
本実施形態の単結晶薄膜は、岩塩型構造を持つ化合物からなり、膜厚が0.5~100nmであり、表面粗さは5.0nm以下である。本実施形態の単結晶薄膜は、膜厚が0.5nm~100nmであり、0.5nm~50nmであることが好ましく、0.5nm~10nmであることがより好ましく、0.63nm~7nmであることがさらに好ましい。また、本実施形態の単結晶薄膜は、表面粗さは5.0nm以下であり、3.0nm以下であることが好ましく、2.0nm以下であることがより好ましく、1.0nm以下であることがさらに好ましい。
本実施形態の単結晶薄膜は、膜厚が0.5~50nmであり、表面粗さが5nm以下であることが好ましく;膜厚が0.5~10nmであり、表面粗さが5nm以下であることがより好ましく;膜厚が0.5~10nmであり、表面粗さが3nm以下であることが更に好ましく;膜厚が0.5~10nmであり、表面粗さが1nm以下であることが最も好ましい。
前記化合物がトポロジカル結晶絶縁体であることが好ましく、前記化合物がカルコゲン化物であることがより好ましい。
本実施形態の前記カルコゲン化物は、SnTe、SnSe、PbTe、PbSe、Pb1-xSnxTe(1≧x>0.3)、及びPb1-xSnxSe(1≧x>0.3)からなる群から選択される1種の化合物であることが好ましい。本実施形態の前記カルコゲン化物が、SnTeであることがより好ましい。
以下、単結晶薄膜の一例として、SnTe単結晶薄膜を詳細に説明する。
本実施形態の単結晶薄膜は、岩塩型構造を持つ化合物からなり、膜厚が0.5~100nmであり、表面粗さは5.0nm以下である。本実施形態の単結晶薄膜は、膜厚が0.5nm~100nmであり、0.5nm~50nmであることが好ましく、0.5nm~10nmであることがより好ましく、0.63nm~7nmであることがさらに好ましい。また、本実施形態の単結晶薄膜は、表面粗さは5.0nm以下であり、3.0nm以下であることが好ましく、2.0nm以下であることがより好ましく、1.0nm以下であることがさらに好ましい。
本実施形態の単結晶薄膜は、膜厚が0.5~50nmであり、表面粗さが5nm以下であることが好ましく;膜厚が0.5~10nmであり、表面粗さが5nm以下であることがより好ましく;膜厚が0.5~10nmであり、表面粗さが3nm以下であることが更に好ましく;膜厚が0.5~10nmであり、表面粗さが1nm以下であることが最も好ましい。
前記化合物がトポロジカル結晶絶縁体であることが好ましく、前記化合物がカルコゲン化物であることがより好ましい。
本実施形態の前記カルコゲン化物は、SnTe、SnSe、PbTe、PbSe、Pb1-xSnxTe(1≧x>0.3)、及びPb1-xSnxSe(1≧x>0.3)からなる群から選択される1種の化合物であることが好ましい。本実施形態の前記カルコゲン化物が、SnTeであることがより好ましい。
以下、単結晶薄膜の一例として、SnTe単結晶薄膜を詳細に説明する。
[SnTe単結晶薄膜]
本実施形態のSnTe単結晶薄膜は、RHEEDパターンにおいて、前記SnTe単結晶薄膜による回折パターンが2倍ストリークのみ残りシングルドメインになることが好ましい。後述の実施例1で得られたSnTe単結晶薄膜の例から、図6に示した通り、2×2超構造や第一ラウエゾーンも観測されることがより好ましい。
本実施形態のSnTe単結晶薄膜は、RHEEDパターンにおいて、前記SnTe単結晶薄膜による回折パターンが2倍ストリークのみ残りシングルドメインになることが好ましい。後述の実施例1で得られたSnTe単結晶薄膜の例から、図6に示した通り、2×2超構造や第一ラウエゾーンも観測されることがより好ましい。
<SnTe単結晶薄膜の評価>
本実施形態のSnTe単結晶薄膜の評価は、原子間力顕微鏡(AFM)、X線回折(XRD)、X線反射率法(XRR)を用いて行うことができる。AFM、XRD、XRRは、特に限定がなく、公知の方法を用いることができる。それぞれの測定装置及び方法の具体例は、実施例で説明する。
本実施形態のSnTe単結晶薄膜の評価は、原子間力顕微鏡(AFM)、X線回折(XRD)、X線反射率法(XRR)を用いて行うことができる。AFM、XRD、XRRは、特に限定がなく、公知の方法を用いることができる。それぞれの測定装置及び方法の具体例は、実施例で説明する。
例えば、後述の実施例1で得られたSnTe単結晶薄膜の膜厚が6.6nm、表面粗さ(RMS)が0.72nmであった。非常に薄い膜が得られながら、薄膜の平坦性も優れている。
また、図10に示すXRDの結果から、SnTe(002)とSnTe(004)とSnTe(006)とを含む3つの左右対称のピークが観測された。特に、SnTe(002)とSnTe(004)のピーク両側に、対称性のある干渉フリンジが見える。SnTe(001)薄膜は、単結晶薄膜であり、異相がなく、かつ、平坦薄膜であることがわかった。
また、図11に示すXRRの結果から、反射振動ピークが確認された、平坦膜ピークフィットにより膜厚見積を行うことができる。
<SnTe単結晶薄膜の磁気伝導特性>
本実施形態のSnTe単結晶薄膜は、トポロジカル結晶絶縁体(TCI)である。図12に占めるように、膜厚9.9nmの試料において2次元弱反局在効果が観測された。磁場Hの方向と試料面との角度θを10度~90度(垂直)で変化して、それぞれのコンダクタンスの磁場依存性から、θが0度のときのコンダクタンスの磁場依存性を引き算しても、μ0Hsinθを水平軸とすると弱磁場で同じ形状を示す結果が得られ、これは2次元的な弱反局在効果である。
また、本実施形態のSnTe単結晶薄膜は、図13に示すように、膜厚6.6nmに薄くしても同様に2次元弱反局在効果が観測された。
また、本実施形態のSnTe単結晶薄膜は、図14に示すように、膜厚が薄いほど2次元弱反局在効果が小さい。これはSnTe単結晶薄膜が薄くなると、上下のトポロジカル表面状態の干渉が生じ、それによる影響と考えられる。
本実施形態のSnTe単結晶薄膜は、トポロジカル結晶絶縁体(TCI)である。図12に占めるように、膜厚9.9nmの試料において2次元弱反局在効果が観測された。磁場Hの方向と試料面との角度θを10度~90度(垂直)で変化して、それぞれのコンダクタンスの磁場依存性から、θが0度のときのコンダクタンスの磁場依存性を引き算しても、μ0Hsinθを水平軸とすると弱磁場で同じ形状を示す結果が得られ、これは2次元的な弱反局在効果である。
また、本実施形態のSnTe単結晶薄膜は、図13に示すように、膜厚6.6nmに薄くしても同様に2次元弱反局在効果が観測された。
また、本実施形態のSnTe単結晶薄膜は、図14に示すように、膜厚が薄いほど2次元弱反局在効果が小さい。これはSnTe単結晶薄膜が薄くなると、上下のトポロジカル表面状態の干渉が生じ、それによる影響と考えられる。
<SnTe単結晶薄膜の電気輸送特性(電気抵抗率の温度依存性)>
本実施形態のSnTe単結晶薄膜は、トポロジカル表面状態を介した電気輸送特性の観点から、3nm以上でもよく、5nm以上でもよく、6nm以上であることが好ましく、9nm以上であることがより好ましく、12nm以上であることが最も好ましい。また、50nm以下でもよく、40nm以下でもよく、36nm以下であることがこのましく、9nm以上であることがより好ましく、15nm以下であることが最も好ましい。
また、本実施形態のSnTe単結晶薄膜が、例えば、3nm未満に薄くなると、トポロジカル表面状態を介した電気輸送特性が低下する。この原因を推測すると、SnTe単結晶薄膜において、上下面のトポロジカル表面状態の干渉が生じ、それによる影響と考えられる。
本実施形態のSnTe単結晶薄膜は、トポロジカル表面状態を介した電気輸送特性の観点から、3nm以上でもよく、5nm以上でもよく、6nm以上であることが好ましく、9nm以上であることがより好ましく、12nm以上であることが最も好ましい。また、50nm以下でもよく、40nm以下でもよく、36nm以下であることがこのましく、9nm以上であることがより好ましく、15nm以下であることが最も好ましい。
また、本実施形態のSnTe単結晶薄膜が、例えば、3nm未満に薄くなると、トポロジカル表面状態を介した電気輸送特性が低下する。この原因を推測すると、SnTe単結晶薄膜において、上下面のトポロジカル表面状態の干渉が生じ、それによる影響と考えられる。
[PbTe単結晶薄膜]
本実施形態のPbTe単結晶薄膜は、RHEEDパターンにおいて、前記PbTe単結晶薄膜による回折パターンが2倍ストリークのみ残りシングルドメインになることが好ましい。後述の実施例4で得られたPbTe単結晶薄膜の例から、図22に示した通り2×2超構造や、さらに第一ラウエゾーンも観測されることがより好ましい。
本実施形態のPbTe単結晶薄膜は、RHEEDパターンにおいて、前記PbTe単結晶薄膜による回折パターンが2倍ストリークのみ残りシングルドメインになることが好ましい。後述の実施例4で得られたPbTe単結晶薄膜の例から、図22に示した通り2×2超構造や、さらに第一ラウエゾーンも観測されることがより好ましい。
「トポロジカル結晶絶縁体(TCI)」
トポロジカル結晶絶縁体(TCI)とは、トポロジカル絶縁体(TI)の一種であり、以下の特徴がある。
(I)スピン偏極ディラックコーンや高移動度など基本的性質はTIと同じである。 (II)結晶の鏡面対称性によって表面状態が生成(普通のTIでは時間反転対称性が由来)する。
(III)原子層単位に薄くすると2次元TIになると理論的に予想(バルクのない理想的なTI状態)する。
(IV)SnTe、SnSe、PbTe、PbSe、Pb1-xSnxTe、Pb1-xSnxSe(それぞれx>~0.3)が典型物質(いずれも岩塩型構造)である。
トポロジカル結晶絶縁体(TCI)とは、トポロジカル絶縁体(TI)の一種であり、以下の特徴がある。
(I)スピン偏極ディラックコーンや高移動度など基本的性質はTIと同じである。 (II)結晶の鏡面対称性によって表面状態が生成(普通のTIでは時間反転対称性が由来)する。
(III)原子層単位に薄くすると2次元TIになると理論的に予想(バルクのない理想的なTI状態)する。
(IV)SnTe、SnSe、PbTe、PbSe、Pb1-xSnxTe、Pb1-xSnxSe(それぞれx>~0.3)が典型物質(いずれも岩塩型構造)である。
「2次元弱反局在効果」
弱反局在効果とは、トポロジカル絶縁体表面などのスピン軌道相互作用の強い系で現れる効果で、電子が自己干渉し閉経路で弱め合う定在波を形成することで、ゼロ磁場で抵抗が低くなる現象である。特にこの効果に2次元性が確認された場合、その起源はトポロジカル絶縁体の表面効果由来である確率が高い。
弱反局在効果とは、トポロジカル絶縁体表面などのスピン軌道相互作用の強い系で現れる効果で、電子が自己干渉し閉経路で弱め合う定在波を形成することで、ゼロ磁場で抵抗が低くなる現象である。特にこの効果に2次元性が確認された場合、その起源はトポロジカル絶縁体の表面効果由来である確率が高い。
(岩塩型構造を持つ化合物の単結晶薄膜積層体)
本実施形態の岩塩型構造を持つ化合物の単結晶薄膜積層体は、SrTiO3(STO)基板と上記岩塩型構造を持つ化合物の単結晶薄膜とを含む。前記STO基板が、√13×√13の表面を有する。前記岩塩型構造を持つ化合物の単結晶薄膜が、前記STO(001)基板の前記√13×√13の表面の上に、形成されている。
本実施形態の岩塩型構造を持つ化合物の単結晶薄膜積層体は、SrTiO3(STO)基板と上記岩塩型構造を持つ化合物の単結晶薄膜とを含む。前記STO基板が、√13×√13の表面を有する。前記岩塩型構造を持つ化合物の単結晶薄膜が、前記STO(001)基板の前記√13×√13の表面の上に、形成されている。
後述の実施例1では、得られたSnTe単結晶薄膜積層体に対して、STOでの[100]方向(図6)と[110]方向(図7)のRHEEDパターンにおいて、2×2超構造や第一ラウエゾーンも観測された。また、図6の幅aが図7の幅bの√2倍である。
上記の結果から、図8に示すように、SnTe単結晶薄膜は、STO(001)基板の格子を45度回転し、図8でいうところのTi原子の上にTe原子が重なるように積層されていると考えられる。この重なりを考えたときの原子間隔は以下である。
SnTe(Te―Te間):4.46Å
STO(Ti―Ti間):3.91Å
SnTe/STO=4.46/3.91=1.14
SnTe(Te―Te間):4.46Å
STO(Ti―Ti間):3.91Å
SnTe/STO=4.46/3.91=1.14
「√13×√13の超構造」
本実施形態の√13×√13の超構造とは、STO基板の表面に酸素欠損を特定の条件下で導入すると作製できる長周期構造である。
本実施形態の√13×√13の超構造の確認方法は、RHEEDパターンであり、直接明確に観測できる。
本実施形態の√13×√13の超構造とは、STO基板の表面に酸素欠損を特定の条件下で導入すると作製できる長周期構造である。
本実施形態の√13×√13の超構造の確認方法は、RHEEDパターンであり、直接明確に観測できる。
(岩塩型構造を持つ化合物の単結晶薄膜の製造方法)
SnTe単結晶薄膜の製造方法の例を用いて、本実施形態の岩塩型構造を持つ化合物の単結晶薄膜の製造方法を説明する。
SnTe単結晶薄膜の製造方法の例を用いて、本実施形態の岩塩型構造を持つ化合物の単結晶薄膜の製造方法を説明する。
[SnTe単結晶薄膜の製造方法]
本実施形態のSnTe単結晶薄膜の製造方法は、SrTiO3(STO)基板の上に、上記説明した本実施形態のSnTe単結晶薄膜を形成する方法である。本実施形態のSnTe単結晶薄膜の製造方法は、以下の工程(A1)と工程(A2)を含む。本実施形態のSnTe単結晶薄膜の製造方法は、以下の工程(A1)と工程(A2)と工程(A3)とを含むことが好ましい。
工程(A1):真空チャンバー中で、前記STO基板の13×√13の表面において、室温でSnTe化合物蒸着源を用いてSnTe蒸着を行ってぬれ層(wetting layer)を形成する工程。
工程(A2):前記ぬれ層を有する前記STO基板を200℃以上350℃以下の温度に昇温させ、SnTe化合物蒸着源を用いてSnTe蒸着を行って、前記SnTe単結晶薄膜を形成する工程。
工程(A3):前記SnTe単結晶薄膜を200℃以上350℃以下の温度で数分から数時間加熱処理(アニーリング)を行う工程。
本実施形態のSnTe単結晶薄膜の製造方法は、SrTiO3(STO)基板の上に、上記説明した本実施形態のSnTe単結晶薄膜を形成する方法である。本実施形態のSnTe単結晶薄膜の製造方法は、以下の工程(A1)と工程(A2)を含む。本実施形態のSnTe単結晶薄膜の製造方法は、以下の工程(A1)と工程(A2)と工程(A3)とを含むことが好ましい。
工程(A1):真空チャンバー中で、前記STO基板の13×√13の表面において、室温でSnTe化合物蒸着源を用いてSnTe蒸着を行ってぬれ層(wetting layer)を形成する工程。
工程(A2):前記ぬれ層を有する前記STO基板を200℃以上350℃以下の温度に昇温させ、SnTe化合物蒸着源を用いてSnTe蒸着を行って、前記SnTe単結晶薄膜を形成する工程。
工程(A3):前記SnTe単結晶薄膜を200℃以上350℃以下の温度で数分から数時間加熱処理(アニーリング)を行う工程。
<SrTiO3(STO)基板と前処理>
本実施形態に係るSTO基板は、ノンドープの物が好ましく、特に限定はなく、例えば、信光社製のノンドープSTO基板を用いることができる。そのSTO基板を、成膜する前に、以下のフッ酸処理及び熱処理(アニール)を含む前処理を行うことが好ましい。
本実施形態に係るSTO基板は、ノンドープの物が好ましく、特に限定はなく、例えば、信光社製のノンドープSTO基板を用いることができる。そのSTO基板を、成膜する前に、以下のフッ酸処理及び熱処理(アニール)を含む前処理を行うことが好ましい。
「熱処理(アニール)」
STO基板を大気中で800~1200℃で熱処理(アニール)することが好ましい。熱処理方法は、公知の方法を用いることができる。例えば、以下の非特許文献が挙げられる。
非特許文献:M.Naito et al.,Physica C 229,1-11,(1994)
STO基板を大気中で800~1200℃で熱処理(アニール)することが好ましい。熱処理方法は、公知の方法を用いることができる。例えば、以下の非特許文献が挙げられる。
非特許文献:M.Naito et al.,Physica C 229,1-11,(1994)
「フッ酸処理」
STO基板を緩衝フッ酸溶液を用いて熱処理を行った。以下の非特許文献の方法に従って表面エッチングを行い、√13×√13表面超構造を作製する。
非特許文献: M. Kawasaki et al.,Science 266,1540 (1994)など)。
使用する緩衝フッ酸のフッ酸濃度は、2~10%であり、pHは4.4-4.6であることが好ましい。
熱処理温度は、950~1000℃であることが好ましい。
熱処理の時間は、1.5~3時間であり、2時間程度であることが好ましい。
√13×√13表面超構造の作製可否は、RHEEDパターンの確認によって行うことができる。
STO基板を緩衝フッ酸溶液を用いて熱処理を行った。以下の非特許文献の方法に従って表面エッチングを行い、√13×√13表面超構造を作製する。
非特許文献: M. Kawasaki et al.,Science 266,1540 (1994)など)。
使用する緩衝フッ酸のフッ酸濃度は、2~10%であり、pHは4.4-4.6であることが好ましい。
熱処理温度は、950~1000℃であることが好ましい。
熱処理の時間は、1.5~3時間であり、2時間程度であることが好ましい。
√13×√13表面超構造の作製可否は、RHEEDパターンの確認によって行うことができる。
「成膜装置」
本実施形態に係る成膜装置は、図1に示す真空蒸着装置100の概略図で示す通り、真空チャンバー6と、基板保持・加熱機構8と、成膜材料4と含み、基板2の成膜材料4に対向する面において、蒸着膜を成長する。
本実施形態に係る成膜装置は、超高真空チャンバーを備える分子線エピタキシー成膜装置を用いることが好ましい。また、成膜装置の超高真空チャンバーに、基板を加熱する加熱機構、薄膜成長をその場で観測できる反射高速電子線回折(RHEED)分析装置を配置することが好ましい。
本実施形態に係る成膜装置は、図1に示す真空蒸着装置100の概略図で示す通り、真空チャンバー6と、基板保持・加熱機構8と、成膜材料4と含み、基板2の成膜材料4に対向する面において、蒸着膜を成長する。
本実施形態に係る成膜装置は、超高真空チャンバーを備える分子線エピタキシー成膜装置を用いることが好ましい。また、成膜装置の超高真空チャンバーに、基板を加熱する加熱機構、薄膜成長をその場で観測できる反射高速電子線回折(RHEED)分析装置を配置することが好ましい。
<工程(A1)>
本実施形態に係るぬれ層を形成する成膜条件について、成膜温度が20~40℃であることが好ましく、20~30℃であることがより好ましく、室温(22℃~27℃)が更に好ましい。
成膜時の真空チャンバーの真空度が、1×10-9Pa~6×10-8Paであることが好ましく、より真空度が高いほど好ましい。
上記温度で成膜する時間は特に限定なく、0.5~3nmの膜厚まで成膜することが好ましい。
膜厚の見積もり法は事前にSi基板へ蒸着して較正するなどを行う。その場でのモニター方法は特に限定されなく、公知の方法を用いることができる。例えば、イオンゲージ型フラックスモニターを用いた方法が挙げられる。
本実施形態に係るぬれ層を形成する成膜条件について、成膜温度が20~40℃であることが好ましく、20~30℃であることがより好ましく、室温(22℃~27℃)が更に好ましい。
成膜時の真空チャンバーの真空度が、1×10-9Pa~6×10-8Paであることが好ましく、より真空度が高いほど好ましい。
上記温度で成膜する時間は特に限定なく、0.5~3nmの膜厚まで成膜することが好ましい。
膜厚の見積もり法は事前にSi基板へ蒸着して較正するなどを行う。その場でのモニター方法は特に限定されなく、公知の方法を用いることができる。例えば、イオンゲージ型フラックスモニターを用いた方法が挙げられる。
<工程(A2)>
上記ぬれ層を形成された基板を加熱する方法は特に限定されなく、例えば、ヒーターによる加熱などが挙げられる。昇温速度は、例えば20℃~40℃/秒程度、上記成膜装置のヒータ最大昇温速度であることが好ましい。
工程(A2)において、成膜材料の蒸発速度は、工程(A1)と同じでも、異なってもよく、操作が容易である観点から、同じであることが好ましい。また、工程(A1)から工程(A2)に移行する間あるいは昇温前後において、成膜材料の蒸発を停止せず、継続することが好ましい。
膜厚のモニター方法は、工程(A1)と同様である。
上記ぬれ層を形成された基板を加熱する方法は特に限定されなく、例えば、ヒーターによる加熱などが挙げられる。昇温速度は、例えば20℃~40℃/秒程度、上記成膜装置のヒータ最大昇温速度であることが好ましい。
工程(A2)において、成膜材料の蒸発速度は、工程(A1)と同じでも、異なってもよく、操作が容易である観点から、同じであることが好ましい。また、工程(A1)から工程(A2)に移行する間あるいは昇温前後において、成膜材料の蒸発を停止せず、継続することが好ましい。
膜厚のモニター方法は、工程(A1)と同様である。
<工程(A3)>
工程(A2)の成膜が終了してから、成膜材料の蒸発を停止し、成膜温度を維持しながら、SnTe単結晶薄膜を加熱処理(アニール)することが好ましい。また、加熱処理(アニール)温度を成膜温度と異なってもよい。加熱処理(アニール)処理する雰囲気は、不活性ガスでも、真空中でもよく、成膜と同様な超高真空1×10-9Pa~6×10-8Paであることが好ましい。
工程(A2)の成膜が終了してから、成膜材料の蒸発を停止し、成膜温度を維持しながら、SnTe単結晶薄膜を加熱処理(アニール)することが好ましい。また、加熱処理(アニール)温度を成膜温度と異なってもよい。加熱処理(アニール)処理する雰囲気は、不活性ガスでも、真空中でもよく、成膜と同様な超高真空1×10-9Pa~6×10-8Paであることが好ましい。
[PbTe単結晶薄膜の製造方法]
本実施形態のPbTe単結晶薄膜の製造方法は、SnTe化合物蒸着源の代わりにPbTe化合物蒸着源を用いた以外は、上記SnTe単結晶薄膜の製造方法と同様な方法で製造することができる。
本実施形態のPbTe単結晶薄膜の製造方法は、SnTe化合物蒸着源の代わりにPbTe化合物蒸着源を用いた以外は、上記SnTe単結晶薄膜の製造方法と同様な方法で製造することができる。
(素子)
本実施形態の素子は、前述の本実施形態の単結晶薄膜を含むことを特徴とする素子である。前記素子が、スピントランジスタ、半導体、電界効果トランジスタ、熱電素子、スピントロニクス素子、レーザー素子及びセンサからなる群から選択される1種であることを特徴とする素子。本実施形態の素子について、スピントランジスタを1例として、説明する。
本実施形態の素子は、前述の本実施形態の単結晶薄膜を含むことを特徴とする素子である。前記素子が、スピントランジスタ、半導体、電界効果トランジスタ、熱電素子、スピントロニクス素子、レーザー素子及びセンサからなる群から選択される1種であることを特徴とする素子。本実施形態の素子について、スピントランジスタを1例として、説明する。
<スピントランジスタ>
本実施形態に係るスピントランジスタ200は、図20に示すように、非磁性であるソース電極12と、強磁性であるドレイン電極14と、キャリア密度を制御するゲート電極16と、トポロジカル結晶絶縁体18と、を有する。前記ソース電極12と前記ドレイン電極14との間に、前記ゲート電極16を設けられる。前記ゲート電極16が、前記トポロジカル結晶絶縁体18に電界を加えて、前記ソース電極12からドレイン電極14に出力する電流を制御する。トポロジカル絶縁体がスピン偏極した電子バンドを有するため、電子スピンはトポロジカル結晶絶縁体内を保存して輸送される。電界のほかに外部磁界により前記ドレイン電極14の磁化を制御したり、ソース電極12とドレイン電極14との間に流す電流の向きを反転したりすることでも出力する電流を制御できる。前記トポロジカル結晶絶縁体18が、本実施形態の岩塩型構造を持つ化合物の単結晶薄膜を含む。前記化合物が、SnTe、SnSe、PbTe、PbSe、Pb1-xSnxTe、及びPb1-xSnxSe(それぞれ1≧x>0.3)からなる群から選択される1種の化合物である。前記化合物が、SnTeであることが好ましい。
本実施形態に係るスピントランジスタ200は、図20に示すように、非磁性であるソース電極12と、強磁性であるドレイン電極14と、キャリア密度を制御するゲート電極16と、トポロジカル結晶絶縁体18と、を有する。前記ソース電極12と前記ドレイン電極14との間に、前記ゲート電極16を設けられる。前記ゲート電極16が、前記トポロジカル結晶絶縁体18に電界を加えて、前記ソース電極12からドレイン電極14に出力する電流を制御する。トポロジカル絶縁体がスピン偏極した電子バンドを有するため、電子スピンはトポロジカル結晶絶縁体内を保存して輸送される。電界のほかに外部磁界により前記ドレイン電極14の磁化を制御したり、ソース電極12とドレイン電極14との間に流す電流の向きを反転したりすることでも出力する電流を制御できる。前記トポロジカル結晶絶縁体18が、本実施形態の岩塩型構造を持つ化合物の単結晶薄膜を含む。前記化合物が、SnTe、SnSe、PbTe、PbSe、Pb1-xSnxTe、及びPb1-xSnxSe(それぞれ1≧x>0.3)からなる群から選択される1種の化合物である。前記化合物が、SnTeであることが好ましい。
以下、実施例により本発明を詳細に説明する。本発明は、以下に示す実施例によって何ら限定されるものではない。
(成膜装置(分子線エピタキシー成膜装置))
井野正三、反射高速電子線回折(RHEED)と表面構造、日本結晶学会誌20,64(1978)などで開示されたRHEEDパターン観測装置を含む、Leo Esaki,Japanese Journal of Applied Physics 13,821,(1974)などで開示されたMBE成膜装置を作製し、今回の成膜に用いた。 成膜材料の蒸発方法:アルミナルツボによる抵抗加熱法
井野正三、反射高速電子線回折(RHEED)と表面構造、日本結晶学会誌20,64(1978)などで開示されたRHEEDパターン観測装置を含む、Leo Esaki,Japanese Journal of Applied Physics 13,821,(1974)などで開示されたMBE成膜装置を作製し、今回の成膜に用いた。 成膜材料の蒸発方法:アルミナルツボによる抵抗加熱法
(評価方法)
<反射高速電子線回折(RHEED)>
井野正三、反射高速電子線回折(RHEED)と表面構造、日本結晶学会誌20,64(1978)などで開示された反射高速電子線回折(RHEED)を作製した。
<反射高速電子線回折(RHEED)>
井野正三、反射高速電子線回折(RHEED)と表面構造、日本結晶学会誌20,64(1978)などで開示された反射高速電子線回折(RHEED)を作製した。
<原子間力顕微鏡(AFM)>
SII社製、SPM400
SII社製、SPM400
<表面粗さ(RMS)の測定>
SII社製、計算方法:SPM400付属の解析ソフトによる
SII社製、計算方法:SPM400付属の解析ソフトによる
<X線回折(XRD)>
リガク社製、SmartLab
リガク社製、SmartLab
<X線反射率法(XRR)>
リガク社製、SmartLab
リガク社製、SmartLab
<2次元弱反局在効果の観測>
評価装置:カンタムデザイン社製
Physical Properties Measurement System
評価装置:カンタムデザイン社製
Physical Properties Measurement System
<2次元弱反局在効果の観測>
評価装置:カンタムデザイン社製
Physical Properties Measurement System
評価装置:カンタムデザイン社製
Physical Properties Measurement System
<電気抵抗率の温度依存性(R-T measurement)を測定>
評価装置:カンタムデザイン社製 Physical Properties Measurement System
評価方法:試料にボンディングを行った後、四端子法により一定電流値を印加し電圧を測定した。
評価装置:カンタムデザイン社製 Physical Properties Measurement System
評価方法:試料にボンディングを行った後、四端子法により一定電流値を印加し電圧を測定した。
(原材料)
SnTe原料:メーカー 高純度科学研究所、純度99.999%、Grains
SrTiO3基板(STO基板):メーカー 信光社、サイズ:15mm×15mm×0.5mm、STEP基板、面方位(001)
1×1面を有するSTO基板:メーカー 信光社
フッ酸:メーカー ステラケミファ株式会社
SnTe原料:メーカー 高純度科学研究所、純度99.999%、Grains
SrTiO3基板(STO基板):メーカー 信光社、サイズ:15mm×15mm×0.5mm、STEP基板、面方位(001)
1×1面を有するSTO基板:メーカー 信光社
フッ酸:メーカー ステラケミファ株式会社
(実施例1)
「SnTe単結晶薄膜の作製」
<STO基板の準備>
ノンドープのSTO基板を緩衝フッ酸(フッ酸 5%)を用いて室温で表面エッチングした後に、清浄大気中で石英管内にて1000℃でアニールし、√13×√13表面超構造を作製した。
熱処理の条件は以下である。
処理方法:電熱線加熱型石英管
温度:1000℃
時間:1時間
冷却・乾燥方法:30分程度かけて冷却
「SnTe単結晶薄膜の作製」
<STO基板の準備>
ノンドープのSTO基板を緩衝フッ酸(フッ酸 5%)を用いて室温で表面エッチングした後に、清浄大気中で石英管内にて1000℃でアニールし、√13×√13表面超構造を作製した。
熱処理の条件は以下である。
処理方法:電熱線加熱型石英管
温度:1000℃
時間:1時間
冷却・乾燥方法:30分程度かけて冷却
<ぬれ層(wetting layer)の蒸着>
上記処理後のSTO基板を成膜装置の超高真空チャンバー中に配置する。なお予めSnTe蒸着材料をアルミナルツボ内に設置し、チャンバーは超高真空(気圧:1×10-9Pa~6×10-8Pa)にしておく。STO基板を、室温(25℃)で保持しながら、超高真空中で分子線エピタキシー法によって、STO基板にSnTe蒸着を行い、所定の蒸着量(数nm)まで蒸着した。蒸着条件と蒸着量は以下である。ぬれ層(wetting layer)を有するSTO基板を得た。
蒸着速度:0.05nm/秒
蒸着時間:40秒
蒸着量:2nm
上記処理後のSTO基板を成膜装置の超高真空チャンバー中に配置する。なお予めSnTe蒸着材料をアルミナルツボ内に設置し、チャンバーは超高真空(気圧:1×10-9Pa~6×10-8Pa)にしておく。STO基板を、室温(25℃)で保持しながら、超高真空中で分子線エピタキシー法によって、STO基板にSnTe蒸着を行い、所定の蒸着量(数nm)まで蒸着した。蒸着条件と蒸着量は以下である。ぬれ層(wetting layer)を有するSTO基板を得た。
蒸着速度:0.05nm/秒
蒸着時間:40秒
蒸着量:2nm
蒸着開始前のSTO基板、蒸着中STO基板、蒸着後のSTO基板のRHEEDパターンを測定した。その結果を、図2~4に示す。図4では、ドメインが2つあるブロードなストリークが観測された。
<SnTe単結晶薄膜の成長>
上記得たぬれ層を有するSTO基板に対して、以下の昇温速度、昇温時間で、室温(25℃)から一気に250℃程度まで昇温させた。
昇温速度:20℃~40℃/秒程度
昇温時間:10秒以内程度
所定蒸着量のぬれ層を有する基板が得られてから、250℃程度まで昇温させる間において、SnTe蒸着材料を蒸発する速度などの諸条件を維持した。
上記得たぬれ層を有するSTO基板に対して、以下の昇温速度、昇温時間で、室温(25℃)から一気に250℃程度まで昇温させた。
昇温速度:20℃~40℃/秒程度
昇温時間:10秒以内程度
所定蒸着量のぬれ層を有する基板が得られてから、250℃程度まで昇温させる間において、SnTe蒸着材料を蒸発する速度などの諸条件を維持した。
事前に較正した蒸着レートから膜厚を見積もり、6nm程度で蒸着を停止した。成長時間が3分であった。その際、SnTe単結晶薄膜のRHEEDパターンを測定した。その結果を、図5に示す。回折パターンが2倍ストリークのみ残りシングルドメインになった。
<SnTe単結晶薄膜のアニール処理>
蒸着停止後、15分で成膜時の温度と同じ温度でアニールした。アニール後のSnTe単結晶薄膜のRHEEDパターンを測定した。その結果を、図6に示す。2×2超構造や第一ラウエゾーンも観測された。
基板を室温(25℃)までに、自然冷却した後、MBE成膜装置から取り出した。本実施のSnTe単結晶薄膜(STO基板上)を得た。
蒸着停止後、15分で成膜時の温度と同じ温度でアニールした。アニール後のSnTe単結晶薄膜のRHEEDパターンを測定した。その結果を、図6に示す。2×2超構造や第一ラウエゾーンも観測された。
基板を室温(25℃)までに、自然冷却した後、MBE成膜装置から取り出した。本実施のSnTe単結晶薄膜(STO基板上)を得た。
<SnTe単結晶薄膜の評価その1>
上記得られたSnTe単結晶薄膜を、AFM,XRD、XRRで膜評価を行った。その結果を以下の表1及び図9~11に示す。また、2次元弱反局在効果を観測した。その結果を図12~14に示す。
上記得られたSnTe単結晶薄膜を、AFM,XRD、XRRで膜評価を行った。その結果を以下の表1及び図9~11に示す。また、2次元弱反局在効果を観測した。その結果を図12~14に示す。
<SnTe単結晶薄膜の評価その2>
上記得られたSnTe単結晶薄膜の電気抵抗率の温度依存性(R-T measurement)を測定し、電気輸送特性(Electrical Transport)を評価した。その結果を以下の表2、図21に示す。
上記得られたSnTe単結晶薄膜の電気抵抗率の温度依存性(R-T measurement)を測定し、電気輸送特性(Electrical Transport)を評価した。その結果を以下の表2、図21に示す。
(実施例2)
「SnTe単結晶薄膜の成長」の工程において、実施例1と同様な方法で9.9nmになるように、成長時間と基板温度を調整し、SnTe単結晶薄膜(STO基板上)を得た。実施例1と同様な方法で評価した。その結果の一部を、表1、表2、図12、図14、図21に示す。
「SnTe単結晶薄膜の成長」の工程において、実施例1と同様な方法で9.9nmになるように、成長時間と基板温度を調整し、SnTe単結晶薄膜(STO基板上)を得た。実施例1と同様な方法で評価した。その結果の一部を、表1、表2、図12、図14、図21に示す。
(実施例3)
「SnTe単結晶薄膜の成長」の工程において、実施例1と同様な方法で12.9nmになるように、成長時間と基板温度を調整し、SnTe単結晶薄膜(STO基板上)を得た。実施例1と同様な方法で評価した。その結果の一部を、表2に示す。
「SnTe単結晶薄膜の成長」の工程において、実施例1と同様な方法で12.9nmになるように、成長時間と基板温度を調整し、SnTe単結晶薄膜(STO基板上)を得た。実施例1と同様な方法で評価した。その結果の一部を、表2に示す。
(比較例1)
「SnTe単結晶薄膜の成長」の工程において、昇温せず、室温(25℃)のままで、成長した以外には、実施例1と同様な方法でSnTe薄膜(STO基板上)を得た。実施例1と同様な方法でRHEEDパターンを評価した。その結果図15に示す。
「SnTe単結晶薄膜の成長」の工程において、昇温せず、室温(25℃)のままで、成長した以外には、実施例1と同様な方法でSnTe薄膜(STO基板上)を得た。実施例1と同様な方法でRHEEDパターンを評価した。その結果図15に示す。
(比較例2)
「ぬれ層(wetting layer)の蒸着」の工程がなく、基板を配置した後、蒸着開始前に、基板を250℃までに昇温し、250℃のままで、蒸着を開始し、薄膜を成長した以外には、実施例1と同様な方法でSnTe薄膜(STO基板上)を得た。実施例1と同様な方法でRHEEDパターンを評価した。その結果図16に示す。
「ぬれ層(wetting layer)の蒸着」の工程がなく、基板を配置した後、蒸着開始前に、基板を250℃までに昇温し、250℃のままで、蒸着を開始し、薄膜を成長した以外には、実施例1と同様な方法でSnTe薄膜(STO基板上)を得た。実施例1と同様な方法でRHEEDパターンを評価した。その結果図16に示す。
(比較例3)
1×1面を有するSTO基板を用いたこと以外は、比較例1と同様な方法でSnTe薄膜(STO基板上)を得た。実施例1と同様な方法でRHEEDパターンを評価した。その結果図17に示す。
1×1面を有するSTO基板を用いたこと以外は、比較例1と同様な方法でSnTe薄膜(STO基板上)を得た。実施例1と同様な方法でRHEEDパターンを評価した。その結果図17に示す。
(比較例4)
1×1面を有するSTO基板を用いたこと以外は、実施例1と同様な方法でSnTe薄膜(STO基板上)を得た。実施例1と同様な方法でRHEEDパターンを評価した。その結果図18に示す。
1×1面を有するSTO基板を用いたこと以外は、実施例1と同様な方法でSnTe薄膜(STO基板上)を得た。実施例1と同様な方法でRHEEDパターンを評価した。その結果図18に示す。
(比較例5)
1×1面を有するSTO基板を用いた以外は、実施例1と同様な方法でSnTe薄膜(STO基板上)を得た。実施例1と同様な方法でRHEEDパターンを評価した。その結果図19に示す。
1×1面を有するSTO基板を用いた以外は、実施例1と同様な方法でSnTe薄膜(STO基板上)を得た。実施例1と同様な方法でRHEEDパターンを評価した。その結果図19に示す。
(実施例4)
「PbTe単結晶薄膜の成長」の工程において、PbTe化合物蒸着源の代わりにPbTe化合物蒸着源を用いた以外は、実施例1と同様な方法で基板温度を調整し、PbTe単結晶薄膜(STO基板上)を得た。
「PbTe単結晶薄膜の成長」の工程において、PbTe化合物蒸着源の代わりにPbTe化合物蒸着源を用いた以外は、実施例1と同様な方法で基板温度を調整し、PbTe単結晶薄膜(STO基板上)を得た。
(考察その1)
実施例1の成膜中のRHEEDパターンを示す図2~7から言えることをまず述べる。図2はSTOの√13×√13構造のRHEEDパターンである。SnTeを室温で蒸着すると、まず1つ以上のドメインの構造がアモルファスを含んで形成し、それがWetting Layerとなる(図3,4)。基板上に一様にWetting Layerが形成したら基板の温度を250℃付近まで昇温させる。すると、結晶が単結晶となり、これを反映してRHEEDパターンの輝度が増し、ストリークパターンの線幅が鋭くなる(図5)。図6、7から、STOの[100]方位入射で観察するとSnTeの[110]方位入射のパターンが観測され、STOの[110]方位入射で観察するとSnTeの[100]方位入射のパターンが観測されることから、STOとSnTeの結晶方位の関係は図8のようになっていると考えられる。
実施例1の成膜中のRHEEDパターンを示す図2~7から言えることをまず述べる。図2はSTOの√13×√13構造のRHEEDパターンである。SnTeを室温で蒸着すると、まず1つ以上のドメインの構造がアモルファスを含んで形成し、それがWetting Layerとなる(図3,4)。基板上に一様にWetting Layerが形成したら基板の温度を250℃付近まで昇温させる。すると、結晶が単結晶となり、これを反映してRHEEDパターンの輝度が増し、ストリークパターンの線幅が鋭くなる(図5)。図6、7から、STOの[100]方位入射で観察するとSnTeの[110]方位入射のパターンが観測され、STOの[110]方位入射で観察するとSnTeの[100]方位入射のパターンが観測されることから、STOとSnTeの結晶方位の関係は図8のようになっていると考えられる。
実施例1のAFMの図9から、500nm四方のスキャン範囲においてRMSは0.72nmであることが分かり、膜厚6.6nmに比して非常に平坦性が高いことが分かる。 実施例1のXRDの図10から、SnTe(001)の単結晶薄膜が形成していることが分かり、異相や異方位の結晶は混じっていないことが分かる。またSnTeのブラッグ反射ピークの近傍にピークに対して対称に干渉フリンジが観測され、基板とSnTe薄膜の界面、およびSnTe表面が急峻かつ平坦であることを示している。
実施例1のXRRの図11から、明瞭に反射率の振動が観測され、基板とSnTe薄膜の界面、およびSnTe表面が急峻かつ平坦であることを示している。また、反射率振動のフィッティングから、膜厚が見積もられた。
実施例2の2次元弱反局在効果の観測の図12から、膜厚9.9nmの試料において弱反局在効果が観測され、なおかつ2次元性を示すことから、トポロジカル結晶絶縁体の表面状態由来の電気伝導信号が観測されたと分かった。
実施例1の2次元弱反局在効果の観測の図13から、膜厚6.6nmの試料において弱反局在効果が観測され、なおかつ2次元性を示すことから、トポロジカル結晶絶縁体の表面状態由来の電気伝導信号が観測されたと分かった。
実施例1と実施例2の2次元弱反局在効果の比較の図14から、膜厚が薄いほどにSnTe薄膜表面と裏面に存在するトポロジカル表面状態が干渉を引き起こし、弱反局在効果の大きさが小さくなっていることが分かる。これは薄い良質な膜を作製できたことで得られた知見であり、トポロジカル表面状態の存在を支持するものと考えられる。
比較例1~2のRHEEDパターンの図15と16から、単結晶SnTe薄膜の作製にはSTOの√13×√13表面構造と、Wetting Layer成長の両方が必要であることが分かる。
比較例3~5のRHEEDパターンの図17~19から、STOの1×1構造上には単結晶SnTe薄膜の作製が、少なくとも試行した条件においてはできないことが分かる。
実施例1のXRRの図11から、明瞭に反射率の振動が観測され、基板とSnTe薄膜の界面、およびSnTe表面が急峻かつ平坦であることを示している。また、反射率振動のフィッティングから、膜厚が見積もられた。
実施例2の2次元弱反局在効果の観測の図12から、膜厚9.9nmの試料において弱反局在効果が観測され、なおかつ2次元性を示すことから、トポロジカル結晶絶縁体の表面状態由来の電気伝導信号が観測されたと分かった。
実施例1の2次元弱反局在効果の観測の図13から、膜厚6.6nmの試料において弱反局在効果が観測され、なおかつ2次元性を示すことから、トポロジカル結晶絶縁体の表面状態由来の電気伝導信号が観測されたと分かった。
実施例1と実施例2の2次元弱反局在効果の比較の図14から、膜厚が薄いほどにSnTe薄膜表面と裏面に存在するトポロジカル表面状態が干渉を引き起こし、弱反局在効果の大きさが小さくなっていることが分かる。これは薄い良質な膜を作製できたことで得られた知見であり、トポロジカル表面状態の存在を支持するものと考えられる。
比較例1~2のRHEEDパターンの図15と16から、単結晶SnTe薄膜の作製にはSTOの√13×√13表面構造と、Wetting Layer成長の両方が必要であることが分かる。
比較例3~5のRHEEDパターンの図17~19から、STOの1×1構造上には単結晶SnTe薄膜の作製が、少なくとも試行した条件においてはできないことが分かる。
比較例1~4で示すように、全室温あるいは全高温でSnTeを蒸着すると低品質な1つ以上のドメインを含むSnTe薄膜ができてしまったのに対して、本発明では成長初期に室温付近で蒸着を開始してぬれ層を先に形成し、すぐに高温(250℃付近)に昇温することで、島状成長を阻止し、なおかつ単結晶(単一ドメイン)で平坦性の高い表面を有する薄膜(膜厚10nm以下)を成長することができた。
また、比較例4で示すように、単結晶で平坦性の高い表面を有する薄膜を形成するために、使用するSTO基板が√13×√13の表面構造を有することが必須である。
また、比較例4で示すように、単結晶で平坦性の高い表面を有する薄膜を形成するために、使用するSTO基板が√13×√13の表面構造を有することが必須である。
(考察その2)
表2、図21の電気輸送特性(電気抵抗率の温度依存性)の評価結果から、膜厚6.6nmと9.9nmの両試料を比較すると、膜厚減少以上に6.6nmの試料は高い抵抗値を示している。これは移動度が減少したことによるものと考えられ、6.6nmの試料では膜厚が薄いことによって上下面のトポロジカル表面状態が干渉を引き起こし、部分的あるいは全部のトポロジカル表面状態が消失していることと対応していると考えられる。
表2、図21の電気輸送特性(電気抵抗率の温度依存性)の評価結果から、膜厚6.6nmと9.9nmの両試料を比較すると、膜厚減少以上に6.6nmの試料は高い抵抗値を示している。これは移動度が減少したことによるものと考えられ、6.6nmの試料では膜厚が薄いことによって上下面のトポロジカル表面状態が干渉を引き起こし、部分的あるいは全部のトポロジカル表面状態が消失していることと対応していると考えられる。
本発明によれば、成長初期に室温付近で蒸着を開始して、すぐに高温(250℃付近)に昇温することで、1つ以上のドメイン生成や島状成長を阻止し、なおかつ単結晶で平坦性の高い表面を薄い膜厚でも実現できる。膜厚は示したように薄くて高品質なものが可能となったため、成膜時間を延長すれば厚くて高品質なものも作製することができるため、薄膜を応用した産業製品の性能向上や新たな機能の付加(スピントランジスタなど)も可能となる。また、結晶的性質の近い熱電材料のPbTeの平坦薄膜単結晶成長も確認された。その他、大きな熱電効果を持つ熱電素子、バンドギャップ可変の半導体、超薄膜による透明な熱電素子、急峻な界面・表面の実現により性能が向上した半導体(素子)・電界効果トランジスタ、バルク比率の低減等によるトポロジカル表面状態を利用した高効率なスピントロニクス素子、発光素子、レーザーやセンサの素子としての利用も期待される。
100:真空蒸着装置
2:基板
4:成膜材料
6:真空チャンバー
8:基板保持・加熱機構
10:排気
200:スピントランジスタ
12:ソース電極
14:ドレイン電極
16:ゲート電極
18:トポロジカル結晶絶縁体(岩塩型構造を持つ化合物の単結晶薄膜を含む)
2:基板
4:成膜材料
6:真空チャンバー
8:基板保持・加熱機構
10:排気
200:スピントランジスタ
12:ソース電極
14:ドレイン電極
16:ゲート電極
18:トポロジカル結晶絶縁体(岩塩型構造を持つ化合物の単結晶薄膜を含む)
Claims (15)
- 単結晶薄膜であって、
前記単結晶薄膜は岩塩型構造を持つ化合物からなり、
膜厚が0.5~100nmであり、表面粗さは5.0nm 以下であることを特徴とする単結晶薄膜。 - 前記化合物がトポロジカル結晶絶縁体である、請求項1に記載の単結晶薄膜。
- 前記化合物がカルコゲン化物である、請求項1または2に記載の単結晶薄膜。
- 前記カルコゲン化物が、SnTe、SnSe、PbTe、PbSe、Pb1-xSnxTe(1≧x>0.3)、及びPb1-xSnxSe(1≧x>0.3)からなる群から選択される1種の化合物である、請求項3に記載の単結晶薄膜。
- 前記カルコゲン化物がSnTeである、請求項3に記載の単結晶薄膜。
- 膜厚が0.5~50nmであり、
表面粗さは5nm以下であることを特徴とする、請求項1または2に記載の単結晶薄膜。 - 膜厚が0.5~10nmであり、
表面粗さは1nm以下であることを特徴とする、請求項1または2に記載の単結晶薄膜。 - 反射高速電子線回折(RHEED)パターンにおいて、前記単結晶薄膜による回折パターンが2倍ストリークのみ残りシングルドメインになる、請求項1または2に記載の単結晶薄膜。
- SrTiO3基板と
請求項1または2に記載の単結晶薄膜と、を含む、単結晶薄膜積層体であって、
前記SrTiO3基板が、√13×√13の表面を有し、
前記単結晶薄膜が、前記SrTiO3(001)基板の前記√13×√13の表面の上に、形成されていることを特徴とする単結晶薄膜積層体。 - 基板上に単結晶薄膜を製造する方法であって、
前記単結晶薄膜は、岩塩型構造を持つ化合物からなり、膜厚が0.5~100nmであり、表面粗さは5.0nm以下であり、
前記基板が、超構造の表面を有し、
前記基板の超構造の表面に、20℃~40℃で前記化合物の膜を形成しぬれ層(wetting layer)を形成する工程と、
前記ぬれ層を有する前記基板を、前記化合物の結晶成長温度に昇温させ、前記単結晶薄膜を形成する工程と、
を有することを特徴とする、単結晶薄膜の製造方法。 - 前記化合物がトポロジカル結晶絶縁体である、請求項10に記載の、単結晶薄膜の製造方法。
- 前記化合物がカルコゲン化物である、請求項10または11に記載の、単結晶薄膜の製造方法。
- 前記基板がSrTiO3基板であって、
前記SrTiO3基板が、√13×√13の表面を有する、請求項10または11に記載の単結晶薄膜の製造方法。 - 請求項1または2に記載の単結晶薄膜を含むことを特徴とする素子であって、
前記素子が、スピントランジスタ、半導体、電界効果トランジスタ、熱電素子、スピントロニクス素子、レーザー素子及びセンサからなる群から選択される1種であることを特徴とする素子。 - 前記素子がスピントランジスタであり、
前記スピントランジスタは、
非磁性であるソース電極と、
強磁性であるドレイン電極と、
キャリア密度を制御するゲート電極と、
トポロジカル結晶絶縁体と、有し、
前記トポロジカル結晶絶縁体が、前記請求項1~8の何れか1項に記載の単結晶薄膜を含み、
前記ソース電極と前記ドレイン電極との間に、前記ゲート電極を設けられ、
前記ゲート電極により前記トポロジカル結晶絶縁体に電界を加える、前記ドレイン電極へ印加する外部磁界を変化させる、または前記ソース電極と前記ドレイン電極間の電流の向きを変化させることで、前記ソース電極から前記ドレイン電極に出力する電流を制御することを特徴とする請求項14に記載の素子。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2022-030143 | 2022-02-28 | ||
JP2022030143 | 2022-02-28 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2023163167A1 true WO2023163167A1 (ja) | 2023-08-31 |
Family
ID=87766214
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2023/007032 WO2023163167A1 (ja) | 2022-02-28 | 2023-02-27 | 岩塩型構造を持つ化合物の単結晶薄膜及びその製造方法 |
Country Status (1)
Country | Link |
---|---|
WO (1) | WO2023163167A1 (ja) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20170301385A1 (en) * | 2016-03-08 | 2017-10-19 | Junwei Liu | Apparatus and methods for memory using in-plane polarization |
WO2019225160A1 (ja) * | 2018-05-23 | 2019-11-28 | 国立研究開発法人産業技術総合研究所 | スピン蓄積装置 |
-
2023
- 2023-02-27 WO PCT/JP2023/007032 patent/WO2023163167A1/ja unknown
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20170301385A1 (en) * | 2016-03-08 | 2017-10-19 | Junwei Liu | Apparatus and methods for memory using in-plane polarization |
WO2019225160A1 (ja) * | 2018-05-23 | 2019-11-28 | 国立研究開発法人産業技術総合研究所 | スピン蓄積装置 |
Non-Patent Citations (5)
Title |
---|
ALBRIGHT STEPHEN D.; ZOU KE; WALKER FREDERICK J.; AHN CHARLES H.: "Weak antilocalization in topological crystalline insulator SnTe films deposited using amorphous seeding on SrTiO3", APL MATERIALS, AMERICAN INSTITUTE OF PHYSICS, 2 HUNTINGTON QUADRANGLE, MELVILLE, NY 11747, vol. 9, no. 11, 9 November 2021 (2021-11-09), 2 Huntington Quadrangle, Melville, NY 11747, XP012261069, DOI: 10.1063/5.0065627 * |
KAITO TSUBOI ET AL.: "10p-N321-2 Preparation of stoichiometric SnTe(100) thin film by MBE method", PROCEEDINGS OF THE 82ND JSAP AUTUMN MEETING 2021, JAPAN SOCIETY OF APPLIED PHYSICS; [ONLINE VIRTUAL MEETING]; SEPTEMBER 22-23, 2021, vol. 82, 22 September 2021 (2021-09-22) - 23 September 2021 (2021-09-23), pages 13 - 061, XP009548815 * |
RYOTA AKIYAMA ET AL.: "16pPSD-13 Growth of ultra-flat SnTe(011) thin film by room temperature wetting layer growth method on SrTiO3(001) substrate and evaluation of electrical conductivity", MEETING ABSTRACTS OF THE PHYSICAL SOCIETY OF JAPAN, PHYSICAL SOCIETY OF JAPAN, JP, vol. 77, 1 January 2022 (2022-01-01) - 19 March 2022 (2022-03-19), JP , pages 2435, XP009548814, ISSN: 2189-0803 * |
SONG LIYUAN; TANG LIBIN; HAO QUN; YANG CHUNLI; TENG KAR SENG; WANG HAIPENG; LI JUNBIN: "Preparation and photoelectric properties of SnTe nanofilm", PROCEEDINGS OF THE SPIE, SPIE, US, vol. 12284, 8 July 2022 (2022-07-08), US, pages 1228405 - 1228405-6, XP060161166, ISSN: 0277-786X, ISBN: 978-1-5106-5738-0, DOI: 10.1117/12.2620629 * |
TOKYO UNIV, AKIYAMA RYOTA, NAKANISHI RYOSUKE, ENDO YUKIHIRO, ICHINOKURA SATORU, HASEGAWA SHUJI: "13pPSA-58. Growth and evaluation of the topological crystalline insulator SnTe thin film on Si(111)√3x√3-Bi", SUMMARY COLLECTION OF THE 2016 AUTUMN CONGRESS OF THE PHYSICAL SOCIETY, 1 September 2016 (2016-09-01), pages 1106, XP093086973 * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4164562B2 (ja) | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ | |
Krumrain et al. | MBE growth optimization of topological insulator Bi2Te3 films | |
Ellmer et al. | Electrical transport parameters of heavily-doped zinc oxide and zinc magnesium oxide single and multilayer films heteroepitaxially grown on oxide single crystals | |
Rabe et al. | Preparation and characterization of thin ferromagnetic CrO2 films for applications in magnetoelectronics | |
Kim et al. | Improvement in crystallinity and optical properties of ZnO epitaxial layers by thermal annealed ZnO buffer layers with oxygen plasma | |
Yin et al. | Improved properties of Pb (Zr 0.52 Ti 0.48) O 3 films by hot plate annealing on LaNiO 3 bottom electrode | |
US7692184B2 (en) | Substrate with organic thin film, and transistor using same | |
CN111304737A (zh) | 一种合成内禀磁性拓扑绝缘体的方法 | |
Tigau et al. | The influence of heat treatment on the electrical conductivity of antimony trioxide thin films | |
Mansingh et al. | Preparation and properties of thermally evaporated lead germanate films | |
WO2023163167A1 (ja) | 岩塩型構造を持つ化合物の単結晶薄膜及びその製造方法 | |
Ye et al. | Orientation competition growth and mechanism of SrTiO3 film on CeO2 layer | |
Zhu et al. | Growth and properties of BiFeO3 thin films deposited on LaNiO3-buffered SrTiO3 (0 0 1) and (1 1 1) substrates by PLD | |
Prepelita et al. | Evolution of the properties of ZnO thin films subjected to heating treatments | |
Li et al. | Tunable rectification and magnetoresistance behaviors of ferromagnetic pn diode based on (Fe, Al)-doped SiGe with enhanced room-temperature magnetization | |
Hassan et al. | Epitaxial Growth and Magnetic Properties of Half-Metallic Fe $ _ {3} $ O $ _ {4} $ on Si (100) Using MgO Buffer Layer | |
JP5119434B2 (ja) | 磁性半導体薄膜及び磁性半導体薄膜の製造方法 | |
JP2007246374A (ja) | 強磁性酸化物半導体薄膜及びその製造方法並びにこれを用いたスピントンネル磁気抵抗素子 | |
Kakuno et al. | Growth process and interfacial structure of epitaxial Y2O3/Si thin films deposited by pulsed laser deposition | |
JP7477407B2 (ja) | 酸化ガリウム系半導体の製造方法 | |
Yadav et al. | Thickness-dependent magnetic and transport properties of La 0.5 Sr 0.5 MnO 3 thin films deposited by DC magnetron sputtering on the LaAlO 3 substrate | |
Li et al. | Effects of rapid thermal annealing on the morphology and optical property of ultrathin InSb film deposited on SiO2/Si substrate | |
Wang et al. | Effect of oxygen content on the transport properties of LaTiO3+ β/2 thin films | |
Haratake et al. | Low-temperature growth and characterization of epitaxial YMnO3/Y2O3/Si MFIS capacitors with thinner insulator layer | |
Leung et al. | Low temperature processing of epitaxial La1− xCaxMnO3 thin films by pulsed laser deposition |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 23760165 Country of ref document: EP Kind code of ref document: A1 |
|
ENP | Entry into the national phase |
Ref document number: 2024503287 Country of ref document: JP Kind code of ref document: A |