WO2022215938A1 - 카메라 모듈을 포함하는 전자 장치 - Google Patents

카메라 모듈을 포함하는 전자 장치 Download PDF

Info

Publication number
WO2022215938A1
WO2022215938A1 PCT/KR2022/004538 KR2022004538W WO2022215938A1 WO 2022215938 A1 WO2022215938 A1 WO 2022215938A1 KR 2022004538 W KR2022004538 W KR 2022004538W WO 2022215938 A1 WO2022215938 A1 WO 2022215938A1
Authority
WO
WIPO (PCT)
Prior art keywords
electronic device
layer
disposed
display
light reflection
Prior art date
Application number
PCT/KR2022/004538
Other languages
English (en)
French (fr)
Inventor
신성영
엄민석
이동섭
이해창
양병덕
김광태
염동현
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020210157621A external-priority patent/KR20220138325A/ko
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Priority to JP2023561221A priority Critical patent/JP2024521239A/ja
Priority to BR112023020305A priority patent/BR112023020305A2/pt
Priority to CN202280025984.1A priority patent/CN117136643A/zh
Priority to AU2022253989A priority patent/AU2022253989A1/en
Priority to EP22784848.8A priority patent/EP4276909A4/en
Priority to US17/733,471 priority patent/US20220320474A1/en
Publication of WO2022215938A1 publication Critical patent/WO2022215938A1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/8791Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • H10K59/8792Arrangements for improving contrast, e.g. preventing reflection of ambient light comprising light absorbing layers, e.g. black layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details

Definitions

  • Various embodiments of the present disclosure relate to an electronic device including a camera module, and more particularly, to an electronic device including a camera module disposed on a rear surface (eg, below) of a display.
  • Electronic devices are being released in various sizes according to functions and user preferences, and may include a large-screen touch display for securing wide visibility and convenience of operation.
  • the electronic device may include at least one camera module (eg, an image sensor).
  • the electronic device may include at least one camera module disposed around the display or through at least a part of the display.
  • Various techniques for increasing the amount of light incident to the camera module while arranging the camera module on the rear surface of the display have been proposed.
  • An electronic device to which an under display camera (UDC) is applied may include a pixel area of an OLED display and a peripheral area adjacent to the pixel area.
  • a plurality of pixels capable of displaying an image may be regularly disposed in the pixel area, and a plurality of wires may be disposed in the peripheral area.
  • an optical sensor such as a camera module is disposed on the rear surface of the OLED display
  • light incident on the inside of the OLED display may be reflected and incident on the camera module.
  • the reflected light is incident on the camera module, a light flare may occur.
  • aspects of the present disclosure may solve at least the above-mentioned problems and/or disadvantages and provide at least the advantages described below.
  • Various embodiments of the present disclosure may provide an electronic device including a camera module capable of preventing light incident on the inside of a display panel from being incident on the camera module, thereby preventing a light flare from occurring. .
  • An electronic device may include a display panel and a camera module disposed under the display panel.
  • the display panel includes a first area having a first pixel density and overlapping the camera module, a second area having a second pixel density greater than the first pixel density, and all or at least a portion of the first area. It may include a first light reflection blocking layer disposed in the first region, and a plurality of transparent wirings disposed under the first organic light emitting diodes disposed in the first region.
  • the first light reflection blocking layer may be disposed to overlap lower portions of the first organic light emitting diodes disposed in the first region.
  • the first light reflection blocking layer may be disposed between the anode electrode of the first organic light emitting diodes and the plurality of transparent wires.
  • An electronic device may include a display panel and a camera module disposed under the display panel.
  • the display panel has a first pixel density and is disposed in all or at least a portion of a first area overlapping the camera module, a second area having a second pixel density greater than the first pixel density, and the first area a first light reflection blocking layer to be formed, a second light reflection blocking layer disposed on all or at least a part of the second area, and a plurality of transparent wirings disposed under the first organic light emitting diodes disposed in the first area may include
  • the first light reflection blocking layer may be disposed to overlap lower portions of the first organic light emitting diodes disposed in the first region.
  • the first light reflection blocking layer may be disposed between the anode electrode of the first organic light emitting diodes and the plurality of transparent wires.
  • the second light reflection blocking layer may be formed to extend to at least a portion of the first region.
  • a light reflection blocking layer under an anode electrode in a first area (eg, an under-display camera area) of a display panel, the light incident on the display This reflection can be prevented. It is possible to prevent light incident on the inside of the display panel from being incident on the camera module, thereby preventing a light flare from occurring.
  • FIG. 1 is a block diagram of an electronic device in a network environment, according to various embodiments of the present disclosure
  • FIG. 2A is a perspective view of a front surface of an electronic device according to various embodiments of the present disclosure
  • 2B is a perspective view of a rear surface of an electronic device according to various embodiments of the present disclosure.
  • 3A is a diagram illustrating an unfolded (eg, opened) state of an electronic device according to various embodiments of the present disclosure
  • 3B is a diagram illustrating a folded (eg, closed) state of an electronic device according to various embodiments of the present disclosure
  • FIG. 4 is a block diagram of a display module of an electronic device according to various embodiments of the present disclosure.
  • FIG. 5 is a diagram illustrating a display and a camera module (eg, an image sensor) according to various embodiments of the present disclosure
  • FIG. 6 is a diagram illustrating shapes of pixels disposed in a first area (eg, an under-display camera area) and a second area (eg, an active area) of a display according to various embodiments of the present disclosure;
  • a first area eg, an under-display camera area
  • a second area eg, an active area
  • FIG. 7 is a diagram illustrating cross-sections of a first area (eg, an under-display camera area) and a second area (eg, an active area) of a display according to various embodiments of the present disclosure;
  • a first area eg, an under-display camera area
  • a second area eg, an active area
  • FIG. 8 shows that light incident on the display is reflected by an anode electrode of an OLED and a lower metal layer (eg, a bottom metal layer (BML)) disposed under a thin film transistor (TFT), resulting in a light flare in the camera module.
  • a lower metal layer eg, a bottom metal layer (BML)
  • TFT thin film transistor
  • FIG. 9 is a view illustrating that light incident on the display is reflected by a lower metal layer (eg, a bottom metal layer (BML)) disposed under a thin film transistor (TFT), thereby generating a light flare in the camera module.
  • a lower metal layer eg, a bottom metal layer (BML)
  • TFT thin film transistor
  • FIG. 10 is a diagram illustrating a structure of a display panel of an electronic device according to various embodiments of the present disclosure
  • FIG. 11 is a diagram illustrating a structure of a display panel of an electronic device according to various embodiments of the present disclosure
  • FIG. 12 is a diagram illustrating a structure of a display panel of an electronic device according to various embodiments of the present disclosure
  • FIG. 13 is a diagram illustrating a configuration of a light reflection blocking layer according to various embodiments of the present disclosure.
  • FIG. 14 is a diagram illustrating a configuration of a light reflection blocking layer according to various embodiments of the present disclosure.
  • 15 is a diagram illustrating a configuration of a light reflection blocking layer according to various embodiments of the present disclosure.
  • FIG. 1 is a block diagram of an electronic device 101 in a network environment 100 according to various embodiments of the present disclosure.
  • the electronic device 101 communicates with the electronic device 102 through a first network 198 (eg, a short-range wireless communication network) or a second network 199 . It may communicate with at least one of the electronic device 104 and the server 108 through (eg, a long-distance wireless communication network). According to an embodiment, the electronic device 101 may communicate with the electronic device 104 through the server 108 .
  • a first network 198 eg, a short-range wireless communication network
  • the server 108 e.g, a long-distance wireless communication network
  • the electronic device 101 includes a processor 120 , a memory 130 , an input module 150 , a sound output module 155 , a display module 160 , an audio module 170 , and a sensor module ( 176), interface 177, connection terminal 178, haptic module 179, camera module 180, power management module 188, battery 189, communication module 190, subscriber identification module 196 , or an antenna module 197 .
  • at least one of these components eg, the connection terminal 178
  • some of these components are integrated into one component (eg, display module 160 ). can be
  • the processor 120 for example, executes software (eg, a program 140) to execute at least one other component (eg, a hardware or software component) of the electronic device 101 connected to the processor 120. It can control and perform various data processing or operations. According to an embodiment, as at least part of data processing or operation, the processor 120 stores a command or data received from another component (eg, the sensor module 176 or the communication module 190 ) into the volatile memory 132 . may be stored in , process commands or data stored in the volatile memory 132 , and store the result data in the non-volatile memory 134 .
  • software eg, a program 140
  • the processor 120 stores a command or data received from another component (eg, the sensor module 176 or the communication module 190 ) into the volatile memory 132 .
  • the processor 120 stores a command or data received from another component (eg, the sensor module 176 or the communication module 190 ) into the volatile memory 132 .
  • the processor 120 is a main processor 121 (eg, a central processing unit or an application processor) or a secondary processor 123 (eg, a graphic processing unit, a neural network processing unit) a neural processing unit (NPU), an image signal processor, a sensor hub processor, or a communication processor).
  • a main processor 121 eg, a central processing unit or an application processor
  • a secondary processor 123 eg, a graphic processing unit, a neural network processing unit
  • NPU neural processing unit
  • an image signal processor e.g., a sensor hub processor, or a communication processor.
  • the secondary processor 123 may, for example, act on behalf of the main processor 121 while the main processor 121 is in an inactive (eg, sleep) state, or when the main processor 121 is active (eg, executing an application). ), together with the main processor 121, at least one of the components of the electronic device 101 (eg, the display module 160, the sensor module 176, or the communication module 190) It is possible to control at least some of the related functions or states.
  • the auxiliary processor 123 eg, image signal processor or communication processor
  • the auxiliary processor 123 may include a hardware structure specialized for processing an artificial intelligence model.
  • Artificial intelligence models can be created through machine learning. Such learning may be performed, for example, in the electronic device 101 itself on which the artificial intelligence model is performed, or may be performed through a separate server (eg, the server 108).
  • the learning algorithm may include, for example, supervised learning, unsupervised learning, semi-supervised learning, or reinforcement learning, but in the above example not limited
  • the artificial intelligence model may include a plurality of artificial neural network layers.
  • Artificial neural networks include deep neural networks (DNNs), convolutional neural networks (CNNs), recurrent neural networks (RNNs), restricted boltzmann machines (RBMs), deep belief networks (DBNs), bidirectional recurrent deep neural networks (BRDNNs), It may be one of deep Q-networks or a combination of two or more of the above, but is not limited to the above example.
  • the artificial intelligence model may include, in addition to, or alternatively, a software structure in addition to the hardware structure.
  • the memory 130 may store various data used by at least one component (eg, the processor 120 or the sensor module 176 ) of the electronic device 101 .
  • the data may include, for example, input data or output data for software (eg, the program 140 ) and instructions related thereto.
  • the memory 130 may include a volatile memory 132 or a non-volatile memory 134 .
  • the program 140 may be stored as software in the memory 130 , and may include, for example, an operating system 142 , middleware 144 , or an application 146 .
  • the input module 150 may receive a command or data to be used by a component (eg, the processor 120 ) of the electronic device 101 from the outside (eg, a user) of the electronic device 101 .
  • the input module 150 may include, for example, a microphone, a mouse, a keyboard, a key (eg, a button), or a digital pen (eg, a stylus pen).
  • the sound output module 155 may output a sound signal to the outside of the electronic device 101 .
  • the sound output module 155 may include, for example, a speaker or a receiver.
  • the speaker can be used for general purposes such as multimedia playback or recording playback.
  • the receiver can be used to receive incoming calls. According to an embodiment, the receiver may be implemented separately from or as a part of the speaker.
  • the display module 160 may visually provide information to the outside (eg, a user) of the electronic device 101 .
  • the display module 160 may include, for example, a control circuit for controlling a display, a hologram device, or a projector and a corresponding device.
  • the display module 160 may include a touch sensor configured to sense a touch or a pressure sensor configured to measure the intensity of a force generated by the touch.
  • the audio module 170 may convert a sound into an electric signal or, conversely, convert an electric signal into a sound. According to an embodiment, the audio module 170 acquires a sound through the input module 150 , or an external electronic device (eg, a sound output module 155 ) connected directly or wirelessly with the electronic device 101 .
  • the electronic device 102) eg, a speaker or headphones
  • the electronic device 102 may output a sound.
  • the sensor module 176 detects an operating state (eg, power or temperature) of the electronic device 101 or an external environmental state (eg, a user state), and generates an electrical signal or data value corresponding to the sensed state. can do.
  • the sensor module 176 may include, for example, a gesture sensor, a gyro sensor, a barometric pressure sensor, a magnetic sensor, an acceleration sensor, a grip sensor, a proximity sensor, a color sensor, an IR (infrared) sensor, a biometric sensor, It may include a temperature sensor, a humidity sensor, or an illuminance sensor.
  • the interface 177 may support one or more specified protocols that may be used by the electronic device 101 to directly or wirelessly connect with an external electronic device (eg, the electronic device 102 ).
  • the interface 177 may include, for example, a high definition multimedia interface (HDMI), a universal serial bus (USB) interface, an SD card interface, or an audio interface.
  • the connection terminal 178 may include a connector through which the electronic device 101 can be physically connected to an external electronic device (eg, the electronic device 102 ).
  • the connection terminal 178 may include, for example, an HDMI connector, a USB connector, an SD card connector, or an audio connector (eg, a headphone connector).
  • the haptic module 179 may convert an electrical signal into a mechanical stimulus (eg, vibration or movement) or an electrical stimulus that the user can perceive through tactile or kinesthetic sense.
  • the haptic module 179 may include, for example, a motor, a piezoelectric element, or an electrical stimulation device.
  • the camera module 180 may capture still images and moving images. According to an embodiment, the camera module 180 may include one or more lenses, image sensors, image signal processors, or flashes.
  • the power management module 188 may manage power supplied to the electronic device 101 .
  • the power management module 188 may be implemented as, for example, at least a part of a power management integrated circuit (PMIC).
  • PMIC power management integrated circuit
  • the battery 189 may supply power to at least one component of the electronic device 101 .
  • the battery 189 may include, for example, a non-rechargeable primary cell, a rechargeable secondary cell, or a fuel cell.
  • the communication module 190 is a direct (eg, wired) communication channel or a wireless communication channel between the electronic device 101 and an external electronic device (eg, the electronic device 102, the electronic device 104, or the server 108). It can support establishment and communication performance through the established communication channel.
  • the communication module 190 may include one or more communication processors that operate independently of the processor 120 (eg, an application processor) and support direct (eg, wired) communication or wireless communication.
  • the communication module 190 is a wireless communication module 192 (eg, a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module) or a wired communication module 194 (eg, : It may include a local area network (LAN) communication module, or a power line communication module).
  • a wireless communication module 192 eg, a cellular communication module, a short-range wireless communication module, or a global navigation satellite system (GNSS) communication module
  • GNSS global navigation satellite system
  • wired communication module 194 eg, : It may include a local area network (LAN) communication module, or a power line communication module.
  • a corresponding communication module among these communication modules is a first network 198 (eg, a short-range communication network such as Bluetooth, wireless fidelity (WiFi) direct, or infrared data association (IrDA)) or a second network 199 (eg, legacy It may communicate with the external electronic device 104 through a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (eg, a telecommunication network such as a LAN or a WAN).
  • a first network 198 eg, a short-range communication network such as Bluetooth, wireless fidelity (WiFi) direct, or infrared data association (IrDA)
  • a second network 199 eg, legacy It may communicate with the external electronic device 104 through a cellular network, a 5G network, a next-generation communication network, the Internet, or a computer network (eg, a telecommunication network such as a LAN or a WAN).
  • a telecommunication network
  • the wireless communication module 192 uses subscriber information (eg, International Mobile Subscriber Identifier (IMSI)) stored in the subscriber identification module 196 within a communication network such as the first network 198 or the second network 199 .
  • subscriber information eg, International Mobile Subscriber Identifier (IMSI)
  • IMSI International Mobile Subscriber Identifier
  • the electronic device 101 may be identified or authenticated.
  • the wireless communication module 192 may support a 5G network after a 4G network and a next-generation communication technology, for example, a new radio access technology (NR).
  • NR access technology includes high-speed transmission of high-capacity data (eMBB (enhanced mobile broadband)), minimization of terminal power and access to multiple terminals (mMTC (massive machine type communications)), or high reliability and low latency (URLLC (ultra-reliable and low-latency) -latency communications)).
  • eMBB enhanced mobile broadband
  • mMTC massive machine type communications
  • URLLC ultra-reliable and low-latency
  • the wireless communication module 192 may support a high frequency band (eg, mmWave band) to achieve a high data rate, for example.
  • a high frequency band eg, mmWave band
  • the wireless communication module 192 uses various techniques for securing performance in a high-frequency band, for example, beamforming, massive multiple-input and multiple-output (MIMO), all-dimensional multiplexing. It may support technologies such as full dimensional MIMO (FD-MIMO), an array antenna, analog beam-forming, or a large scale antenna.
  • the wireless communication module 192 may support various requirements defined in the electronic device 101 , an external electronic device (eg, the electronic device 104 ), or a network system (eg, the second network 199 ).
  • the wireless communication module 192 includes a peak data rate (eg, 20 Gbps or more) for realizing eMBB, loss coverage (eg, 164 dB or less) for realizing mMTC, or U-plane latency for realizing URLLC ( Example: Downlink (DL) and uplink (UL) each 0.5 ms or less, or round trip 1 ms or less) can be supported.
  • a peak data rate eg, 20 Gbps or more
  • loss coverage eg, 164 dB or less
  • U-plane latency for realizing URLLC
  • the antenna module 197 may transmit or receive a signal or power to the outside (eg, an external electronic device).
  • the antenna module 197 may include an antenna including a conductor formed on a substrate (eg, a PCB) or a radiator formed of a conductive pattern.
  • the antenna module 197 may include a plurality of antennas (eg, an array antenna). In this case, at least one antenna suitable for a communication method used in a communication network such as the first network 198 or the second network 199 is connected from the plurality of antennas by, for example, the communication module 190 . can be selected. A signal or power may be transmitted or received between the communication module 190 and an external electronic device through the selected at least one antenna.
  • other components eg, a radio frequency integrated circuit (RFIC)
  • RFIC radio frequency integrated circuit
  • the antenna module 197 may form a mmWave antenna module.
  • the mmWave antenna module includes a printed circuit board, an RFIC disposed on or adjacent to a first side (eg, bottom side) of the printed circuit board and capable of supporting a specified high frequency band (eg, mmWave band); and a plurality of antennas (eg, an array antenna) disposed on or adjacent to a second side (eg, top or side) of the printed circuit board and capable of transmitting or receiving signals of the designated high frequency band. can do.
  • peripheral devices eg, a bus, general purpose input and output (GPIO), serial peripheral interface (SPI), or mobile industry processor interface (MIPI)
  • GPIO general purpose input and output
  • SPI serial peripheral interface
  • MIPI mobile industry processor interface
  • the command or data may be transmitted or received between the electronic device 101 and the external electronic device 104 through the server 108 connected to the second network 199 .
  • Each of the external electronic devices 102 or 104 may be the same as or different from the electronic device 101 .
  • all or part of the operations executed by the electronic device 101 may be executed by one or more external electronic devices 102 , 104 , or 108 .
  • the electronic device 101 may perform the function or service itself instead of executing the function or service itself.
  • one or more external electronic devices may be requested to perform at least a part of the function or the service.
  • One or more external electronic devices that have received the request may execute at least a part of the requested function or service, or an additional function or service related to the request, and transmit a result of the execution to the electronic device 101 .
  • the electronic device 101 may process the result as it is or additionally and provide it as at least a part of a response to the request.
  • cloud computing, distributed computing, mobile edge computing (MEC), or client-server computing technology may be used.
  • the electronic device 101 may provide an ultra-low latency service using, for example, distributed computing or mobile edge computing.
  • the external electronic device 104 may include an Internet of things (IoT) device.
  • the server 108 may be an intelligent server using machine learning and/or neural networks.
  • the external electronic device 104 or the server 108 may be included in the second network 199 .
  • the electronic device 101 may be applied to an intelligent service (eg, smart home, smart city, smart car, or health care) based on 5G communication technology and IoT-related technology.
  • the electronic device may be a device of various types.
  • the electronic device may include, for example, a portable communication device (eg, a smart phone), a computer device, a portable multimedia device, a portable medical device, a camera, a wearable device, or a home appliance device.
  • a portable communication device eg, a smart phone
  • a computer device e.g., a laptop, a desktop, a tablet, or a portable multimedia device
  • portable medical device e.g., a portable medical device
  • camera e.g., a camera
  • a wearable device e.g., a smart watch
  • a home appliance device e.g., a smart bracelet
  • first”, “second”, or “first” or “second” may simply be used to distinguish the component from other such components, and refer to those components in other aspects (e.g., importance or order) is not limited. It is said that one (eg, first) component is “coupled” or “connected” to another (eg, second) component, with or without the terms “functionally” or “communicatively”. When referenced, it means that one component can be connected to the other component directly (eg by wire), wirelessly, or through a third component.
  • module used in various embodiments of the present disclosure may include a unit implemented in hardware, software, or firmware, for example, interchangeably with terms such as logic, logic block, component, or circuit.
  • a module may be an integrally formed part or a minimum unit or a part of the part that performs one or more functions.
  • the module may be implemented in the form of an application-specific integrated circuit (ASIC).
  • ASIC application-specific integrated circuit
  • one or more instructions stored in a storage medium may be implemented as software (eg, the program 140) including
  • the processor eg, the processor 120
  • the device eg, the electronic device 101
  • the one or more instructions may include code generated by a compiler or code executable by an interpreter.
  • the device-readable storage medium may be provided in the form of a non-transitory storage medium.
  • 'non-transitory' only means that the storage medium is a tangible device and does not contain a signal (eg, electromagnetic wave), and this term is used in cases where data is semi-permanently stored in the storage medium and It does not distinguish between temporary storage cases.
  • a signal eg, electromagnetic wave
  • the method according to various embodiments disclosed in this document may be provided by being included in a computer program product.
  • Computer program products may be traded between sellers and buyers as commodities.
  • the computer program product is distributed in the form of a machine-readable storage medium (eg compact disc read only memory (CD-ROM)), or through an application store (eg Play StoreTM) or on two user devices ( It can be distributed (eg downloaded or uploaded) directly, online between smartphones (eg: smartphones).
  • a portion of the computer program product may be temporarily stored or temporarily created in a machine-readable storage medium such as a memory of a server of a manufacturer, a server of an application store, or a relay server.
  • each component (eg, module or program) of the above-described components may include a singular or a plurality of entities, and some of the plurality of entities may be separately disposed in other components.
  • one or more components or operations among the above-described corresponding components may be omitted, or one or more other components or operations may be added.
  • a plurality of components eg, a module or a program
  • the integrated component may perform one or more functions of each component of the plurality of components identically or similarly to those performed by the corresponding component among the plurality of components prior to the integration. .
  • operations performed by a module, program, or other component are executed sequentially, in parallel, repeatedly, or heuristically, or one or more of the operations are executed in a different order, omitted, or , or one or more other operations may be added.
  • the display module 160 illustrated in FIG. 1 may include a flexible display configured to fold or unfold a screen (eg, a display screen).
  • the display module 160 shown in FIG. 1 may include a flexible display that is slidably disposed to provide a screen (eg, a display screen).
  • the display module 160 shown in FIG. 1 includes a foldable display or a flexible display, the present invention is not limited thereto.
  • the display module 160 may include a bar type display or a plate type display.
  • 2A is a perspective view of a front surface of an electronic device according to various embodiments of the present disclosure
  • 2B is a perspective view of a rear surface of an electronic device according to various embodiments of the present disclosure
  • the electronic device 200 (eg, the electronic device 101 of FIG. 1 ) according to various embodiments of the present disclosure includes a first surface (or front surface) 210A and a second surface. (or a rear surface) 210B, and a housing 210 may be included.
  • a display 201 (eg, the display module 160 of FIG. 1 ) may be disposed in a space formed by the housing 210 .
  • the housing 210 may include a side surface 210C surrounding a space between the first surface 210A and the second surface 210B.
  • the housing 210 may refer to a structure that forms part of the first surface 210A, the second surface 210B, and the side surface 210C.
  • the first surface 210A may be formed by the front plate 202 (eg, a glass plate including various coating layers or a polymer plate), at least a portion of which is substantially transparent.
  • the front plate 202 eg, a glass plate including various coating layers or a polymer plate
  • the second surface 210B may be formed by a substantially opaque back plate 211 .
  • the back plate 211 is formed by, for example, coated or colored glass, ceramic, polymer, metal (eg, aluminum, stainless steel (STS), or magnesium), or a combination of at least two of the above materials. can be However, the present invention is not limited thereto, and the rear plate 211 may be formed of transparent glass.
  • the side surface 210C is coupled to the front plate 202 and the rear plate 211 by a side bezel structure 218 (or "side member") comprising a metal and/or a polymer. can be formed.
  • a side bezel structure 218 or "side member" comprising a metal and/or a polymer. can be formed.
  • the back plate 211 and the side bezel structure 218 are integrally formed and may include the same material (eg, a metal material such as aluminum).
  • the front plate 202 may include two first regions 210D that extend seamlessly from the first surface 210A toward the rear plate 211 .
  • the two first regions 210D may be disposed at both ends of a long edge of the front plate 202 .
  • the rear plate 211 may include two second regions 210E that extend seamlessly from the second surface 210B toward the front plate 202 .
  • the front plate 202 may include only one of the first regions 210D (or the second regions 210E). In some embodiments, some of the first regions 210D or the second regions 210E may not be included.
  • the side bezel structure 218 when viewed from the side of the electronic device 200 , may include the first first area 210D or the second area 210E from the side side. It has a thickness (or width) and may have a second thickness that is thinner than the first thickness on the side surface including the first regions 210D or the second regions 210E.
  • the electronic device 200 includes a display 201 (eg, the display module 160 of FIG. 1 ), a sound input device 203 (eg, the input module 150 of FIG. 1 ), and a sound.
  • Output devices 207 and 214 eg, sound output module 155 in FIG. 1
  • sensor modules 204 and 219 eg, sensor module 176 in FIG. 1
  • camera modules 205 and 212 eg : may include at least one of the camera module 180 of FIG. 1 ), a flash 213 , a key input device 217 , an indicator (not shown), and connector holes 208 and 209 .
  • the electronic device 200 may omit at least one of the components (eg, the key input device 217 ) or additionally include other components.
  • the display 201 may be visually seen through an upper portion of the front plate 202 .
  • at least a portion of the display 201 may be visible through the front plate 202 forming the first area 210D of the first surface 210A and the side surface 210C.
  • the display 201 may be coupled to or disposed adjacent to a touch sensing circuit, a pressure sensor capable of measuring the intensity (pressure) of a touch, and/or a digitizer that detects a magnetic field type stylus pen.
  • at least a portion of a sensor module 204 , 219 , and/or at least a portion of a key input device 217 is disposed in the first area 210D and/or the second area 210E can be
  • At least one of a sensor module 204 , a camera module 205 (eg, an image sensor), an audio module 214 , and a fingerprint sensor are included on a rear surface of the screen display area of the display 201 . can do.
  • the display 201 may be coupled to or disposed adjacent to a touch sensing circuit, a pressure sensor capable of measuring the intensity (pressure) of a touch, and/or a digitizer detecting a magnetic field type stylus pen. have.
  • At least a portion of the sensor module 204 , 219 , and/or at least a portion of the key input device 217 , the first area 210D, and/or the second area 210E can be placed in
  • the sound input device 203 may include a microphone. In some embodiments, the input device 203 may include a plurality of microphones disposed to detect the direction of sound.
  • the sound output devices 207 and 214 may include speakers.
  • the sound output devices 207 and 214 may include an external speaker 207 and a call receiver (eg, the audio module 214).
  • the sound input device 203 eg, a microphone
  • the sound output devices 207 and 214 and the connector holes 208 and 209 are disposed in the internal space of the electronic device 200 and are formed in the housing 210 . It may be exposed to the external environment through at least one hole.
  • the hole formed in the housing 210 may be commonly used for the sound input device 203 (eg, a microphone) and the sound output devices 207 and 214 .
  • the sound output devices 207 and 214 may include a speaker (eg, a piezo speaker) that operates while excluding a hole formed in the housing 210 .
  • the sensor modules 204 and 219 may include electrical signals or data corresponding to an internal operating state of the electronic device 200 or an external environmental state. value can be created.
  • the sensor modules 204 and 219 may include, for example, a first sensor module 204 (eg, proximity sensor) disposed on the first surface 210A of the housing 210 and/or a second of the housing 210 .
  • a second sensor module 219 eg, an HRM sensor
  • a third sensor module not shown
  • a fingerprint sensor disposed on the second surface 210B
  • the fingerprint sensor may be disposed on the first surface 210A (eg, the display 201 ) and/or the second surface 210B of the housing 210 .
  • the electronic device 200 may include a sensor module not shown, for example, a gesture sensor, a gyro sensor, a barometric pressure sensor, a magnetic sensor, an acceleration sensor, a grip sensor, a color sensor, an IR (infrared) sensor, a biometric sensor, a temperature sensor, It may further include at least one of a humidity sensor and an illuminance sensor.
  • the camera modules 205 and 212 may include a first camera module 205 disposed on the first surface 210A of the electronic device 200 , and a second camera module 205 disposed on the second surface 210B of the electronic device 200 . It may include a camera module 212 .
  • a flash 213 may be disposed around the camera modules 205 and 212 .
  • the camera modules 205 and 212 may include one or more lenses, an image sensor, and/or an image signal processor.
  • the flash 213 may include, for example, a light emitting diode or a xenon lamp.
  • the first camera module 205 may be disposed under the display panel of the display 201 in an under display camera (UDC) method.
  • two or more lenses (wide-angle and telephoto lenses) and image sensors may be disposed on one side of the electronic device 200 .
  • the plurality of first camera modules 205 may be disposed on a first surface (eg, a surface on which a screen is displayed) of the electronic device 200 in an under display camera (UDC) manner.
  • the key input device 217 may be disposed on the side surface 210C of the housing 210 .
  • the electronic device 200 may not include some or all of the above-mentioned key input devices 217 and the not included key input devices 217 may be displayed on the display 201 as soft keys, etc. It can be implemented in the form In some embodiments, the key input device 217 may be implemented using a pressure sensor included in the display 201 .
  • the connector holes 208 and 209 include a first connector hole 208 capable of receiving a connector (eg, a USB connector) for transmitting and receiving power and/or data with an external electronic device, and / or a second connector hole 209 (or earphone jack) that can be accommodated for a connector for transmitting and receiving audio signals to and from an external electronic device.
  • the first connector hole 208 may include a USB (Universal Serial Bus) type A or USB C type port.
  • the electronic device 200 eg, the electronic device 101 of FIG. 1
  • PD USB power delivery
  • some of the camera modules 205 and 212 and/or some of the sensor modules 204 and 219 are configured to be visually visible through the display 201 . can be placed. As another example, when the camera module 205 is disposed in an under display camera (UDC) method, the camera module 205 may not be visually visible to the outside.
  • UDC under display camera
  • the camera module 205 may be disposed to overlap the display area, and may also display a screen in the display area corresponding to the camera module 205 .
  • Some sensor modules 204 may be arranged to perform their functions without being visually exposed through the front plate 202 in the internal space of the electronic device.
  • 3A is a diagram illustrating an unfolded (eg, opened) state of an electronic device according to various embodiments of the present disclosure
  • 3B is a diagram illustrating a folded (eg, closed) state of an electronic device according to various embodiments of the present disclosure
  • the electronic device 300 (eg, the electronic device 101 of FIG. 1 ) includes a housing 310 and a display 320 disposed in a space formed by the housing 310 .
  • the display 320 may include a flexible display or a foldable display.
  • the surface on which the display 320 is disposed may be defined as the first surface or the front surface of the electronic device 300 (eg, a surface on which a screen is displayed when unfolded).
  • the opposite surface of the front surface may be defined as the second surface or the rear surface of the electronic device 300 .
  • a surface surrounding the space between the front surface and the rear surface may be defined as the third surface or the side surface of the electronic device 300 .
  • the folding area 323 may be folded or unfolded in the first direction (eg, the x-axis direction) with respect to the folding axis (eg, the A-axis).
  • the housing 310 includes a first housing structure 311 , a second housing structure 312 including a sensor region 324 , a first rear cover 380 , and a second rear cover ( 390) may be included.
  • the housing 310 of the electronic device 101 is not limited to the shape and combination shown in FIGS. 3A and 3B , and may be implemented by a combination and/or combination of other shapes or parts.
  • the first housing structure 311 and the first rear cover 380 may be integrally formed, and the second housing structure 312 and the second rear cover 390 may be integrally formed. can be formed.
  • the first housing structure 311 and the second housing structure 312 may be disposed on both sides with respect to the folding axis A, and may have an overall symmetrical shape with respect to the folding axis A. .
  • the first housing structure 311 and the second housing structure 312 may determine whether the electronic device 300 is in an unfolded state (eg, a first state), a folded state (eg, a second state), or an intermediate state ( For example, the angle or distance formed with each other may vary depending on whether the device is in the third state).
  • the second housing structure 312 is different from the first housing structure 311 , the sensor area 324 in which various sensors (eg, an illuminance sensor, an iris sensor, and/or an image sensor) are disposed. ), but may have a mutually symmetrical shape in other regions.
  • various sensors eg, an illuminance sensor, an iris sensor, and/or an image sensor
  • At least one sensor may be disposed in the lower and/or bezel area of the display as well as the sensor area 324 .
  • the first housing structure 311 and the second housing structure 312 may together form a recess for accommodating the display 320 .
  • the recess may have two or more different widths in a direction (eg, an x-axis direction) perpendicular to the folding axis A. As shown in FIG.
  • the recess is the first portion 311a of the first housing structure 311 and the second housing structure 312 formed at the edge of the sensor region 324 of the second housing structure 312 . It may have a first width W1 between the first portions 312a.
  • the recess corresponds to the second portion 311b of the first housing structure 311 parallel to the folding axis A of the first housing structure 311 and the sensor area 324 of the second housing structure 312 .
  • It may have a second width W2 formed by the second portion 312b of the second housing structure 312 parallel to the folding axis A while not doing so.
  • the second width W2 may be formed to be longer than the first width W1 .
  • the second portion 311b of the first housing structure 311 having a mutually symmetrical shape and the second portion 312b of the second housing structure 312 may form a second width W2 of the recess. .
  • the first portion 312a and the second portion 312b of the second housing structure 312 may have different distances from the folding axis A.
  • the width of the recess is not limited to the illustrated example. In various embodiments, the recess may have a plurality of widths due to the shape of the sensor region 324 or a portion having an asymmetric shape of the first housing structure 311 and the second housing structure 312 .
  • At least a portion of the first housing structure 311 and the second housing structure 312 may be formed of a metal material or a non-metal material having a rigidity of a size selected to support the display 320 .
  • the sensor area 324 may be formed to have a predetermined area adjacent to one corner of the second housing structure 312 .
  • the arrangement, shape, and size of the sensor area 324 are not limited to the illustrated example.
  • the sensor area 324 may be provided at another corner of the second housing structure 312 or any area between the top and bottom corners.
  • components for performing various functions embedded in the electronic device 300 are electronically provided through the sensor area 324 or through one or more openings provided in the sensor area 324 . It may be exposed on the front side of the device 300 .
  • the components may include various types of sensors.
  • the sensor may include, for example, at least one of an illuminance sensor, a front camera (eg, a camera module), a receiver, and a proximity sensor.
  • the first rear cover 380 is disposed on one side of the folding axis A on the rear surface of the electronic device, and may have, for example, a substantially rectangular periphery, and a first housing structure 311 . ) may be wrapped around the edge.
  • the second rear cover 390 may be disposed on the other side of the folding axis A on the rear surface of the electronic device, and an edge thereof may be surrounded by the second housing structure 312 .
  • the first rear cover 380 and the second rear cover 390 may have a substantially symmetrical shape with respect to the folding axis A.
  • the first back cover 380 and the second back cover 390 do not necessarily have symmetrical shapes, and in another embodiment, the electronic device 300 includes the first back cover 380 and the A second rear cover 390 may be included.
  • the first rear cover 380 may be integrally formed with the first housing structure 311
  • the second rear cover 390 may be integrally formed with the second housing structure 312 . have.
  • the first back cover 380 , the second back cover 390 , the first housing structure 311 , and the second housing structure 312 may include various components (eg, the electronic device 300 ). : It is possible to form a space in which a printed circuit board or battery) can be placed.
  • one or more components may be disposed or visually exposed on the rear surface of the electronic device 300 .
  • at least a portion of the sub-display 330 may be visually exposed through the first rear region 382 of the first rear cover 380 .
  • one or more components or sensors may be visually exposed through the second back area 392 of the second back cover 390 .
  • the sensor may include an illuminance sensor, a proximity sensor and/or a rear camera.
  • the hinge cover 313 may be disposed between the first housing structure 311 and the second housing structure 312 to cover an internal component (eg, a hinge structure). .
  • the hinge cover 313 may cover a portion where the first housing structure 311 and the second housing structure 312 contact each other by unfolding and folding the electronic device 300 .
  • the hinge cover 313 may include a first housing structure 311 and a second housing structure ( It may be covered by a portion of the 312 or exposed to the outside. As an embodiment, when the electronic device 101 is in an unfolded state, the hinge cover 313 may include the first housing structure 311 and the second housing structure. may not be exposed and obscured by 312. In one embodiment, when the electronic device 101 is in a folded state (eg, in a fully folded state), the hinged cover 313 is the first housing structure. It may be exposed to the outside between the 311 and the second housing structure 312. As an embodiment, the first housing structure 311 and the second housing structure 312 are folded with a predetermined angle.
  • the hinge cover 313 may be partially exposed to the outside between the first housing structure 311 and the second housing structure 312. However, in this case, the exposed area may be less than the fully folded state
  • the hinge cover 313 may include a curved surface.
  • the display 320 may be disposed on a space formed by the housing 310 .
  • the display 320 is seated on a recess formed by the housing 310 and may constitute most of the front surface of the electronic device 300 .
  • the front surface of the electronic device 300 may include the display 320 and a partial area of the first housing structure 311 and a partial area of the second housing structure 312 adjacent to the display 320 .
  • the rear surface of the electronic device 300 has a first rear cover 380 , a partial region of the first housing structure 311 adjacent to the first rear cover 380 , a second rear cover 390 , and a second rear cover. a portion of the second housing structure 312 adjacent to 390 .
  • the display 320 may refer to a display in which at least a partial area can be deformed into a flat surface or a curved surface.
  • the display 320 includes a folding area 323 , a first area 321 disposed on one side (eg, the left side in FIG. 3A ) and the other side (right side in FIG. 3A ) with respect to the folding area 323 . It may include a second region 322 disposed in the .
  • the display 320 may include a top emission or bottom emission type OLED display.
  • the OLED display may include a low temperature color filter (LTCF) layer, window glass (eg, ultra-thin glass (UTG) or polymer window) and an optical compensation film (eg, optical compensation film (OCF)).
  • LTCF low temperature color filter
  • window glass eg, ultra-thin glass (UTG) or polymer window
  • optical compensation film eg, optical compensation film (OCF)
  • a polarizing film or polarizing layer
  • the division of regions of the display 320 is exemplary, and the display 320 may be divided into a plurality (eg, two or more) regions according to a structure or function.
  • the area of the display 320 may be divided by the folding area 323 extending parallel to the y-axis or the folding axis A, but in another exemplary embodiment, the display 320 has a different folding area ( Regions can also be delimited relative to, e.g., a folding area parallel to the x-axis) or another folding axis (e.g. a folding axis parallel to the x-axis).
  • the first region 321 and the second region 322 may have an overall symmetrical shape with respect to the folding region 323 .
  • the operation of the first housing structure 311 and the second housing structure 312 and the display 320 according to the state of the electronic device 300 eg, a flat state and a folded state
  • the first housing structure 311 and the second housing structure 312 form an angle of 180 degrees and are oriented in the same direction. It can be arranged to face.
  • the surface of the first area 321 and the surface of the second area 322 of the display 320 may form 180 degrees with each other and may face the same direction (eg, the front direction of the electronic device).
  • the folding area 323 may form the same plane as the first area 321 and the second area 322 .
  • the first housing structure 311 and the second housing structure 312 may be disposed to face each other.
  • the surface of the first area 321 and the surface of the second area 322 of the display 320 may face each other while forming a narrow angle (eg, between 0 and 10 degrees).
  • At least a portion of the folding area 323 may be formed of a curved surface having a predetermined curvature.
  • the first housing structure 311 and the second housing structure 312 may be disposed at a certain angle from each other. have.
  • the surface of the first area 321 and the surface of the second area 322 of the display 320 may form an angle greater than that in the folded state and smaller than that of the unfolded state.
  • At least a portion of the folding region 323 may be formed of a curved surface having a predetermined curvature, and the curvature at this time may be smaller than that in a folded state.
  • the electronic device may include an electronic device such as a bar type, a foldable type, a rollable type, a sliding type, a wearable type, and a tablet PC and/or a notebook PC.
  • the electronic device 200 according to various embodiments of the present disclosure is not limited to the above-described example, and may include various other electronic devices.
  • FIG. 4 is a block diagram of the display module 160 of the electronic device 400 according to various embodiments of the present disclosure.
  • the display module 160 includes a display 410 (eg, the display 201 of FIG. 2A , the display 320 of FIG. 3A ), and a display driver display IC (display) for controlling the display 410 .
  • driver IC) 430 hereinafter referred to as 'DDI 430'.
  • the DDI 430 may include an interface module 431 , a memory 433 (eg, a buffer memory), an image processing module 435 , and/or a mapping module 437 .
  • the DDI 430 transmits image data or image information including an image control signal corresponding to a command for controlling the image data to the electronic device 400 (eg: It can receive from other components of the electronic device 101 of FIG. 1 , the electronic device 200 of FIG. 2A , and the electronic device 300 of FIG. 3A .
  • the image information is independent of a function of a processor (eg, the processor 120 of FIG. 1 ) (eg, the main processor 121 of FIG. 1 ) (eg, an application processor) or the main processor 121 . It may be received from an operating auxiliary processor (eg, the auxiliary processor 123 of FIG. 1 ) (eg, a graphic processing unit).
  • a processor eg, the processor 120 of FIG. 1
  • main processor 121 of FIG. 1 eg, an application processor
  • an operating auxiliary processor eg, the auxiliary processor 123 of FIG. 1
  • a graphic processing unit eg, a graphic processing unit
  • the DDI 430 includes a touch circuit 450 or a sensor module 176 (eg, the camera module 205 of FIG. 2A , and a camera module disposed in the sensor area 324 of FIG. 3A ) and Communication may be performed through the interface module 431 .
  • the DDI 430 may store at least a portion of the received image information in the memory 433 .
  • the DDI 430 may store at least a portion of the received image information in the memory 433 in units of frames.
  • the image processing module 435 pre-processes or post-processes at least a portion of the image data based on at least a characteristic of the image data or a characteristic of the display 410 (eg, adjusting resolution, brightness, or size). ) can be done.
  • the mapping module 437 may generate a voltage value or a current value corresponding to the image data pre-processed or post-processed through the image processing module 435 .
  • the generation of the voltage value or the current value may be, for example, a property of the pixels of the display 410 (eg, an arrangement of pixels (RGB stripe or pentile structure), or a size of each sub-pixel, and deterioration of the pixels). ) may be performed based at least in part on
  • At least some pixels of the display 410 are driven based at least in part on the voltage value or the current value, so that visual information (eg, text, image, or icon) corresponding to the image data is displayed on the display 410 . ) can be displayed through
  • the display module 160 may further include a touch circuit 450 .
  • the touch circuit 450 may include a touch sensor 451 and a touch sensor IC 453 for controlling the touch sensor 451 .
  • the touch sensor IC 453 may control the touch sensor 451 to detect a touch input or a hovering input for a specific location of the display 410 .
  • the touch sensor IC 453 may detect a touch input or a hovering input by measuring a change in a signal (eg, voltage, light amount, resistance, or electric charge amount) for a specific position of the display 410 .
  • the touch sensor IC 453 may provide information (eg, location, area, pressure, or time) regarding the sensed touch input or hovering input to the processor (eg, the processor 120 of FIG. 1 ).
  • At least a part of the touch circuit 450 may be included as a part of the DDI 430 or the display 410 .
  • At least a portion of the touch circuit 450 may be included as a part of another component (eg, the auxiliary processor 123 ) disposed outside the display module 160 .
  • another component eg, the auxiliary processor 123
  • the display module 160 may further include a sensor module 176 and/or a control circuit for the sensor module 176 .
  • the sensor module 176 may include at least one sensor (eg, a camera module, an illumination sensor, a fingerprint sensor, an iris sensor, a pressure sensor, and/or an image sensor).
  • the at least one sensor or a control circuit therefor may be embedded in a part of the display module 160 (eg, the display 410 or the DDI 430 ) or a part of the touch circuit 450 .
  • the camera module 176 when the sensor module 176 includes a camera module (eg, an image sensor), the camera module (eg, an image sensor) is configured as a lower portion (eg, under display camera) of the display 410 in an under display camera (UDC) method. : below).
  • a camera module eg, an image sensor
  • UDC under display camera
  • the illuminance sensor may detect an amount of ultraviolet (UV) exposure according to external light exposure of the display.
  • UV ultraviolet
  • the biometric sensor when the sensor module 176 embedded in the display module 160 includes a biometric sensor (eg, a fingerprint sensor), the biometric sensor is associated with a touch input through a partial area of the display 320 . Biometric information (eg, fingerprint image) may be acquired.
  • a biometric sensor eg, a fingerprint sensor
  • the pressure sensor acquires pressure information related to a touch input through a part or the entire area of the display 320 . can do.
  • the touch sensor 451 or the sensor module 176 may be disposed between pixels of the pixel layer of the display 320 , or above or below the pixel layer.
  • the sensor module 176 may be disposed in a bezel area of an electronic device (eg, the electronic device 101 of FIG. 1 ).
  • FIG. 5 is a diagram illustrating a display and a camera module (eg, an image sensor) according to various embodiments of the present disclosure
  • 6 is a diagram illustrating shapes of pixels disposed in a first area (eg, an under-display camera area) and a second area (eg, an active area) of a display according to various embodiments of the present disclosure
  • 7 is a diagram illustrating cross-sections of a first area (eg, an under-display camera area) and a second area (eg, an active area) of a display according to various embodiments of the present disclosure
  • FIG. 7 is a cross-sectional view taken along line A1-A2 of FIG. 6 .
  • an electronic device 500 includes a display 501 and a camera module 510 (eg, the camera module 205 of FIG. 2A , and the sensor area of FIG. 3A ). (a camera module disposed at 324)).
  • a camera module 510 eg, the camera module 205 of FIG. 2A , and the sensor area of FIG. 3A .
  • the display 501 may include a display panel 520, a display panel, a polarizing layer 530, a window 540 (eg, ultra-thin glass (UTG)) or polymer window), and an optical compensation film 550 (OCF).
  • the optical compensation film 550 may be disposed to correspond to the entire surface of the polarization layer 530 and the window 540 .
  • the window 540 may be an ultra-thin glass (UTG) or a polymer window.
  • UTG ultra-thin glass
  • polymer window may be an ultra-thin glass (UTG) or a polymer window.
  • the camera module 510 may be disposed under (eg, below) the display 501 in an under display camera (UDC) method.
  • the camera module 510 may be disposed under (eg, below) the display panel 520 in an under display camera (UDC) method.
  • At least one camera module 510 may be disposed under the display panel 520 .
  • the display panel 520 may include a first area 611 (eg, an under-display camera area) and a second area 612 (eg, an active area) corresponding to the camera module 510 . have.
  • the first pixels 662 are not only in the second area 612 (eg, the active area) of the display panel 520 but also in a part of the first area 611 (eg, the under-display camera area) of the display panel 520 . arranged so that an image can be displayed.
  • the density of the first pixels 662 disposed in the first area 611 may be lower than the density of the second pixels 664 disposed in the second area 612 .
  • the first area 611 eg, an under-display camera area
  • the present invention is not limited thereto, and the first area 611 (eg, the under-display camera area) may be formed with upper center, upper left, center, center right, center left, lower right, lower center, or lower left of the electronic device 500 . There is no limit to the location where they are placed together.
  • the polarization layer 530 may be disposed on the display panel 520 (eg, in the z-axis direction).
  • the polarization layer 530 may polarize and output incident light.
  • the polarization layer 530 may polarize light incident on the display panel 520 to prevent deterioration of display quality due to light reflection.
  • the display 501 may be configured without the polarization layer 530 .
  • the window 540 may be disposed on the display panel 520 or the polarization layer 530 (eg, in the z-axis direction).
  • the optical compensation film 550 may be disposed on the window 540 .
  • the optical compensation film 550 may have a function of a protective film for protecting the window 540 and a function of a retardation film for preventing rainbow color stains according to application of the polarizing layer 530 .
  • one optical compensation film 550 is disposed on the window 540 .
  • the present invention is not limited thereto, and a plurality of optical compensation films may be disposed on the window 540 .
  • one optical compensation film 550 may be disposed on the window 540 , and a protective layer (or coating layer) may be disposed on the optical compensation film 550 .
  • the optical compensation film 550 may have a protective film or a shock absorption function in addition to the optical compensation function. Therefore, from the viewpoint of the protective film or the shock absorption function, the thicker the optical compensation film 550, the better. However, in the case of a foldable phone, the thickness of the optical compensation film 550 must be considered because the folding characteristic is important, and in this proposal, the optical compensation film 550 can be formed to have a thickness of, for example, 20 to 100 ⁇ m. have.
  • a first adhesive member 525 is formed between the display panel 520 and the polarization layer 530 to adhere the display panel 520 and the polarization layer 530 .
  • a second adhesive member 535 may be formed between the polarization layer 530 and the window 540 to adhere the polarization layer 530 and the window 540 .
  • a third adhesive member 545 may be formed between the window 540 and the optical compensation film 550 to adhere the window 540 and the optical compensation film 550 .
  • the first to third adhesive members 525 , 535 , and 545 may include an optical clear adhesive (OCA), a pressure sensitive adhesive (PSA), a heat-reactive adhesive, a general adhesive, or a double-sided tape.
  • OCA optical clear adhesive
  • PSA pressure sensitive adhesive
  • heat-reactive adhesive a heat-reactive adhesive
  • general adhesive a heat-reactive adhesive
  • double-sided tape a double-sided tape.
  • the adhesive force of the third adhesive member 545 is lower (or weaker) than that of the first adhesive member 525 and the second adhesive member 535 . ) can be formed.
  • the display panel 520 and the polarization layer 530 may be integrally formed.
  • a color filter formed of red (R), green (G), and blue (B) pigments having a polarization function is disposed on the pixels of the display panel 520 to form the polarization layer 530 . You can also delete it.
  • the optical compensation film 550 may be disposed on the window 540 .
  • a light reflection blocking layer eg, BPDL (black pixel) define layer
  • the polarizing film serves to prevent reflection of external light, improve viewing angle characteristics, and improve black visibility, so that when a color filter having a polarization function is applied, light to increase the color purity of the display panel 520 .
  • a reflection blocking layer eg, BPDL
  • the polarization layer 530 disposed on the display panel 520 may perform the performance of the camera module 510 by refractive index.
  • a position corresponding to the camera module 510 eg, a lens
  • a position corresponding to the polarization layer 530 with the camera module 510 may be processed to be transparent, or a polarization characteristic may be removed.
  • the layers without openings (eg, the display panel 520 ) or the touch panel may include a coating capable of index matching in order to minimize the refractive index difference.
  • the display panel 520 may be an organic light emitting diode (OLED) panel, a liquid crystal display (LCD), or a quantum dot light-emitting diode (QLED) panel.
  • the display panel 520 may include a plurality of pixels for displaying an image, and one pixel may include a plurality of sub-pixels.
  • one pixel may include sub-pixels of three colors (eg, red, green, and blue).
  • one pixel may include sub-pixels of four colors (eg, red, green, blue, and white).
  • one pixel may be configured in an RGBG pentile manner including one red sub-pixel, two green sub-pixels, and one blue sub-pixel.
  • the display 501 may include a control circuit (not shown).
  • the control circuit includes a flexible printed circuit board (FPCB) that electrically connects the main printed circuit board and the display panel 520, and a display driver IC (DDI) mounted on the FPCB, such as the display driver of FIG. 4 .
  • IC 430 a display driver IC mounted on the FPCB, such as the display driver of FIG. 4 .
  • FPCB flexible printed circuit board
  • DDI display driver IC
  • IC 430 a display driver IC
  • at least one side of the display panel 520 may extend, and the DDI 430 may be disposed on the extended portion in a chip on plastic (COP) manner.
  • COP chip on plastic
  • the display 501 may additionally include a touch panel (eg, the touch circuit 450 of FIG. 4 ).
  • the display 501 may operate as an in-cell type or on-cell type touch display according to an arrangement position of the touch panel.
  • the control circuit may include a touch display driver IC (TDDI).
  • the display 501 may include a sensor module (eg, the sensor module 176 of FIG. 4 ).
  • a portion excluding the first area 611 (eg, under-display camera area) corresponding to the camera module 510 is the second area ( 612) (eg, active region).
  • the camera module 510 is disposed under the display panel 520 in an under display camera (UDC) method, transmittance must be secured in consideration of the quality of a captured image.
  • the density of the first pixels 622 disposed in the first area 611 (eg, the under-display camera area) and the second pixels 612 disposed in the second area 612 (eg, the active area) 664) can be formed differently.
  • the second pixel disposed in the first area 611 is The number of pixels 662 may be reduced to 1/2, 1/3, 1/4, 1/5, or 1/6. disposing the first pixels 662 in 1/2, 1/3, 1/4, 1/5, or 1/6 of the total area of the first area 611 (eg, the under-display camera area); , the remaining portion may be formed as an empty area 666 (or a non-pixel area) having no pixels.
  • the present invention is not limited thereto, and a ratio of the first pixels 662 disposed in the first area 611 (eg, an under-display camera area) may be changed.
  • a lower metal layer 5201 (eg, BML) is disposed below (eg, in the -z-axis direction) of the first pixels 662 of the first region 611 (eg, under-display camera region). (bottom metal layer) may be disposed.
  • the lower metal layer 5201 (eg, BML) may be formed only under the first pixels 662 and may not be formed in the empty area 666 (or non-pixel area). have.
  • the lower metal layer 5201 (eg, BML) may include a lower portion (eg, -z-axis direction) and an empty region 666 (or a non-pixel region) of the first pixels 662 .
  • the lower metal layer 5201 may overlap at least a portion of driving circuits (eg, TFTs) for driving the plurality of organic light emitting devices (eg, TFTs) of the driving circuits (eg, TFTs). It can be placed below (eg in the -z-axis direction).
  • the present invention is not limited thereto, and the first pixels 662 may be irregularly arranged in the first area 611 (eg, an under-display camera area).
  • the first pixels 662 may be irregularly arranged in the first area 611 (eg, an under-display camera area).
  • pixel densities may be different from the central portion and the peripheral portion of the first area 611 (eg, an under-display camera area).
  • the central portion of the first region 611 eg, the under-display camera region
  • intervals of pixels (or sub-pixels) in the first area 611 may be irregularly arranged.
  • the first area 611 eg, the under-display camera area
  • the present invention is not limited thereto, and the first area 611 (eg, the under-display camera area) may be formed in an elliptical shape or a polygonal shape.
  • a smaller number of first pixels 662 are disposed in the first area 611 (eg, the under-display camera area) compared to the second area 612 (eg, the active area), so that the first The region 611 (eg, the under-display camera region) and the second region 612 (eg, the active region) may display different resolutions.
  • the first area 611 eg, the under-display camera area
  • the second area 612 eg, the active area
  • first driving circuits for driving the first pixels 662 disposed in the first region 611 (eg, under-display camera region) are in the second region 612 .
  • Second driving circuits for driving the second pixels 664 disposed in the second region 612 (eg, the active region) may be disposed in the second region 612 . Since the first pixels 662 are formed in the first region 611 (eg, the under-display camera region) without the first driving circuit (eg, TFT), light compared to the second region 612 (eg, the active region) The transmittance may be high.
  • FIG. 8 shows that light incident on the display is reflected by an anode electrode of an OLED and a lower metal layer (eg, a bottom metal layer (BML)) disposed under a thin film transistor (TFT), in the camera module.
  • a light flare light flare
  • the display panel 800 includes a first substrate 811 , a second substrate 812 , a first insulating film 821 , a second insulating film 822 , a plurality of transparent wires 830 , and a plurality of It may include an OLED 840 , a plurality of TFTs 850 , a pixel defining layer 860 , and a plurality of lower metal layers 870 (eg, a bottom metal layer (BML)).
  • the first substrate 811 and the second substrate 812 may include polyimide (PI).
  • the first insulating layer 821 may include an inorganic layer.
  • the second insulating layer 822 may include an organic layer.
  • a region of each pixel may be defined by the pixel defining layer 860 .
  • the pixel defining layer 860 may include an organic material such as polyacrylates resin or polyimides resin, or a silica-based inorganic material.
  • the pixel definition layer 860 may include a light blocking material to block light.
  • the pixel defining layer 860 may include an opaque material and serve to block light.
  • the anode electrode 841 of the OLED 840 and the TFT 850 may be electrically connected through the contact portion CNT.
  • a lower metal layer 870 eg, BML
  • the lower metal layer 870 may be disposed to overlap the TFT 850 .
  • 8 illustrates an example in which the lower metal layer 870 is disposed directly below the TFT 850 (eg, in the -z-axis direction).
  • the lower metal layer 870 may be disposed on any one of the layers under the TFT 850 (eg, in the -z-axis direction).
  • a structure eg, a metal wire, or a camera module
  • it is reflected from the anode electrode 841 of the OLED 840 to a camera module may be incident to the camera module 510 of the
  • a light flare may occur.
  • the lower metal layer 870 (eg, in the -z-axis direction) is disposed below the TFT 850 (eg, -z-axis direction).
  • It may be reflected by a bottom metal layer (BML) and incident on a camera module (eg, the camera module 510 of FIG. 5 ).
  • a camera module eg, the camera module 510 of FIG. 5
  • a light flare may occur.
  • FIG. 9 is a view illustrating that light incident on the display is reflected by a lower metal layer (eg, a bottom metal layer (BML)) disposed under a thin film transistor (TFT) to generate a light flare in the camera module. It is a drawing for explanation.
  • a lower metal layer eg, a bottom metal layer (BML)
  • TFT thin film transistor
  • the display panel 900 includes a substrate 910 , a plurality of insulating layers 920 , a planarization layer 930 , a plurality of OLEDs 940 , a plurality of TFTs 950 , and a pixel defining layer 960 . , and a plurality of lower metal layers 970 (eg, bottom metal layer (BML)).
  • BML bottom metal layer
  • an area of each pixel may be defined by the pixel defining layer 960 .
  • the anode electrode 941 of the OLED 940 and the TFT 950 may be electrically connected through the contact portion CNT.
  • a lower metal layer 970 may be disposed under the TFT 950 (eg, in the -z-axis direction).
  • a lower metal layer 970 (eg, a lower metal layer 970 ) disposed on a lower portion (eg, in the -z-axis direction) of the TFT 950 .
  • It may be reflected by a bottom metal layer (BML) and incident on a camera module (eg, the camera module 510 of FIG. 5 ).
  • a camera module eg, the camera module 510 of FIG. 5
  • a light flare may occur.
  • the planarization layer 930 may include a plurality of insulating layers (eg, a plurality of insulating layers).
  • a light flare occurs in a camera module (eg, the camera module 510 of FIG. 5 ). In order to prevent this from occurring, it is necessary to block light reflection inside the display panel 900 .
  • FIG. 10 is a diagram illustrating a structure of a display panel of an electronic device according to various embodiments of the present disclosure
  • a display panel 1000 of an electronic device (eg, the electronic device 200 of FIG. 2A , and the electronic device 300 of FIG. 3A ) according to various embodiments of the present disclosure has a first area 1001 . (eg, an under-display camera region) and a second region 1002 (eg, an active region).
  • the density of pixels in the first region 1001 (eg, the under-display camera region) may be different from the density of pixels in the second region 1002 (eg, the active region).
  • the display panel 1000 includes a substrate 1010 , a pixel defining layer 1020 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)), a plurality of transparent wires ( 1030 , a planarization layer 1035 , a plurality of insulating layers 1040 , a plurality of TFTs 1050 , a plurality of lower metal layers 1060 (eg, bottom metal layer (BML)), a plurality of OLEDs 1070 , and a plurality of may include a light reflection blocking layer 1080 of
  • the planarization layer 1035 may include a plurality of insulating layers (eg, a plurality of insulating layers).
  • the pixel defining layer 1020 eg, a pixel define layer (PDL) or black An area of each pixel may be defined by a black pixel define layer (PDL).
  • the pixel defining layer 1020 may include an organic material such as polyacrylates resin or polyimides resin, or a silica-based inorganic material.
  • the pixel defining layer 1020 may include a light blocking material to block light.
  • the pixel defining layer 1020 includes a light blocking material, it is possible to prevent color mixing of the light generated in the organic emission layer of one pixel and the light generated in the organic emission layer of an adjacent pixel.
  • the pixel defining layer 1020 may include an opaque material and serve to block light.
  • the plurality of OLEDs 1070 may include a plurality of first OLEDs 1071 and a plurality of second OLEDs 1072 .
  • the plurality of first OLEDs 1071 may be disposed in the first area 1101 (eg, an under-display camera area).
  • the plurality of second OLEDs 1072 may be disposed in the second region 1102 (eg, an active region).
  • the first OLED 1071 may include an anode electrode 1071a , a light emitting layer 1071b , and a cathode electrode 1071c .
  • the second OLED 1072 may include an anode electrode 1072a , a light emitting layer 1072b , and a cathode electrode 1072c .
  • the anode electrode 1071a of the first OLEDs 1071 and the TFT may be electrically connected through the contact portion CNT.
  • a plurality of light reflection blocking layers 1080 may be disposed under the anode electrode 1071a to prevent light from being incident to the lower portion of the anode electrode 1071a.
  • the anode electrode 1072a of the second OLED 1072 and the TFT 1050 may be electrically connected through the contact portion CNT.
  • a lower metal layer 1060 may be disposed under the TFT 1050 .
  • a pixel define layer may be disposed to replace a black pixel define layer (PDL) disposed on the emission layer.
  • the first area 1001 eg, under A plurality of light reflection blocking layers 1080 may be disposed to block reflection of light incident on the display camera area.
  • the plurality of light reflection blocking layers 1080 are to be disposed under the anode electrode 1071a of the first OLED 1071 of pixels formed in the first region 1001 (eg, the under-display camera region).
  • the plurality of light reflection blocking layers 1080 may not be formed in the area between the first OLEDs 1171 .
  • the light reflection blocking layer 1080 may not be disposed under the second OLED 1172 of pixels formed in the second region 1002 (eg, the active region).
  • the light reflection blocking layer 1080 when the light reflection blocking layer 1080 is formed in the first area 1001 (eg, the under-display camera area), the light reflection blocking layer is also formed in the second area 1002 (eg, the active area). (1080) can be formed. In the second region 1002 (eg, an active region), a light reflection blocking layer 1080 may be selectively formed.
  • the pixel defining layer 1020 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)) may be formed as one layer.
  • the light reflection blocking layer 1080 may be disposed between the lower portion of the OLED 1070a and the plurality of transparent wires 1030 in the first region 1001 (eg, an under-display camera region). .
  • the present invention is not limited thereto, and the light reflection blocking layer 1080 may be disposed under the plurality of transparent wires 1030 in the first area 1001 (eg, an under-display camera area).
  • the light reflection blocking layer 1080 may be disposed on the top, bottom, or middle of the planarization layer 1135 .
  • the planarization layer 1135 may be formed of a plurality of layers, and the light reflection blocking layer 1080 may be formed on, in, or below the plurality of layers.
  • At least one light reflection blocking layer may be formed on the plurality of layers forming the planarization layer.
  • the light reflection blocking layer 1080 may be disposed directly under the first OLEDs 1171 to block light reflection.
  • the present invention is not limited thereto, and the light reflection blocking layer 1080 may be positioned in any one of the layers below (eg, in the -z-axis direction) of the first OLED 1171 . As the light reflection blocking layer 1080 descends downward (eg, in the -z-axis direction), the width may increase.
  • the plurality of light reflection blocking layers 1080 may be disposed on the plurality of layers.
  • the light reflection blocking layer 1080 may be formed of the same material as the pixel defining layer 1020 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)). As another embodiment, the light reflection blocking layer 1080 may be formed of a material different from that of the pixel defining layer 1020 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)).
  • the light reflection blocking layer 1080 may include an opaque organic layer and have a reflectance of about 4% or less.
  • the light reflection blocking layer 1080 is the same as the width of the anode electrode 1071a or the anode electrode ( 1071a) may be formed to have a wider width than the width.
  • An electronic device (eg, the electronic device 200 of FIG. 2A , and the electronic device 300 of FIG. 3A ) according to various embodiments of the present disclosure includes a first area 1001 (eg, under-display) of the display panel 1000 .
  • a first area 1001 eg, under-display
  • the light reflection blocking layer 1080 under the anode electrode 1071a in the camera area
  • a camera module eg, the camera module 510 of FIG. 5
  • a display panel 1100 of an electronic device (eg, the electronic device 200 of FIG. 2A , and the electronic device 300 of FIG. 3A ) according to various embodiments of the present disclosure has a first area 1101 . (eg, an under-display camera region) and a second region 1102 (eg, an active region).
  • the density of pixels in the first region 1101 (eg, the under-display camera region) may be different from the density of pixels in the second region 1102 (eg, the active region).
  • the display panel 1100 includes a substrate 1110 , a pixel defining layer 1120 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)), a plurality of transparent wires ( 1130), a planarization layer 1135, a plurality of insulating layers 1140, a plurality of TFTs 1150, a plurality of lower metal layers 1160 (eg, bottom metal layer (BML)), a plurality of OLEDs 1170, and a plurality of may include light reflection blocking layers 1180 and 1190 of
  • the plurality of light reflection blocking layers 1180 and 1190 may include a plurality of first light reflection blocking layers 1180 and a second region ( 1102) (eg, an active region) and may include a second light reflection blocking layer 1190 .
  • a portion of the second light reflection blocking layer 1190 disposed in the second region 1102 (eg, an active region) may extend to the first region 1101 .
  • the second light reflection blocking layer 1190 may extend to the first region 1101 and overlap with an anode formed at an outermost portion among a plurality of anode electrodes formed in the first region 1101 .
  • the second light reflection blocking layer 1190 may be disposed below (eg, in the z-axis direction) of an anode formed at the outermost side among the plurality of anode electrodes formed in the first region 1101 .
  • the second light reflection blocking layer 1190 may be disposed between the anode electrode 1172a electrode of the second OLED 1172 and the source/drain 1152 of the TFT 1150 .
  • the planarization layer 1135 may include a plurality of insulating layers (eg, a plurality of insulating layers).
  • an area of each pixel may be defined by the pixel defining layer 1120 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)).
  • the pixel defining layer 1120 eg, a pixel define layer (PDL) or a black pixel define layer (PDL)
  • the pixel defining layer 1120 may include an organic material such as polyacrylates resin or polyimides resin, or a silica-based inorganic material.
  • the pixel defining layer 1120 may include a light blocking material to block light.
  • the pixel defining layer 1120 may include an opaque material and serve to block light.
  • the plurality of OLEDs 1170 may include a plurality of first OLEDs 1171 and a plurality of second OLEDs 1172 .
  • the plurality of first OLEDs 1171 may be disposed in the first area 1101 (eg, an under-display camera area).
  • the plurality of second OLEDs 1172 may be disposed in the second region 1102 (eg, an active region).
  • the first OLED 1171 may include an anode electrode 1171a , a light emitting layer 1171b , and a cathode electrode 1171c .
  • the second OLED 1172 may include an anode electrode 1172a , a light emitting layer 1172b , and a cathode electrode 1172c .
  • the anode electrode 1171a of the first OLED 1171 and the TFT 1150 may be electrically connected through the contact portion CNT.
  • a first light reflection blocking layer 1180 may be disposed under the anode electrode 1171a to prevent light from being incident to the lower part of the TFT.
  • the anode electrode 1172a of the second OLED 1172 and the TFT 1150 may be electrically connected through the contact portion CNT.
  • a lower metal layer 1160 may be disposed under the TFT 1150 .
  • the first area 1101 of the display panel 1100 (eg: A plurality of first light reflection blocking layers 1180 blocking reflection of light incident on the under display camera area may be disposed.
  • the plurality of first light reflection blocking layers 1180 may be disposed under the plurality of first OLEDs 1171 of pixels formed in the first area 1101 (eg, an under-display camera area).
  • the plurality of first light reflection blocking layers 1180 are disposed under the anode electrode 1171a of the first OLEDs 1171 of pixels formed in the first area 1101 (eg, an under-display camera area). Therefore, it is possible to block light reflection by the anode electrode 1171a.
  • the plurality of first light reflection blocking layers 1180 may not be formed in the area between the first OLEDs 1171 .
  • the pixel defining layer 1120 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)) is one in a polarizing film or a polar-less structure. In the case of being formed as a layer of ) can be placed between
  • the present invention is not limited thereto, and the plurality of first light reflection blocking layers 1180 may be disposed under the plurality of transparent wires 1130 in the first area 1101 (eg, an under-display camera area).
  • the plurality of first light reflection blocking layers 1180 may be disposed on top, bottom, or middle of the plurality of insulating layers 1140 .
  • the plurality of first light reflection blocking layers 1180 may be formed of the same material as the pixel defining layer 1120 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)). . As another embodiment, the plurality of first light reflection blocking layers 1180 may be formed of a material different from that of the pixel defining layer 1120 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)). .
  • the plurality of first light reflection blocking layers 1180 may include an opaque organic layer and have a reflectivity of about 4% or less.
  • the plurality of first light reflection blocking layers 1180 may be equal to or equal to the width of the anode electrode 1171a. Alternatively, it may be formed to have a wider width than the width of the anode electrode 1171a.
  • the second area 1102 of the display panel 1100 (eg: A second light reflection blocking layer 1190 that blocks reflection of light incident on the active area) may be disposed.
  • the second light reflection blocking layer 1190 may be disposed under the plurality of second OLEDs 1172 of pixels formed in the second region 1102 (eg, an active region).
  • the second light reflection blocking layer 1190 is disposed under the anode electrode 1172a of the second OLEDs 1172 of pixels formed in the second region 1102 (eg, the active region), the anode electrode Light reflection by (1172a) can be blocked.
  • the second light reflection blocking layer 1190 may be disposed to overlap the entire lower portion of the second OLEDs 1172 of pixels formed in the second region 1102 (eg, an active region).
  • the pixel defining layer 1120 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)) is formed into one layer in a polar-less structure.
  • the second light reflection blocking layer 1190 may be disposed between the TFT 1150 and the lower portion of the second OLEDs 1172 in the second region 1102 (eg, an active region).
  • the second light reflection blocking layer 1190 may be disposed on top, bottom, or middle of the plurality of insulating layers 1140 .
  • the second light reflection blocking layer 1190 may be formed of the same material as the pixel defining layer 1120 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)). As another embodiment, the second light reflection blocking layer 1190 may be formed of a material different from that of the pixel defining layer 1120 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)).
  • the second light reflection blocking layer 1190 may include an opaque organic layer and have a reflectivity of about 4% or less.
  • the second light reflection blocking layer 1190 is equal to the width of the anode electrode 1172a or is equal to the width of the anode electrode 1172a. It may be formed to have a width wider than the width of the electrode 1172a.
  • the second light reflection blocking layer 1190 may be disposed to extend not only to the second region 1102 (eg, an active region) but also to the first region 1101 (eg, an under-display camera region). .
  • An electronic device (eg, the electronic device 200 of FIG. 2A , and the electronic device 300 of FIG. 3A ) according to various embodiments of the present disclosure includes a first area 1101 (eg, under-display) of the display panel 1100 .
  • a first light reflection blocking layer 1180 is disposed under the anode electrode 1171a in the camera area), and a second light reflection is disposed under the anode electrode 1172a in the second area 1102 (eg, an active area).
  • the blocking layer 1190 By disposing the blocking layer 1190 , it is possible to prevent light incident on the display from being reflected.
  • a camera module eg, the camera module 510 of FIG. 5 ), it is possible to prevent a light flare from occurring.
  • FIG. 12 is a diagram illustrating a structure of a display panel of an electronic device according to various embodiments of the present disclosure
  • a display panel 1200 of an electronic device (eg, the electronic device 200 of FIG. 2A and the electronic device 300 of FIG. 3A ) according to various embodiments of the present disclosure has a first area 1201 . (eg, an under-display camera region) and a second region 1202 (eg, an active region).
  • the density of pixels in the first region 1201 (eg, the under-display camera region) may be different from the density of pixels in the second region 1202 (eg, the active region).
  • the display panel 1200 includes a substrate 1210 , a pixel defining layer 1220 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)), a plurality of transparent wirings ( 1230), a plurality of insulating layers 1240, a plurality of TFTs 1250, a plurality of lower metal layers 1260 (eg, bottom metal layer (BML)), a plurality of OLEDs 1270, and a plurality of light reflection blocking layers ( 1280) may be included.
  • a pixel defining layer 1220 eg, a pixel define layer (PDL) or a black pixel define layer (PDL)
  • a plurality of transparent wirings 1230
  • a plurality of insulating layers 1240 eg., a plurality of TFTs 1250
  • a plurality of lower metal layers 1260 eg, bottom metal layer (BML)
  • BML bottom metal layer
  • OLEDs 1270 e.g
  • the plurality of light reflection blocking layers 1280 may be disposed in the first area 1201 (eg, an under-display camera area).
  • an area of each pixel may be defined by the pixel defining layer 1220 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)).
  • the pixel defining layer 1220 may include an organic material such as polyacrylates resin or polyimides resin, or a silica-based inorganic material.
  • the pixel defining layer 1220 may include a light blocking material to block light.
  • the pixel defining layer 1220 may include an opaque material and serve to block light.
  • the plurality of OLEDs 1270 may include a plurality of first OLEDs 1271 and a plurality of second OLEDs 1272 .
  • the plurality of first OLEDs 1271 may be disposed in the first area 1201 (eg, an under-display camera area).
  • the plurality of second OLEDs 1272 may be disposed in the second region 1202 (eg, an active region).
  • the first OLED 1271 may include an anode electrode 1271a , a light emitting layer 1271b , and a cathode electrode 1271c .
  • the second OLED 1272 may include an anode electrode 1272a , a light emitting layer 1272b , and a cathode electrode 1272c .
  • the anode electrode 1271a of the plurality of first OLEDs 1271 and the TFT may be electrically connected through the contact portion CNT.
  • a plurality of light reflections are provided under the plurality of first OLEDs 1271 .
  • a blocking layer 1280 may be disposed.
  • the anode electrode 1272a of the second OLEDs 1272 and the TFT 1250 may be electrically connected through the contact portion CNT.
  • a lower metal layer 1260 may be disposed under the TFT 1250 to prevent light from being incident on the lower portion of the TFT 1250 formed in the second region 1202 (eg, the active region).
  • the first area 1201 (eg: A plurality of light reflection blocking layers 1280 may be disposed to block reflection of light incident on the under display camera area.
  • the plurality of light reflection blocking layers 1280 may be disposed under the first OLED 1271 of pixels formed in the first area 1201 (eg, an under-display camera area).
  • the plurality of light reflection blocking layers 1280 are disposed under the anode electrode 1271a of the first OLED 1271 of pixels formed in the first area 1201 (eg, the under display camera area), The light reflection by the anode electrode 1271a may be blocked.
  • the plurality of light reflection blocking layers 1280 may be formed by the first OLED 1271 . ) may not be formed in the region between them.
  • the pixel defining layer 1220 (eg, a pixel define layer (PDL) or a black pixel define layer (PDL)) in a polar-less structure is formed as one layer.
  • the plurality of light reflection blocking layers 1280 may be disposed under the plurality of transparent wires 1230 in the first area 1201 (eg, an under-display camera area).
  • the light reflection blocking layer 1280 is disposed on the display substrate, the light reflection blocking layer 1080 of FIG. 1 , the first light reflection blocking layer 1180 and the second light reflection blocking layer 1190 of FIG. 11 . and may be formed of a different material, and the formed position may be different.
  • the light reflection blocking layer 1280 may be disposed below the TFT.
  • the material of the light reflection blocking layer 1280 may include at least one metal layer, the light reflection blocking layer 1080 of FIG. 1 , the first light reflection blocking layer 1180 of FIG. 11 and the second
  • the material of the light reflection blocking layer 1190 may be an opaque organic material.
  • the anode electrode 1271a of the first OLED 1271 may be electrically connected to the contact portion CNT.
  • the contact portion CNT and the plurality of transparent wirings 1230 may be electrically connected to each other.
  • a bridge wire 1225 for connecting the contact part CNT and the plurality of transparent wires 1230 may be formed between the contact part CNT and the plurality of transparent wires 1230 .
  • the plurality of light reflection blocking layers 1280 may be disposed under the plurality of insulating layers 1240 .
  • the layer 1215 may be provided between the insulating layers 1240 and the substrate 1210 .
  • the plurality of light reflection blocking layers 1280 formed in the first region 1201 may include a lower metal layer 1260 formed in the second region 1202 (eg, the active region). and may be formed at substantially the same height in a direction (eg, the z-axis direction).
  • the plurality of light reflection blocking layers 1280 may be formed of the same material as the lower metal layer 1260 . In another embodiment, the plurality of light reflection blocking layers 1280 may be formed of a material different from that of the lower metal layer 1260 .
  • the lower metal layer 1260 may be formed of one metal layer.
  • the plurality of light reflection blocking layers 1280 may be formed of a plurality of layers (eg, in a form in which a metal layer and a non-metal layer are stacked).
  • the plurality of light reflection blocking layers 1280 are the same as the width of the anode electrode 1271a or the anode electrode ( 1271a) may be formed to have a wider width.
  • An electronic device (eg, the electronic device 200 of FIG. 2A , and the electronic device 300 of FIG. 3A ) according to various embodiments of the present disclosure includes a first area 1201 (eg, under-display) of the display panel 1200 .
  • a first area 1201 eg, under-display
  • the light reflection blocking layer 1280 under the anode electrode 1271 in the camera area
  • a camera module eg, the camera module 510 of FIG. 5
  • FIG. 13 is a diagram illustrating a configuration of a light reflection blocking layer according to various embodiments of the present disclosure.
  • the light reflection blocking layer 1300 (eg, the plurality of light reflection blocking layers 1280 of FIG. 12 ) according to various embodiments of the present disclosure may be formed of a plurality of layers.
  • the light reflection blocking layer 1300 is formed of a plurality of layers using a low temperature polycrystalline silicon (LTPS) or low temperature polycrystalline oxide (LTPO) process that forms a TFT (eg, the TFT 1250 of FIG. 12 ). It can be formed by laminating.
  • LTPS low temperature polycrystalline silicon
  • LTPO low temperature polycrystalline oxide
  • the light reflection blocking layer 1300 may include a substrate 1310 , an oxide layer 1320 , a nitride layer 1330 , and a silicon layer 1340 ). , and a metal layer 1350 .
  • the light reflection blocking layer 1300 may include a plurality of layers and have a light reflectance of about 5.2%.
  • the oxide layer 1320 may include a silicon oxide layer (SiO2).
  • the oxide layer 1320 may have a thickness of about 910 Angstroms ( ⁇ ).
  • the nitride layer 1330 may include a silicon nitride layer (SiNx).
  • SiNx silicon nitride layer
  • the nitride layer 1330 may have a thickness of about 480 Angstroms ( ⁇ ).
  • the silicon layer 1340 may include amorphous silicon (a-Si).
  • a-Si amorphous silicon
  • the silicon layer 1340 may have a thickness of about 150 Angstroms ( ⁇ ).
  • the metal layer 1350 may include titanium (Ti) or a titanium alloy.
  • the metal layer 1350 may have a thickness of about 1200 Angstroms ( ⁇ ).
  • FIG. 14 is a diagram illustrating a configuration of a light reflection blocking layer according to various embodiments of the present disclosure.
  • the light reflection blocking layer 1400 (eg, the plurality of light reflection blocking layers 1280 of FIG. 12 ) according to various embodiments of the present disclosure may be formed of a plurality of layers.
  • the light reflection blocking layer 1400 may be formed by stacking a plurality of layers using an LTPS or LTPO process for forming a TFT (eg, the TFT 1250 of FIG. 12 ).
  • the light reflection blocking layer 1400 may include a substrate 1410 , a first oxide layer 1420 , a nitride layer 1430 , and a first metal. It may include a layer 1440 , a second oxide layer 1450 , and a second metal layer 1460 .
  • the light reflection blocking layer 1400 may include a plurality of layers and have a light reflectance of about 4.4%.
  • the first oxide layer 1420 may include a silicon oxide layer (SiO2).
  • the first oxide layer 1420 may have a thickness of about 1290 Angstroms ( ⁇ ).
  • the nitride layer 1430 may include a silicon nitride layer (SiNx).
  • SiNx silicon nitride layer
  • the nitride layer 1430 may have a thickness of about 490 Angstroms ( ⁇ ).
  • the first metal layer 1440 may include titanium (Ti) or a titanium alloy.
  • the first metal layer 1440 may have a thickness of about 110 Angstroms ( ⁇ ).
  • the second oxide layer 1450 may include a silicon oxide layer (SiO2).
  • the second oxide layer 1450 may have a thickness of about 910 Angstroms ( ⁇ ).
  • the second metal layer 1460 may include titanium (Ti) or a titanium alloy.
  • the second metal layer 1460 may have a thickness of about 1200 Angstroms ( ⁇ ).
  • 15 is a diagram illustrating a configuration of a light reflection blocking layer according to various embodiments of the present disclosure.
  • the light reflection blocking layer 1500 (eg, the plurality of light reflection blocking layers 1280 of FIG. 12 ) according to various embodiments of the present disclosure may be formed of a plurality of layers.
  • the light reflection blocking layer 1500 may be formed by stacking a plurality of layers using an LTPS or LTPO process for forming a TFT (eg, the TFT 1250 of FIG. 12 ).
  • the light reflection blocking layer 1500 (eg, the plurality of light reflection blocking layers 1280 of FIG. 12 ) includes the substrate 1510 , the first oxide layer 1520 , the first nitride layer 1530 , and the first It may include a second oxide layer 1540 , a second nitride layer 1550 , a first silicon layer 1560 , a third oxide layer 1570 , a second silicon layer 1580 , and a metal layer 1590 .
  • the light reflection blocking layer 1500 may include a plurality of layers and have a light reflectance of about 5.9%.
  • the first oxide layer 1520 may include a silicon oxide layer (SiO2).
  • the first oxide layer 1520 may have a thickness of about 1690 Angstroms ( ⁇ ).
  • the first nitride layer 1530 may include a silicon nitride layer (SiNx).
  • SiNx silicon nitride layer
  • the first nitride layer 1530 may have a thickness of about 1210 Angstroms ( ⁇ ).
  • the second oxide layer 1540 may include a silicon oxide layer (SiO2).
  • the second oxide layer 1540 may have a thickness of about 870 Angstroms ( ⁇ ).
  • the second nitride layer 1550 may include a silicon nitride layer (SiNx).
  • SiNx silicon nitride layer
  • the second nitride layer 1550 may have a thickness of about 520 Angstroms ( ⁇ ).
  • the first silicon layer 1560 may include amorphous silicon (a-Si).
  • the first silicon layer 1560 may have a thickness of about 620 Angstroms ( ⁇ ).
  • the third oxide layer 1570 may include a silicon oxide layer (SiO2).
  • the third oxide layer 1570 may have a thickness of about 870 Angstroms ( ⁇ ).
  • the second silicon layer 1580 may include amorphous silicon (a-Si).
  • the second silicon layer 1580 may have a thickness of about 290 Angstroms ( ⁇ ).
  • the metal layer 1590 may include molybdenum (Mo) or a molybdenum (Mo) alloy.
  • Mo molybdenum
  • Mo molybdenum
  • the metal layer 1590 may have a thickness of about 800 Angstroms ( ⁇ ).
  • the autonomous unit 500 , the electronic device 600 of FIG. 6 includes a display panel (eg, the display panel 520 of FIG. 5 , the display panel 800 of FIG. 8 , the display panel 900 of FIG. 9 , and FIG. 10 ). of the display panel 1000, the display panel 1100 of FIG. 11, the display panel 1200 of FIG. 12) and a camera module disposed under the display panel 520, 800, 900, 1000, 1100, 1200 ( For example, the camera module 510 of FIG.
  • the display panels 520 , 800 , 900 , 1000 , 1100 , and 1200 have a first pixel density and have a first area overlapping the camera module 510 (eg, the first area 611 of FIGS. 5 and 6 ). , the first region 1001 of FIG. 10 , the first region 1101 of FIG. 11 , and the first region 1201 of FIG. 12 ), and a second region having a second pixel density greater than the first pixel density (eg : the second region 612 of Figs. 5 and 6, the second region 1002 of Fig. 10, the second region 1102 of Fig. 11, the second region 1202 of Fig.
  • a first light reflection blocking layer eg, the first light reflection blocking layer 1180 of FIG. 10 , the first light reflection blocking layer 1180 of FIG. 11
  • first organic light emitting diodes eg, the first OLED 1071 of FIG. 10
  • FIG. A plurality of transparent wirings eg, the transparent wiring 1030 of FIG. 10 , the transparent wiring 1130 of FIG. 11 ) disposed under the first OLED 1171 of 11 and the first OLED 1271 of FIG.
  • the first light reflection blocking layers 1180 and 1280 may be disposed to overlap the lower portions of the first organic light emitting diodes 1071 , 1171 , and 1271 disposed in the first regions 611 , 1001 , 1101 , and 1201 .
  • the first light reflection blocking layers 1180 and 1280 are the anode electrodes of the first organic light emitting diodes 1071 , 1171 and 1271 (eg, the anode electrode 1171a of FIG. 11 , the anode electrode 1271a of FIG. 12 ). ) and the plurality of transparent wirings 1030 , 1130 , and 1230 .
  • the first light reflection blocking layers 1180 and 1280 may be disposed under the anode electrodes 1171a and 1271a of the first organic light emitting diodes 1071 , 1171 , and 1271 .
  • the first light reflection blocking layers 1180 and 1280 may be disposed on at least one layer positioned below the anode electrodes 1171a and 1271a.
  • the electronic devices 200 , 300 , 400 , 500 , and 600 include a plurality of first driving devices for driving the first organic light emitting diodes 1071 , 1171 , and 1271 .
  • circuits 1050 , 1150 , 1250 may be included.
  • the plurality of transparent wirings 1030 , 1130 , and 1230 include the first organic light emitting diodes 1071 , 1171 , 1271 and the plurality of first driving circuits (eg, the plurality of TFTs 1050 of FIG. 10 , FIG. 10 ).
  • the plurality of TFTs 1150 of 11 and the plurality of TFTs 1250 of FIG. 12 may be electrically connected.
  • the first light reflection blocking layers 1180 and 1280 have the same width as the first width of the anode electrodes 1171a and 1271a, or the first width of the anode electrodes 1171a and 1271a.
  • the second width may be wider than the first width.
  • the first light reflection blocking layers 1180 and 1280 may be formed to have a wider width as they are disposed farther from the lower portions of the anode electrodes 1171a and 1271a.
  • the first light reflection blocking layers 1180 and 1280 may include an opaque organic material.
  • the first light reflection blocking layers 1180 and 1280 may include a black pixel define layer (PDL).
  • PDL black pixel define layer
  • the first light reflection blocking layers 1180 and 1280 may have a light reflectance of 4% or less.
  • a second light reflection blocking layer (eg, the second light reflection blocking layer 1190 of FIG. 11 ) disposed on at least a portion of the second regions 612 , 1002 , 1102 , and 1202 may be included.
  • the second light reflection blocking layer 1190 may include a plurality of second organic light emitting diodes (eg, in FIG. 10 ) of a plurality of pixels formed in the second regions 612 , 1002 , 1102 , and 1202 . It may be disposed under the anode electrodes 1172a and 1272a of the second OLED 1072 , the second OLED 1172 of FIG. 11 , and the second OLED 1272 of FIG. 12 .
  • the second regions 612 , 1002 , 1102 , and 1202 may include a plurality of first driving circuits 1050 , 1150 , which drive the first organic light emitting diodes 1071 , 1171 , and 1271 . 1250 ), and a plurality of second driving circuits for driving the second organic light emitting diodes 1072 , 1172 , and 1272 .
  • the second light reflection blocking layer 1190 may be disposed on the plurality of first driving circuits 1050 , 1150 , 1250 and the plurality of second driving circuits.
  • the second light reflection blocking layer 1190 may include an opaque organic material.
  • the second light reflection blocking layer 1190 may include a black pixel define layer (PDL).
  • PDL black pixel define layer
  • the second light reflection blocking layer 1190 may have a light reflectance of 4% or less.
  • a lower metal layer ( Example: the lower metal layer 1260 of FIG. 12 and the bottom metal layer) may be included.
  • the first light reflection blocking layers 1180 and 1280 may be disposed at substantially the same height as the lower metal layer 1260 in the first regions 611 , 1001 , 1101 , and 1201 .
  • the first light reflection blocking layers 1180 and 1280 may include at least one metal layer and at least one non-metal layer.
  • the first light reflection blocking layers 1180 and 1280 have a reflectivity of 5.2% or less including one titanium metal layer, or 4.4% or less including a plurality of titanium metal layers. It may have reflectivity.
  • the first light reflection blocking layers 1180 and 1280 may have a reflectance of 5.9% or less including one molybdenum metal layer.
  • the autonomous unit 500 (the electronic device 600 of FIG. 6 ) includes a display panel 520 , 800 , 900 , 1000 , 1100 , 1200 and a lower portion of the display panel 520 , 800 , 900 , 1000 , 1100 , 1200 . It may include a camera module 510 disposed in the.
  • the display panels 520 , 800 , 900 , 1000 , 1100 , and 1200 have a first pixel density and have a first area 611 , 1001 , 1101 , 1201 overlapping the camera module 510 , the first pixel density
  • the second region 612 , 1002 , 1102 , 1202 having a larger second pixel density, the first light reflection blocking layer 1180 disposed in all or at least a part of the first region 611 , 1001 , 1101 , 1201 , 1280), a second light reflection blocking layer 1190 disposed on all or at least part of the second regions 612, 1002, 1102, 1202, and the first regions 611, 1001, 1101, and 1201
  • It may include a plurality of transparent wirings 1030 , 1130 , and 1230 disposed below the disposed first organic light emitting diodes 1071 , 1171 , and 1271 .
  • the first light reflection blocking layers 1180 and 1280 may be disposed to overlap the lower portions of the first organic light emitting diodes 1071 , 1171 , and 1271 disposed in the first regions 611 , 1001 , 1101 , and 1201 .
  • the first light reflection blocking layers 1180 and 1280 are interposed between the anode electrodes 1171a and 1271a of the first organic light emitting diodes 1071 , 1171 and 1271 and the plurality of transparent wires 1030 , 1130 and 1230 . can be placed.
  • the second light reflection blocking layer 1190 may be formed to extend to at least a portion of the first regions 611 , 1001 , 1101 , and 1201 .
  • the second light reflection blocking layer 1190 is an anode electrode formed at the outermost of the plurality of anode electrodes 1171a and 1271a formed in the first regions 611 , 1001 , 1101 , and 1201 . and may be formed to overlap.
  • the second light reflection blocking layer 1190 is an anode electrode formed at the outermost of the plurality of anode electrodes 1171a and 1271a formed in the first regions 611 , 1001 , 1101 , and 1201 . It may be formed under the (1171a, 1271a).
  • the first light reflection blocking layers 1180 and 1280 may include an opaque organic material.
  • the first light reflection blocking layers 1180 and 1280 may have a light reflectance of 4% or less.
  • the second light reflection blocking layer 1190 may include an opaque organic material.
  • the second light reflection blocking layer 1190 may have a light reflectance of 4% or less.

Landscapes

  • Studio Devices (AREA)

Abstract

본 개시의 다양한 실시예들에 따른 전자 장치는, 디스플레이 패널 및 상기 디스플레이 패널의 하부에 배치되는 카메라 모듈을 포함할 수 있다. 상기 디스플레이 패널은, 제1 픽셀 밀도를 가지며, 상기 카메라 모듈 중첩되는 제1 영역과, 상기 제1 픽셀 밀도 보다 큰 제2 픽셀 밀도를 가지는 제2 영역과, 상기 제1 영역의 전체 또는 적어도 일부에 배치되는 제1 광반사 차단층과, 상기 제1 영역에 배치되는 제1 유기발광 다이오드들의 하부에 배치되는 복수의 투명 배선을 포함할 수 있다. 상기 제1 광반사 차단층은, 상기 제1 영역에 배치된 상기 제1 유기발광 다이오드들의 하부와 중첩되도록 배치될 수 있다. 상기 제1 광반사 차단층은, 상기 제1 유기발광 다이오드들의 애노드 전극과 상기 복수의 투명 배선 사이에 배치될 수 있다.

Description

카메라 모듈을 포함하는 전자 장치
본 개시의 다양한 실시 예들은 카메라 모듈을 포함하는 전자 장치에 관한 것으로, 상세하게는 디스플레이의 배면((예: 아래)에 배치되는 카메라 모듈을 포함하는 전자 장치에 관한 것이다.
전자 장치(예: 모바일 전자 장치)는 기능 및 사용자의 선호도에 따라 다양한 크기로 출시되고 있으며, 넓은 시인성 확보와 조작의 편의성을 위한 대화면 터치 디스플레이를 포함할 수 있다. 전자 장치는 적어도 하나의 카메라 모듈(예: 이미지 센서)을 포함할 수 있다. 예를 들어, 전자 장치는 디스플레이 주변 또는 디스플레이의 적어도 일부를 통해 배치되는 적어도 하나의 카메라 모듈을 포함할 수 있다. 디스플레이 배면(예: 아래)에 카메라 모듈을 배치하면서, 카메라 모듈로 입사되는 광량을 증가시키기 위한 다양한 기술이 제안되고 있다.
상기 정보는 본 개시 내용의 이해를 돕기 위한 배경 정보로서만 제공된다. 상기 중 어느 것이 본 개시와 관련하여 선행 기술로서 적용될 수 있는지 여부에 대한 결정이 이루어지지 않았으며 어떠한 주장도 이루어지지 않았다.
UDC(Under Display Camera)가 적용되는 전자 장치는 OLED 디스플레이의 픽셀(pixel) 영역 및 상기 픽셀 영역과 인접한 주변 영역을 포함할 수 있다. 픽셀 영역에는 영상을 표시할 수 있는 복수 개의 픽셀들이 규칙적으로 배치될 수 있으며, 주변 영역에는 복수의 배선들이 배치될 수 있다. OLED 디스플레이의 배면에 카메라 모듈과 같은 광학 센서가 배치되는 경우, OLED 디스플레이의 내부에 입사된 광이 반사되어 카메라 모듈로 입사될 수 있다. 카메라 모듈로 반사된 광이 입사되면 광 플레어(light flare)가 발생할 수 있다. 본 개시의 양태는 적어도 위에서 언급된 문제 및/또는 단점을 해결하고 적어도 아래에서 설명되는 이점을 제공할 수 있다. 본 개시의 다양한 실시예는 디스플레이 패널의 내부에 입사된 광이 카메라 모듈로 입사되는 것을 방지하여 광 플레어(light flare)가 발생하는 것을 방지할 수 있는 카메라 모듈을 포함하는 전자 장치를 제공할 수 있다.
추가적인 측면은 다음의 설명에서 부분적으로 설명될 것이고, 부분적으로는 설명으로부터 명백할 것이고, 또는 제시된 실시예의 실행에 의해 이해될 수 있다.
본 발명에서 이루고자 하는 기술적 과제는 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있다.
본 개시의 다양한 실시 예들에 따른 전자 장치는, 디스플레이 패널 및 상기 디스플레이 패널의 하부에 배치되는 카메라 모듈을 포함할 수 있다. 상기 디스플레이 패널은, 제1 픽셀 밀도를 가지며, 상기 카메라 모듈 중첩되는 제1 영역과, 상기 제1 픽셀 밀도 보다 큰 제2 픽셀 밀도를 가지는 제2 영역과, 상기 제1 영역의 전체 또는 적어도 일부에 배치되는 제1 광반사 차단층과, 상기 제1 영역에 배치되는 제1 유기발광 다이오드들의 하부에 배치되는 복수의 투명 배선을 포함할 수 있다. 상기 제1 광반사 차단층은, 상기 제1 영역에 배치된 상기 제1 유기발광 다이오드들의 하부와 중첩되도록 배치될 수 있다. 상기 제1 광반사 차단층은, 상기 제1 유기발광 다이오드들의 애노드 전극과 상기 복수의 투명 배선 사이에 배치될 수 있다.
본 개시의 다양한 실시 예들에 따른 전자 장치는, 디스플레이 패널, 및 상기 디스플레이 패널의 하부에 배치되는 카메라 모듈을 포함할 수 있다. 상기 디스플레이 패널은, 제1 픽셀 밀도를 가지며, 상기 카메라 모듈과 중첩되는 제1 영역, 상기 제1 픽셀 밀도 보다 큰 제2 픽셀 밀도를 가지는 제2 영역, 상기 제1 영역의 전체 또는 적어도 일부에 배치되는 제1 광반사 차단층, 상기 제2 영역의 전체 또는 적어도 일부에 배치되는 제2 광반사 차단층, 및 상기 제1 영역에 배치되는 제1 유기발광 다이오드들의 하부에 배치되는 복수의 투명 배선을 포함할 수 있다. 상기 제1 광반사 차단층은, 상기 제1 영역에 배치된 상기 제1 유기발광 다이오드들의 하부와 중첩되도록 배치될 수 있다. 상기 제1 광반사 차단층은, 상기 제1 유기발광 다이오드들의 애노드 전극과 상기 복수의 투명 배선 사이에 배치될 수 있다. 상기 제2 광반사 차단층은, 상기 제1 영역의 적어도 일부까지 연장되어 형성될 수 있다.
본 개시의 다양한 실시 예들에 따른 카메라 모듈을 포함하는 전자 장치는, 디스플레이 패널의 제1 영역(예: 언더 디스플레이 카메라 영역)에서 애노드 전극의 하부에 광반사 차단층을 배치함으로써, 디스플레이에 입사된 광이 반사되는 것을 방지할 수 있다. 디스플레이 패널의 내부에 입사된 광이 카메라 모듈로 입사되는 것을 방지하여 광 플레어(light flare)가 발생하는 것을 방지할 수 있다.
본 발명의 다른 양태, 이점 및 두드러진 특징은 첨부 도면과 함께 본 발명의 다양한 실시예를 개시하는 다음의 상세한 설명으로부터 당업자에게 명백해질 수 있다.
도 1은 본 개시의 다양한 실시 예들에 따른, 네트워크 환경 내의 전자 장치의 블록도이다.
도 2a는 본 개시의 다양한 실시 예들에 따른 전자 장치의 전면의 사시도이다.
도 2b는 본 개시의 다양한 실시 예들에 따른 전자 장치의 후면의 사시도이다.
도 3a는 본 개시의 다양한 실시 예에 따른, 전자 장치의 펼침(예: 열림) 상태를 도시한 도면이다.
도 3b는 본 개시의 다양한 실시 예에 따른, 전자 장치의 접힘(예: 닫힘) 상태를 도시한 도면이다.
도 4는 다양한 실시 예들에 따른 전자 장치의 디스플레이 모듈의 블록도이다.
도 5는 본 개시의 다양한 실시 예에들 따른 디스플레이 및 카메라 모듈(예: 이미지 센서)를 나타내는 도면이다.
도 6은 본 개시의 다양한 실시 예들에 따른 디스플레이의 제1 영역(예: 언더 디스플레이 카메라 영역)과 제2 영역(예: 액티브 영역)에 배치된 픽셀들의 형태를 나타내는 도면이다.
도 7은 본 개시의 다양한 실시 예들에 따른 디스플레이의 제1 영역(예: 언더 디스플레이 카메라 영역) 및 제2 영역(예: 액티브 영역)의 단면을 나타내는 도면이다.
도 8은 디스플레이에 입사된 광이 OLED의 애노드 전극 및 TFT(thin film transistor)의 하부에 배치되는 하부 금속층(예: BML(Bottom metal layer))에 반사되어, 카메라 모듈에서 광 플레어(light flare)를 발생시키는 것을 설명하기 위한 도면이다.
도 9는 디스플레이에 입사된 광이 및 TFT(thin film transistor)의 하부에 배치되는 하부 금속층(예: BML(Bottom metal layer))에 반사되어, 카메라 모듈에서 광 플레어(light flare)를 발생시키는 것을 설명하기 위한 도면이다.
도 10은 본 개시의 다양한 실시 예들에 따른 전자 장치의 디스플레이 패널의 구조를 나타내는 도면이다.
도 11은 본 개시의 다양한 실시 예들에 따른 전자 장치의 디스플레이 패널의 구조를 나타내는 도면이다.
도 12는 본 개시의 다양한 실시 예들에 따른 전자 장치의 디스플레이 패널의 구조를 나타내는 도면이다.
도 13은 본 개시의 다양한 실시 예들에 따른 광반사 차단층의 구성을 나타내는 도면이다.
도 14는 본 개시의 다양한 실시 예들에 따른 광반사 차단층의 구성을 나타내는 도면이다.
도 15는 본 개시의 다양한 실시 예들에 따른 광반사 차단층의 구성을 나타내는 도면이다.
도면 전체에 걸쳐, 유사한 참조 번호는 유사한 부품, 구성요소 및 구조를 지칭하는 것으로 이해될 것이다.
첨부된 도면을 참조한 다음의 설명은 청구범위 및 그 균등물에 의해 정의된 바와 같은 본 개시내용의 다양한 실시양태의 포괄적인 이해를 돕기 위해 제공된다. 여기에는 이해를 돕기 위한 다양한 특정 세부 사항이 포함되어 있지만 이는 단지 예시적인 것으로 간주되어야 합니다. 따라서, 본 기술분야의 통상의 지식을 가진 자는 본 개시내용의 범위 및 사상을 벗어나지 않고 본 명세서에 기재된 다양한 실시예의 다양한 변경 및 수정이 이루어질 수 있음을 인식할 것이다. 또한, 명료함과 간결함을 위해 잘 알려진 기능 및 구성에 대한 설명은 생략할 수 있다.
하기 설명 및 특허청구범위에서 사용된 용어 및 단어는 문헌상의 의미에 한정되지 않으며, 본 발명의 명확하고 일관된 이해를 가능하게 하기 위해 발명자가 단지 사용한다. 따라서, 본 발명의 다양한 실시예에 대한 다음 설명은 첨부된 청구범위 및 그 균등물에 의해 정의된 바와 같은 본 발명을 제한하기 위한 것이 아니라 단지 예시의 목적으로 제공된다는 것이 당업자에게 명백해야 한다.
단수 형태는 문맥이 명백하게 달리 지시하지 않는 한 복수 지시 대상을 포함하는 것으로 이해되어야 한다. 따라서, 예를 들어 "구성요소 표면"에 대한 언급은 그러한 표면 중 하나 이상에 대한 언급을 포함한다.
도 1은, 본 개시의 다양한 실시 예들에 따른, 네트워크 환경(100) 내의 전자 장치(101)의 블록도이다. 도 1을 참조하면, 네트워크 환경(100)에서 전자 장치(101)는 제1 네트워크(198)(예: 근거리 무선 통신 네트워크)를 통하여 전자 장치(102)와 통신하거나, 또는 제2 네트워크(199)(예: 원거리 무선 통신 네트워크)를 통하여 전자 장치(104) 또는 서버(108) 중 적어도 하나와 통신할 수 있다. 일 실시 예에 따르면, 전자 장치(101)는 서버(108)를 통하여 전자 장치(104)와 통신할 수 있다. 일 실시 예에 따르면, 전자 장치(101)는 프로세서(120), 메모리(130), 입력 모듈(150), 음향 출력 모듈(155), 디스플레이 모듈(160), 오디오 모듈(170), 센서 모듈(176), 인터페이스(177), 연결 단자(178), 햅틱 모듈(179), 카메라 모듈(180), 전력 관리 모듈(188), 배터리(189), 통신 모듈(190), 가입자 식별 모듈(196), 또는 안테나 모듈(197)을 포함할 수 있다. 어떤 실시 예에서, 전자 장치(101)에는, 이 구성요소들 중 적어도 하나(예: 연결 단자(178))가 생략되거나, 하나 이상의 다른 구성요소가 추가될 수 있다. 어떤 실시 예에서, 이 구성요소들 중 일부들(예: 센서 모듈(176), 카메라 모듈(180), 또는 안테나 모듈(197))은 하나의 구성요소(예: 디스플레이 모듈(160))로 통합될 수 있다.
프로세서(120)는, 예를 들면, 소프트웨어(예: 프로그램(140))를 실행하여 프로세서(120)에 연결된 전자 장치(101)의 적어도 하나의 다른 구성요소(예: 하드웨어 또는 소프트웨어 구성요소)를 제어할 수 있고, 다양한 데이터 처리 또는 연산을 수행할 수 있다. 일 실시 예에 따르면, 데이터 처리 또는 연산의 적어도 일부로서, 프로세서(120)는 다른 구성요소(예: 센서 모듈(176) 또는 통신 모듈(190))로부터 수신된 명령 또는 데이터를 휘발성 메모리(132)에 저장하고, 휘발성 메모리(132)에 저장된 명령 또는 데이터를 처리하고, 결과 데이터를 비휘발성 메모리(134)에 저장할 수 있다. 일 실시 예에 따르면, 프로세서(120)는 메인 프로세서(121)(예: 중앙 처리 장치 또는 어플리케이션 프로세서) 또는 이와는 독립적으로 또는 함께 운영 가능한 보조 프로세서(123)(예: 그래픽 처리 장치, 신경망 처리 장치(NPU: neural processing unit), 이미지 시그널 프로세서, 센서 허브 프로세서, 또는 커뮤니케이션 프로세서)를 포함할 수 있다. 예를 들어, 전자 장치(101)가 메인 프로세서(121) 및 보조 프로세서(123)를 포함하는 경우, 보조 프로세서(123)는 메인 프로세서(121)보다 저전력을 사용하거나, 지정된 기능에 특화되도록 설정될 수 있다. 보조 프로세서(123)는 메인 프로세서(121)와 별개로, 또는 그 일부로서 구현될 수 있다.
보조 프로세서(123)는, 예를 들면, 메인 프로세서(121)가 인액티브(예: 슬립) 상태에 있는 동안 메인 프로세서(121)를 대신하여, 또는 메인 프로세서(121)가 액티브(예: 어플리케이션 실행) 상태에 있는 동안 메인 프로세서(121)와 함께, 전자 장치(101)의 구성요소들 중 적어도 하나의 구성요소(예: 디스플레이 모듈(160), 센서 모듈(176), 또는 통신 모듈(190))와 관련된 기능 또는 상태들의 적어도 일부를 제어할 수 있다. 일 실시 예에 따르면, 보조 프로세서(123)(예: 이미지 시그널 프로세서 또는 커뮤니케이션 프로세서)는 기능적으로 관련 있는 다른 구성요소(예: 카메라 모듈(180) 또는 통신 모듈(190))의 일부로서 구현될 수 있다. 일 실시 예에 따르면, 보조 프로세서(123)(예: 신경망 처리 장치)는 인공지능 모델의 처리에 특화된 하드웨어 구조를 포함할 수 있다. 인공지능 모델은 기계 학습을 통해 생성될 수 있다. 이러한 학습은, 예를 들어, 인공지능 모델이 수행되는 전자 장치(101) 자체에서 수행될 수 있고, 별도의 서버(예: 서버(108))를 통해 수행될 수도 있다. 학습 알고리즘은, 예를 들어, 지도형 학습(supervised learning), 비지도형 학습(unsupervised learning), 준지도형 학습(semi-supervised learning) 또는 강화 학습(reinforcement learning)을 포함할 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은, 복수의 인공 신경망 레이어들을 포함할 수 있다. 인공 신경망은 심층 신경망(DNN: deep neural network), CNN(convolutional neural network), RNN(recurrent neural network), RBM(restricted boltzmann machine), DBN(deep belief network), BRDNN(bidirectional recurrent deep neural network), 심층 Q-네트워크(deep Q-networks) 또는 상기 중 둘 이상의 조합 중 하나일 수 있으나, 전술한 예에 한정되지 않는다. 인공지능 모델은 하드웨어 구조 이외에, 추가적으로 또는 대체적으로, 소프트웨어 구조를 포함할 수 있다.
메모리(130)는, 전자 장치(101)의 적어도 하나의 구성요소(예: 프로세서(120) 또는 센서 모듈(176))에 의해 사용되는 다양한 데이터를 저장할 수 있다. 데이터는, 예를 들어, 소프트웨어(예: 프로그램(140)) 및, 이와 관련된 명령에 대한 입력 데이터 또는 출력 데이터를 포함할 수 있다. 메모리(130)는, 휘발성 메모리(132) 또는 비휘발성 메모리(134)를 포함할 수 있다.
프로그램(140)은 메모리(130)에 소프트웨어로서 저장될 수 있으며, 예를 들면, 운영 체제(142), 미들 웨어(144) 또는 어플리케이션(146)을 포함할 수 있다.
입력 모듈(150)은, 전자 장치(101)의 구성요소(예: 프로세서(120))에 사용될 명령 또는 데이터를 전자 장치(101)의 외부(예: 사용자)로부터 수신할 수 있다. 입력 모듈(150)은, 예를 들면, 마이크, 마우스, 키보드, 키(예: 버튼), 또는 디지털 펜(예: 스타일러스 펜)을 포함할 수 있다.
음향 출력 모듈(155)은 음향 신호를 전자 장치(101)의 외부로 출력할 수 있다. 음향 출력 모듈(155)은, 예를 들면, 스피커 또는 리시버를 포함할 수 있다. 스피커는 멀티미디어 재생 또는 녹음 재생과 같이 일반적인 용도로 사용될 수 있다. 리시버는 착신 전화를 수신하기 위해 사용될 수 있다. 일 실시 예에 따르면, 리시버는 스피커와 별개로, 또는 그 일부로서 구현될 수 있다.
디스플레이 모듈(160)은 전자 장치(101)의 외부(예: 사용자)로 정보를 시각적으로 제공할 수 있다. 디스플레이 모듈(160)은, 예를 들면, 디스플레이, 홀로그램 장치, 또는 프로젝터 및 해당 장치를 제어하기 위한 제어 회로를 포함할 수 있다. 일 실시 예에 따르면, 디스플레이 모듈(160)은 터치를 감지하도록 설정된 터치 센서, 또는 상기 터치에 의해 발생되는 힘의 세기를 측정하도록 설정된 압력 센서를 포함할 수 있다.
오디오 모듈(170)은 소리를 전기 신호로 변환시키거나, 반대로 전기 신호를 소리로 변환시킬 수 있다. 일 실시 예에 따르면, 오디오 모듈(170)은, 입력 모듈(150)을 통해 소리를 획득하거나, 음향 출력 모듈(155), 또는 전자 장치(101)와 직접 또는 무선으로 연결된 외부 전자 장치(예: 전자 장치(102))(예: 스피커 또는 헤드폰)를 통해 소리를 출력할 수 있다.
센서 모듈(176)은 전자 장치(101)의 작동 상태(예: 전력 또는 온도), 또는 외부의 환경 상태(예: 사용자 상태)를 감지하고, 감지된 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 일 실시 예에 따르면, 센서 모듈(176)은, 예를 들면, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 근접 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서를 포함할 수 있다.
인터페이스(177)는 전자 장치(101)가 외부 전자 장치(예: 전자 장치(102))와 직접 또는 무선으로 연결되기 위해 사용될 수 있는 하나 이상의 지정된 프로토콜들을 지원할 수 있다. 일 실시 예에 따르면, 인터페이스(177)는, 예를 들면, HDMI(high definition multimedia interface), USB(universal serial bus) 인터페이스, SD카드 인터페이스, 또는 오디오 인터페이스를 포함할 수 있다.
연결 단자(178)는, 그를 통해서 전자 장치(101)가 외부 전자 장치(예: 전자 장치(102))와 물리적으로 연결될 수 있는 커넥터를 포함할 수 있다. 일 실시 예에 따르면, 연결 단자(178)는, 예를 들면, HDMI 커넥터, USB 커넥터, SD 카드 커넥터, 또는 오디오 커넥터(예: 헤드폰 커넥터)를 포함할 수 있다.
햅틱 모듈(179)은 전기적 신호를 사용자가 촉각 또는 운동 감각을 통해서 인지할 수 있는 기계적인 자극(예: 진동 또는 움직임) 또는 전기적인 자극으로 변환할 수 있다. 일 실시 예에 따르면, 햅틱 모듈(179)은, 예를 들면, 모터, 압전 소자, 또는 전기 자극 장치를 포함할 수 있다.
카메라 모듈(180)은 정지 영상 및 동영상을 촬영할 수 있다. 일 실시 예에 따르면, 카메라 모듈(180)은 하나 이상의 렌즈들, 이미지 센서들, 이미지 시그널 프로세서들, 또는 플래시들을 포함할 수 있다.
전력 관리 모듈(188)은 전자 장치(101)에 공급되는 전력을 관리할 수 있다. 일 실시 예에 따르면, 전력 관리 모듈(188)은, 예를 들면, PMIC(power management integrated circuit)의 적어도 일부로서 구현될 수 있다.
배터리(189)는 전자 장치(101)의 적어도 하나의 구성요소에 전력을 공급할 수 있다. 일 실시 예에 따르면, 배터리(189)는, 예를 들면, 재충전 불가능한 1차 전지, 재충전 가능한 2차 전지 또는 연료 전지를 포함할 수 있다.
통신 모듈(190)은 전자 장치(101)와 외부 전자 장치(예: 전자 장치(102), 전자 장치(104), 또는 서버(108)) 간의 직접(예: 유선) 통신 채널 또는 무선 통신 채널의 수립, 및 수립된 통신 채널을 통한 통신 수행을 지원할 수 있다. 통신 모듈(190)은 프로세서(120)(예: 어플리케이션 프로세서)와 독립적으로 운영되고, 직접(예: 유선) 통신 또는 무선 통신을 지원하는 하나 이상의 커뮤니케이션 프로세서를 포함할 수 있다. 일 실시 예에 따르면, 통신 모듈(190)은 무선 통신 모듈(192)(예: 셀룰러 통신 모듈, 근거리 무선 통신 모듈, 또는 GNSS(global navigation satellite system) 통신 모듈) 또는 유선 통신 모듈(194)(예: LAN(local area network) 통신 모듈, 또는 전력선 통신 모듈)을 포함할 수 있다. 이들 통신 모듈 중 해당하는 통신 모듈은 제1 네트워크(198)(예: 블루투스, WiFi(wireless fidelity) direct 또는 IrDA(infrared data association)와 같은 근거리 통신 네트워크) 또는 제2 네트워크(199)(예: 레거시 셀룰러 네트워크, 5G 네트워크, 차세대 통신 네트워크, 인터넷, 또는 컴퓨터 네트워크(예: LAN 또는 WAN)와 같은 원거리 통신 네트워크)를 통하여 외부의 전자 장치(104)와 통신할 수 있다. 이런 여러 종류의 통신 모듈들은 하나의 구성요소(예: 단일 칩)로 통합되거나, 또는 서로 별도의 복수의 구성요소들(예: 복수 칩들)로 구현될 수 있다. 무선 통신 모듈(192)은 가입자 식별 모듈(196)에 저장된 가입자 정보(예: 국제 모바일 가입자 식별자(IMSI))를 이용하여 제1 네트워크(198) 또는 제2 네트워크(199)와 같은 통신 네트워크 내에서 전자 장치(101)를 확인 또는 인증할 수 있다.
무선 통신 모듈(192)은 4G 네트워크 이후의 5G 네트워크 및 차세대 통신 기술, 예를 들어, NR 접속 기술(new radio access technology)을 지원할 수 있다. NR 접속 기술은 고용량 데이터의 고속 전송(eMBB(enhanced mobile broadband)), 단말 전력 최소화와 다수 단말의 접속(mMTC(massive machine type communications)), 또는 고신뢰도와 저지연(URLLC(ultra-reliable and low-latency communications))을 지원할 수 있다. 무선 통신 모듈(192)은, 예를 들어, 높은 데이터 전송률 달성을 위해, 고주파 대역(예: mmWave 대역)을 지원할 수 있다. 무선 통신 모듈(192)은 고주파 대역에서의 성능 확보를 위한 다양한 기술들, 예를 들어, 빔포밍(beamforming), 거대 배열 다중 입출력(massive MIMO(multiple-input and multiple-output)), 전차원 다중입출력(FD-MIMO: full dimensional MIMO), 어레이 안테나(array antenna), 아날로그 빔형성(analog beam-forming), 또는 대규모 안테나(large scale antenna)와 같은 기술들을 지원할 수 있다. 무선 통신 모듈(192)은 전자 장치(101), 외부 전자 장치(예: 전자 장치(104)) 또는 네트워크 시스템(예: 제2 네트워크(199))에 규정되는 다양한 요구사항을 지원할 수 있다. 일 실시 예에 따르면, 무선 통신 모듈(192)은 eMBB 실현을 위한 Peak data rate(예: 20Gbps 이상), mMTC 실현을 위한 손실 Coverage(예: 164dB 이하), 또는 URLLC 실현을 위한 U-plane latency(예: 다운링크(DL) 및 업링크(UL) 각각 0.5ms 이하, 또는 라운드 트립 1ms 이하)를 지원할 수 있다.
안테나 모듈(197)은 신호 또는 전력을 외부(예: 외부의 전자 장치)로 송신하거나 외부로부터 수신할 수 있다. 일 실시 예에 따르면, 안테나 모듈(197)은 서브스트레이트(예: PCB) 위에 형성된 도전체 또는 도전성 패턴으로 이루어진 방사체를 포함하는 안테나를 포함할 수 있다. 일 실시 예에 따르면, 안테나 모듈(197)은 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다. 이런 경우, 제1 네트워크(198) 또는 제2 네트워크(199)와 같은 통신 네트워크에서 사용되는 통신 방식에 적합한 적어도 하나의 안테나가, 예를 들면, 통신 모듈(190)에 의하여 상기 복수의 안테나들로부터 선택될 수 있다. 신호 또는 전력은 상기 선택된 적어도 하나의 안테나를 통하여 통신 모듈(190)과 외부의 전자 장치 간에 송신되거나 수신될 수 있다. 어떤 실시 예에 따르면, 방사체 이외에 다른 부품(예: RFIC(radio frequency integrated circuit))이 추가로 안테나 모듈(197)의 일부로 형성될 수 있다.
다양한 실시 예에 따르면, 안테나 모듈(197)은 mmWave 안테나 모듈을 형성할 수 있다. 일 실시 예에 따르면, mmWave 안테나 모듈은 인쇄 회로 기판, 상기 인쇄 회로 기판의 제1 면(예: 아래 면)에 또는 그에 인접하여 배치되고 지정된 고주파 대역(예: mmWave 대역)을 지원할 수 있는 RFIC, 및 상기 인쇄 회로 기판의 제2 면(예: 윗 면 또는 측 면)에 또는 그에 인접하여 배치되고 상기 지정된 고주파 대역의 신호를 송신 또는 수신할 수 있는 복수의 안테나들(예: 어레이 안테나)을 포함할 수 있다.
상기 구성요소들 중 적어도 일부는 주변 기기들간 통신 방식(예: 버스, GPIO(general purpose input and output), SPI(serial peripheral interface), 또는 MIPI(mobile industry processor interface))을 통해 서로 연결되고 신호(예: 명령 또는 데이터)를 상호간에 교환할 수 있다.
일 실시 예에 따르면, 명령 또는 데이터는 제2 네트워크(199)에 연결된 서버(108)를 통해서 전자 장치(101)와 외부의 전자 장치(104)간에 송신 또는 수신될 수 있다. 외부의 전자 장치(102, 또는 104) 각각은 전자 장치(101)와 동일한 또는 다른 종류의 장치일 수 있다. 일 실시 예에 따르면, 전자 장치(101)에서 실행되는 동작들의 전부 또는 일부는 외부의 전자 장치들(102, 104, 또는 108) 중 하나 이상의 외부의 전자 장치들에서 실행될 수 있다. 예를 들면, 전자 장치(101)가 어떤 기능이나 서비스를 자동으로, 또는 사용자 또는 다른 장치로부터의 요청에 반응하여 수행해야 할 경우에, 전자 장치(101)는 기능 또는 서비스를 자체적으로 실행시키는 대신에 또는 추가적으로, 하나 이상의 외부의 전자 장치들에게 그 기능 또는 그 서비스의 적어도 일부를 수행하라고 요청할 수 있다. 상기 요청을 수신한 하나 이상의 외부의 전자 장치들은 요청된 기능 또는 서비스의 적어도 일부, 또는 상기 요청과 관련된 추가 기능 또는 서비스를 실행하고, 그 실행의 결과를 전자 장치(101)로 전달할 수 있다. 전자 장치(101)는 상기 결과를, 그대로 또는 추가적으로 처리하여, 상기 요청에 대한 응답의 적어도 일부로서 제공할 수 있다. 이를 위하여, 예를 들면, 클라우드 컴퓨팅, 분산 컴퓨팅, 모바일 에지 컴퓨팅(MEC: mobile edge computing), 또는 클라이언트-서버 컴퓨팅 기술이 이용될 수 있다. 전자 장치(101)는, 예를 들어, 분산 컴퓨팅 또는 모바일 에지 컴퓨팅을 이용하여 초저지연 서비스를 제공할 수 있다. 다른 실시 예에 있어서, 외부의 전자 장치(104)는 IoT(internet of things) 기기를 포함할 수 있다. 서버(108)는 기계 학습 및/또는 신경망을 이용한 지능형 서버일 수 있다. 일 실시 예에 따르면, 외부의 전자 장치(104) 또는 서버(108)는 제2 네트워크(199) 내에 포함될 수 있다. 전자 장치(101)는 5G 통신 기술 및 IoT 관련 기술을 기반으로 지능형 서비스(예: 스마트 홈, 스마트 시티, 스마트 카, 또는 헬스 케어)에 적용될 수 있다.
본 문서에 개시된 다양한 실시 예들에 따른 전자 장치는 다양한 형태의 장치가 될 수 있다. 전자 장치는, 예를 들면, 휴대용 통신 장치(예: 스마트폰), 컴퓨터 장치, 휴대용 멀티미디어 장치, 휴대용 의료 기기, 카메라, 웨어러블 장치, 또는 가전 장치를 포함할 수 있다. 본 문서의 실시 예에 따른 전자 장치는 전술한 기기들에 한정되지 않는다.
본 개시의 다양한 실시 예들 및 이에 사용된 용어들은 본 문서에 기재된 기술적 특징들을 특정일 실시 예들로 한정하려는 것이 아니며, 해당 실시 예의 다양한 변경, 균등물, 또는 대체물을 포함하는 것으로 이해되어야 한다. 도면의 설명과 관련하여, 유사한 또는 관련된 구성요소에 대해서는 유사한 참조 부호가 사용될 수 있다. 아이템에 대응하는 명사의 단수 형은 관련된 문맥상 명백하게 다르게 지시하지 않는 한, 상기 아이템 한 개 또는 복수 개를 포함할 수 있다. 본 문서에서, "A 또는 B", "A 및 B 중 적어도 하나", "A 또는 B 중 적어도 하나", "A, B 또는 C", "A, B 및 C 중 적어도 하나", 및 "A, B, 또는 C 중 적어도 하나"와 같은 문구들 각각은 그 문구들 중 해당하는 문구에 함께 나열된 항목들 중 어느 하나, 또는 그들의 모든 가능한 조합을 포함할 수 있다. "제1", "제2", 또는 "첫째" 또는 "둘째"와 같은 용어들은 단순히 해당 구성요소를 다른 해당 구성요소와 구분하기 위해 사용될 수 있으며, 해당 구성요소들을 다른 측면(예: 중요성 또는 순서)에서 한정하지 않는다. 어떤(예: 제1) 구성요소가 다른(예: 제2) 구성요소에, "기능적으로" 또는 "통신적으로"라는 용어와 함께 또는 이런 용어 없이, "커플드" 또는 "커넥티드"라고 언급된 경우, 그것은 상기 어떤 구성요소가 상기 다른 구성요소에 직접적으로(예: 유선으로), 무선으로, 또는 제 3 구성요소를 통하여 연결될 수 있다는 것을 의미한다.
본 개시의 다양한 실시 예들에서 사용된 용어 "모듈"은 하드웨어, 소프트웨어 또는 펌웨어로 구현된 유닛을 포함할 수 있으며, 예를 들면, 로직, 논리 블록, 부품, 또는 회로와 같은 용어와 상호 호환적으로 사용될 수 있다. 모듈은, 일체로 구성된 부품 또는 하나 또는 그 이상의 기능을 수행하는, 상기 부품의 최소 단위 또는 그 일부가 될 수 있다. 예를 들면, 일 실시 예에 따르면, 모듈은 ASIC(application-specific integrated circuit)의 형태로 구현될 수 있다.
본 개시의 다양한 실시 예들은 기기(machine)(예: 전자 장치(101)) 의해 읽을 수 있는 저장 매체(storage medium)(예: 내장 메모리(136) 또는 외장 메모리(138))에 저장된 하나 이상의 명령어들을 포함하는 소프트웨어(예: 프로그램(140))로서 구현될 수 있다. 예를 들면, 기기(예: 전자 장치(101))의 프로세서(예: 프로세서(120))는, 저장 매체로부터 저장된 하나 이상의 명령어들 중 적어도 하나의 명령을 호출하고, 그것을 실행할 수 있다. 이것은 기기가 상기 호출된 적어도 하나의 명령어에 따라 적어도 하나의 기능을 수행하도록 운영되는 것을 가능하게 한다. 상기 하나 이상의 명령어들은 컴파일러에 의해 생성된 코드 또는 인터프리터에 의해 실행될 수 있는 코드를 포함할 수 있다. 기기로 읽을 수 있는 저장 매체는, 비일시적(non-transitory) 저장 매체의 형태로 제공될 수 있다. 여기서, ‘비일시적’은 저장 매체가 실재(tangible)하는 장치이고, 신호(signal)(예: 전자기파)를 포함하지 않는다는 것을 의미할 뿐이며, 이 용어는 데이터가 저장 매체에 반영구적으로 저장되는 경우와 임시적으로 저장되는 경우를 구분하지 않는다.
일 실시 예에 따르면, 본 문서에 개시된 다양한 실시 예들에 따른 방법은 컴퓨터 프로그램 제품(computer program product)에 포함되어 제공될 수 있다. 컴퓨터 프로그램 제품은 상품으로서 판매자 및 구매자 간에 거래될 수 있다. 컴퓨터 프로그램 제품은 기기로 읽을 수 있는 저장 매체(예: compact disc read only memory(CD-ROM))의 형태로 배포되거나, 또는 어플리케이션 스토어(예: 플레이 스토어TM)를 통해 또는 두 개의 사용자 장치들(예: 스마트 폰들) 간에 직접, 온라인으로 배포(예: 다운로드 또는 업로드)될 수 있다. 온라인 배포의 경우에, 컴퓨터 프로그램 제품의 적어도 일부는 제조사의 서버, 어플리케이션 스토어의 서버, 또는 중계 서버의 메모리와 같은 기기로 읽을 수 있는 저장 매체에 적어도 일시 저장되거나, 임시적으로 생성될 수 있다.
다양한 실시 예들에 따르면, 상기 기술한 구성요소들의 각각의 구성요소(예: 모듈 또는 프로그램)는 단수 또는 복수의 개체를 포함할 수 있으며, 복수의 개체 중 일부는 다른 구성요소에 분리 배치될 수도 있다. 다양한 실시 예들에 따르면, 전술한 해당 구성요소들 중 하나 이상의 구성요소들 또는 동작들이 생략되거나, 또는 하나 이상의 다른 구성요소들 또는 동작들이 추가될 수 있다. 대체적으로 또는 추가적으로, 복수의 구성요소들(예: 모듈 또는 프로그램)은 하나의 구성요소로 통합될 수 있다. 이런 경우, 통합된 구성요소는 상기 복수의 구성요소들 각각의 구성요소의 하나 이상의 기능들을 상기 통합 이전에 상기 복수의 구성요소들 중 해당 구성요소에 의해 수행되는 것과 동일 또는 유사하게 수행할 수 있다. 다양한 실시 예들에 따르면, 모듈, 프로그램 또는 다른 구성요소에 의해 수행되는 동작들은 순차적으로, 병렬적으로, 반복적으로, 또는 휴리스틱하게 실행되거나, 상기 동작들 중 하나 이상이 다른 순서로 실행되거나, 생략되거나, 또는 하나 이상의 다른 동작들이 추가될 수 있다.
일 실시 예에 따르면, 도 1에 도시된 디스플레이 모듈(160)은, 화면(예: 디스플레이 화면)을 접히거나 펼쳐질 수 있도록 구성된 플렉서블 디스플레이를 포함할 수 있다.
일 실시 예에 따르면, 도 1에 도시된 디스플레이 모듈(160)은, 슬라이딩 가능하게 배치되어 화면(예: 디스플레이 화면)을 제공하는 플렉서블 디스플레이를 포함할 수 있다.
일 실시 예에 따르면, 도 1에 도시된 디스플레이 모듈(160)이 폴더블 디스플레이 또는 플렉서블 디스플레이를 포함하는 것으로 설명하고 있지만, 본 발명은 이에 한정되지 않는다. 디스플레이 모듈(160)은, 바형(bar type), 또는 평판형(plate type)의 디스플레이를 포함할 수도 있다.
도 2a는 본 개시의 다양한 실시 예들에 따른 전자 장치의 전면의 사시도이다. 도 2b는 본 개시의 다양한 실시 예들에 따른 전자 장치의 후면의 사시도이다.
도 2a 및 도 2b를 참조하면, 본 개시의 다양한 실시 예들에 따른 전자 장치(200)(예: 도 1의 전자 장치(101))는, 제1 면(또는 전면)(210A), 제2 면(또는 후면)(210B), 및 하우징(210)을 포함할 수 있다. 하우징(210)에 의해 형성된 공간에 디스플레이(201)(예: 도 1의 디스플레이 모듈(160))가 배치될 수 있다. 하우징(210)은, 제1 면(210A)과 제2 면(210B) 사이의 공간을 둘러싸는 측면(210C)을 포함할 수 있다. 다른 실시 예에서, 하우징(210)은 제1 면(210A), 제2 면(210B) 및 측면(210C)들 중 일부를 형성하는 구조를 지칭할 수도 있다.
일 실시 예에 따르면, 제1 면(210A)은 적어도 일부분이 실질적으로 투명한 전면 플레이트(202)(예: 다양한 코팅 레이어들을 포함하는 글래스 플레이트, 또는 폴리머 플레이트)에 의하여 형성될 수 있다.
일 실시 예에 따르면, 제2 면(210B)은 실질적으로 불투명한 후면 플레이트(211)에 의하여 형성될 수 있다. 상기 후면 플레이트(211)는, 예를 들어, 코팅 또는 착색된 유리, 세라믹, 폴리머, 금속(예: 알루미늄, 스테인레스 스틸(STS), 또는 마그네슘), 또는 상기 물질들 중 적어도 둘의 조합에 의하여 형성될 수 있다. 그러나, 이에 한정되지 않고, 후면 플레이트(211)는 투명한 글래스에 의하여 형성될 수도 있다.
일 실시 예에 따르면, 측면(210C)은, 전면 플레이트(202) 및 후면 플레이트(211)와 결합하며, 금속 및/또는 폴리머를 포함하는 측면 베젤 구조(218)(또는 "측면 부재")에 의하여 형성될 수 있다. 어떤 실시 예에서, 후면 플레이트(211) 및 측면 베젤 구조(218)는 일체로 형성되고 동일한 물질(예: 알루미늄과 같은 금속 물질)을 포함할 수 있다.
일 실시 예로서, 전면 플레이트(202)는, 상기 제1 면(210A)으로부터 상기 후면 플레이트(211) 쪽으로 휘어져 심리스하게(seamless) 연장된 2개의 제1 영역(210D)들을 포함할 수 있다. 2개의 제1 영역(210D)들은 전면 플레이트(202)의 긴 엣지(long edge) 양단에 배치될 수 있다.
일 실시 예로서, 후면 플레이트(211)는, 상기 제2 면(210B)으로부터 상기 전면 플레이트(202) 쪽으로 휘어져 심리스하게 연장된 2개의 제2 영역(210E)들을 포함할 수 있다.
어떤 실시 예에서, 상기 전면 플레이트(202)(또는 상기 후면 플레이트(211))가 상기 제1 영역(210D)들(또는 상기 제2 영역(210E)들) 중 하나만을 포함할 수 있다. 어떤 실시 예에서, 상기 제1 영역(210D)들 또는 제2 영역(210E)들 중 일부가 포함되지 않을 수 있다. 실시 예들에서, 상기 전자 장치(200)의 측면에서 볼 때, 측면 베젤 구조(218)는, 상기와 같은 제1 영역(210D)들 또는 제2 영역(210E)들이 포함되지 않는 측면 쪽에서는 제1 두께(또는 폭)를 가지고, 상기 제1 영역(210D)들 또는 제2 영역(210E)들을 포함한 측면 쪽에서는 상기 제1 두께보다 얇은 제2 두께를 가질 수 있다.
일 실시 예에 따르면, 전자 장치(200)는, 디스플레이(201)(예: 도 1의 디스플레이 모듈(160)), 음향 입력 장치(203)(예: 도 1의 입력 모듈(150)), 음향 출력 장치(207, 214)(예: 도 1의 음향 출력 모듈(155)), 센서 모듈(204, 219)(예: 도 1의 센서 모듈(176)), 카메라 모듈(205, 212)(예: 도 1의 카메라 모듈(180)), 플래시(213), 키 입력 장치(217), 인디케이터(미도시), 및 커넥터 홀들(208, 209) 중 적어도 하나 이상을 포함할 수 있다. 어떤 실시 예에서, 상기 전자 장치(200)는, 구성 요소들 중 적어도 하나(예: 키 입력 장치(217))를 생략하거나 다른 구성 요소를 추가적으로 포함할 수 있다.
일 실시 예에 따르면, 디스플레이(201)(예: 도 1의 디스플레이 모듈(160))는, 전면 플레이트(202)의 상단 부분을 통하여 시각적으로 보일 수 있다. 어떤 실시 예에서, 제1 면(210A), 및 측면(210C)의 제1 영역(210D)을 형성하는 전면 플레이트(202)를 통하여 디스플레이(201)의 적어도 일부가 보일 수 있다. 디스플레이(201)는, 터치 감지 회로, 터치의 세기(압력)를 측정할 수 있는 압력 센서, 및/또는 자기장 방식의 스타일러스 펜을 검출하는 디지타이저와 결합되거나 인접하여 배치될 수 있다. 어떤 실시 예에서, 센서 모듈(204, 219)의 적어도 일부, 및/또는 키 입력 장치(217)의 적어도 일부가, 상기 제1 영역(210D), 및/또는 상기 제2 영역(210E)에 배치될 수 있다.
어떤 실시 예에서, 디스플레이(201)의 화면 표시 영역의 배면에, 센서 모듈(204), 카메라 모듈(205)(예: 이미지 센서), 오디오 모듈(214), 및 지문 센서 중 적어도 하나 이상을 포함할 수 있다.
어떤 실시 예에 따르면, 디스플레이(201)는, 터치 감지 회로, 터치의 세기(압력)를 측정할 수 있는 압력 센서, 및/또는 자기장 방식의 스타일러스 펜을 검출하는 디지타이저와 결합되거나 인접하여 배치될 수 있다.
어떤 실시 예에 따르면, 센서 모듈(204, 219)의 적어도 일부, 및/또는 키 입력 장치(217)의 적어도 일부가, 상기 제1 영역(210D)들, 및/또는 상기 제2 영역(210E)들에 배치될 수 있다.
일 실시 예에 따르면, 음향 입력 장치(203)는, 마이크를 포함할 수 있다. 어떤 실시 예에서, 입력 장치(203)는 소리의 방향을 감지할 수 있도록 배치되는 복수개의 마이크를 포함할 수 있다. 음향 출력 장치(207, 214)는 스피커를 포함할 수 있다. 음향 출력 장치(207, 214)는, 외부 스피커(207) 및 통화용 리시버(예: 오디오 모듈(214))를 포함할 수 있다. 어떤 실시 예에서는 음향 입력 장치(203, 예: 마이크), 음향 출력 장치(207, 214) 및 커넥터 홀들(208, 209)은 전자 장치(200)의 내부 공간에 배치되고, 하우징(210)에 형성된 적어도 하나의 홀을 통하여 외부 환경에 노출될 수 있다. 어떤 실시 예에서는 하우징(210)에 형성된 홀은 음향 입력 장치(203, 예: 마이크) 및 음향 출력 장치(207, 214)를 위하여 공용으로 사용될 수 있다. 어떤 실시 예에서는 음향 출력 장치(207, 214)는 하우징(210)에 형성된 홀이 배제된 채 동작되는 스피커(예: 피에조 스피커)를 포함할 수 있다.
일 실시 예에 따르면, 센서 모듈(204, 219)(예: 도 1의 센서 모듈(176))은, 전자 장치(200)의 내부의 작동 상태, 또는 외부의 환경 상태에 대응하는 전기 신호 또는 데이터 값을 생성할 수 있다. 센서 모듈(204, 219)은, 예를 들어, 하우징(210)의 제1 면(210A)에 배치된 제1 센서 모듈(204)(예: 근접 센서) 및/또는 상기 하우징(210)의 제2 면(210B)에 배치된 제2 센서 모듈(219)(예: HRM 센서) 및/또는 제3 센서 모듈(미도시)(예: 지문 센서)을 포함할 수 있다. 예로서, 상기 지문 센서는 하우징(210)의 제1 면(210A)(예: 디스플레이(201)) 및/또는 제2 면(210B)에 배치될 수도 있다. 전자 장치(200)는, 도시되지 않은 센서 모듈, 예를 들어, 제스처 센서, 자이로 센서, 기압 센서, 마그네틱 센서, 가속도 센서, 그립 센서, 컬러 센서, IR(infrared) 센서, 생체 센서, 온도 센서, 습도 센서, 또는 조도 센서 중 적어도 하나를 더 포함할 수 있다.
일 실시 예에 따르면, 카메라 모듈(205, 212)은, 전자 장치(200)의 제1 면(210A)에 배치된 제1 카메라 모듈(205), 및 제2 면(210B)에 배치된 제2 카메라 모듈(212)을 포함할 수 있다. 카메라 모듈(205, 212)의 주변에 플래시(213)가 배치될 수 있다. 카메라 모듈들(205, 212)은, 하나 또는 복수의 렌즈들, 이미지 센서, 및/또는 이미지 시그널 프로세서를 포함할 수 있다. 플래시(213)는, 예를 들어, 발광 다이오드 또는 제논 램프(xenon lamp)를 포함할 수 있다.
일 실시 예로서, 제1 카메라 모듈(205)는 언더 디스플레이 카메라(UDC: Under display Camera) 방식으로 디스플레이(201)의 디스플레이 패널의 하부에 배치될 수 있다. 어떤 실시 예에서, 2개 이상의 렌즈들(광각 및 망원 렌즈) 및 이미지 센서들이 상기 전자 장치(200)의 하나의 면에 배치될 수 있다. 어떤 실시 예에서, 전자 장치(200)의 제1 면(예로서, 화면이 표시되는 면)에 복수의 제1 카메라 모듈(205)들이 언더 디스플레이 카메라(UDC) 방식으로 배치될 수 있다.
일 실시 예로서, 키 입력 장치(217)는, 하우징(210)의 측면(210C)에 배치될 수 있다. 다른 실시 예에서, 전자 장치(200)는 상기 언급된 키 입력 장치(217) 중 일부 또는 전부를 포함하지 않을 수 있고 포함되지 않은 키 입력 장치(217)는 디스플레이(201) 상에 소프트 키 등 다른 형태로 구현될 수 있다. 어떤 실시 예에서, 키 입력 장치(217)는 디스플레이(201)에 포함된 압력 센서를 이용하여 구현될 수 있다.
일 실시 예로서, 커넥터 홀들(208, 209)은, 외부 전자 장치와 전력 및/또는 데이터를 송수신하기 위한 커넥터(예를 들어, USB 커넥터)를 수용할 수 있는 제1 커넥터 홀(208), 및/또는 외부 전자 장치와 오디오 신호를 송수신하기 커넥터를 위한 수용할 수 있는 제2 커넥터 홀(209, 또는 이어폰 잭)을 포함할 수 있다. 제1 커넥터 홀(208)은 USB(Universal Serial Bus) A타입 또는 USB C타입의 포트를 포함할 수 있다. 제1 커넥터 홀(208)이 USB C타입을 지원하는 경우 전자 장치(200, 예: 도 1의 전자 장치(101))는 USB PD(power delivery) 충전을 지원할 수 있다.
일 실시 예로서, 카메라 모듈들(205, 212) 중 일부 카메라 모듈(205) 및/또는 센서 모듈(204, 219)들 중 일부 센서 모듈(204)은, 디스플레이(201)를 통해 시각적으로 보이도록 배치될 수 있다. 다른 예로서, 카메라 모듈(205)이 언더 디스플레이 카메라(UDC: Under display Camera) 방식으로 배치되는 경우, 카메라 모듈(205)은 외부에 시각적으로 보이지 않을 수 있다.
일 실시 예로서, 카메라 모듈(205)은 디스플레이 영역과 중첩되어 배치될 수 있고, 카메라 모듈(205)과 대응하는 디스플레이 영역에서도 화면을 표시할 수 있다. 일부 센서 모듈(204)은 전자 장치의 내부 공간에서 전면 플레이트(202)를 통해 시각적으로 노출되지 않고 그 기능을 수행하도록 배치될 수도 있다.
도 3a는 본 개시의 다양한 실시 예에 따른, 전자 장치의 펼침(예: 열림) 상태를 도시한 도면이다. 도 3b는 본 개시의 다양한 실시 예에 따른, 전자 장치의 접힘(예: 닫힘) 상태를 도시한 도면이다.
도 3a 및 도 3b를 참조하면, 전자 장치(300)(예: 도 1의 전자 장치(101))는, 하우징(310), 및 상기 하우징(310)에 의해 형성된 공간 내에 배치되는 디스플레이(320)를 포함할 수 있다. 일 실시 예로서, 디스플레이(320)는 플렉서블(flexible) 디스플레이 또는 폴더블(foldable) 디스플레이를 포함할 수 있다.
디스플레이(320)가 배치된 면을 제1 면 또는 전자 장치(300)의 전면(예: 펼쳤을 때 화면이 표시되는 면)으로 정의할 수 있다. 그리고, 전면의 반대 면을 제2 면 또는 전자 장치(300)의 후면으로 정의할 수 있다. 또한, 전면과 후면 사이의 공간을 둘러싸는 면을 제3 면 또는 전자 장치(300)의 측면으로 정의할 수 있다. 예를 들어, 전자 장치(300)는 폴딩 축(예: A축)을 기준으로 폴딩 영역(323)이 제1 방향(예: x축 방향)으로 접히거나, 펼쳐질 수 있다.
일 실시 예로서, 상기 하우징(310)은, 제1 하우징 구조물(311), 센서 영역(324)을 포함하는 제2 하우징 구조물(312), 제1 후면 커버(380), 및 제2 후면 커버(390)를 포함할 수 있다. 전자 장치(101)의 하우징(310)은 도 3a 및 도 3b에 도시된 형태 및 결합으로 제한되지 않으며, 다른 형상이나 부품의 조합 및/또는 결합에 의해 구현될 수 있다. 예를 들어, 다른 실시 예에서는, 제1 하우징 구조물(311)과 제1 후면 커버(380)가 일체로 형성될 수 있고, 제2 하우징 구조물(312)과 제2 후면 커버(390)가 일체로 형성될 수 있다.
일 실시 예로서, 제1 하우징 구조물(311)과 제2 하우징 구조물(312)은 폴딩 축(A)을 중심으로 양측에 배치되고, 상기 폴딩 축(A)에 대하여 전체적으로 대칭인 형상을 가질 수 있다. 제1 하우징 구조물(311) 및 제2 하우징 구조물(312)은 전자 장치(300)의 상태가 펼침 상태(예: 제1 상태)인지, 접힘 상태(예: 제2 상태)인지, 또는 중간 상태(예: 제3 상태)인지 여부에 따라 서로 이루는 각도나 거리가 달라질 수 있다.
일 실시 예로서, 제2 하우징 구조물(312)은, 제1 하우징 구조물(311)과 달리, 다양한 센서들(예: 조도 센서, 홍채 센서, 및/또는 이미지 센서)이 배치되는 상기 센서 영역(324)을 추가로 포함하지만, 이외의 영역에서는 상호 대칭적인 형상을 가질 수 있다.
일 실시 예로서, 상기 센서 영역(324)뿐만 아니라 디스플레이의 하부 및/또는 베젤 영역에 적어도 하나의 센서(예: 카메라 모듈, 조도 센서, 홍채 센서, 및/또는 이미지 센서)가 배치될 수 있다.
일 실시 예로서, 제1 하우징 구조물(311)과 제2 하우징 구조물(312)은 디스플레이(320)를 수용하는 리세스를 함께 형성할 수 있다. 도시된 실시 예에서는, 상기 센서 영역(324)으로 인해, 상기 리세스는 폴딩 축(A)에 대해 직교하는 방향(예: x축 방향)으로 서로 다른 2개 이상의 폭을 가질 수 있다.
예를 들어, 상기 리세스는 제1 하우징 구조물(311)의 제1 부분(311a)과 제2 하우징 구조물(312) 중 센서 영역(324)의 가장자리에 형성되는 제2 하우징 구조물(312)의 제1 부분(312a) 사이의 제1 폭(W1)을 가질 수 있다. 상기 리세스는 제1 하우징 구조물(311) 중 폴딩 축(A)에 평행한 제1 하우징 구조물(311)의 제2 부분(311b)과 제2 하우징 구조물(312) 중 센서 영역(324)에 해당하지 않으면서 폴딩 축(A)에 평행한 제2 하우징 구조물(312)의 제2 부분(312b)에 의해 형성되는 제2 폭(W2)을 가질 수 있다. 이 경우, 제2 폭(W2)은 제1 폭(W1)보다 길게 형성될 수 있다. 다시 말해서, 상호 비대칭 형상을 갖는 제1 하우징 구조물(311)의 제1 부분(311a)과 제2 하우징 구조물(312)의 제1 부분(312a)은 상기 리세스의 제1 폭(W1)을 형성할 수 있다. 상호 대칭 형상을 갖는 제1 하우징 구조물(311)의 제2 부분(311b)과 제2 하우징 구조물(312)의 제2 부분(312b)은 상기 리세스의 제2 폭(W2)을 형성할 수 있다.
일 실시 예로서, 제2 하우징 구조물(312)의 제1 부분(312a) 및 제2 부분(312b)은 상기 폴딩 축(A)으로부터의 거리가 서로 상이할 수 있다. 리세스의 폭은 도시된 예시로 한정되지 아니한다. 다양한 실시 예에서, 센서 영역(324)의 형태 또는 제1 하우징 구조물(311) 및 제2 하우징 구조물(312)의 비대칭 형상을 갖는 부분에 의해 리세스는 복수 개의 폭을 가질 수 있다.
일 실시 예로서, 제1 하우징 구조물(311) 및 제2 하우징 구조물(312)의 적어도 일부는 디스플레이(320)를 지지하기 위해 선택된 크기의 강성을 갖는 금속 재질이나 비금속 재질로 형성될 수 있다.
일 실시 예로서, 상기 센서 영역(324)은 제2 하우징 구조물(312)의 일 코너에 인접하여 소정 영역을 가지도록 형성될 수 있다. 다만 센서 영역(324)의 배치, 형상, 및 크기는 도시된 예시에 한정되지 아니한다. 예를 들어, 다른 실시 예에서 센서 영역(324)은 제2 하우징 구조물(312)의 다른 코너 혹은 상단 코너와 하단 코너 사이의 임의의 영역에 제공될 수 있다.
일 실시 예로서, 전자 장치(300)에 내장된 다양한 기능을 수행하기 위한 부품들(components)이 센서 영역(324)을 통해, 또는 센서 영역(324)에 마련된 하나 이상의 개구(opening)를 통해 전자 장치(300)의 전면에 노출될 수 있다. 다양한 실시 예에서, 상기 부품들은 다양한 종류의 센서들을 포함할 수 있다. 상기 센서는, 예를 들어, 조도 센서, 전면 카메라(예: 카메라 모듈), 리시버 또는 근접 센서 중 적어도 하나를 포함할 수 있다.
상기 제1 후면 커버(380)는 상기 전자장치의 후면에 상기 폴딩 축(A)의 일편에 배치되고, 예를 들어, 실질적으로 직사각형인 가장자리(periphery)를 가질 수 있으며, 제1 하우징 구조물(311)에 의해 상기 가장자리가 감싸질 수 있다. 유사하게, 상기 제2 후면 커버(390)는 상기 전자장치의 후면의 상기 폴딩 축(A)의 다른 편에 배치되고, 제2 하우징 구조물(312)에 의해 그 가장자리가 감싸질 수 있다.
도시된 실시 예에서, 제1 후면 커버(380) 및 제2 후면 커버(390)는 상기 폴딩 축(A)을 중심으로 실질적으로 대칭적인 형상을 가질 수 있다. 다만, 제1 후면 커버(380) 및 제2 후면 커버(390)가 반드시 상호 대칭적인 형상을 가지는 것은 아니며, 다른 실시 예에서, 전자 장치(300)는 다양한 형상의 제1 후면 커버(380) 및 제2 후면 커버(390)를 포함할 수 있다. 또 다른 실시 예에서, 제1 후면 커버(380)는 제1 하우징 구조물(311)과 일체로 형성될 수 있고, 제2 후면 커버(390)는 제2 하우징 구조물(312)과 일체로 형성될 수 있다.
일 실시 예로서, 제1 후면 커버(380), 제2 후면 커버(390), 제1 하우징 구조물(311), 및 제2 하우징 구조물(312)은, 전자 장치(300)의 다양한 부품들(예: 인쇄회로기판, 또는 배터리)이 배치될 수 있는 공간을 형성할 수 있다. 일 실시 예로서, 전자 장치(300)의 후면에는 하나 이상의 부품(components)이 배치되거나 시각적으로 노출될 수 있다. 예를 들어, 제1 후면 커버(380)의 제1 후면 영역(382)을 통해 서브 디스플레이(330)의 적어도 일부가 시각적으로 노출될 수 있다. 다른 실시 예에서, 제2 후면 커버(390)의 제2 후면 영역(392)을 통해 하나 이상의 부품 또는 센서가 시각적으로 노출될 수 있다. 다양한 실시 예에서 상기 센서는 조도 센서, 근접 센서 및/또는 후면 카메라를 포함할 수 있다.
일 실시 예로서, 힌지 커버(313)는, 제1 하우징 구조물(311)과 제2 하우징 구조물(312) 사이에 배치되어, 내부 부품 (예를 들어, 힌지 구조)을 가릴 수 있도록 구성될 수 있다. 힌지 커버(313)는, 전자 장치(300)의 펼침과 접힘에 의해서 제1 하우징 구조물(311) 및 제2 하우징 구조물(312)이 맞닿는 부분을 커버할 수 있다.
일 실시 예로서, 힌지 커버(313)는, 상기 전자 장치(101)의 상태(펼침 상태(flat state) 또는 접힘 상태(folded state)에 따라, 제1 하우징 구조물(311) 및 제2 하우징 구조물(312)의 일부에 의해 가려지거나, 외부로 노출될 수 있다. 일 실시 예로서, 전자 장치(101)가 펼침 상태인 경우, 힌지 커버(313)는 제1 하우징 구조물(311) 및 제2 하우징 구조물(312)에 의해 가려져 노출되지 않을 수 있다. 일 실시 예로서, 전자 장치(101)가 접힘 상태(예: 완전 접힘 상태(fully folded state))인 경우, 힌지 커버(313)는 제1 하우징 구조물(311) 및 제2 하우징 구조물(312) 사이에서 외부로 노출될 수 있다. 일 실시 예로서, 제1 하우징 구조물(311) 및 제2 하우징 구조물(312)이 소정의 각도를 이루는(folded with a certain angle) 중간 상태(intermediate state)인 경우, 힌지 커버(313)는 제1 하우징 구조물(311) 및 제2 하우징 구조물(312)의 사이에서 외부로 일부 노출될 수 있다. 다만 이 경우 노출되는 영역은 완전히 접힌 상태보다 적을 수 있다. 일 실시 예로서, 힌지 커버(313)는 곡면을 포함할 수 있다.
디스플레이(320)는, 상기 하우징(310)에 의해 형성된 공간 상에 배치될 수 있다. 예를 들어, 디스플레이(320)는 하우징(310)에 의해 형성되는 리세스(recess) 상에 안착되며, 전자 장치(300)의 전면의 대부분을 구성할 수 있다.
따라서, 전자 장치(300)의 전면은 디스플레이(320) 및 디스플레이(320)에 인접한 제1 하우징 구조물(311)의 일부 영역 및 제2 하우징 구조물(312)의 일부 영역을 포함할 수 있다. 그리고, 전자 장치(300)의 후면은 제1 후면 커버(380), 제1 후면 커버(380)에 인접한 제1 하우징 구조물(311)의 일부 영역, 제2 후면 커버(390) 및 제2 후면 커버(390)에 인접한 제2 하우징 구조물(312)의 일부 영역을 포함할 수 있다.
상기 디스플레이(320)는, 적어도 일부 영역이 평면 또는 곡면으로 변형될 수 있는 디스플레이를 의미할 수 있다. 일 실시 예로서, 디스플레이(320)는 폴딩 영역(323), 폴딩 영역(323)을 기준으로 일측(예: 도 3a에서 좌측)에 배치되는 제1 영역(321) 및 타측(도 3a에서 우측)에 배치되는 제2 영역(322)을 포함할 수 있다.
일 실시 예로서, 디스플레이(320)는 전면 발광(top emission) 또는 후면 발광(bottom emission) 방식의 OLED 디스플레이를 포함할 수 있다. OLED 디스플레이는 LTCF(low temperature color filter)층, 윈도우 글래스(예: 초박막 강화유리(UTG: ultra-thin glass) 또는 폴리머 윈도우) 및 광학보상 필름(예: OCF: optical compensation film)을 포함할 수 있다. 여기서, OLED 디스플레이의 LTCF층으로 편광 필름(polarizing film)(또는 편광층)을 대체할 수 있다.
디스플레이(320)의 영역 구분은 예시적인 것이며, 디스플레이(320)는 구조 또는 기능에 따라 복수 (예를 들어, 2개 이상)의 영역으로 구분될 수도 있다. 일 실시 예로서, y축에 평행하게 연장되는 폴딩 영역(323) 또는 폴딩 축(A)에 의해 디스플레이(320)의 영역이 구분될 수 있으나, 다른 실시 예에서 디스플레이(320)는 다른 폴딩 영역(예: x 축에 평행한 폴딩 영역) 또는 다른 폴딩 축(예: x 축에 평행한 폴딩 축)을 기준으로 영역이 구분될 수도 있다.
일 실시 예로서, 제1 영역(321)과 제2 영역(322)은 폴딩 영역(323)을 중심으로 전체적으로 대칭인 형상을 가질 수 있다.
이하, 전자 장치(300)의 상태(예: 펼침 상태(flat state) 및 접힘 상태(folded state))에 따른 제1 하우징 구조물(311) 및 제2 하우징 구조물(312)의 동작과 디스플레이(320)의 각 영역을 설명한다.
일 실시 예로서, 전자 장치(300)가 펼침 상태(flat state)(예: 도 3a)인 경우, 제1 하우징 구조물(311) 및 제2 하우징 구조물(312)은 180도의 각도를 이루며 동일 방향을 향하도록 배치될 수 있다. 디스플레이(320)의 제1 영역(321)의 표면과 제2 영역(322)의 표면은 서로 180도를 형성하며, 동일한 방향(예: 전자 장치의 전면 방향)을 향할 수 있다. 폴딩 영역(323)은 제1 영역(321) 및 제2 영역(322)과 동일 평면을 형성할 수 있다.
일 실시 예로서, 전자 장치(300)가 접힘 상태(folded state)(예: 도 3b)인 경우, 제1 하우징 구조물(311) 및 제2 하우징 구조물(312)은 서로 마주보게 배치될 수 있다. 디스플레이(320)의 제1 영역(321)의 표면과 제2 영역(322)의 표면은 서로 좁은 각도(예: 0도에서 10도 사이)를 형성하며, 서로 마주볼 수 있다. 폴딩 영역(323)은 적어도 일부가 소정의 곡률을 가지는 곡면으로 이루어질 수 있다.
일 실시 예로서, 전자 장치(300)가 중간 상태(half folded state)인 경우, 제1 하우징 구조물(311) 및 제2 하우징 구조물(312)은 서로 소정의 각도(a certain angle)로 배치될 수 있다. 디스플레이(320)의 제1 영역(321)의 표면과 제2 영역(322)의 표면은 접힘 상태보다 크고 펼침 상태보다 작은 각도를 형성할 수 있다. 폴딩 영역(323)은 적어도 일부가 소정의 곡률을 가지는 곡면으로 이루어질 수 있으며, 이 때의 곡률은 접힘 상태(folded state)인 경우보다 작을 수 있다.
본 발명의 다양한 실시 예에 따른 전자 장치는 바 타입, 폴더블 타입, 롤러블 타입, 슬라이딩 타입, 웨어러블 타입, 태블릿 PC 및/또는 노트북 PC와 같은 전자 장치를 포함할 수 있다. 본 발명의 다양한 실시 예에 따른 전자 장치(200)는 상술한 예에 한정되지 않고, 다른 다양한 전자 장치를 포함할 수 있다.
도 4는 다양한 실시 예들에 따른 전자 장치(400)의 디스플레이 모듈(160)의 블록도이다.
도 4를 참조하면, 디스플레이 모듈(160)은 디스플레이(410)(예: 도 2a의 디스플레이(201), 도 3a의 디스플레이(320)), 및 디스플레이(410)를 제어하기 위한 디스플레이 드라이버 IC(display driver IC)(430)(이하, 'DDI(430)'라 함)를 포함할 수 있다.
DDI(430)는 인터페이스 모듈(431), 메모리(433)(예: 버퍼 메모리), 이미지 처리 모듈(435), 및/또는 맵핑 모듈(437)을 포함할 수 있다.
일 실시 예에 따르면, DDI(430)는 영상 데이터, 또는 상기 영상 데이터를 제어하기 위한 명령에 대응하는 영상 제어 신호를 포함하는 영상 정보를 인터페이스 모듈(431)을 통해 전자 장치(400)(예: 도 1의 전자 장치(101), 도 2a의 전자 장치(200), 도 3a의 전자 장치(300))의 다른 구성요소로부터 수신할 수 있다.
일 실시 예에 따르면, 영상 정보는 프로세서(예: 도 1의 프로세서(120))(예: 도 1의 메인 프로세서(121))(예: 어플리케이션 프로세서) 또는 메인 프로세서(121)의 기능과 독립적으로 운영되는 보조 프로세서(예: 도 1의 보조 프로세서(123))(예: 그래픽 처리 장치)로부터 수신될 수 있다.
일 실시 예에 따르면, DDI(430)는 터치 회로(450) 또는 센서 모듈(176)(예: 도 2a의 카메라 모듈(205), 도 3a의 센서 영역(324)에 배치되는 카메라 모듈))과 인터페이스 모듈(431)을 통하여 커뮤니케이션할 수 있다. 또한, DDI(430)는 수신된 영상 정보 중 적어도 일부를 메모리(433)에 저장할 수 있다. 일 예로서, DDI(430)는 수신된 영상 정보 중 적어도 일부를 메모리(433)에 프레임 단위로 저장할 수 있다.
일 실시 예에 따르면, 이미지 처리 모듈(435)은 상기 영상 데이터의 적어도 일부를 상기 영상 데이터의 특성 또는 디스플레이(410)의 특성에 적어도 기반하여 전처리 또는 후처리(예: 해상도, 밝기, 또는 크기 조정)를 수행할 수 있다.
일 실시 예에 따르면, 맵핑 모듈(437)은 이미지 처리 모듈(435)을 통해 전처리 또는 후처리된 상기 영상 데이터에 대응하는 전압 값 또는 전류 값을 생성할 수 있다. 일 실시 예로서, 전압 값 또는 전류 값의 생성은 예를 들면, 디스플레이(410)의 픽셀들의 속성(예: 픽셀들의 배열(RGB stripe 또는 pentile 구조), 또는 서브 픽셀들 각각의 크기, 픽셀들의 열화)에 적어도 일부 기반하여 수행될 수 있다.
일 실시 예로서, 디스플레이(410)의 적어도 일부 픽셀들은, 상기 전압 값 또는 전류 값에 적어도 일부 기반하여 구동됨으로써 상기 영상 데이터에 대응하는 시각적 정보(예: 텍스트, 이미지, 또는 아이콘)가 디스플레이(410)를 통해 표시될 수 있다.
일 실시 예에 따르면, 디스플레이 모듈(160)은 터치 회로(450)를 더 포함할 수 있다. 터치 회로(450)는 터치 센서(451) 및 이를 제어하기 위한 터치 센서 IC(453)를 포함할 수 있다.
일 실시 예로서, 터치 센서 IC(453)는, 디스플레이(410)의 특정 위치에 대한 터치 입력 또는 호버링 입력을 감지하기 위해 터치 센서(451)를 제어할 수 있다. 예를 들면, 터치 센서 IC(453)는 디스플레이(410)의 특정 위치에 대한 신호(예: 전압, 광량, 저항, 또는 전하량)의 변화를 측정함으로써 터치 입력 또는 호버링 입력을 감지할 수 있다. 터치 센서 IC(453)는 감지된 터치 입력 또는 호버링 입력에 관한 정보(예: 위치, 면적, 압력, 또는 시간)를 프로세서(예: 도 1의 프로세서(120))에 제공할 수 있다.
일 실시 예에 따르면, 터치 회로(450)의 적어도 일부(예: 터치 센서 IC(453))는 DDI(430) 또는 디스플레이(410)의 일부로 포함될 수 있다.
일 실시 예에 따르면, 터치 회로(450)의 적어도 일부(예: 터치 센서 IC(453))는 디스플레이 모듈(160)의 외부에 배치된 다른 구성요소(예: 보조 프로세서(123))의 일부로 포함될 수 있다.
일 실시 예에 따르면, 디스플레이 모듈(160)은 센서 모듈(176) 및/또는 센서 모듈(176)에 대한 제어 회로를 더 포함할 수 있다. 센서 모듈(176)은 적어도 하나의 센서(예: 카메라 모듈, 조도 센서, 지문 센서, 홍채 센서, 압력 센서, 및/또는 이미지 센서)를 포함할 수 있다. 이 경우, 상기 적어도 하나의 센서 또는 이에 대한 제어 회로는 디스플레이 모듈(160)의 일부(예: 디스플레이(410) 또는 DDI(430)) 또는 터치 회로(450)의 일부에 임베디드될 수 있다.
일 실시 예에 따르면, 센서 모듈(176)이 카메라 모듈(예: 이미지 센서)을 포함하는 경우, 카메라 모듈(예: 이미지 센서)은 UDC(under display camera) 방식으로 디스플레이(410)의 하부(예: 아래)에 배치될 수 있다.
일 실시 예에 따르면, 디스플레이 모듈(160)에 임베디드된 센서 모듈(176)이 조도 센서를 포함할 경우, 상기 조도 센서는 디스플레이의 외부 광 노출에 따른 자외선(UV)의 노출량을 감지할 수 있다.
일 실시 예에 따르면, 디스플레이 모듈(160)에 임베디드된 센서 모듈(176)이 생체 센서(예: 지문 센서)를 포함할 경우, 상기 생체 센서는 디스플레이(320)의 일부 영역을 통해 터치 입력과 연관된 생체 정보(예: 지문 이미지)를 획득할 수 있다.
일 실시 예에 따르면, 디스플레이 모듈(160)에 임베디드된 센서 모듈(176)이 압력 센서를 포함할 경우, 상기 압력 센서는 디스플레이(320)의 일부 또는 전체 영역을 통해 터치 입력과 연관된 압력 정보를 획득할 수 있다.
일 실시 예에 따르면, 터치 센서(451) 또는 센서 모듈(176)은 디스플레이(320)의 픽셀 레이어의 픽셀들 사이에, 또는 상기 픽셀 레이어의 위에 또는 아래에 배치될 수 있다.
다른 예를 들면, 센서 모듈(176)은 전자 장치(예: 도 1의 전자 장치(101))의 베젤 영역에 배치될 수도 있다.
도 5는 본 개시의 다양한 실시 예에들 따른 디스플레이 및 카메라 모듈(예: 이미지 센서)를 나타내는 도면이다. 도 6은 본 개시의 다양한 실시 예들에 따른 디스플레이의 제1 영역(예: 언더 디스플레이 카메라 영역)과 제2 영역(예: 액티브 영역)에 배치된 픽셀들의 형태를 나타내는 도면이다. 도 7은 본 개시의 다양한 실시 예들에 따른 디스플레이의 제1 영역(예: 언더 디스플레이 카메라 영역) 및 제2 영역(예: 액티브 영역)의 단면을 나타내는 도면이다. 도 7은 도 6의 A1-A2 선에 따른 단면을 도시하고 있다.
도 5 내지 도 7을 참조하면, 본 개시의 다양한 실시 예들에 따른 전자 장치(500)는 디스플레이(501) 및 카메라 모듈(510)(예: 도 2a의 카메라 모듈(205), 도 3a의 센서 영역(324)에 배치되는 카메라 모듈))을 포함할 수 있다.
일 실시 예에 따르면, 디스플레이(501)는 디스플레이 패널(520, display panel), 편광층(530, polarizing layer), 윈도우(540, window)(예: 초박막 강화유리(UTG: ultra-thin glass) 또는 폴리머 윈도우), 및 광학보상 필름(550, OCF: optical compensation film)을 포함할 수 있다. 광학보상 필름(550)은 편광층(530) 및 윈도우(540)의 전체면에 대응하도록 배치될 수 있다.
일 실시 예로서, 윈도우(540)는 초박막 강화유리(UTG: ultra-thin glass) 또는 폴리머 윈도우가 적용될 수 있다.
일 실시 예에 따르면, 카메라 모듈(510)(또는 이미지 센서)은 언더 디스플레이 카메라(UDC: under display camera) 방식으로 디스플레이(501)의 하부(예: 아래)에 배치될 수 있다. 예로서, 카메라 모듈(510)은 언더 디스플레이 카메라(UDC) 방식으로 디스플레이 패널(520)의 하부(예: 아래)에 배치될 수 있다.
일 실시 예로서, 적어도 하나의 카메라 모듈(510)이 디스플레이 패널(520)의 하부에 배치될 수 있다.
일 실시 예로서, 디스플레이 패널(520)은 카메라 모듈(510)과 대응되는 제1 영역(611)(예: 언더 디스플레이 카메라 영역) 및 제2 영역(612)(예: 액티브 영역)을 포함할 수 있다.
일 실시 예로서, 디스플레이 패널(520)의 제2 영역(612)(예: 액티브 영역)뿐만 아니라 제1 영역(611)(예: 언더 디스플레이 카메라 영역)의 일부에도 제1 픽셀들(662)이 배치되어 있어, 화상이 표시될 수 있다. 예를 들어 제 1 영역(611)에 배치되는 제1 픽셀들(662)의 밀집도는 제2 영역(612)에 배치되는 제2 픽셀들(664)의 밀집도보다 낮을 수 있다.
도 6에서는 제1 영역(611)(예: 언더 디스플레이 카메라 영역)이 전자 장치(600)의 우측 상단에 배치되는 것을 일 예로 도시하였다. 이에 한정되지 않고, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)은 전자 장치(500)의 중앙 상단, 좌측 상단, 중앙, 중앙 우측, 중앙 좌측, 하단 우측, 하단 중앙, 또는 하단 좌측과 같이 배치되는 위치에 제한 없다.
일 실시 예로서, 편광층(530)은 디스플레이 패널(520)의 상부(예: z축 방향)에 배치될 수 있다. 편광층(530)은 입사되는 광을 편광시켜 출력할 수 있다. 편광층(530)은 디스플레이 패널(520)로 입사되는 광을 편광시켜 빛 반사로 인한 표시품질의 저하를 방지할 수 있다.
다른 실시 예로서, 디스플레이(501)가 편광층(530) 없이 구성될 수 있다.
일 실시 예로서, 윈도우(540)는 디스플레이 패널(520) 또는 편광층(530) 상(예: z축 방향)에 배치될 수 있다. 광학보상 필름(550)은 윈도우(540) 상에 배치될 수 있다. 광학보상 필름(550)은 윈도우(540)를 보호하기 위한 보호 필름의 기능 및 편광층(530)의 적용에 따른 무지개 색상 얼룩의 방지를 위한 위상차 필름의 기능을 가질 수 있다.
윈도우(540) 상에 하나의 광학보상 필름(550)이 배치되는 것을 일 예로 도시하였다. 이에 한정되지 않고, 윈도우(540) 상에 복수의 광학보상 필름이 배치될 수도 있다. 또한, 윈도우(540) 상에 하나의 광학보상 필름(550)이 배치되고, 광학보상 필름(550) 상에 보호층(또는 코팅층)이 배치될 수도 있다.
광학보상 필름(550)은 광학 보상의 기능 이외에도 보호 필름 또는 충격 흡수의 기능을 가질 수 있다. 따라서, 보호 필름 또는 충격 흡수 기능의 관점에서는 광학보상 필름(550)이 두꺼울수록 좋을 수 있다. 그러나, 폴더블폰의 경우, 폴딩 특성이 중요함으로 광학보상 필름(550)의 두께를 고려해야 하며, 본 제안에서는 광학보상 필름(550)을 예를 들어, 20~100㎛의 두께를 가지도록 형성할 수 있다.
디스플레이 패널(520)과 편광층(530) 사이에 제1 접착 부재(525)가 형성되어, 디스플레이 패널(520)과 편광층(530)이 접착될 수 있다. 편광층(530)과 윈도우(540) 사이에 제2 접착 부재(535)가 형성되어, 편광층(530)과 윈도우(540)가 접착될 수 있다. 윈도우(540)와 광학보상 필름(550) 사이에 제3 접착 부재(545)가 형성되어, 윈도우(540)와 광학보상 필름(550)이 접착될 수 있다.
제1 내지 제3 접착 부재(525, 535, 545)는 OCA(optical clear adhesive), PSA(pressure sensitive adhesive), 열반응 접착제, 일반 접착제 또는 양면 테이프를 포함할 수 있다. 윈도우(540) 상에 배치되는 광학 보상 필름(650)의 탈부착이 용이하도록, 제1 접착 부재(525) 및 제2 접착 부재(535)보다 제3 접착 부재(545)의 접착력이 낮게(또는 약하게) 형성될 수 있다.
한 실시 예에 따르면, 디스플레이 패널(520)과 편광층(530)은 일체로 형성될 수도 있다. 한 실시 예에 따르면, 디스플레이 패널(520)의 배치된 픽셀 상에 편광 기능을 가지는 레드(R), 그린(G), 블루(B)안료로 형성된 컬러필터를 배치하여, 편광층(530)을 삭제할 수도 있다. 편광 기능을 가지는 컬러필터를 적용한 경우에도 윈도우(540) 상에 광학보상 필름(550)을 배치할 수 있다. 예로서, 편광판 또는 편광 필름 없이(pol-less) 편광 기능을 가지는 컬러필터를 적용한 경우, 디스플레이 패널(520)의 내부에는 외부 광의 반사를 방지할 수 있는 광반사 차단층(예: BPDL(black pixel define layer))을 포함할 수 있다. 예로서, 편광 필름(또는 편광판)은 외광 반사 방지, 시야각 특성 향상, 및 블랙 시감을 향상시키는 역할을 함으로, 편광 기능을 가지는 컬러필터를 적용한 경우에 디스플레이 패널(520)의 색 순도를 높이기 위해서 광반사 차단층(예: BPDL)이 컬러필터와 함께 적용될 수 있다.한 실시 예에 따르면, 디스플레이 패널(520)의 상부에 배치되는 편광층(530)은, 굴절률에 의한 카메라 모듈(510)의 성능 저하를 방지하기 위하여 카메라 모듈(510)(예: 렌즈)에 대응하는 위치가 천공된 오프닝들을 포함할 수도 있다. 한 실시 예로서, 편광층(530)은 카메라 모듈(510)과의 대응 위치가 투명하게 처리되거나, 편광 특성이 제거될 수 있다. 한 실시 예로서, 오프닝이 없는 레이어들(예: 디스플레이 패널(520)) 또는 터치 패널은 굴절률 차이를 최소화하기 위하여 인덱스 매칭을 할 수 있는 코팅이 포함될 수도 있다.
디스플레이 패널(520)은 OLED(organic light emitting diodes) 패널, LCD(liquid crystal display), 또는 QLED(quantum dot light-emitting diodes) 패널일 수 있다. 디스플레이 패널(520)은 화상을 표시하기 위한 복수의 픽셀을 포함하며, 하나의 픽셀은 복수의 서브 픽셀을 포함할 수 있다. 한 실시 예로서, 하나의 픽셀은 3색(예: 레드(Red), 그린(green) 및 블루(blue))의 서브 픽셀들로 구성될 수 있다. 한 실시 예로서, 하나의 픽셀은 4색(예: 레드(Red), 그린(green), 블루(blue), 및 화이트(white))의 서브 픽셀들로 구성될 수 있다. 한 실시 예로서, 하나의 픽셀은 1개의 레드(Red) 서브 픽셀, 2개의 그린(green) 서브 픽셀, 및 1개의 블루(blue) 서브 픽셀을 포함하는, RGBG 펜타일 방식으로 구성될 수 있다.
다양한 실시 예에 따르면, 디스플레이(501)는 제어 회로(미도시)를 포함할 수 있다. 한 실시 예에 따르면, 제어 회로는 메인 인쇄 회로 기판 및 디스플레이 패널(520)을 전기적으로 연결시키는 FPCB(flexible printed circuit board)와, FPCB에 실장되는 DDI(display driver IC, 예: 도 4의 디스플레이 드라이버 IC(430))를 포함할 수 있다. 일 실시 예로서, 디스플레이 패널(520)의 적어도 일측이 연장되고, 연장된 부분에 COP(chip on plastic) 방식으로 DDI(430)가 배치될 수 있다.
일 실시 예에 따르면, 디스플레이(501)는 추가적으로 터치 패널(예: 도 4의 터치 회로(450))을 포함할 수도 있다. 한 실시 예에 따르면, 디스플레이(501)는 터치 패널의 배치 위치에 따라 in-cell 방식 또는 on-cell 방식의 터치 디스플레이로 동작할 수 있다. in-cell 방식 또는 on-cell 방식 또는 add-on 방식의 터치 디스플레이로 동작할 경우, 제어 회로는 TDDI(touch display driver IC)를 포함할 수도 있다. 한 실시 예로서, 디스플레이(501)는 센서 모듈(예: 도 4의 센서 모듈(176))을 포함할 수 있다.
일 실시 예로서, 일 실시 예로서, 디스플레이 패널(520)의 전체 영역 중에서, 카메라 모듈(510)과 대응되는 제1 영역(611)(예: 언더 디스플레이 카메라 영역)을 제외한 부분이 제2 영역(612)(예: 액티브 영역)이 될 수 있다.
카메라 모듈(510)이 언더 디스플레이 카메라(UDC) 방식으로 디스플레이 패널(520)의 하부에 배치됨으로, 촬상되는 화상의 품질을 고려하여 투과율을 확보해야 한다. 이를 위해, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)에 배치되는 제1 픽셀들(622)의 밀도와 제2 영역(612)(예: 액티브 영역)에 배치되는 제2 픽셀들(664)의 밀도를 상이하게 형성할 수 있다.
일 실시 예로서, 제2 영역(612)(예: 액티브 영역)에 배치되는 제2 픽셀들(664)의 개수에 대비, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)에 배치되는 제1 픽셀들(662)의 개수를 1/2, 1/3, 1/4, 1/5, 또는 1/6로 줄여서 배치할 수 있다. 제1 영역(611)(예: 언더 디스플레이 카메라 영역)의 전체 면적 중 1/2, 1/3, 1/4, 1/5, 또는 1/6 면적에 제1 픽셀들(662)을 배치하고, 나머지 부분은 픽셀이 없는 빈 영역(666)(또는 논 픽셀(non-pixel) 영역)으로 형성할 수 있다. 이에 한정되지 않고, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)에 배치되는 제1 픽셀들(662)의 비율은 변경될 수 있다.
도 7에 도시된 바와 같이, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)의 제1 픽셀들(662)의 하부(예: -z축 방향)에는 하부 금속층(5201)(예: BML(bottom metal layer))이 배치될 수 있다. 일 실시 예로서, 하부 금속층(5201)(예: BML)은 제1 픽셀들(662)의 하부에만 형성되고, 빈 영역(666)(또는 논 픽셀(non-pixel) 영역)에는 형성되지 않을 수 있다. 다른 실시 예로서, 하부 금속층(5201)(예: BML)은 제1 픽셀들(662)의 하부(예: -z축 방향) 및 빈 영역(666)(또는 논 픽셀(non-pixel) 영역)의 하부(예: -z축 방향)의 적어도 일부에 형성될 수도 있다. 일 실시 예로서, 하부 금속층(5201)(예: BML)은 복수의 유기발광 소자를 구동하기 위한 구동 회로들(예: TFT들)의 적어도 일부와 중첩되도록 구동 회로들(예: TFT들)의 아래(예: -z축 방향)에 배치될 수 있다.
도 6에서는 제1 영역(611)(예: 언더 디스플레이 카메라 영역)의 제1 픽셀들(662)이 규칙적으로 배치되는 것으로 도시하였다. 이에 한정되지 않고, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)에서 제1 픽셀들(662)이 불규칙적으로 배치될 수 있다. 일 실시 예로서, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)의 중심부와 주변부는 픽셀들의 밀도가 상이할 수 있다. 예를 들어, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)의 중심부가 주변부보다 픽셀들의 밀도가 높게 형성될 수 있다. 일 실시 예로서, 회절을 줄이기 위해서, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)에서 픽셀(또는 서브 픽셀)들의 간격이 불규칙하게 배열될 수 있다.
도 6에서는 제1 영역(611)(예: 언더 디스플레이 카메라 영역)이 원형인 것을 일 예로 도시하였다. 이에 한정되지 않고, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)은 타원형, 또는 다각형의 형태로 형성될 수도 있다.
일 실시 예에 따르면, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)에는 제2 영역(612)(예: 액티브 영역) 대비 적은 개수의 제1 픽셀들(662)이 배치됨으로, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)과 제2 영역(612)(예: 액티브 영역)은 상이한 해상도를 표시할 수 있다. 일 실시 예로서, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)은 제2 영역(612)(예: 액티브 영역)보다 낮은 해상도를 표시할 수 있다.
일 실시 예에 따르면, 제1 영역(611)(예: 언더 디스플레이 카메라 영역)에 배치되는 제1 픽셀들(662)을 구동하는 제1 구동 회로(예: TFT)들은 제2 영역(612)에 배치될 수 있다. 제2 영역(612)(예: 액티브 영역)에 배치되는 제2 픽셀들(664)을 구동하는 제2 구동 회로(예: TFT)들은 제2 영역(612)에 배치될 수 있다. 제1 영역(611)(예: 언더 디스플레이 카메라 영역)에는 제1 구동 회로(예: TFT) 없이 제1 픽셀들(662)이 형성됨으로, 제2 영역(612)(예: 액티브 영역) 대비 광 투과율이 높을 수 있다.도 8은 디스플레이에 입사된 광이 OLED의 애노드 전극 및 TFT(thin film transistor)의 하부에 배치되는 하부 금속층(예: BML(bottom metal layer))에 반사되어, 카메라 모듈에서 광 플레어(light flare)가 발생되는 것을 설명하기 위한 도면이다.
도 8을 참조하면, 디스플레이 패널(800)은 제1 기판(811), 제2 기판(812), 제1 절연막(821), 제2 절연막(822), 복수의 투명 배선(830), 복수의 OLED(840), 복수의 TFT(850), 픽셀 정의층(860), 및 복수의 하부 금속층(870)(예: BML(bottom metal layer))을 포함할 수 있다. 일 실시 예로서, 제1 기판(811) 및 제2 기판(812)은 폴리이미드(PI: polyimide)를 포함할 수 있다. 제1 절연막(821)은 무기막을 포함할 수 있다. 제2 절연막(822)는 유기막을 포함할 수 있다. 픽셀 정의층(860)에 의해서 각각의 픽셀의 영역이 정의될 수 있다. 예로서, 픽셀 정의층(860)은 폴리아크릴계 수지(polyacrylates resin), 폴리이미드계 수지(polyimides resin)등의 유기물 또는 실리카 계열의 무기물을 포함할 수 있다. 예로서, 픽셀 정의층(860)은 광 차단 물질을 포함하여, 광을 차단할 수도 있다. 픽셀 정의층(860)이 광 차단 물질을 포함하는 경우, 일 픽셀의 유기 발광층에서 생성된 빛과 인접하는 픽셀의 유기 발광층에서 생성된 빛의 혼색을 방지할 수 있다. 예로서, 픽셀 정의층(860)은 불투명한 재질을 포함하고, 광을 차단하는 역할을 할 수 있다.
일 실시 예로서, OLED(840)의 애노드 전극(841)과 TFT(850)는 컨택부(CNT)를 통해서 전기적으로 연결될 수 있다. TFT(850)의 하부로 광이 입사되는 것을 방지하기 위해서 TFT(850)의 하부(예: -z축 방향)에 하부 금속층(870)(예: BML)이 배치될 수 있다. 하부 금속층(870)은 TFT(850)와 중첩되도록 배치될 수 있다. 도 8에서는 TFT(850)의 바로 아래(예: -z축 방향)에 하부 금속층(870)이 배치된 것을 일 예로 도시하였다. 다른 예로서, TFT(850)의 하부(예: -z축 방향)의 레이어들 중 어느 하나에 하부 금속층(870)이 배치될 수 있다.
일 실시 예로서, 디스플레이에 입사된 광이 하부의 구조물(예: 금속 배선, 또는 카메라 모듈)에 의해 반사된 후, OLED(840)의 애노드 전극(841)에서 반사되어 카메라 모듈(예: 도 5의 카메라 모듈(510))로 입사될 수 있다. 디스플레이 패널(800)의 내부에서 반사된 광이 카메라 모듈(예: 도 5의 카메라 모듈(510))로 입사되면 광 플레어(light flare)가 발생될 수 있다.
일 실시 예로서, 디스플레이에 입사된 광이 하부의 구조물(예: 금속 배선)에 의해 반사된 후, TFT(850)의 하부(예: -z축 방향)에 배치되는 하부 금속층(870)(예: BML(bottom metal layer))에 반사되어 카메라 모듈(예: 도 5의 카메라 모듈(510))로 입사될 수 있다. 디스플레이 패널(800)의 내부에서 반사된 광이 카메라 모듈(예: 도 5의 카메라 모듈(510))로 입사되면 광 플레어(light flare)가 발생될 수 있다.
카메라 모듈(예: 도 5의 카메라 모듈(510))에서 광 플레어(light flare)가 발생되는 것을 방지하기 위해서, 디스플레이 패널(800)의 내부에서 광 반사를 차단해야 한다.
도 9는 디스플레이에 입사된 광이 및 TFT(thin film transistor)의 하부에 배치되는 하부 금속층(예: BML(bottom metal layer))에 반사되어, 카메라 모듈에서 광 플레어(light flare)를 발생시키는 것을 설명하기 위한 도면이다.
도 9를 참조하면, 디스플레이 패널(900)은 기판(910), 복수의 절연막(920), 평탄화층(930), 복수의 OLED(940), 복수의 TFT(950), 픽셀 정의층(960), 및 복수의 하부 금속층(970)(예: BML(bottom metal layer))을 포함할 수 있다.
일 실시 예로서, 픽셀 정의층(960)에 의해서 각각의 픽셀의 영역이 정의될 수 있다. OLED(940)의 애노드 전극(941)과 TFT(950)는 컨택부(CNT)를 통해서 전기적으로 연결될 수 있다. TFT(950)의 하부로 광이 입사되는 것을 방지하기 위해서 TFT(950)의 하부(예: -z축 방향)에 하부 금속층(970)이 배치될 수 있다.
일 실시 예로서, 디스플레이에 입사된 광이 하부의 구조물(예: 금속 배선)에 의해 반사된 후, TFT(950)의 하부(예: -z축 방향)에 배치되는 하부 금속층(970)(예: BML(bottom metal layer))에 반사되어 카메라 모듈(예: 도 5의 카메라 모듈(510))로 입사될 수 있다. 디스플레이 패널(900)의 내부에서 반사된 광이 카메라 모듈(예: 도 5의 카메라 모듈(510))로 입사되면 광 플레어(light flare)가 발생될 수 있다.
일 실시 예로서, 평탄화층(930)은 복수의 절연층(예: 복수의 절연막)을 포함할 수 있다.카메라 모듈(예: 도 5의 카메라 모듈(510))에서 광 플레어(light flare)가 발생되는 것을 방지하기 위해서, 디스플레이 패널(900)의 내부에서 광 반사를 차단해야 한다.
도 10은 본 개시의 다양한 실시 예들에 따른 전자 장치의 디스플레이 패널의 구조를 나타내는 도면이다.
도 10을 참조하면, 본 개시의 다양한 실시 예들에 따른 전자 장치(예: 도 2a의 전자 장치(200), 도 3a의 전자 장치(300))의 디스플레이 패널(1000)은 제1 영역(1001)(예: 언더 디스플레이 카메라 영역) 및 제2 영역(1002)(예: 액티브 영역)을 포함할 수 있다. 제1 영역(1001)(예: 언더 디스플레이 카메라 영역)의 픽셀들의 밀도와 제2 영역(1002)(예: 액티브 영역)의 픽셀들의 밀도는 상이할 수 있다. 본 개시의 다양한 실시 예들에 따른 디스플레이 패널(1000)은 기판(1010), 픽셀 정의층(1020)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer)), 복수의 투명 배선(1030), 평탄화층(1035), 복수의 절연막(1040), 복수의 TFT(1050), 복수의 하부 금속층(1060)(예: BML(bottom metal layer)), 복수의 OLED(1070), 및 복수의 광반사 차단층(1080)을 포함할 수 있다.
일 실시 예로서, 평탄화층(1035)은 복수의 절연층(예: 복수의 절연막)을 포함할 수 있다.일 실시 예로서, 픽셀 정의층(1020)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))에 의해서 각각의 픽셀의 영역이 정의될 수 있다. 예로서, 픽셀 정의층(1020)은 폴리아크릴계 수지(polyacrylates resin), 폴리이미드계 수지(polyimides resin)와 같은 유기물 또는 실리카 계열의 무기물을 포함할 수 있다. 예로서, 픽셀 정의층(1020)은 광 차단 물질을 포함하여, 광을 차단할 수도 있다. 픽셀 정의층(1020)이 광 차단 물질을 포함하는 경우, 일 픽셀의 유기 발광층에서 생성된 빛과 인접하는 픽셀의 유기 발광층에서 생성된 빛의 혼색을 방지할 수 있다. 예로서, 픽셀 정의층(1020)은 불투명한 재질을 포함하고, 광을 차단하는 역할을 할 수 있다.
일 실시 예로서, 복수의 OLED(1070)들은 복수의 제1 OLED(1071)들 및 복수의 제2 OLED(1072)들을 포함할 수 있다. 복수의 제1 OLED(1071)들은 제1 영역(1101)(예: 언더 디스플레이 카메라 영역)에 배치될 수 있다. 복수의 제2 OLED(1072)들은 제2 영역(1102)(예: 액티브 영역)에 배치될 수 있다. 예로서, 제1 OLED(1071)는 애노드 전극(1071a), 발광층(1071b) 및 캐소드 전극(1071c)을 포함할 수 있다. 예로서, 제2 OLED(1072)는 애노드 전극(1072a), 발광층(1072b) 및 캐소드 전극(1072c)을 포함할 수 있다.
일 실시 예로서, 제1 OLED(1071)들의 애노드 전극(1071a)과 TFT는 컨택부(CNT)를 통해서 전기적으로 연결될 수 있다. 애노드 전극(1071a)의 하부로 광이 입사되는 것을 방지하기 위해서 애노드 전극(1071a)의 하부에 복수의 광반사 차단층(1080)이 배치될 수 있다.
일 실시 예로서, 제2 OLED(1072)의 애노드 전극(1072a)과 TFT(1050)는 컨택부(CNT)를 통해서 전기적으로 연결될 수 있다. TFT(1050)의 하부로 광이 입사되는 것을 방지하기 위해서 TFT(1050)의 하부에 하부 금속층(1060)이 배치될 수 있다.
다른 실시 예로서, 편광필름 또는 편광판이 배치되어 있는 경우에, 발광층에 배치되는 블랙 PDL(black pixel define layer)을 대체하여 PDL(pixel define layer)이 배치될 수도 있다.
일 실시 예로서, 카메라 모듈(예: 도 5의 카메라 모듈(510))에서 광 플레어(light flare)가 발생되는 것을 방지하기 위해서, 디스플레이 패널(1000)의 제1 영역(1001)(예: 언더 디스플레이 카메라 영역)에 입사된 광의 반사를 차단하는 복수의 광반사 차단층(1080)이 배치될 수 있다.
일 실시 예로서, 복수의 광반사 차단층(1080)은, 제1 영역(1001)(예: 언더 디스플레이 카메라 영역)에 형성된 픽셀들의 제1 OLED(1071)의 애노드 전극(1071a) 하부에 배치될 수 있다.
일 실시 예로서, 제1 영역(1001)(예: 언더 디스플레이 카메라 영역)에서, 복수의 광반사 차단층(1080)은 제1 OLED(1171)들 사이의 영역에는 형성되지 않을 수 있다.
일 실시 예로서, 제2 영역(1002)(예: 액티브 영역)에 형성된 픽셀들의 제2 OLED(1172)의 하부에는 광반사 차단층(1080)이 배치되지 않을 수 있다. 다른 일 실시 예로서, 제1 영역(1001)(예: 언더 디스플레이 카메라 영역)에 광반사 차단층(1080)의 형성할 때, 제2 영역(1002)(예: 액티브 영역)에도 광반사 차단층(1080)을 형성할 수 있다. 제2 영역(1002)(예: 액티브 영역)에서는 선택적으로 광반사 차단층(1080)을 형성할 수 있다.
일 실시 예로서, 픽셀 정의층(1020)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))이 하나의 층으로 형성될 수 있다.
일 실시 예로서, 광반사 차단층(1080)은, 제1 영역(1001)(예: 언더 디스플레이 카메라 영역)에서 OLED(1070a)의 하부와 복수의 투명 배선(1030)의 사이에 배치될 수 있다. 그러나, 이에 한정되지 않고, 광반사 차단층(1080)은, 제1 영역(1001)(예: 언더 디스플레이 카메라 영역)에서 복수의 투명 배선(1030)의 하부에 배치될 수도 있다.
일 실시 예로서, 광반사 차단층(1080)은 평탄화층(1135)의 상단, 하단 또는 중간에 배치될 수 있다. 예로서, 평탄화층(1135)이 복수의 층으로 형성될 수 있고, 복수의 층의 상부, 중간, 또는 하부에 광반사 차단층(1080)이 형성될 수 있다.
예로서, 평탄화층을 형성하는 복수의 층에 적어도 하나의 광반사 차단층이 형성될 수 있다.
예로서, 광반사를 차단하기 위해서 광반사 차단층(1080)은 제1 OLED(1171)들의 바로 아래에 배치되는 것이 유리할 수 있다. 이에 한정되지 않고, 제1 OLED(1171)의 하부(예: -z축 방향)의 레이어들 중 어느 하나에 광반사 차단층(1080)이 위치할 수 있다. 광반사 차단층(1080)이 하부(예: -z축 방향)으로 내려갈수록 폭이 더 넓어질 수 있다. 다른 예로서, 복수의 광반사 차단층(1080)이 복수의 층에 배치될 수도 있다.
일 실시 예로서, 광반사 차단층(1080)은 픽셀 정의층(1020)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))과 동일한 물질로 형성될 수 있다. 다른 실시 예로서, 광반사 차단층(1080)은 픽셀 정의층(1020)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))과 다른 물질로 형성될 수 있다.
일 실시 예로서, 광반사 차단층(1080)은 불투명 유기막을 포함하여, 약 4% 이하의 반사율을 가질 수 있다.
일 실시 예로서, 제1 OLED(1171)들의 애노드 전극(1071a)에서 광 반사가 발생하는 것을 방지하기 위해서, 광반사 차단층(1080)은 애노드 전극(1071a)의 폭과 동일하거나 또는 애노드 전극(1071a)의 폭보다 넓은 폭을 가지도록 형성될 수 있다.
본 개시의 다양한 실시 예들에 따른 전자 장치(예: 도 2a의 전자 장치(200), 도 3a의 전자 장치(300))는, 디스플레이 패널(1000)의 제1 영역(1001)(예: 언더 디스플레이 카메라 영역)에서 애노드 전극(1071a)의 하부에 광반사 차단층(1080)을 배치함으로써, 디스플레이에 입사된 광이 반사되는 것을 방지할 수 있다. 디스플레이 패널(1000)의 내부에 입사된 광이 카메라 모듈(예: 도 5의 카메라 모듈(510))로 입사되는 것을 방지하여 광 플레어(light flare)가 발생하는 것을 방지할 수 있다.도 11은 본 개시의 다양한 실시 예들에 따른 전자 장치의 디스플레이 패널의 구조를 나타내는 도면이다.
도 11을 참조하면, 본 개시의 다양한 실시 예들에 따른 전자 장치(예: 도 2a의 전자 장치(200), 도 3a의 전자 장치(300))의 디스플레이 패널(1100)은 제1 영역(1101)(예: 언더 디스플레이 카메라 영역) 및 제2 영역(1102)(예: 액티브 영역)을 포함할 수 있다. 제1 영역(1101)(예: 언더 디스플레이 카메라 영역)의 픽셀들의 밀도와 제2 영역(1102)(예: 액티브 영역)의 픽셀들의 밀도는 상이할 수 있다. 본 개시의 다양한 실시 예들에 따른 디스플레이 패널(1100)은 기판(1110), 픽셀 정의층(1120)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer)), 복수의 투명 배선(1130), 평탄화층(1135), 복수의 절연막(1140), 복수의 TFT(1150), 복수의 하부 금속층(1160)(예: BML(bottom metal layer)), 복수의 OLED(1170), 및 복수의 광반사 차단층(1180, 1190)을 포함할 수 있다.
일 실시 예로서, 복수의 광반사 차단층(1180, 1190)은 제1 영역(1101)(예: 언더 디스플레이 카메라 영역)에 배치되는 복수의 제1 광반사 차단층(1180) 및 제2 영역(1102)(예: 액티브 영역)에 배치되는 제2 광반사 차단층(1190)을 포함할 수 있다. 일 실시 예에 따르면, 제2 영역(1102)(예: 액티브 영역)에 배치되는 제2 광반사 차단층(1190)의 일부는 제1 영역(1101)까지 연장될 수 있다. 예로서, 제2 광반사 차단층(1190)은 상기 제1 영역(1101)까지 연장되어, 제1 영역(1101)에 형성된 복수의 애노드 전극들 중 최외곽에 형성된 애노드과 오버랩되도록 형성될 수 있다. 예로서, 제2 광반사 차단층(1190)은 제1 영역(1101)에 형성된 복수의 애노드 전극들 중 최외곽에 형성된 애노드의 하부(예: z-축 방향)에 배치될 수 있다.일 실시 예로서, 외부광의 반사를 방지하기 위해서, 제2 광반사 차단층(1190)은 제2 OLED(1172)의 애노드 전극(1172a)전극과 TFT(1150)의 소스/드레인(1152) 사이에 배치될 수 있다.
일 실시 예로서, 평탄화층(1135)은 복수의 절연층(예: 복수의 절연막)을 포함할 수 있다.
일 실시 예로서, 픽셀 정의층(1120)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))에 의해서 각각의 픽셀의 영역이 정의될 수 있다.
예로서, 픽셀 정의층(1120)은 폴리아크릴계 수지(polyacrylates resin), 폴리이미드계 수지(polyimides resin)와 같은 유기물 또는 실리카 계열의 무기물을 포함할 수 있다. 예로서, 픽셀 정의층(1120)은 광 차단 물질을 포함하여, 광을 차단할 수도 있다. 픽셀 정의층(1120)이 광 차단 물질을 포함하는 경우, 일 픽셀의 유기 발광층에서 생성된 빛과 인접하는 픽셀의 유기 발광층에서 생성된 빛의 혼색을 방지할 수 있다. 예로서, 픽셀 정의층(1120)은 불투명한 재질을 포함하고, 광을 차단하는 역할을 할 수 있다.
일 실시 예로서, 복수의 OLED(1170)들은 복수의 제1 OLED(1171)들 및 복수의 제2 OLED(1172)들을 포함할 수 있다. 복수의 제1 OLED(1171)들은 제1 영역(1101)(예: 언더 디스플레이 카메라 영역)에 배치될 수 있다. 복수의 제2 OLED(1172)들은 제2 영역(1102)(예: 액티브 영역)에 배치될 수 있다. 예로서, 제1 OLED(1171)는 애노드 전극(1171a), 발광층(1171b) 및 캐소드 전극(1171c)을 포함할 수 있다. 예로서, 제2 OLED(1172)는 애노드 전극(1172a), 발광층(1172b) 및 캐소드 전극(1172c)을 포함할 수 있다.
일 실시 예로서, 제1 OLED(1171)의 애노드 전극(1171a)과 TFT(1150)는 컨택부(CNT)를 통해서 전기적으로 연결될 수 있다. TFT의 하부로 광이 입사되는 것을 방지하기 위해서 애노드 전극(1171a)의 하부에 제1 광반사 차단층(1180)이 배치될 수 있다.
일 실시 예로서, 제2 OLED(1172)의 애노드 전극(1172a)과 TFT(1150)는 컨택부(CNT)를 통해서 전기적으로 연결될 수 있다. TFT(1150)의 하부로 광이 입사되는 것을 방지하기 위해서 TFT(1150)의 하부에 하부 금속층(1160)이 배치될 수 있다.
일 실시 예에 따르면, 카메라 모듈(예: 도 5의 카메라 모듈(510))에서 광 플레어(light flare)가 발생되는 것을 방지하기 위해서, 디스플레이 패널(1100)의 제1 영역(1101)(예: 언더 디스플레이 카메라 영역)에 입사된 광의 반사를 차단하는 복수의 제1 광반사 차단층(1180)이 배치될 수 있다. 예로서, 복수의 제1 광반사 차단층(1180)은, 제1 영역(1101)(예: 언더 디스플레이 카메라 영역)에 형성된 픽셀들의 복수의 제1 OLED(1171)의 하부에 배치될 수 있다. 예로서, 복수의 제1 광반사 차단층(1180)은, 제1 영역(1101)(예: 언더 디스플레이 카메라 영역)에 형성된 픽셀들의 제1 OLED(1171)들의 애노드 전극(1171a)의 하부에 배치되어, 애노드 전극(1171a)에 의한 광 반사를 차단할 수 있다.
일 실시 예로서, 제1 영역(1101)(예: 언더 디스플레이 카메라 영역)에서, 복수의 제1 광반사 차단층(1180)은 제1 OLED(1171)들 사이의 영역에는 형성되지 않을 수 있다.
일 실시 예로서, 일 실시 예로서, 편광필름 또는 편광판이 없는(pol-less) 구조에서 픽셀 정의층(1120)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))이 하나의 층으로 형성되는 경우에 복수의 제1 광반사 차단층(1180)은, 제1 영역(1101)(예: 언더 디스플레이 카메라 영역)에서 제1 OLED(1171)들의 하부와 복수의 투명 배선(1130)의 사이에 배치될 수 있다. 그러나, 이에 한정되지 않고, 복수의 제1 광반사 차단층(1180)은, 제1 영역(1101)(예: 언더 디스플레이 카메라 영역)에서 복수의 투명 배선(1130)의 하부에 배치될 수도 있다.
일 실시 예로서, 복수의 제1 광반사 차단층(1180)은 복수의 절연막(1140)의 상단, 하단 또는 중간에 배치될 수 있다.
일 실시 예로서, 복수의 제1 광반사 차단층(1180)은 픽셀 정의층(1120)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))과 동일한 물질로 형성될 수 있다. 다른 실시 예로서, 복수의 제1 광반사 차단층(1180)은 픽셀 정의층(1120)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))과 다른 물질로 형성될 수 있다.
일 실시 예로서, 복수의 제1 광반사 차단층(1180)은 불투명 유기막을 포함하여, 약 4% 이하의 반사율을 가질 수 있다.
일 실시 예로서, 제1 OLED(1171)들의 애노드 전극(1171a)에서 광 반사가 발생하는 것을 방지하기 위해서, 복수의 제1 광반사 차단층(1180)은 애노드 전극(1171a)의 폭과 동일하거나 또는 애노드 전극(1171a)의 폭보다 넓은 폭을 가지도록 형성될 수 있다.
일 실시 예에 따르면, 카메라 모듈(예: 도 5의 카메라 모듈(510))에서 광 플레어(light flare)가 발생되는 것을 방지하기 위해서, 디스플레이 패널(1100)의 제2 영역(1102)(예: 액티브 영역)에 입사된 광의 반사를 차단하는 제2 광반사 차단층(1190)이 배치될 수 있다. 예로서, 제2 광반사 차단층(1190)은, 제2 영역(1102)(예: 액티브 영역)에 형성된 픽셀들의 복수의 제2 OLED(1172)들의 하부에 배치될 수 있다. 예로서, 제2 광반사 차단층(1190)은, 제2 영역(1102)(예: 액티브 영역)에 형성된 픽셀들의 제2 OLED(1172)들의 애노드 전극(1172a)의 하부에 배치되어, 애노드 전극(1172a)에 의한 광 반사를 차단할 수 있다. 예로서, 제2 광반사 차단층(1190)은, 제2 영역(1102)(예: 액티브 영역)에 형성된 픽셀들의 제2 OLED(1172)들의 하부 전체와 중첩되도록 배치될 수 있다.
일 실시 예로서, 일 실시 예로서, 편광판이 없는(pol-less) 구조에서 픽셀 정의층(1120)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))이 하나의 층으로 형성되는 경우에 제2 광반사 차단층(1190)은, 제2 영역(1102)(예: 액티브 영역)에서 제2 OLED(1172)들의 하부와 TFT(1150) 사이에 배치될 수 있다.일 실시 예로서, 제2 광반사 차단층(1190)은 복수의 절연막(1140)의 상단, 하단 또는 중간에 배치될 수 있다.
일 실시 예로서, 제2 광반사 차단층(1190)은 픽셀 정의층(1120)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))과 동일한 물질로 형성될 수 있다. 다른 실시 예로서, 제2 광반사 차단층(1190)은 픽셀 정의층(1120)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))과 다른 물질로 형성될 수 있다.
일 실시 예로서, 제2 광반사 차단층(1190)은 불투명 유기막을 포함하여, 약 4% 이하의 반사율을 가질 수 있다.
일 실시 예로서, 제2 OLED(1172)의 애노드 전극(1172a)에서 광 반사가 발생하는 것을 방지하기 위해서, 제2 광반사 차단층(1190)은 애노드 전극(1172a)의 폭과 동일하거나 또는 애노드 전극(1172a)의 폭보다 넓은 폭을 가지도록 형성될 수 있다.
일 실시 예로서, 제2 광반사 차단층(1190)은 제2 영역(1102)(예: 액티브 영역)뿐만 아니라 제1 영역(1101)(예: 언더 디스플레이 카메라 영역)까지 연장되어 배치될 수 있다.
본 개시의 다양한 실시 예들에 따른 전자 장치(예: 도 2a의 전자 장치(200), 도 3a의 전자 장치(300))는, 디스플레이 패널(1100)의 제1 영역(1101)(예: 언더 디스플레이 카메라 영역)에서 애노드 전극(1171a)의 하부에 제1 광반사 차단층(1180)을 배치하고, 제2 영역(1102)(예: 액티브 영역)에서 애노드 전극(1172a)의 하부에 제2 광반사 차단층(1190)을 배치함으로써, 디스플레이에 입사된 광이 반사되는 것을 방지할 수 있다. 디스플레이 패널(1100)의 내부에 입사되는 광이 카메라 모듈(예: 도 5의 카메라 모듈(510))로 입사되는 것을 방지하여 광 플레어(light flare)가 발생하는 것을 방지할 수 있다.
도 12는 본 개시의 다양한 실시 예들에 따른 전자 장치의 디스플레이 패널의 구조를 나타내는 도면이다.
도 12를 참조하면, 본 개시의 다양한 실시 예들에 따른 전자 장치(예: 도 2a의 전자 장치(200), 도 3a의 전자 장치(300))의 디스플레이 패널(1200)은 제1 영역(1201)(예: 언더 디스플레이 카메라 영역) 및 제2 영역(1202)(예: 액티브 영역)을 포함할 수 있다. 제1 영역(1201)(예: 언더 디스플레이 카메라 영역)의 픽셀들의 밀도와 제2 영역(1202)(예: 액티브 영역)의 픽셀들의 밀도는 상이할 수 있다. 본 개시의 다양한 실시 예들에 따른 디스플레이 패널(1200)은 기판(1210), 픽셀 정의층(1220)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer)), 복수의 투명 배선(1230), 복수의 절연막(1240), 복수의 TFT(1250), 복수의 하부 금속층(1260)(예: BML(bottom metal layer)), 복수의 OLED(1270), 및 복수의 광반사 차단층(1280)을 포함할 수 있다.
일 실시 예로서, 복수의 광반사 차단층(1280)은 제1 영역(1201)(예: 언더 디스플레이 카메라 영역)에 배치될 수 있다.
일 실시 예로서, 픽셀 정의층(1220)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))에 의해서 각각의 픽셀의 영역이 정의될 수 있다. 예로서, 픽셀 정의층(1220)은 폴리아크릴계 수지(polyacrylates resin), 폴리이미드계 수지(polyimides resin)등의 유기물 또는 실리카 계열의 무기물을 포함할 수 있다. 예로서, 픽셀 정의층(1220)은 광 차단 물질을 포함하여, 광을 차단할 수도 있다. 픽셀 정의층(1220)이 광 차단 물질을 포함하는 경우, 일 픽셀의 유기 발광층에서 생성된 빛과 인접하는 픽셀의 유기 발광층에서 생성된 빛의 혼색을 방지할 수 있다. 예로서, 픽셀 정의층(1220)은 불투명한 재질을 포함하고, 광을 차단하는 역할을 할 수 있다.
일 실시 예로서, 복수의 OLED(1270)들은 복수의 제1 OLED(1271)들 및 복수의 제2 OLED(1272)들을 포함할 수 있다. 복수의 제1 OLED(1271)들은 제1 영역(1201)(예: 언더 디스플레이 카메라 영역)에 배치될 수 있다. 복수의 제2 OLED(1272)들은 제2 영역(1202)(예: 액티브 영역)에 배치될 수 있다. 예로서, 제1 OLED(1271)는 애노드 전극(1271a), 발광층(1271b) 및 캐소드 전극(1271c)을 포함할 수 있다. 예로서, 제2 OLED(1272)는 애노드 전극(1272a), 발광층(1272b) 및 캐소드 전극(1272c)을 포함할 수 있다.
일 실시 예로서, 복수의 제1 OLED(1271)의 애노드 전극(1271a)과 TFT는 컨택부(CNT)를 통해서 전기적으로 연결될 수 있다. 제1 영역(1201)(예: 언더 디스플레이 카메라 영역)에 형성된 복수의 제1 OLED(1271)의 하부로 광이 입사되는 것을 방지하기 위해서 복수의 제1 OLED(1271)의 하부에 복수의 광반사 차단층(1280)이 배치될 수 있다.
일 실시 예로서, 제2 OLED(1272)들의 애노드 전극(1272a)과 TFT(1250)는 컨택부(CNT)를 통해서 전기적으로 연결될 수 있다. 제2 영역(1202)(예: 액티브 영역)에 형성된 TFT(1250)의 하부로 광이 입사되는 것을 방지하기 위해서 TFT(1250)의 하부에 하부 금속층(1260)이 배치될 수 있다.
일 실시 예에 따르면, 카메라 모듈(예: 도 5의 카메라 모듈(510))에서 광 플레어(light flare)가 발생되는 것을 방지하기 위해서, 디스플레이 패널(1200)의 제1 영역(1201)(예: 언더 디스플레이 카메라 영역)에 입사된 광의 반사를 차단하는 복수의 광반사 차단층(1280)이 배치될 수 있다. 예로서, 복수의 광반사 차단층(1280)은, 제1 영역(1201)(예: 언더 디스플레이 카메라 영역)에 형성된 픽셀들의 제1 OLED(1271)의 하부에 배치될 수 있다. 예로서, 복수의 광반사 차단층(1280)은, 제1 영역(1201)(예: 언더 디스플레이 카메라 영역)에 형성된 픽셀들의 제1 OLED(1271)의 애노드 전극(1271a)의 하부에 배치되어, 애노드 전극(1271a)에 의한 광 반사를 차단할 수 있다.일 실시 예로서, 제1 영역(1201)(예: 언더 디스플레이 카메라 영역)에서, 복수의 광반사 차단층(1280)은 제1 OLED(1271)들 사이의 영역에는 형성되지 않을 수 있다.
일 실시 예로서, 일 실시 예로서, 편광판이 없는(pol-less) 구조에서 픽셀 정의층(1220)(예: PDL(pixel define layer) 또는 블랙 PDL(black pixel define layer))이 하나의 층으로 형성되는 경우에 복수의 광반사 차단층(1280)은, 제1 영역(1201)(예: 언더 디스플레이 카메라 영역)에서 복수의 투명 배선(1230)의 하부에 배치될 수 있다.
예로서, 광반사 차단층(1280)은 디스플레이 기판에 배치되므로, 도 1의 광반사 차단층(1080), 도 11의 제1 광반사 차단층(1180) 및 제2 광반사 차단층(1190)과 상이한 재질로 형성될 수 있으며, 형성되는 위치가 상이할 수 있다.
예로서, 광반사 차단층(1280)은 TFT보다 하부에 배치될 수 있다.
예로서, 광반사 차단층(1280)의 재질은 적어도 하나의 메탈층을 포함할 수 있으며, 도1의 광반사 차단층(1080), 도 11의 제1 광반사 차단층(1180) 및 제2 광반사 차단층(1190)의 재질은 불투명 유기물일 수 있다.
예로서, 제1 OLED(1271)의 애노드 전극(1271a)과 컨택부(CNT)가 전기적으로 연결될 수 있다. 컨택부(CNT)와 복수의 투명 배선(1230)이 전기적으로 연결될 수 있다. 컨택부(CNT)와 복수의 투명 배선(1230) 사이에는 컨택부(CNT)와 복수의 투명 배선(1230)을 연결하기 위한 브릿지 배선(1225)이 형성될 수 있다.
일 실시 예로서, 복수의 광반사 차단층(1280)은 복수의 절연막(1240)의 하단에 배치될 수 있다. 실시 예로서, 층(1215)이 절연막들(1240)과 기판(1210) 사이에 제공될 수 있다.
일 실시 예로서, 제1 영역(1201)(예: 언더 디스플레이 카메라 영역)에 형성된 복수의 광반사 차단층(1280)은 제2 영역(1202)(예: 액티브 영역)에 형성된 하부 금속층(1260)과 수직 방향(예: z축 방향)에서 실질적으로 동일한 높이에 형성될 수 있다.
일 실시 예로서, 복수의 광반사 차단층(1280)은 하부 금속층(1260)과 동일한 물질로 형성될 수 있다. 다른 실시 예로서, 복수의 광반사 차단층(1280)은 하부 금속층(1260)과 다른 물질로 형성될 수 있다.
일 실시 예로서, 하부 금속층(1260)은 하나의 메탈층으로 형성될 수 있다.
일 실시 예로서, 복수의 광반사 차단층(1280)은 복수의 층(예: 메탈층과 비메탈층이 적층된 형태)으로 형성될 수 있다.
일 실시 예로서, OLED(1271)의 애노드 전극(1271a)에서 광 반사가 발생하는 것을 방지하기 위해서, 복수의 광반사 차단층(1280)은 애노드 전극(1271a)의 폭과 동일하거나 또는 애노드 전극(1271a)의 폭보다 넓은 폭을 가지도록 형성될 수 있다.
본 개시의 다양한 실시 예들에 따른 전자 장치(예: 도 2a의 전자 장치(200), 도 3a의 전자 장치(300))는, 디스플레이 패널(1200)의 제1 영역(1201)(예: 언더 디스플레이 카메라 영역)에서 애노드 전극(1271)의 하부에 광반사 차단층(1280)을 배치함으로써, 디스플레이에 입사된 광이 반사되는 것을 방지할 수 있다. 디스플레이 패널(1200)의 내부에 입사되는 광이 카메라 모듈(예: 도 5의 카메라 모듈(510))로 입사되는 것을 방지하여 광 플레어(light flare)가 발생하는 것을 방지할 수 있다.
도 13은 본 개시의 다양한 실시 예들에 따른 광반사 차단층의 구성을 나타내는 도면이다.
도 13을 참조하면, 본 개시의 다양한 실시 예들에 따른 광반사 차단층(1300)(예: 도 12의 복수의 광반사 차단층(1280))은 복수의 층으로 형성될 수 있다. 일 실시 예로서, 광반사 차단층(1300)은 TFT(예: 도 12의 TFT(1250))를 형성하는 LTPS(low temperature polycrystalline silicon) 또는 LTPO(low temperature polycrystalline oxide) 공정을 이용하여 복수의 층을 적층하여 형성할 수 있다.
일 실시 예에 따르면, 광반사 차단층(1300)(예: 도 12의 복수의 광반사 차단층(1280))은 기판(1310), 산화막(1320), 질화막(1330), 실리콘막(1340), 및 메탈층(1350)을 포함할 수 있다. 예로서, 광반사 차단층(1300)은 복수의 층을 포함하여, 약 5.2%의 광 반사율을 가질 수 있다.
일 실시 예로서, 산화막(1320)은 실리콘 산화막(SiO2)을 포함할 수 있다. 예로서, 산화막(1320)은 약910옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 질화막(1330)은 실리콘 질화막(SiNx)을 포함할 수 있다. 예로서, 질화막(1330)은 약 480옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 실리콘막(1340)은 비정질 실리콘(a-Si)을 포함할 수 있다. 예로서, 실리콘막(1340)은 약 150옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 메탈층(1350)은 티타튬(Ti) 또는 티타튬 합금을 포함할 수 있다. 예로서, 메탈층(1350)은 약 1200옴스트롱(Å)의 두께를 가질 수 있다.
도 14는 본 개시의 다양한 실시 예들에 따른 광반사 차단층의 구성을 나타내는 도면이다.
도 14를 참조하면, 본 개시의 다양한 실시 예들에 따른 광반사 차단층(1400)(예: 도 12의 복수의 광반사 차단층(1280))은 복수의 층으로 형성될 수 있다. 일 실시 예로서, 광반사 차단층(1400)은 TFT(예: 도 12의 TFT(1250))를 형성하는 LTPS 또는 LTPO 공정을 이용하여 복수의 층을 적층하여 형성할 수 있다.
일 실시 예에 따르면, 광반사 차단층(1400)(예: 도 12의 복수의 광반사 차단층(1280))은 기판(1410), 제1 산화막(1420), 질화막(1430), 제1 메탈층(1440), 제2 산화막(1450), 및 제2 메탈층(1460)을 포함할 수 있다. 예로서, 광반사 차단층(1400)은 복수의 층을 포함하여, 약 4.4%의 광 반사율을 가질 수 있다.
일 실시 예로서, 제1 산화막(1420)은 실리콘 산화막(SiO2)을 포함할 수 있다. 예로서, 제1 산화막(1420)은 약1290옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 질화막(1430)은 실리콘 질화막(SiNx)을 포함할 수 있다. 예로서, 질화막(1430)은 약 490옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 제1 메탈층(1440)은 티타튬(Ti) 또는 티타튬 합금을 포함할 수 있다. 예로서, 제1 메탈층(1440)은 약 110옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 제2 산화막(1450)은 실리콘 산화막(SiO2)을 포함할 수 있다. 예로서, 제2 산화막(1450)은 약910옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 제2 메탈층(1460)은 티타튬(Ti) 또는 티타튬 합금을 포함할 수 있다. 예로서, 제2 메탈층(1460)은 약 1200옴스트롱(Å)의 두께를 가질 수 있다.
도 15는 본 개시의 다양한 실시 예들에 따른 광반사 차단층의 구성을 나타내는 도면이다.
도 15를 참조하면, 본 개시의 다양한 실시 예들에 따른 광반사 차단층(1500)(예: 도 12의 복수의 광반사 차단층(1280))은 복수의 층으로 형성될 수 있다. 일 실시 예로서, 광반사 차단층(1500)은 TFT(예: 도 12의 TFT(1250))를 형성하는 LTPS 또는 LTPO 공정을 이용하여 복수의 층을 적층하여 형성할 수 있다.
일 실시 예에 따르면, 광반사 차단층(1500)(예: 도 12의 복수의 광반사 차단층(1280))은 기판(1510), 제1 산화막(1520), 제1 질화막(1530), 제2 산화막(1540), 제2 질화막(1550), 제1 실리콘막(1560), 제3 산화막(1570), 제2 실리콘막(1580), 및 메탈층(1590)을 포함할 수 있다. 예로서, 광반사 차단층(1500)은 복수의 층을 포함하여, 약 5.9%의 광 반사율을 가질 수 있다.
일 실시 예로서, 제1 산화막(1520)은 실리콘 산화막(SiO2)을 포함할 수 있다. 예로서, 제1 산화막(1520)은 약1690옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 제1 질화막(1530)은 실리콘 질화막(SiNx)을 포함할 수 있다. 예로서, 제1 질화막(1530)은 약 1210옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 제2 산화막(1540)은 실리콘 산화막(SiO2)을 포함할 수 있다. 예로서, 제2 산화막(1540)은 약870옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 제2 질화막(1550)은 실리콘 질화막(SiNx)을 포함할 수 있다. 예로서, 제2 질화막(1550)은 약 520옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 제1 실리콘막(1560)은 비정질 실리콘(a-Si)을 포함할 수 있다. 제1 실리콘막(1560)은 약620 옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 제3 산화막(1570)은 실리콘 산화막(SiO2)을 포함할 수 있다. 예로서, 제3 산화막(1570)은 약870옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 제2 실리콘막(1580)은 비정질 실리콘(a-Si)을 포함할 수 있다. 제2 실리콘막(1580)은 약290 옴스트롱(Å)의 두께를 가질 수 있다.
일 실시 예로서, 메탈층(1590)은 몰리브덴(Mo) 또는 몰리브덴(Mo) 합금을 포함할 수 있다. 예로서, 메탈층(1590)은 약 800옴스트롱(Å)의 두께를 가질 수 있다.
본 개시의 다양한 실시 예들에 따른 전자 장치(예: 도 2a 및 도 2b의 전자 장치(200), 도 3a 및 도 3b의 전자 장치(300), 도 4의 전자 장치(400), 도 5의 전자 자치(500), 도 6의 전자 장치(600))는, 디스플레이 패널(예: 도 5의 디스플레이 패널(520), 도 8의 디스플레이 패널(800), 도 9의 디스플레이 패널(900), 도 10의 디스플레이 패널(1000), 도 11의 디스플레이 패널(1100), 도 12의 디스플레이 패널(1200)) 및 상기 디스플레이 패널(520, 800, 900, 1000, 1100, 1200)의 하부에 배치되는 카메라 모듈(예: 도 5의 카메라 모듈(510))을 포함할 수 있다. 상기 디스플레이 패널(520, 800, 900, 1000, 1100, 1200)은, 제1 픽셀 밀도를 가지며 상기 카메라 모듈(510) 중첩되는 제1 영역(예: 도 5 및 도 6의 제1 영역(611), 도 10의 제1 영역(1001), 도 11의 제1 영역(1101), 도 12의 제1 영역(1201)), 상기 제1 픽셀 밀도 보다 큰 제2 픽셀 밀도를 가지는 제2 영역(예: 도 5 및 도 6의 제2 영역(612), 도 10의 제2 영역(1002), 도 11의 제2 영역(1102), 도 12의 제2 영역(1202)), 상기 제1 영역(611, 1001, 1101, 1201)의 전체 또는 적어도 일부에 배치되는 제1 광반사 차단층(예: 도 10의 제1 광반사 차단층(1180), 도 11의 제1 광반사 차단층(1180), 도 12의 광반사 차단층(1280)), 및 상기 제1 영역(611, 1001, 1101, 1201)에 배치되는 제1 유기발광 다이오드들(예: 도 10의 제1 OLED(1071), 도 11의 제1 OLED(1171), 도 12의 제1 OLED(1271))의 하부에 배치되는 복수의 투명 배선(예: 도 10의 투명 배선(1030), 도 11의 투명 배선(1130), 도 12의 투명 배선(1230))을 포함할 수 있다. 상기 제1 광반사 차단층(1180, 1280)은 상기 제1 영역(611, 1001, 1101, 1201)에 배치된 상기 제1 유기발광 다이오드들(1071, 1171, 1271)의 하부와 중첩되도록 배치될 수 있다. 상기 제1 광반사 차단층(1180, 1280)은 상기 제1 유기발광 다이오드들(1071, 1171, 1271)의 애노드 전극(예: 도 11의 애노드 전극(1171a), 도 12의 애노드 전극(1271a))과 상기 복수의 투명 배선(1030, 1130, 1230) 사이에 배치될 수 있다.
일 실시 예에 따르면, 상기 제1 광반사 차단층(1180, 1280)은, 상기 제1 유기발광 다이오드들(1071, 1171, 1271)의 애노드 전극(1171a, 1271a)의 하부에 배치될 수 있다.
일 실시 예에 따르면, 상기 제1 광반사 차단층(1180, 1280)은, 상기 애노드 전극(1171a, 1271a)의 하부의 위치하는 적어도 하나의 층에 배치될 수 있다.
일 실시 예에 따르면, 본 개시의 다양한 실시 예들에 따른 전자 장치(200, 300, 400, 500, 600)는, 상기 제1 유기발광 다이오드들(1071, 1171, 1271) 구동하는 복수의 제1 구동 회로들(1050, 1150, 1250)을 포함할 수 있다. 상기 복수의 투명 배선(1030, 1130, 1230)은 상기 제1 유기발광 다이오드들(1071, 1171, 1271)과 상기 복수의 제1 구동 회로들(예: 도 10의 복수의 TFT(1050), 도 11의 복수의 TFT(1150), 도 12의 복수의 TFT(1250))을 전기적으로 연결할 수 있다.
일 실시 예에 따르면, 상기 제1 광반사 차단층(1180, 1280)은, 상기 애노드 전극(1171a, 1271a)의 제1 폭과 동일한 폭을 가지거나, 또는 상기 애노드 전극(1171a, 1271a)의 제1 폭보다 넓은 제2 폭을 가질 수 있다.
일 실시 예에 따르면, 상기 제1 광반사 차단층(1180, 1280)은, 상기 애노드 전극(1171a, 1271a)의 하부에서 멀리 배치될수록 폭이 넓게 형성될 수 있다.
일 실시 예에 따르면, 상기 제1 광반사 차단층(1180, 1280)은, 불투명 유기물을 포함할 수 있다.
일 실시 예에 따르면, 상기 제1 광반사 차단층(1180, 1280)은, 블랙 PDL(pixel define layer)을 포함할 수 있다.
일 실시 예에 따르면, 상기 제1 광반사 차단층(1180, 1280)은, 4% 이하의 광 반사율을 가질 수 있다.
일 실시 예에 따르면, 상기 제2 영역(612, 1002, 1102, 1202)의 적어도 일부에 배치되는 제2 광반사 차단층(예: 도 11의 제2 광반사 차단층(1190))을 포함할 수 있다.
일 실시 예에 따르면, 제2 광반사 차단층(1190)은, 상기 제2 영역(612, 1002, 1102, 1202)에 형성된 복수의 픽셀들의 복수의 제2 유기발광 다이오드들(예: 도 10의 제2 OLED(1072), 도 11의 제2 OLED(1172), 도 12의 제2 OLED(1272))의 애노드 전극(1172a, 1272a)의 하부에 배치될 수 있다.
일 실시 예에 따르면, 상기 제2 영역(612, 1002, 1102, 1202)은, 상기 제1 유기발광 다이오드들(1071, 1171, 1271)을 구동하는 복수의 제1 구동 회로들(1050, 1150, 1250), 및 상기 제2 유기발광 다이오드들(1072, 1172, 1272)을 구동하는 복수의 제2 구동 회로들을 포함할 수 있다.
일 실시 예에 따르면, 상기 제2 광반사 차단층(1190)은, 상기 복수의 제1 구동 회로들(1050, 1150, 1250) 및 상기 복수의 제2 구동 회로들의 상부에 배치될 수 있다.
일 실시 예에 따르면, 상기 제2 광반사 차단층(1190)은, 불투명 유기물을 포함할 수 있다.
일 실시 예에 따르면, 상기 제2 광반사 차단층(1190)은, 블랙 PDL(pixel define layer)을 포함할 수 있다.
일 실시 예에 따르면, 상기 제2 광반사 차단층(1190)은, 4% 이하의 광 반사율을 가질 수 있다.
일 실시 예에 따르면, 본 개시의 다양한 실시 예들에 따른 전자 장치(200, 300, 400, 500, 600)는 상기 제2 영역(612, 1002, 1102, 1202)의 적어도 일부에 배치되는 하부 금속층(예: 도 12의 하부 금속층(1260), bottom metal layer)을 포함할 수 있다. 상기 제1 광반사 차단층(1180, 1280)은, 제1 영역(611, 1001, 1101, 1201)에서 상기 하부 금속층(1260)과 실질적으로 동일한 높이에 배치될 수 있다.
일 실시 예에 따르면, 상기 제1 광반사 차단층(1180, 1280)은, 적어도 하나의 메탈층과 적어도 하나의 비메탈층을 포함할 수 있다.
일 실시 예에 따르면, 상기 제1 광반사 차단층(1180, 1280)은, 하나의 티타늄 메탈층을 포함하여 5.2% 이하의 반사율을 가지거나, 또는 복수의 티타늄 메탈층을 포함하여 4.4% 이하의 반사율을 가질 수 있다.
일 실시 예에 따르면, 상기 제1 광반사 차단층(1180, 1280)은, 하나의 몰리브덴 메탈층을 포함하여 5.9% 이하의 반사율을 가질 수 있다.
본 개시의 다양한 실시 예들에 따른 전자 장치(예: 도 2a 및 도 2b의 전자 장치(200), 도 3a 및 도 3b의 전자 장치(300), 도 4의 전자 장치(400), 도 5의 전자 자치(500), 도 6의 전자 장치(600))는, 디스플레이 패널(520, 800, 900, 1000, 1100, 1200) 및 상기 디스플레이 패널(520, 800, 900, 1000, 1100, 1200)의 하부에 배치되는 카메라 모듈(510)을 포함할 수 있다. 상기 디스플레이 패널(520, 800, 900, 1000, 1100, 1200)은, 제1 픽셀 밀도를 가지며 상기 카메라 모듈(510) 중첩되는 제1 영역(611, 1001, 1101, 1201), 상기 제1 픽셀 밀도 보다 큰 제2 픽셀 밀도를 가지는 제2 영역(612, 1002, 1102, 1202), 상기 제1 영역(611, 1001, 1101, 1201)의 전체 또는 적어도 일부에 배치되는 제1 광반사 차단층(1180, 1280), 상기 제2 영역(612, 1002, 1102, 1202)의 전체 또는 적어도 일부에 배치되는 제2 광반사 차단층(1190), 및 상기 제1 영역(611, 1001, 1101, 1201)에 배치되는 제1 유기발광 다이오드들(1071, 1171, 1271)의 하부에 배치되는 복수의 투명 배선(1030, 1130, 1230)을 포함할 수 있다. 상기 제1 광반사 차단층(1180, 1280)은 상기 제1 영역(611, 1001, 1101, 1201)에 배치된 상기 제1 유기발광 다이오드들(1071, 1171, 1271)의 하부와 중첩되도록 배치될 수 있다. 상기 제1 광반사 차단층(1180, 1280)은 상기 제1 유기발광 다이오드들(1071, 1171, 1271)의 애노드 전극(1171a, 1271a)과 상기 복수의 투명 배선(1030, 1130, 1230) 사이에 배치될 수 있다. 상기 제2 광반사 차단층(1190)은 상기 제1 영역(611, 1001, 1101, 1201)의 적어도 일부까지 연장되어 형성될 수 있다.
일 실시 예에 따르면, 상기 제2 광반사 차단층(1190)은, 상기 제1 영역(611, 1001, 1101, 1201)에 형성된 복수의 애노드 전극(1171a, 1271a)들 중 최외곽에 형성된 애노드 전극과 오버랩되도록 형성될 수 있다.
일 실시 예에 따르면, 상기 제2 광반사 차단층(1190)은, 상기 제1 영역(611, 1001, 1101, 1201)에 형성된 복수의 애노드 전극(1171a, 1271a)들 중 최외곽에 형성된 애노드 전극(1171a, 1271a)의 하부에 형성될 수 있다.
일 실시 예에 따르면, 상기 제1 광반사 차단층(1180, 1280)은, 불투명 유기물을 포함할 수 있다.
일 실시 예에 따르면, 상기 제1 광반사 차단층(1180, 1280)은, 4% 이하의 광 반사율을 가질 수 있다.
일 실시 예에 따르면, 상기 제2 광반사 차단층(1190)은, 불투명 유기물을 포함할 수 있다.
일 실시 예에 따르면, 상기 제2 광반사 차단층(1190)은, 4% 이하의 광 반사율을 가질 수 있다.
개시 내용이 다양한 실시 예들을 참조하여 도시되고 설명되었지만, 다음과 같은 개시 내용의 정신 및 범위를 벗어나지 않으면서 형태 및 세부 사항의 다양한 변경이 이루어질 수 있다는 것이 당업자에 의해 이해될 것입니다. 첨부된 청구범위 및 그 등가물에 의해 정의됩니다.

Claims (15)

  1. 카메라 모듈을 포함하는 전자 장치에 있어서,
    디스플레이 패널; 및
    상기 디스플레이 패널의 하부에 배치되는 카메라 모듈;을 포함하고,
    상기 디스플레이 패널은,
    제1 픽셀 밀도를 가지며, 복수의 제1 픽셀들을 포함하며, 상기 카메라 모듈 중첩되는 제1 영역;
    상기 제1 픽셀 밀도 보다 큰 제2 픽셀 밀도를 가지며, 복수의 제2 픽셀들을 포함하는 제2 영역;
    상기 제1 영역의 전체 또는 적어도 일부에 배치되는 제1 광반사 차단층; 및
    상기 제1 영역에 배치되는 제1 유기발광 다이오드들의 하부에 배치되는 복수의 투명 배선;을 포함하고
    상기 제1 광반사 차단층은, 상기 제1 영역에 배치된 상기 제1 유기발광 다이오드들의 하부와 중첩되도록 배치되고,
    상기 제1 광반사 차단층은, 상기 제1 유기발광 다이오드들의 애노드 전극과 상기 복수의 투명 배선 사이에 배치되는,
    전자 장치.
  2. 제1 항에 있어서,
    상기 제1 광반사 차단층은, 상기 제1 유기발광 다이오드들의 애노드 전극의 하부에 배치되는,
    전자 장치.
  3. 제2 항에 있어서,
    상기 제1 광반사 차단층은,
    상기 애노드 전극의 하부의 위치하는 적어도 하나의 층에 배치되는,
    전자 장치.
  4. 제2 항에 있어서,
    상기 제1 유기발광 다이오드들 구동하는 복수의 제1 구동 회로들을 포함하고,
    상기 복수의 투명 배선은 상기 제1 유기발광 다이오드들과 상기 복수의 제1 구동 회로들을 전기적으로 연결하는,
    전자 장치.
  5. 제2 항에 있어서,
    상기 제1 광반사 차단층은,
    상기 제1 유기발광 다이오드들의 상기 애노드 전극의 제1 폭과 동일한 폭을 가지거나, 또는 상기 제1 유기발광 다이오드들의 애노드 전극의 제1 폭보다 넓은 제2 폭을 가지는,
    전자 장치.
  6. 제5 항에 있어서,
    상기 제1 광반사 차단층은,
    상기 제1 유기발광 다이오드들의 상기 애노드 전극의 하부에서 멀리 배치될수록 폭이 넓게 형성되는,
    전자 장치.
  7. 제1 항에 있어서,
    상기 제1 광반사 차단층은,
    불투명 유기물을 포함하는,
    전자 장치.
  8. 제1 항에 있어서,
    상기 제1 광반사 차단층은,
    블랙 PDL(pixel define layer)을 포함하는,
    전자 장치.
  9. 제1 항에 있어서,
    상기 제1 광반사 차단층은,
    4% 이하의 광 반사율을 가지는,
    전자 장치.
  10. 제1 항에 있어서,
    상기 제2 영역의 적어도 일부에 배치되는 제2 광반사 차단층을 포함하는,
    전자 장치.
  11. 제10 항에 있어서,
    제2 광반사 차단층은, 상기 제2 영역에 형성된 복수의 픽셀들의 복수의 제2 유기발광 다이오드들의 애노드 전극의 하부에 배치되는,
    전자 장치.
  12. 제10 항에 있어서,
    상기 제2 영역은, 상기 제1 유기발광 다이오드들을 구동하는 복수의 제1 구동 회로들, 및 상기 제2 유기발광 다이오드들을 구동하는 복수의 제2 구동 회로들을 포함하는,
    전자 장치.
  13. 제12 항에 있어서,
    상기 제2 광반사 차단층은, 상기 복수의 제1 구동 회로들 및 상기 복수의 제2 구동 회로들의 상부에 배치되는,
    전자 장치.
  14. 제13 항에 있어서,
    상기 제2 광반사 차단층은,
    불투명 유기물을 포함하는,
    전자 장치.
  15. 제13 항에 있어서,
    상기 제2 광반사 차단층은,
    블랙 PDL(pixel define layer)을 포함하는,
    전자 장치.
PCT/KR2022/004538 2021-04-05 2022-03-30 카메라 모듈을 포함하는 전자 장치 WO2022215938A1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2023561221A JP2024521239A (ja) 2021-04-05 2022-03-30 カメラモジュールを含む電子装置
BR112023020305A BR112023020305A2 (pt) 2021-04-05 2022-03-30 Dispositivo eletrônico contendo módulo de câmera
CN202280025984.1A CN117136643A (zh) 2021-04-05 2022-03-30 包括相机模块的电子装置
AU2022253989A AU2022253989A1 (en) 2021-04-05 2022-03-30 Electronic device comprising camera module
EP22784848.8A EP4276909A4 (en) 2021-04-05 2022-03-30 ELECTRONIC DEVICE INCLUDING A CAMERA MODULE
US17/733,471 US20220320474A1 (en) 2021-04-05 2022-04-29 Electronic device including camera module

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR20210043957 2021-04-05
KR10-2021-0043957 2021-04-05
KR10-2021-0157621 2021-11-16
KR1020210157621A KR20220138325A (ko) 2021-04-05 2021-11-16 카메라 모듈을 포함하는 전자 장치

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US17/733,471 Continuation US20220320474A1 (en) 2021-04-05 2022-04-29 Electronic device including camera module

Publications (1)

Publication Number Publication Date
WO2022215938A1 true WO2022215938A1 (ko) 2022-10-13

Family

ID=83545455

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/KR2022/004538 WO2022215938A1 (ko) 2021-04-05 2022-03-30 카메라 모듈을 포함하는 전자 장치

Country Status (1)

Country Link
WO (1) WO2022215938A1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050084497A (ko) * 2002-12-27 2005-08-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치의 제작방법
JP2012114197A (ja) * 2010-11-24 2012-06-14 Panasonic Corp 固体撮像装置及びその製造方法
KR20180056646A (ko) * 2015-09-25 2018-05-29 소니 주식회사 표시 장치 및 그 제조 방법
KR20190015207A (ko) * 2016-06-07 2019-02-13 소니 주식회사 발광 소자, 및, 발광 소자를 구비한 표시 장치
KR20200144193A (ko) * 2019-06-17 2020-12-29 삼성디스플레이 주식회사 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050084497A (ko) * 2002-12-27 2005-08-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치의 제작방법
JP2012114197A (ja) * 2010-11-24 2012-06-14 Panasonic Corp 固体撮像装置及びその製造方法
KR20180056646A (ko) * 2015-09-25 2018-05-29 소니 주식회사 표시 장치 및 그 제조 방법
KR20190015207A (ko) * 2016-06-07 2019-02-13 소니 주식회사 발광 소자, 및, 발광 소자를 구비한 표시 장치
KR20200144193A (ko) * 2019-06-17 2020-12-29 삼성디스플레이 주식회사 표시 장치

Similar Documents

Publication Publication Date Title
WO2019199131A1 (en) Display having opaque member disposed in area surrounded by pixels and electronic apparatus having the same
WO2019146865A1 (ko) 플렉서블 디스플레이를 포함하는 전자 장치
WO2019172709A1 (ko) 플렉서블 디스플레이 및 이를 구비하는 전자 장치
WO2021246798A1 (ko) 플렉서블 디스플레이를 포함하는 전자 장치
WO2022019497A1 (ko) 디스플레이 및 카메라 장치를 포함하는 전자 장치
WO2021246813A1 (en) Electronic device including display
WO2022154500A1 (ko) 전자 장치 및 전자 장치의 폴딩 상태에 기반하여 레이아웃 구성 방법
WO2022085915A1 (ko) 디스플레이를 포함하는 전자 장치
WO2022108271A1 (ko) 플렉서블 디스플레이를 포함하는 전자 장치 및 그의 터치 제어 방법
WO2022060126A1 (ko) 카메라 모듈을 포함하는 전자 장치
WO2022060016A1 (ko) 안테나의 동작 범위를 넓히기 위한 전자 장치
WO2021157906A1 (ko) 이미지 센서를 포함하는 전자 장치
WO2021145734A1 (ko) 안테나를 포함하는 디스플레이 조립체 및 이를 포함하는 전자 장치
WO2022108198A1 (ko) 디스플레이 모듈 및 이를 포함하는 전자 장치
WO2022098159A1 (ko) 전자 장치에 있어서 플렉서블 디스플레이의 부착 구조
WO2022182123A1 (ko) 디스플레이 내장형 광학 센서를 포함하는 전자 장치
WO2021149990A1 (ko) 디스플레이를 포함하는 전자 장치 및 전자 장치의 동작 방법
WO2022215938A1 (ko) 카메라 모듈을 포함하는 전자 장치
WO2021206380A1 (ko) 동일층에 배치된 포스 센서들을 포함하는 전자 장치 및 그 제어 방법
WO2023018119A1 (ko) 카메라 모듈을 포함하는 전자 장치
WO2023101332A1 (ko) 터치 센서 일체형 디스플레이를 포함하는 전자 장치
WO2023018207A1 (ko) 전자 장치 및 이의 동작 방법
WO2024039130A1 (ko) 금속층을 포함하는 디스플레이 구조 및 이를 포함하는 전자 장치
WO2024106838A1 (ko) 디스플레이 및 이를 포함하는 전자 장치
WO2022186656A1 (ko) 유전층을 포함하는 디스플레이 구조 및 이를 포함하는 전자 장치

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22784848

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2022784848

Country of ref document: EP

Effective date: 20230810

WWE Wipo information: entry into national phase

Ref document number: 2022253989

Country of ref document: AU

ENP Entry into the national phase

Ref document number: 2022253989

Country of ref document: AU

Date of ref document: 20220330

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2023561221

Country of ref document: JP

Ref document number: 2301006485

Country of ref document: TH

REG Reference to national code

Ref country code: BR

Ref legal event code: B01A

Ref document number: 112023020305

Country of ref document: BR

WWE Wipo information: entry into national phase

Ref document number: 11202306318U

Country of ref document: SG

NENP Non-entry into the national phase

Ref country code: DE

WWE Wipo information: entry into national phase

Ref document number: 2023125377

Country of ref document: RU

ENP Entry into the national phase

Ref document number: 112023020305

Country of ref document: BR

Kind code of ref document: A2

Effective date: 20231002

WWE Wipo information: entry into national phase

Ref document number: 523450974

Country of ref document: SA