WO2022215503A1 - マルチチャンネルクロック発生器 - Google Patents
マルチチャンネルクロック発生器 Download PDFInfo
- Publication number
- WO2022215503A1 WO2022215503A1 PCT/JP2022/012881 JP2022012881W WO2022215503A1 WO 2022215503 A1 WO2022215503 A1 WO 2022215503A1 JP 2022012881 W JP2022012881 W JP 2022012881W WO 2022215503 A1 WO2022215503 A1 WO 2022215503A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- terminal
- pll
- clock
- circuit
- clock generator
- Prior art date
Links
- 238000012986 modification Methods 0.000 description 25
- 230000004048 modification Effects 0.000 description 25
- 238000010586 diagram Methods 0.000 description 16
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 13
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 10
- 239000000470 constituent Substances 0.000 description 2
- 230000014509 gene expression Effects 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/07—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop using several loops, e.g. for redundant clock signal generation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/16—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
- H03L7/22—Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using more than one loop
Definitions
- the present disclosure relates to clock generators.
- PLL Phase Locked Loop
- FIG. 1 is a block diagram of a multi-channel clock generator 10R studied by the inventors.
- the clock generator 10R includes a plurality of N (N ⁇ 2) PLL circuits 20_1 to 20_N.
- the PLL circuits 20_1 to 20_N respectively receive a common reference clock CLKREF and output clock signals CLK1 to CLKN obtained by multiplying the reference clock CLKREF.
- PLL circuit 20 includes phase comparator 22 , loop filter 24 , VCO (voltage controlled oscillator) 26 and frequency divider 28 .
- the present disclosure has been made in view of this situation, and one of the objects of certain aspects thereof is to provide a clock generator capable of generating a plurality of clock signals phase-synchronized with high precision.
- a multi-channel clock generator includes a plurality of N PLL (Phase Locked Loop) circuits.
- the PLL circuit outputs a control signal corresponding to a phase difference between a first terminal, a second terminal, a third terminal, a first clock input to the first terminal, and a second clock input to the second terminal.
- a phase comparison circuit that receives a control signal and passes a predetermined frequency band; an oscillator that oscillates at a frequency corresponding to the control signal that has passed through the loop filter; a frequency divider that outputs the clock signal after frequency from a third terminal.
- a common reference clock is input to the first terminals of the N PLL circuits, and the third terminal of the i-th (1 ⁇ i ⁇ N) PLL circuit is connected to the second terminal of the (i+1)-th PLL circuit. Connected.
- multiple clock signals can be phase-synchronized with high accuracy.
- FIG. 1 is a block diagram of a multi-channel clock generator examined by the inventor;
- FIG. 1 is a block diagram of a clock generator according to an embodiment;
- FIG. 2 is a block diagram showing a configuration example of a PLL circuit;
- FIG. 10 is a block diagram of a clock generator according to Modification 1;
- FIG. 11 is a block diagram of a clock generator according to Modification 2;
- FIG. 11 is a block diagram of a clock generator according to Modification 3;
- FIG. 12 is a block diagram of a clock generator according to Modification 4;
- FIG. 12 is a block diagram of a clock generator according to Modification 5;
- a multi-channel clock generator includes a plurality of N PLL (Phase Locked Loop) circuits.
- the PLL circuit generates a first terminal, a second terminal, a third terminal, and a control signal corresponding to a phase difference between a first clock input to the first terminal and a second clock input to the second terminal.
- a loop filter that receives a control signal and passes a predetermined frequency band; an oscillator that oscillates at a frequency corresponding to the control signal that has passed through the loop filter; and a frequency divider that outputs a later clock signal from a third terminal.
- a common reference clock is input to the first terminals of the N PLL circuits, and the third terminal of the i-th (1 ⁇ i ⁇ N) PLL circuit is connected to the second terminal of the (i+1)-th PLL circuit. Connected.
- At least one of the N PLL circuits may further include a first delay circuit provided between the output of the frequency divider and the third terminal. Thereby, the phase difference between the plurality of clock signals can be controlled according to the delay time of the first delay circuit.
- At least one of the N PLL circuits may further include a second delay circuit provided between the output of the oscillator and the input of the frequency divider. Thereby, the phase difference between the plurality of clock signals can be controlled according to the delay time of the second delay circuit.
- At least one of the N PLL circuits may further include a third delay circuit provided between the first terminal and the input of the phase comparator. Thereby, the phase difference between the plurality of clock signals can be controlled according to the delay time of the third delay circuit.
- At least one of the N PLL circuits may further include an offset circuit that is provided before or after the loop filter and superimposes an offset on the control signal.
- the division ratios of the frequency dividers of the N PLL circuits may all be equal.
- the division ratios of the frequency dividers of the N PLL circuits may be independently settable.
- FIG. 2 is a block diagram of clock generator 100 according to an embodiment.
- a clock generator 100 receives a reference clock CLKREF and generates clock signals CLK1 to CLKN of N channels (N ⁇ 2).
- the clock generator 100 includes a plurality of N PLL circuits 200_1 to 200_N.
- Each PLL circuit 200 includes a first terminal T1 to a third terminal T3, an output terminal OUT, a phase comparison circuit 210, a loop filter 220, an oscillator 230, and a frequency divider 240.
- the phase comparator circuit 210 detects the phase difference between the first clock CLKa input to the first terminal T1 and the second clock CLKb input to the second terminal T2.
- a control signal S1 is generated.
- Loop filter 220 filters the output signal of phase comparison circuit 210 .
- Oscillator 230 oscillates at a frequency corresponding to control signal S2 that has passed through loop filter 220 .
- the output signal of oscillator 230 is output from output terminal OUT as clock signal CLKi.
- the frequency divider 240 frequency-divides the clock signal CLK and outputs the frequency-divided clock signal CLKc from the third terminal T3.
- a common reference clock CLKREF is input to the first terminals T1 of the N PLL circuits 200_1 to 200_N. Also, the third terminal T3 of the i-th (1 ⁇ i ⁇ N) PLL circuit 200_i is connected to the second terminal T2 of the (i+1)-th PLL circuit 200_(i+1). Since the 0th and Nth circuits are treated as equivalent, the third terminal T3 of the Nth PLL circuit 200_N is connected to the second terminal T2 of the first PLL circuit 200_1.
- FIG. 3 is a block diagram showing a configuration example of the PLL circuit 200.
- PLL circuit 200 may comprise an analog PLL circuit.
- Phase comparator circuit 210 includes a phase frequency detector (Phase Frequency Detector) 212 and a charge pump circuit 214 .
- Loop filter 220 is an analog filter
- oscillator 230 is a VCO (Voltage Controlled Oscillator).
- the frequency of the output CLKc of frequency divider 240 is N/M times the frequency of the output of oscillator 230 .
- the PLL circuit 200 may be a digital PLL circuit.
- the phase comparison circuit 210 and frequency divider 240 are composed of digital circuits.
- the PLL circuit 200 may be an AD (All Digital) PLL circuit.
- the ADPLL circuit all the components of the PLL circuit 200 are composed of digital circuits.
- the phase comparator circuit 210 is composed of a TDC (time-to-digital converter) and a counter
- the loop filter 220 is composed of a digital filter
- the oscillator 230 is composed of a DCO (Digital Controlled Oscillator).
- the configuration of the PLL circuit 200 does not matter whether it is analog or digital.
- the multiple PLL circuits 200_1 to 200_N do not operate independently but form a loop, the phases of all the clock signals CLK1 to CLKN can be synchronized with high accuracy.
- FIG. 4 is a block diagram of a clock generator 100A according to Modification 1.
- FIG. 5 is a block diagram of a clock generator 100B according to Modification 2.
- the PLL circuit 200 comprises a first delay circuit 250 connected between the output of the frequency divider 240 and the third terminal T3.
- the division ratios K 1 to K N of frequency divider 240 may be equal or different.
- the phases of the output clocks CLK1 to CLKN can be arbitrarily shifted according to the delay amounts ⁇ 1 to ⁇ N of the first delay circuit 250 for each channel.
- FIG. 6 is a block diagram of a clock generator 100C according to Modification 3.
- PLL circuit 200 comprises a second delay circuit 252 connected between the output of oscillator 230 and the input of divider 240 .
- the phases of the output clocks CLK1 to CLKN can be arbitrarily shifted according to the delay amounts ⁇ 1 to ⁇ N of the second delay circuit 252 for each channel.
- FIG. 7 is a block diagram of a clock generator 100D according to Modification 4.
- the PLL circuit 200 includes a third delay circuit 254 provided between the first terminal T1 and the phase comparator circuit 210 to delay the clock CLKa.
- the phases of the output clocks CLK1 to CLKN can be arbitrarily shifted according to the delay amounts ⁇ 1 to ⁇ N of the third delay circuit 254 for each channel.
- FIG. 8 is a block diagram of a clock generator 100E according to Modification 5.
- the PLL circuit 200 includes an offset circuit 260 .
- the offset circuit 260 is provided before the loop filter 220 and superimposes the output signal of the phase comparison circuit 210 with the offset V ⁇ .
- the settling time of the PLL circuit 200 can be shortened by optimizing the offset amount V ⁇ .
- the first delay circuit 250 may be omitted, or a second delay circuit 252 or 254 may be provided instead.
- the present disclosure relates to clock generators.
- phase comparison circuit 100 clock generator 200 PLL circuit T1 first terminal T2 second terminal T3 third terminal OUT output terminal 210 phase comparison circuit 220 loop filter 230 oscillator 240 frequency divider 250 first delay circuit 252 second delay circuit 254 third delay circuit
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
クロック発生器100は、複数N個のPLL回路200を備える。位相比較回路210は、第1端子T1に入力される第1クロックCLKaと、第2端子T2に入力される第2クロックCLKbの位相差に応じた制御信号S1を生成する。ループフィルタ220は、制御信号S1を受け、所定の周波数帯域を通過させる。発振器230は、ループフィルタ220を通過した制御信号S2に応じた周波数で発振する。分周器240は、発振器230の出力クロックを分周し、分周後のクロック信号CLKcを第3端子T3から出力する。N個のPLL回路200の第1端子T1には、共通の基準クロックが入力される。i番目(1≦i≦N)のPLL回路200_iの第3端子T3は、(i+1)番目のPLL回路200_(i+1)の第2端子T2と接続される。
Description
本開示は、クロック発生器に関する。
数百MHz~数GHzの高速なクロック信号が必要な機器や装置では、低速なクロック信号をPLL(Phase Locked Loop)回路によって周波数逓倍することにより、高速なクロック信号を生成するのが一般的である。
互いに位相同期した複数のクロック信号を利用したい場合がある。図1は、本発明者が検討したマルチチャンネルのクロック発生器10Rのブロック図である。クロック発生器10Rは、複数N個(N≧2)のPLL回路20_1~20_Nを備える。
PLL回路20_1~20_Nはそれぞれ、共通の基準クロックCLKREFを受け、基準クロックCLKREFを逓倍したクロック信号CLK1~CLKNを出力する。PLL回路20は、位相比較器22、ループフィルタ24、VCO(電圧制御発振器)26および分周器28を含む。
本発明者は、図1のクロック発生器10Rについて検討し、以下の課題を認識するに至った。
図1の構成では、複数のPLL回路20_1~20_N間に、回路定数の誤差およびばらつきが存在する。また複数のPLL回路20_1~20_Nにおいて、位相ノイズも独立に発生する。
これらの理由から、図1のクロック発生器10Rでは、複数のクロック信号CLK1~CLKNを、高精度に位相同期させることが難しい。
本開示はかかる状況に鑑みてなされたものであり、そのある態様の目的のひとつは、高精度に位相同期された複数のクロック信号を生成可能なクロック発生器の提供にある。
本開示のある態様のマルチチャンネルクロック発生器は、複数N個のPLL(Phase Locked Loop)回路を備える。PLL回路は、第1端子と、第2端子と、第3端子と、第1端子に入力される第1クロックと、第2端子に入力される第2クロックの位相差に応じた制御信号を生成する位相比較回路と、制御信号を受け、所定の周波数帯域を通過させるループフィルタと、ループフィルタを通過した制御信号に応じた周波数で発振する発振器と、発振器の出力クロックを分周し、分周後のクロック信号を第3端子から出力する分周器と、含む。N個のPLL回路の第1端子には、共通の基準クロックが入力され、i番目(1≦i≦N)のPLL回路の第3端子は、(i+1)番目のPLL回路の第2端子と接続される。
なお、以上の構成要素を任意に組み合わせたもの、構成要素や表現を、方法、装置などの間で相互に置換したものもまた、本発明の態様として有効である。
本開示のある態様によれば、複数のクロック信号を高精度で位相同期することができる。
(実施形態の概要)
本開示のいくつかの例示的な実施形態の概要を説明する。この概要は、後述する詳細な説明の前置きとして、実施形態の基本的な理解を目的として、1つまたは複数の実施形態のいくつかの概念を簡略化して説明するものであり、発明あるいは開示の広さを限定するものではない。便宜上、「一実施形態」は、本明細書に開示するひとつの実施形態(実施例や変形例)または複数の実施形態(実施例や変形例)を指すものとして用いる場合がある。
本開示のいくつかの例示的な実施形態の概要を説明する。この概要は、後述する詳細な説明の前置きとして、実施形態の基本的な理解を目的として、1つまたは複数の実施形態のいくつかの概念を簡略化して説明するものであり、発明あるいは開示の広さを限定するものではない。便宜上、「一実施形態」は、本明細書に開示するひとつの実施形態(実施例や変形例)または複数の実施形態(実施例や変形例)を指すものとして用いる場合がある。
この概要は、考えられるすべての実施形態の包括的な概要ではなく、すべての実施形態の重要な要素または重要な要素を特定することも、一部またはすべての態様の範囲を線引きすることも意図していない。その唯一の目的は、後で提示するより詳細な説明の前置きとして、1つまたは複数の実施形態のいくつかの概念を簡略化した形で提示することである。
(実施形態の概要)
一実施形態に係るマルチチャンネルクロック発生器は、複数N個のPLL(Phase Locked Loop)回路を備える。PLL回路は、第1端子と、第2端子と、第3端子と、第1端子に入力される第1クロックと第2端子に入力される第2クロックの位相差に応じた制御信号を生成する位相比較回路と、制御信号を受け、所定の周波数帯域を通過させるループフィルタと、ループフィルタを通過した制御信号に応じた周波数で発振する発振器と、発振器の出力クロックを分周し、分周後のクロック信号を第3端子から出力する分周器と、を含む。N個のPLL回路の第1端子には、共通の基準クロックが入力され、i番目(1≦i≦N)のPLL回路の第3端子は、(i+1)番目のPLL回路の第2端子と接続される。
一実施形態に係るマルチチャンネルクロック発生器は、複数N個のPLL(Phase Locked Loop)回路を備える。PLL回路は、第1端子と、第2端子と、第3端子と、第1端子に入力される第1クロックと第2端子に入力される第2クロックの位相差に応じた制御信号を生成する位相比較回路と、制御信号を受け、所定の周波数帯域を通過させるループフィルタと、ループフィルタを通過した制御信号に応じた周波数で発振する発振器と、発振器の出力クロックを分周し、分周後のクロック信号を第3端子から出力する分周器と、を含む。N個のPLL回路の第1端子には、共通の基準クロックが入力され、i番目(1≦i≦N)のPLL回路の第3端子は、(i+1)番目のPLL回路の第2端子と接続される。
上記構成によると、複数のPLL回路が位相同期して動作するため、位相同期した高速な複数のクロック信号を生成できる。なお、N番目と0番目は等価として扱うものとし、したがって(N+1)番目は、1番目と読み替え可能である。
一実施形態において、N個のPLL回路の少なくともひとつは、分周器の出力と第3端子の間に設けられる第1遅延回路をさらに含んでもよい。これにより、第1遅延回路の遅延時間に応じて、複数のクロック信号の位相差を制御できる。
一実施形態において、N個のPLL回路の少なくともひとつは、発振器の出力と分周器の入力の間に設けられる第2遅延回路をさらに含んでもよい。これにより、第2遅延回路の遅延時間に応じて、複数のクロック信号の位相差を制御できる。
一実施形態において、N個のPLL回路の少なくともひとつは、第1端子と位相比較回路の入力の間に設けられる第3遅延回路をさらに含んでもよい。これにより、第3遅延回路の遅延時間に応じて、複数のクロック信号の位相差を制御できる。
一実施形態において、N個のPLL回路の少なくともひとつは、ループフィルタの前段または後段に設けられ、制御信号にオフセットを重畳するオフセット回路をさらに含んでもよい。この構成によれば、PLL回路のセトリング時間を短縮できる。
一実施形態において、N個のPLL回路の分周器の分周比はすべて等しくてもよい。
一実施形態において、N個のPLL回路の分周器の分周比は、独立に設定可能であってもよい。
(実施形態)
図2は、実施形態に係るクロック発生器100のブロック図である。クロック発生器100は、基準クロックCLKREFを受け、Nチャンネル(N≧2)のクロック信号CLK1~CLKNを発生する。
図2は、実施形態に係るクロック発生器100のブロック図である。クロック発生器100は、基準クロックCLKREFを受け、Nチャンネル(N≧2)のクロック信号CLK1~CLKNを発生する。
クロック発生器100は、複数N個のPLL回路200_1~200_Nを備える。PLL回路200はそれぞれ、第1端子T1~第3端子T3、出力端子OUT、位相比較回路210、ループフィルタ220、発振器230、分周器240を備える。
PLL回路200_i(1≦i≦N)それぞれにおいて、位相比較回路210は、第1端子T1に入力される第1クロックCLKaと、第2端子T2に入力される第2クロックCLKbの位相差に応じた制御信号S1を生成する。ループフィルタ220は、位相比較回路210の出力信号をフィルタリングする。発振器230は、ループフィルタ220を通過した制御信号S2に応じた周波数で発振する。発振器230の出力信号は、クロック信号CLKiとして出力端子OUTから出力される。分周器240は、クロック信号CLKを分周し、分周後のクロック信号CLKcを、第3端子T3から出力する。
N個のPLL回路200_1~200_Nの第1端子T1には、共通の基準クロックCLKREFが入力されている。また、i番目(1≦i≦N)のPLL回路200_iの第3端子T3は、(i+1)番目のPLL回路200_(i+1)の第2端子T2と接続される。0番目とN番目を等価として扱うから、N番目のPLL回路200_Nの第3端子T3は、1番目のPLL回路200_1の第2端子T2と接続される。
図3は、PLL回路200の構成例を示すブロック図である。一実施例において、PLL回路200は、アナログPLL回路で構成することができる。位相比較回路210は、位相周波数比較器(Phase Frequency Detector)212およびチャージポンプ回路214を含む。ループフィルタ220はアナログフィルタであり、発振器230は、VCO(Voltage Controlled Oscillator)で構成される。分周器240の分周比(M/N)は整数であってもよいし(つまりN=1)、分数であってもよい(N≧2)。分周器240の出力CLKcの周波数は、発振器230の出力の周波数の、N/M倍となる。
一実施例においてPLL回路200は、デジタルPLL回路であってもよい。デジタルPLL回路では、位相比較回路210および分周器240がデジタル回路で構成される。
一実施例においてPLL回路200は、AD(All Digital)PLL回路であってもよい。ADPLL回路では、PLL回路200のすべての構成要素がデジタル回路で構成される。具体的には、位相比較回路210がTDC(時間デジタル変換器)とカウンタで構成され、ループフィルタ220がデジタルフィルタで構成され、発振器230がDCO(Digital Controlled Oscillator)で構成される。
つまりPLL回路200の構成は、アナログ、デジタルを問わない。
以上がクロック発生器100の構成である。続いてその動作を説明する。
図2において、複数のPLL回路200_1~200_Nにおける分周器240の分周比M/Nは等しいものとする。また基準クロックCLKREFの周波数をfREFとする。クロック発生器100において、すべてのPLL回路200で位相ロックがかかった状態では、複数のクロック信号CLK1~CLKNの周波数は等しく、fREF×M/Nに安定化される。
また、複数のPLL回路200_1~200_Nは独立に動作するのではなく、ループを形成しているので、すべてのクロック信号CLK1~CLKNの位相を高精度で同期させることができる。
実施形態は例示であり、それらの各構成要素や各処理プロセスの組み合わせにさまざまな変形例が存在すること、またそうした変形例も本開示に含まれ、また本発明の範囲を構成しうることは当業者に理解されるところである。以下、こうした変形例を説明する。
図4は、変形例1に係るクロック発生器100Aのブロック図である。変形例1において、複数の分周器240の分周比K(=M/N)は異なっている。その他は図2と同様である。
変形例1において、基準クロックCLKREFの周波数をfREF、クロック信号CLK1~CLKNの周波数をf1~fNとすると以下の関係式が成り立つ。
f1×1/K1=f2×1/K2=f3×1/K3=…=fN×1/KN=fREF
f1×1/K1=f2×1/K2=f3×1/K3=…=fN×1/KN=fREF
したがって、複数のクロック信号CLK1~CLKNの周波数f1~fNは以下のように表される。
f1=fREF×K1
f2=fREF×K2
…
fN=fREF×KN
したがって、変形例1によれば、周波数が異なる複数のクロック信号CLK1~CLKNを生成できる。
f1=fREF×K1
f2=fREF×K2
…
fN=fREF×KN
したがって、変形例1によれば、周波数が異なる複数のクロック信号CLK1~CLKNを生成できる。
図5は、変形例2に係るクロック発生器100Bのブロック図である。この変形例において、PLL回路200は、分周器240の出力と第3端子T3の間に接続される第1遅延回路250を備える。分周器240の分周比K1~KNは等しくてもよいし異なっていてもよい。
変形例2によれば、チャンネルごとの第1遅延回路250の遅延量φ1~φNに応じて、出力クロックCLK1~CLKNの位相を任意にシフトさせることができる。
図6は、変形例3に係るクロック発生器100Cのブロック図である。この変形例において、PLL回路200は、発振器230の出力と分周器240の入力の間に接続される第2遅延回路252を備える。
変形例3によれば、チャンネルごとの第2遅延回路252の遅延量φ1~φNに応じて、出力クロックCLK1~CLKNの位相を任意にシフトさせることができる。
図7は、変形例4に係るクロック発生器100Dのブロック図である。この変形例において、PLL回路200は、第1端子T1と位相比較回路210の間に設けられ、クロックCLKaに遅延を与える第3遅延回路254を備える。
変形例4によれば、チャンネルごとの第3遅延回路254の遅延量φ1~φNに応じて、出力クロックCLK1~CLKNの位相を任意にシフトさせることができる。
図8は、変形例5に係るクロック発生器100Eのブロック図である。この変形例において、PLL回路200には、オフセット回路260を備える。オフセット回路260は、ループフィルタ220の前段に設けられ、位相比較回路210の出力信号に、オフセットVθを重畳する。
変形例5によれば、オフセット量Vθを最適化することにより、PLL回路200のセトリング時間を短縮できる。第1遅延回路250は省略してもよいし、その代わりに、第2遅延回路252もしくは254を設けてもよい。
実施形態および変形例1~5では、すべてのPLL回路200が同一の構成を有するものとして説明したがその限りでなく、PLL回路200の構成は異なっていてもよい。
実施の形態にもとづき本発明を説明したが、実施の形態は、本発明の原理、応用を示しているにすぎず、実施の形態には、請求の範囲に規定された本発明の思想を離脱しない範囲において、多くの変形例や配置の変更が可能である。
本開示は、クロック発生器に関する。
100 クロック発生器
200 PLL回路
T1 第1端子
T2 第2端子
T3 第3端子
OUT 出力端子
210 位相比較回路
220 ループフィルタ
230 発振器
240 分周器
250 第1遅延回路
252 第2遅延回路
254 第3遅延回路
200 PLL回路
T1 第1端子
T2 第2端子
T3 第3端子
OUT 出力端子
210 位相比較回路
220 ループフィルタ
230 発振器
240 分周器
250 第1遅延回路
252 第2遅延回路
254 第3遅延回路
Claims (7)
- 複数N個のPLL(Phase Locked Loop)回路を備え、
前記PLL回路は、
第1端子と、
第2端子と、
第3端子と、
第1端子に入力される第1クロックと、第2端子に入力される第2クロックの位相差に応じた制御信号を生成する位相比較回路と、
前記制御信号を受け、所定の周波数帯域を通過させるループフィルタと、
前記ループフィルタを通過した制御信号に応じた周波数で発振する発振器と、
前記発振器の出力クロックを分周し、分周後のクロック信号を前記第3端子から出力する分周器と、
を含み、
前記N個のPLL回路の前記第1端子には、共通の基準クロックが入力され、
i番目(1≦i≦N)のPLL回路の前記第3端子は、(i+1)番目のPLL回路の前記第2端子と接続されることを特徴とするマルチチャンネルクロック発生器。 - 前記N個のPLL回路の少なくともひとつは、前記分周器の出力と前記第3端子の間に設けられる第1遅延回路をさらに含むことを特徴とする請求項1に記載のマルチチャンネルクロック発生器。
- 前記N個のPLL回路の少なくともひとつは、前記発振器の出力と前記分周器の入力の間に設けられる第2遅延回路をさらに含むことを特徴とする請求項1または2に記載のマルチチャンネルクロック発生器。
- 前記N個のPLL回路の少なくともひとつは、前記第1端子と前記位相比較回路の入力の間に設けられる第3遅延回路をさらに含むことを特徴とする請求項1から3のいずれかに記載のマルチチャンネルクロック発生器。
- 前記N個のPLL回路の少なくともひとつは、前記ループフィルタの前段または後段に設けられ、前記制御信号にオフセットを重畳するオフセット回路をさらに含むことを特徴とする請求項1から4のいずれかに記載のマルチチャンネルクロック発生器。
- 前記N個のPLL回路の前記分周器の分周比はすべて等しいことを特徴とする請求項1から5のいずれかに記載のマルチチャンネルクロック発生器。
- 前記N個のPLL回路の前記分周器の分周比は、独立に設定可能であることを特徴とする請求項1から5のいずれかに記載のマルチチャンネルクロック発生器。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2021-065453 | 2021-04-07 | ||
JP2021065453A JP2022160923A (ja) | 2021-04-07 | 2021-04-07 | マルチチャンネルクロック発生器 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2022215503A1 true WO2022215503A1 (ja) | 2022-10-13 |
Family
ID=83545348
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2022/012881 WO2022215503A1 (ja) | 2021-04-07 | 2022-03-18 | マルチチャンネルクロック発生器 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JP2022160923A (ja) |
WO (1) | WO2022215503A1 (ja) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63281520A (ja) * | 1987-05-14 | 1988-11-18 | Nippon Telegr & Teleph Corp <Ntt> | マルチ出力周波数シンセサイザ |
JP2001036404A (ja) * | 1999-07-19 | 2001-02-09 | Sharp Corp | Pll回路 |
JP2004072714A (ja) * | 2002-06-11 | 2004-03-04 | Rohm Co Ltd | クロック生成システム |
JP2011061573A (ja) * | 2009-09-11 | 2011-03-24 | Renesas Electronics Corp | 半導体装置 |
JP2015046799A (ja) * | 2013-08-28 | 2015-03-12 | 富士通株式会社 | 電子回路および制御方法 |
-
2021
- 2021-04-07 JP JP2021065453A patent/JP2022160923A/ja active Pending
-
2022
- 2022-03-18 WO PCT/JP2022/012881 patent/WO2022215503A1/ja active Application Filing
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63281520A (ja) * | 1987-05-14 | 1988-11-18 | Nippon Telegr & Teleph Corp <Ntt> | マルチ出力周波数シンセサイザ |
JP2001036404A (ja) * | 1999-07-19 | 2001-02-09 | Sharp Corp | Pll回路 |
JP2004072714A (ja) * | 2002-06-11 | 2004-03-04 | Rohm Co Ltd | クロック生成システム |
JP2011061573A (ja) * | 2009-09-11 | 2011-03-24 | Renesas Electronics Corp | 半導体装置 |
JP2015046799A (ja) * | 2013-08-28 | 2015-03-12 | 富士通株式会社 | 電子回路および制御方法 |
Also Published As
Publication number | Publication date |
---|---|
JP2022160923A (ja) | 2022-10-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10797709B2 (en) | Method and circuits for fine-controlled phase/frequency offsets in phase-locked loops | |
US10715155B1 (en) | Apparatus and methods for digital phase locked loop with analog proportional control function | |
US7907023B2 (en) | Phase lock loop with a multiphase oscillator | |
EP2145243A1 (en) | Multi-phase clock system | |
US7372340B2 (en) | Precision frequency and phase synthesis with fewer voltage-controlled oscillator stages | |
US7088155B2 (en) | Clock generating circuit | |
US7642865B2 (en) | System and method for multiple-phase clock generation | |
US7356111B1 (en) | Apparatus and method for fractional frequency division using multi-phase output VCO | |
EP3190705B1 (en) | A fractional pll using a linear pfd with adjustable delay | |
US20200313679A1 (en) | Semiconductor device | |
JP2017512446A (ja) | 周波数シンセサイザ | |
EP4175180A1 (en) | Circuitry and methods for fractional division of high-frequency clock signals | |
WO2022215503A1 (ja) | マルチチャンネルクロック発生器 | |
US8884665B2 (en) | Multiple-phase clock generator | |
US11632119B1 (en) | Programmable fractional ripple divider | |
EP1422826A1 (en) | Exact self-calibration of a pll with multiphase clocks | |
US5838755A (en) | Frequency forming circuit with pulse swallower | |
US9698800B2 (en) | System and method for clock generation with an output fractional frequency divider | |
CN118074711B (zh) | 一种车载SerDes芯片、包括其的汽车配件及汽车 | |
US20240305304A1 (en) | Method and Apparatus For Reducing Jitter In A Phase-Locked Loop | |
KR102205037B1 (ko) | 글리치를 제거하기 위한 멀티 모듈러스 분주기 및 이를 포함하는 전자 장치 | |
JP3857878B2 (ja) | Pll回路 | |
KR100670462B1 (ko) | 분산 시간 발진기 | |
KR20200068312A (ko) | 위상 고정 루프 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 22784488 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 22784488 Country of ref document: EP Kind code of ref document: A1 |