WO2021005679A1 - 分布型回路 - Google Patents

分布型回路 Download PDF

Info

Publication number
WO2021005679A1
WO2021005679A1 PCT/JP2019/026972 JP2019026972W WO2021005679A1 WO 2021005679 A1 WO2021005679 A1 WO 2021005679A1 JP 2019026972 W JP2019026972 W JP 2019026972W WO 2021005679 A1 WO2021005679 A1 WO 2021005679A1
Authority
WO
WIPO (PCT)
Prior art keywords
transmission line
input
terminal
variable current
distributed circuit
Prior art date
Application number
PCT/JP2019/026972
Other languages
English (en)
French (fr)
Inventor
照男 徐
宗彦 長谷
秀之 野坂
Original Assignee
日本電信電話株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電信電話株式会社 filed Critical 日本電信電話株式会社
Priority to US17/620,845 priority Critical patent/US20220416742A1/en
Priority to PCT/JP2019/026972 priority patent/WO2021005679A1/ja
Priority to JP2021530372A priority patent/JPWO2021005679A1/ja
Publication of WO2021005679A1 publication Critical patent/WO2021005679A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/12Transference of modulation from one carrier to another, e.g. frequency-changing by means of semiconductor devices having more than two electrodes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/60Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators
    • H03F3/605Distributed amplifiers
    • H03F3/607Distributed amplifiers using FET's
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/12Transference of modulation from one carrier to another, e.g. frequency-changing by means of semiconductor devices having more than two electrodes
    • H03D7/125Transference of modulation from one carrier to another, e.g. frequency-changing by means of semiconductor devices having more than two electrodes with field effect transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/14Balanced arrangements
    • H03D7/1425Balanced arrangements with transistors
    • H03D7/1433Balanced arrangements with transistors using bipolar transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/08Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements
    • H03F1/22Modifications of amplifiers to reduce detrimental influences of internal impedances of amplifying elements by use of cascode coupling, i.e. earthed cathode or emitter stage followed by earthed grid or base stage respectively
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • H03F3/19High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/4508Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using bipolar transistors as the active amplifying circuit
    • H03F3/45085Long tailed pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/60Amplifiers in which coupling networks have distributed constants, e.g. with waveguide resonators
    • H03F3/605Distributed amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/451Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier

Definitions

  • the present invention relates to a distributed circuit such as a distributed amplifier or a distributed mixer.
  • Distributed circuits such as distributed mixers and distributed amplifiers have excellent wide bandwidth and are used in various systems such as high-speed optical communication and high-resolution radar.
  • impedance matching is performed with the parasitic capacitance of the transistor incorporated in the input / output transmission line, and the propagation constants of the transmission line between the input and output are matched to amplify or mix the signal over a wide band. It is possible to do.
  • FIG. 12 is a circuit diagram showing the configuration of a conventional distributed amplifier.
  • the distributed amplifier includes an input transmission line CPW10 whose input end is connected to the signal input terminal 1, an output transmission line CPW20 whose termination is connected to the signal output terminal 2, and a termination and grounding of the transmission line CPW10.
  • An input terminating resistor R1 that connects the above, an output terminating resistor R2 that connects the input end of the transmission line CPW20 and the ground, and an output terminal that is arranged along the transmission lines CPW10 and CPW20, and the input terminal is connected to the transmission line CPW10.
  • unit cells 3 (3-1 to 3-N) are provided in N stages.
  • the transmission line CPW10 has a configuration in which a plurality of transmission lines CPW1a, CPW1 and CPW1b are connected in series.
  • the transmission line CPW20 has a configuration in which a plurality of transmission lines CPW2a, CPW2, and CPW2b are connected in series.
  • each unit cell 3 (3-1 to 3-N) has an input transistor Q30 whose base terminal is connected to the transmission line CPW10 and an emitter terminal whose collector terminal is connected to the transmission line CPW20. Is connected to the collector terminal of the input transistor Q30, the emitter resistance REE is connected to the emitter terminal of the input transistor Q30 at one end, and the other end is connected to the power supply voltage VEE, and one end is connected to the power supply voltage VEE.
  • the other end is a resistor R30 connected to the base terminal of the output transistor Q31, one end is connected to the base terminal of the output transistor Q31, the other end is a grounded resistor R31, and one end is to the base terminal of the output transistor Q31. It is composed of a transistor C30 which is connected and the other end is grounded.
  • the bias tee 4 has a capacitor C1 inserted between the signal input terminal 1 and the input end of the transmission line CPW10, one end connected to the input end of the transmission line CPW10, and the other end biased. It is composed of an inductor L1 connected to a voltage vbin.
  • FIG. 14 and 15 are circuit diagrams showing another configuration of the conventional distributed amplifier.
  • a capacitor C2 is inserted between the input terminating resistor R1 and the ground in addition to the configuration of FIG. 12 (Non-Patent Document). 2).
  • the DC block 5 composed of the off-chip capacitor C1 is provided at the input end of the transmission line CPW10, and in order to give an appropriate bias voltage to the input transistor Q30 of each unit cell 3, the transmission line CPW10 is provided.
  • the bias voltage Vbb is supplied to the end via the input terminating resistor R1 and the wiring 6 (see Non-Patent Document 3).
  • FIGS. 12, 14, and 15 As described above, as the bias voltage supply method, the methods shown in FIGS. 12, 14, and 15 have been proposed. However, the configurations shown in FIGS. 12, 14, and 15 have the following problems.
  • the phenomenon that the gain decreases can be explained as follows.
  • the voltage value differs between the bias tee 4 side and the input terminating resistor R1 side due to the voltage drop generated in the transmission line CPW10.
  • a collector current flows through the input transistor Q30, but the base voltage Vic of the input transistor Q30 of each unit cell 3 is not correct because the voltage values differ between the bias tee 4 side and the input terminating resistor R1 side. Since it becomes uniform, the value of the collector current also becomes non-uniform.
  • the collector current flowing through the input transistor Q30 of the first-stage unit cell 3-1 is the collector current flowing through the input transistor Q30 of the Nth-stage unit cell 3-N. It will be larger than the current.
  • the collector current is non-uniform as described above, the unit cell closer to the terminal side deviates from the optimum collector current value, and thus the gain decreases in the configuration of FIG.
  • a capacitor C2 is inserted between the input terminating resistor R1 and the ground in order to prevent a direct current from flowing through the transmission line CPW10.
  • a large capacitance value of the capacitor C2 cannot be realized on-chip, there is a problem that the reflection characteristic on the low frequency side deteriorates. Due to the problem of deterioration of the reflection characteristics, it is not desirable to adopt the configuration of FIG. 14 for the amplification and mixing of the baseband signal that requires good reflection characteristics from a low frequency.
  • bias tee 4 is used in the configuration of the distributed amplifier shown in FIGS. 12 and 14, it is necessary to increase the self-resonant frequency of the bias tee 4 in order to widen the bandwidth of the distributed circuit. is there. However, since the bias tee 4 requires a large inductor L1, it is difficult to increase the self-resonant frequency.
  • a DC block 5 is provided at the input end of the transmission line CPW10, and a bias voltage Vbb is supplied to the end of the transmission line CPW10 via the input terminating resistor R1 and the wiring 6. ..
  • a large direct current does not flow through the transmission line CPW10, and the bias voltage is evenly applied to each unit cell 3.
  • the configuration of FIG. 15 since it is necessary to route a long wiring 6 between the terminal that gives the bias voltage Vbb and the input terminating resistor R1, there is a problem that the reflection characteristic on the high frequency side deteriorates. Due to the problem of deterioration of the reflection characteristics, it is not desirable to adopt the configuration of FIG. 15 for high-speed baseband signal amplification and mixing. As described above, in the conventional configuration, it is difficult to apply a bias voltage to the input transistor of each unit cell 3 without deteriorating the gain and reflection characteristics.
  • the present invention has been made to solve the above problems, and it is possible to apply an appropriate bias voltage to the input transistor of each unit cell, and to operate a distributed circuit without deteriorating the gain and reflection characteristics.
  • the purpose is possible to apply an appropriate bias voltage to the input transistor of each unit cell, and to operate a distributed circuit without deteriorating the gain and reflection characteristics. The purpose.
  • the distributed circuit of the present invention includes a first transmission line configured to input an input signal to an input end, a second transmission line configured to output an output signal from the output end, and the above-mentioned.
  • a terminal resistor connected to the end of the first transmission line and arranged along the first and second transmission lines, the input terminal is connected to the first transmission line, and the output terminal is the second transmission line.
  • a plurality of unit cells connected to a transmission line, one end connected to the end or near the end of the first transmission line, the other end connected to a power supply voltage, the first transmission line and the power supply voltage. It is characterized by including a first variable current source capable of adjusting the amount of current between the two.
  • the input transistor of each unit cell is provided with a first variable current source having one end connected to the end or near the end of the first transmission line and the other end connected to the power supply voltage.
  • An appropriate bias voltage can be applied, and the distributed circuit can be operated without deteriorating the gain and reflection characteristics.
  • FIG. 1 is a circuit diagram showing a configuration of a distributed amplifier according to a first embodiment of the present invention.
  • FIG. 2 is a diagram showing simulation results of S-parameters of the distributed amplifier according to the conventional and the first embodiment of the present invention.
  • FIG. 3 is a circuit diagram showing a configuration of a distributed amplifier according to a second embodiment of the present invention.
  • FIG. 4 is a circuit diagram showing another configuration of the distributed amplifier according to the second embodiment of the present invention.
  • FIG. 5 is a circuit diagram showing a configuration of a distributed amplifier according to a third embodiment of the present invention.
  • FIG. 6 is a circuit diagram showing a configuration of a distributed amplifier according to a fourth embodiment of the present invention.
  • FIG. 1 is a circuit diagram showing a configuration of a distributed amplifier according to a first embodiment of the present invention.
  • FIG. 2 is a diagram showing simulation results of S-parameters of the distributed amplifier according to the conventional and the first embodiment of the present invention.
  • FIG. 3 is a circuit
  • FIG. 7 is a circuit diagram showing a configuration of a distributed amplifier according to a fifth embodiment of the present invention.
  • FIG. 8 is a circuit diagram showing a configuration of a distributed mixer according to a sixth embodiment of the present invention.
  • FIG. 9 is a circuit diagram showing a configuration of a unit cell of the distributed mixer according to the sixth embodiment of the present invention.
  • FIG. 10 is a circuit diagram showing another configuration of the distributed mixer according to the sixth embodiment of the present invention.
  • FIG. 11 is a circuit diagram showing another configuration of the distributed mixer according to the sixth embodiment of the present invention.
  • FIG. 12 is a circuit diagram showing the configuration of a conventional distributed amplifier.
  • FIG. 13 is a circuit diagram showing a configuration of a unit cell of the distributed amplifier of FIG.
  • FIG. 14 is a circuit diagram showing another configuration of a conventional distributed amplifier.
  • FIG. 15 is a circuit diagram showing another configuration of a conventional distributed amplifier.
  • FIG. 1 is a circuit diagram showing a configuration of a distributed amplifier according to a first embodiment of the present invention.
  • a DC block 5 composed of a plurality of unit cells 3-1 to 3-N, an off-chip capacitor C1 inserted between the signal input terminal 1 and the input end of the transmission line CPW10, and one end of the transmission line CPW10. It is connected to the end, the other end is connected to the power supply voltage VEE, and is composed of a variable current source IS whose amount of current between the transmission line CPW10 and the power supply voltage VEE can be adjusted.
  • unit cells 3 (3-1 to 3-N) are provided in N stages (N is an integer of 2 or more).
  • Vin is an input signal of a distributed amplifier
  • Vout is an output signal of a distributed amplifier
  • Vic is an input signal of a unit cell 3 (base voltage of an input transistor)
  • Vio is an output signal of the unit cell 3.
  • the configuration of each unit cell 3 is as shown in FIG.
  • the transmission line CPW10 has a configuration in which a plurality of transmission lines CPW1a, CPW1 and CPW1b are connected in series.
  • the characteristic impedance of the transmission line CPW1 between the unit cells and the transmission line CPW1a on the input side are different. The reason is that in the case of the transmission line CPW1a, it is necessary for the transmission line CPW1a to absorb the influence of the parasitic capacitance of the DC block 5 or the like on the input side.
  • the transmission lines CPW1 and CPW1b have different characteristic impedances. The reason is that in the case of the transmission line CPW1b, it is necessary for the transmission line CPW1b to absorb the influence of the parasitic capacitance of the input terminating resistor R1 and the variable current source IS.
  • the transmission line CPW20 has a configuration in which a plurality of transmission lines CPW2a, CPW2, and CPW2b are connected in series.
  • the characteristic impedance of the transmission line CPW2 between the unit cells and the transmission line CPW2a on the input side are different. The reason is that in the case of the transmission line CPW2a, it is necessary for the transmission line CPW2a to absorb the influence of the parasitic capacitance of the output terminating resistor R2.
  • the transmission lines CPW2 and CPW2b have different characteristic impedances. The reason is that in the case of the transmission line CPW2b, it is necessary for the transmission line CPW2b to absorb the influence of the parasitic capacitance of the circuit or the like in the subsequent stage of the signal output terminal 2.
  • the current amount of the variable current source IS provided between the end of the transmission line CPW10 and the power supply voltage VEE is controlled by the control voltage Vcont, so that the base terminal of the input transistor of each unit cell 3 is desired.
  • a bias voltage can be applied.
  • the input terminating resistor R1 is directly connected to the ground, the reflection characteristics do not deteriorate. Therefore, in this embodiment, it is possible to apply a bias voltage to the input transistor of each unit cell 3 without deteriorating the gain and reflection characteristics.
  • FIG. 2 shows the simulation results of the S-parameters of the conventional and distributed amplifiers of this embodiment.
  • the configuration shown in FIG. 15 was used.
  • the input terminating resistor R1 was set to 50 ⁇ .
  • the power supply voltage VEE is a negative voltage of -4.4V.
  • an inductor of 500 pH simulating a long wiring 6 is inserted between the input terminating resistor R1 and the terminal that applies the bias voltage Vbb.
  • a current of 67 mA is passed through the variable current source IS so that the same bias voltage as that of the conventional distributed amplifier is applied to the base terminal of the input transistor of each unit cell 3.
  • S11a is the S-parameter S11 of the conventional distributed amplifier
  • S11b is the S-parameter S11 of the distributed amplifier of this embodiment
  • S21a is the S-parameter S21 of the conventional distributed amplifier
  • S21b is the distributed amplifier of this embodiment.
  • S-parameter S21 According to FIG. 2, it can be seen that by using the configuration of this embodiment, a gain (S21) equivalent to that of the conventional one is realized, and a better reflection characteristic (S11) than the conventional one is obtained.
  • FIG. 3 is a circuit diagram showing a configuration of a distributed amplifier according to a second embodiment of the present invention.
  • This embodiment is a specific example of the first embodiment, and adopts the simplest and smallest area configuration that can be realized by one transistor Q1 as shown in FIG. 3 as the configuration of the variable current source IS. is there.
  • a control voltage Vcont is input to the base terminal of the transistor Q1, and a power supply voltage VEE is given to the emitter terminal.
  • the collector terminal of the transistor Q1 is connected to the end of the transmission line CPW10.
  • the collector current of the transistor Q1 can be controlled by changing the control voltage Vcont applied to the base terminal of the transistor Q1, and the current amount of the variable current source IS can be controlled.
  • a bipolar transistor is used as the transistor Q1 that realizes the variable current source IS, but a MOS transistor may be used.
  • a MOS transistor in the above description, the base terminal may be replaced with a gate terminal, the collector terminal may be replaced with a drain terminal, and the emitter terminal may be replaced with a source terminal.
  • FIG. 3 shows an example in which the emitter terminal of the transistor Q1 is grounded and the voltage of the base terminal is changed.
  • the base terminal is grounded and the emitter voltage is changed.
  • the amount of current of the variable current source IS may be adjusted.
  • the configuration of the distributed amplifier in this case is shown in FIG.
  • FIG. 5 is a circuit diagram showing a configuration of a distributed amplifier according to a third embodiment of the present invention.
  • This embodiment is another specific example of the first embodiment.
  • the bias voltage V1 is input to the base terminal, the collector terminal is connected to the end of the transmission line CPW10, and the emitter terminal is connected to the collector terminal of the transistor Q1 with respect to the configuration of the second embodiment.
  • the connected transistor Q2 is added.
  • a cascode type variable current source in which a plurality of transistors Q1 and Q2 are vertically stacked is adopted.
  • the current amount of the variable current source IS can be controlled by changing the control voltage Vcont applied to the base terminal of the transistor Q1.
  • the bias voltage V1 is set to a voltage higher than the control voltage Vcont (in this embodiment, the voltage between the ground voltage and the control voltage Vcont).
  • variable current source IS the number of stages of the transistors used in the variable current source IS is not limited to two. If it is necessary to improve the impedance of the variable current source IS, the configuration may be three or more stages.
  • the distributed variable current source DIS is arranged along the transmission line CPW10a at a position behind the unit cell 3-N in the final stage and before the input terminating resistor R1, one end is connected to the transmission line CPW10a, and the other end. Consists of a plurality of variable current sources IS-1 to IS-M (M is an integer of 2 or more) connected to the power supply voltage VEE.
  • the transmission line CPW10a has a configuration in which a plurality of transmission lines CPW1a, CPW1, CPW4, and CPW1b are connected in series.
  • the characteristic impedance is different between the transmission line CPW1 between the unit cells and the transmission line CPW4 to which the variable current sources IS (IS-1 to IS-M) are connected.
  • the reason is that in the case of the transmission line CPW4, it is necessary for the transmission line CPW4 to absorb the influence of the parasitic capacitance of the variable current sources IS (IS-1 to IS-M).
  • each variable current source IS-1 to IS-M the configurations described in the second and third embodiments can be used. Similar to the first embodiment, the variable current sources IS-1 to the control voltages Vcont-1 to Vcont-M are used so that a desired bias voltage can be applied to the base terminal of the input transistor of each unit cell 3. The amount of current of IS-M may be controlled. The values of the control voltages Vcont-1 to Vcont-M may be the same value or may be different values.
  • variable current source DIS By using the distributed variable current source DIS as in this embodiment, the influence of the parasitic capacitance of the transistors constituting the variable current sources IS-1 to IS-M is absorbed by the transmission line CPW4, so that the distributed type is distributed. It is possible to prevent deterioration of circuit characteristics. For wide bandwidth, it is desirable to use variable current sources IS-1 to IS-M as small as possible. For example, when bipolar transistors are used as the variable current sources IS-1 to IS-M, it is desirable to use transistors having the minimum emitter length that can be manufactured in the process.
  • FIG. 7 is a circuit diagram showing a configuration of a distributed amplifier according to a fifth embodiment of the present invention.
  • the distributed amplifier of this embodiment includes a transmission line CPW10b for input, a transmission line CPW20 for output, an input termination resistor R1, an output termination resistor R2, unit cells 3-1 to 3-N, and a variable current.
  • the source IS and one end are grounded, and the other end is connected to the transmission line CPW10b between the signal input terminal 1 and the unit cell 3-1 of the first stage, and the amount of current between the ground and the transmission line CPW10b can be adjusted.
  • variable current source IS2 and one end are connected to the transmission line CPW10b between the signal input terminal 1 and the unit cell 3-1 of the first stage, the other end is connected to the power supply voltage VEE, and the transmission line CPW10b and the power supply voltage VEE are connected. It is composed of a variable current source IS3 whose amount of current can be adjusted between them.
  • the transmission line CPW10b has a configuration in which a plurality of transmission lines CPW1a, CPW5, CPW1, CPW1b are connected in series.
  • the characteristic impedance of the transmission line CPW1 between the unit cells is different from that of the transmission line CPW5 to which the variable current sources IS2 and IS3 are connected. The reason is that in the case of the transmission line CPW5, it is necessary for the transmission line CPW5 to absorb the influence of the parasitic capacitance of the variable current sources IS2 and IS3.
  • This embodiment is an example in which there is no DC block between the signal input terminal 1 and the input end of the transmission line CPW10b. That is, the DC voltage of the pre-stage circuit (not shown) is input to the distributed amplifier of this embodiment.
  • the base terminal of the input transistor of each unit cell 3 is provided without impairing the reflection characteristics and gain. It is possible to give the desired bias voltage.
  • transistors can be used in the same manner as the variable current source IS.
  • variable current source IS The adjustment of the variable current source IS is as described in the first embodiment.
  • the voltage at the connection point A between the variable current source IS2 and the variable current source IS3 is input by controlling the current amounts of the variable current sources IS2 and IS3 by the control voltages Vcont2 and Vcont3, respectively.
  • the voltage may be equal to the voltage at the connection point B between the termination resistor R1 and the variable current source IS.
  • the configuration in which the variable current sources IS2 and IS3 are provided may be applied to the second to fourth embodiments.
  • FIG. 8 is a circuit diagram showing a configuration of a distributed mixer according to a sixth embodiment of the present invention.
  • the distributed mixer has a transmission line CPW10 whose input end is connected to a signal input terminal (IF terminal) 1 and a transmission line CPW20p for RF signal output whose end is connected to a signal output terminal (RF terminal) 2p, 2n.
  • CPW20n transmission lines CPW30p, CPW30n for LO signal input, input termination resistor R1 that connects the end of transmission line CPW10 and ground, and output termination resistor R2p that connects the input end of transmission line CPW20p, CPW20n and ground.
  • the DC block 5 is arranged along the transmission lines CPW10, CPW20p, CPW20n, CPW30p, CPW30n, the IF input terminal is connected to the transmission line CPW10, the LO input terminal is connected to the transmission lines CPW30p, CPW30n, and the RF output terminal.
  • Vin is the input signal (IF signal) of the distributed mixer
  • Vout + is the output signal (RF + signal) on the positive phase side of the distributed mixer
  • Vout- is the output signal (RF- signal) on the negative phase side of the distributed mixer.
  • LO + is the LO signal on the positive phase side
  • LO ⁇ is the LO signal on the negative phase side.
  • each unit cell 7 (7-1 to 7-N) has an input transistor Q70 whose base terminal is connected to the transmission line CPW10 and a base terminal connected to the transmission lines CPW30p and CPW30n.
  • the collector terminals are connected to the transmission lines CPW20p and CPW20n, the emitter terminals are connected to the collector terminals of the transistor Q70, and the output transistors Q71 and Q72, one end is connected to the emitter terminal of the input transistor Q70, and the other end is connected to the power supply voltage VEE. It is composed of a connected emitter resistor REEa.
  • the transmission line CPW10 has a configuration in which a plurality of transmission lines CPW1a, CPW1, CPW1b are connected in series.
  • the transmission line CPW20p has a configuration in which a plurality of transmission lines CPW2p_a, CPW2p, and CPW2p_b are connected in series.
  • the characteristic impedance of the transmission line CPW2p between the unit cells and the transmission line CPW2p_a on the input side are different. The reason is that in the case of the transmission line CPW2p_a, it is necessary for the transmission line CPW2p_a to absorb the influence of the parasitic capacitance of the output terminating resistor R2p.
  • the characteristic impedances of the transmission lines CPW2p and CPW2p_b are different. The reason is that in the case of the transmission line CPW2p_b, it is necessary for the transmission line CPW2p_b to absorb the influence of the parasitic capacitance of the circuit in the subsequent stage of the signal output terminal 2p. Similar to the transmission line CPW20p, the transmission line CPW20n has a configuration in which a plurality of transmission lines CPW2n_a, CPW2n, and CPW2n_b are connected in series.
  • the transmission line CPW30p has a configuration in which a plurality of transmission lines CPW3p_a, CPW3p, and CPW3p_b are connected in series.
  • the characteristic impedance of the transmission line CPW3p between the unit cells and the transmission line CPW3p_a on the input side are different. The reason is that in the case of the transmission line CPW3p_a, it is necessary for the transmission line CPW3p_a to absorb the influence of the parasitic capacitance of the branch waveguide 8 on the input side.
  • the characteristic impedances of the transmission lines CPW3p and CPW3p_b are different.
  • the transmission line CPW30n has a configuration in which a plurality of transmission lines CPW3n_a, CPW3n, and CPW3n_b are connected in series.
  • FIG. 10 and 11 are diagrams showing another example of the distributed mixer.
  • the distributed mixer of FIG. 10 corresponds to the fourth embodiment shown in FIG.
  • the distributed mixer of FIG. 11 corresponds to the fifth embodiment shown in FIG. 7.
  • bipolar transistors are used as the transistors Q1, Q2, Q30, Q31, and Q70 to Q72, but MOS transistors may be used.
  • MOS transistors may be used.
  • the base terminal may be replaced with a gate terminal
  • the collector terminal may be replaced with a drain terminal
  • the emitter terminal may be replaced with a source terminal
  • the emitter resistance may be replaced with a source resistance. ..
  • CPW coplanar waveguide
  • the present invention can be applied to a distributed circuit.
  • Transistor R1, R2, R2p, R2n, R3p, R3n, REEa ... Resistor, C1 ... Capacitor, IS, IS-1 to IS-M, IS2, IS3 ... Variable current source, DIS ... Distributed variable current source.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microwave Amplifiers (AREA)

Abstract

分布型増幅器は、入力端に入力信号(Vin)が入力される伝送線路(CPW10)と、出力端から出力信号(Vout)を出力する伝送線路(CPW20)と、伝送線路(CPW10)の終端に接続された入力終端抵抗(R1)と、伝送線路(CPW10,CPW20)に沿って配置され、入力端子が伝送線路(CPW10)に接続され、出力端子が伝送線路(CPW20)に接続された複数のユニットセル(3-1~3-N)と、一端が伝送線路(CPW10)の終端に接続され、他端が電源電圧(VEE)に接続され、伝送線路(CPW10)と電源電圧(VEE)との間の電流量を調整可能な可変電流源(IS)とを備える。

Description

分布型回路
 本発明は、分布型増幅器や分布型ミキサなどの分布型回路に関するものである。
 分布型ミキサや分布型増幅器などの分布型回路は、広帯域性に優れ、高速光通信や高分解能レーダー等の様々なシステムで使用されている。分布型回路では、トランジスタの寄生容量を入出力の伝送線路に組み込んだ状態でインピーダンスマッチングを取り、さらに入出力間の伝送線路の伝搬定数を合わせることで、広帯域に信号を増幅したり、ミキシングしたりすることが可能である。
 分布型回路を適切に動作させるためには、使用する各トランジスタに適切な電流(バイポーラトランジスタの場合にはコレクタ電流、電界効果トランジスタの場合にはドレイン電流)を流す必要がある。図12は従来の分布型増幅器の構成を示す回路図である。分布型増幅器は、入力端が信号入力端子1に接続された入力用の伝送線路CPW10と、終端が信号出力端子2に接続された出力用の伝送線路CPW20と、伝送線路CPW10の終端と接地とを接続する入力終端抵抗R1と、伝送線路CPW20の入力端と接地とを接続する出力終端抵抗R2と、伝送線路CPW10,CPW20に沿って配置され、入力端子が伝送線路CPW10に接続され、出力端子が伝送線路CPW20に接続された複数のユニットセル3-1~3-Nと、各ユニットセル3-1~3-N内の入力トランジスタにバイアス電圧を供給するバイアスティー4とから構成される。図12の例では、ユニットセル3(3-1~3-N)をN段設けている。伝送線路CPW10は、複数の伝送線路CPW1a,CPW1,CPW1bを直列に接続した構成からなる。同様に、伝送線路CPW20は、複数の伝送線路CPW2a,CPW2,CPW2bを直列に接続した構成からなる。
 図13に示すように、各ユニットセル3(3-1~3-N)は、それぞれベース端子が伝送線路CPW10に接続された入力トランジスタQ30と、コレクタ端子が伝送線路CPW20に接続され、エミッタ端子が入力トランジスタQ30のコレクタ端子に接続された出力トランジスタQ31と、一端が入力トランジスタQ30のエミッタ端子に接続され、他端が電源電圧VEEに接続されたエミッタ抵抗REEと、一端が電源電圧VEEに接続され、他端が出力トランジスタQ31のベース端子に接続された抵抗R30と、一端が出力トランジスタQ31のベース端子に接続され、他端が接地された抵抗R31と、一端が出力トランジスタQ31のベース端子に接続され、他端が接地されたキャパシタC30とから構成される。
 例えば集積回路(IC:Integrated Circuit)で実現する図12のような分布型増幅器の場合、各ユニットセル3のトランジスタQ30,Q31に適切な電流を流すためには、各ユニットセル3の入力トランジスタQ30のベース端子に適切なバイアス電圧を与える必要がある。入力トランジスタQ30のバイアス電圧を与える時に、前段回路の直流電圧が影響しないように、直流電圧をカットするオフチップのバイアスティー4が用いられる(非特許文献1参照)。バイアスティー4は、図12に示すように、信号入力端子1と伝送線路CPW10の入力端との間に挿入されたキャパシタC1と、一端が伝送線路CPW10の入力端に接続され、他端がバイアス電圧vbinに接続されたインダクタL1とから構成される。
 図14、図15は従来の分布型増幅器の別の構成を示す回路図である。図14の構成では、伝送線路CPW10に直流電流が流れないようにするために、図12の構成に加えて、入力終端抵抗R1と接地との間にキャパシタC2を挿入している(非特許文献2参照)。
 図15の構成では、伝送線路CPW10の入力端にはオフチップのキャパシタC1からなるDCブロック5のみを設け、各ユニットセル3の入力トランジスタQ30に適切なバイアス電圧を与えるために、伝送線路CPW10の終端に入力終端抵抗R1と配線6とを介してバイアス電圧Vbbを供給するようにしている(非特許文献3参照)。
 以上のように、バイアス電圧の供給方式として、図12、図14、図15に示したような方式が提案されている。しかしながら、図12、図14、図15に示した構成には、それぞれ以下のような課題があった。
 図12に示した分布型増幅器の構成では、バイアスティー4のインダクタL1から伝送線路CPW10を通って入力終端抵抗R1に直流電流が流れるため、伝送線路CPW10の寄生抵抗で電圧降下が発生する。図12の構成では、例えば各ユニットセル3の入力トランジスタの回路としてエミッタ接地回路を用いる場合、上記の電圧降下によって各ユニットセル3の入力トランジスタのベース端子の電圧が不均一になるため、分布型増幅器の利得が低下するという課題があった。
 利得が低下する現象は以下のように説明できる。伝送線路CPW10で発生する電圧降下によってバイアスティー4側と入力終端抵抗R1側とで電圧値が異なる。各ユニットセル3においては、入力トランジスタQ30にコレクタ電流が流れるが、バイアスティー4側と入力終端抵抗R1側とで電圧値が異なるために、各ユニットセル3の入力トランジスタQ30のベース電圧Vicが不均一になるため、コレクタ電流の値も不均一になる。インダクタL1から入力終端抵抗R1へ電流が流れる場合、1段目のユニットセル3-1の入力トランジスタQ30に流れるコレクタ電流の方が、N段目のユニットセル3-Nの入力トランジスタQ30に流れるコレクタ電流よりも大きくなる。一方で、トランジスタの最大利得を引き出すための最適なコレクタ電流の値が存在する。しかしながら、上記のとおりコレクタ電流が不均一なために、終端側に近いユニットセル程、最適なコレクタ電流の値から外れるために、図12の構成では利得が低下する。
 図14に示した分布型増幅器の構成では、伝送線路CPW10に直流電流が流れないようにするために、入力終端抵抗R1と接地との間にキャパシタC2を挿入している。しかしながら、図14の構成では、オンチップでキャパシタC2の大きな容量値を実現できないため、低周波側の反射特性が悪化するという課題があった。このような反射特性の悪化の問題があるため、低い周波数から良好な反射特性を必要とするベースバンド信号の増幅やミキシングに、図14の構成を採用することは望ましくない。
 また、図12、図14に示した分布型増幅器の構成では、バイアスティー4を用いているが、分布型回路の広帯域化のためには、バイアスティー4の自己共振周波数を高周波化する必要がある。しかしながら、バイアスティー4には、大きなインダクタL1が必要なため、自己共振周波数の高周波化が困難であった。
 図15に示した分布型増幅器の構成では、伝送線路CPW10の入力端にDCブロック5を設け、伝送線路CPW10の終端に入力終端抵抗R1と配線6とを介してバイアス電圧Vbbを供給している。この図15の構成では、伝送線路CPW10に大きな直流電流が流れることはなく、各ユニットセル3に均等にバイアス電圧がかかる。しかしながら、図15の構成では、バイアス電圧Vbbを与える端子と入力終端抵抗R1との間に長い配線6を引き回す必要があるため、高周波側の反射特性が悪化するという課題があった。このような反射特性の悪化の問題があるため、高速なベースバンド信号の増幅やミキシングに、図15の構成を採用することは望ましくない。
 以上のように、従来の構成では、利得と反射特性を悪化させることなく、各ユニットセル3の入力トランジスタにバイアス電圧を与えることは困難であった。
Satoshi Masuda,Tsuyoshi Takahashi,and Kazukiyo Joshin,"An over-110-GHz InP HEMT flip-chip distributed baseband amplifier with inverted microstrip line structure for optical transmission system",IEEE Journal of Solid-State Circuits,Vol.38,No.9,pp.1479-1484,2003 Kevin W.Kobayashi,Reza Esfandiari,and Aaron K.Oki,"A novel HBT distributed amplifier design topology based on attenuation compensation techniques",IEEE transactions on microwave theory and techniques,Vol.42,No.12,pp.2583-2589,1994 Stavros Giannakopoulos,et al.,"Ultra-broadband common collector-cascode 4-cell distributed amplifier in 250nm InP HBT technology with over 200 GHz bandwidth",2017 12th European Microwave Integrated Circuits Conference(EuMIC).IEEE,2017
 本発明は、上記課題を解決するためになされたもので、各ユニットセルの入力トランジスタに適切なバイアス電圧を与えることができ、利得と反射特性を悪化させることなく分布型回路を動作させることを目的とする。
 本発明の分布型回路は、入力端に入力信号が入力されるように構成された第1の伝送線路と、出力端から出力信号を出力するように構成された第2の伝送線路と、前記第1の伝送線路の終端に接続された終端抵抗と、前記第1、第2の伝送線路に沿って配置され、入力端子が前記第1の伝送線路に接続され、出力端子が前記第2の伝送線路に接続された複数のユニットセルと、一端が前記第1の伝送線路の終端または終端の近傍に接続され、他端が電源電圧に接続され、前記第1の伝送線路と前記電源電圧との間の電流量を調整可能な第1の可変電流源とを備えることを特徴とするものである。
 本発明によれば、一端が第1の伝送線路の終端または終端の近傍に接続され、他端が電源電圧に接続された第1の可変電流源を設けることにより、各ユニットセルの入力トランジスタに適切なバイアス電圧を与えることができ、利得と反射特性を悪化させることなく分布型回路を動作させることができる。
図1は、本発明の第1の実施例に係る分布型増幅器の構成を示す回路図である。 図2は、従来および本発明の第1の実施例に係る分布型増幅器のSパラメータのシミュレーション結果を示す図である。 図3は、本発明の第2の実施例に係る分布型増幅器の構成を示す回路図である。 図4は、本発明の第2の実施例に係る分布型増幅器の別の構成を示す回路図である。 図5は、本発明の第3の実施例に係る分布型増幅器の構成を示す回路図である。 図6は、本発明の第4の実施例に係る分布型増幅器の構成を示す回路図である。 図7は、本発明の第5の実施例に係る分布型増幅器の構成を示す回路図である。 図8は、本発明の第6の実施例に係る分布型ミキサの構成を示す回路図である。 図9は、本発明の第6の実施例に係る分布型ミキサのユニットセルの構成を示す回路図である。 図10は、本発明の第6の実施例に係る分布型ミキサの別の構成を示す回路図である。 図11は、本発明の第6の実施例に係る分布型ミキサの別の構成を示す回路図である。 図12は、従来の分布型増幅器の構成を示す回路図である。 図13は、図12の分布型増幅器のユニットセルの構成を示す回路図である。 図14は、従来の分布型増幅器の別の構成を示す回路図である。 図15は、従来の分布型増幅器の別の構成を示す回路図である。
[第1の実施例]
 以下、本発明の実施例について図面を参照して説明する。図1は本発明の第1の実施例に係る分布型増幅器の構成を示す回路図である。本実施例の分布型増幅器は、入力用の伝送線路CPW10と、終端が信号出力端子2に接続された出力用の伝送線路CPW20と、伝送線路CPW10の終端と接地とを接続する入力終端抵抗R1と、伝送線路CPW20の入力端と接地とを接続する出力終端抵抗R2と、伝送線路CPW10,CPW20に沿って配置され、入力端子が伝送線路CPW10に接続され、出力端子が伝送線路CPW20に接続された複数のユニットセル3-1~3-Nと、信号入力端子1と伝送線路CPW10の入力端との間に挿入されたオフチップのキャパシタC1からなるDCブロック5と、一端が伝送線路CPW10の終端に接続され、他端が電源電圧VEEに接続され、伝送線路CPW10と電源電圧VEEとの間の電流量を調整可能な可変電流源ISとから構成される。
 図1の例では、ユニットセル3(3-1~3-N)をN段設けている(Nは2以上の整数)。図1のVinは分布型増幅器の入力信号、Voutは分布型増幅器の出力信号、Vicはユニットセル3の入力信号(入力トランジスタのベース電圧)、Vioはユニットセル3の出力信号である。各ユニットセル3の構成は図13に示したとおりである。
 伝送線路CPW10は、複数の伝送線路CPW1a,CPW1,CPW1bを直列に接続した構成からなる。ユニットセル間の伝送線路CPW1と入力側の伝送線路CPW1aとは、特性インピーダンスが異なる。その理由は、伝送線路CPW1aの場合、入力側のDCブロック5等の寄生容量の影響を伝送線路CPW1aで吸収する必要があるからである。同様に、伝送線路CPW1とCPW1bとは、特性インピーダンスが異なる。その理由は、伝送線路CPW1bの場合、入力終端抵抗R1および可変電流源ISの寄生容量の影響を伝送線路CPW1bで吸収する必要があるからである。
 伝送線路CPW20は、複数の伝送線路CPW2a,CPW2,CPW2bを直列に接続した構成からなる。ユニットセル間の伝送線路CPW2と入力側の伝送線路CPW2aとは、特性インピーダンスが異なる。その理由は、伝送線路CPW2aの場合、出力終端抵抗R2の寄生容量の影響を伝送線路CPW2aで吸収する必要があるからである。同様に、伝送線路CPW2とCPW2bとは、特性インピーダンスが異なる。その理由は、伝送線路CPW2bの場合、信号出力端子2の後段の回路等の寄生容量の影響を伝送線路CPW2bで吸収する必要があるからである。
 本実施例では、伝送線路CPW10の終端と電源電圧VEEとの間に設けた可変電流源ISの電流量を制御電圧Vcontによって制御することで、各ユニットセル3の入力トランジスタのベース端子に所望のバイアス電圧を与えることができる。本実施例では、各ユニットセル3の入力トランジスタのベース電流のために伝送線路CPW10に僅かな直流電流が流れるだけなので、伝送線路CPW10における電圧降下が非常に小さく、電圧降下による分布型増幅器の利得の低下は殆ど無い。
 また、本実施例では、入力終端抵抗R1が直接グラウンドに接続されるため、反射特性が悪化することもない。したがって、本実施例では、利得と反射特性を悪化させることなく、各ユニットセル3の入力トランジスタにバイアス電圧を与えることが可能となる。
 図2に従来および本実施例の分布型増幅器のSパラメータのシミュレーション結果を示す。従来の分布型増幅器としては、図15に示した構成を用いた。ここでは、従来および本実施例共にN=6とし、入力終端抵抗R1を50Ωとした。電源電圧VEEは-4.4Vの負電圧である。従来の分布型増幅器では、入力終端抵抗R1とバイアス電圧Vbbを与える端子との間に、長い配線6を模擬した500pHのインダクタを挿入している。本実施例の分布型増幅器では、従来の分布型増幅器と同じバイアス電圧が各ユニットセル3の入力トランジスタのベース端子にかかるように、可変電流源ISに67mAの電流を流している。
 図2のS11aは従来の分布型増幅器のSパラメータS11、S11bは本実施例の分布型増幅器のSパラメータS11、S21aは従来の分布型増幅器のSパラメータS21、S21bは本実施例の分布型増幅器のSパラメータS21である。図2によれば、本実施例の構成を用いることにより、従来と同等の利得(S21)を実現しつつ、従来よりも良好な反射特性(S11)が得られていることが分かる。
[第2の実施例]
 次に、本発明の第2の実施例について説明する。図3は本発明の第2の実施例に係る分布型増幅器の構成を示す回路図である。本実施例は、第1の実施例の具体例であり、可変電流源ISの構成として、図3に示すような1個のトランジスタQ1で実現できる最も単純かつ小面積な構成を採用したものである。トランジスタQ1のベース端子には制御電圧Vcontが入力され、エミッタ端子には電源電圧VEEが与えられる。トランジスタQ1のコレクタ端子は伝送線路CPW10の終端に接続される。
 本実施例では、トランジスタQ1のベース端子に与える制御電圧Vcontを変えることにより、トランジスタQ1のコレクタ電流を制御することができ、可変電流源ISの電流量を制御することができる。
 図3の例では、可変電流源ISを実現するトランジスタQ1としてバイポーラトランジスタを使用したが、MOSトランジスタを使用してもよい。MOSトランジスタを使用する場合には、上記の説明において、ベース端子をゲート端子に置き換え、コレクタ端子をドレイン端子に置き換え、エミッタ端子をソース端子に置き換えるようにすればよい。
 また、図3では、トランジスタQ1のエミッタ端子を接地し、ベース端子の電圧を変化させる例を示しているが、図3のレイアウトが困難な場合、ベース端子を接地し、エミッタ電圧を変化させて可変電流源ISの電流量を調整してもよい。この場合の分布型増幅器の構成を図4に示す。
[第3の実施例]
 次に、本発明の第3の実施例について説明する。図5は本発明の第3の実施例に係る分布型増幅器の構成を示す回路図である。本実施例は、第1の実施例の別の具体例である。本実施例の可変電流源ISは、第2の実施例の構成にたいして、ベース端子にバイアス電圧V1が入力され、コレクタ端子が伝送線路CPW10の終端に接続され、エミッタ端子がトランジスタQ1のコレクタ端子に接続されたトランジスタQ2を追加したものである。本実施例は、可変電流源ISのインピーダンスを向上させるために、複数のトランジスタQ1,Q2を縦積みにしたカスコード型の可変電流源を採用したものである。
 本実施例においても、トランジスタQ1のベース端子に与える制御電圧Vcontを変えることにより、可変電流源ISの電流量を制御することができる。バイアス電圧V1は、制御電圧Vcontよりも高い電圧(本実施例では接地電圧と制御電圧Vcontとの間の電圧)に設定される。
 図5の例では、トランジスタ2個を用いた2段構成の場合を示しているが、可変電流源ISに用いるトランジスタの段数は2に限るものではない。可変電流源ISのインピーダンス向上が必要な場合は、3段以上の構成にしてもよい。
[第4の実施例]
 理想的な可変電流源はインピーダンスが無限大のため、可変電流源の付加によって分布型回路の特性(帯域や利得)が悪化することはない。しかしながら、実際の可変電流源は、第2、第3の実施例のようにトランジスタで構成されるため、トランジスタの寄生容量によって高周波側のインピーダンスが小さくなり、分布型回路の特性劣化(主に帯域特性の劣化)の原因となり得る。
 トランジスタの寄生容量の影響をなくすために、図6に示すような分布型可変電流源DISを用いることが望ましい。分布型可変電流源DISは、最終段のユニットセル3-Nよりも後ろで入力終端抵抗R1よりも前の位置に伝送線路CPW10aに沿って配置され、一端が伝送線路CPW10aに接続され、他端が電源電圧VEEに接続された複数の可変電流源IS-1~IS-M(Mは2以上の整数)からなる。
 伝送線路CPW10aは、複数の伝送線路CPW1a,CPW1,CPW4,CPW1bを直列に接続した構成からなる。ユニットセル間の伝送線路CPW1と、可変電流源IS(IS-1~IS-M)が接続された伝送線路CPW4とは、特性インピーダンスが異なる。その理由は、伝送線路CPW4の場合、可変電流源IS(IS-1~IS-M)の寄生容量の影響を伝送線路CPW4で吸収する必要があるからである。
 各可変電流源IS-1~IS-Mの構成としては、第2、第3の実施例で説明した構成を用いることができる。第1の実施例と同様に、各ユニットセル3の入力トランジスタのベース端子に所望のバイアス電圧を与えることができるように、制御電圧Vcont-1~Vcont-Mによって各可変電流源IS-1~IS-Mの電流量を制御すればよい。制御電圧Vcont-1~Vcont-Mの値は、同一の値にしてもよいし、異なる値にしてもよい。
 本実施例のように、分布型可変電流源DISを用いることによって、各可変電流源IS-1~IS-Mを構成するトランジスタの寄生容量の影響は伝送線路CPW4に吸収されるので、分布型回路の特性劣化を防止することができる。
 広帯域化のためには、できるだけ小さい可変電流源IS-1~IS-Mを用いることが望ましい。例えば可変電流源IS-1~IS-Mとしてバイポーラトランジスタを用いる場合は、プロセスで製造可能な最小のエミッタ長を持つトランジスタを用いることが望ましい。
[第5の実施例]
 次に、本発明の第5の実施例について説明する。図7は本発明の第5の実施例に係る分布型増幅器の構成を示す回路図である。本実施例の分布型増幅器は、入力用の伝送線路CPW10bと、出力用の伝送線路CPW20と、入力終端抵抗R1と、出力終端抵抗R2と、ユニットセル3-1~3-Nと、可変電流源ISと、一端が接地され、他端が信号入力端子1と初段のユニットセル3-1との間の伝送線路CPW10bに接続され、接地と伝送線路CPW10bとの間の電流量を調整可能な可変電流源IS2と、一端が信号入力端子1と初段のユニットセル3-1との間の伝送線路CPW10bに接続され、他端が電源電圧VEEに接続され、伝送線路CPW10bと電源電圧VEEとの間の電流量を調整可能な可変電流源IS3とから構成される。
 伝送線路CPW10bは、複数の伝送線路CPW1a,CPW5,CPW1,CPW1bを直列に接続した構成からなる。ユニットセル間の伝送線路CPW1と、可変電流源IS2,IS3が接続された伝送線路CPW5とは、特性インピーダンスが異なる。その理由は、伝送線路CPW5の場合、可変電流源IS2,IS3の寄生容量の影響を伝送線路CPW5で吸収する必要があるからである。
 本実施例は、信号入力端子1と伝送線路CPW10bの入力端との間にDCブロックが無い例である。すなわち、図示しない前段回路の直流電圧が本実施例の分布型増幅器に入力される。本実施例では、可変電流源ISに加えて、入力側にさらに2つの可変電流源IS2,IS3を加えることにより、反射特性、利得を損ねることなく、各ユニットセル3の入力トランジスタのベース端子に所望のバイアス電圧を与えることが可能である。可変電流源IS2,IS3としては、可変電流源ISと同様にトランジスタを用いることができる。
 可変電流源ISの調整は第1の実施例で説明したとおりである。可変電流源IS2,IS3については、可変電流源IS2,IS3の電流量をそれぞれ制御電圧Vcont2,Vcont3によって制御することで、可変電流源IS2と可変電流源IS3との接続点Aの電圧が、入力終端抵抗R1と可変電流源ISとの接続点Bの電圧と等しくなるようにすればよい。
 なお、DCブロックを設ける代わりに、可変電流源IS2,IS3を設ける構成を第2~第4の実施例に適用してもよい。
[第6の実施例]
 第1~第5の実施例では、分布型回路の例として分布型増幅器を例に挙げて説明したが、本発明は他の分布型回路、例えば分布型ミキサに適用することも可能である。図8は本発明の第6の実施例に係る分布型ミキサの構成を示す回路図である。分布型ミキサは、入力端が信号入力端子(IF端子)1に接続された伝送線路CPW10と、終端が信号出力端子(RF端子)2p,2nに接続されたRF信号出力用の伝送線路CPW20p,CPW20nと、LO信号入力用の伝送線路CPW30p,CPW30nと、伝送線路CPW10の終端と接地とを接続する入力終端抵抗R1と、伝送線路CPW20p,CPW20nの入力端と接地とを接続する出力終端抵抗R2p,R2nと、伝送線路CPW30p,CPW30nの終端とバイアス電圧vbloとを接続する終端抵抗R3p,R3nと、信号入力端子1と伝送線路CPW10の入力端との間に挿入されたオフチップのキャパシタC1からなるDCブロック5と、伝送線路CPW10,CPW20p,CPW20n,CPW30p,CPW30nに沿って配置され、IF入力端子が伝送線路CPW10に接続され、LO入力端子が伝送線路CPW30p,CPW30nに接続され、RF出力端子が伝送線路CPW20p,CPW20nに接続された複数のユニットセル7-1~7-Nと、LO信号を2分岐させて伝送線路CPW30p,CPW30nの入力端に入力する分岐導波管8と、一端が伝送線路CPW10の終端に接続され、他端が電源電圧VEEに接続され、伝送線路CPW10と電源電圧VEEとの間の電流量を調整可能な可変電流源ISとから構成される。
 図8のVinは分布型ミキサの入力信号(IF信号)、Vout+は分布型ミキサの正相側の出力信号(RF+信号)、Vout-は分布型ミキサの逆相側の出力信号(RF-信号)、LO+は正相側のLO信号、LO-は逆相側のLO信号である。
 図9に示すように、各ユニットセル7(7-1~7-N)は、それぞれベース端子が伝送線路CPW10に接続された入力トランジスタQ70と、ベース端子が伝送線路CPW30p,CPW30nに接続され、コレクタ端子が伝送線路CPW20p,CPW20nに接続され、エミッタ端子がトランジスタQ70のコレクタ端子に接続された出力トランジスタQ71,Q72と、一端が入力トランジスタQ70のエミッタ端子に接続され、他端が電源電圧VEEに接続されたエミッタ抵抗REEaとから構成される。
 第1の実施例と同様に、伝送線路CPW10は、複数の伝送線路CPW1a,CPW1,CPW1bを直列に接続した構成からなる。
 伝送線路CPW20pは、複数の伝送線路CPW2p_a,CPW2p,CPW2p_bを直列に接続した構成からなる。ユニットセル間の伝送線路CPW2pと入力側の伝送線路CPW2p_aとは特性インピーダンスが異なる。その理由は、伝送線路CPW2p_aの場合、出力終端抵抗R2pの寄生容量の影響を伝送線路CPW2p_aで吸収する必要があるからである。同様に、伝送線路CPW2pとCPW2p_bとは特性インピーダンスが異なる。その理由は、伝送線路CPW2p_bの場合、信号出力端子2pの後段の回路等の寄生容量の影響を伝送線路CPW2p_bで吸収する必要があるからである。
 伝送線路CPW20pと同様に、伝送線路CPW20nは、複数の伝送線路CPW2n_a,CPW2n,CPW2n_bを直列に接続した構成からなる。
 伝送線路CPW30pは、複数の伝送線路CPW3p_a,CPW3p,CPW3p_bを直列に接続した構成からなる。ユニットセル間の伝送線路CPW3pと入力側の伝送線路CPW3p_aとは特性インピーダンスが異なる。その理由は、伝送線路CPW3p_aの場合、入力側の分岐導波管8等の寄生容量の影響を伝送線路CPW3p_aで吸収する必要があるからである。同様に、伝送線路CPW3pとCPW3p_bとは特性インピーダンスが異なる。その理由は、伝送線路CPW3p_bの場合、終端抵抗R3pの寄生容量の影響を伝送線路CPW3p_bで吸収する必要があるからである。
 伝送線路CPW30pと同様に、伝送線路CPW30nは、複数の伝送線路CPW3n_a,CPW3n,CPW3n_bを直列に接続した構成からなる。
 本実施例においても、可変電流源ISの電流量を制御電圧Vcontによって制御することで、各ユニットセル7の入力トランジスタQ70のベース端子に所望のバイアス電圧を与えることができる。
 こうして、本実施例では、分布型ミキサの変換利得と反射特性を悪化させることなく、各ユニットセル7の入力トランジスタQ70にバイアス電圧を与えることが可能となる。
 図10、図11は分布型ミキサの別の例を示す図である。図10の分布型ミキサは、図6に示した第4の実施例に対応するものである。図11の分布型ミキサは、図7に示した第5の実施例に対応するものである。
 第1~第6の実施例では、トランジスタQ1,Q2,Q30,Q31,Q70~Q72としてバイポーラトランジスタを使用した例を示しているが、MOSトランジスタを使用してもよい。MOSトランジスタを使用する場合には、上記の説明において、ベース端子をゲート端子に置き換え、コレクタ端子をドレイン端子に置き換え、エミッタ端子をソース端子に置き換え、エミッタ抵抗をソース抵抗に置き換えるようにすればよい。
 また、第1~第6の実施例では、伝送線路としてCPW(coplanar waveguide)を用いた場合を示しているが、伝送線路であればCPWに限らず、マイクロストップライン等の他の伝送線路であってもよい。
 本発明は、分布型回路に適用することができる。
 1…信号入力端子、2…信号出力端子、3,7…ユニットセル、5…DCブロック、8…分岐導波管、CPW1,CPW1a,CPW1b,CPW2,CPW2a,CPW2b,CPW2p,CPW2p_a,CPW2p_b,CPW2n,CPW2n_a,CPW2n_b,CPW3p,CPW3p_a,CPW3p_b,CPW3n,CPW3n_a,CPW3n_b,CPW4,CPW5,CPW10,CPW10a,CPW10b,CPW20,CPW20p,CPW20n,CPW30p,CPW30n…伝送線路、Q1,Q2,Q30,Q31,Q70~Q72…トランジスタ、R1,R2,R2p,R2n,R3p,R3n,REEa…抵抗、C1…キャパシタ、IS,IS-1~IS-M,IS2,IS3…可変電流源、DIS…分布型可変電流源。

Claims (8)

  1.  入力端に入力信号が入力されるように構成された第1の伝送線路と、
     出力端から出力信号を出力するように構成された第2の伝送線路と、
     前記第1の伝送線路の終端に接続された終端抵抗と、
     前記第1、第2の伝送線路に沿って配置され、入力端子が前記第1の伝送線路に接続され、出力端子が前記第2の伝送線路に接続された複数のユニットセルと、
     一端が前記第1の伝送線路の終端または終端の近傍に接続され、他端が電源電圧に接続され、前記第1の伝送線路と前記電源電圧との間の電流量を調整可能な第1の可変電流源とを備えることを特徴とする分布型回路。
  2.  請求項1記載の分布型回路において、
     前記第1の可変電流源は、最終段の前記ユニットセルよりも後ろで前記終端抵抗よりも前の位置に前記第1の伝送線路に沿って配置され、一端が前記第1の伝送線路に接続され、他端が前記電源電圧に接続され、前記第1の伝送線路と前記電源電圧との間の電流量を調整可能な複数の可変電流源からなることを特徴とする分布型回路。
  3.  請求項1または2記載の分布型回路において、
     前記可変電流源は、ベース端子またはゲート端子に前記電流量の調整のための制御電圧が入力され、コレクタ端子またはドレイン端子が前記第1の伝送線路に接続され、エミッタ端子またはソース端子が前記電源電圧に接続されたトランジスタからなることを特徴とする分布型回路。
  4.  請求項1または2記載の分布型回路において、
     前記可変電流源は、ベース端子またはゲート端子に前記電源電圧が入力され、コレクタ端子またはドレイン端子が前記第1の伝送線路に接続され、エミッタ端子またはソース端子に前記電流量の調整のための制御電圧が入力されたトランジスタからなることを特徴とする分布型回路。
  5.  請求項1または2記載の分布型回路において、
     前記可変電流源は、前記第1の伝送線路の終端と前記電源電圧との間に設けられた、複数のトランジスタをカスコード接続したカスコード型の可変電流源からなることを特徴とする分布型回路。
  6.  請求項1乃至5のいずれか1項に記載の分布型回路において、
     前記入力信号が入力される信号入力端子と前記第1の伝送線路の入力端との間に挿入されたキャパシタをさらに備えることを特徴とする分布型回路。
  7.  請求項1乃至5のいずれか1項に記載の分布型回路において、
     一端が接地され、他端が信号入力端子と初段の前記ユニットセルとの間の前記第1の伝送線路に接続され、接地と前記第1の伝送線路との間の電流量を調整可能な第2の可変電流源と、
     一端が前記信号入力端子と初段の前記ユニットセルとの間の前記第1の伝送線路に接続され、他端が前記電源電圧に接続され、前記第1の伝送線路と前記電源電圧との間の電流量を調整可能な第3の可変電流源とをさらに備えることを特徴とする分布型回路。
  8.  請求項1乃至7のいずれか1項に記載の分布型回路において、
     前記第1、第2の伝送線路の各々は、特性インピーダンスが同一または異なる複数の伝送線路を直列に接続した構成からなることを特徴とする分布型回路。
PCT/JP2019/026972 2019-07-08 2019-07-08 分布型回路 WO2021005679A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US17/620,845 US20220416742A1 (en) 2019-07-08 2019-07-08 Distributed Circuit
PCT/JP2019/026972 WO2021005679A1 (ja) 2019-07-08 2019-07-08 分布型回路
JP2021530372A JPWO2021005679A1 (ja) 2019-07-08 2019-07-08

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2019/026972 WO2021005679A1 (ja) 2019-07-08 2019-07-08 分布型回路

Publications (1)

Publication Number Publication Date
WO2021005679A1 true WO2021005679A1 (ja) 2021-01-14

Family

ID=74113939

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2019/026972 WO2021005679A1 (ja) 2019-07-08 2019-07-08 分布型回路

Country Status (3)

Country Link
US (1) US20220416742A1 (ja)
JP (1) JPWO2021005679A1 (ja)
WO (1) WO2021005679A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022176117A1 (ja) * 2021-02-18 2022-08-25 日本電信電話株式会社 電圧制御発振器およびバイアス生成回路

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002033627A (ja) * 2000-07-19 2002-01-31 Fujitsu Ltd 分布増幅器
US20030184384A1 (en) * 2002-03-11 2003-10-02 Jerry Orr Voltage-limited distributed current source for ultra-broadband impedance termination
JP2006054765A (ja) * 2004-08-16 2006-02-23 Fujitsu Ltd 増幅器及び差動型分布増幅器
JP2007280322A (ja) * 2006-04-12 2007-10-25 Sharp Corp 定電流回路

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06164249A (ja) * 1992-11-25 1994-06-10 Nec Corp 可変利得増幅回路
JP2009260419A (ja) * 2008-04-11 2009-11-05 Asahi Kasei Electronics Co Ltd プッシュプル増幅器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002033627A (ja) * 2000-07-19 2002-01-31 Fujitsu Ltd 分布増幅器
US20030184384A1 (en) * 2002-03-11 2003-10-02 Jerry Orr Voltage-limited distributed current source for ultra-broadband impedance termination
JP2006054765A (ja) * 2004-08-16 2006-02-23 Fujitsu Ltd 増幅器及び差動型分布増幅器
JP2007280322A (ja) * 2006-04-12 2007-10-25 Sharp Corp 定電流回路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022176117A1 (ja) * 2021-02-18 2022-08-25 日本電信電話株式会社 電圧制御発振器およびバイアス生成回路

Also Published As

Publication number Publication date
JPWO2021005679A1 (ja) 2021-01-14
US20220416742A1 (en) 2022-12-29

Similar Documents

Publication Publication Date Title
US7482874B2 (en) Non-uniform distributed multi-stage circuits
US8614597B2 (en) High linear voltage variable attenuator (VVA)
US6727762B1 (en) Direct coupled distributed amplifier
US20090309659A1 (en) Solid-state ultra-wideband microwave power amplifier employing modular non-uniform distributed amplifier elements
WO2020203182A1 (ja) 分布型回路
KR102094181B1 (ko) 고출력 분산 증폭기 단일 고주파 집적 회로 칩들의 오프-칩 분산 드레인 바이어싱
CN112332806B (zh) 一种高增益低噪声射频移相器
KR102133926B1 (ko) 낮은 위상 변화를 갖는 광대역 가변 이득 증폭기
Vasilakopoulos et al. A 92GHz bandwidth SiGe BiCMOS HBT TIA with less than 6dB noise figure
US7728673B2 (en) Wideband active balun using darlington pair
US10090816B2 (en) Current reuse amplifier
US8264279B2 (en) Electronic circuit
KR20230129028A (ko) 고신뢰성 애플리케이션을 위한 고효율 이중-구동 전력증폭기
WO2021005679A1 (ja) 分布型回路
CN109474243B (zh) 一种超宽带低噪声放大器
US11515850B2 (en) Distributed amplifier
CN115085692A (zh) 一种低附加相移衰减器
Wang et al. Ka-band self-biased monolithic gaas pHEMT low noise amplifier
KR100850403B1 (ko) 다단 증폭기의 차동 능동 바이어스 시스템, 방법 및 장치
WO2021117083A1 (ja) 分布型回路
Sayginer et al. 1–8 GHz high efficiency single-stage travelling wave power amplifier
KR20010015039A (ko) 선형화기
US20240048110A1 (en) Biasing of travelling wave amplifiers
JP7487796B2 (ja) 分布型アンプ
Barrutia et al. Multioctave Distributed MMIC Power Amplifier in Gallium Nitride Technology with P 1dB> 31dBm

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 19937294

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2021530372

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 19937294

Country of ref document: EP

Kind code of ref document: A1