WO2019187063A1 - 表示装置の駆動方法、及び表示装置 - Google Patents
表示装置の駆動方法、及び表示装置 Download PDFInfo
- Publication number
- WO2019187063A1 WO2019187063A1 PCT/JP2018/013800 JP2018013800W WO2019187063A1 WO 2019187063 A1 WO2019187063 A1 WO 2019187063A1 JP 2018013800 W JP2018013800 W JP 2018013800W WO 2019187063 A1 WO2019187063 A1 WO 2019187063A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- transistor
- driving
- drive
- period
- frequency
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 35
- 238000010791 quenching Methods 0.000 claims abstract description 5
- 230000000171 quenching effect Effects 0.000 claims abstract description 5
- 230000008033 biological extinction Effects 0.000 claims description 78
- 239000011159 matrix material Substances 0.000 claims description 44
- 239000003990 capacitor Substances 0.000 claims description 40
- 238000010586 diagram Methods 0.000 description 10
- 230000000694 effects Effects 0.000 description 5
- 241000750042 Vini Species 0.000 description 3
- 238000002360 preparation method Methods 0.000 description 2
- 230000000717 retained effect Effects 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 230000001629 suppression Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B44/00—Circuit arrangements for operating electroluminescent light sources
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
Definitions
- the present invention relates to a method for driving a display device including pixels arranged in a matrix, and a display device.
- a current-driven organic EL element is well known as an electro-optical element constituting pixels arranged in a matrix.
- a display incorporating a display device can be increased in size and thickness, and attention has been paid to the vividness of displayed images, and organic EL displays including organic EL in pixels have been actively developed. Yes.
- a current-driven electro-optic element is often provided in each pixel together with a switching element such as a thin film transistor (TFT) that is individually controlled, and an active matrix display device that controls the electro-optic element for each pixel is often obtained.
- a switching element such as a thin film transistor (TFT) that is individually controlled
- an active matrix display device that controls the electro-optic element for each pixel is often obtained.
- connection line formed along the horizontal direction for each row, and a data line and a power supply line formed along the vertical direction for each column are provided.
- Each pixel includes an electro-optic element, a connection transistor, a drive transistor, and a capacitor.
- the connection transistor is turned on, and data can be written by charging the data voltage (data signal) on the data line to the capacitor.
- the pixel can be caused to emit light by turning on the driving transistor with the data voltage charged in the capacitor and flowing the current from the power supply line to the electro-optical element.
- an active matrix display device forms an image by causing pixels arranged on the display device to emit light in accordance with a data signal
- the connection line is scanned once in the vertical direction.
- a moving image or the like can be displayed by driving the frame at a specific frequency (specific frequency).
- the specific frequency is set to a high frequency during normal operation such as when a user of a portable information terminal or the like in which a display device is incorporated operates the portable information terminal or the like to view image information from the display device,
- the frequency may be set to a low frequency. According to Patent Document 1, it is possible to reduce the power consumption of the display device by adopting such low-frequency driving.
- a driving method of a display device includes a first frequency driving and a first frequency driving frame composed of a plurality of pixels arranged in a matrix composed of rows and columns.
- the extinction period is sequentially started, and the final period constituting the frame from the start of the extinction period for the first row constituting the frame at the specific frequency.
- the extinction period characterized by shortening the scan period in the second frequency driving than the scan period in the first frequency drive to.
- the display device includes a first frequency drive and a first frequency drive for a frame composed of a plurality of pixels arranged in a matrix of rows and columns.
- an extinction period and a light emission period are provided in one frame period for a specific row that is driven at a specific frequency selected from any one of the second frequency drives that are driven at a low frequency and that constitutes a part of the frame.
- the data signal is written to the pixels constituting the specific row during the extinction period, and after the start of the extinction period for the specific row, the extinction for the next specific row adjacent to the specific row in the row direction.
- Periods are started sequentially, from the start of the extinction period for the first row constituting the frame at the specific frequency to the last row constituting the frame About scanning period according to the until the end of the extinction period, and wherein the scan period is short in the second frequency driving than the scan period in the first frequency driving.
- the one frame period means a time corresponding to one cycle of the specific frequency.
- frequency driving refers to scanning a frame at a specific frequency per unit time, and may be expressed using a unit of Hz below.
- high-speed scan driving is performed in which the scan period in the second frequency drive is shorter than one frame period, and after the high-speed scan drive is completed in one frame period, the next 1 It is also preferable that scanning is not performed until the start of the frame period.
- the first frequency driving is performed so that one frame period and a time from the start of writing in the first row to the completion of writing in the last row coincide with each other.
- the driving is also preferable in that the time from the start of writing in the first row to the completion of writing in the last row is shorter than in one frame period.
- the writing time of the data signal to the pixels constituting the specific row in the extinction period is the specific frequency in the first frequency drive. It is also preferable to make it shorter than the data signal writing time in the extinction period to the pixels constituting the row.
- the extinction period of the specific row in the second frequency drive is shorter than the extinction period of the specific row in the first frequency drive.
- the specific row in the second frequency drive, includes a plurality of rows, the extinction period of the plurality of rows, and the writing of the data signal to the pixels constituting the specific row Are preferably the same timing.
- a specific row is a specific row, and a data signal is written to each pixel constituting the row.
- the second frequency drive for example, two specific rows are selected, and a data signal is written to each pixel constituting the two rows. At this time, the same data signal is written into two pixels connected to the same data signal. That is, at the time of the second frequency drive, it is possible to provide a configuration in which the resolution is reduced by half and the same potential is written to two pixels connected to the same data line.
- the specific line is preferably one line.
- the number of specific rows that are the extinction period is greater in the second frequency drive than in the first frequency drive at a certain timing during the scan period. This is also preferable.
- the second frequency drive may be driven at 0.1 Hz to 45 Hz, or may be driven at 1 Hz to 45 Hz. It is preferable to drive at 10 Hz to 45 Hz, and more preferable to drive at 30 Hz to 45 Hz. Furthermore, the second frequency drive can be driven at 0.1 Hz to 10 Hz depending on the case, and is preferably driven at 0.1 Hz to 1 Hz.
- the driving frequency is lower than 0.1 Hz, the influence of the flicker generation factor may not be sufficiently suppressed.
- the driving frequency is higher than 45 Hz, the frequency is sufficiently high, so that there is a high possibility that flicker will not be a problem even if the present invention is not applied.
- the drive frequency range is 30 Hz to 45 Hz, a low power consumption effect can be sufficiently expected, which is useful as a drive region. Therefore, by using the present invention in the range of 30 Hz to 45 Hz, it is possible to realize a driving method and a display device that have the effect of improving visibility by reducing flicker in addition to the low power consumption effect.
- the display device is driven at a very low driving frequency of 0.1 Hz to 10 Hz or 0.1 Hz to 1 Hz. In such a case, the low power consumption effect according to the present invention can be expected.
- the second frequency driving is a method in which a second frequency matrix configured by a region having a smaller area or a smaller number of pixels than the matrix is set as one frame. Even preferred.
- the flicker suppression effect can be enhanced as compared with the case where the second frequency driving is performed on the entire screen.
- the matrix portion other than the second frequency matrix is preferable even when the electro-optical element is in the light-off state.
- the second frequency matrix may be moved within the matrix constituting the entire screen every specific time.
- the pixel receives an electric current from a driving power source from an anode and emits light, and a cathode is connected to the cathode power source, and a horizontal direction for each row of the matrix.
- a drive transistor for causing a drive current to flow from the drive power source to the electro-optic element, and a gate connected to the connection line, and controlling whether to supply a data signal from the data line to the gate of the drive transistor
- a first connection transistor disposed between a connection transistor, a gate of the drive transistor, and the drive power supply. And capacity capable of writing of the data signals supplied via the preferable be one provided with.
- a suitable light emitting element selected from self-luminous elements such as organic EL elements, field emission elements, and plasma light emitting elements can be used. It is preferable to use organic EL because of the advantage of reducing the weight of the display device.
- the source of the driving transistor is connected to a shared line connecting the driving power source and the data line, and the drain of the driving transistor and the electro-optic element
- a source of the first connection transistor is connected between the first transistor and the first cutoff transistor connected in series between the drive transistor and the drive power supply, and between the drive transistor and the electro-optic element.
- an initialization transistor having a source connected between the first connection transistor and the capacitor, the first cutoff transistor, the second cutoff transistor, the first connection transistor, and a second
- the on / off operation with respect to the connection transistor is driven in reverse, and the initialization transistor is turned off while the drive current is supplied to the electro-optic element from the writing of the data signal to the capacitor in at least one frame period. Even those characterized by this are preferred.
- the first connection transistor and the initialization transistor that are turned off can effectively suppress the leakage current from being discharged from the capacitor. Accordingly, it is possible to further reduce the luminance fluctuation of the electro-optical element particularly during the second frequency driving.
- the first connection transistor and the initialization transistor that are turned off can effectively suppress the leakage current from being discharged from the capacitor. Thereby, it is possible to further reduce the luminance fluctuation of the electro-optical element that maintains the light emission state during one frame period, particularly during the second frequency drive.
- the display device can be applied to an information terminal such as a mobile phone, a tablet terminal, a car navigation system, or a personal computer, or a moving image display such as a television, a video recorder, or a video player. Further, it can be widely applied regardless of these uses.
- the present invention includes the first connection transistor and the initialization transistor having a source connected between the first connection transistor and the capacitor, so that the capacitor from the storage capacitor held in the capacitor at the second frequency drive can be obtained. Charge loss can be effectively prevented. Thereby, the effect of suppressing the luminance fluctuation of the electro-optic element can be enhanced, and the occurrence of flicker can be suppressed more effectively.
- FIG. 2 is a diagram illustrating an outline of a display device 1 in which pixels 2 are arranged in a matrix M and drive units 9 and 10 that perform drive control of the pixels 2.
- 1 is a diagram illustrating a circuit structure of a display device 1 according to Embodiment 1.
- FIG. 6 is a diagram illustrating a circuit structure of a display device 1 according to Embodiment 2.
- FIG. It is a figure compared with the case where it drives with the high frequency drive omega1, and the case where it drives with the low frequency drive omega2, when the specific line L is selected for every line.
- (A) and (b) have the same extinction period Tn, and (c) shows the extinction period when driven by the low frequency drive ⁇ 2 rather than the extinction period Tn when driven by the high frequency drive ⁇ 1 in (a).
- Tn is further shortened. It is a figure compared with the case (a) which drives the scanning period Ts (b) at the time of driving by the high frequency drive (omega) 1 when driving by the low frequency drive (omega) 2 when two specific rows L are selected.
- FIG. 1 shows a schematic diagram of a display device including a display device 1 common to Embodiments 1 and 2 described below.
- the display device includes a frame F configured by a plurality of pixels 2 arranged in a matrix M having a row in the horizontal direction and a column in the vertical direction, and is connected to each pixel 2, and drive control of each pixel 2 is performed.
- a vertical driving unit 9 and a horizontal driving unit 10 are provided.
- the frame F is composed of 1 to j rows arranged in parallel in the vertical direction, each consisting of i pixels 2 arranged horizontally. Note that i and j are integers of 1 or more.
- the drive power supply line 4 is formed along the horizontal direction, and is connected to each of the i pixels 2 arranged horizontally. Further, for each row of the matrix M, a connection line 7 is formed along the horizontal direction, and is connected to each of the i pixels 2 arranged horizontally. Further, for each column of the matrix M, the data line 8 is formed along the vertical direction, and is connected to each of the j pixels 2 arranged vertically.
- the vertical drive unit 9 controls the supply of the drive voltage ELVDD from the drive power supply 3 to the pixel 2 via the drive power supply line 4 and also controls the connection transistor on / off via the connection line 7.
- the horizontal driving unit 10 writes the data signal D to each pixel 2 via the data line 8.
- the data signal D is written in units of rows by the on / off control of the connection line 7.
- the row in which the data signal D is written needs to be extinguished.
- a row constituting a part of the frame F is referred to as a specific row L.
- the specific line one line or a plurality of lines can be selected.
- An image displayed on one display screen is formed by emitting light according to the data signal D from the first row at the top vertical end of the frame F toward the bottom vertically, and emitting light to the last row.
- the last row Lk including the jth row is caused to emit light to the frame F.
- a period of time until a predetermined image is formed and a specific row at the vertical upper end of the frame F immediately starts the preparation is referred to as a one-frame period Tf.
- One frame period Tf corresponds to one cycle of a specific frequency described later.
- k is an integer of 1 or more with k ⁇ j.
- Each specific row L has a period of extinction and light emission in one frame period Tf, and a time for extinguishing the specific row L is a quenching period Tn, and a time for light emission is a light emission period To.
- the extinction period Tn is preferably constant for each specific row L at one specific frequency unless there is a special reason. This is because if the extinction period Tn is different for each specific row, the light emission period To in one frame period Tf is different for each specific row, which causes uneven light emission of the image formed on the frame F. Accordingly, in the following description of the embodiment, the extinction period Tn for each specific row L at one specific frequency is constant unless otherwise specified. As a special reason, there is a case where the extinction period Tn is finely adjusted in order to compensate for the difference in individual performance of the electro-optical element 11 and the driving transistor T1.
- the extinction period Tn1 for the first row L1 After the start of the extinction period Tn1 for the first row L1, the extinction period Tn2 for the next specific row L2 adjacent to the specific row L1 in the row direction is started, and the extinction period Tnk for the final row Lk is sequentially started. .
- the time taken from the start of the extinction period Tn1 to the end of the extinction period Tnk is defined as a scan period Ts.
- Ts The time taken from the start of the extinction period Tn1 to the end of the extinction period Tnk.
- FIG. 2 is an enlarged circuit diagram of a part of the display device 1 including the pixels 2 constituting the matrix M of FIG.
- a pixel 2 a drive power supply line 4 connected to the drive power supply 3, a cathode power supply line 6 connected to the cathode power supply 5, a connection line 7, and a data line 8 are arranged.
- the pixel 2 includes an organic EL element 11 as an electro-optical element, a drive transistor T1, a first connection transistor T2, and a capacitor C as a capacitor.
- the organic EL element 11 receives the current from the drive power supply 3 from the anode 11 a through the drive power supply line 4 and emits light, and the cathode 11 c is connected to the cathode power supply 5 through the cathode power supply line 6.
- the driving transistor T1 is connected in series between the driving power source 3 and the organic EL element 11.
- the drive transistor T1 causes a drive current Id corresponding to the potential of the gate g1 to flow from the drive power supply 3 to the organic EL element 11.
- the first connection transistor T2 has a gate g2 connected to the connection line 7, a source s2 connected to the data line 8, and a drain d2 connected to the gate g1 of the drive transistor T1.
- the first connection transistor T2 controls whether or not to supply the data signal D from the data line 8 to the gate g1 of the drive transistor T1 according to the signal from the connection line 7.
- the capacitor C is inserted and disposed between the gate g1 of the driving transistor T1 and the driving power source 3.
- a data signal D supplied via the first connection transistor T2 can be written to the capacitor C.
- the data signal D is written from the data line 8 to the capacitor C as the data voltage Vdata.
- the application of the signal voltage from the connection line 7 is stopped, the first connection transistor T2 is cut off, and the data voltage Vdata is held on the node N1 side of the capacitor C.
- the data voltage Vdata is applied to the gate g1 to turn on the driving transistor T1. Subsequently, the drive current Id flows from the drive power supply 3 to the organic EL element 11 via the drive transistor T1, and the organic EL element 11 emits light. The drive current Id flows from the cathode power supply line 6 to the cathode power supply 5 through the organic EL element 11 until the end of one frame period Tf.
- the display device 1 can form an image on the matrix by periodically scanning the connection line 7 with a specific frequency in the column direction.
- the driving method of the display device 1 by a specific frequency includes a high frequency drive (first frequency drive) ⁇ 1 and a low frequency drive (second frequency drive) ⁇ 2 that is driven at a frequency lower than the high frequency drive ⁇ 1.
- the display device 1 can select either the high frequency drive ⁇ 1 or the low frequency drive ⁇ 2 under a predetermined condition.
- the display device 1 In normal operation such as when information is displayed on the display device 1 and the user is actively trying to acquire information, it is necessary to display the information with high brightness in order to improve the visibility of the information. Further, during normal operation, the display device 1 is driven by the high-frequency drive ⁇ 1 in order to finely display image information or the like having a large change with time, such as a moving image. In the present embodiment, the high frequency drive ⁇ 1 is driven at 60 Hz.
- the display device 1 On the other hand, at the time of information reduction operation such as standby when the user does not actively acquire information, it is not necessary to display an image having a large change with time on the display device 1.
- the low frequency drive ⁇ 2 In the present embodiment, the low frequency drive ⁇ 2 is driven at 30 Hz.
- the scan period in the high-frequency drive ⁇ 1 is referred to as a scan period Ts ⁇ 1, and one frame period is referred to as one frame period Tf ⁇ 1.
- the scan period in the low frequency drive ⁇ 2 is referred to as a scan period Ts ⁇ 2, and one frame period is referred to as one frame period Tf ⁇ 2.
- the horizontal axis of FIG. 4 indicates time
- the vertical axis indicates the arrangement of specific rows L1 to Lk of the frame F.
- the graph in FIG. 4 represents the light emission state of each specific row
- the low level represents the extinction state.
- the horizontal axis length of the high level section represents the light emission period To
- the horizontal axis length of the low level section represents the extinction period Tn.
- Tn1 to Tnk are assigned to the extinction period Tn corresponding to the specific rows L1 to Lk
- To1 to Tok are assigned to the light emission period To corresponding to the specific rows L1 to Lk.
- the display device 1 can be driven so that the scan period Ts ⁇ 1 and the one frame period Tf ⁇ 1 coincide with each other as shown in FIG. Flicker is not allowed.
- the number of specific rows L (number of lines) that can be extinguished simultaneously has a lower limit depending on the panel constituting the display device 1.
- the occurrence of flicker can be suppressed by making the scan period Ts ⁇ 2 shorter than the scan period Ts ⁇ 1, as shown in FIG.
- the light emission is continued for the pixels 2 constituting the specific row L until the end of one frame period Tf ⁇ 2 after the scan period Ts ⁇ 2 elapses.
- the high-speed scan drive in which the scan period in the low frequency drive ⁇ 2 is shorter than the one frame period Tf ⁇ 2 is performed. It is preferable that the scanning is not performed until the start of the next one frame period Tf ⁇ 2 after the high-speed scan driving in the one frame period Tf ⁇ 2.
- the scan period Ts ⁇ 2 is driven to be shorter than the scan period Ts ⁇ 1, and each extinction period Tn in the case of the low frequency drive ⁇ 2 is set to be shorter than each extinction period Tn in the case of the high frequency drive ⁇ 1. It may be shortened. By making the extinction period Tn in the case of the low frequency drive ⁇ 2 shorter than the extinction period Tn in the case of the high frequency drive ⁇ 1, the occurrence of flicker can be suppressed more effectively.
- the high-frequency drive ⁇ 1 is driven such that the time from the start of writing in the first row L1 to the completion of writing in the last row Lk coincides with one frame period Tf ⁇ 1 (FIG. 4 ( a)).
- the low frequency drive ⁇ 2 is driven so that the time from the start of writing in the first row L1 to the completion of writing in the last row Lk is shorter than one frame period Tf ⁇ 2 (FIGS. 4B and 4C).
- the ratio of the total time of the extinction period Tn with respect to one frame period Tf ⁇ 2 can be made smaller than the ratio of the total time of the extinction period Tn with respect to one frame period Tf ⁇ 1, thereby effectively suppressing the occurrence of flicker. be able to.
- the completion of writing in the last row Lk coincides with the end of one frame period Tf ⁇ 1, not only when the time is completely the same, but also slightly depending on the circumstances of circuit design and the like. It also includes the case of matching.
- the writing time of the data signal D in the extinction period Tn to the pixel 2 in the low-frequency driving ⁇ 2 may be made shorter than the writing time of the data signal D in the extinction period Tn to the pixel 2 in the high-frequency driving ⁇ 1. preferable.
- FIG. 5 shows a diagram (FIG. 5B) showing the state of the low frequency drive ⁇ 2 when two specific rows L are selected, together with a diagram showing the state of the high frequency drive ⁇ 1 (FIG. 5A).
- FIG. 5B in order to distinguish the difference in the number of rows from k in FIG. 5A, specific rows L are specified as L1 to Lp using p.
- Tn1 to Tnp is represented as Tn1 to Tnp
- To is represented as To1 to Top.
- p is an integer of 1 or more with p ⁇ j.
- the number of specific rows L belonging to the extinction period Tn is two in the low frequency drive ⁇ 2. Yes, it can be driven with a time longer than one of the high-frequency drives ⁇ 1.
- the total time of the extinction period Tn in the low frequency drive ⁇ 2 is set to the extinction period in the high frequency drive ⁇ 1. It can be made shorter than the total time of Tn.
- the specific row L is a specific row, and a data signal is written to each pixel 2 constituting the row.
- the low frequency drive ⁇ 2 of FIG. 5B two specific rows L are selected, and a data signal is written to each pixel 2 constituting the two rows. At this time, the same data signal is written in the two pixels 2 connected to the same data signal. That is, when the low-frequency driving ⁇ 2 is used, the resolution is reduced by half and the same potential is written to the two pixels 2 connected to the same data line, so that the occurrence of flicker can be suppressed.
- the frequency when driven by the low frequency drive ⁇ 2 is preferably 0.1 Hz to 45 Hz.
- the display device 1 in the case of driving with the low frequency drive ⁇ 2 during the information reduction operation is for low frequency (second frequency) smaller than the entire matrix M shown in FIG. 1 when driven with the high frequency drive ⁇ 1 during the normal operation.
- the matrix m can be a frame.
- FIG. 3 is a circuit diagram showing another embodiment of the display device 1 including the pixels 2 constituting the matrix M of FIG.
- the pixel 2 As in the first embodiment, the pixel 2, the drive power supply line 4 connected to the drive power supply 3, the cathode power supply line 6 connected to the cathode power supply 5, the connection line 7 (n), and the data line 8 are shown. It is arranged.
- the pixel 2 includes an organic EL element 11 as an electro-optical element, a drive transistor T1, a first connection transistor T2, and a capacitor C as a capacitor.
- the organic EL element 11 receives the current from the drive power supply 3 from the anode 11 a through the drive power supply line 4 and emits light, and the cathode 11 c is connected to the cathode power supply 5 through the cathode power supply line 6.
- the driving transistor T1 is connected in series between the driving power source 3 and the organic EL element 11.
- the drive transistor T1 causes a drive current Id corresponding to the potential of the gate g1 to flow from the drive power supply 3 to the organic EL element 11.
- the first connection transistor T2 has a gate g2 connected to the connection line 7 (n), a source s2 connected to the data line 8, and a drain d2 connected to the gate g1 of the drive transistor T1.
- the first connection transistor T2 controls whether or not to supply the data signal D from the data line 8 to the gate g1 of the drive transistor T1 by a signal from the connection line 7 (n).
- the source s1 of the drive transistor T1 is connected to the shared line 12 that connects the drive power supply 3 and the data line 8, and between the drain d1 of the drive transistor T1 and the organic EL element 11.
- the source s2 of the first connection transistor T2 is connected.
- a first cutoff transistor T3 connected in series is arranged.
- the drive transistor T1 and the organic EL element 11 are connected in series to the organic EL element 11 side from the node N2 of the first connection transistor T2, and the ON / OFF operation is the same as that of the first cutoff transistor T3.
- a two-blocking transistor T4 is arranged.
- the gate g3 of the first cutoff transistor T3 and the gate g4 of the second cutoff transistor T4 are both connected to the cutoff line 13.
- a second connection transistor T5 having the same on / off operation as the first connection transistor T2 is disposed.
- the gate g5 of the second connection transistor T5 is connected to the connection line 7 (n) in the same manner as the gate g2 of the first connection transistor T2.
- an initialization transistor T6 having a source s6 connected thereto is disposed between the first connection transistor T2 and the capacitor C.
- the gate g6 of the initialization transistor T6 is connected to a connection line 7 (n-1) for applying a voltage for performing an on / off operation of the initialization transistor T6.
- the connection line 7 (n-1) is a line that scans the pixels constituting the row adjacent to the connection line 7 (n) before the line 7 (n).
- n is an integer.
- the capacitor C is inserted and disposed between the gate g1 of the driving transistor T1 and the driving power source 3.
- a data signal D supplied via the first connection transistor T2 can be written to the capacitor C.
- the initialization transistor T6 is turned off while the drive current Id is applied to the organic EL element 11 from the writing of the data signal D to the capacitor C in at least one frame period.
- the source s7 of the initialization transistor T7 is connected between the second cutoff transistor T4 and the organic EL element 11.
- An initialization line 15 is connected to the gate g7 of the initialization transistor T7.
- the drain d6 of the initialization transistor T6 and the drain d7 of the initialization transistor T7 are connected to the initial voltage line 16.
- the first connection transistor T2 and the second connection transistor T5 are turned on.
- the first cutoff transistor T3 and the second cutoff transistor T4 connected to the cutoff line 13 are turned off. Thereby, the outflow of the data signal D from the data line 8 to the drive power supply line 4 is blocked.
- the initialization transistor T6 connected to the connection line 7 (n-1) is also turned off.
- the leakage current from the capacitor C to which the data signal D has been written to the initial voltage line 16 is cut off.
- the data signal D is written to the capacitor C as the data voltage Vdata from the data line 8 through the shared line 12 and the driving transistor T1.
- the application of the signal voltage from the connection line 7 (n) is stopped, the first connection transistor T2 and the second connection transistor T5 are cut off, and the data voltage Vdata is applied to the capacitor C. Is retained.
- the data voltage Vdata is applied to the gate g1 to turn on the driving transistor T1. Subsequently, when the first cutoff transistor T3 and the second cutoff transistor T4 that have been turned off are turned on, the drive current Id flows from the drive power supply 3 to the organic EL element 11 via the drive transistor T1, and the organic EL element 11 emits light. .
- the drive current Id flows from the cathode power supply line 6 to the cathode power supply 5 through the organic EL element 11.
- the first cutoff transistor T3 and the second cutoff transistor T4 are turned off, and the initialization transistor T6 and the initialization transistor T7 are turned on.
- the voltage of the terminal on the first connection transistor T2 side of the capacitor C and the anode 11a of the organic EL element 11 is returned to the initial voltage Vini.
- the initialization transistor T6 and the initialization transistor T7 are turned on, and the voltage of the terminal on the first connection transistor T2 side of the capacitor C and the anode 11a of the organic EL element 11 is initialized.
- An operation for returning to the voltage Vini is included.
- the display device 1 can form an image on the matrix by periodically scanning the connection line 7 (n) at a specific frequency in the column direction.
- a method for driving the display device 1 with a specific frequency there are a high frequency drive ⁇ 1 and a low frequency drive ⁇ 2 having a frequency lower than that of the high frequency drive ⁇ 1.
- the display device 1 can select either the high frequency drive ⁇ 1 or the low frequency drive ⁇ 2 under a predetermined condition.
- the display device 1 In the normal operation such as when information is displayed on the display device 1 and the user actively acquires information, it is necessary to display the information with high brightness in order to improve the visibility of the information. Further, during normal operation, the display device 1 is driven by the high-frequency drive ⁇ 1 in order to finely display image information or the like having a large change with time, such as a moving image. In the present embodiment, the high frequency drive ⁇ 1 is driven at 60 Hz.
- the display device 1 On the other hand, at the time of information reduction operation such as standby when the user does not actively acquire information, it is not necessary to display an image having a large change with time on the display device 1.
- the low frequency drive ⁇ 2 In the present embodiment, the low frequency drive ⁇ 2 is driven at 30 Hz.
- the first cutoff transistor T3 and the second cutoff transistor T4 connected to the cutoff line 13 are turned off. This is to block outflow of the data signal D from the data line 8 to the drive power supply line 4.
- the first connection transistor T2 and the second connection transistor T5 are turned on.
- the data signal D can be written from the data line 8 to the capacitor C as the data voltage Vdata via the shared line 12 and the driving transistor T1.
- the drive transistor T1 is turned off, the organic EL element 11 is turned off, and a new data signal D is written during the extinction period Tn, thereby unintentionally accumulating the data voltage Vdata. This is because it is necessary to prevent light emission of the organic EL element 11 due to the above.
- the voltage of the terminal on the first connection transistor T2 side of the capacitor C and the anode 11a of the organic EL element 11 after the end of one frame period Tf can be returned to the initial voltage Vini, which is not intended.
- the data voltage Vdata can be completely erased.
- the display device 1 can be driven so that the scan period Ts ⁇ 1 and the one frame period Tf ⁇ 1 coincide with each other as shown in FIG. Flicker is not allowed.
- the occurrence of flicker can be suppressed by making the scan period Ts ⁇ 2 shorter than the scan period Ts ⁇ 1, as shown in FIG.
- the light emission is continued for the pixels 2 constituting the specific row L until the end of one frame period Tf ⁇ 2 after the scan period Ts ⁇ 2 elapses.
- the scan period Ts ⁇ 2 is driven to be shorter than the scan period Ts ⁇ 1, and each extinction period Tn in the case of the low frequency drive ⁇ 2 is set to be shorter than each extinction period Tn in the case of the high frequency drive ⁇ 1. It may be shortened. By making the extinction period Tn in the case of the low frequency drive ⁇ 2 shorter than the extinction period Tn in the case of the high frequency drive ⁇ 1, the occurrence of flicker can be suppressed more effectively.
- FIG. 5 shows a diagram (FIG. 5B) showing the state of the low frequency drive ⁇ 2 when two specific rows L are selected, together with a diagram showing the state of the high frequency drive ⁇ 1 (FIG. 5A). .
- the first connection transistor T2 and the initialization transistor T6 can suppress the generation of a leakage current while the drive current Id is flowing through the organic EL element 11 in one frame period. It was. That is, by providing the first connection transistor T2 and the initialization transistor T6, the occurrence of flicker can be further suppressed as compared with the case of the first embodiment.
- the frequency when driven by the low frequency drive ⁇ 2 is preferably 10 Hz to 45 Hz.
- the display device 1 in the case of driving with the low frequency drive ⁇ 2 during the information reduction operation is for low frequency (second frequency) smaller than the entire matrix M shown in FIG. 1 when driven with the high frequency drive ⁇ 1 during the normal operation.
- the matrix m can be a frame.
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
特定周波数として第1周波駆動及び第2周波駆動のいずれかを選択可能な表示装置の駆動に関し、前記特定周波数におけるフレームを構成する最初の行に対する消光期間の開始時から当該フレームを構成する最終の行に対する消光期間の終了時までにかかるスキャン期間について、前記第1周波駆動におけるスキャン期間よりも前記第2周波駆動におけるスキャン期間を短くする表示装置の駆動方法、及び表示装置を提供する。
Description
本発明は、マトリクスに配置された画素によって構成される表示装置の駆動方法、及び表示装置に関する。
マトリクスに配置された画素を構成する電気光学素子には、電流駆動型の有機EL素子がよく知られている。近年においては、表示装置が組み込まれたディスプレイを大型化かつ薄型化できると共に、表示される画像の鮮やかさに注目されて、画素に有機ELを含んだ有機ELディスプレイの開発が盛んにおこなわれている。
特に、電流駆動型の電気光学素子を、個別に制御する薄膜トランジスタ(TFT)等のスイッチ素子と共に各画素に設け、画素ごとに電気光学素子を制御するアクティブマトリクス型の表示装置とされることが多い。アクティブマトリクス型の表示装置とすることによって、パッシブ型の表示装置よりも高精細な画像表示を行うことができるからである。
ここで、アクティブマトリクス型の表示装置では、行ごとに水平方向に沿って形成された接続ラインと、列ごとに垂直方向に沿って形成されたデータライン及び電源ラインが設けられてなる。各画素は、電気光学素子と、接続トランジスタ、駆動トランジスタ及び容量を備えている。接続ラインに電圧が印加されることで接続トランジスタをオンとし、データライン上のデータ電圧(データ信号)を容量に充電することでデータを書き込むことができる。そして、容量に充電されたデータ電圧によって駆動トランジスタをオンして電源ラインからの電流を電気光学素子に流すことで画素を発光させることができる。
さらに、アクティブマトリクス型の表示装置は、表示装置上に配列された画素をデータ信号に従って発光させて画像を形成する場合、接続ラインが一回の垂直方向への走査で当該画像が形成される1フレームを特定の周波数(特定周波数)で駆動することで動画等を表示することができる。
ここで、特定周波数は、表示装置が組み込まれた携帯情報端末等の使用者が、当該携帯情報端末等を操作して表示装置から画像情報を視聴する等の通常動作時には高周波数に設定し、待ち受け時等の使用者が表示装置から積極的に画像情報を取得しなくてもよい場合には低周波数に設定されることがある。また、特許文献1によれば、このような低周波数での駆動を取り入れることによって表示装置の消費電力を軽減することができる。
しかし、上記アクティブマトリクス型の表示装置を低周波駆動させると、画素へのデータ信号の書き込み時に生じる消光状態によってフリッカが発生しやすくなるという問題があった。
そこで、上記課題を解決する手段として本発明に係る表示装置の駆動方法は、行と列とからなるマトリクスに配置された複数の画素によって構成されてなるフレームを、第1周波駆動及び当該第1周波駆動よりも低い周波数で駆動する第2周波駆動のいずれかから選択された特定周波数で駆動させ、前記フレームの一部を構成する特定行について、1フレーム期間の間に消光期間と発光期間を設けると共に、前記消光期間中に前記特定行を構成する画素にデータ信号の書き込みを行い、前記特定行に対する前記消光期間の開始後、前記特定行に対して行方向に隣り合う次の特定行に対する消光期間が順次開始され、前記特定周波数における前記フレームを構成する最初の行に対する前記消光期間の開始時から当該フレームを構成する最終の行に対する前記消光期間の終了時までにかかるスキャン期間について、前記第1周波駆動におけるスキャン期間よりも前記第2周波駆動におけるスキャン期間を短くすることを特徴とする。
さらに、上記課題を解決する手段として本発明に係る表示装置は、行と列とからなるマトリクスに配置された複数の画素によって構成されてなるフレームを、第1周波駆動及び当該第1周波駆動よりも低い周波数で駆動する第2周波駆動のいずれかから選択された特定周波数で駆動させ、前記フレームの一部を構成する特定行について、1フレーム期間の間に消光期間と発光期間が設けられると共に、前記消光期間中に前記特定行を構成する画素にデータ信号の書き込みが行われ、前記特定行に対する前記消光期間の開始後、前記特定行に対して行方向に隣り合う次の特定行に対する消光期間が順次開始され、前記特定周波数における前記フレームを構成する最初の行に対する前記消光期間の開始時から当該フレームを構成する最終の行に対する前記消光期間の終了時までにかかるスキャン期間について、前記第1周波駆動におけるスキャン期間よりも前記第2周波駆動におけるスキャン期間が短いことを特徴とする。
ここで前記1フレーム期間とは、前記特定周波数の1周期に相当する時間をいう。また、周波数駆動とは、単位時間あたりにフレームを特定周波数でスキャンすることをいい、以下Hzの単位を用いて表すことがある。
また、前記表示装置の駆動方法又は表示装置において、前記第2周波駆動におけるスキャン期間が1フレーム期間よりも短い高速スキャン駆動がなされ、1フレーム期間中における前記高速スキャン駆動の終了後、次の1フレーム期間の開始までスキャンが行われないこととしても好ましい。
さらに、前記表示装置の駆動方法又は表示装置において、前記第1周波駆動は、1フレーム期間と最初の行における書き込み開始時から最後の行における書込み完了時までの時間が一致し、前記第2周波駆動は、1フレーム期間に比べ、最初の行における書き込み開始時から最後の行における書込み完了時までの時間が短いこととしても好ましい。
なお、最後の行における書込み完了時が1フレーム期間の終了時に一致することとは、時間として全く同時である場合だけではなく、回路設計の事情等によりわずかに時間が前後して、ほぼ一致する場合も含まれる。
さらにまた、前記表示装置の駆動方法又は表示装置において、前記第2周波駆動における、前記特定行を構成する画素への前記消光期間におけるデータ信号の書き込み時間を、前記第1周波駆動における、前記特定行を構成する画素への前記消光期間におけるデータ信号の書き込み時間よりも短くすることとしても好ましい。
また、前記表示装置の駆動方法又は表示装置において、前記第2周波駆動における特定行の前記消光期間を、前記第1周波駆動における前記特定行の前記消光期間よりも短くすることとしても好ましい。
さらに、前記表示装置の駆動方法又は表示装置において、前記第2周波駆動における、前記特定行が複数行からなり、前記複数行の消光期間と、前記特定行を構成する画素へのデータ信号の書き込みが同じタイミングであることとしても好ましい。
当該特徴の具体的な構成例を説明する。例えば第1周波駆動では、特定行は特定の一行で、その行を構成する各画素にデータ信号が書き込まれる。一方、第2周波駆動では、特定行は例えば2行選択され、その2行を構成する各画素にデータ信号が書き込まれる。このとき、同じデータ信号に接続される二つの画素には同じデータ信号が書き込まれる。つまり、第2周波駆動時は解像度を半分に落として、同じデータ線につながった二つの画素に同じ電位を書き込む、という構成を備えることができる。
なお、前記特定行が一行からなるものであっても好ましいことはいうまでもない。
さらにまた、前記表示装置の駆動方法又は表示装置において、前記スキャン期間中のあるタイミングにおいて、前記消光期間である特定行の本数が、前記第2周波駆動の方が前記第1周波駆動よりも多いこととしても好ましい。
また、前記表示装置の駆動方法又は表示装置において、前記第2周波駆動は、0.1Hz~45Hzで駆動されるものであっても好ましく、また、1Hz~45Hzで駆動されるものであっても好ましく、10Hz~45Hzで駆動されるものであっても好ましく、より好ましくは30Hz~45Hzで駆動されるものである。さらに、前記第2周波駆動は、場合によっては0.1Hz~10Hzで駆動することもでき、また0.1Hz~1Hzで駆動するものであっても好ましい。
駆動周波数が0.1Hzより低い周波数では、フリッカの発生要因の影響を十分に抑制できない可能性があるからである。駆動周波数が45Hzよりも高い周波数では、周波数が十分に高いことにより、本発明の適用がなくともフリッカが問題とならない可能性が高いからである。駆動周波数の範囲を30Hz~45Hzとすれば、低消費電力効果が十分に見込まれるために、駆動領域としては有用である。そこで、30Hz~45Hzの範囲において本発明を用いることによって低消費電力効果に加えてフリッカ低減による視認性の向上効果を合わせ具備する駆動方法及び表示装置を実現することができる。
また、0.1Hz~10Hz、もしくは0.1Hz~1Hzといった非常に駆動周波数を低くして表示デバイスを駆動する場合もあり、このような場合においても、本発明による低消費電力効果が期待できる。
さらに、前記表示装置の駆動方法又は表示装置において、前記第2周波駆動は、前記マトリクスよりも小さい面積若しくは少ない画素数で構成される領域によって構成される第2周波用マトリクスを1フレームとするものであっても好ましい。
第2周波用マトリクスは、画像として視認される1フレームに当たる表示部分が小さいため、全画面で第2周波駆動を行う場合よりもフリッカの抑制効果を高めることができる。
第2周波用マトリクスとしては、前記マトリクスよりも小さい面積若しくは少ない画素数で構成される領域に時計機能を有する画面を表示する場合等が想定される。この場合、第2周波用マトリクス以外のマトリクス部分は、電気光学素子が消灯状態であっても好ましい。
また、第2周波用マトリクスは、特定の時間経過ごとに、全画面を構成するマトリクス内で移動してもよい。
前記表示装置の駆動方法又は表示装置において、前記画素が、駆動電源からの電流をアノードから受けて発光すると共にカソードがカソード電源に接続された電気光学素子と、前記マトリクスの行ごとに水平方向に沿って形成された接続ラインと、前記マトリクスの列ごとに垂直方向に沿って形成されたデータラインと、前記駆動電源と前記電気光学素子との間に直列に接続され、ゲートの電位に応じた駆動電流を前記駆動電源から前記電気光学素子に流す駆動トランジスタと、前記接続ラインにゲートが接続され、前記データラインからのデータ信号を前記駆動トランジスタのゲートへ供給するか否かを制御する第一接続トランジスタと、前記駆動トランジスタのゲートと前記駆動電源との間に挿入配置されて、前記第一接続トランジスタを介して供給される前記データ信号の書込みが可能な容量と、を備えるものであっても好ましい。
電気光学素子としては、有機EL素子、フィールドエミッション素子、及びプラズマ発光素子等の自発光素子から選ばれる適当な発光素子を用いることができる。表示装置の軽量化の優位性などから有機ELを用いることが好ましい。
さらにまた、前記表示装置の駆動方法又は表示装置において、前記駆動トランジスタのソースが、前記駆動電源と前記データラインとの間を接続する共有ラインに接続され、前記駆動トランジスタのドレインと前記電気光学素子との間に前記第一接続トランジスタのソースが接続され、前記駆動トランジスタと前記駆動電源との間に直列に接続された第一遮断トランジスタと、前記駆動トランジスタと前記電気光学素子との間であって、前記第一接続トランジスタとのノードよりも前記電気光学素子側に直列に接続され、前記第一遮断トランジスタとオンオフ動作が同一の第二遮断トランジスタと、前記駆動トランジスタと前記データラインとの間に直列に接続され、前記第一接続トランジスタとオンオフ動作が同一の第二接続トランジスタと、前記第一接続トランジスタと前記容量との間にソースが接続されてなる初期化トランジスタと、を備え、前記第一遮断トランジスタ、及び第二遮断トランジスタと、前記第一接続トランジスタ、及び第二接続トランジスタとのオンオフ動作を逆に駆動させ、前記初期化トランジスタは、少なくとも1フレーム期間において前記容量への前記データ信号の書込みから前記駆動電流が前記電気光学素子に流されている間はオフさせることを特徴とするものであっても好ましい。
前記駆動電流が前記電気光学素子に流されている間、容量からのリーク電流の放出を、オフされた第一接続トランジスタと初期化トランジスタとが効果的に抑制することができる。これにより、特に第2周波駆動している間の電気光学素子の輝度変動をさらに小さくすることができる。
前記駆動電流が前記電気光学素子に流されている間、容量からのリーク電流の放出を、オフされた第一接続トランジスタと初期化トランジスタとが効果的に抑制することができる。これにより、特に第2周波駆動中において1フレーム期間中に発光状態を持続させている電気光学素子の輝度変動をさらに小さくすることができる。
本発明に係る表示装置は、携帯電話機、タブレット型端末、カーナビゲーション、若しくはパーソナルコンピュータ等の情報端末、又はテレビ、ビデオレコーダ、若しくはビデオプレーヤ等の動画表示機に適用できる。また、これらの用途にとらわれず広く適用することができる。
本発明によれば、第2周波駆動時の消光期間に由来するフリッカの発生を効果的に抑えることができる。
また、本発明が第一接続トランジスタ及び第一接続トランジスタと前記容量との間にソースが接続されてなる初期化トランジスタを有することで、第2周波駆動時の容量に保持された保持容量からの電荷抜けを効果的に防止することができる。これにより、電気光学素子の輝度変動の抑制効果を高め、フリッカの発生を、より効果的に抑えることができる。
以下、本発明に係る実施の形態を、図を参照しながら詳しく説明する。なお、本明細書及び図面において、実質的に同一の機能構成を有する構成要素については、同一の符号を付することにより重複説明を省略する。
図1には、以下に説明する実施形態1及び実施形態2に共通する表示装置1を含むディスプレイ装置の概略図を示す。ディスプレイ装置は、水平方向を行、垂直方向を列とするマトリクスMに配置された複数の画素2によって構成されてなるフレームFと、各画素2に接続されてなると共に、各画素2の駆動制御を行う垂直方向駆動部9及び水平方向駆動部10が設けられてなる。また、フレームFは、水平にi個配置された画素2によって構成された行が1~j行まで垂直方向に並列されてなる。なお、i及びjは1以上の整数である。
マトリクスMの行ごとに、駆動電源ライン4が水平方向に沿って形成されてなり、水平にi個配置された画素2のそれぞれと接続されてなる。さらにマトリクスMの行ごとに、接続ライン7が水平方向に沿って形成されてなり、水平にi個配置された画素2のそれぞれと接続されてなる。また、マトリクスMの列ごとに、データライン8が垂直方向に沿って形成されてなり、垂直にj個配置された画素2のそれぞれと接続されてなる。
垂直方向駆動部9は、画素2に駆動電源ライン4を介して駆動電源3からの駆動電圧ELVDDの供給を制御すると共に、接続ライン7を介して接続トランジスタのオンオフ制御を行う。一方、水平方向駆動部10は、データライン8を介して各画素2へのデータ信号Dの書き込みを行う。
フレームFには、接続ライン7のオンオフ制御によって行を単位としてデータ信号Dの書き込みが行われる。データ信号Dの書き込みが行われる行は消光させる必要がある。以下、フレームFの一部を構成する行を特定行Lという。特定行は一行、若しくは複数行を選択することができる。
ひとつの表示画面に表示された画像は、フレームFの垂直上端の最初の行から順次垂直下方に向けて、データ信号Dに準じた発光を行い、最終の行まで発光することにより形成される。
フレームFの垂直上端に配置された最初の行L1が接続ライン7からの信号電圧によりデータ信号Dを受けとる準備を開始してから、第j行を含む最終の行Lkを発光させてフレームFに所定の画像を形成し、再びフレームFの垂直上端の特定行が前記準備を開始する直前までの1周期の時間を1フレーム期間Tfという。1フレーム期間Tfは、後述する特定周波数の1周期に相当する。ここでkはk≦jの1以上の整数である。特定行Lとして一行のみ選択された場合にはk=jとなる。
特定行Lは、いずれも1フレーム期間Tfにおいて消光と発光の期間を有しており、特定行Lを消光させる時間を消光期間Tn、発光させる時間を発光期間Toとする。なお、消光期間Tnは特別な理由がない限り、一の特定周波数において各特定行Lに対して一定であることが好ましい。消光期間Tnが特定行ごとに異なると、1フレーム期間Tf中の発光期間Toが特定行ごとに異なることとなり、フレームF上に形成された画像の発光ムラの原因となるからである。従って、以下の実施形態の説明においては、特段の説明がない限り、一の特定周波数における各特定行Lに対する消光期間Tnは一定とする。なお、特別な理由としては電気光学素子11や駆動トランジスタT1の個体性能の差を補完するために消光期間Tnを微調整する場合などが挙げられる。
最初の行L1に対する消光期間Tn1の開始後、特定行L1に対して行方向に隣り合う次の特定行L2に対する消光期間Tn2が開始され、最終の行Lkに対する消光期間Tnkまでが順次開始される。
消光期間Tn1の開始から消光期間Tnkの終了時までにかかる時間をスキャン期間Tsとする。以下の実施形態の説明において、1フレーム期間Tfと対応するスキャン期間Tsの開始時は一致することとする。
〔実施形態1〕
図2は、図1のマトリクスMを構成する画素2を含む表示装置1の一部を拡大した回路図である。図2には、画素2、駆動電源3に接続された駆動電源ライン4、カソード電源5に接続されたカソード電源ライン6、接続ライン7、データライン8が配置されてなる。
図2は、図1のマトリクスMを構成する画素2を含む表示装置1の一部を拡大した回路図である。図2には、画素2、駆動電源3に接続された駆動電源ライン4、カソード電源5に接続されたカソード電源ライン6、接続ライン7、データライン8が配置されてなる。
また、画素2には、電気光学素子として有機EL素子11、駆動トランジスタT1、第一接続トランジスタT2、及び容量としてのコンデンサCが含まれる。
有機EL素子11は、駆動電源3からの電流を、駆動電源ライン4を介してアノード11aから受けて発光すると共に、カソード11cがカソード電源ライン6を介してカソード電源5に接続されてなる。
駆動トランジスタT1は、駆動電源3と有機EL素子11との間に直列に接続されてなる。駆動トランジスタT1は、ゲートg1の電位に応じた駆動電流Idを駆動電源3から有機EL素子11に流す。
第一接続トランジスタT2は、接続ライン7にゲートg2が接続され、ソースs2がデータライン8に接続され、ドレインd2が駆動トランジスタT1のゲートg1に接続されてなる。第一接続トランジスタT2は、接続ライン7からの信号によって、データライン8からのデータ信号Dを駆動トランジスタT1のゲートg1へ供給するか否かを制御する。
コンデンサCは、駆動トランジスタT1のゲートg1と駆動電源3との間に挿入配置されてなる。コンデンサCには、第一接続トランジスタT2を介して供給されるデータ信号Dを書き込むことができる。
次に、本実施の形態における表示装置1の動作について説明する。
第一接続トランジスタT2が、接続ライン7から信号電圧の印加を受けると、データライン8からデータ信号Dがデータ電圧VdataとしてコンデンサCに書き込まれる。コンデンサCへのデータ信号Dの書き込みの完了後、接続ライン7からの信号電圧の印加が止められて第一接続トランジスタT2が遮断され、コンデンサCのノードN1側にデータ電圧Vdataが保持される。
データ電圧Vdataは、ゲートg1に印加されて駆動トランジスタT1をオンする。続いて、駆動電源3から駆動トランジスタT1を介して有機EL素子11に駆動電流Idが流れて有機EL素子11が発光する。駆動電流Idは、1フレーム期間Tfが終了するまでの間、有機EL素子11を通ってカソード電源ライン6からカソード電源5へ流れる。
次に、本実施形態における表示装置1の駆動方法について説明する。
表示装置1は、接続ライン7を特定周波数でマトリクスを列方向に向かって周期的に走査することによって、マトリクス上に画像を形成することができる。特定周波数による表示装置1の駆動方法には、高周波駆動(第1周波駆動)ω1と、高周波駆動ω1よりも低い周波数で駆動する低周波駆動(第2周波駆動)ω2がある。表示装置1は、予め定められた条件のもと、高周波駆動ω1及び低周波駆動ω2のうちいずれかを選択することができる。
表示装置1に情報を表示させて、使用者が積極的に情報を取得しようとする場合などの通常動作時には、情報の視認性の向上を図るため、高い輝度で表示する必要がある。さらに、通常動作時には、動画などの時間に対する変化が大きい画像情報等を精細に表示するため、表示装置1は高周波駆動ω1で駆動される。本実施の形態においては、高周波駆動ω1は60Hzでの駆動である。
一方、使用者が積極的には情報取得を行わない待ち受け時などの情報低減動作時には、表示装置1には時間に対する変化が大きい画像を表示する必要がない。情報低減動作時には、消費電力を軽減するために表示装置1を低周波駆動ω2で駆動することが好ましい。本実施の形態においては、低周波駆動ω2は30Hzでの駆動である。
ここで、有機EL素子11を発光させるためには、ゲートg1にデータ電圧Vdataを印加して駆動トランジスタT1をオンするために、コンデンサCにデータ信号Dの書き込み動作が必要となる。この書き込み動作を行う際には、一旦駆動トランジスタT1をオフし、有機EL素子11を消灯してから消光期間Tn中に新たなデータ信号Dの書き込みを行うことで、意図しないデータ電圧Vdataの蓄積による有機EL素子11の発光を防止する必要があるからである。
例として、特定行Lを一行ずつ選択した場合について説明する。
以下、高周波駆動ω1におけるスキャン期間をスキャン期間Tsω1といい、1フレーム期間を1フレーム期間Tfω1という。また、低周波駆動ω2におけるスキャン期間をスキャン期間Tsω2といい、1フレーム期間を1フレーム期間Tfω2という。
図4を参照しながら本発明に係る駆動方法を説明する。ここで、図4の横軸は時間を示し、縦軸はフレームFの特定行L1~Lkの配置を示す。図4中のグラフは、各特定行の発光状態を表しており、ローレベルが消光状態を表している。また、ハイレベルの区間の横軸長さが発光期間Toを表し、ローレベルの区間の横軸長さが消光期間Tnを表す。ここで図4中において、消光期間Tnには特定行L1~Lkに対応してTn1~Tnkが付され、発光期間Toには特定行L1~Lkに対応してTo1~Tokが付される。
通常動作における高周波駆動ω1においては、図4(a)に示すようにスキャン期間Tsω1と1フレーム期間Tfω1とが一致するように表示装置1を駆動させることができ、このような駆動であってもフリッカは認められない。
ここで、データ更新時に有機EL素子11の発光をOFFとして消光しなくてはならず、消光期間Tnが長いほど輝度の変化が大きくなり、フリッカの発生原因となる。また、同時に消光しておくことができる特定行Lの数(ライン数)は表示装置1を構成するパネルにより下限がある。
一方で、フレームFに対するスキャンの速度を上げることで、有機EL素子11が消光状態となっていることによる輝度低下の影響を下げることが可能となる。具体例として、情報低減動作における低周波駆動ω2においては、図4(b)に示すようにスキャン期間Tsω2をスキャン期間Tsω1よりも短くすることでフリッカの発生を抑制することができる。
なお低周波駆動ω2において、特定行Lを構成する画素2に対して、スキャン期間Tsω2が経過後1フレーム期間Tfω2終了時まで発光を持続させることが好ましい。また図4(b)によれば、低周波駆動ω2におけるスキャン期間が1フレーム期間Tfω2よりも短い高速スキャン駆動がなされているといえる。そして、1フレーム期間Tfω2中における前記高速スキャン駆動の終了後、次の1フレーム期間Tfω2の開始までスキャンが行われないことが好ましい。
また、図4(c)に示すように、スキャン期間Tsω2をスキャン期間Tsω1よりも短く駆動させると共に、低周波駆動ω2の場合の各消光期間Tnを高周波駆動ω1の場合の各消光期間Tnよりも短くしてもよい。低周波駆動ω2の場合の消光期間Tnを高周波駆動ω1の場合の消光期間Tnよりも短くすることで、フリッカの発生をより効果的に抑制することができる。
ここで、図4によれば、高周波駆動ω1は、最初の行L1における書き込み開始時から最後の行Lkにおける書込み完了時までの時間が1フレーム期間Tfω1に一致させて駆動させた(図4(a))。一方、低周波駆動ω2は、最初の行L1における書き込み開始時から最後の行Lkにおける書込み完了時までの時間が1フレーム期間Tfω2よりも短く駆動させた(図4(b)(c))。これにより、1フレーム期間Tfω2に対する消光期間Tnを合計した時間の割合を、1フレーム期間Tfω1に対する消光期間Tnを合計した時間の割合よりも小さくすることができ、フリッカの発生を効果的に抑制することができる。なお、最後の行Lkにおける書込み完了時が1フレーム期間Tfω1の終了時に一致することとは、時間として全く同時である場合だけではなく、回路設計の事情等によりわずかに時間が前後して、ほぼ一致する場合も含まれる。
なお、低周波駆動ω2における、画素2への消光期間Tnにおけるデータ信号Dの書き込み時間を、高周波駆動ω1における、画素2への消光期間Tnにおけるデータ信号Dの書き込み時間よりも短くすることとしても好ましい。
また表示装置1の駆動方法の他の例として、低周波駆動ω2において特定行Lに複数行を選択し、かつスキャン期間Tsω2がスキャン期間Tsω1よりも短くなるように駆動することとしても好ましい。図5に特定行Lを2行選択した場合の低周波駆動ω2の様子を示す図(図5(b))を、高周波駆動ω1の様子を示す図(図5(a))と合わせて示す。なお、図5(b)においては、図5(a)のkとの行数の違いを区別するため、pを用いて特定行LをL1~Lpとして特定している。また、図5(b)の特定行Lに対応するTnをTn1~Tnpと表すと共に、ToをTo1~Topと表す。ここでpはp≦jの1以上の整数である。この実施の形態によれば、スキャン期間中のあるタイミング、例えばスキャン期間Tsω1及びスキャン期間Tsω2が始まる時間において、消光期間Tnに属する特定行Lの本数が、低周波駆動ω2の方が2本であり、高周波駆動ω1の1本よりも多くなる時間を設けて駆動させることができる。これにより、高周波駆動ω1及び低周波駆動ω2の対象となるフレームに含まれる接続ライン7の本数が同じであっても、低周波駆動ω2における消光期間Tnの合計時間を、高周波駆動ω1における消光期間Tnの合計時間よりも短くすることができる。
ただし、図5(a)の高周波駆動ω1場合、特定行Lは特定の一行であり、その行を構成する各画素2にデータ信号が書き込まれる。一方、図5(b)の低周波駆動ω2では、特定行Lは2行選択され、その2行を構成する各画素2にデータ信号が書き込まれる。このとき、同じデータ信号に接続される二つの画素2には同じデータ信号が書き込まれる。つまり、低周波駆動ω2時は解像度を半分に落として、同じデータ線につながった二つの画素2に同じ電位を書き込む、という構成とすることでフリッカの発生を抑えることができる。
また、低周波駆動ω2で駆動させる場合の周波数は0.1Hz~45Hzであることが好ましい。
また、情報低減動作時において低周波駆動ω2で駆動させる場合の表示装置1は、通常動作時において高周波駆動ω1で駆動させる場合の図1に示すマトリクスM全体よりも小さい低周波用(第2周波用)マトリクスmをフレームとすることができる。
〔実施形態2〕
図3は、図1のマトリクスMを構成する画素2を含む表示装置1の他の実施形態を表す回路図である。
図3は、図1のマトリクスMを構成する画素2を含む表示装置1の他の実施形態を表す回路図である。
図3には、実施形態1と同様に、画素2、駆動電源3に接続された駆動電源ライン4、カソード電源5に接続されたカソード電源ライン6、接続ライン7(n)、データライン8が配置されてなる。
また、画素2には、電気光学素子として有機EL素子11、駆動トランジスタT1、第一接続トランジスタT2、及び容量としてのコンデンサCが含まれる。
有機EL素子11は、駆動電源3からの電流を、駆動電源ライン4を介してアノード11aから受けて発光すると共に、カソード11cがカソード電源ライン6を介してカソード電源5に接続されてなる。
駆動トランジスタT1は、駆動電源3と有機EL素子11との間に直列に接続されてなる。駆動トランジスタT1は、ゲートg1の電位に応じた駆動電流Idを駆動電源3から有機EL素子11に流す。
第一接続トランジスタT2は、接続ライン7(n)にゲートg2が接続され、ソースs2がデータライン8に接続され、ドレインd2が駆動トランジスタT1のゲートg1に接続されてなる。第一接続トランジスタT2は、接続ライン7(n)からの信号によって、データライン8からのデータ信号Dを駆動トランジスタT1のゲートg1へ供給するか否かを制御する。
さらに本実施の形態において、駆動トランジスタT1のソースs1が、駆動電源3とデータライン8との間を接続する共有ライン12に接続され、駆動トランジスタT1のドレインd1と有機EL素子11との間に第一接続トランジスタT2のソースs2が接続されてなる。
駆動トランジスタT1と駆動電源3との間には、直列に接続された第一遮断トランジスタT3が配置されてなる。
また、駆動トランジスタT1と有機EL素子11との間には、第一接続トランジスタT2とのノードN2よりも有機EL素子11側に直列に接続され、第一遮断トランジスタT3とオンオフ動作が同一の第二遮断トランジスタT4が配置されてなる。本実施の形態において、第一遮断トランジスタT3のゲートg3と、第二遮断トランジスタT4のゲートg4は、いずれも遮断ライン13に接続されてなる。
駆動トランジスタT1とデータライン8との間には、第一接続トランジスタT2とオンオフ動作が同一の第二接続トランジスタT5が配置されてなる。本実施の形態において、第二接続トランジスタT5のゲートg5は、第一接続トランジスタT2のゲートg2と同じく接続ライン7(n)に接続されてなる。
第一接続トランジスタT2とコンデンサCとの間には、ソースs6が接続されてなる初期化トランジスタT6が配置されてなる。初期化トランジスタT6のゲートg6は、初期化トランジスタT6のオンオフ動作を行うための電圧を印加する接続ライン7(n-1)に接続されてなる。接続ライン7(n-1)は接続ライン7(n)に隣接する行を構成する画素をライン7(n)の前に走査するラインである。ここでnは整数である。
ここで、第一遮断トランジスタT3、及び第二遮断トランジスタT4と、第一接続トランジスタT2、及び第二接続トランジスタT5とのオンオフ動作は逆に駆動される。
コンデンサCは、駆動トランジスタT1のゲートg1と駆動電源3との間に挿入配置されてなる。コンデンサCには、第一接続トランジスタT2を介して供給されるデータ信号Dを書き込むことができる。
また、初期化トランジスタT6は、少なくとも1フレーム期間においてコンデンサCへのデータ信号Dの書込みから駆動電流Idが有機EL素子11に流されている間はオフされる。
なお、第二遮断トランジスタT4と有機EL素子11との間には初期化トランジスタT7のソースs7が接続されてなる。初期化トランジスタT7のゲートg7には初期化ライン15が接続されてなる。そして、初期化トランジスタT6のドレインd6及び初期化トランジスタT7のドレインd7はイニシャル電圧ライン16に接続されてなる。
次に、本実施の形態における表示装置1の動作について説明する。
接続ライン7(n)からの信号電圧の印加を受けると、第一接続トランジスタT2及び第二接続トランジスタT5がオンされる。また、このとき遮断ライン13に接続された第一遮断トランジスタT3及び第二遮断トランジスタT4はオフされる。これにより、データライン8から駆動電源ライン4への、データ信号Dの流出を遮断する。
さらに、接続ライン7(n-1)に接続された初期化トランジスタT6もオフされる。これにより、データ信号Dの書込みが完了したコンデンサCからイニシャル電圧ライン16へのリーク電流を遮断する。
したがって、データライン8から共有ライン12及び駆動トランジスタT1を介して、データ信号Dがデータ電圧VdataとしてコンデンサCに書き込まれる。コンデンサCへのデータ信号Dの書込みの完了後、接続ライン7(n)からの信号電圧の印加が止められて第一接続トランジスタT2及び第二接続トランジスタT5が遮断され、コンデンサCにデータ電圧Vdataが保持される。
データ電圧Vdataは、ゲートg1に印加されて駆動トランジスタT1をオンする。続いて、オフされていた第一遮断トランジスタT3及び第二遮断トランジスタT4をオンすると、駆動電源3から駆動トランジスタT1を介して有機EL素子11に駆動電流Idが流れて有機EL素子11が発光する。駆動電流Idは、有機EL素子11を通ってカソード電源ライン6からカソード電源5へ流れる。
1フレーム期間Tf終了時まで有機EL素子11に駆動電流を流したのち、第一遮断トランジスタT3及び第二遮断トランジスタT4をオフすると共に、初期化トランジスタT6及び初期化トランジスタT7がオンされる。これにより、コンデンサCの第一接続トランジスタT2側の端子と、有機EL素子11のアノード11aの電圧をイニシャル電圧Viniに戻す。本実施の形態において、消光期間Tnには、当該初期化トランジスタT6及び初期化トランジスタT7がオンされ、コンデンサCの第一接続トランジスタT2側の端子、及び有機EL素子11のアノード11aの電圧をイニシャル電圧Viniに戻す操作が含まれる。
次に、本実施形態における表示装置1の駆動方法について説明する。
表示装置1は、接続ライン7(n)を特定周波数でマトリクスを列方向に向かって周期的に走査することによって、マトリクス上に画像を形成することができる。特定周波数による表示装置1の駆動方法には、高周波駆動ω1と、高周波駆動ω1よりも周波数が低い低周波駆動ω2がある。表示装置1は、予め定められた条件のもと、高周波駆動ω1及び低周波駆動ω2のいずれかを選択することができる。
表示装置1に情報を表示させて、使用者が積極的に情報を取得しようとする場合などの通常動作時には、情報の視認性を向上するため、高い輝度で表示する必要がある。さらに、通常動作時には、動画などの時間に対する変化が大きい画像情報等を精細に表示するため、表示装置1は高周波駆動ω1で駆動される。本実施の形態においては、高周波駆動ω1は60Hzでの駆動である。
一方、使用者が積極的には情報取得を行わない待ち受け時などの情報低減動作時には、表示装置1には時間に対する変化が大きい画像を表示する必要がない。情報低減動作時には、消費電力を軽減するために表示装置1を低周波駆動ω2で駆動することが好ましい。本実施の形態においては、低周波駆動ω2は30Hzでの駆動である。
ここで、有機EL素子11を発光させるためには、ゲートg1にデータ電圧Vdataを印加して駆動トランジスタT1をオンするために、コンデンサCにデータ信号Dの書き込み動作が必要となる。
本実施の形態において、この書き込み動作を行う際には、遮断ライン13に接続された第一遮断トランジスタT3及び第二遮断トランジスタT4はオフされる。データライン8から駆動電源ライン4への、データ信号Dの流出を遮断するためである。続いて接続ライン7(n)からの信号電圧の印加を受けると、第一接続トランジスタT2及び第二接続トランジスタT5がオンされる。これにより、データライン8から共有ライン12及び駆動トランジスタT1を介して、データ信号Dがデータ電圧VdataとしてコンデンサCに書き込みが可能となる。
また、書き込み動作を行う前に、一旦駆動トランジスタT1をオフし、有機EL素子11を消灯してから消光期間Tn中に新たなデータ信号Dの書き込みを行うことで、意図しないデータ電圧Vdataの蓄積による有機EL素子11の発光を防止する必要があるからである。
さらに、本実施の形態においては、コンデンサCの第一接続トランジスタT2側の端子、及び1フレーム期間Tf終了後に有機EL素子11のアノード11aの電圧をイニシャル電圧Viniに戻すことができるため、意図しないデータ電圧Vdataを完全に消去することができる。
例として、特定行Lを一行ずつ選択した場合について説明する。
通常動作における高周波駆動ω1においては、図4(a)に示すようにスキャン期間Tsω1と1フレーム期間Tfω1とが一致するように表示装置1を駆動させることができ、このような駆動であってもフリッカは認められない。
一方で、情報低減動作における低周波駆動ω2においては、図4(b)に示すようにスキャン期間Tsω2をスキャン期間Tsω1よりも短くすることでフリッカの発生を抑制することができる。
なお低周波駆動ω2において、特定行Lを構成する画素2に対して、スキャン期間Tsω2が経過後1フレーム期間Tfω2終了時まで発光を持続させることが好ましい。
また、図4(c)に示すように、スキャン期間Tsω2をスキャン期間Tsω1よりも短く駆動させると共に、低周波駆動ω2の場合の各消光期間Tnを高周波駆動ω1の場合の各消光期間Tnよりも短くしてもよい。低周波駆動ω2の場合の消光期間Tnを高周波駆動ω1の場合の消光期間Tnよりも短くすることで、フリッカの発生をより効果的に抑制することができる。
また、表示装置1の駆動方法の他の例として、低周波駆動ω2において特定行Lに複数行を選択し、かつスキャン期間Tsω2がスキャン期間Tsω1よりも短くなるように駆動することとしても好ましい。図5に特定行Lを2行選択した場合の低周波駆動ω2の様子を示す図(図5(b))を、高周波駆動ω1の様子を示す図(図5(a))と合わせて示す。
但し、実施形態2の場合においては、第一接続トランジスタT2及び初期化トランジスタT6によって、1フレーム期間において有機EL素子11に駆動電流Idが流されている間のリーク電流の発生を抑えることができた。すなわち、第一接続トランジスタT2及び初期化トランジスタT6を設けることによって、実施形態1の場合よりもフリッカの発生をさらに抑制させることができた。
また、低周波駆動ω2で駆動させる場合の周波数は10Hz~45Hzであることが好ましい。
また、情報低減動作時において低周波駆動ω2で駆動させる場合の表示装置1は、通常動作時において高周波駆動ω1で駆動させる場合の図1に示すマトリクスM全体よりも小さい低周波用(第2周波用)マトリクスmをフレームとすることができる。
1 表示装置
2 画素
3 駆動電源
5 カソード電源
7 接続ライン
8 データライン
9 垂直方向駆動部
10 水平方向駆動部
11 有機EL素子
13 遮断ライン
F フレーム
T1 駆動トランジスタ
T2 第一接続トランジスタ
T3 第一遮断トランジスタ
T4 第二遮断トランジスタ
T5 第二接続トランジスタ
T6 初期化トランジスタ
2 画素
3 駆動電源
5 カソード電源
7 接続ライン
8 データライン
9 垂直方向駆動部
10 水平方向駆動部
11 有機EL素子
13 遮断ライン
F フレーム
T1 駆動トランジスタ
T2 第一接続トランジスタ
T3 第一遮断トランジスタ
T4 第二遮断トランジスタ
T5 第二接続トランジスタ
T6 初期化トランジスタ
Claims (22)
- 行と列とからなるマトリクスに配置された複数の画素によって構成されてなるフレームを、第1周波駆動及び当該第1周波駆動よりも低い周波数で駆動する第2周波駆動のいずれかから選択された特定周波数で駆動させ、
前記フレームの一部を構成する特定行について、1フレーム期間の間に消光期間と発光期間を設けると共に、前記消光期間中に前記特定行を構成する画素にデータ信号の書き込みを行い、
前記特定行に対する前記消光期間の開始後、前記特定行に対して行方向に隣り合う次の特定行に対する消光期間が順次開始され、
前記特定周波数における前記フレームを構成する最初の行に対する前記消光期間の開始時から当該フレームを構成する最終の行に対する前記消光期間の終了時までにかかるスキャン期間について、前記第1周波駆動におけるスキャン期間よりも前記第2周波駆動におけるスキャン期間を短くする
ことを特徴とする表示装置の駆動方法。 - 前記第2周波駆動におけるスキャン期間が1フレーム期間よりも短い高速スキャン駆動がなされ、1フレーム期間中における前記高速スキャン駆動の終了後、次の1フレーム期間の開始までスキャンが行われない
ことを特徴とする請求項1に記載の表示装置の駆動方法。 - 前記第1周波駆動は、1フレーム期間と最初の行における書き込み開始時から最後の行における書込み完了時までの時間が一致し、前記第2周波駆動は、1フレーム期間に比べ、最初の行における書き込み開始時から最後の行における書込み完了時までの時間が短い
ことを特徴とする請求項1又は2に記載の表示装置の駆動方法。 - 前記第2周波駆動における、前記特定行を構成する画素への前記消光期間におけるデータ信号の書き込み時間を、前記第1周波駆動における、前記特定行を構成する画素への前記消光期間におけるデータ信号の書き込み時間よりも短くする
ことを特徴とする請求項1~3のいずれか1つに記載の表示装置の駆動方法。 - 前記第2周波駆動における特定行の前記消光期間を、前記第1周波駆動における前記特定行の前記消光期間よりも短くする
ことを特徴とする請求項1~4のいずれか1つに記載の表示装置の駆動方法。 - 前記第2周波駆動における、前記特定行が複数行からなり、
前記複数行の消光期間と、前記特定行を構成する画素へのデータ信号の書き込みが同じタイミングである
ことを特徴とする請求項1~5のいずれか1つに記載の表示装置の駆動方法。 - 前記スキャン期間中のあるタイミングにおいて、前記消光期間である特定行の本数が、前記第2周波駆動の方が前記第1周波駆動よりも多い
ことを特徴とする請求項1~6のいずれか1つに記載の表示装置の駆動方法。 - 前記第2周波駆動は、0.1Hz~45Hzでの駆動である
ことを特徴とする請求項1~7のいずれか1つに記載の表示装置の駆動方法。 - 前記第2周波駆動は、前記マトリクスよりも小さい面積若しくは少ない画素数で構成される領域によって構成される第2周波用マトリクスを1フレームとする
ことを特徴とする請求項1~8のいずれか1つに記載の表示装置の駆動方法。 - 前記画素が、
駆動電源からの電流をアノードから受けて発光すると共にカソードがカソード電源に接続された電気光学素子と、
前記マトリクスの行ごとに水平方向に沿って形成された接続ラインと、
前記マトリクスの列ごとに垂直方向に沿って形成されたデータラインと、
前記駆動電源と前記電気光学素子との間に直列に接続され、ゲートの電位に応じた駆動電流を前記駆動電源から前記電気光学素子に流す駆動トランジスタと、
前記接続ラインにゲートが接続され、前記データラインからのデータ信号を前記駆動トランジスタのゲートへ供給するか否かを制御する第一接続トランジスタと、
前記駆動トランジスタのゲートと前記駆動電源との間に挿入配置されて、前記第一接続トランジスタを介して供給される前記データ信号の書込みが可能な容量と、を備える
ことを特徴とする請求項1~9のいずれか1つに記載の表示装置の駆動方法。 - 前記駆動トランジスタのソースが、前記駆動電源と前記データラインとの間を接続する共有ラインに接続され、
前記駆動トランジスタのドレインと前記電気光学素子との間に前記第一接続トランジスタのソースが接続され、
前記駆動トランジスタと前記駆動電源との間に直列に接続された第一遮断トランジスタと、
前記駆動トランジスタと前記電気光学素子との間であって、前記第一接続トランジスタとのノードよりも前記電気光学素子側に直列に接続され、前記第一遮断トランジスタとオンオフ動作が同一の第二遮断トランジスタと、
前記駆動トランジスタと前記データラインとの間に直列に接続され、前記第一接続トランジスタとオンオフ動作が同一の第二接続トランジスタと、
前記第一接続トランジスタと前記容量との間にソースが接続されてなる初期化トランジスタと、を備え、
前記第一遮断トランジスタ、及び第二遮断トランジスタと、前記第一接続トランジスタ、及び第二接続トランジスタとのオンオフ動作を逆に駆動させ、
前記初期化トランジスタは、少なくとも1フレーム期間において前記容量への前記データ信号の書込みから前記駆動電流が前記電気光学素子に流されている間はオフさせる
ことを特徴とする請求項10に記載の表示装置の駆動方法。 - 行と列とからなるマトリクスに配置された複数の画素によって構成されてなるフレームを、第1周波駆動及び当該第1周波駆動よりも低い周波数で駆動する第2周波駆動のいずれかから選択された特定周波数で駆動させ、
前記フレームの一部を構成する特定行について、1フレーム期間の間に消光期間と発光期間が設けられると共に、前記消光期間中に前記特定行を構成する画素にデータ信号の書き込みが行われ、
前記特定行に対する前記消光期間の開始後、前記特定行に対して行方向に隣り合う次の特定行に対する消光期間が順次開始され、
前記特定周波数における前記フレームを構成する最初の行に対する前記消光期間の開始時から当該フレームを構成する最終の行に対する前記消光期間の終了時までにかかるスキャン期間について、前記第1周波駆動におけるスキャン期間よりも前記第2周波駆動におけるスキャン期間が短い
ことを特徴とする表示装置。 - 前記第2周波駆動におけるスキャン期間が1フレーム期間よりも短い高速スキャン駆動がなされ、1フレーム期間中における前記高速スキャン駆動の終了後、次の1フレーム期間の開始までスキャンが行われない
ことを特徴とする請求項12に記載の表示装置。 - 前記第1周波駆動は、1フレーム期間と最初の行における書き込み開始時から最後の行における書込み完了時までの時間が一致し、前記第2周波駆動は、1フレーム期間に比べ、最初の行における書き込み開始時から最後の行における書込み完了時までの時間が短い
ことを特徴とする請求項12又は13に記載の表示装置。 - 前記第2周波駆動における、前記特定行を構成する画素への前記消光期間におけるデータ信号の書き込み時間を、前記第1周波駆動における、前記特定行を構成する画素への前記消光期間におけるデータ信号の書き込み時間よりも短くする
ことを特徴とする請求項12~14のいずれか1つに記載の表示装置。 - 前記第2周波駆動における特定行の前記消光期間を、前記第1周波駆動における前記特定行の前記消光期間よりも短くする
ことを特徴とする請求項12~15のいずれか1つに記載の表示装置。 - 前記第2周波駆動における、前記特定行が複数行からなり、
前記複数行の消光期間と、前記特定行を構成する画素へのデータ信号の書き込みが同じタイミングである
ことを特徴とする請求項12~16のいずれか1つに記載の表示装置。 - 前記スキャン期間中のあるタイミングにおいて、前記消光期間である特定行の本数が、前記第2周波駆動の方が前記第1周波駆動よりも多い
ことを特徴とする請求項12~17のいずれか1つに記載の表示装置。 - 前記第2周波駆動は、0.1Hz~45Hzでの駆動である
ことを特徴とする請求項12~18のいずれか1つに記載の表示装置。 - 前記第2周波駆動は、前記マトリクスよりも小さい面積若しくは少ない画素数で構成される領域によって構成される第2周波用マトリクスを1フレームとする
ことを特徴とする請求項12~19のいずれか1つに記載の表示装置。 - 前記画素が、
駆動電源からの電流をアノードから受けて発光すると共にカソードがカソード電源に接続された電気光学素子と、
前記マトリクスの行ごとに水平方向に沿って形成された接続ラインと、
前記マトリクスの列ごとに垂直方向に沿って形成されたデータラインと、
前記駆動電源と前記電気光学素子との間に直列に接続され、ゲートの電位に応じた駆動電流を前記駆動電源から前記電気光学素子に流す駆動トランジスタと、
前記接続ラインにゲートが接続され、前記データラインからのデータ信号を前記駆動トランジスタのゲートへ供給するか否かを制御する第一接続トランジスタと、
前記駆動トランジスタのゲートと前記駆動電源との間に挿入配置されて、前記第一接続トランジスタを介して供給される前記データ信号の書込みが可能な容量と、を備える
ことを特徴とする請求項12~20のいずれか1つに記載の表示装置。 - 前記駆動トランジスタのソースが、前記駆動電源と前記データラインとの間を接続する共有ラインに接続され、
前記駆動トランジスタのドレインと前記電気光学素子との間に前記第一接続トランジスタのソースが接続され、
前記駆動トランジスタと前記駆動電源との間に直列に接続された第一遮断トランジスタと、
前記駆動トランジスタと前記電気光学素子との間であって、前記第一接続トランジスタとのノードよりも前記電気光学素子側に直列に接続され、前記第一遮断トランジスタとオンオフ動作が同一の第二遮断トランジスタと、
前記駆動トランジスタと前記データラインとの間に直列に接続され、前記第一接続トランジスタとオンオフ動作が同一の第二接続トランジスタと、
前記第一接続トランジスタと前記容量との間にソースが接続されてなる初期化トランジスタと、を備え、
前記第一遮断トランジスタ、及び第二遮断トランジスタと、前記第一接続トランジスタ、及び第二接続トランジスタとのオンオフ動作を逆に駆動させ、
前記初期化トランジスタは、少なくとも1フレーム期間において前記容量への前記データ信号の書込みから前記駆動電流が前記電気光学素子に流されている間はオフさせる
ことを特徴とする請求項21に記載の表示装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201880091985.XA CN111971739B (zh) | 2018-03-30 | 2018-03-30 | 显示装置的驱动方法以及显示装置 |
US16/981,487 US11219102B2 (en) | 2018-03-30 | 2018-03-30 | Method for driving display device and display device |
PCT/JP2018/013800 WO2019187063A1 (ja) | 2018-03-30 | 2018-03-30 | 表示装置の駆動方法、及び表示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/JP2018/013800 WO2019187063A1 (ja) | 2018-03-30 | 2018-03-30 | 表示装置の駆動方法、及び表示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2019187063A1 true WO2019187063A1 (ja) | 2019-10-03 |
Family
ID=68061145
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2018/013800 WO2019187063A1 (ja) | 2018-03-30 | 2018-03-30 | 表示装置の駆動方法、及び表示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11219102B2 (ja) |
CN (1) | CN111971739B (ja) |
WO (1) | WO2019187063A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111816133A (zh) * | 2020-07-07 | 2020-10-23 | 深圳市华星光电半导体显示技术有限公司 | 液晶显示器及其漏电补偿方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009025797A (ja) * | 2007-06-19 | 2009-02-05 | Canon Inc | 表示装置及びそれを用いた電子機器 |
WO2015199049A1 (ja) * | 2014-06-23 | 2015-12-30 | シャープ株式会社 | 表示装置および表示方法 |
US20170116922A1 (en) * | 2015-10-27 | 2017-04-27 | Samsung Display Co., Ltd. | Organic light emitting display device |
JP2017151300A (ja) * | 2016-02-25 | 2017-08-31 | 株式会社ジャパンディスプレイ | 表示装置及び表示装置の駆動方法 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4510530B2 (ja) * | 2004-06-16 | 2010-07-28 | 株式会社 日立ディスプレイズ | 液晶表示装置とその駆動方法 |
KR101227136B1 (ko) * | 2005-12-30 | 2013-01-28 | 엘지디스플레이 주식회사 | 필드 시퀀셜 컬러형 액정 표시 장치 및 그의 구동 방법 |
KR101247114B1 (ko) * | 2006-07-28 | 2013-03-25 | 삼성디스플레이 주식회사 | 구동장치 및 이를 갖는 표시장치 |
KR20080046343A (ko) * | 2006-11-22 | 2008-05-27 | 삼성전자주식회사 | 표시 장치 및 그의 구동 방법 |
JP2010250267A (ja) * | 2009-03-25 | 2010-11-04 | Sony Corp | 表示装置および電子機器 |
JP2010224416A (ja) * | 2009-03-25 | 2010-10-07 | Sony Corp | 表示装置および電子機器 |
CN101567166B (zh) * | 2009-06-05 | 2011-12-28 | 中国科学院长春光学精密机械与物理研究所 | Led显示屏时间片非均匀间隔消隐扫描时间序列调制方法 |
KR101082167B1 (ko) * | 2009-09-07 | 2011-11-09 | 삼성모바일디스플레이주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
WO2012053462A1 (ja) * | 2010-10-21 | 2012-04-26 | シャープ株式会社 | 表示装置およびその駆動方法 |
JP6080430B2 (ja) | 2012-08-27 | 2017-02-15 | キヤノン株式会社 | 照明装置、その制御方法、及びバックライト装置 |
US9430968B2 (en) * | 2013-06-27 | 2016-08-30 | Sharp Kabushiki Kaisha | Display device and drive method for same |
JP2015060020A (ja) * | 2013-09-18 | 2015-03-30 | ソニー株式会社 | 表示装置及び電子機器 |
CN104091559B (zh) * | 2014-06-19 | 2016-09-14 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
KR102460685B1 (ko) * | 2016-01-18 | 2022-11-01 | 삼성디스플레이 주식회사 | 유기발광 표시장치 및 그의 구동방법 |
-
2018
- 2018-03-30 US US16/981,487 patent/US11219102B2/en active Active
- 2018-03-30 CN CN201880091985.XA patent/CN111971739B/zh active Active
- 2018-03-30 WO PCT/JP2018/013800 patent/WO2019187063A1/ja active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009025797A (ja) * | 2007-06-19 | 2009-02-05 | Canon Inc | 表示装置及びそれを用いた電子機器 |
WO2015199049A1 (ja) * | 2014-06-23 | 2015-12-30 | シャープ株式会社 | 表示装置および表示方法 |
US20170116922A1 (en) * | 2015-10-27 | 2017-04-27 | Samsung Display Co., Ltd. | Organic light emitting display device |
JP2017151300A (ja) * | 2016-02-25 | 2017-08-31 | 株式会社ジャパンディスプレイ | 表示装置及び表示装置の駆動方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111816133A (zh) * | 2020-07-07 | 2020-10-23 | 深圳市华星光电半导体显示技术有限公司 | 液晶显示器及其漏电补偿方法 |
US11961449B2 (en) | 2020-07-07 | 2024-04-16 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Liquid crystal device and method for compensating current leakage of LCD |
Also Published As
Publication number | Publication date |
---|---|
CN111971739A (zh) | 2020-11-20 |
US11219102B2 (en) | 2022-01-04 |
CN111971739B (zh) | 2022-05-17 |
US20210027708A1 (en) | 2021-01-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3877049B2 (ja) | 画像表示装置及びその駆動方法 | |
US8552938B2 (en) | Display device and method of driving the same | |
US6924602B2 (en) | Organic EL pixel circuit | |
JP4501785B2 (ja) | 画素回路及び電子機器 | |
WO2019187062A1 (ja) | 表示装置の駆動方法、及び表示装置 | |
JP4986468B2 (ja) | アクティブマトリクス型表示装置 | |
JP6764829B2 (ja) | 表示パネルの制御装置、表示装置および表示パネルの駆動方法 | |
US9412289B2 (en) | Display unit, drive circuit, drive method, and electronic apparatus | |
JP2009139928A (ja) | 表示装置及びその駆動方法と電子機器 | |
JP6736276B2 (ja) | 表示パネルおよび表示装置 | |
JP5137294B2 (ja) | 発光装置の駆動方法 | |
TWI444971B (zh) | 顯示裝置和電子機器 | |
JP2011022462A (ja) | 表示装置およびその駆動方法ならびに電子機器 | |
JP5577719B2 (ja) | 表示装置およびその駆動方法ならびに電子機器 | |
JP2011128442A (ja) | 表示パネル、表示装置および電子機器 | |
JP2008020573A (ja) | 電気光学装置および電子機器 | |
WO2019187063A1 (ja) | 表示装置の駆動方法、及び表示装置 | |
US20060290622A1 (en) | Active matrix display device and method of driving active matrix display device | |
JP2006323234A (ja) | 電気光学装置、これを駆動する回路および方法、ならびに電子機器 | |
JP2011221165A (ja) | 表示装置、電子機器、表示装置の駆動方法 | |
JP2011145531A (ja) | 表示装置およびその駆動方法ならびに電子機器 | |
JP2011221202A (ja) | 表示装置、電子機器、表示装置の駆動方法 | |
JP2012220565A (ja) | 画像表示装置及びその制御方法 | |
JP2011022239A (ja) | 表示装置およびその駆動方法ならびに電子機器 | |
JP2011102932A (ja) | 表示装置およびその駆動方法、電子機器、ならびに表示パネル |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 18912659 Country of ref document: EP Kind code of ref document: A1 |
|
122 | Ep: pct application non-entry in european phase |
Ref document number: 18912659 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: JP |