WO2018058717A1 - 非易失性存储装置、方法、计算机系统及待机或休眠实现方法 - Google Patents

非易失性存储装置、方法、计算机系统及待机或休眠实现方法 Download PDF

Info

Publication number
WO2018058717A1
WO2018058717A1 PCT/CN2016/102756 CN2016102756W WO2018058717A1 WO 2018058717 A1 WO2018058717 A1 WO 2018058717A1 CN 2016102756 W CN2016102756 W CN 2016102756W WO 2018058717 A1 WO2018058717 A1 WO 2018058717A1
Authority
WO
WIPO (PCT)
Prior art keywords
memory
data
computer system
module
control module
Prior art date
Application number
PCT/CN2016/102756
Other languages
English (en)
French (fr)
Inventor
崔向东
Original Assignee
邦彦技术股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 邦彦技术股份有限公司 filed Critical 邦彦技术股份有限公司
Publication of WO2018058717A1 publication Critical patent/WO2018058717A1/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3275Power saving in memory, e.g. RAM, cache

Definitions

  • the present invention relates to the field of implementing non-volatile memory technologies, and in particular, to a non-volatile storage device, a non-volatile storage method, a computer system, and a computer system standby or hibernation implementation method.
  • the boot mode widely used by computers is to boot through the hard disk.
  • the central processing unit CPU
  • the memory cannot be powered off. Because the data is lost when the memory is powered off, the CPU cannot be started from the place before the hibernation. If the power is used, the data in hibernation will be copied from the memory into the hard disk. When waking up, the data will be copied into the memory from the hard disk. The startup speed is slow, which may not wake up quickly.
  • the present invention to provide a non-volatile memory device and method capable of powering down and fast restarting, as well as a computer system and a standby or hibernation implementation method.
  • a non-volatile storage device is applied to a computer system, the computer system includes a central processing unit, the central processing unit includes a memory controller, and the non-volatile storage device includes:
  • control module configured to control the non-volatile storage device to work, and can be connected to the memory controller
  • a memory module coupled to the control module, for storing memory data of the computer system
  • a flash module connected to the control module for storing system and application data and memory data of the computer system
  • the control module can store data in the memory module into the flash module, and/or store data in the flash module into the memory module.
  • the flash memory module comprises:
  • An external data unit for storing a flash module to store system data and application data of the computer system
  • An in-memory data unit for initiating the computer system and storing memory data of the computer system
  • the control module is configured to store data installed by the application in the memory module into the external data unit, and store system data and application data of the external data unit into the memory module;
  • the control module is capable of storing the memory data in the memory module into the memory data unit, and storing the memory data of the memory data unit into the memory module.
  • the number of the outer village data units is set to be multiple, and the plurality of outer village data units are respectively connected to the control module.
  • control module is configured as a Field-Programmable Gate Array (FPGA).
  • FPGA Field-Programmable Gate Array
  • a non-volatile storage method is applied to a computer system, the application method comprising:
  • Step S41 providing a non-volatile storage device, the non-volatile storage device comprising a control module connected to a central processing unit of the computer system, and a memory module and a flash memory module respectively connected to the control module, the memory
  • the module stores memory data of the computer system
  • Step S42 the non-volatile storage device triggers a non-volatile storage instruction, and the memory data stored by the memory module is transferred to the flash memory module.
  • the flash memory module comprises:
  • An external data unit for storing a flash module to store system data and application data of the computer system
  • An in-memory data unit for initiating the computer system and storing memory data of the computer system
  • the control module is configured to store data installed by the application in the memory module into the external data unit, and store system data and application data of the external data unit into the memory module;
  • the control module is capable of storing the memory data in the memory module into the memory data unit, and storing the memory data of the memory data unit into the memory module.
  • the number of the outer village data units is set to be multiple, and the plurality of outer village data units are respectively connected to the control module.
  • control module is configured as a Field-Programmable Gate Array (FPGA).
  • FPGA Field-Programmable Gate Array
  • a method for implementing a standby or hibernation of a computer system comprising:
  • Step S51 providing a non-volatile storage device, the non-volatile storage device comprising a control module connected to a central processing unit of the computer system, and a memory module and a flash memory module respectively connected to the control module, the memory
  • the module stores memory data of the computer system
  • the flash module stores system data and application data of the computer system
  • Step S52 the computer system triggers a standby or sleep instruction, and the memory data stored by the memory module is transferred into the flash memory module;
  • Step S53 the computer system is in standby, and the power is turned off.
  • the method further includes:
  • Step S54 triggering the computer system to start, and the power is turned on;
  • Step S55 The system data, the application program data, and the memory data stored in the flash module are transferred to the memory module, and the computer system is started to return to the state before standby or hibernation.
  • the flash memory module comprises:
  • An external data unit for storing a flash module to store system data and application data of the computer system
  • An in-memory data unit for initiating the computer system and storing memory data of the computer system
  • the control module is configured to store data installed by the application in the memory module into the external data unit, and store system data and application data of the external data unit into the memory module;
  • the control module is capable of storing the memory data in the memory module into the memory data unit, and storing the memory data of the memory data unit into the memory module.
  • the number of the outer village data units is set to be multiple, and the plurality of outer village data units are respectively connected to the control module.
  • control module is configured as a Field-Programmable Gate Array (FPGA).
  • FPGA Field-Programmable Gate Array
  • a computer system comprising a central processing unit, the litigation central processor comprising a memory controller, the computer system further comprising the non-volatile storage device of any one of the above, the non-volatile storage device being coupled to the The memory controller.
  • data stored in the flash memory module is used for the booting computer system; data in the memory module is stored in the flash memory module through a control module, so that the computer system is restored after startup Up to the last state, saving power when the computer system is in a sleep or standby state;
  • nonvolatile storage method by setting a memory module that stores memory data and a flash memory module that stores other data in the nonvolatile storage device, after the nonvolatile storage instruction is triggered, the memory data of the memory module is transferred. Stored in the flash memory module to realize non-volatile storage function, convenient and fast;
  • the computer system standby or hibernation implementation method by setting a memory module that stores memory data and a flash memory module that stores other data in the nonvolatile storage device, the memory data of the memory module is dumped after the standby or sleep instruction is triggered. Into the flash module, to achieve non-volatile storage, the computer system can completely power off during standby or hibernation, saving energy.
  • FIG. 1 is a structural diagram of a nonvolatile memory device and a central processing unit according to a first embodiment of the present invention
  • FIG. 2 is another non-volatile memory device according to a second embodiment of the present invention, in which a flash module is Structure diagram
  • FIG. 3 is a structural diagram of another nonvolatile memory device and a central processing unit according to a third embodiment of the present invention.
  • FIG. 4 is a flowchart of a non-volatile storage method according to a fourth embodiment of the present invention.
  • FIG. 5 is a flowchart of a method for implementing standby or hibernation of a computer system according to a fifth embodiment of the present invention.
  • FIG. 6 is a flowchart of another method for implementing standby or hibernation of a computer system according to a sixth embodiment of the present invention.
  • a non-volatile memory device 100 provided by the present invention is applied to a computer system 200 for storing a boot configuration file of the computer system 200.
  • the non-volatile memory The sexual storage device 100 is still able to maintain its content.
  • the computer system 200 further includes a central processing unit 201, the non-volatile storage device 100 being connectable to the central processing unit 201, the central processing unit 201 being capable of operating the non-volatile storage device 100.
  • the central processing unit 201 includes a memory controller 202, and the central processing unit 201 can control the non-volatile storage device 100 through the memory controller 202.
  • a first embodiment of the non-volatile memory device 100 of the present invention includes
  • control module 10 configured to control the non-volatile storage device 100 to operate, and can be connected to the memory controller;
  • a memory module 20 coupled to the control module, for storing memory data of the computer system 200;
  • the control module 10 can store the data in the memory module 20 into the flash module 30, and/or store the data in the flash module 30 into the memory module 20.
  • control module 10 is configured as a Field-Programmable Gate Array (FPGA).
  • FPGA Field-Programmable Gate Array
  • the data stored in the flash module 30 is used to boot the computer system 200; the data in the memory module 20 is stored in the flash module 30 through the control module 10.
  • the computer system 200 is restored to the previous state after being started. Power is saved when the computer system 200 is in a sleep or standby state.
  • the flash memory module 30 further includes:
  • the control module 10 can store the data installed by the application in the memory module 20 into the external data unit 31, and store the system data and application data of the external data unit 31 into the Memory module 20;
  • the control module 10 can store the memory data in the memory module 20 into the memory data unit 32, and store the memory data of the memory data unit 32 into the memory module 20.
  • the system is started, and the computer system 200 is restored to the previous state after being started.
  • the computer system 200 is put into sleep or standby, it can be completely powered off, saving power consumption.
  • the number of the external data unit 31 is set to multiple, the multiple The outer village data unit 31 is connected to the control module 10, respectively.
  • the system data and the application data are accessed by the plurality of external data units 31 to speed up data transmission, thereby speeding up the startup.
  • a fourth embodiment of the present invention provides a non-volatile storage method, which is applied to a computer system, where the application method includes:
  • Step S41 providing a non-volatile storage device, the non-volatile storage device comprising a control module connected to a central processing unit of the computer system, and a memory module and a flash memory module respectively connected to the control module, the memory
  • the module stores memory data of the computer system
  • Step S42 the non-volatile storage device triggers a non-volatile storage instruction, and the memory data stored by the memory module is transferred to the flash memory module.
  • control module is configured as a Field-Programmable Gate Array (FPGA).
  • FPGA Field-Programmable Gate Array
  • the flash memory module further includes an external memory unit and an in-memory data unit.
  • the external storage data unit is configured to store a flash memory module to store system data and application program data of the computer system; and the control module is configured to store data installed by the application program in the memory module into the external storage data. And storing the system data and application data of the external data unit in the memory module.
  • the memory data unit is configured to start the computer system and store memory data of the computer system; the control module is capable of storing memory data in the memory module into the memory data unit, and storing the memory data The memory data of the unit is stored in the memory module.
  • the number of the external data units is set to be multiple, and when the computer system is started, system data and application data are accessed through the plurality of external data units to speed up data transmission, thereby speeding up startup. speed.
  • the non-volatile storage method of the embodiment by setting a memory module that stores memory data and a flash memory module that stores other data in the non-volatile storage device, after the non-volatile storage instruction is triggered, the memory of the memory module is set. The data is transferred to the flash memory module to realize non-volatile storage function, which is convenient and quick.
  • a fifth embodiment of the present invention provides a method for implementing a standby or hibernation of a computer system, including:
  • Step S51 providing a non-volatile storage device, the non-volatile storage device comprising a control module connected to a central processing unit of the computer system and a memory module respectively connected to the control module And a flash memory module, wherein the memory module stores memory data of the computer system, and the flash memory module stores system data and application program data of the computer system;
  • Step S52 the computer system triggers a standby or sleep instruction, and the memory data stored by the memory module is transferred into the flash memory module;
  • Step S53 the computer system is in standby, and the power is turned off.
  • the computer system standby or hibernation implementation method further includes:
  • Step S54 triggering the computer system to start, and the power is turned on;
  • Step S55 The system data, the application program data, and the memory data stored in the flash module are transferred to the memory module, and the computer system is started to return to the state before standby or hibernation.
  • the computer system is started by the memory module through a basic input output system (BIOS) setting.
  • BIOS basic input output system
  • control module is configured as a Field-Programmable Gate Array (FPGA).
  • FPGA Field-Programmable Gate Array
  • the flash memory module further includes an external memory unit and an in-memory data unit.
  • the external storage data unit is configured to store a flash memory module to store system data and application program data of the computer system; and the control module is configured to store data installed by the application program in the memory module into the external storage data. And storing the system data and application data of the external data unit in the memory module.
  • the memory data unit is configured to start the computer system and store memory data of the computer system; the control module is capable of storing memory data in the memory module into the memory data unit, and storing the memory data The memory data of the unit is stored in the memory module.
  • the number of the external data units is set to be multiple, and when the computer system is started, system data and application data are accessed through the plurality of external data units to speed up data transmission, thereby speeding up startup. speed.
  • the memory data of the memory module is obtained after the standby or sleep instruction is triggered. Transfer to the flash memory module to achieve non-volatile storage, the computer system can completely power off during standby or hibernation, saving energy.
  • the disclosed apparatus and method may be implemented in other manners.
  • the device embodiments described above are merely illustrative.
  • the division of the unit is only a logical function division.
  • there may be another division manner for example, multiple units or components may be combined or Can be integrated into another system, or some features can be ignored or not executed.
  • the mutual coupling or direct coupling or communication connection shown or discussed may be an indirect coupling or communication connection through some interface, device or unit, and may be in an electrical, mechanical or other form.
  • the units described as separate components may or may not be physically separated, and the components displayed as units may or may not be physical units, that is, may be located in one place, or may be distributed to multiple network units. Some or all of the units may be selected according to actual needs to achieve the objectives of the embodiments of the present invention.
  • each functional unit in each embodiment of the present invention may be integrated into one processing unit, or each unit may exist physically separately, or two or more units may be integrated into one unit.
  • the functions may be stored in a computer readable storage medium if implemented in the form of a software functional unit and sold or used as a standalone product.
  • the technical solution of the present invention which is essential or contributes to the prior art, or a part of the technical solution, may be embodied in the form of a software product, which is stored in a storage medium, including
  • the instructions are used to cause a computer device (which may be a personal computer, server, or network device, etc.) to perform all or part of the steps of the methods described in various embodiments of the present invention.
  • the foregoing storage medium includes: a U disk, a mobile hard disk, a ROM, a RAM, a magnetic disk, or an optical disk, and the like.
  • the medium of the code includes: a U disk, a mobile hard disk, a ROM, a RAM, a magnetic disk, or an optical disk, and the like.

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • Stored Programmes (AREA)
  • Read Only Memory (AREA)

Abstract

一种非易失性存储装置、非易失性存储方法、计算机系统以及计算机系统待机或休眠实现方法。上述装置应用于计算机系统(200),所述计算机系统的中央处理器(201)设有内存控制器(202),所述非易失性存储装置(100)包括:控制模块(10),用于控制所述非易失性存储装置(100)工作,并能够与所述内存控制器(202)连接;内存模块(20),连接于所述控制模块(10),用于存储所述计算机系统(200)的内存数据;以及闪存模块(30),连接于所述控制模块(10),用于存储所述计算机系统(200)的系统及应用程序数据以及内存数据;其中,所述控制模块(10)能够将所述内存模块(20)中的数据存入所述闪存模块(30),及/或,将所述闪存模块(30)中的数据存入所述内存模块(20)。上述装置实现了非易失性存储功能,方便实用。

Description

非易失性存储装置、方法、计算机系统及待机或休眠实现方法 技术领域
本发明涉及实现非易失性内存技术领域,尤其涉及一种非易失性存储装置,非易失性存储方法,计算机系统,以及计算机系统待机或休眠实现方法。
背景技术
计算机目前广泛采用的启动方式是通过硬盘启动,当中央处理器(CPU)需要处于休眠或者待机时,内存不能断电,因为内存掉电时数据丢失从而导致CPU无法从休眠前的地方启动,导致用电浪费严重;如果为了节约用电,将休眠时的数据从内存中拷入硬盘中,唤醒时再从硬盘中将数据拷入内存,启动速度较慢,导致不能快速唤醒。
发明内容
针对上述缺陷,本发明有必要提供一种能够断电且重新启动速度快的非易失性存储装置和方法,以及计算机系统和待机或休眠实现方法。
一种非易失性存储装置,应用于计算机系统,所述计算机系统包括中央处理器,所述中央处理器包括内存控制器,所述非易失性存储装置包括:
控制模块,用于控制所述非易失性存储装置工作,并能够与所述内存控制器连接;
内存模块,连接于所述控制模块,用于存储所述计算机系统的内存数据;以及
闪存模块,连接于所述控制模块,用于存储所述计算机系统的系统及应用程序数据以及内存数据;
其中,所述控制模块能够将所述内存模块中的数据存入所述闪存模块,及/或,将所述闪存模块中的数据存入所述内存模块。
优选地,所述闪存模块包括:
外存数据单元,用于存储闪存模块存储所述计算机系统的系统数据及应用程序数据;以及
内存数据单元,所述内存数据单元用于启动所述计算机系统以及存储所述计算机系统的内存数据;
其中,所述控制模块能够将所述内存模块中应用程序安装的数据存入所述外存数据单元,以及将所述外存数据单元的系统数据及应用程序数据存入所述内存模块;以及
所述控制模块能够将所述内存模块中的内存数据存入所述内存数据单元,以及将所述内存数据单元的内存数据存入所述内存模块。
优选地,所述外村数据单元的个数设置为多个,所述多个外村数据单元分别连接于所述控制模块。
优选地,所述控制模块设置为现场可编程门阵列(Field-Programmable Gate Array,FPGA)。
一种非易失性存储方法,应用于计算机系统,所述应用方法包括:
步骤S41、提供一种非易失性存储装置,所述非易失性存储装置包括连接于计算机系统中央处理器的控制模块及分别连接于所述控制模块的内存模块及闪存模块,所述内存模块存储所述计算机系统的内存数据;
步骤S42、所述非易失性存储装置触发非易失性存储指令,所述内存模块存储的内存数据转存入所述闪存模块。
优选地,所述闪存模块包括:
外存数据单元,用于存储闪存模块存储所述计算机系统的系统数据及应用程序数据;以及
内存数据单元,所述内存数据单元用于启动所述计算机系统以及存储所述计算机系统的内存数据;
其中,所述控制模块能够将所述内存模块中应用程序安装的数据存入所述外存数据单元,以及将所述外存数据单元的系统数据及应用程序数据存入所述内存模块;以及
所述控制模块能够将所述内存模块中的内存数据存入所述内存数据单元,以及将所述内存数据单元的内存数据存入所述内存模块。
优选地,所述外村数据单元的个数设置为多个,所述多个外村数据单元分别连接于所述控制模块。
优选地,所述控制模块设置为现场可编程门阵列(Field-Programmable Gate Array,FPGA)。
一种计算机系统待机或休眠实现方法,所述方法包括:
步骤S51、提供一种非易失性存储装置,所述非易失性存储装置包括连接于计算机系统中央处理器的控制模块及分别连接于所述控制模块的内存模块及闪存模块,所述内存模块存储所述计算机系统的内存数据,所述闪存模块存储所述计算机系统的系统数据及应用程序数据;
步骤S52、所述计算机系统触发待机或休眠指令,所述内存模块存储的内存数据转存入所述闪存模块;
步骤S53、所述计算机系统待机,电源关闭。
优选地,所述方法还包括:
步骤S54、触发计算机系统启动,电源接通;
步骤S55、所述闪存模块中存储的系统数据、应用程序数据及内存数据转存入所述内存模块,计算机系统启动,恢复至待机或休眠前的状态。
优选地,所述闪存模块包括:
外存数据单元,用于存储闪存模块存储所述计算机系统的系统数据及应用程序数据;以及
内存数据单元,所述内存数据单元用于启动所述计算机系统以及存储所述计算机系统的内存数据;
其中,所述控制模块能够将所述内存模块中应用程序安装的数据存入所述外存数据单元,以及将所述外存数据单元的系统数据及应用程序数据存入所述内存模块;以及
所述控制模块能够将所述内存模块中的内存数据存入所述内存数据单元,以及将所述内存数据单元的内存数据存入所述内存模块。
优选地,所述外村数据单元的个数设置为多个,所述多个外村数据单元分别连接于所述控制模块。
优选地,所述控制模块设置为现场可编程门阵列(Field-Programmable Gate Array,FPGA)。
一种计算机系统,包括中央处理器,诉讼中央处理器包括内存控制器,所述计算机系统还包括如上任意一项所述的非易失性存储装置,所述非易失性存储装置连接于所述内存控制器。
上述非易失性存储装置中,所述闪存模块中存储的数据用于所述启动计算机系统;通过控制模块将所述内存模块中的数据存入所述闪存模块中,使计算机系统启动后恢复到上一次的状态,使所述计算机系统休眠或待机时节省了用电;
上述非易失性存储方法中,通过在非易失性存储装置中设置存储内存数据的内存模块以及存储其他数据的闪存模块,在触发非易失性存储指令后,将内存模块的内存数据转存入闪存模块,实现非易失性存储功能,方便快捷;
上述计算机系统待机或休眠实现方法中,通过在非易失性存储装置中设置存储内存数据的内存模块以及存储其他数据的闪存模块,在触发待机或休眠指令后,将内存模块的内存数据转存入闪存模块,实现非易失性存储功能,计算机系统在待机或休眠时能够完全断电,节约能源。
附图说明
为了更清楚地说明本发明实施例的技术方案,下面将对本发明实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1是本发明第一实施例提供的一种非易失性存储装置与中央处理器配合的结构图;
图2是本发明第二实施例提供的另一种非易失性存储装置中,闪存模块的 结构图;
图3是本发明第三实施例提供的另一种非易失性存储装置与中央处理器配合的结构图;
图4是本发明第四实施例提供的一种非易失性存储方法的流程图;
图5是本发明第五实施例提供的一种计算机系统待机或休眠实现方法的流程图;
图6是本发明第六实施例提供的另一种计算机系统待机或休眠实现方法的流程图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参看图1,本发明提供的非易失性存储装置100应用于计算机系统200中,其用于存储所述计算机系统200的启动配置文件,在计算机系统200断电时,所述非易失性存储装置100仍能保持其内容。
所述计算机系统200还包括中央处理器201,所述非易失性存储装置100能够连接于所述中央处理器201,所述中央处理器201能够运行控制所述非易失性存储装置100。具体地,所述中央处理器201包括内存控制器202,所述中央处理器201能够通过所述内存控制器202运行控制所述非易失性存储装置100。
请再次参看图1,本发明非易失性存储装置100的第一实施例包括
控制模块10,用于控制所述非易失性存储装置100工作,并能够与所述内存控制器连接;
内存模块20,连接于所述控制模块,用于存储所述计算机系统200的内存数据;以及
闪存模块30,连接于所述控制模块,用于存储所述计算机系统200的系统及应用程序数据以及内存数据;
其中,所述控制模块10能够将所述内存模块20中的数据存入所述闪存模块30,及/或,将所述闪存模块30中的数据存入所述内存模块20。
具体地,所述控制模块10设置为现场可编程门阵列(Field-Programmable Gate Array,FPGA)。
本实施例非易失性存储装置中,所述闪存模块30中存储的数据用于所述启动计算机系统200;通过控制模块10将所述内存模块20中的数据存入所述闪存模块30中,使计算机系统200启动后恢复到上一次的状态。使所述计算机系统200休眠或待机时节省了用电。
请参看图2,基于本发明非易失性存储装置100第一实施例的第二实施例,在本实施例中,所述闪存模块30进一步包括:
外存数据单元31,所述外存数据单元31用于存储闪存模块30存储所述计算机系统200的系统数据及应用程序数据;以及
内存数据单元32,所述内存数据单元32用于启动所述计算机系统200以及存储所述计算机系统200的内存数据;
其中,所述控制模块10能够将所述内存模块20中应用程序安装的数据存入所述外存数据单元31,以及将所述外存数据单元31的系统数据及应用程序数据存入所述内存模块20;以及
所述控制模块10能够将所述内存模块20中的内存数据存入所述内存数据单元32,以及将所述内存数据单元32的内存数据存入所述内存模块20。
本实施例中,通过将所述外存数据单元31中存储的数据存入所述内存模块20后启动系统,使计算机系统200启动后恢复到上一次的状态。使所述计算机系统200休眠或待机时能够完全断电,节省了用电。
请参看图3,基于本发明非易失性存储装置100第二实施例的第三实施例,在本实施例中,所述外存数据单元31的个数设置为多个,所述多个外村数据单元31分别连接于所述控制模块10。所述计算机系统200启动时,通过所述多个外存数据单元31存取系统数据及应用程序数据,以加快数据传输,从而加快启动速度。
请参看图4,基于上述任意一项实施例,本发明第四实施例提供一种非易失性存储方法,应用于计算机系统,所述应用方法包括:
步骤S41、提供一种非易失性存储装置,所述非易失性存储装置包括连接于计算机系统中央处理器的控制模块及分别连接于所述控制模块的内存模块及闪存模块,所述内存模块存储所述计算机系统的内存数据;
步骤S42、所述非易失性存储装置触发非易失性存储指令,所述内存模块存储的内存数据转存入所述闪存模块。
具体地,所述控制模块设置为现场可编程门阵列(Field-Programmable Gate Array,FPGA)。
具体地,所述闪存模块进一步包括外存数据单元及内存数据单元。
进一步地,所述外存数据单元用于存储闪存模块存储所述计算机系统的系统数据及应用程序数据;所述控制模块能够将所述内存模块中应用程序安装的数据存入所述外存数据单元,以及将所述外存数据单元的系统数据及应用程序数据存入所述内存模块。所述内存数据单元用于启动所述计算机系统以及存储所述计算机系统的内存数据;所述控制模块能够将所述内存模块中的内存数据存入所述内存数据单元,以及将所述内存数据单元的内存数据存入所述内存模块。
进一步地,所述外存数据单元的个数设置为多个,所述计算机系统启动时,通过所述多个外存数据单元存取系统数据及应用程序数据,以加快数据传输,从而加快启动速度。
本实施例非易失性存储方法中,通过在非易失性存储装置中设置存储内存数据的内存模块以及存储其他数据的闪存模块,在触发非易失性存储指令后,将内存模块的内存数据转存入闪存模块,实现非易失性存储功能,方便快捷。
请参看图5,基于上述任意一项实施例,本发明第五实施例提供一种计算机系统待机或休眠实现方法,包括:
步骤S51、提供一种非易失性存储装置,所述非易失性存储装置包括连接于计算机系统中央处理器的控制模块及分别连接于所述控制模块的内存模块 及闪存模块,所述内存模块存储所述计算机系统的内存数据,所述闪存模块存储所述计算机系统的系统数据及应用程序数据;
步骤S52、所述计算机系统触发待机或休眠指令,所述内存模块存储的内存数据转存入所述闪存模块;
步骤S53、所述计算机系统待机,电源关闭。
请参看图6,进一步地,所述计算机系统待机或休眠实现方法还包括:
步骤S54、触发计算机系统启动,电源接通;
步骤S55、所述闪存模块中存储的系统数据、应用程序数据及内存数据转存入所述内存模块,计算机系统启动,恢复至待机或休眠前的状态。
其中,所述计算机系统通过基本输入输出系统(Basic Input Output System,BIOS)设置由内存模块启动。
具体地,所述控制模块设置为现场可编程门阵列(Field-Programmable Gate Array,FPGA)。
具体地,所述闪存模块进一步包括外存数据单元及内存数据单元。
进一步地,所述外存数据单元用于存储闪存模块存储所述计算机系统的系统数据及应用程序数据;所述控制模块能够将所述内存模块中应用程序安装的数据存入所述外存数据单元,以及将所述外存数据单元的系统数据及应用程序数据存入所述内存模块。所述内存数据单元用于启动所述计算机系统以及存储所述计算机系统的内存数据;所述控制模块能够将所述内存模块中的内存数据存入所述内存数据单元,以及将所述内存数据单元的内存数据存入所述内存模块。
进一步地,所述外存数据单元的个数设置为多个,所述计算机系统启动时,通过所述多个外存数据单元存取系统数据及应用程序数据,以加快数据传输,从而加快启动速度。
本实施例计算机系统待机或休眠实现方法中,通过在非易失性存储装置中设置存储内存数据的内存模块以及存储其他数据的闪存模块,在触发待机或休眠指令后,将内存模块的内存数据转存入闪存模块,实现非易失性存储功能,计算机系统在待机或休眠时能够完全断电,节约能源。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本发明实施例方案的目的。
另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、ROM、RAM、磁碟或者光盘等各种可以存储程序代 码的介质。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (14)

  1. 一种非易失性存储装置,应用于计算机系统,所述计算机系统包括中央处理器,所述中央处理器包括内存控制器,其特征在于,所述非易失性存储装置包括:
    控制模块,用于控制所述非易失性存储装置工作,并能够与所述内存控制器连接;
    内存模块,连接于所述控制模块,用于存储所述计算机系统的内存数据;以及
    闪存模块,连接于所述控制模块,用于存储所述计算机系统的系统及应用程序数据以及内存数据;
    其中,所述控制模块能够将所述内存模块中的数据存入所述闪存模块,及/或,将所述闪存模块中的数据存入所述内存模块。
  2. 如权利要求1所述的非易失性存储装置,其特征在于,所述闪存模块包括:
    外存数据单元,用于存储闪存模块存储所述计算机系统的系统数据及应用程序数据;以及
    内存数据单元,所述内存数据单元用于启动所述计算机系统以及存储所述计算机系统的内存数据;
    其中,所述控制模块能够将所述内存模块中应用程序安装的数据存入所述外存数据单元,以及将所述外存数据单元的系统数据及应用程序数据存入所述内存模块;以及
    所述控制模块能够将所述内存模块中的内存数据存入所述内存数据单元,以及将所述内存数据单元的内存数据存入所述内存模块。
  3. 如权利要求2所述的非易失性存储装置,其特征在于,所述外村数据单元的个数设置为多个,所述多个外村数据单元分别连接于所述控制模块。
  4. 如权利要求1所述的非易失性存储装置,其特征在于,所述控制模块设置为现场可编程门阵列(Field-Programmable Gate Array,FPGA)。
  5. 一种非易失性存储方法,应用于计算机系统,其特征在于,所述应用 方法包括:
    步骤S41、提供一种非易失性存储装置,所述非易失性存储装置包括连接于计算机系统中央处理器的控制模块及分别连接于所述控制模块的内存模块及闪存模块,所述内存模块存储所述计算机系统的内存数据;
    步骤S42、所述非易失性存储装置触发非易失性存储指令,所述内存模块存储的内存数据转存入所述闪存模块。
  6. 如权利要求5所述的非易失性存储方法,其特征在于,所述闪存模块包括:
    外存数据单元,用于存储闪存模块存储所述计算机系统的系统数据及应用程序数据;以及
    内存数据单元,所述内存数据单元用于启动所述计算机系统以及存储所述计算机系统的内存数据;
    其中,所述控制模块能够将所述内存模块中应用程序安装的数据存入所述外存数据单元,以及将所述外存数据单元的系统数据及应用程序数据存入所述内存模块;以及
    所述控制模块能够将所述内存模块中的内存数据存入所述内存数据单元,以及将所述内存数据单元的内存数据存入所述内存模块。
  7. 如权利要求6所述的非易失性存储方法,其特征在于,所述外村数据单元的个数设置为多个,所述多个外村数据单元分别连接于所述控制模块。
  8. 如权利要求5所述的非易失性存储方法,其特征在于,所述控制模块设置为现场可编程门阵列(Field-Programmable Gate Array,FPGA)。
  9. 一种计算机系统待机或休眠实现方法,其特征在于,所述方法包括:
    步骤S51、提供一种非易失性存储装置,所述非易失性存储装置包括连接于计算机系统中央处理器的控制模块及分别连接于所述控制模块的内存模块及闪存模块,所述内存模块存储所述计算机系统的内存数据,所述闪存模块存储所述计算机系统的系统数据及应用程序数据;
    步骤S52、所述计算机系统触发待机或休眠指令,所述内存模块存储的内存数据转存入所述闪存模块;
    步骤S53、所述计算机系统待机,电源关闭。
  10. 如权利要求9所述的计算机系统待机或休眠实现方法,其特征在于,所述方法还包括:
    步骤S54、触发计算机系统启动,电源接通;
    步骤S55、所述闪存模块中存储的系统数据、应用程序数据及内存数据转存入所述内存模块,计算机系统启动,恢复至待机或休眠前的状态。
  11. 如权利要求9或10所述的计算机系统待机或休眠实现方法,其特征在于,所述闪存模块包括:
    外存数据单元,用于存储闪存模块存储所述计算机系统的系统数据及应用程序数据;以及
    内存数据单元,所述内存数据单元用于启动所述计算机系统以及存储所述计算机系统的内存数据;
    其中,所述控制模块能够将所述内存模块中应用程序安装的数据存入所述外存数据单元,以及将所述外存数据单元的系统数据及应用程序数据存入所述内存模块;以及
    所述控制模块能够将所述内存模块中的内存数据存入所述内存数据单元,以及将所述内存数据单元的内存数据存入所述内存模块。
  12. 如权利要求11所述的计算机系统待机或休眠实现方法,其特征在于,所述外村数据单元的个数设置为多个,所述多个外村数据单元分别连接于所述控制模块。
  13. 如权利要求9所述的计算机系统待机或休眠实现方法,其特征在于,所述控制模块设置为现场可编程门阵列(Field-Programmable Gate Array,FPGA)。
  14. 一种计算机系统,包括中央处理器,诉讼中央处理器包括内存控制器,其特征在于,所述计算机系统还包括如权利要求1-4任意一项所述的非易失性存储装置,所述非易失性存储装置连接于所述内存控制器。
PCT/CN2016/102756 2016-09-30 2016-10-20 非易失性存储装置、方法、计算机系统及待机或休眠实现方法 WO2018058717A1 (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201610873119.9A CN106484074B (zh) 2016-09-30 2016-09-30 非易失性存储装置、方法、计算机系统及待机或休眠实现方法
CN201610873119.9 2016-09-30

Publications (1)

Publication Number Publication Date
WO2018058717A1 true WO2018058717A1 (zh) 2018-04-05

Family

ID=58268329

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2016/102756 WO2018058717A1 (zh) 2016-09-30 2016-10-20 非易失性存储装置、方法、计算机系统及待机或休眠实现方法

Country Status (2)

Country Link
CN (1) CN106484074B (zh)
WO (1) WO2018058717A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107168798A (zh) * 2017-05-16 2017-09-15 郑州云海信息技术有限公司 一种设备休眠方法及装置、设备休眠唤醒方法及装置
CN112363766B (zh) * 2020-11-10 2024-06-21 北京百瑞互联技术股份有限公司 一种集成电路超低功耗存储器内容保持系统、方法和介质

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080184372A1 (en) * 2007-01-26 2008-07-31 Seiko Epson Corporation Storage device, data processing device, data processing system, and program
CN101515194A (zh) * 2008-02-21 2009-08-26 鸿富锦精密工业(深圳)有限公司 计算机工作状态转换方法
CN102591681A (zh) * 2011-12-20 2012-07-18 华为技术有限公司 计算机设备以及计算机设备的启动方法
CN102759981A (zh) * 2011-04-27 2012-10-31 华硕电脑股份有限公司 电脑系统及其睡眠控制方法
CN104572511A (zh) * 2013-10-14 2015-04-29 联想(北京)有限公司 具有混合架构的存储装置和计算机系统

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080184372A1 (en) * 2007-01-26 2008-07-31 Seiko Epson Corporation Storage device, data processing device, data processing system, and program
CN101515194A (zh) * 2008-02-21 2009-08-26 鸿富锦精密工业(深圳)有限公司 计算机工作状态转换方法
CN102759981A (zh) * 2011-04-27 2012-10-31 华硕电脑股份有限公司 电脑系统及其睡眠控制方法
CN102591681A (zh) * 2011-12-20 2012-07-18 华为技术有限公司 计算机设备以及计算机设备的启动方法
CN104572511A (zh) * 2013-10-14 2015-04-29 联想(北京)有限公司 具有混合架构的存储装置和计算机系统

Also Published As

Publication number Publication date
CN106484074B (zh) 2019-09-10
CN106484074A (zh) 2017-03-08

Similar Documents

Publication Publication Date Title
JP6272991B2 (ja) プリブートファームウェア更新のための選択的パワーマネジメント
KR101518323B1 (ko) 하이브리드-셧다운 및 고속 시동 프로세스를 제공하기 위한 방법 및 시스템
JP6132009B2 (ja) システム変更後におけるコンピューティング装置の適切な動作を確認するための方法及びシステム
TWI647617B (zh) 電子裝置與其韌體更新方法
US20140143477A1 (en) Computer system and data recovery method thereof
US10545869B2 (en) Power button override for persistent memory enabled platforms
US10564707B2 (en) System management controller
WO2022121475A1 (zh) 运行状态切换方法、装置、电子设备及存储介质
WO2017219861A1 (zh) 系统启动模式的控制方法及装置
US9729335B2 (en) Method for remotely accessing data and local apparatus using the method
WO2012163275A1 (zh) 控制方法、控制装置以及计算机系统
US10310575B2 (en) Virtual AC cycling within an information handling system
TWI566087B (zh) Cpu使用控制系統及方法
WO2018058717A1 (zh) 非易失性存储装置、方法、计算机系统及待机或休眠实现方法
TWI693513B (zh) 伺服器系統及其省電方法
TW201546612A (zh) 使用狀態資訊回復系統之技術
US9672048B2 (en) Electronic device and method for waking up operating system thereof
US20120185713A1 (en) Server, storage medium, and method for controlling sleep and wakeup function of the server
TWI482090B (zh) 可經由通用序列匯流排裝置開機的系統及其方法
TWI557644B (zh) 雙處理器電子裝置及其快速開機啓動的方法
TWI579767B (zh) Quick boot computer system and method, the computer can read the recording media and computer program products
TWI533215B (zh) 開機方法及相關伺服器裝置
TWI733284B (zh) 硬體設定裝置及其硬體設定方法
US11663106B2 (en) Systems and methods for mitigating failure to enter standby mode
US20120198113A1 (en) Time measurement of power button signal activation

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16917464

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 16917464

Country of ref document: EP

Kind code of ref document: A1