WO2018025819A1 - 撮像パネル及びその製造方法 - Google Patents

撮像パネル及びその製造方法 Download PDF

Info

Publication number
WO2018025819A1
WO2018025819A1 PCT/JP2017/027762 JP2017027762W WO2018025819A1 WO 2018025819 A1 WO2018025819 A1 WO 2018025819A1 JP 2017027762 W JP2017027762 W JP 2017027762W WO 2018025819 A1 WO2018025819 A1 WO 2018025819A1
Authority
WO
WIPO (PCT)
Prior art keywords
upper electrode
insulating film
photoelectric conversion
film
conversion layer
Prior art date
Application number
PCT/JP2017/027762
Other languages
English (en)
French (fr)
Inventor
美崎 克紀
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to US16/322,899 priority Critical patent/US20190170884A1/en
Publication of WO2018025819A1 publication Critical patent/WO2018025819A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01TMEASUREMENT OF NUCLEAR OR X-RADIATION
    • G01T1/00Measuring X-radiation, gamma radiation, corpuscular radiation, or cosmic radiation
    • G01T1/16Measuring radiation intensity
    • G01T1/20Measuring radiation intensity with scintillation detectors
    • G01T1/2018Scintillation-photodiode combinations
    • G01T1/20182Modular detectors, e.g. tiled scintillators or tiled photodiodes
    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61BDIAGNOSIS; SURGERY; IDENTIFICATION
    • A61B6/00Apparatus or devices for radiation diagnosis; Apparatus or devices for radiation diagnosis combined with radiation therapy equipment
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01NINVESTIGATING OR ANALYSING MATERIALS BY DETERMINING THEIR CHEMICAL OR PHYSICAL PROPERTIES
    • G01N23/00Investigating or analysing materials by the use of wave or particle radiation, e.g. X-rays or neutrons, not covered by groups G01N3/00 – G01N17/00, G01N21/00 or G01N22/00
    • G01N23/02Investigating or analysing materials by the use of wave or particle radiation, e.g. X-rays or neutrons, not covered by groups G01N3/00 – G01N17/00, G01N21/00 or G01N22/00 by transmitting the radiation through the material
    • G01N23/04Investigating or analysing materials by the use of wave or particle radiation, e.g. X-rays or neutrons, not covered by groups G01N3/00 – G01N17/00, G01N21/00 or G01N22/00 by transmitting the radiation through the material and forming images of the material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14603Special geometry or disposition of pixel-elements, address-lines or gate-electrodes
    • H01L27/14605Structural or functional details relating to the position of the pixel elements, e.g. smaller pixel elements in the center of the imager compared to pixel elements at the periphery
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14609Pixel-elements with integrated switching, control, storage or amplification elements
    • H01L27/14612Pixel-elements with integrated switching, control, storage or amplification elements involving a transistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14643Photodiode arrays; MOS imagers
    • H01L27/14658X-ray, gamma-ray or corpuscular radiation imagers
    • H01L27/14663Indirect radiation imagers, e.g. using luminescent members
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14692Thin film technologies, e.g. amorphous, poly, micro- or nanocrystalline silicon
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/0248Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies
    • H01L31/0352Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions
    • H01L31/035272Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by their semiconductor bodies characterised by their shape or by the shapes, relative sizes or disposition of the semiconductor regions characterised by at least one potential jump barrier or surface barrier
    • H01L31/035281Shape of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/085Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors the device being sensitive to very short wavelength, e.g. X-ray, Gamma-rays
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • H01L31/101Devices sensitive to infrared, visible or ultraviolet radiation
    • H01L31/102Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier
    • H01L31/105Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier being of the PIN type
    • H01L31/1055Devices sensitive to infrared, visible or ultraviolet radiation characterised by only one potential barrier the potential barrier being of the PIN type the devices comprising amorphous materials of Group IV of the Periodic Table
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L31/00Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L31/08Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors
    • H01L31/10Semiconductor devices sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof in which radiation controls flow of current through the device, e.g. photoresistors characterised by potential barriers, e.g. phototransistors
    • H01L31/115Devices sensitive to very short wavelength, e.g. X-rays, gamma-rays or corpuscular radiation
    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61BDIAGNOSIS; SURGERY; IDENTIFICATION
    • A61B6/00Apparatus or devices for radiation diagnosis; Apparatus or devices for radiation diagnosis combined with radiation therapy equipment
    • A61B6/42Arrangements for detecting radiation specially adapted for radiation diagnosis
    • A61B6/4208Arrangements for detecting radiation specially adapted for radiation diagnosis characterised by using a particular type of detector
    • A61B6/4233Arrangements for detecting radiation specially adapted for radiation diagnosis characterised by using a particular type of detector using matrix detectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/30Transforming light or analogous information into electric information
    • H04N5/32Transforming X-rays
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy

Definitions

  • the present invention relates to an imaging panel and a manufacturing method thereof.
  • An X-ray imaging apparatus that captures an X-ray image by an imaging panel including a plurality of pixel units is known.
  • irradiated X-rays are converted into electric charges by, for example, a PIN (p-intrinsic-n) photodiode.
  • the converted charge is read by operating a thin film transistor (hereinafter referred to as “TFT”) included in the pixel portion.
  • TFT thin film transistor
  • Japanese Unexamined Patent Application Publication No. 2014-78651 discloses a photoelectric conversion device which is such an X-ray imaging device.
  • a photoelectric conversion layer is provided on the lower electrode
  • an upper electrode is provided on the photoelectric conversion layer
  • a protective film that covers the side surface of the photoelectric conversion layer is provided on the upper electrode.
  • an n-layer, i-layer, and p-layer semiconductor films constituting a photoelectric conversion layer are sequentially formed on a lower electrode, and an upper portion is formed on the p-layer. It can be formed by forming an electrode, applying a resist so as to cover the upper electrode, and etching the semiconductor film. After the etching, in order to suppress the leakage current of the photoelectric conversion layer, the side surface of the photoelectric conversion layer may be reduced using hydrogen fluoride. When this reduction treatment is performed after removing the resist, the upper electrode is dissolved by the reduction treatment, and metal ions adhere to the side surfaces of the photoelectric conversion layer.
  • the organic substance is attached to the side surface of the photoelectric conversion layer by the peeling solution used when the resist is peeled off.
  • the effect of suppressing the leakage current cannot be obtained even if reduction treatment using hydrogen fluoride is performed on the side surface of the photoelectric conversion layer.
  • An object of the present invention is to provide an X-ray imaging panel capable of suppressing leakage current of a photoelectric conversion layer and a method for manufacturing the same.
  • An imaging panel of the present invention that solves the above problems is an imaging panel that generates an image based on scintillation light obtained from X-rays that have passed through a subject, and includes a substrate, a thin film transistor formed on the substrate, An insulating film covering the thin film transistor; a photoelectric conversion layer provided on the insulating film for converting the scintillation light into an electric charge; an upper electrode provided on the photoelectric conversion layer; A lower electrode connected to the thin film transistor, and an upper electrode protective film that covers the upper electrode on the photoelectric conversion layer, and an end of the upper electrode is an end of the photoelectric conversion layer.
  • the end portion of the upper electrode protective film is disposed between the end portion of the upper electrode and the end portion of the photoelectric conversion layer.
  • the leakage current of the photoelectric conversion layer can be suppressed.
  • FIG. 1 is a schematic diagram illustrating an X-ray imaging apparatus according to an embodiment.
  • FIG. 2 is a schematic diagram illustrating a schematic configuration of the imaging panel illustrated in FIG. 1.
  • FIG. 3 is an enlarged plan view of one pixel portion of the imaging panel 1 shown in FIG. 4A is a cross-sectional view of the pixel shown in FIG. 3 taken along line AA.
  • 4B is an enlarged cross-sectional view of a part including the upper electrode protective film shown in FIG. 4A.
  • FIG. 5A is a cross-sectional view showing a step of forming a first insulating film by forming a gate insulating film and a TFT on a substrate.
  • FIG. 5B is a cross-sectional view showing a step of forming a contact hole CH1 in the first insulating film shown in FIG. 5A.
  • FIG. 5C is a cross-sectional view showing a step of forming a second insulating film on the first insulating film in FIG. 5B.
  • FIG. 5D is a cross-sectional view showing a step of forming the opening of the second insulating film on the contact hole CH1 in FIG. 5C.
  • FIG. 5E is a cross-sectional view showing a step of forming a metal film on the second insulating film in FIG. 5D.
  • FIG. 5F is a cross-sectional view showing a step of patterning the metal film shown in FIG.
  • FIG. 5G shows an n-type amorphous semiconductor layer, an intrinsic amorphous semiconductor layer, and a p-type amorphous semiconductor layer that cover the lower electrode shown in FIG. 5F, and is formed on the p-type amorphous semiconductor layer.
  • FIG. 5H is a cross-sectional view showing a step of forming the upper electrode by patterning the transparent conductive film in FIG. 5G.
  • FIG. 5I is a cross-sectional view showing a step of forming an insulating film covering the upper electrode in FIG. 5H.
  • FIG. 5J shows a step of patterning the insulating film, n-type amorphous semiconductor layer, intrinsic amorphous semiconductor layer, and p-type amorphous semiconductor layer in FIG. 5I to form a photoelectric conversion layer and an upper electrode protective film. It is sectional drawing shown.
  • FIG. 5K is a cross-sectional view after removing the resist in FIG. 5J and performing reduction treatment using hydrogen fluoride on the surface of the photoelectric conversion layer.
  • FIG. 5L is a cross-sectional view showing a step of forming a third insulating film on the upper electrode protective film in FIG. 5K.
  • FIG. 5M is a cross-sectional view illustrating a process of forming a contact hole CH2 that penetrates the third insulating film and the upper electrode protective film in FIG. 5L.
  • FIG. 5N is a cross-sectional view showing a step of forming a fourth insulating film on the third insulating film in FIG. 5M and forming an opening of the fourth insulating film on the contact hole CH2.
  • FIG. 5O is a cross-sectional view showing a step of forming a metal film on the fourth insulating film in FIG. 5N.
  • FIG. 5P is a cross-sectional view showing a step of forming a bias wiring by patterning the metal film in FIG. FIG.
  • FIG. 5Q is a cross-sectional view showing a step of forming a transparent conductive film covering the bias wiring in FIG. 5P.
  • FIG. 5R is a cross-sectional view showing a step of patterning the transparent conductive film in FIG. 5Q.
  • FIG. 5S is a cross-sectional view showing a step of forming a fifth insulating film covering the transparent conductive film shown in FIG. 5R.
  • FIG. 5T is a cross-sectional view showing a step of forming a sixth insulating film on the fifth insulating film in FIG. 5S.
  • FIG. 6 is a cross-sectional view of the imaging panel after performing the reduction process in the third embodiment.
  • An imaging panel is an imaging panel that generates an image based on scintillation light obtained from X-rays that have passed through a subject, and includes a substrate, a thin film transistor formed on the substrate, An insulating film covering the thin film transistor; a photoelectric conversion layer provided on the insulating film for converting the scintillation light into an electric charge; an upper electrode provided on the photoelectric conversion layer; A lower electrode connected to the thin film transistor, and an upper electrode protective film that covers the upper electrode on the photoelectric conversion layer, and an end of the upper electrode is an end of the photoelectric conversion layer.
  • the end portion of the upper electrode protective film is disposed between the end portion of the upper electrode and the end portion of the photoelectric conversion layer (the first structure). ).
  • the upper electrode protective film is formed on the upper electrode.
  • the end of the upper electrode is arranged inside the photoelectric conversion layer from the end of the photoelectric conversion layer, and the end of the upper electrode protective film is arranged between the end of the photoelectric conversion layer and the end of the upper electrode. Is done. That is, the upper electrode is covered with the upper electrode protective film on the photoelectric conversion layer. Therefore, compared with the case where the upper electrode protective film is not provided, reduction treatment using hydrogen fluoride for suppressing the leakage current of the photoelectric conversion layer, and a resist stripping solution used when forming the photoelectric conversion layer The photoelectric conversion layer is not easily affected by the above. Therefore, organic substances and metal ions do not adhere to the surface of the photoelectric conversion layer, and the leakage current of the photoelectric conversion layer can be suppressed.
  • the upper electrode protective film may be made of silicon nitride (second configuration).
  • the leakage current of the photoelectric conversion layer can be suppressed, and the adhesion with the upper electrode can be improved.
  • the upper electrode protective film may be made of silicon oxide (third configuration).
  • the leakage current of the photoelectric conversion layer can be suppressed.
  • the upper electrode protective film may be made of silicon oxynitride (fourth configuration).
  • the leakage current of the photoelectric conversion layer can be suppressed.
  • An imaging panel manufacturing method is an imaging panel manufacturing method for generating an image based on scintillation light obtained from X-rays that have passed through a subject, and a thin film transistor is formed on a substrate. Forming a first insulating film and a second insulating film on the thin film transistor; and forming the first insulating film and the second insulating film on the drain electrode of the thin film transistor.
  • a first semiconductor layer having a first conductivity type as a photoelectric conversion layer, an intrinsic amorphous semiconductor layer, and the first conductive layer on the first transparent electrode film.
  • a step of sequentially forming a second semiconductor layer having a conductivity type of 2 a step of forming an upper electrode on the second semiconductor layer, and an insulating film as an upper electrode protective film on the upper electrode
  • a resist is applied on the insulating film, and the insulating film, the first semiconductor layer, the intrinsic amorphous semiconductor layer, and the second semiconductor layer are etched.
  • Forming a third insulating film to cover; forming a second contact hole penetrating the third insulating film and the upper electrode protective film on the upper electrode; and On the third insulating film excluding the contact hole portion Forming a fourth insulating film; forming a signal wiring for supplying a bias voltage on the fourth insulating film; and forming the signal wiring on the fourth insulating film; Forming a transparent conductive film that connects the upper electrode through the second contact hole; and forming a fifth insulating film that covers the transparent conductive film (fifth configuration). .
  • the surface of the photoelectric conversion layer is subjected to a reduction treatment, so that the surface of the photoelectric conversion layer is compared with the case where the reduction treatment is performed before the resist is peeled off. Is less susceptible to organic contamination.
  • the upper electrode protective film is formed on the upper electrode, even if the reduction treatment is performed after the resist is removed, the upper electrode is dissolved and metal ions do not adhere to the surface of the photoelectric conversion layer. As a result, an imaging panel in which leakage current of the photoelectric conversion layer is suppressed can be manufactured.
  • a reduction treatment using hydrogen fluoride may be performed as the reduction treatment (sixth configuration).
  • the leakage current of the photoelectric conversion layer can be suppressed.
  • the plasma treatment containing hydrogen gas may be performed before the third insulating film is formed (seventh configuration).
  • the upper electrode is covered with the upper electrode protective film, so that it is not affected by the plasma treatment.
  • the transmittance of the upper electrode does not decrease.
  • a reduction treatment using hydrogen gas may be performed as the reduction treatment (eighth configuration).
  • the upper electrode is covered with the upper electrode protective film, and thus is not affected by the plasma treatment, and the upper electrode is transmitted.
  • the rate does not decrease.
  • the leakage current of the photoelectric conversion layer can be suppressed without reducing the light receiving sensitivity of the photoelectric conversion layer.
  • FIG. 1 is a schematic diagram illustrating an X-ray imaging apparatus according to the present embodiment.
  • the X-ray imaging apparatus 100 includes an imaging panel 1 and a control unit 2.
  • Control unit 2 includes a gate control unit 2A and a signal reading unit 2B.
  • the subject S is irradiated with X-rays from the X-ray source 3, and the X-ray transmitted through the subject S is converted into fluorescence (hereinafter referred to as scintillation light) by the scintillator 1 ⁇ / b> A disposed on the upper part of the imaging panel 1.
  • the X-ray imaging apparatus 100 acquires an X-ray image by imaging scintillation light with the imaging panel 1 and the control unit 2.
  • FIG. 2 is a schematic diagram illustrating a schematic configuration of the imaging panel 1.
  • the imaging panel 1 is formed with a plurality of source wirings 10 and a plurality of gate wirings 11 intersecting with the plurality of source wirings 10.
  • the gate wiring 11 is connected to the gate control unit 2A, and the source wiring 10 is connected to the signal reading unit 2B.
  • the imaging panel 1 includes a TFT 13 connected to the source line 10 and the gate line 11 at a position where the source line 10 and the gate line 11 intersect.
  • a photodiode 12 is provided in a region (hereinafter referred to as a pixel) surrounded by the source wiring 10 and the gate wiring 11. In the pixel, the photodiode 12 converts the scintillation light obtained by converting the X-ray transmitted through the subject S into a charge corresponding to the light amount.
  • Each gate wiring 11 in the imaging panel 1 is sequentially switched to the selected state by the gate control unit 2A, and the TFT 13 connected to the selected gate wiring 11 is turned on.
  • the TFT 13 is turned on, a signal corresponding to the electric charge converted by the photodiode 12 is output to the signal reading unit 2B through the source line 10.
  • FIG. 3 is an enlarged plan view of one pixel portion of the imaging panel 1 shown in FIG.
  • the lower electrode 14 a, the photoelectric conversion layer 15, and the upper electrode 14 b that constitute the photodiode 12 are arranged so as to overlap each other in the pixel surrounded by the gate wiring 11 and the source wiring 10.
  • a bias wiring 16 is arranged so as to overlap the gate wiring 11 and the source wiring 10 in plan view.
  • the bias wiring 16 supplies a bias voltage to the photodiode 12.
  • the TFT 13 includes a gate electrode 13a integrated with the gate wiring 11, a semiconductor active layer 13b, a source electrode 13c integrated with the source wiring 10, and a drain electrode 13d.
  • the pixel is provided with a contact hole CH1 for connecting the drain electrode 13d and the lower electrode 14a. Further, the pixel is provided with a transparent conductive film 17 disposed so as to overlap the bias wiring 16, and a contact hole CH2 for connecting the transparent conductive film 17 and the upper electrode 14b is provided.
  • FIG. 4A shows a cross-sectional view taken along line AA of the pixel shown in FIG.
  • the TFT 13 is formed on the substrate 101.
  • the substrate 101 is an insulating substrate such as a glass substrate, a silicon substrate, a heat-resistant plastic substrate, or a resin substrate.
  • a gate electrode 13 a integrated with the gate wiring 11 is formed on the substrate 101.
  • the gate electrode 13a and the gate wiring 11 are made of, for example, aluminum (Al), tungsten (W), molybdenum (Mo), molybdenum nitride (MoN), tantalum (Ta), chromium (Cr), titanium (Ti), copper ( Cu) or a metal thereof, an alloy thereof, or a metal nitride thereof.
  • the gate electrode 13a and the gate wiring 11 have a laminated structure in which a metal film made of molybdenum nitride and a metal film made of aluminum are laminated in this order.
  • the film thickness is, for example, 100 nm for a metal film made of molybdenum nitride and 300 nm for a metal film made of aluminum.
  • the gate insulating film 102 is formed on the substrate 101 and covers the gate electrode 13a.
  • the gate insulating film 102 for example, silicon oxide (SiOx), silicon nitride (SiNx), silicon oxynitride (SiOxNy) (x> y), silicon nitride oxide (SiNxOy) (x> y), or the like may be used.
  • the gate insulating film 102 is composed of a laminated film in which silicon oxide (SiOx) and silicon nitride (SiNx) are laminated in order, and the film thickness is 50 nm for silicon oxide (SiOx) and silicon nitride. (SiNx) is 400 nm.
  • a semiconductor active layer 13b and a source electrode 13c and a drain electrode 13d connected to the semiconductor active layer 13b are formed on the gate electrode 13a with the gate insulating film 102 interposed therebetween.
  • the semiconductor active layer 13 b is formed in contact with the gate insulating film 102.
  • the semiconductor active layer 13b is made of an oxide semiconductor.
  • the oxide semiconductor include InGaO 3 (ZnO) 5 , magnesium zinc oxide (MgZZn 1 -xO), cadmium zinc oxide (CdxZn 1 -xO), cadmium oxide (CdO), indium (In), and gallium (Ga).
  • zinc (Zn) in a predetermined ratio may be used.
  • the semiconductor active layer 13b is made of an amorphous oxide semiconductor containing indium (In), gallium (Ga), and zinc (Zn) at a predetermined ratio, and the film thickness thereof is, for example, 70 nm.
  • the source electrode 13 c and the drain electrode 13 d are formed in contact with the semiconductor active layer 13 b and the gate insulating film 102.
  • the source electrode 13 c is integrated with the source wiring 10.
  • the drain electrode 13d is connected to the lower electrode 14a through the contact hole CH1.
  • the source electrode 13c and the drain electrode 13d are formed on the same layer.
  • materials for the source electrode 13c and the drain electrode 13d indium tin oxide (ITO), indium zinc oxide (IZO), indium tin oxide containing silicon oxide (ITSO), indium oxide (In 2 O 3 ), A light-transmitting material such as tin oxide (SnO 2 ), zinc oxide (ZnO), titanium nitride, or a combination of them may be used as appropriate.
  • the source electrode 13c and the drain electrode 13d may be a laminate of a plurality of metal films, for example.
  • the source electrode 13c, the source wiring 10, and the drain electrode 13d are a metal film made of molybdenum nitride (MoN), a metal film made of aluminum (Al), and a metal made of molybdenum nitride (MoN).
  • MoN molybdenum nitride
  • Al aluminum
  • MoN molybdenum nitride
  • the metal film made of molybdenum nitride (MoN) in the lower layer is 100 nm
  • the metal film made of aluminum (Al) is 500 nm
  • the metal film made of molybdenum nitride (MoN) in the upper layer is 50 nm.
  • a first insulating film 103 is provided so as to cover the source electrode 13c and the drain electrode 13d.
  • the first insulating film 103 may have a single layer structure made of silicon oxide (SiO 2 ) or silicon nitride (SiN), or may have a stacked structure in which silicon nitride (SiN) and silicon oxide (SiO 2 ) are stacked in this order.
  • the second insulating film 104 is formed on the first insulating film 103.
  • the second insulating film 104 is made of, for example, an organic transparent resin such as an acrylic resin or a siloxane resin, and has a film thickness of 2.5 ⁇ m, for example.
  • the lower electrode 14a is made of, for example, a metal film containing molybdenum nitride (MoN), and the film thickness thereof is, for example, 200 nm.
  • MoN molybdenum nitride
  • a photoelectric conversion layer 15 is formed on the lower electrode 14a.
  • the photoelectric conversion layer 15 is configured by sequentially stacking an n-type amorphous semiconductor layer 151, an intrinsic amorphous semiconductor layer 152, and a p-type amorphous semiconductor layer 153.
  • the n-type amorphous semiconductor layer 151 is made of amorphous silicon doped with an n-type impurity (for example, phosphorus).
  • the film thickness of the n-type amorphous semiconductor layer 151 is, for example, 30 nm.
  • the intrinsic amorphous semiconductor layer 152 is made of intrinsic amorphous silicon.
  • the intrinsic amorphous semiconductor layer 152 is formed in contact with the n-type amorphous semiconductor layer 151.
  • the film thickness of the intrinsic amorphous semiconductor layer is, for example, 1000 nm.
  • the p-type amorphous semiconductor layer 153 is made of amorphous silicon doped with a p-type impurity (for example, boron).
  • the p-type amorphous semiconductor layer 153 is formed in contact with the intrinsic amorphous semiconductor layer 152.
  • the thickness of the p-type amorphous semiconductor layer 153 is, for example, 5 nm.
  • the upper electrode 14b is formed on the p-type amorphous semiconductor layer 153.
  • the upper electrode 14b is made of, for example, ITO (Indium Tin Oxide) and has a film thickness of, for example, 70 nm.
  • an insulating film 18 (hereinafter referred to as an upper electrode protective film) is formed so as to cover the upper electrode 14b.
  • the upper electrode protective film 18 is an inorganic insulating film made of, for example, silicon oxide (SiO 2 ), and has a film thickness of, for example, 100 nm.
  • FIG. 4B is an enlarged view of a part of the photoelectric conversion layer 15, the upper electrode 14b, and the upper electrode protective film 18 shown in FIG. 4A.
  • the end portion 18a in the x-axis direction of the upper electrode protective film 18 is disposed between the end portion 141 in the x-axis direction of the upper electrode 14b and the end portion 15a in the x-axis direction of the photoelectric conversion layer 15.
  • a third insulating film 105 is formed on the second insulating film 104 so as to cover the photodiode 12 and the upper electrode protective film 18.
  • the third insulating film 105 is an inorganic insulating film made of, for example, silicon nitride (SiN), and the film thickness thereof is, for example, 300 nm.
  • a contact hole CH2 is formed at a position overlapping the upper electrode 14b.
  • a fourth insulating film 106 is formed in a portion excluding the contact hole CH2.
  • the fourth insulating film 106 is made of an organic transparent resin made of, for example, an acrylic resin or a siloxane resin, and the film thickness is, for example, 2.5 ⁇ m.
  • a bias wiring 16 is formed on the fourth insulating film 106.
  • a transparent conductive film 17 is formed on the fourth insulating film 106 so as to overlap the bias wiring 16.
  • the transparent conductive film 17 is in contact with the upper electrode 14b in the contact hole CH2.
  • the bias wiring 16 is connected to the control unit 2 (see FIG. 1).
  • the bias wiring 16 applies a bias voltage input from the control unit 2 to the upper electrode 14b through the contact hole CH2.
  • the bias wiring 16 has a laminated structure in which, for example, a metal film made of molybdenum nitride (MoN), a metal film made of aluminum (Al), and a metal film made of titanium (Ti) are sequentially laminated.
  • the film thicknesses of molybdenum nitride (MoN), aluminum (Al), and titanium (Ti) are, for example, 100 nm, 300 nm, and 50 nm.
  • a fifth insulating film 107 is formed on the fourth insulating film 106 so as to cover the transparent conductive film 17.
  • the fifth insulating film 107 is an inorganic insulating film made of, for example, silicon nitride (SiN), and the film thickness thereof is, for example, 200 nm.
  • a sixth insulating film 108 is formed on the fifth insulating film 107.
  • the sixth insulating film 108 is made of an organic transparent resin made of, for example, an acrylic resin or a siloxane resin, and has a film thickness of 2.0 ⁇ m, for example.
  • FIG. 1 Manufacturing method of imaging panel 1
  • FIG. 5A to 5T are cross-sectional views taken along line AA (FIG. 3) of the pixel in each manufacturing process of the imaging panel 1.
  • FIG. 5A to 5T are cross-sectional views taken along line AA (FIG. 3) of the pixel in each manufacturing process of the imaging panel 1.
  • a gate insulating film 102 and a TFT 13 are formed on a substrate 101 by a known method, and a plasma CVD method is used to cover the TFT 13, for example, using a silicon nitride (SiN) film.
  • a plasma CVD method is used to cover the TFT 13, for example, using a silicon nitride (SiN) film.
  • Insulating film 103 is formed.
  • a heat treatment at about 350 ° C. is performed on the entire surface of the substrate 101, photolithography and wet etching are performed, the first insulating film 103 is patterned, and a contact hole CH1 is formed on the drain electrode 13d (FIG. 5B).
  • a second insulating film 104 made of an acrylic resin or a siloxane resin is formed on the first insulating film 103 by, for example, a slit coating method. (See FIG. 5C).
  • an opening 104a of the second insulating film 104 is formed on the contact hole CH1 by photolithography (see FIG. 5D).
  • a metal film 210 made of molybdenum nitride (MoN) is formed on the second insulating film 104 by, eg, sputtering (see FIG. 5E).
  • the metal film 210 is patterned by performing a photolithography method and wet etching.
  • the lower electrode 14a connected to the drain electrode 13d through the contact hole CH1 is formed on the second insulating film 104 (see FIG. 5F).
  • the n-type amorphous semiconductor layer 151, the intrinsic amorphous semiconductor layer 152, the p-type amorphous semiconductor are covered by, for example, plasma CVD so as to cover the lower electrode 14a.
  • the layers 153 are formed in this order.
  • a transparent conductive film 220 made of, for example, ITO is formed on the p-type amorphous semiconductor layer 153 (see FIG. 5G).
  • the upper electrode 14b is formed on the p-type amorphous semiconductor layer 153 by performing photolithography and dry etching to pattern the transparent conductive film 220 (see FIG. 5H).
  • an insulating film 180 made of silicon nitride (SiN) is formed on the p-type amorphous semiconductor layer 153 so as to cover the upper electrode 14b by, for example, plasma CVD. Then, a resist 200 is applied on the insulating film 180 (see FIG. 5I).
  • the insulating film 180, the n-type amorphous semiconductor layer 151, the intrinsic amorphous semiconductor layer 152, and the p-type amorphous semiconductor layer 153 are patterned by performing photolithography and dry etching.
  • the photoelectric conversion layer 15 and the upper electrode protective film 18 having a smaller width in the x-axis direction than the lower electrode 14a are formed (see FIG. 5J).
  • the resist 200 is peeled off, and thereafter, reduction treatment using hydrogen fluoride is performed on the surfaces of the upper electrode protective film 18 and the photoelectric conversion layer 15 in order to suppress the leakage current of the photoelectric conversion layer 15.
  • a part of the upper electrode protective film 18 is etched in the x-axis direction by the reduction treatment.
  • the end 18a of the upper electrode protective film 18 is disposed between the end 141 in the x-axis direction of the upper electrode 14b and the end 15a of the photoelectric conversion layer 15 (see FIG. 5K).
  • the upper electrode protective film 18 is etched in the x-axis direction by the reduction treatment using hydrogen fluoride.
  • the upper electrode 14b is covered with the upper electrode protective film 18, Not exposed to hydrogen. Therefore, the metal ion in which the upper electrode 14b is dissolved does not adhere to the side surface of the photoelectric conversion layer 15 due to the reduction treatment using hydrogen fluoride.
  • a third insulating film 105 made of silicon nitride (SiN) is formed on the upper electrode protective film 18 by, eg, plasma CVD (see FIG. 5L).
  • a fourth insulating film 106 made of an acrylic resin or a siloxane resin is formed on the third insulating film 105 by, for example, a slit coating method. Then, an opening 106a of the fourth insulating film 106 is formed on the contact hole CH2 by photolithography (see FIG. 5N).
  • a metal film 160 in which molybdenum nitride (MoN), aluminum (Al), and titanium (Ti) are sequentially stacked is formed on the fourth insulating film 106 by, for example, a sputtering method (FIG. 5O).
  • the bias wiring 16 is formed by patterning the metal film 160 by performing photolithography and wet etching (see FIG. 5P).
  • a transparent conductive film 170 made of ITO is formed on the fourth insulating film 106 by, for example, sputtering so as to cover the bias wiring 16 (see FIG. 5Q).
  • a transparent conductive film 17 connected to the bias wiring 16 and connected to the upper electrode 14b through the contact hole CH2 is formed by patterning the transparent conductive film 170 by performing a photolithography method and dry etching ( (See FIG. 5R).
  • a fifth insulating film 107 made of silicon nitride (SiN) is formed on the fourth insulating film 106 by, for example, a plasma CVD method so as to cover the transparent conductive film 17 (see FIG. 5S).
  • a sixth insulating film 108 made of an acrylic resin or a siloxane resin is formed on the fifth insulating film 107 by, for example, a slit coating method (see FIG. 5T).
  • the upper electrode protective film 18 is formed on the upper electrode 14 b of the photodiode 12. Therefore, the upper electrode 14b is covered with the upper electrode protective film 18 even if a reduction process using hydrogen fluoride is performed after removing the resist 200 (see FIG. 5J) for forming the photodiode 12. Therefore, the upper electrode 14 b is not exposed to hydrogen fluoride, and the metal ions of the upper electrode 14 b do not adhere to the side surface of the photoelectric conversion layer 15.
  • X-ray imaging apparatus 100 (Operation of X-ray imaging apparatus 100)
  • the control unit 2 applies a predetermined voltage (bias voltage) to the bias wiring 16 (see FIG. 3 and the like).
  • X-rays emitted from the X-ray source 3 pass through the subject S and enter the scintillator 1A.
  • the X-rays incident on the scintillator 1A are converted into fluorescence (scintillation light), and the scintillation light enters the imaging panel 1.
  • the photodiode 12 When scintillation light is incident on the photodiode 12 provided in each pixel in the imaging panel 1, the photodiode 12 changes the electric charge according to the amount of scintillation light.
  • a signal corresponding to the electric charge converted by the photodiode 12 has the TFT 13 (see FIG. 3 etc.) turned on by the gate voltage (positive voltage) output from the gate control unit 2A through the gate wiring 11.
  • the signal is read out by the signal reading unit 2B (see FIG. 2 and the like) through the source wiring 10. Then, an X-ray image corresponding to the read signal is generated in the control unit 2.
  • the effect of suppressing the leakage current of the photodiode 12 can be further improved as compared with the first embodiment. it can.
  • the upper electrode protective film 18 when the plasma treatment containing hydrogen gas is performed on the surface of the photodiode 12, the metal contained in the upper electrode 14b is reduced by the plasma treatment, and the transmittance of the upper electrode 14b is achieved. Decreases.
  • the upper electrode 14 b is covered with the upper electrode protective film 18. Therefore, even if a plasma treatment containing hydrogen gas is performed before the third insulating film 105 is formed, the upper electrode 14b is not affected by the plasma treatment, and the transmittance does not decrease. It is hard to decline.
  • the resist 200 is stripped and plasma treatment containing hydrogen gas is performed.
  • the third insulating film 105 is formed on the upper electrode protective film 18 by the process of FIG. 5L.
  • the leakage current on the surface of the photoelectric conversion layer 15 can be suppressed by performing the plasma treatment containing hydrogen gas.
  • the upper electrode 14 b is covered with the upper electrode protective film 18. Therefore, even if a plasma treatment containing hydrogen gas is performed before the third insulating film 105 is formed, the upper electrode 14b is not affected by the plasma treatment, and the transmittance does not decrease. It is hard to decline.
  • silicon nitride SiN
  • silicon oxide SiO 2
  • silicon oxynitride SiON
  • the adhesion with the upper electrode 14 b is different. Specifically, the adhesiveness to the upper electrode 14b is high in the order of silicon nitride (SiN), silicon oxide (SiO 2 ), and silicon oxynitride (SiON). Therefore, in consideration of adhesion with the upper electrode 14b, it is preferable to use silicon nitride (SiN) as the upper electrode protective film 18.
  • each of silicon nitride (SiN), silicon oxide (SiO 2 ), and silicon oxynitride (SiON) differs in the amount etched by the reduction treatment using hydrogen fluoride. That is, the magnitude relationship between the amounts of silicon nitride (SiN), silicon oxide (SiO 2 ), and silicon oxynitride (SiON) etched by the reduction treatment using hydrogen fluoride is silicon nitride (SiN) ⁇ silicon oxide ( SiO 2 ) ⁇ silicon oxynitride (SiON).
  • the film thickness of the upper electrode protective film 18 after performing the reduction treatment using hydrogen fluoride is preferably 70 ⁇ m or more.
  • the film thickness at the time of film formation is set according to the material used for the upper electrode protective film 18.
  • silicon nitride (SiN), silicon oxide (SiO 2 ), and silicon oxynitride (SiON) are formed to have film thicknesses of 100 nm, 150 nm, and 200 nm, respectively.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Health & Medical Sciences (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Molecular Biology (AREA)
  • High Energy & Nuclear Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • General Health & Medical Sciences (AREA)
  • Pathology (AREA)
  • Medical Informatics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Toxicology (AREA)
  • Materials Engineering (AREA)
  • Nanotechnology (AREA)
  • Optics & Photonics (AREA)
  • Nuclear Medicine, Radiotherapy & Molecular Imaging (AREA)
  • Biomedical Technology (AREA)
  • Heart & Thoracic Surgery (AREA)
  • Signal Processing (AREA)
  • Surgery (AREA)
  • Animal Behavior & Ethology (AREA)
  • Radiology & Medical Imaging (AREA)
  • Public Health (AREA)
  • Veterinary Medicine (AREA)
  • Analytical Chemistry (AREA)
  • Biochemistry (AREA)
  • Immunology (AREA)
  • Multimedia (AREA)
  • Biophysics (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

光電変換層のリーク電流を抑制し得るX線の撮像パネル及びその製造方法を提供する。撮像パネル1は、被写体を通過したX線から得られたシンチレーション光に基づいて画像を生成する。撮像パネル1は、基板101上に、薄膜トランジスタ13と、薄膜トランジスタ13を覆う絶縁膜103と、シンチレーション光を電荷に変換する光電変換層15と、上部電極14bと、薄膜トランジスタ13と接続された下部電極14aと、上部電極14bを覆う上部電極保護膜18と、を備える。上部電極14bの端部は、光電変換層15の端部よりも光電変換層15の内側に配置されている。上部電極保護膜18の端部は、上部電極14bの端部と光電変換層15の端部との間に配置されている。

Description

撮像パネル及びその製造方法
 本発明は、撮像パネル及びその製造方法に関する。
 複数の画素部を備える撮像パネルにより、X線画像を撮影するX線撮像装置が知られている。このようなX線撮像装置においては、例えば、PIN(p-intrinsic-n)フォトダイオードにより、照射されたX線が電荷に変換される。変換された電荷は、画素部が備える薄膜トランジスタ(Thin Film Transistor:以下、「TFT」とも称する。)を動作させることにより、読み出される。このようにして電荷が読み出されることにより、X線画像が得られる。
 特開2014-78651号公報には、このようなX線撮像装置である光電変換装置が開示されている。この光電変換装置は、下部電極の上に光電変換層が設けられ、光電変換層の上に上部電極が設けられ、上部電極の上に光電変換層の側面を覆う保護膜が設けられている。
 ところで、上記のようなX線撮像装置のフォトダイオードは、下部電極の上に、光電変換層を構成するn層、i層、p層の半導体膜を順に成膜し、p層の上に上部電極を形成し、上部電極を覆うようにレジストを塗布して半導体膜をエッチングすることで形成することができる。エッチング後、光電変換層のリーク電流を抑制するため、光電変換層の側面をフッ化水素を用いて還元処理する場合がある。この還元処理を、レジストを剥離した後に行う場合、還元処理によって上部電極が溶解し、光電変換層の側面に金属イオンが付着する。また、レジストを剥離する前に還元処理する場合、レジストを剥離する際に用いる剥離液によって光電変換層の側面に有機物が付着する。このように、光電変換層の側面に金属イオンや有機物が付着すると、光電変換層の側面にフッ化水素を用いた還元処理を行ってもリーク電流を抑制する効果を得ることができない。
 本発明は、光電変換層のリーク電流を抑制し得るX線の撮像パネル及びその製造方法を提供することを目的とする。
 上記課題を解決する本発明の撮像パネルは、被写体を通過したX線から得られたシンチレーション光に基づいて画像を生成する撮像パネルであって、基板と、前記基板上に形成された薄膜トランジスタと、前記薄膜トランジスタを覆う絶縁膜と、前記絶縁膜の上に設けられ、前記シンチレーション光を電荷に変換する光電変換層と、前記光電変換層の上に設けられた上部電極と、前記光電変換層の下に設けられ、前記薄膜トランジスタと接続された下部電極と、前記光電変換層の上において、前記上部電極を覆う上部電極保護膜と、を備え、前記上部電極の端部は、前記光電変換層の端部よりも前記光電変換層の内側に配置され、前記上部電極保護膜の端部は、前記上部電極の端部と前記光電変換層の端部との間に配置されている。
 本発明によれば、光電変換層のリーク電流を抑制することができる。
図1は、実施形態におけるX線撮像装置を示す模式図である。 図2は、図1に示す撮像パネルの概略構成を示す模式図である。 図3は、図2に示す撮像パネル1の一の画素部分を拡大した平面図である。 図4Aは、図3に示す画素をA-A線で切断した断面図である。 図4Bは、図4Aに示す上部電極保護膜を含む一部を拡大した断面図である。 図5Aは、基板の上に、ゲート絶縁膜とTFTとが形成され、第1絶縁膜を成膜する工程を示す断面図である。 図5Bは、図5Aに示す第1絶縁膜にコンタクトホールCH1を形成する工程を示す断面図である。 図5Cは、図5Bにおける第1絶縁膜の上に第2絶縁膜を成膜する工程を示す断面図である。 図5Dは、図5CにおけるコンタクトホールCH1の上に、第2絶縁膜の開口を形成する工程を示す断面図である。 図5Eは、図5Dにおける第2絶縁膜の上に金属膜を成膜する工程を示す断面図である。 図5Fは、図5Eに示す金属膜をパターニングして、コンタクトホールCH1を介してドレイン電極と接続された下部電極を形成する工程を示す断面図である。 図5Gは、図5Fに示す下部電極を覆う、n型非晶質半導体層、真性非晶質半導体層及びp型非晶質半導体層を成膜し、p型非晶質半導体層の上に透明導電膜を成膜する工程を示す断面図である。 図5Hは、図5Gにおける透明導電膜をパターニングして上部電極を形成する工程を示す断面図である。 図5Iは、図5Hにおける上部電極を覆う絶縁膜を形成する工程を示す断面図である。 図5Jは、図5Iにおける絶縁膜、n型非晶質半導体層、真性非晶質半導体層、及びp型非晶質半導体層をパターニングして光電変換層と上部電極保護膜を形成する工程を示す断面図である。 図5Kは、図5Jにおけるレジストを剥離し、光電変換層の表面にフッ化水素を用いた還元処理を行った後の断面図である。 図5Lは、図5Kにおける上部電極保護膜の上に第3絶縁膜を成膜する工程を示す断面図である。 図5Mは、図5Lにおける第3絶縁膜及び上部電極保護膜を貫通するコンタクトホールCH2を形成する工程を示す断面図である。 図5Nは、図5Mにおける第3絶縁膜の上に第4絶縁膜を成膜し、コンタクトホールCH2の上に、第4絶縁膜の開口を形成する工程を示す断面図である。 図5Oは、図5Nにおける第4絶縁膜の上に金属膜を成膜する工程を示す断面図である。 図5Pは、図5Oにおける金属膜をパターニングしてバイアス配線を形成する工程を示す断面図である。 図5Qは、図5Pにおけるバイアス配線を覆う透明導電膜を成膜する工程を示す断面図である。 図5Rは、図5Qにおける透明導電膜をパターニングする工程を示す断面図である。 図5Sは、図5Rに示す透明導電膜を覆う第5絶縁膜を成膜する工程を示す断面図である。 図5Tは、図5Sにおける第5絶縁膜の上に第6絶縁膜を成膜する工程を示す断面図である。 図6は、第3実施形態における還元処理を行った後の撮像パネルの断面図である。
 本発明の一実施形態に係る撮像パネルは、被写体を通過したX線から得られたシンチレーション光に基づいて画像を生成する撮像パネルであって、基板と、前記基板上に形成された薄膜トランジスタと、前記薄膜トランジスタを覆う絶縁膜と、前記絶縁膜の上に設けられ、前記シンチレーション光を電荷に変換する光電変換層と、前記光電変換層の上に設けられた上部電極と、前記光電変換層の下に設けられ、前記薄膜トランジスタと接続された下部電極と、前記光電変換層の上において、前記上部電極を覆う上部電極保護膜と、を備え、前記上部電極の端部は、前記光電変換層の端部よりも前記光電変換層の内側に配置され、前記上部電極保護膜の端部は、前記上部電極の端部と前記光電変換層の端部との間に配置されている(第1の構成)。
 第1の構成によれば、上部電極の上に上部電極保護膜が形成される。上部電極の端部は、光電変換層の端部よりも光電変換層の内側に配置され、上部電極保護膜の端部は、光電変換層の端部と上部電極の端部との間に配置される。つまり、上部電極は、光電変換層の上において、上部電極保護膜によって覆われている。従って、上部電極保護膜が設けられていない場合と比べ、光電変換層のリーク電流を抑制するためのフッ化水素を用いた還元処理や、光電変換層を形成する際に用いられるレジストの剥離液による影響を光電変換層が受けにくい。従って、光電変換層の表面に有機物や金属イオンが付着せず、光電変換層のリーク電流を抑制することができる。
 第1の構成において、前記上部電極保護膜は窒化ケイ素からなることとしてもよい(第2の構成)。
 第2の構成によれば、光電変換層のリーク電流を抑制するとともに、上部電極との密着性を向上させることができる。
 第1の構成において、前記上部電極保護膜は酸化ケイ素からなることとしてもよい(第3の構成)。
 第3の構成によれば、光電変換層のリーク電流を抑制することができる。
 第1の構成において、前記上部電極保護膜は酸化窒化ケイ素からなることとしてもよい(第4の構成)。
 第4の構成によれば、光電変換層のリーク電流を抑制することができる。
 本発明の一実施形態に係る撮像パネルの製造方法は、被写体を通過したX線から得られたシンチレーション光に基づいて画像を生成する撮像パネルの製造方法であって、基板上に薄膜トランジスタを形成する工程と、前記薄膜トランジスタの上に第1の絶縁膜と第2の絶縁膜とを形成する工程と、前記薄膜トランジスタのドレイン電極の上に、前記第1の絶縁膜と前記第2の絶縁膜とを貫通する第1のコンタクトホールを形成する工程と、前記第2の絶縁膜の上に、前記第1のコンタクトホールを介して前記ドレイン電極と接続された、下部電極としての第1の透明電極膜を形成する工程と、前記第1の透明電極膜の上に、光電変換層としての、第1の導電型を有する第1の半導体層と、真性非晶質半導体層と、前記第1の導電型と反対の第2の導電型を有する第2の半導体層とを順に形成する工程と、前記第2の半導体層の上に上部電極を形成する工程と、前記上部電極の上に上部電極保護膜としての絶縁膜を成膜する工程と、前記絶縁膜の上にレジストを塗布し、前記絶縁膜と、前記第1の半導体層と、前記真性非晶質半導体層と、前記第2の半導体層とをエッチングし、前記光電変換層と前記上部電極保護膜を形成する工程と、前記レジストを剥離した後、前記光電変換層の表面の還元処理を行う工程と、前記還元処理の後、前記上部電極保護膜を覆う第3の絶縁膜を形成する工程と、前記上部電極の上に、前記第3の絶縁膜と前記上部電極保護膜とを貫通する第2のコンタクトホールを形成する工程と、前記第2のコンタクトホールの部分を除く、前記第3の絶縁膜の上に第4の絶縁膜を形成する工程と、前記第4の絶縁膜の上に、バイアス電圧を供給するための信号配線を形成する工程と、前記第4の絶縁膜の上に、前記信号配線と前記上部電極とを前記第2のコンタクトホールを介して接続する透明導電膜を形成する工程と、前記透明導電膜を覆う第5の絶縁膜を形成する工程と、を含む(第5の構成)。
 第5の構成によれば、光電変換層を形成し、レジストを剥離した後、光電変換層の表面を還元処理するため、レジストを剥離する前に還元処理する場合と比べ、光電変換層の表面が有機物汚染されにくい。また、上部電極の上に上部電極保護膜が形成されているため、レジストを剥離した後に還元処理を行っても、上部電極が溶解して光電変換層の表面に金属イオンが付着しない。その結果、光電変換層のリーク電流が抑制された撮像パネルを作製することができる。
 第5の構成において、前記還元処理として、フッ化水素を用いた還元処理を行うこととしてもよい(第6の構成)。
 第6の構成によれば、光電変換層のリーク電流を抑制することができる。
 第6の構成において、前記フッ化水素を用いた還元処理の後、前記第3の絶縁膜を形成する前に、水素ガスを含むプラズマ処理を行うこととしてもよい(第7の構成)。
 第7の構成によれば、第3の絶縁膜の形成前に、水素ガスを含むプラズマ処理を行っても、上部電極は上部電極保護膜に覆われているため、プラズマ処理による影響を受けず、上部電極の透過率が低下しない。その結果、光電変換層の受光感度を低下させることなく、光電変換層のリーク電流を抑制する効果を向上させることができる。
 第5の構成において、前記還元処理として、水素ガスを用いた還元処理を行うこととしてもよい(第8の構成)。
 第8の構成によれば、レジストを剥離した後に水素ガスを含むプラズマ処理を行っても、上部電極は上部電極保護膜に覆われているため、プラズマ処理による影響を受けず、上部電極の透過率が低下しない。その結果、光電変換層の受光感度を低下させることなく、光電変換層のリーク電流を抑制することができる。
 以下、図面を参照し、本発明の実施の形態を詳しく説明する。図中同一又は相当部分には同一符号を付してその説明は繰り返さない。
[第1実施形態]
 (構成)
 図1は、本実施形態におけるX線撮像装置を示す模式図である。X線撮像装置100は、撮像パネル1と、制御部2とを備える。制御部2は、ゲート制御部2Aと信号読出部2Bとを含む。被写体Sに対しX線源3からX線が照射され、被写体Sを透過したX線が、撮像パネル1の上部に配置されたシンチレータ1Aによって蛍光(以下、シンチレーション光)に変換される。X線撮像装置100は、シンチレーション光を撮像パネル1及び制
御部2によって撮像することにより、X線画像を取得する。
 図2は、撮像パネル1の概略構成を示す模式図である。図2に示すように、撮像パネル1には、複数のソース配線10と、複数のソース配線10と交差する複数のゲート配線11とが形成されている。ゲート配線11は、ゲート制御部2Aと接続され、ソース配線10は、信号読出部2Bと接続されている。
 撮像パネル1は、ソース配線10とゲート配線11とが交差する位置に、ソース配線10及びゲート配線11に接続されたTFT13を有する。また、ソース配線10とゲート配線11とで囲まれた領域(以下、画素)には、フォトダイオード12が設けられている。画素において、フォトダイオード12により、被写体Sを透過したX線を変換したシンチレーション光がその光量に応じた電荷に変換される。
 撮像パネル1における各ゲート配線11は、ゲート制御部2Aによって順次選択状態に切り替えられ、選択状態のゲート配線11に接続されたTFT13がオン状態となる。TFT13がオン状態になると、フォトダイオード12によって変換された電荷に応じた信号がソース配線10を介して信号読出部2Bに出力される。
 図3は、図2に示す撮像パネル1の一の画素部分を拡大した平面図である。図3に示すように、ゲート配線11及びソース配線10に囲まれた画素には、フォトダイオード12を構成する下部電極14a、光電変換層15、及び上部電極14bが重なって配置されている。また、ゲート配線11及びソース配線10と平面視で重なるようにバイアス配線16が配置されている。バイアス配線16は、フォトダイオード12にバイアス電圧を供給する。TFT13は、ゲート配線11と一体化されたゲート電極13aと、半導体活性層13bと、ソース配線10と一体化されたソース電極13cと、ドレイン電極13dとを有する。画素には、ドレイン電極13dと下部電極14aとを接続するためのコンタクトホールCH1が設けられている。また、画素には、バイアス配線16に重なって配置された透明導電膜17が設けられ、透明導電膜17と上部電極14bとを接続するためのコンタクトホールCH2が設けられている。
 ここで、図4Aに、図3に示す画素のA-A線の断面図を示す。図4Aに示すように、基板101の上に、TFT13は形成されている。基板101は、例えば、ガラス基板、シリコン基板、耐熱性を有するプラスチック基板、又は樹脂基板等、絶縁性を有する基板である。
 基板101の上には、ゲート配線11と一体化されたゲート電極13aが形成されている。ゲート電極13a及びゲート配線11は、例えば、アルミニウム(Al)、タングステン(W)、モリブデン(Mo)、モリブデンナイトライド(MoN)、タンタル(Ta)、クロム(Cr)、チタン(Ti)、銅(Cu)等の金属、又はこれらの合金、若しくはこれら金属窒化物からなる。本実施形態では、ゲート電極13a及びゲート配線11は、モリブデンナイトライドからなる金属膜とアルミニウムからなる金属膜とがこの順番で積層された積層構造を有する。その膜厚は、例えば、モリブデンナイトライドからなる金属膜が100nm、アルミニウムからなる金属膜が300nmである。
 ゲート絶縁膜102は、基板101上に形成され、ゲート電極13aを覆う。ゲート絶縁膜102は、例えば、酸化ケイ素(SiOx)、窒化ケイ素(SiNx)、酸化窒化ケイ素(SiOxNy)(x>y)、窒化酸化ケイ素(SiNxOy)(x>y)等を用いてもよい。本実施形態では、ゲート絶縁膜102は、酸化ケイ素(SiOx)と、窒化ケイ素(SiNx)とが順に積層された積層膜で構成され、その膜厚は、酸化ケイ素(SiOx)が50nm、窒化ケイ素(SiNx)が400nmである。
 ゲート絶縁膜102を介してゲート電極13aの上には、半導体活性層13bと、半導体活性層13bに接続されたソース電極13c及びドレイン電極13dとが形成されている。
 半導体活性層13bは、ゲート絶縁膜102に接して形成されている。半導体活性層13bは、酸化物半導体からなる。酸化物半導体は、例えば、InGaO(ZnO)、酸化マグネシウム亜鉛(MgxZn-xO)、酸化カドミウム亜鉛(CdxZn-xO)、酸化カドミウム(CdO)、又は、インジウム(In)、ガリウム(Ga)及び亜鉛(Zn)を所定の比率で含有するアモルファス酸化物半導体等を用いてもよい。本実施形態では、半導体活性層13bは、インジウム(In)、ガリウム(Ga)及び亜鉛(Zn)を所定の比率で含有するアモルファス酸化物半導体からなり、その膜厚は、例えば70nmである。
 ソース電極13c及びドレイン電極13dは、半導体活性層13b及びゲート絶縁膜102に接して形成されている。ソース電極13cは、ソース配線10と一体化されている。ドレイン電極13dは、コンタクトホールCH1を介して下部電極14aに接続されている。
 ソース電極13c及びドレイン電極13dは、同一層上に形成され、例えば、アルミニウム(Al)、タングステン(W)、モリブデン(Mo)、タンタル(Ta)、クロム(Cr)、チタン(Ti)、銅(Cu)等の金属又はこれらの合金、若しくはこれら金属窒化物からなる。また、ソース電極13c及びドレイン電極13dの材料として、インジウム錫酸化物(ITO)、インジウム亜鉛酸化物(IZO)、酸化ケイ素を含むインジウム錫酸化物(ITSO)、酸化インジウム(In)、酸化錫(SnO)、酸化亜鉛(ZnO)、窒化チタン等の透光性を有する材料及びそれらを適宜組み合わせたものを用いてもよい。
 ソース電極13c及びドレイン電極13dは、例えば、複数の金属膜を積層したものであってもよい。具体的には、ソース電極13c、ソース配線10、及びドレイン電極13dは、モリブデンナイトライド(MoN)からなる金属膜と、アルミニウム(Al)からなる金属膜と、モリブデンナイトライド(MoN)からなる金属膜とが、この順番で積層された積層構造を有する。その膜厚は、下層のモリブデンナイトライド(MoN)からなる金属膜は100nm、アルミニウム(Al)からなる金属膜は500nm、上層のモリブデンナイトライド(MoN)からなる金属膜は50nmである。
 ソース電極13c及びドレイン電極13dを覆うように、第1絶縁膜103が設けられている。第1絶縁膜103は、酸化ケイ素(SiO)又は窒化ケイ素(SiN)からなる単層構造でもよいし、窒化ケイ素(SiN)、酸化ケイ素(SiO)をこの順に積層した積層構造でもよい。
 第1絶縁膜103の上には、第2絶縁膜104が形成されている。第2絶縁膜104は、例えば、アクリル系樹脂又はシロキサン系樹脂などの有機系透明樹脂からなり、その膜厚は、例えば2.5μmである。
 ドレイン電極13dの上には、第2絶縁膜104と第1絶縁膜103とを貫通するコンタクトホールCH1が形成されている。
 第2絶縁膜104の上には、コンタクトホールCH1においてドレイン電極13dと接続された下部電極14aが形成されている。下部電極14aは、例えば、モリブデンナイ
トライド(MoN)を含む金属膜で構成され、その膜厚は、例えば200nmである。
 下部電極14aの上には、光電変換層15が形成されている。光電変換層15は、n型非晶質半導体層151、真性非晶質半導体層152と、p型非晶質半導体層153が順に積層されて構成されている。
 n型非晶質半導体層151は、n型不純物(例えば、リン)がドーピングされたアモルファスシリコンからなる。n型非晶質半導体層151の膜厚は、例えば、30nmである。
 真性非晶質半導体層152は、真性のアモルファスシリコンからなる。真性非晶質半導体層152は、n型非晶質半導体層151に接して形成されている。真性非晶質半導体層の膜厚は、例えば1000nmである。
 p型非晶質半導体層153は、p型不純物(例えば、ボロン)がドーピングされたアモルファスシリコンからなる。p型非晶質半導体層153は、真性非晶質半導体層152に接して形成されている。p型非晶質半導体層153のは膜厚は、例えば5nmである。
 p型非晶質半導体層153の上には、上部電極14bが形成されている。上部電極14bは、例えば、ITO(Indium Tin Oxide)からなり、その膜厚は、例えば70nmである。
 p型非晶質半導体層153の上には、上部電極14bを覆うように、絶縁膜18(以下、上部電極保護膜)が形成されている。上部電極保護膜18は、例えば酸化ケイ素(SiO)からなる無機絶縁膜であり、その膜厚は、例えば100nmである。
 図4Bは、図4Aに示す光電変換層15、上部電極14b、及び上部電極保護膜18の一部を拡大した図である。本実施形態における上部電極保護膜18のx軸方向の端部18aは、上部電極14bのx軸方向の端部141と、光電変換層15のx軸方向の端部15aとの間に配置される。
 図4Aに戻り、第2絶縁膜104の上には、フォトダイオード12及び上部電極保護膜18を覆うように第3絶縁膜105が形成されている。第3絶縁膜105は、例えば、窒化ケイ素(SiN)からなる無機絶縁膜であり、その膜厚は、例えば300nmである。
 第3絶縁膜105と上部電極保護膜18において、上部電極14bと重なる位置にコンタクトホールCH2が形成されている。
 第3絶縁膜105の上において、コンタクトホールCH2を除いた部分に、第4絶縁膜106が形成されている。第4絶縁膜106は、例えばアクリル系樹脂又はシロキサン系樹脂からなる有機系透明樹脂からなり、その膜厚は、例えば2.5μmである。
 第4絶縁膜106の上にはバイアス配線16が形成されている。また、第4絶縁膜106の上において、バイアス配線16と重なるように透明導電膜17が形成されている。透明導電膜17は、コンタクトホールCH2において上部電極14bと接する。バイアス配線16は、制御部2(図1参照)に接続されている。バイアス配線16は、コンタクトホールCH2を介して、制御部2から入力されるバイアス電圧を上部電極14bに印加する。バイアス配線16は、例えば、モリブデンナイトライド(MoN)からなる金属膜と、アルミニウム(Al)からなる金属膜と、チタン(Ti)からなる金属膜とを順に積層した積層構造を有する。モリブデンナイトライド(MoN)、アルミニウム(Al)、チタン(Ti)のそれぞれの膜厚は、例えば、100nm、300nm、50nmである。
 第4絶縁膜106の上には、透明導電膜17を覆うように第5絶縁膜107が形成されている。第5絶縁膜107は、例えば窒化ケイ素(SiN)からなる無機絶縁膜であり、その膜厚は、例えば200nmである。
 第5絶縁膜107の上には、第6絶縁膜108が形成されている。第6絶縁膜108は、例えば、アクリル系樹脂又はシロキサン系樹脂からなる有機系透明樹脂からなり、その膜厚は、例えば2.0μmである。
 (撮像パネル1の製造方法)
 次に、撮像パネル1の製造方法について説明する。図5A~図5Tは、撮像パネル1の各製造工程における画素のA-A線(図3)の断面図である。
 図5Aに示すように、基板101の上に、既知の方法により、ゲート絶縁膜102とTFT13を形成し、TFT13を覆うように、例えば、プラズマCVD法を用い、窒化ケイ素(SiN)からなる第1絶縁膜103を成膜する。
 続いて、基板101の全面に350℃程度の熱処理を加え、フォトリソグラフィ法及びウェットエッチングを行い、第1絶縁膜103をパターンニングして、ドレイン電極13dの上にコンタクトホールCH1を形成する(図5B参照)。
 次に、第1絶縁膜103の上に、例えば、スリットコーティング法により、アクリル系樹脂又はシロキサン系樹脂からなる第2絶縁膜104を形成する。(図5C参照)。
 そして、フォトリソグラフィ法により、コンタクトホールCH1の上に、第2絶縁膜104の開口104aが形成される(図5D参照)。
 続いて、第2絶縁膜104の上に、例えば、スパッタリング法により、モリブデンナイトライド(MoN)からなる金属膜210を成膜する(図5E参照)。
 そして、フォトリソグラフィ法及びウェットエッチングを行い、金属膜210をパターニングする。これにより、第2絶縁膜104の上に、コンタクトホールCH1を介してドレイン電極13dと接続された下部電極14aが形成される(図5F参照)。
 次に、第2絶縁膜104の上に、下部電極14aを覆うように、例えば、プラズマCVD法により、n型非晶質半導体層151、真性非晶質半導体層152、p型非晶質半導体層153の順に成膜する。そして、p型非晶質半導体層153の上に、例えば、ITOからなる透明導電膜220を成膜する(図5G参照)。
 その後、フォトリソグラフィ法及びドライエッチングを行い、透明導電膜220をパターニングすることにより、p型非晶質半導体層153の上に上部電極14bが形成される(図5H参照)。
 続いて、p型非晶質半導体層153の上に、上部電極14bを覆うように、例えば、プラズマCVD法により、窒化ケイ素(SiN)からなる絶縁膜180を成膜する。そして、絶縁膜180の上にレジスト200を塗布する(図5I参照)。
 そして、フォトリソグラフィ法及びドライエッチングを行うことにより、絶縁膜180、n型非晶質半導体層151、真性非晶質半導体層152、及びp型非晶質半導体層153をパターニングする。これにより、下部電極14aよりもx軸方向の幅が小さい光電変換層15と上部電極保護膜18が形成される(図5J参照)。
 次に、レジスト200を剥離し、その後、光電変換層15のリーク電流を抑制するため、上部電極保護膜18及び光電変換層15の表面にフッ化水素を用いた還元処理を行う。還元処理によって上部電極保護膜18の一部はx軸方向にエッチングされる。その結果、上部電極保護膜18の端部18aは、上部電極14bのx軸方向の端部141と光電変換層15の端部15aとの間に配置される(図5K参照)。
 このように、フッ化水素を用いた還元処理によって上部電極保護膜18の一部がx軸方向にエッチングされるが、上部電極14bは、上部電極保護膜18に覆われているため、フッ化水素に曝されない。そのため、フッ化水素を用いた還元処理によって、光電変換層15の側面に、上部電極14bが溶解した金属イオンが付着しない。
 次に、上部電極保護膜18の上に、例えば、プラズマCVD法により、窒化ケイ素(SiN)からなる第3絶縁膜105を成膜する(図5L参照)。
 そして、フォトリソグラフィ法及びウェットエッチングを行い、第3絶縁膜105及び上部電極保護膜18を貫通するコンタクトホールCH2を形成する(図5M参照)。
 続いて、第3絶縁膜105の上に、例えば、スリットコーティング法により、アクリル系樹脂又はシロキサン系樹脂からなる第4絶縁膜106を形成する。そして、フォトリソグラフィ法により、コンタクトホールCH2の上に、第4絶縁膜106の開口106aが形成される(図5N参照)。
 次に、第4絶縁膜106の上に、例えば、スパッタリング法により、モリブデンナイトライド(MoN)と、アルミニウム(Al)と、チタン(Ti)とを順に積層した金属膜160を成膜する(図5O参照)。
 そして、フォトリソグラフィ法及びウェットエッチングを行い、金属膜160をパターニングすることにより、バイアス配線16が形成される(図5P参照)。
 続いて、第4絶縁膜106の上に、バイアス配線16を覆うように、例えば、スパッタリング法により、ITOからなる透明導電膜170を成膜する(図5Q参照)。
 そして、フォトリソグラフィ法及びドライエッチングを行い、透明導電膜170をパターニングすることにより、バイアス配線16と接続され、コンタクトホールCH2を介して上部電極14bと接続された透明導電膜17が形成される(図5R参照)。
 次に、第4絶縁膜106の上に、透明導電膜17を覆うように、例えば、プラズマCVD法により、窒化ケイ素(SiN)からなる第5絶縁膜107を成膜する(図5S参照)。
 続いて、第5絶縁膜107の上に、例えば、スリットコーティング法により、アクリル系樹脂又はシロキサン系樹脂からなる第6絶縁膜108を形成する(図5T参照)。
 以上が、本実施形態における撮像パネル1の製造方法である。上述したように、フォトダイオード12の上部電極14bの上に上部電極保護膜18が形成される。そのため、フォトダイオード12を形成するためのレジスト200(図5J参照)を剥離した後に、フッ化水素を用いた還元処理を行っても、上部電極14bは、上部電極保護膜18に覆われているため、上部電極14bがフッ化水素に曝されず、光電変換層15の側面に上部電極14bの金属イオンが付着しない。また、レジスト200を剥離した後にフッ化水素を用いた還元処理を行うため、フッ化水素を用いた還元処理の後にレジスト200を剥離する場合と比べ、光電変換層15の側面に有機物が付着しにくい。そのため、光電変換層15の側面に金属汚染や有機物汚染が生じず、フォトダイオード12のリーク電流を抑制することができる。
 (X線撮像装置100の動作)
 ここで、図1に示すX線撮像装置100の動作について説明しておく。まず、X線源3からX線が照射される。このとき、制御部2は、バイアス配線16(図3等参照)に所定の電圧(バイアス電圧)を印加する。X線源3から照射されたX線は、被写体Sを透過し、シンチレータ1Aに入射する。シンチレータ1Aに入射したX線は蛍光(シンチレーション光)に変換され、撮像パネル1にシンチレーション光が入射する。撮像パネル1における各画素に設けられたフォトダイオード12にシンチレーション光が入射すると、フォトダイオード12により、シンチレーション光の光量に応じた電荷に変化される。フォトダイオード12によって変換された電荷に応じた信号は、ゲート制御部2Aからゲート配線11を介して出力されるゲート電圧(プラスの電圧)によってTFT13(図3等参照)がON状態となっているときに、ソース配線10を通じて信号読出部2B(図2等参照)により読み出される。そして、読み出された信号に応じたX線画像が、制御部2において生成される。
[第2実施形態]
 上述した第1実施形態では、図5Kの工程において、レジスト200(図5J参照)を剥離した後、フッ化水素を用いた還元処理を行い、その後、図5Lの工程において、第3絶縁膜105を成膜する例を説明したが、以下のようにしてもよい。
 上述した図5Kの工程において、フッ化水素を用いた還元処理を行った後、第3絶縁膜105を成膜する前に、上部電極保護膜18及び光電変換層15の表面に、水素ガスを含むプラズマ処理を行う。
 このように、フッ化水素を用いた還元処理の後、水素ガスを含むプラズマ処理を続けて行うことにより、第1実施形態よりも、フォトダイオード12のリーク電流の抑制効果をさらに向上させることができる。
 また、上部電極保護膜18が設けられていない場合、フォトダイオード12の表面に水素ガスを含むプラズマ処理を行うと、上部電極14bに含まれる金属がプラズマ処理によって還元され、上部電極14bの透過率が低下する。本実施形態では、上部電極14bが上部電極保護膜18に覆われている。そのため、第3絶縁膜105を形成する前に、水素ガスを含むプラズマ処理を行っても、上部電極14bはプラズマ処理の影響を受けず、透過率が低下しないため、フォトダイオード12の受光感度が低下しにくい。
[第3実施形態]
 上述した第1実施形態及び第2実施形態では、図5Kの工程において、フッ化水素を用いた還元処理を行う例を説明したが、本実施形態では、フッ化水素を用いた還元処理に替えて、水素ガスを含むプラズマ処理を行う。
 つまり、図5Jの工程の後、レジスト200を剥離し、水素ガスを含むプラズマ処理を行う。その後、図5Lの工程により、第3絶縁膜105を上部電極保護膜18の上に成膜する。これにより、水素ガスを含むプラズマ処理を行うことで、光電変換層15の表面のリーク電流を抑制することができる。また、本実施形態においても、上部電極14bは、上部電極保護膜18に覆われている。そのため、第3絶縁膜105を形成する前に、水素ガスを含むプラズマ処理を行っても、上部電極14bはプラズマ処理の影響を受けず、透過率が低下しないため、フォトダイオード12の受光感度が低下しにくい。
 なお、図5Kの工程において、フッ化水素を用いた還元処理を行った場合には、上述したように、上部電極保護膜18の一部がx軸方向にエッチングされ、上部電極保護膜18の端部18aの位置が、光電変換層15の端部15aよりも内側に配置される。一方、図5Jの工程の後、レジスト200を剥離し、水素ガスを含むプラズマ処理を行った場合、上部電極保護膜18の端部はエッチングされない。その結果、この場合、図6に示すように、上部電極保護膜18の端部18aは、光電変換層15の端部15aと略同じ位置に配置される。
 以上、本発明の実施の形態を説明したが、上述した実施の形態は本発明を実施するための例示に過ぎない。よって、本発明は上述した実施の形態に限定されることなく、その趣旨を逸脱しない範囲内で上述した実施の形態を適宜変形して実施することが可能である。以下、本発明の変形例について説明する。
 (1)上述した第1実施形態から第3実施形態において、上部電極保護膜18の材料として窒化ケイ素(SiN)を用いる例を説明したが、窒化ケイ素(SiN)に替えて、酸化ケイ素(SiO2)を用いてもよいし、酸化窒化ケイ素(SiON)を用いてもよい。
 窒化ケイ素(SiN)、酸化ケイ素(SiO)、及び酸化窒化ケイ素(SiON)のそれぞれは、上部電極保護膜18として用いられた場合、上部電極14bとの密着性が異なる。具体的には、窒化ケイ素(SiN)、酸化ケイ素(SiO)、酸化窒化ケイ素(SiON)の順に上部電極14bとの密着性が高い。従って、上部電極14bとの密着性を考慮した場合、上部電極保護膜18として窒化ケイ素(SiN)を用いることが好ましい。
 また、窒化ケイ素(SiN)、酸化ケイ素(SiO)、及び酸化窒化ケイ素(SiON)のそれぞれは、フッ化水素を用いた還元処理によってエッチングされる量が異なる。つまり、窒化ケイ素(SiN)、酸化ケイ素(SiO)、及び酸化窒化ケイ素(SiON)がフッ化水素を用いた還元処理によってエッチングされる量の大小関係は、窒化ケイ素(SiN)<酸化ケイ素(SiO)<酸化窒化ケイ素(SiON)となる。フッ化水素を用いた還元処理を行った後の上部電極保護膜18の膜厚は、70μm以上が好ましい。そのため、上部電極保護膜18に用いる材料に応じて成膜時の膜厚を設定する。例えば、窒化ケイ素(SiN)、酸化ケイ素(SiO)、及び酸化窒化ケイ素(SiON)はそれぞれ、その成膜時の膜厚が100nm、150nm、200nmとなるように成膜される。

Claims (8)

  1.  被写体を通過したX線から得られたシンチレーション光に基づいて画像を生成する撮像パネルであって、
     基板と、
     前記基板上に形成された薄膜トランジスタと、
     前記薄膜トランジスタを覆う絶縁膜と、
     前記絶縁膜の上に設けられ、前記シンチレーション光を電荷に変換する光電変換層と、
     前記光電変換層の上に設けられた上部電極と、
     前記光電変換層の下に設けられ、前記薄膜トランジスタと接続された下部電極と、
     前記光電変換層の上において、前記上部電極を覆う上部電極保護膜と、を備え、
     前記上部電極の端部は、前記光電変換層の端部よりも前記光電変換層の内側に配置され、
     前記上部電極保護膜の端部は、前記上部電極の端部と前記光電変換層の端部との間に配置されている、撮像パネル。
  2.  前記上部電極保護膜は窒化ケイ素からなる、請求項1に記載の撮像パネル。
  3.  前記上部電極保護膜は酸化ケイ素からなる、請求項1に記載の撮像パネル。
  4.  前記上部電極保護膜は酸化窒化ケイ素からなる、請求項1に記載の撮像パネル。
  5.  被写体を通過したX線から得られたシンチレーション光に基づいて画像を生成する撮像パネルの製造方法であって、
     基板上に薄膜トランジスタを形成する工程と、
     前記薄膜トランジスタの上に第1の絶縁膜と第2の絶縁膜とを形成する工程と、
     前記薄膜トランジスタのドレイン電極の上に、前記第1の絶縁膜と前記第2の絶縁膜とを貫通する第1のコンタクトホールを形成する工程と、
     前記第2の絶縁膜の上に、前記第1のコンタクトホールを介して前記ドレイン電極と接続された、下部電極としての第1の透明電極膜を形成する工程と、
     前記第1の透明電極膜の上に、光電変換層としての、第1の導電型を有する第1の半導体層と、真性非晶質半導体層と、前記第1の導電型と反対の第2の導電型を有する第2の半導体層とを順に形成する工程と、
     前記第2の半導体層の上に上部電極を形成する工程と、
     前記上部電極の上に上部電極保護膜としての絶縁膜を成膜する工程と、
     前記絶縁膜の上にレジストを塗布し、前記絶縁膜と、前記第1の半導体層と、前記真性非晶質半導体層と、前記第2の半導体層とをエッチングし、前記光電変換層と前記上部電極保護膜を形成する工程と、
     前記レジストを剥離した後、前記光電変換層の表面の還元処理を行う工程と、
     前記還元処理の後、前記上部電極保護膜を覆う第3の絶縁膜を形成する工程と、
     前記上部電極の上に、前記第3の絶縁膜と前記上部電極保護膜とを貫通する第2のコンタクトホールを形成する工程と、
     前記第2のコンタクトホールの部分を除く、前記第3の絶縁膜の上に第4の絶縁膜を形成する工程と、
     前記第4の絶縁膜の上に、バイアス電圧を供給するための信号配線を形成する工程と、
     前記第4の絶縁膜の上に、前記信号配線と前記上部電極とを前記第2のコンタクトホールを介して接続する透明導電膜を形成する工程と、
     前記透明導電膜を覆う第5の絶縁膜を形成する工程と、
     を含む製造方法。
  6.  前記還元処理として、フッ化水素を用いた還元処理を行う、請求項5に記載の製造方法。
  7.  前記フッ化水素を用いた還元処理の後、前記第3の絶縁膜を形成する前に、水素ガスを含むプラズマ処理を行う、請求項6に記載の製造方法。
  8.  前記還元処理として、水素ガスを用いた還元処理を行う、請求項5に記載の製造方法。
     
PCT/JP2017/027762 2016-08-03 2017-07-31 撮像パネル及びその製造方法 WO2018025819A1 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US16/322,899 US20190170884A1 (en) 2016-08-03 2017-07-31 Imaging panel and method for producing same

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016-153025 2016-08-03
JP2016153025 2016-08-03

Publications (1)

Publication Number Publication Date
WO2018025819A1 true WO2018025819A1 (ja) 2018-02-08

Family

ID=61073721

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2017/027762 WO2018025819A1 (ja) 2016-08-03 2017-07-31 撮像パネル及びその製造方法

Country Status (2)

Country Link
US (1) US20190170884A1 (ja)
WO (1) WO2018025819A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021111805A1 (ja) * 2019-12-04 2021-06-10 株式会社ジャパンディスプレイ 半導体装置
US11843022B2 (en) 2020-12-03 2023-12-12 Sharp Kabushiki Kaisha X-ray imaging panel and method of manufacturing X-ray imaging panel
US11916094B2 (en) 2021-08-02 2024-02-27 Sharp Display Technology Corporation Photoelectric conversion panel and method for manufacturing photoelectric conversion panel

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010067762A (ja) * 2008-09-10 2010-03-25 Mitsubishi Electric Corp 光電変換装置、及びその製造方法
JP2013172101A (ja) * 2012-02-22 2013-09-02 Fujifilm Corp 放射線検出器、放射線画像撮影装置、及び放射線画像撮影システム
WO2015163288A1 (ja) * 2014-04-21 2015-10-29 シャープ株式会社 光検出装置
WO2016002562A1 (ja) * 2014-06-30 2016-01-07 シャープ株式会社 撮像パネル及びx線撮像装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010067762A (ja) * 2008-09-10 2010-03-25 Mitsubishi Electric Corp 光電変換装置、及びその製造方法
JP2013172101A (ja) * 2012-02-22 2013-09-02 Fujifilm Corp 放射線検出器、放射線画像撮影装置、及び放射線画像撮影システム
WO2015163288A1 (ja) * 2014-04-21 2015-10-29 シャープ株式会社 光検出装置
WO2016002562A1 (ja) * 2014-06-30 2016-01-07 シャープ株式会社 撮像パネル及びx線撮像装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021111805A1 (ja) * 2019-12-04 2021-06-10 株式会社ジャパンディスプレイ 半導体装置
JP7483359B2 (ja) 2019-12-04 2024-05-15 株式会社ジャパンディスプレイ 半導体装置
US11843022B2 (en) 2020-12-03 2023-12-12 Sharp Kabushiki Kaisha X-ray imaging panel and method of manufacturing X-ray imaging panel
US11916094B2 (en) 2021-08-02 2024-02-27 Sharp Display Technology Corporation Photoelectric conversion panel and method for manufacturing photoelectric conversion panel

Also Published As

Publication number Publication date
US20190170884A1 (en) 2019-06-06

Similar Documents

Publication Publication Date Title
CN109804468B (zh) 摄像面板及其制造方法
JP6796150B2 (ja) 撮像パネル及びその製造方法
US10811449B2 (en) Active matrix substrate and x-ray imaging panel including same
WO2018056255A1 (ja) 撮像パネル及びその製造方法
US11133345B2 (en) Active matrix substrate, X-ray imaging panel with the same, and method of manufacturing the same
WO2018025820A1 (ja) 撮像パネル及びその製造方法
WO2018025819A1 (ja) 撮像パネル及びその製造方法
CN110164884B (zh) 有源矩阵基板、具备其的x射线摄像面板及其制造方法
WO2018181438A1 (ja) 撮像パネル及びその製造方法
WO2018123905A1 (ja) 撮像パネル及びその製造方法
US11081517B2 (en) Active matrix substrate, x-ray imaging panel with the same, and method of manufacturing the same
US10992884B2 (en) Imaging panel and method for producing same
CN111668244B (zh) 摄像面板及其制造方法
US11011570B2 (en) Imaging panel and method for manufacturing same
US20190259798A1 (en) Active matrix substrate, x-ray imaging panel including same, and producing method thereof
US20200161367A1 (en) Imaging panel and method for producing same
WO2019004194A1 (ja) 撮像パネル及びその製造方法
CN110880521A (zh) 摄像面板及其制造方法
JP2019145594A (ja) アクティブマトリクス基板及びそれを備えた撮像パネルと製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 17836924

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: JP

122 Ep: pct application non-entry in european phase

Ref document number: 17836924

Country of ref document: EP

Kind code of ref document: A1