WO2017025841A1 - 表示パネル - Google Patents

表示パネル Download PDF

Info

Publication number
WO2017025841A1
WO2017025841A1 PCT/IB2016/054471 IB2016054471W WO2017025841A1 WO 2017025841 A1 WO2017025841 A1 WO 2017025841A1 IB 2016054471 W IB2016054471 W IB 2016054471W WO 2017025841 A1 WO2017025841 A1 WO 2017025841A1
Authority
WO
WIPO (PCT)
Prior art keywords
film
transistor
oxide semiconductor
oxide
insulating film
Prior art date
Application number
PCT/IB2016/054471
Other languages
English (en)
French (fr)
Inventor
山崎舜平
平形吉晴
久保田大介
Original Assignee
株式会社半導体エネルギー研究所
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 株式会社半導体エネルギー研究所 filed Critical 株式会社半導体エネルギー研究所
Publication of WO2017025841A1 publication Critical patent/WO2017025841A1/ja

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/46Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character is selected from a number of characters arranged one behind the other

Definitions

  • One embodiment of the present invention relates to a display panel.
  • one embodiment of the present invention is not limited to the above technical field.
  • the technical field of one embodiment of the invention disclosed in this specification and the like relates to an object, a method, or a manufacturing method.
  • one embodiment of the present invention relates to a process, a machine, a manufacture, or a composition (composition of matter). Therefore, as a technical field of one embodiment of the present invention disclosed more specifically in this specification, a semiconductor device, a display device, a light-emitting device, a power storage device, a memory device, a driving method thereof, or a manufacturing method thereof, Can be cited as an example.
  • a liquid crystal display device having a configuration in which a condensing unit and a pixel electrode are provided on the same surface side of the substrate, and a region that transmits visible light of the pixel electrode is provided on the optical axis of the condensing unit.
  • a liquid crystal display device having a configuration in which an anisotropic condensing unit having a condensing direction Y is used and a non-condensing direction Y and a major axis direction of a region of a pixel electrode that transmits visible light coincide with each other. (Patent Document 1).
  • An object of one embodiment of the present invention is to provide a novel display panel that is highly convenient or reliable.
  • the visibility of a display image is improved.
  • the pixel is sandwiched between two substrates.
  • the heat dissipation of the display panel can be improved by using one of the substrates as a metal substrate.
  • the other substrate as a resin substrate, it is possible to realize a display panel that is resistant to external impact and is not easily damaged.
  • One embodiment of the present invention is a display panel including a resin substrate, a metal substrate, and a pixel.
  • the resin substrate and the metal substrate have regions that overlap with each other through the pixel.
  • a display panel having a display element and a second display element, wherein the first display element is a reflective display element, and the second display element is a self-luminous display element It is.
  • one embodiment of the present invention is a display panel including a resin substrate, a metal substrate, and a pixel, the resin substrate and the metal substrate having regions overlapping each other with the pixel interposed therebetween.
  • the display panel is characterized in that the first display element is a reflective display element, and the second display element is a self-luminous display element.
  • the resin substrate preferably has translucency.
  • the first circuit preferably uses a transistor including an oxide semiconductor.
  • the second circuit preferably uses a transistor including an oxide semiconductor.
  • a 4K resolution or 8K resolution display panel By arranging a plurality of pixels in a matrix, a 4K resolution or 8K resolution display panel can be realized.
  • a novel display panel that is highly convenient or reliable can be provided.
  • FIG. 6 is a circuit diagram illustrating a pixel circuit according to an embodiment.
  • 4A and 4B illustrate a structure of a display panel according to Embodiment.
  • 4A and 4B illustrate a structure of a display panel according to Embodiment.
  • 4A and 4B illustrate a structure of a display panel according to Embodiment.
  • 4A and 4B illustrate a structure of a display panel according to Embodiment.
  • 4A and 4B illustrate a structure of a display panel according to Embodiment.
  • 3A and 3B illustrate a structure of a transistor according to an embodiment.
  • FIG. 6 is a flowchart illustrating a method for manufacturing a display panel according to Embodiment.
  • 4A to 4D illustrate a method for manufacturing a display panel according to Embodiment.
  • 4A to 4D illustrate a method for manufacturing a display panel according to Embodiment.
  • 4A to 4D illustrate a method for manufacturing a display panel according to Embodiment.
  • 4A to 4D illustrate a method for manufacturing a display panel according to Embodiment.
  • 4A to 4D illustrate a method for manufacturing a display panel according to Embodiment.
  • 4A to 4D illustrate a method for manufacturing a display panel according to Embodiment.
  • 4A to 4D illustrate a method for manufacturing a display panel according to Embodiment.
  • FIG. 6 illustrates a structure of an input / output device according to an embodiment.
  • FIG. 2 is a block diagram and a projection view illustrating a configuration of an information processing device according to an embodiment.
  • 4A and 4B are a block diagram and a circuit diagram illustrating a structure of a display portion according to an embodiment.
  • the schematic diagram explaining the image information which concerns on embodiment. 8A and 8B are a cross-sectional view and a circuit diagram illustrating a semiconductor device according to an embodiment.
  • FIG. 6 is a block diagram illustrating a CPU according to an embodiment.
  • FIG. 5 is a circuit diagram illustrating a memory element according to an embodiment.
  • 10A and 10B each illustrate an electronic device according to an embodiment.
  • ordinal numbers such as “first” and “second” are used to avoid confusion between components, and do not indicate any order or order such as process order or stacking order.
  • an ordinal number may be added in the claims to avoid confusion between the constituent elements.
  • terms having an ordinal number in this specification and the like may have different ordinal numbers in the claims.
  • terms with ordinal numbers are sometimes omitted in the claims.
  • Electrode and “wiring” do not functionally limit these components.
  • an “electrode” may be used as part of a “wiring” and vice versa.
  • the terms “electrode” and “wiring” include a case where a plurality of “electrodes” and “wirings” are integrally formed.
  • the terms “upper” and “lower” do not limit that the positional relationship between the components is directly above or directly below and is in direct contact.
  • the expression “electrode B on the insulating layer A” does not require the electrode B to be formed in direct contact with the insulating layer A, and another configuration between the insulating layer A and the electrode B. Do not exclude things that contain elements.
  • source and drain can be used interchangeably.
  • the source of a transistor sometimes refers to a source region that is part of a semiconductor film functioning as an active layer or a source electrode connected to the semiconductor film.
  • the drain of the transistor may mean a drain region which is part of the semiconductor film or a drain electrode connected to the semiconductor film.
  • a gate may mean a gate electrode.
  • parallel means a state in which two straight lines are arranged at an angle of ⁇ 10 ° to 10 °. Therefore, the case of ⁇ 5 ° to 5 ° is also included.
  • substantially parallel means a state in which two straight lines are arranged at an angle of ⁇ 30 ° to 30 °.
  • Vertical and “orthogonal” mean a state in which two straight lines are arranged at an angle of 80 ° to 100 °. Therefore, the case of 85 ° to 95 ° is also included.
  • substantially vertical means a state in which two straight lines are arranged at an angle of 60 ° to 120 °.
  • film and “layer” can be interchanged with each other depending on the case or circumstances.
  • conductive layer may be changed to the term “conductive film”.
  • insulating film may be changed to the term “insulating layer” in some cases.
  • connection means an electrical connection, and corresponds to a state where current, voltage, or potential can be supplied or transmitted. Therefore, the connected state does not necessarily indicate a directly connected state, and a wiring, a resistor, a diode, a transistor, or the like is provided so that current, voltage, or potential can be supplied or transmitted.
  • the state of being indirectly connected through a circuit element is also included in the category.
  • connection includes a case where one conductive film has functions of a plurality of components.
  • a semiconductor impurity means, for example, a component other than the main component constituting the semiconductor.
  • an element having a concentration of less than 0.1 atomic% can be said to be an impurity.
  • impurities for example, DOS (Density of State) of the semiconductor may increase, carrier mobility may decrease, and crystallinity may decrease.
  • examples of the impurity that changes the characteristics of the semiconductor include a Group 1 element, a Group 2 element, a Group 13 element, a Group 14 element, a Group 15 element, and an oxide semiconductor.
  • oxygen vacancies may be formed by mixing impurities such as hydrogen, for example.
  • impurities such as hydrogen, for example.
  • examples of impurities that change the characteristics of the semiconductor include group 1 elements, group 2 elements, group 13 elements, and group 15 elements excluding oxygen and hydrogen.
  • one of a first electrode and a second electrode of a transistor refers to a source electrode, and the other refers to a drain electrode.
  • FIG. 1 illustrates a structure of a display panel 700 of one embodiment of the present invention.
  • FIG. 1A is a bottom view of a display panel 700 of one embodiment of the present invention.
  • 1B-1 is a bottom view for explaining a part of FIG. 1A, and
  • FIG. 1B-2 is a part of FIG. 1B-1 omitted. It is a bottom view to explain.
  • FIG. 2 illustrates a structure of the display panel 700 of one embodiment of the present invention.
  • 2A is a cross-sectional view taken along cutting lines X1-X2, X3-X4, X5-X6, X7-X8, X9-X10, and X11-X12 in FIG.
  • FIG. 2B is a cross-sectional view illustrating the structure of part of the display panel
  • FIG. 2C is a cross-sectional view illustrating the structure of another part of the display panel.
  • FIG. 3 illustrates a structure of the display panel 700 of one embodiment of the present invention.
  • FIG. 3 is a circuit diagram of a pixel circuit 530 (i, j) and a pixel circuit 530 (i, j + 1) that can be used for the pixel circuit included in the display panel 700 of one embodiment of the present invention.
  • FIG. 4 illustrates the structure of the display panel 700 of one embodiment of the present invention.
  • FIG. 4 is a block diagram illustrating the arrangement of pixels, wirings, and the like that can be used for the display panel 700 of one embodiment of the present invention.
  • 4B-1 and 4B-2 are schematic diagrams illustrating the arrangement of openings 751H that can be used for the display panel 700 of one embodiment of the present invention.
  • the display panel described in this embodiment includes a driver circuit GD, a driver circuit SD, and a display region 710 (see FIGS. 1A and 4A).
  • the display region 710 includes a pixel 702 (i, j).
  • the pixel 702 (i, j) is electrically connected to the signal line S1 (j) (see FIGS. 1B-1 and 1B-2).
  • the display area 710 is a rectangular display panel 700, but as shown in FIG. 1C, the display area 710 of the display panel 700 may be circular.
  • the pixel 702 (i, j) includes a first display element 750 (i, j), a first conductive film, a second conductive film, an insulating film 501C, and a pixel circuit 530 (i, j). And a second display element 550 (i, j) (see FIGS. 2A and 3).
  • the first conductive film is electrically connected to the first display element 750 (i, j) (see FIG. 2A).
  • the first conductive film can be used for the first electrode 751 (i, j) of the first display element 750 (i, j).
  • the second conductive film includes a region overlapping with the first conductive film.
  • the second conductive film can be used for the conductive film 512B functioning as a source electrode or a drain electrode of a transistor that can be used for the switch SW1.
  • the insulating film 501C includes a region sandwiched between the second conductive film and the first conductive film.
  • the pixel circuit 530 (i, j) is electrically connected to the second conductive film.
  • a transistor in which the second conductive film is used as the conductive film 512B that functions as a source electrode or a drain electrode can be used for the switch SW1 of the pixel circuit 530 (i, j) (FIGS. 2A and 3). reference).
  • the second display element 550 (i, j) is electrically connected to the pixel circuit 530 (i, j).
  • the insulating film 501C includes an opening 591A (see FIG. 2A).
  • the second conductive film is electrically connected to the first conductive film in the opening 591A.
  • the conductive film 512B is electrically connected to the first electrode 751 (i, j) that also serves as the first conductive film.
  • the pixel circuit 530 (i, j) is electrically connected to the signal line S1 (j) (see FIG. 3). Note that the conductive film 512A is electrically connected to the signal line S1 (j) (see FIGS. 2A and 3).
  • the first electrode 751 (i, j) includes a side end portion embedded in the insulating film 501C.
  • the pixel circuit 530 (i, j) of the display panel described in this embodiment includes a switch SW1.
  • the switch SW1 includes a transistor, and the transistor includes an oxide semiconductor.
  • the second display element 550 (i, j) of the display panel described in this embodiment functions to display in the same direction as the display direction of the first display element 750 (i, j). Is provided.
  • the direction in which the first display element 750 (i, j) displays by controlling the intensity of reflecting external light is indicated by a broken-line arrow in the drawing.
  • the direction in which the second display element 550 (i, j) displays is indicated by a solid arrow in the drawing (see FIG. 2A).
  • the second display element 550 (i, j) of the display panel described in this embodiment displays an image in an area surrounded by an area in which the first display element 750 (i, j) displays. It has a function (refer to Drawing 4 (B-1) or Drawing 4 (B-2)). Note that the first display element 750 (i, j) displays in a region overlapping with the first electrode 751 (i, j), and the second display element 550 (i, j) includes the opening 751H. Display in the overlapping area.
  • the first display element 750 (i, j) of the display panel described in this embodiment includes a reflective film having a function of reflecting incident light, a function of controlling the intensity of reflected light, Have The reflective film includes an opening 751H.
  • the first conductive film, the first electrode 751 (i, j), or the like can be used for the reflective film of the first display element 750 (i, j).
  • the second display element 550 (i, j) has a function of emitting light toward the opening 751H.
  • the display panel described in this embodiment includes a pixel 702 (i, j), a group of pixels 702 (i, 1) to 702 (i, n), and another group of pixels 702 (1, j) to pixel 702 (m, j) and a scan line G1 (i) (see FIG. 4A).
  • i is an integer of 1 to m
  • j is an integer of 1 to n
  • m and n are integers of 1 or more.
  • the display panel described in this embodiment includes the scanning line G2 (i), the wiring CSCOM, and the wiring ANO.
  • the group of pixels 702 (i, 1) to 702 (i, n) includes the pixel 702 (i, j) and is arranged in the row direction (the direction indicated by the arrow R in the drawing).
  • Another group of the pixels 702 (1, j) to 702 (m, j) includes the pixel 702 (i, j), and a column direction (direction indicated by an arrow C in the drawing) intersecting the row direction. It is arranged.
  • the scan line G1 (i) is electrically connected to a group of the pixels 702 (i, 1) to 702 (i, n) arranged in the row direction.
  • Another group of the pixels 702 (1, j) to 702 (m, j) arranged in the column direction is electrically connected to the signal line S1 (j).
  • the pixel 702 (i, j + 1) adjacent to the pixel 702 (i, j) in the row direction is arranged in the pixel 702 (i, j + 1) so as to be different from the arrangement of the opening 751H with respect to the pixel 702 (i, j). (See FIG. 4B-1).
  • the pixel 702 (i + 1, j) adjacent to the pixel 702 (i, j) in the column direction is arranged in the pixel 702 (i + 1, j) so as to be different from the arrangement of the opening 751H with respect to the pixel 702 (i, j). (See FIG. 4B-2).
  • the first electrode 751 (i, j) can be used for the reflective film.
  • the display panel of one embodiment of the present invention includes a first display element, a first conductive film electrically connected to the first display element, and a region overlapping with the first conductive film.
  • the second insulating film includes an opening, and the second conductive film is electrically connected to the first conductive film through the opening.
  • the first display element and the second display element that displays using a method different from the first display element can be driven.
  • a novel display panel that is highly convenient or reliable can be provided.
  • the display panel described in this embodiment includes a terminal 519B and a conductive film 511B (see FIG. 2A).
  • the insulating film 501C includes a region sandwiched between the terminal 519B and the conductive film 511B.
  • the insulating film 501C includes an opening 591B.
  • the terminal 519B is electrically connected to the conductive film 511B in the opening 591B.
  • the conductive film 511B is electrically connected to the pixel circuit 530 (i, j).
  • the surface functioning as the contact point of the terminal 519B is the first electrode 751 (i, j). It faces the same direction as the surface facing the light incident on one display element 750 (i, j).
  • the first display element 750 (i, j) of the display panel described in this embodiment includes a layer 753 containing a liquid crystal material, a first electrode 751 (i, j), and a second electrode 752.
  • the second electrode 752 is disposed so that an electric field for controlling the alignment of the liquid crystal material is formed between the second electrode 752 and the first electrode 751 (i, j).
  • the display panel described in this embodiment includes an alignment film AF1 and an alignment film AF2.
  • the alignment film AF2 is disposed so as to sandwich a layer 753 containing a liquid crystal material between the alignment film AF1.
  • the second display element 550 (i, j) of the display panel described in this embodiment includes a third electrode 551 (i, j), a fourth electrode 552, and a light-emitting organic compound.
  • the fourth electrode 552 includes a region overlapping with the third electrode 551 (i, j).
  • the layer 553 (j) containing a light-emitting organic compound is provided between the third electrode 551 and the fourth electrode 552.
  • the third electrode 551 (i, j) is electrically connected to the pixel circuit 530 (i, j) at the connection portion 522.
  • the pixel 702 (i, j) of the display panel described in this embodiment includes a coloring film CF1, a light-shielding film BM, an insulating film 771, and a functional film 770P.
  • the colored film CF1 includes a region overlapping with the first display element 750 (i, j).
  • the light shielding film BM includes an opening in a region overlapping with the first display element 750 (i, j).
  • the insulating film 771 is disposed between the coloring film CF1 and the layer 753 containing a liquid crystal material or between the light shielding film BM and the layer 753 containing a liquid crystal material. Thereby, the unevenness
  • the functional film 770P includes a region overlapping with the first display element 750 (i, j).
  • the functional film 770P is disposed so that the substrate 770 is sandwiched between the functional film 770P and the first display element 750 (i, j).
  • the display panel described in this embodiment includes a substrate 570, a substrate 770, and a functional layer 520.
  • the substrate 770 includes a region overlapping with the substrate 570.
  • the functional layer 520 is disposed between the substrate 570 and the substrate 770.
  • the functional layer 520 includes a pixel circuit 530 (i, j), a second display element 550 (i, j), an insulating film 521, and an insulating film 528.
  • the insulating film 521 is provided between the pixel circuit 530 (i, j) and the second display element 550 (i, j).
  • the insulating film 528 is provided between the insulating film 521 and the substrate 570 and includes an opening in a region overlapping with the second display element 550 (i, j).
  • the insulating film 528 formed along the periphery of the third electrode 551 can prevent a short circuit between the third electrode 551 and the fourth electrode.
  • the display panel described in this embodiment includes a bonding layer 505, a sealing material 705, and a structure KB1.
  • the bonding layer 505 is provided between the functional layer 520 and the substrate 570 and has a function of bonding the functional layer 520 and the substrate 570 together.
  • the sealing material 705 is disposed between the functional layer 520 and the substrate 770 and has a function of bonding the functional layer 520 and the substrate 570 together.
  • the structure KB1 has a function of providing a predetermined gap between the functional layer 520 and the substrate 570.
  • the display panel described in this embodiment includes a terminal 519C, a conductive film 511C, and a conductor CP.
  • the insulating film 501C includes a region sandwiched between the terminal 519C and the conductive film 511C.
  • the insulating film 501C includes an opening 591C.
  • the terminal 519C is electrically connected to the conductive film 511C in the opening 591C.
  • the conductive film 511C is electrically connected to the pixel circuit 530 (i, j).
  • the conductor CP is sandwiched between the terminal 519C and the second electrode 752, and electrically connects the terminal 519C and the second electrode 752.
  • conductive particles can be used for the conductor CP.
  • the drive circuit GD is electrically connected to the scanning line G1 (i).
  • the drive circuit GD includes a transistor MD, for example. Specifically, a transistor including a semiconductor film that can be formed in the same process as the transistor included in the pixel circuit 530 (i, j) can be used for the transistor MD (see FIGS. 2A and 2C). )reference).
  • the drive circuit SD is electrically connected to the signal line S1 (j).
  • the driver circuit SD is electrically connected to a terminal that can be formed in the same process as the terminal 519B or the terminal 519C using a conductive material, for example.
  • each element which comprises a display panel is demonstrated. Note that these configurations cannot be clearly separated, and one configuration may serve as another configuration or may include a part of another configuration.
  • the first conductive film can be used for the first electrode 751 (i, j).
  • the first conductive film can be used as a reflective film.
  • the second conductive film can be used for the conductive film 512B having the function of the source electrode or the drain electrode of the transistor.
  • the display panel of one embodiment of the present invention includes the substrate 570, the substrate 770, the structure KB1 sealing material 705, or the bonding layer 505.
  • the display panel of one embodiment of the present invention includes the functional layer 520, the insulating film 521, and the insulating film 528.
  • the display panel of one embodiment of the present invention includes the signal line S1 (j), the signal line S2 (j), the scan line G1 (i), the scan line G2 (i), the wiring CSCOM, and the wiring ANO.
  • the display panel of one embodiment of the present invention includes the first conductive film or the second conductive film.
  • the display panel of one embodiment of the present invention includes the terminal 519B, the terminal 519C, the conductive film 511B, or the conductive film 511C.
  • the display panel of one embodiment of the present invention includes the pixel circuit 530 (i, j) and the switch SW1.
  • the display panel of one embodiment of the present invention includes the first display element 750 (i, j), the first electrode 751 (i, j), the reflective film, the opening 751H, the layer 753 including a liquid crystal material, 2 electrodes 752.
  • the display panel of one embodiment of the present invention includes the alignment film AF1, the alignment film AF2, the coloring film CF1, the light-blocking film BM, the insulating film 771, and the functional film 770P.
  • the display panel of one embodiment of the present invention includes the second display element 550 (i, j), the three electrodes 551 (i, j), the fourth electrode 552, or the layer 553 including a light-emitting organic compound ( j).
  • the display panel of one embodiment of the present invention includes the insulating film 501C.
  • the display panel of one embodiment of the present invention includes the driver circuit GD or the driver circuit SD.
  • Substrate 570 A material having heat resistance high enough to withstand heat treatment in the manufacturing process can be used for the substrate 570 or the like.
  • an alkali-free glass having a thickness of 0.7 mm can be used.
  • a large glass substrate can be used for the substrate 570 or the like. Thus, a large display device can be manufactured.
  • An organic material, an inorganic material, a composite material of an organic material and an inorganic material, or the like can be used for the substrate 570 or the like.
  • an inorganic material such as glass, ceramics, or metal can be used for the substrate 570 or the like.
  • alkali-free glass, soda-lime glass, potash glass, crystal glass, quartz, sapphire, or the like can be used for the substrate 570 or the like.
  • an inorganic oxide film, an inorganic nitride film, an inorganic oxynitride film, or the like can be used for the substrate 570 or the like.
  • silicon oxide, silicon nitride, silicon oxynitride, an alumina film, or the like can be used for the substrate 570 or the like.
  • an alloy such as tungsten, aluminum, or stainless steel can be used for the substrate 570 or the like.
  • a single crystal semiconductor substrate made of silicon or silicon carbide, a polycrystalline semiconductor substrate, a compound semiconductor substrate such as silicon germanium, an SOI substrate, or the like can be used for the substrate 570 or the like.
  • a semiconductor element can be formed on the substrate 570 or the like.
  • an organic material such as a resin, a resin film, or plastic can be used for the substrate 570 or the like.
  • a resin film or a resin plate such as polyester, polyolefin, polyamide, polyimide, polycarbonate, or an acrylic resin can be used for the substrate 570 or the like.
  • a composite material in which a film such as a metal plate, a thin glass plate, or an inorganic material is bonded to a resin film or the like can be used for the substrate 570 or the like.
  • a composite material in which a fibrous or particulate metal, glass, inorganic material, or the like is dispersed in a resin film can be used for the substrate 570 or the like.
  • a composite material in which a fibrous or particulate resin, an organic material, or the like is dispersed in an inorganic material can be used for the substrate 570 or the like.
  • a single layer material or a material in which a plurality of layers are stacked can be used for the substrate 570 or the like.
  • a material in which a base material and an insulating film that prevents diffusion of impurities contained in the base material are stacked can be used for the substrate 570 or the like.
  • a material in which one or a plurality of films selected from a silicon oxide layer, a silicon nitride layer, a silicon oxynitride layer, or the like that prevents diffusion of impurities contained in glass is used for the substrate 570 or the like. be able to.
  • a material in which a silicon oxide film, a silicon nitride film, a silicon oxynitride film, or the like, which prevents resin and diffusion of impurities that permeate the resin from being stacked, can be used for the substrate 570 or the like.
  • a material containing polyester, polyolefin, polyamide (such as nylon or aramid), polyimide, polycarbonate, polyurethane, acrylic resin, epoxy resin, or resin having a siloxane bond can be used for the substrate 570 or the like.
  • PET polyethylene terephthalate
  • PEN polyethylene naphthalate
  • PES polyethersulfone
  • acrylic acrylic
  • paper, wood, or the like can be used for the substrate 570 or the like.
  • a flexible substrate can be used for the substrate 570 or the like.
  • a method of directly forming a transistor, a capacitor, or the like over a substrate can be used.
  • a method can be used in which a transistor, a capacitor, or the like is formed over a substrate for a process that has heat resistance to heat applied during the manufacturing process, and the formed transistor, capacitor, or the like is transferred to the substrate 570 or the like.
  • a transistor or a capacitor can be formed over a flexible substrate.
  • Substrate 770 For example, a material having a light-transmitting property can be used for the substrate 770.
  • a material similar to the substrate 570 can be used as long as it has a light-transmitting property.
  • non-alkali glass polished to a thickness of about 0.7 mm to about 0.1 mm can be used.
  • the material containing resin may be used, for example.
  • Structure KB1 For example, an organic material, an inorganic material, or a composite material of an organic material and an inorganic material can be used for the structure KB1 or the like. Thereby, a predetermined interval can be provided between the structures sandwiching the structure KB1 and the like.
  • polyester, polyolefin, polyamide, polyimide, polycarbonate, polysiloxane, acrylic resin, or a composite material of a plurality of resins selected from these can be used for the structure KB1 or the like.
  • a material having photosensitivity may be used.
  • Sealant 705 An inorganic material, an organic material, a composite material of an inorganic material and an organic material, or the like can be used for the sealant 705 or the like.
  • an organic material such as a heat-meltable resin or a curable resin can be used for the sealing material 705 or the like.
  • an organic material such as a reactive curable adhesive, a photocurable adhesive, a thermosetting adhesive, and / or an anaerobic adhesive can be used for the sealing material 705 or the like.
  • an adhesive including epoxy resin, acrylic resin, silicone resin, phenol resin, polyimide resin, imide resin, PVC (polyvinyl chloride) resin, PVB (polyvinyl butyral) resin, EVA (ethylene vinyl acetate) resin, and the like. Can be used for the sealing material 705 or the like.
  • sealant 705 a material that can be used for the sealant 705 can be used for the bonding layer 505.
  • Insulating film 521 For example, an insulating inorganic material, an insulating organic material, or an insulating composite material including an inorganic material and an organic material can be used for the insulating film 521 or the like.
  • an inorganic oxide film, an inorganic nitride film, an inorganic oxynitride film, or the like, or a stacked material in which a plurality selected from these films is stacked can be used for the insulating film 521 and the like.
  • a silicon oxide film, a silicon nitride film, a silicon oxynitride film, an aluminum oxide film, or the like, or a film including a stacked material in which a plurality selected from these films is stacked can be used for the insulating film 521 or the like.
  • polyester, polyolefin, polyamide, polyimide, polycarbonate, polysiloxane, acrylic resin, or the like, or a laminated material or composite material of a plurality of resins selected from these can be used for the insulating film 521 and the like.
  • a material having photosensitivity may be used.
  • steps originating from various structures overlapping with the insulating film 521 can be planarized.
  • Insulating film 528 For example, a material that can be used for the insulating film 521 can be used for the insulating film 528 or the like. Specifically, a film containing polyimide with a thickness of 1 ⁇ m can be used for the insulating film 528.
  • Insulating film 501C For example, a material that can be used for the insulating film 521 can be used for the insulating film 501C. Specifically, a material containing silicon and oxygen can be used for the insulating film 501C. Thereby, the diffusion of impurities into the pixel circuit or the second display element can be suppressed.
  • a 200-nm-thick film containing silicon, oxygen, and nitrogen can be used for the insulating film 501C.
  • the insulating film 501C includes the opening 591A, the opening 591B, or the opening 591C.
  • a conductive material can be used for the wiring or the like.
  • a material that can have conductivity is a signal line S1 (j), a signal line S2 (j), a scanning line G1 (i), a scanning line G2 (i), a wiring CSCOM, a wiring ANO, a terminal 519B, It can be used for the terminal 519C, the conductive film 511B, the conductive film 511C, or the like.
  • an inorganic conductive material an organic conductive material, a metal, a conductive ceramic, or the like can be used for the wiring.
  • a metal element selected from aluminum, gold, platinum, silver, copper, chromium, tantalum, titanium, molybdenum, tungsten, nickel, iron, cobalt, palladium, or manganese can be used for the wiring or the like.
  • an alloy containing the above metal element can be used for the wiring or the like.
  • an alloy of copper and manganese is suitable for fine processing using a wet etching method.
  • a two-layer structure in which a titanium film is laminated on an aluminum film a two-layer structure in which a titanium film is laminated on a titanium nitride film, a two-layer structure in which a tungsten film is laminated on a titanium nitride film, a tantalum nitride film or
  • a two-layer structure in which a tungsten film is stacked on a tungsten nitride film, a titanium film, and a three-layer structure in which an aluminum film is stacked on the titanium film and a titanium film is further formed thereon can be used for wiring or the like.
  • a conductive oxide such as indium oxide, indium tin oxide, indium zinc oxide, zinc oxide, or zinc oxide to which gallium is added can be used for the wiring or the like.
  • a film containing graphene or graphite can be used for the wiring or the like.
  • the film containing graphene can be formed.
  • the reduction method include a method of applying heat and a method of using a reducing agent.
  • a conductive polymer can be used for wiring or the like.
  • First conductive film, second conductive film For example, a material that can be used for a wiring or the like can be used for the first conductive film or the second conductive film.
  • the first electrode 571 (i, j), the wiring, or the like can be used for the first conductive film.
  • a conductive film 512B or a wiring of a transistor that can be used for the switch SW1 can be used for the second conductive film.
  • the pixel circuit 530 (i, j) is electrically connected to the signal line S1 (j), the signal line S2 (j), the scanning line G1 (i), the scanning line G2 (i), the wiring CSCOM, and the wiring ANO. (See FIG. 3).
  • the pixel circuit 530 (i, j + 1) is electrically connected to the signal line S1 (j + 1), the signal line S2 (j + 1), the scanning line G1 (i), the scanning line G2 (i), the wiring CSCOM, and the wiring ANO. .
  • the signal line S1 (j + 1) is separated from the signal line S2 (j). Deploy. Specifically, the signal line S2 (j + 1) is disposed adjacent to the signal line S2 (j).
  • the pixel circuit 530 (i, j) includes a switch SW1, a capacitor C1, a switch SW2, a transistor M, and a capacitor C2.
  • a transistor including a gate electrode electrically connected to the scan line G1 (i) and a first electrode electrically connected to the signal line S1 (j) can be used for the switch SW1. .
  • the capacitor C1 includes a first electrode that is electrically connected to a second electrode of the transistor used for the switch SW1, and a second electrode that is electrically connected to the wiring CSCOM.
  • a transistor including a gate electrode electrically connected to the scan line G2 (i) and a first electrode electrically connected to the signal line S2 (j) can be used for the switch SW2.
  • the transistor M includes a gate electrode that is electrically connected to the second electrode of the transistor used for the switch SW2, and a first electrode that is electrically connected to the wiring ANO.
  • a transistor including a conductive film provided so that a semiconductor film is interposed between a gate electrode and the gate electrode can be used for the transistor M.
  • a conductive film that is electrically connected to a wiring that can supply the same potential as the first electrode of the transistor M can be used.
  • the capacitor C2 includes a first electrode that is electrically connected to the second electrode of the transistor used for the switch SW2, and a second electrode that is electrically connected to the first electrode of the transistor M. .
  • first electrode of the first display element 750 is electrically connected to the second electrode of the transistor used for the switch SW1, and the second electrode of the first display element 750 is electrically connected to the wiring VCOM1. To do. Accordingly, the first display element 750 can be driven.
  • the first electrode of the second display element 550 is electrically connected to the second electrode of the transistor M, and the second electrode of the second display element 550 is electrically connected to the wiring VCOM2. Accordingly, the second display element 550 can be driven.
  • Switch SW1, Switch SW2, Transistor M, Transistor MD For example, a bottom-gate or top-gate transistor can be used as the switch SW1, the switch SW2, the transistor M, the transistor MD, and the like.
  • a transistor in which a semiconductor containing a Group 14 element is used for a semiconductor film can be used.
  • a semiconductor containing silicon can be used for the semiconductor film.
  • a transistor in which single crystal silicon, polysilicon, microcrystalline silicon, amorphous silicon, or the like is used for a semiconductor film can be used.
  • a transistor in which an oxide semiconductor is used for a semiconductor film can be used.
  • an oxide semiconductor containing indium or an oxide semiconductor containing indium, gallium, and zinc can be used for the semiconductor film.
  • a transistor having a smaller leakage current in an off state than a transistor using amorphous silicon as a semiconductor film can be used as the switch SW1, the switch SW2, the transistor M, the transistor MD, and the like.
  • a transistor in which an oxide semiconductor is used for the semiconductor film 508 can be used for the switch SW1, the switch SW2, the transistor M, the transistor MD, and the like.
  • the time during which the pixel circuit can hold an image signal can be lengthened.
  • the selection signal can be supplied at a frequency of less than 30 Hz, preferably less than 1 Hz, more preferably less than once per minute while suppressing the occurrence of flicker.
  • fatigue accumulated in the user of the information processing apparatus can be reduced.
  • power consumption associated with driving can be reduced.
  • a transistor that can be used for the switch SW1 includes a semiconductor film 508 and a conductive film 504 including a region overlapping with the semiconductor film 508 (see FIG. 2C).
  • a transistor that can be used for the switch SW1 includes a conductive film 512A and a conductive film 512B.
  • the conductive film 504 has a function of a gate electrode
  • the insulating film 506 has a function of a gate insulating film.
  • the conductive film 512A has one of the function of the source electrode and the function of the drain electrode
  • the conductive film 512B has the other of the function of the source electrode and the function of the drain electrode.
  • a transistor including the conductive film 524 provided so as to sandwich the semiconductor film 508 between the conductive film 504 and the conductive film 504 can be used for the transistor M (see FIG. 2B).
  • a conductive film in which a 10-nm-thick film containing tantalum and nitrogen and a 300-nm-thick film containing copper are stacked in this order can be used for the conductive film 504.
  • a material in which a 400-nm-thick film containing silicon and nitrogen and a 200-nm-thick film containing silicon, oxygen, and nitrogen are stacked can be used for the insulating film 506.
  • a 25-nm-thick film containing indium, gallium, and zinc can be used for the semiconductor film 508.
  • a conductive film in which a 50-nm-thick film containing tungsten, a 400-nm-thick film containing aluminum, and a 100-nm-thick film containing titanium are stacked in this order is used for the conductive film 512A or the conductive film 512B. Can do.
  • First display element 750 (i, j)
  • a display element having a function of controlling light reflection or transmission can be used for the first display element 750 (i, j).
  • a liquid crystal element, electronic ink, or an electrophoretic element can be used.
  • shutter-type MEMS (micro electro mechanical system) display elements such as DMS (digital micro shutter), micro mirror device (DMD), grating light valve (GLV), MIRASOL (registered trademark), IMOD
  • DMS digital micro shutter
  • DMD micro mirror device
  • GLV grating light valve
  • MIRASOL registered trademark
  • IMOD A MEMS display element using light reflection, diffraction, or interference, such as an (interferometric modulation) element, can be used.
  • a reflective liquid crystal display element is used as the first display element 750 (i, j).
  • the light 761 incident on the first display element 750 (i, j) from the outside has its spectral distribution changed by the colored film CF1, reflected by the electrode 751 (i, j), and emitted as light 762 to the outside.
  • the amount of light 762 is adjusted by the functional film 770P and the layer 753 containing a liquid crystal material.
  • IPS In-Plane-Switching
  • TN Transmission Nematic
  • FFS Fe Field Switching
  • ASM Analy Symmetrically Applied Micro-cell
  • OCB OpticBlCicOpticBand
  • a liquid crystal element that can be driven using a driving method such as a Crystal) mode or an AFLC (Antiferroelectric Liquid Crystal) mode can be used.
  • VA vertical alignment
  • MVA Multi-Domain Vertical Alignment
  • PVA Plasma Vertical Alignment
  • ECB Electrical Controlled Birefringence ACP mode
  • CPB CPB mode
  • a liquid crystal element that can be driven by a driving method such as an (Advanced Super-View) mode can be used.
  • thermotropic liquid crystal a low molecular liquid crystal, a polymer liquid crystal, a polymer dispersed liquid crystal, a ferroelectric liquid crystal, an antiferroelectric liquid crystal, or the like
  • a liquid crystal material exhibiting a cholesteric phase, a smectic phase, a cubic phase, a chiral nematic phase, an isotropic phase, or the like can be used.
  • a liquid crystal material exhibiting a blue phase can be used. The blue phase is one of the liquid crystal phases. When the temperature of the cholesteric liquid crystal is increased, the blue phase appears immediately before the transition from the cholesteric phase to the isotropic phase.
  • a liquid crystal composition mixed with 5% by weight or more of a chiral agent is used for the liquid crystal layer in order to improve the temperature range.
  • a liquid crystal composition containing a liquid crystal exhibiting a blue phase and a chiral agent has a response speed as short as 1 msec or less, is optically isotropic, does not require alignment treatment, and has a small viewing angle dependency. Further, since it is not necessary to provide an alignment film, a rubbing process is not required, so that electrostatic breakdown caused by the rubbing process can be prevented, and defects or breakage of the liquid crystal display device during the manufacturing process can be reduced. . Therefore, the productivity of the display panel can be improved.
  • First electrode 751 (i, j) For example, a material used for a wiring or the like can be used for the first electrode 751 (i, j). Specifically, a reflective film can be used for the first electrode 751 (i, j).
  • Reflective film For example, a material that reflects visible light can be used for the reflective film. Specifically, a material containing silver can be used for the reflective film. For example, a material containing silver and palladium or a material containing silver and copper can be used for the reflective film.
  • the reflective film reflects light transmitted through the layer 753 containing a liquid crystal material.
  • the first display element 750 can be a reflective liquid crystal element.
  • a material having irregularities on the surface can be used for the reflective film. Thereby, incident light can be reflected in various directions to display white.
  • the present invention is not limited to the structure in which the first electrode 751 (i, j) is used for the reflective film.
  • a structure in which a reflective film is provided between the layer 753 containing a liquid crystal material and the first electrode 751 (i, j) can be used.
  • a structure in which the first electrode 751 (i, j) having a light-transmitting property is provided between the reflective film and the layer 753 containing a liquid crystal material can be used.
  • the value of the ratio of the total area of the opening 751H to the total area of the non-opening is preferably 0.052 or more and 0.6 or less. If the ratio of the total area of the opening 751H is too large, the display using the first display element 750 (i, j) will be dark. If the ratio of the total area of the opening 751H to the total area of the non-opening is too small, the display using the second display element 550 (i, j) becomes dark.
  • the area of one opening 751H is 3 ⁇ m 2 or more and 25 ⁇ m 2 or less. If the area of the opening 751H is too large, for example, the electric field applied to the layer 753 containing a liquid crystal material becomes non-uniform, and the display quality of the first display element 750 is reduced. In addition, if the area of the opening 751H provided in the first conductive film is too small, the efficiency of light that can be extracted from the light emitted from the second display element 550 is reduced.
  • a shape such as a polygon, a rectangle, an ellipse, a circle, or a cross can be used as the shape of the opening 751H.
  • an elongated stripe shape, a slit shape, or a checkered shape can be used as the shape of the opening 751H.
  • the opening 751H may be arranged close to adjacent pixels.
  • the opening 751H is arranged close to another pixel having a function of displaying the same color.
  • a phenomenon also referred to as crosstalk
  • Electrode 752 For example, a material that transmits visible light and has conductivity can be used for the second electrode 752.
  • a conductive oxide, a metal film that is thin enough to transmit light, or a metal nanowire can be used for the second electrode 752.
  • a conductive oxide containing indium can be used for the second electrode 752.
  • a metal thin film with a thickness greater than or equal to 1 nm and less than or equal to 10 nm can be used for the second electrode 752.
  • metal nanowires containing silver can be used for the second electrode 752.
  • indium oxide, indium tin oxide, indium zinc oxide, zinc oxide, zinc oxide to which gallium is added, zinc oxide to which aluminum is added, or the like can be used for the second electrode 752.
  • Alignment film AF1 Alignment film AF2
  • a material containing polyimide or the like can be used for the alignment film AF1 or the alignment film AF2.
  • a material formed using a rubbing process or a photo-alignment technique so as to be aligned in a predetermined direction can be used.
  • a film containing soluble polyimide can be used for the alignment film AF1 or the alignment film AF2.
  • Color filter CF1 A material that transmits light of a predetermined color (wavelength range) can be used for the colored film CF1.
  • the colored film CF1 can be used as a color filter, for example.
  • materials that transmit blue (blue wavelength range) light, materials that transmit green (green wavelength range) light, materials that transmit red (red wavelength range) light, yellow (yellow wavelength range) ) Or a material that transmits white light can be used for the colored film CF1.
  • the three pixels 702 may function as subpixels, and may be used as one pixel.
  • the color film CF1 corresponding to each of the three pixels 702 may be set to red, green, and blue, full color display can be realized.
  • the color of the colored film CF1 may be other than red, green, and blue. For example, yellow, cyan, magenta, or the like may be used for the colored film CF1.
  • the four pixels 702 may function as subpixels, and may be used as one pixel.
  • the colored film CF1 corresponding to each of the four pixels 702 may be red, green, blue, and yellow. Further, the colored film CF1 corresponding to each of the four pixels 702 may be red, green, blue, and white.
  • the coloring film CF1 corresponding to the pixel 702 is not necessarily provided.
  • luminance reduction due to the coloring film CF1 is eliminated, so that the luminance of the display region can be further increased.
  • power consumption of the display panel can be reduced.
  • the color temperature of white light can be controlled by providing the white coloring film CF1 corresponding to the pixel 702. Therefore, the display quality of the display panel can be improved.
  • the two pixels 702 may function as sub-pixels and may be used as a single pixel.
  • a display panel capable of displaying at a resolution of so-called full high vision (also referred to as “2K resolution”, “2K1K”, “2K”, etc.) is realized. can do.
  • full high vision also referred to as “2K resolution”, “2K1K”, “2K”, etc.
  • ultra high vision 4K resolution”, “4K2K”, “4K”, “4K UHD”, “4K UHDTV”
  • QFHD "4K Ultra HD
  • so-called super high vision (“8K resolution”, “8K4K”, “8K”, “8K UHD”, “8K UHDTV”) It is also possible to realize a display panel that can display at a resolution of. By increasing the number of pixels, it is possible to realize a display panel that can display at a resolution of 16K or 32K.
  • Light shielding film BM A material that prevents light transmission can be used for the light-shielding film BM. Thereby, the light shielding film BM can be used for, for example, a black matrix.
  • Insulating film 771 For example, polyimide, epoxy resin, acrylic resin, or the like can be used for the insulating film 771.
  • a polarizing plate, a retardation plate, a diffusion film, a condensing film, a prism sheet, an antireflection film, or the like can be used alone or in combination for the functional film 770P.
  • a polarizing plate including a dichroic dye can be used for the functional film 770P.
  • an antistatic film that suppresses adhesion of dust a water-repellent film that makes it difficult to adhere dirt, a hard coat film that suppresses generation of scratches due to use, and the like can be used for the functional film 770P.
  • a light-emitting element can be used for the second display element 550 (i, j).
  • EL electroluminescence
  • organic EL element, inorganic EL element, or EL element including organic and inorganic substances LED (white LED, red LED, green LED, blue LED, etc.), transistor (depending on the current)
  • LED white LED, red LED, green LED, blue LED, etc.
  • transistor depending on the current
  • a light-emitting element such as a light-emitting transistor or an electron-emitting element can be used for the second display element 550 (i, j).
  • a laminated body laminated to emit blue light a laminated body laminated to emit green light, or a laminated body laminated to emit red light, etc.
  • the layer 553 (j) containing a compound can be used.
  • a strip-like stacked body that is long in the column direction along the signal line S1 (j) can be used for the layer 553 (j) containing a light-emitting organic compound.
  • a strip-like stacked body that is long in the column direction along the signal line S1 (j + 1) that emits light of a color different from that of the layer 553 (j) including the light-emitting organic compound is formed into a layer including the light-emitting organic compound. 553 (j + 1).
  • a stack formed so as to emit white light can be used for the layer 553 (j) containing a light-emitting organic compound and the layer 553 (j + 1) containing a light-emitting organic compound.
  • a layer containing a light-emitting organic compound containing a fluorescent material that emits blue light, a layer containing a material other than a fluorescent material that emits green and red light, or a fluorescent material that emits yellow light A stack including a layer containing a material other than the above can be used for the layer 553 (j) containing a light-emitting organic compound and the layer 553 (j + 1) containing a light-emitting organic compound.
  • a material that can be used for wiring or the like can be used for the third electrode 551 (i, j) or the fourth electrode 552.
  • a material that transmits visible light and is selected from materials that can be used for wiring and the like can be used for the third electrode 551 (i, j).
  • a conductive oxide or a conductive oxide containing indium, indium oxide, indium tin oxide, indium zinc oxide, zinc oxide, zinc oxide to which gallium is added, or the like is used for the third electrode 551 (i , J).
  • a metal film that is thin enough to transmit light can be used for the third electrode 551 (i, j).
  • a material that reflects visible light selected from materials that can be used for wirings or the like can be used for the fourth electrode 552.
  • Light 763 generated from the second display element 550 (i, j) is emitted to the outside from the substrate 770 side.
  • Drive circuit GD Various sequential circuits such as a shift register can be used for the drive circuit GD.
  • a transistor MD, a capacitor, or the like can be used for the drive circuit GD.
  • a transistor including a semiconductor film that can be formed in the same process as the transistor M can be used.
  • a structure different from that of the transistor that can be used for the switch SW1 can be used for the transistor MD.
  • a transistor including the conductive film 524 can be used for the transistor MD (see FIG. 2C).
  • a conductive film 524 is provided so as to sandwich the semiconductor film 508 between the conductive film 504, an insulating film 516 is provided between the conductive film 524 and the semiconductor film 508, and between the semiconductor film 508 and the conductive film 504.
  • An insulating film 506 is provided.
  • the conductive film 524 is electrically connected to a wiring that supplies the same potential as the conductive film 504.
  • Drive circuit SD For example, an integrated circuit can be used for the drive circuit SD. Specifically, an integrated circuit formed on a silicon substrate can be used for the drive circuit SD.
  • the driving circuit SD can be mounted on a pad electrically connected to the pixel circuit 530 (i, j) by using a COG (Chip on glass) method.
  • an integrated circuit can be mounted on the pad using an anisotropic conductive film.
  • the pad can be formed in the same step as the terminal 519B or the terminal 519C.
  • FIG. 5 illustrates a structure of the display panel 700a of one embodiment of the present invention.
  • FIG. 5A is a cross-sectional view taken along cutting lines X1-X2, X3-X4, X5-X6, X7-X8, X9-X10, and X11-X12 in FIG.
  • FIG. 5B is a cross-sectional view illustrating the structure of part of the display panel.
  • the display panel 700a is different from the display panel 700 in that the display panel 700a includes a top-gate transistor instead of a bottom-gate transistor.
  • the above description is applied to parts that can use the same configuration as the above description, and different parts will be described in detail.
  • the transistor, the transistor MB, and the transistor MDB that can be used for the switch SW1B include a conductive film 504 including a region overlapping with the insulating film 501C, and a semiconductor film 508 including a region provided between the insulating film 501C and the conductive film 504. .
  • the conductive film 504 has a function of a gate electrode in FIG.
  • the semiconductor film 508 includes a first region 508A and a second region 508B that do not overlap with the conductive film 504, and a third region 508C that overlaps with the conductive film 504 between the first region 508A and the second region 508B; Is provided.
  • the transistor MDB includes an insulating film 506 between the third region 508C and the conductive film 504. Note that the insulating film 506 functions as a gate insulating film.
  • the first region 508A and the second region 508B have a lower resistivity than the third region 508C and have a function of a source region or a function of a drain region.
  • first region 508A and the second region 508B can be formed in the semiconductor film 508 by using a method for controlling the resistivity of an oxide semiconductor described in detail at the end of this embodiment, for example. Specifically, plasma treatment using a gas containing a rare gas can be applied.
  • the conductive film 504 can be used as a mask. Accordingly, the shape of part of the third region 508C can be self-aligned with the shape of the end portion of the conductive film 504.
  • the transistor MDB includes a conductive film 512A in contact with the first region 508A and a conductive film 512B in contact with the second region 508B.
  • the conductive films 512A and 512B have a function of a source electrode or a drain electrode.
  • a transistor which can be formed in the same process as the transistor MDB can be used for the transistor MB.
  • ⁇ Configuration Example 3 of Display Panel> 6 to 8 are cross-sectional views taken along cutting lines X1-X2, X3-X4, X5-X6, X7-X8, X9-X10, and X11-X12 in FIG.
  • an insulating film 775 may be provided between the light shielding film BM and the coloring film CF ⁇ b> 1 and the substrate 770. Further, an insulating film 776 may be provided between the bonding layer 505 and the substrate 570.
  • the display panel 700 b is different from the display panel 700 in that the display panel 700 b includes an insulating film 775 and an insulating film 776.
  • the insulating film 775 and the insulating film 776 are preferably formed using an insulating material which does not easily transmit impurities.
  • an insulating material that hardly permeates impurities aluminum oxide, aluminum nitride, aluminum oxynitride, aluminum nitride oxide, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, hafnium oxide, tantalum oxide.
  • examples thereof include silicon nitride.
  • indium tin zinc oxide (In—Sn—Zn oxide) with high insulating properties or the like may be used as the insulating film 775 and the insulating film 776.
  • an insulating material that does not easily transmit impurities for the insulating film 775 By using an insulating material that does not easily transmit impurities for the insulating film 775, diffusion of impurities from the substrate 770 side can be suppressed and the reliability of the display panel can be improved. Further, by using an insulating material that does not easily transmit impurities as the insulating film 776, diffusion of impurities from the substrate 570 side can be suppressed, and the reliability of the display panel can be improved.
  • Only one of the insulating film 775 and the insulating film 776 may be provided depending on the purpose or circumstances. Further, as in the display panel 700c illustrated in FIG. 7, an insulating film 775 may be provided to cover the entire substrate 770. Further, an insulating film 776 may be provided so as to cover the entire substrate 570.
  • the display panel 700 c is different from the display panel 700 in that the display panel 700 c includes an insulating film 775 and an insulating film 776. Further, as in a display panel 700d illustrated in FIG. 8, an insulating film 775 may be provided so as to cover the entire display panel. By covering the entire display panel with the insulating film 775, diffusion of impurities from the side surface can be suppressed.
  • the formation method of the insulating film 775 and the insulating film 776 is not particularly limited, and various formation methods such as a sputtering method, a CVD method, an MBE method or a PLD (Pulsed Laser Deposition) method, an ALD (Atomic Layer Deposition) method, and a spin coating method can be used. Can be used.
  • the ALD method is preferable because it is a film forming method with excellent step coverage.
  • An oxide semiconductor film having a predetermined resistivity can be used for the semiconductor film 508, the conductive film 524, or the like.
  • a method for controlling the concentration of impurities such as hydrogen and water and / or oxygen vacancies in the oxide semiconductor film can be used as a method for controlling the resistivity of the oxide semiconductor.
  • the plasma treatment can be used for a method of increasing or reducing the concentration of impurities such as hydrogen and water and / or oxygen vacancies in the film.
  • plasma treatment performed using a gas including one or more selected from rare gases (He, Ne, Ar, Kr, Xe), hydrogen, boron, phosphorus, and nitrogen can be applied.
  • a gas including one or more selected from rare gases (He, Ne, Ar, Kr, Xe), hydrogen, boron, phosphorus, and nitrogen can be applied.
  • Plasma treatment or the like can be applied. Accordingly, an oxide semiconductor film with high carrier density and low resistivity can be obtained.
  • an oxide semiconductor film with low resistivity can be formed by implanting hydrogen, boron, phosphorus, or nitrogen into an oxide semiconductor film by an ion implantation method, an ion doping method, a plasma immersion ion implantation method, or the like. it can.
  • a method in which an insulating film containing hydrogen is formed in contact with the oxide semiconductor film and hydrogen is diffused from the insulating film to the oxide semiconductor film can be used. Accordingly, the carrier density of the oxide semiconductor film can be increased and the resistivity can be decreased.
  • a silicon nitride film can be used for an insulating film formed in contact with an oxide semiconductor film.
  • Hydrogen contained in the oxide semiconductor film reacts with oxygen bonded to metal atoms to become water, and forms oxygen vacancies in a lattice from which oxygen is released (or a portion from which oxygen is released). When hydrogen enters the oxygen vacancies, electrons serving as carriers may be generated. In some cases, a part of hydrogen is bonded to oxygen bonded to a metal atom, so that an electron serving as a carrier is generated. Accordingly, an oxide semiconductor film with high carrier density and low resistivity can be obtained.
  • the hydrogen concentration obtained by secondary ion mass spectrometry is 8 ⁇ 10 19 atoms / cm 3 or more, preferably 1 ⁇ 10 20 atoms / cm 3 or more, more preferably.
  • an oxide semiconductor with high resistivity can be used for a semiconductor film in which a channel of a transistor is formed. Specifically, it can be preferably used for the semiconductor film 508.
  • an insulating film containing oxygen in other words, an insulating film capable of releasing oxygen is formed in contact with an oxide semiconductor, and oxygen is supplied from the insulating film to the oxide semiconductor film. Can compensate for oxygen deficiency. Accordingly, an oxide semiconductor film with high resistivity can be obtained.
  • a silicon oxide film or a silicon oxynitride film can be used for the insulating film from which oxygen can be released.
  • An oxide semiconductor film in which oxygen vacancies are filled and the hydrogen concentration is reduced can be said to be a highly purified intrinsic or substantially highly purified intrinsic oxide semiconductor film.
  • substantially intrinsic means that the carrier density of the oxide semiconductor film is less than 8 ⁇ 10 11 / cm 3 , preferably less than 1 ⁇ 10 11 / cm 3 , and more preferably less than 1 ⁇ 10 10 / cm 3. It means that.
  • a highly purified intrinsic or substantially highly purified intrinsic oxide semiconductor film has few carrier generation sources, and thus can have a low carrier density.
  • a highly purified intrinsic or substantially highly purified intrinsic oxide semiconductor film has a low defect level density; therefore, the trap level density can be reduced.
  • a transistor including an oxide semiconductor film which is highly purified intrinsic or substantially highly purified intrinsic has an extremely small off-state current, a channel width of 1 ⁇ 10 6 ⁇ m, and a channel length L of 10 ⁇ m.
  • the off-current can have a characteristic that is less than the measurement limit of the semiconductor parameter analyzer, that is, 1 ⁇ 10 ⁇ 13 A or less.
  • a transistor in which the above-described high-purity intrinsic or substantially high-purity intrinsic oxide semiconductor film is used for a channel region is a highly reliable transistor with little variation in electrical characteristics.
  • the hydrogen concentration obtained by secondary ion mass spectrometry is 2 ⁇ 10 20 atoms / cm 3 or less, preferably 5 ⁇ 10 19 atoms / cm 3 or less, more preferably.
  • An oxide semiconductor with ⁇ 10 16 atoms / cm 3 or less can be preferably used for a semiconductor in which a channel of a transistor is formed.
  • an oxide semiconductor film having a higher hydrogen concentration and / or oxygen deficiency and lower resistivity than the semiconductor film 508 is used for the conductive film 524.
  • a film containing hydrogen at a concentration of 2 times or more, preferably 10 times or more than the concentration of hydrogen contained in the semiconductor film 508 can be used for the conductive film 524.
  • a film having a resistivity of 1 ⁇ 10 ⁇ 8 times or more and less than 1 ⁇ 10 ⁇ 1 times the resistivity of the semiconductor film 508 can be used for the conductive film 524.
  • 1 ⁇ 10 -3 1 ⁇ 10 4 less [Omega] cm or more [Omega] cm, preferably, a 1 ⁇ 10 -3 ⁇ cm or more 1 ⁇ 10 -1 ⁇ cm less than a is film, can be used for the conductive film 524.
  • X and Y are assumed to be objects (for example, devices, elements, circuits, wirings, electrodes, terminals, conductive films, layers, etc.).
  • an element that enables electrical connection between X and Y for example, a switch, a transistor, a capacitor, an inductor, a resistor, a diode, a display, etc.
  • Element, light emitting element, load, etc. are not connected between X and Y
  • elements for example, switches, transistors, capacitive elements, inductors
  • resistor element for example, a diode, a display element, a light emitting element, a load, or the like.
  • an element for example, a switch, a transistor, a capacitive element, an inductor, a resistance element, a diode, a display, etc.
  • the switch has a function of controlling on / off. That is, the switch is in a conductive state (on state) or a non-conductive state (off state), and has a function of controlling whether or not to pass a current. Alternatively, the switch has a function of selecting and switching a path through which a current flows.
  • the case where X and Y are electrically connected includes the case where X and Y are directly connected.
  • a circuit for example, a logic circuit (an inverter, a NAND circuit, a NOR circuit, etc.) that enables a functional connection between X and Y, signal conversion, etc.
  • Circuit (DA conversion circuit, AD conversion circuit, gamma correction circuit, etc.), potential level conversion circuit (power supply circuit (boost circuit, step-down circuit, etc.), level shifter circuit that changes signal potential level, etc.), voltage source, current source, switching Circuit, amplifier circuit (circuit that can increase signal amplitude or current amount, operational amplifier, differential amplifier circuit, source follower circuit, buffer circuit, etc.), signal generation circuit, memory circuit, control circuit, etc.)
  • a circuit for example, a logic circuit (an inverter, a NAND circuit, a NOR circuit, etc.) that enables a functional connection between X and Y, signal conversion, etc.
  • Circuit (DA conversion circuit, AD conversion circuit, gamma correction circuit, etc.), potential level conversion circuit (power supply circuit (boost circuit, step-down
  • X and Y are functionally connected.
  • the case where X and Y are functionally connected includes the case where X and Y are directly connected and the case where X and Y are electrically connected.
  • the source (or the first terminal) of the transistor is electrically connected to X through (or not through) Z1, and the drain (or the second terminal or the like) of the transistor is connected to Z2.
  • Y is electrically connected, or the source (or the first terminal, etc.) of the transistor is directly connected to a part of Z1, and another part of Z1 Is directly connected to X, and the drain (or second terminal, etc.) of the transistor is directly connected to a part of Z2, and another part of Z2 is directly connected to Y.
  • X and Y, and the source (or the first terminal or the like) and the drain (or the second terminal or the like) of the transistor are electrically connected to each other.
  • the drain of the transistor (or the second terminal, etc.) and the Y are electrically connected in this order.
  • the source (or the first terminal or the like) of the transistor is electrically connected to X
  • the drain (or the second terminal or the like) of the transistor is electrically connected to Y
  • X or the source ( Or the first terminal or the like, the drain of the transistor (or the second terminal, or the like) and Y are electrically connected in this order.
  • X is electrically connected to Y through the source (or the first terminal) and the drain (or the second terminal) of the transistor, and X is the source of the transistor (or the first terminal). Terminal, etc.), the drain of the transistor (or the second terminal, etc.), and Y are provided in this connection order.
  • Terminal, etc.), the drain of the transistor (or the second terminal, etc.), and Y are provided in this connection order.
  • a source (or a first terminal or the like) of a transistor is electrically connected to X through at least a first connection path, and the first connection path is The second connection path is between the source (or the first terminal) of the transistor and the drain (or the second terminal) of the transistor through the transistor.
  • the first connection path is a path through Z1
  • the drain (or the second terminal, etc.) of the transistor is electrically connected to Y through at least the third connection path
  • the third connection path does not have the second connection path
  • the third connection path is a path through Z2.
  • the source of the transistor (or the first terminal or the like) is electrically connected to X through Z1 by at least the first connection path, and the first connection path is connected to the second connection path.
  • the second connection path has a connection path through the transistor, and the drain (or the second terminal or the like) of the transistor is connected to Y through Z2 by at least the third connection path. And the third connection path does not have the second connection path.
  • the source of the transistor (or the first terminal or the like) is electrically connected to X through Z1 by at least a first electrical path, and the first electrical path is connected to the second electrical path.
  • the second electrical path is an electrical path from the source of the transistor (or the first terminal or the like) to the drain (or the second terminal or the like) of the transistor,
  • the drain (or the second terminal or the like) is electrically connected to Y through Z2 by at least a third electrical path, and the third electrical path has a fourth electrical path.
  • the fourth electrical path is an electrical path from the drain (or the second terminal, etc.) of the transistor to the source (or the first terminal, etc.) of the transistor. .
  • X, Y, Z1, and Z2 are objects (for example, devices, elements, circuits, wirings, electrodes, terminals, conductive films, layers, and the like).
  • the term “electrically connected” in this specification includes in its category such a case where one conductive film has functions of a plurality of components.
  • FIG. 9A is a top view of the transistor 100
  • FIG. 9C corresponds to a cross-sectional view of a cross section taken along a cutting line X1-X2 illustrated in FIG. 9A.
  • FIG. 9A corresponds to a cross-sectional view of the cut surface between the cutting lines Y1-Y2 shown in FIG.
  • some components such as an insulating film functioning as a gate insulating film
  • the cutting line X1-X2 direction may be referred to as a channel length direction
  • the cutting line Y1-Y2 direction may be referred to as a channel width direction.
  • some components may be omitted in the following drawings as in FIG. 9A.
  • transistor 100 can be used for the display panel 700 described in Embodiment 1, for example.
  • the substrate 102 is used as the second insulating film 501C
  • the conductive film 104 is used as the conductive film 504
  • a stacked film in which the insulating film 106 and the insulating film 107 are stacked is used as the insulating film 506.
  • the oxide semiconductor film 108 is formed on the semiconductor film 508, the conductive film 112a is formed on the conductive film 512A, the conductive film 112b is formed on the conductive film 512B, and the insulating film 114 and the insulating film 116 are stacked on the insulating film 516.
  • the film 118 can be replaced with the insulating film 518, respectively.
  • the transistor 100 includes a conductive film 104 functioning as a gate electrode over a substrate 102, an insulating film 106 over the substrate 102 and the conductive film 104, an insulating film 107 over the insulating film 106, and an oxide semiconductor film over the insulating film 107.
  • a conductive film 112a functioning as a source electrode electrically connected to the oxide semiconductor film 108
  • a conductive film 112b functioning as a drain electrode electrically connected to the oxide semiconductor film 108.
  • insulating films 114 and 116 and an insulating film 118 are provided over the transistor 100, more specifically, over the conductive films 112 a and 112 b and the oxide semiconductor film 108.
  • the insulating films 114, 116, and 118 function as protective insulating films for the transistor 100.
  • the oxide semiconductor film 108 includes a first oxide semiconductor film 108a on the conductive film 104 side that functions as a gate electrode and a second oxide semiconductor film 108b over the first oxide semiconductor film 108a. Have.
  • the insulating film 106 and the insulating film 107 have a function as a gate insulating film of the transistor 100.
  • an In-M (M represents Ti, Ga, Sn, Y, Zr, La, Ce, Nd, or Hf) oxide or an In-M-Zn oxide is used. it can.
  • an In-M-Zn oxide is preferably used for the oxide semiconductor film 108.
  • the first oxide semiconductor film 108a includes a first region in which the atomic ratio of In is larger than the atomic ratio of M.
  • the second oxide semiconductor film 108b includes a second region in which the atomic ratio of In is smaller than that of the first oxide semiconductor film 108a.
  • the second region has a thinner part than the first region.
  • the field-effect mobility of the transistor 100 (sometimes simply referred to as mobility or ⁇ FE). Can be high. Specifically, the field effect mobility of the transistor 100 can exceed 10 cm 2 / Vs.
  • the above-described transistor having a high field-effect mobility is used for a gate driver that generates a gate signal (particularly, a demultiplexer connected to an output terminal of a shift register included in the gate driver).
  • a semiconductor device or a display device (also referred to as a frame) can be provided.
  • the electrical characteristics of the transistor 100 easily change during light irradiation.
  • the second oxide semiconductor film 108b is formed over the first oxide semiconductor film 108a.
  • the thickness of the channel region of the second oxide semiconductor film 108b is smaller than the thickness of the first oxide semiconductor film 108a.
  • the second oxide semiconductor film 108b includes the second region in which the atomic ratio of In is smaller than that of the first oxide semiconductor film 108a, Eg is larger than that of the first oxide semiconductor film 108a. Become. Therefore, the oxide semiconductor film 108 having a stacked structure of the first oxide semiconductor film 108a and the second oxide semiconductor film 108b has high resistance due to the optical negative bias stress test.
  • the oxide semiconductor film having the above structure With the oxide semiconductor film having the above structure, the amount of light absorbed by the oxide semiconductor film 108 during light irradiation can be reduced. Accordingly, variation in electrical characteristics of the transistor 100 during light irradiation can be suppressed.
  • the insulating film 114 or the insulating film 116 contains excess oxygen; thus, variation in electrical characteristics of the transistor 100 due to light irradiation can be further suppressed. .
  • oxide semiconductor film 108 will be described in detail with reference to FIG.
  • FIG. 9B is a cross-sectional view in which the vicinity of the oxide semiconductor film 108 is enlarged in the cross section of the transistor 100 illustrated in FIG. 9C.
  • the thickness of the first oxide semiconductor film 108a is denoted by t1
  • the thickness of the second oxide semiconductor film 108b is denoted by t2-1 and t2-2. Since the second oxide semiconductor film 108b is provided over the first oxide semiconductor film 108a, the first oxide semiconductor film 108a is etched or etched when the conductive films 112a and 112b are formed. There is no exposure to solutions. Therefore, the first oxide semiconductor film 108a is not reduced or very little. On the other hand, in the second oxide semiconductor film 108b, when the conductive films 112a and 112b are formed, portions of the second oxide semiconductor film 108b that do not overlap with the conductive films 112a and 112b are etched to form recesses.
  • the thickness of the region overlapping the conductive films 112a and 112b of the second oxide semiconductor film 108b is t2-1, and the thickness of the region not overlapping the conductive films 112a and 112b of the second oxide semiconductor film 108b is t2. t2-2.
  • the relation between the thicknesses of the first oxide semiconductor film 108a and the second oxide semiconductor film 108b is preferably t2-1> t1> t2-2. With such a film thickness relationship, a transistor having high field effect mobility and a small amount of fluctuation in threshold voltage during light irradiation can be obtained.
  • the oxide semiconductor film 108 included in the transistor 100 when oxygen vacancies are formed, electrons serving as carriers are generated, which tends to be normally on. Therefore, reducing oxygen vacancies in the oxide semiconductor film 108, particularly oxygen vacancies in the first oxide semiconductor film 108a is important in obtaining stable transistor characteristics. Therefore, in the structure of the transistor of one embodiment of the present invention, excess oxygen is introduced into the insulating film over the oxide semiconductor film 108, here, the insulating film 114 and / or the insulating film 116 over the oxide semiconductor film 108. Thus, oxygen is transferred from the insulating film 114 and / or the insulating film 116 into the oxide semiconductor film 108, so that oxygen vacancies in the oxide semiconductor film 108, particularly in the first oxide semiconductor film 108a, are filled.
  • the insulating films 114 and 116 preferably have a region containing oxygen in excess of the stoichiometric composition (oxygen-excess region).
  • the insulating films 114 and 116 are insulating films capable of releasing oxygen.
  • oxygen is introduced into the insulating films 114 and 116 after film formation to form the oxygen-excess region.
  • a method for introducing oxygen an ion implantation method, an ion doping method, a plasma immersion ion implantation method, a plasma treatment, or the like can be used.
  • the thickness of the second oxide semiconductor film 108b in the vicinity of the channel region is preferably 1 nm to 20 nm, and more preferably 3 nm to 10 nm.
  • ⁇ substrate ⁇ There is no particular limitation on the material of the substrate 102, but it is necessary that the substrate 102 have at least heat resistance to withstand heat treatment performed later.
  • a glass substrate, a ceramic substrate, a quartz substrate, a sapphire substrate, or the like may be used as the substrate 102.
  • a single crystal semiconductor substrate a polycrystalline semiconductor substrate, a compound semiconductor substrate such as silicon germanium, an SOI substrate, or the like using silicon or silicon carbide as a material can be used.
  • a substrate in which a semiconductor element, an insulating film, or the like is provided over these substrates may be used as the substrate 102.
  • the sixth generation (1500 mm ⁇ 1850 mm), the seventh generation (1870 mm ⁇ 2200 mm), the eighth generation (2200 mm ⁇ 2400 mm), the ninth generation (2400 mm ⁇ 2800 mm), the tenth generation.
  • a large area substrate such as a generation (2950 mm ⁇ 3400 mm)
  • a large display device can be manufactured.
  • a flexible substrate may be used as the substrate 102, and the transistor 100 may be formed directly over the flexible substrate.
  • a separation layer may be provided between the substrate 102 and the transistor 100. The separation layer can be used for separation from the substrate 102 and transfer to another substrate after the semiconductor device is partially or entirely completed thereon. At that time, the transistor 100 can be transferred to a substrate having poor heat resistance or a flexible substrate.
  • the conductive films 104, 112a, and 112b may have a single-layer structure or a stacked structure including two or more layers.
  • the conductive films 104, 112a, and 112b include indium tin oxide, indium oxide containing tungsten oxide, indium zinc oxide containing tungsten oxide, indium oxide containing titanium oxide, and indium tin oxide containing titanium oxide.
  • a light-transmitting conductive material such as indium zinc oxide or indium tin oxide to which silicon oxide is added can be used.
  • a Cu—X alloy film (X is Mn, Ni, Cr, Fe, Co, Mo, Ta, or Ti) may be applied to the conductive films 104, 112a, and 112b.
  • X is Mn, Ni, Cr, Fe, Co, Mo, Ta, or Ti
  • a Cu-X alloy film it can be processed by a wet etching process, and thus manufacturing costs can be suppressed.
  • insulating film functioning as a gate insulating film As the insulating films 106 and 107 functioning as the gate insulating film of the transistor 100, a plasma enhanced chemical vapor deposition (PECVD) method, a sputtering method, or the like is used to form a silicon oxide film, a silicon oxynitride film, or a nitride film.
  • PECVD plasma enhanced chemical vapor deposition
  • a sputtering method or the like is used to form a silicon oxide film, a silicon oxynitride film, or a nitride film.
  • One or more kinds of silicon oxide film, silicon nitride film, aluminum oxide film, hafnium oxide film, yttrium oxide film, zirconium oxide film, gallium oxide film, tantalum oxide film, magnesium oxide film, lanthanum oxide film, cerium oxide film and neodymium oxide film Each insulating film can be used. Note that instead of the stacked structure of the insulating
  • the insulating film 106 functions as a blocking film that suppresses permeation of oxygen.
  • the insulating film 106 can suppress permeation of oxygen.
  • the insulating film 107 in contact with the oxide semiconductor film 108 functioning as the channel region of the transistor 100 is preferably an oxide insulating film, and includes a region containing oxygen in excess of the stoichiometric composition (oxygen-excess region). ) Is more preferable.
  • the insulating film 107 is an insulating film capable of releasing oxygen.
  • the insulating film 107 may be formed in an oxygen atmosphere.
  • oxygen may be introduced into the insulating film 107 after film formation to form an oxygen excess region.
  • a method for introducing oxygen an ion implantation method, an ion doping method, a plasma immersion ion implantation method, a plasma treatment, or the like can be used.
  • hafnium oxide has a higher dielectric constant than silicon oxide or silicon oxynitride. Accordingly, since the film thickness can be increased as compared with the case of using silicon oxide, the leakage current due to the tunnel current can be reduced. That is, a transistor with a small off-state current can be realized. Further, hafnium oxide having a crystal structure has a higher dielectric constant than hafnium oxide having an amorphous structure. Therefore, in order to obtain a transistor with low off-state current, it is preferable to use hafnium oxide having a crystal structure. Examples of the crystal structure include a monoclinic system and a cubic system. Note that one embodiment of the present invention is not limited thereto.
  • a silicon nitride film is formed as the insulating film 106 and a silicon oxide film is formed as the insulating film 107.
  • a silicon nitride film has a higher relative dielectric constant than a silicon oxide film and a large film thickness necessary for obtaining a capacitance equivalent to that of a silicon oxide film. Therefore, a silicon nitride film is used as a gate insulating film of the transistor 150. Insulating film can be physically thickened. Accordingly, a decrease in the withstand voltage of the transistor 100 can be suppressed, and further, the withstand voltage can be improved, so that electrostatic breakdown of the transistor 100 can be suppressed.
  • oxide semiconductor film For the oxide semiconductor film 108, any of the above materials can be used.
  • the oxide semiconductor film 108 is an In-M-Zn oxide
  • the atomic ratio of metal elements of a sputtering target used for forming the In-M-Zn oxide satisfies In ⁇ M and Zn ⁇ M. It is preferable.
  • the oxide semiconductor film 108 is an In-M-Zn oxide
  • a target including a polycrystalline In-M-Zn oxide is preferably used as the sputtering target.
  • the oxide semiconductor film 108 having crystallinity can be easily formed.
  • the atomic ratio of the oxide semiconductor film 108 to be formed includes a variation of plus or minus 40% of the atomic ratio of the metal element included in the sputtering target.
  • the oxide semiconductor film 108 has an energy gap of 2 eV or more, preferably 2.5 eV or more, more preferably 3 eV or more. In this manner, off-state current of the transistor 100 can be reduced by using an oxide semiconductor with a wide energy gap.
  • an oxide semiconductor film with an energy gap of 2 eV or more, preferably 2 eV or more and 3.0 eV or less is used for the first oxide semiconductor film 108a, and an energy gap of 2 e is used for the second oxide semiconductor film 108b. It is preferable to use an oxide semiconductor film with a thickness of 0.5 eV to 3.5 eV.
  • the energy gap of the second oxide semiconductor film 108b is preferably larger than that of the first oxide semiconductor film 108a.
  • each of the first oxide semiconductor film 108a and the second oxide semiconductor film 108b is 3 nm to 200 nm, preferably 3 nm to 100 nm, more preferably 3 nm to 50 nm. Note that it is preferable that the film thickness relationship described above is satisfied.
  • the second oxide semiconductor film 108b an oxide semiconductor film with low carrier density is used.
  • the second oxide semiconductor film 108b has a carrier density of 1 ⁇ 10 17 / cm 3 or less, preferably 1 ⁇ 10 15 / cm 3 or less, more preferably 1 ⁇ 10 13 / cm 3 or less, more preferably 1 ⁇ 10 11 / cm 3 or less.
  • the composition is not limited thereto, and a transistor having an appropriate composition may be used depending on required semiconductor characteristics and electrical characteristics (field-effect mobility, threshold voltage, and the like) of the transistor.
  • the carrier density, impurity concentration, defect density, and atomic ratio of metal element to oxygen of the first oxide semiconductor film 108a and the second oxide semiconductor film 108b It is preferable to make the interatomic distance, density, etc. appropriate.
  • the first oxide semiconductor film 108a and the second oxide semiconductor film 108b an oxide semiconductor film with a low impurity concentration and a low density of defect states is used, so that even better electrical characteristics can be obtained.
  • a transistor having the same can be manufactured, which is preferable.
  • low impurity concentration and low defect level density are referred to as high purity intrinsic or substantially high purity intrinsic.
  • a highly purified intrinsic or substantially highly purified intrinsic oxide semiconductor film has few carrier generation sources, and thus can have a low carrier density. Therefore, a transistor in which a channel region is formed in the oxide semiconductor film rarely has electrical characteristics (also referred to as normally-on) in which the threshold voltage is negative.
  • a highly purified intrinsic or substantially highly purified intrinsic oxide semiconductor film has a low density of defect states, and thus may have a low density of trap states. Further, a highly purified intrinsic or substantially highly purified intrinsic oxide semiconductor film has an extremely small off-state current, a channel width of 1 ⁇ 10 6 ⁇ m, and a channel length L of 10 ⁇ m. When the voltage between the drain electrodes (drain voltage) is in the range of 1V to 10V, it is possible to obtain a characteristic that the off-current is less than the measurement limit of the semiconductor parameter analyzer, that is, 1 ⁇ 10 ⁇ 13 A or less.
  • a transistor in which a channel region is formed in the high-purity intrinsic or substantially high-purity intrinsic oxide semiconductor film can have a small variation in electrical characteristics and can be a highly reliable transistor.
  • the charge trapped in the trap level of the oxide semiconductor film takes a long time to disappear, and may behave as if it were a fixed charge. Therefore, a transistor in which a channel region is formed in an oxide semiconductor film with a high trap state density may have unstable electrical characteristics.
  • impurities include hydrogen, nitrogen, alkali metals, and alkaline earth metals.
  • Hydrogen contained in the oxide semiconductor film reacts with oxygen bonded to metal atoms to become water, and forms oxygen vacancies in a lattice from which oxygen is released (or a portion from which oxygen is released). When hydrogen enters the oxygen vacancies, electrons serving as carriers may be generated. In addition, a part of hydrogen may be combined with oxygen bonded to a metal atom to generate electrons as carriers. Therefore, a transistor including an oxide semiconductor film containing hydrogen is likely to be normally on. Therefore, it is preferable that hydrogen be reduced in the oxide semiconductor film 108 as much as possible.
  • the hydrogen concentration obtained by SIMS analysis is 2 ⁇ 10 20 atoms / cm 3 or less, preferably 5 ⁇ 10 19 atoms / cm 3 or less, more preferably 1 ⁇ 10 19. atoms / cm 3 or less, 5 ⁇ 10 18 atoms / cm 3 or less, preferably 1 ⁇ 10 18 atoms / cm 3 or less, more preferably 5 ⁇ 10 17 atoms / cm 3 or less, more preferably 1 ⁇ 10 16 atoms / cm 3 or less. cm 3 or less.
  • the first oxide semiconductor film 108a preferably includes a portion with a lower hydrogen concentration than the second oxide semiconductor film 108b. Since the first oxide semiconductor film 108a has a portion with a lower hydrogen concentration than the second oxide semiconductor film 108b, a highly reliable semiconductor device can be obtained.
  • the concentration of silicon or carbon in the first oxide semiconductor film 108a and the concentration of silicon or carbon in the vicinity of the interface with the first oxide semiconductor film 108a are 2 ⁇ 10. 18 atoms / cm 3 or less, preferably 2 ⁇ 10 17 atoms / cm 3 or less.
  • the concentration of alkali metal or alkaline earth metal obtained by SIMS analysis is 1 ⁇ 10 18 atoms / cm 3 or less, preferably 2 ⁇ 10 16 atoms / cm 3 or less. To do. When an alkali metal and an alkaline earth metal are combined with an oxide semiconductor, carriers may be generated, and the off-state current of the transistor may be increased. Therefore, it is preferable to reduce the concentration of alkali metal or alkaline earth metal in the first oxide semiconductor film 108a.
  • the nitrogen in the oxide semiconductor film is preferably reduced as much as possible.
  • the nitrogen concentration obtained by SIMS analysis is preferably 5 ⁇ 10 18 atoms / cm 3 or less.
  • the first oxide semiconductor film 108a and the second oxide semiconductor film 108b may each have a non-single-crystal structure.
  • the non-single-crystal structure includes, for example, a CAAC-OS (C Axis Crystalline Oxide Semiconductor), a polycrystalline structure, a microcrystalline structure, or an amorphous structure.
  • CAAC-OS C Axis Crystalline Oxide Semiconductor
  • the amorphous structure has the highest density of defect states
  • the CAAC-OS has the lowest density of defect states. Therefore, in the case where an oxide semiconductor film is used for a semiconductor film in which a channel is formed, a CAAC-OS is preferably used.
  • the CAAC-OS is one of oxide semiconductors having a plurality of c-axis aligned crystal parts.
  • the CAAC-OS has a dielectric anisotropy. Specifically, the CAAC-OS has a higher dielectric constant in the c-axis direction than that in the a-axis direction and the b-axis direction.
  • a transistor in which a CAAC-OS is used for a semiconductor layer in which a channel is formed and a gate electrode is arranged in the c-axis direction has a large dielectric constant in the c-axis direction, so that an electric field generated from the gate electrode easily reaches the entire CAAC-OS. . Therefore, the subthreshold swing value (S value) can be reduced. Further, in a transistor in which a CAAC-OS is used for a semiconductor layer, an increase in S value due to miniaturization hardly occurs.
  • the CAAC-OS has a small dielectric constant in the a-axis direction and the b-axis direction, the influence of an electric field generated between the source and the drain is reduced. Therefore, a channel length modulation effect, a short channel effect, and the like are hardly generated, and the reliability of the transistor can be improved.
  • the channel length modulation effect refers to a phenomenon in which when the drain voltage is higher than the threshold voltage, the depletion layer spreads from the drain side, and the effective channel length is shortened.
  • the short channel effect refers to a phenomenon in which deterioration of electrical characteristics such as a decrease in threshold voltage occurs due to a short channel length. The finer the transistor, the easier it is for electrical characteristics to deteriorate due to these phenomena.
  • the insulating films 114 and 116 have a function of supplying oxygen to the oxide semiconductor film 108.
  • the insulating film 118 has a function as a protective insulating film of the transistor 100.
  • the insulating films 114 and 116 include oxygen.
  • the insulating film 114 is an insulating film that can transmit oxygen. Note that the insulating film 114 also functions as a damage reducing film for the oxide semiconductor film 108 when an insulating film 116 to be formed later is formed.
  • silicon oxide, silicon oxynitride, or the like with a thickness of 5 nm to 150 nm, preferably 5 nm to 50 nm can be used.
  • the insulating film 114 preferably has a small amount of defects.
  • the spin density is preferably 3 ⁇ 10 17 spins / cm 3 or less. This is because when the density of defects contained in the insulating film 114 is large, oxygen is bonded to the defects, and the amount of oxygen transmitted through the insulating film 114 is reduced.
  • the insulating film 114 can be formed using an oxide insulating film having a low level density due to nitrogen oxides.
  • the level density due to the nitrogen oxide can be formed between the energy (Ev_os) at the upper end of the valence band of the oxide semiconductor film and the energy (Ec_os) at the lower end of the conduction band of the oxide semiconductor film.
  • the oxide insulating film a silicon oxynitride film with a low emission amount of nitrogen oxide, an aluminum oxynitride film with a low emission amount of nitrogen oxide, or the like can be used.
  • a silicon oxynitride film with a small amount of released nitrogen oxide is a film in which the amount of released ammonia is larger than the amount of released nitrogen oxide in the temperature programmed desorption gas analysis method.
  • the amount of released ammonia is Is 1 ⁇ 10 18 / cm 3 or more and 5 ⁇ 10 19 / cm 3 or less.
  • the amount of ammonia released is the amount released by heat treatment at a film surface temperature of 50 ° C. to 650 ° C., preferably 50 ° C. to 550 ° C.
  • Nitrogen oxide (NO X , X is greater than 0 and 2 or less, preferably 1 or more and 2 or less), typically NO 2 or NO forms a level in the insulating film 114 or the like.
  • the level is located in the energy gap of the oxide semiconductor film 108. Therefore, when nitrogen oxide diffuses to the interface between the insulating film 114 and the oxide semiconductor film 108, the level may trap electrons on the insulating film 114 side. As a result, trapped electrons remain in the vicinity of the interface between the insulating film 114 and the oxide semiconductor film 108, so that the threshold voltage of the transistor is shifted in the positive direction.
  • Nitrogen oxide reacts with ammonia and oxygen in heat treatment. Since nitrogen oxide contained in the insulating film 114 reacts with ammonia contained in the insulating film 116 in the heat treatment, nitrogen oxide contained in the insulating film 114 is reduced. Therefore, electrons are hardly trapped at the interface between the insulating film 114 and the oxide semiconductor film 108.
  • the oxide insulating film as the insulating film 114, a shift in threshold voltage of the transistor can be reduced, and variation in electric characteristics of the transistor can be reduced.
  • the insulating film 114 has a g value of 2.037 or more in a spectrum obtained by measurement with an ESR of 100 K or less by heat treatment in a manufacturing process of the transistor, typically 300 ° C. or more and less than 350 ° C.
  • a first signal having a g value of 2.001 or more and 2.003 or less and a third signal having a g value of 1.964 or more and 1.966 or less are observed.
  • the split width of the first signal and the second signal and the split width of the second signal and the third signal are about 5 mT in the X-band ESR measurement.
  • the first signal having a g value of 2.037 to 2.039
  • the second signal having a g value of 2.001 to 2.003
  • the total density of the spins of the third signal is less than 1 ⁇ 10 18 spins / cm 3 , typically 1 ⁇ 10 17 spins / cm 3 or more and less than 1 ⁇ 10 18 spins / cm 3 .
  • the third signal below .966 corresponds to the signal due to nitrogen oxides.
  • Typical examples of nitrogen oxides include nitrogen monoxide and nitrogen dioxide. That is, the first signal having a g value of 2.037 to 2.039, the second signal having a g value of 2.001 to 2.003, and the g value of 1.964 to 1.966. It can be said that the smaller the total density of spins of the third signal, the smaller the content of nitrogen oxide contained in the oxide insulating film.
  • the oxide insulating film has a nitrogen concentration measured by SIMS of 6 ⁇ 10 20 atoms / cm 3 or less.
  • the surface temperature of the film is 220 ° C. or higher and 350 ° C. or lower, and the oxide insulating film is formed by a PECVD method using silane and dinitrogen monoxide, whereby a dense and high hardness film is obtained. Can be formed.
  • the insulating film 116 is formed using an oxide insulating film containing more oxygen than that in the stoichiometric composition. Part of oxygen is released by heating from the oxide insulating film containing oxygen in excess of that in the stoichiometric composition.
  • An oxide insulating film containing oxygen in excess of the stoichiometric composition has an oxygen desorption amount of 1.0 ⁇ 10 19 atoms / cm 3 or more in terms of oxygen atoms in TDS analysis.
  • the oxide insulating film is preferably 3.0 ⁇ 10 20 atoms / cm 3 or more.
  • the surface temperature of the film in the TDS is preferably in the range of 100 ° C. to 700 ° C., or 100 ° C. to 500 ° C.
  • silicon oxide, silicon oxynitride, or the like with a thickness of 30 nm to 500 nm, preferably 50 nm to 400 nm can be used.
  • the insulating film 116 preferably has a small amount of defects.
  • the insulating films 114 and 116 can be formed using the same kind of insulating film, the interface between the insulating film 114 and the insulating film 116 may not be clearly confirmed. Therefore, in this embodiment mode, the interface between the insulating film 114 and the insulating film 116 is indicated by a broken line. Note that although a two-layer structure of the insulating film 114 and the insulating film 116 has been described in this embodiment mode, the present invention is not limited thereto, and for example, a single-layer structure of the insulating film 114 may be employed.
  • the insulating film 118 includes nitrogen.
  • the insulating film 118 includes nitrogen and silicon.
  • the insulating film 118 has a function of blocking oxygen, hydrogen, water, alkali metal, alkaline earth metal, or the like. By providing the insulating film 118, diffusion of oxygen from the oxide semiconductor film 108 to the outside, diffusion of oxygen contained in the insulating films 114 and 116, hydrogen from the outside to the oxide semiconductor film 108, Ingress of water and the like can be prevented.
  • a nitride insulating film can be used as the insulating film 118. Examples of the nitride insulating film include silicon nitride, silicon nitride oxide, aluminum nitride, and aluminum nitride oxide.
  • an oxide insulating film having a blocking effect of oxygen, hydrogen, water, or the like may be provided instead of the nitride insulating film having a blocking effect of oxygen, hydrogen, water, alkali metal, alkaline earth metal, or the like.
  • the oxide insulating film having a blocking effect of oxygen, hydrogen, water, and the like include aluminum oxide, aluminum oxynitride, gallium oxide, gallium oxynitride, yttrium oxide, yttrium oxynitride, hafnium oxide, and hafnium oxynitride.
  • various films such as the conductive film, the insulating film, and the oxide semiconductor film described above can be formed by a sputtering method or a PECVD method, but other methods such as a thermal CVD (Chemical Vapor Deposition) method can be used. May be formed.
  • a thermal CVD method a MOCVD (Metal Organic Chemical Vapor Deposition) method or an ALD method may be used.
  • the thermal CVD method has an advantage that no defect is generated due to plasma damage because it is a film forming method that does not use plasma.
  • film formation may be performed by sending a source gas and an oxidant into the chamber at the same time, making the inside of the chamber under atmospheric pressure or reduced pressure, reacting in the vicinity of the substrate or on the substrate and depositing on the substrate. .
  • film formation may be performed by setting the inside of the chamber to atmospheric pressure or reduced pressure, sequentially introducing source gases for reaction into the chamber, and repeating the order of introducing the gases.
  • each switching valve also referred to as a high-speed valve
  • An active gas such as argon or nitrogen
  • a second source gas is introduced.
  • the inert gas becomes a carrier gas, and the inert gas may be introduced at the same time when the second raw material gas is introduced.
  • the second raw material gas may be introduced after the first raw material gas is exhausted by evacuation.
  • the first source gas is adsorbed on the surface of the substrate to form a first layer, reacts with a second source gas introduced later, and the second layer is stacked on the first layer.
  • a thin film is formed.
  • the thermal CVD method such as the MOCVD method or the ALD method can form various films such as the conductive film, the insulating film, the oxide semiconductor film, and the metal oxide film of the above-described embodiment, for example, an In—Ga—ZnO film.
  • Is used trimethylindium, trimethylgallium, and dimethylzinc are used.
  • the chemical formula of trimethylindium is In (CH 3 ) 3 .
  • the chemical formula of trimethylgallium is Ga (CH 3 ) 3 .
  • the chemical formula of dimethylzinc is Zn (CH 3 ) 2 .
  • Triethylgallium (chemical formula Ga (C 2 H 5 ) 3 ) can be used instead of trimethylgallium, and diethylzinc (chemical formula Zn (C 2 H 5 ) is used instead of dimethylzinc. 2 ) can also be used.
  • hafnium oxide film when a hafnium oxide film is formed by a film formation apparatus using ALD, a liquid containing a solvent and a hafnium precursor compound (hafnium amide such as hafnium alkoxide or tetrakisdimethylamide hafnium (TDMAH)) is vaporized.
  • hafnium amide such as hafnium alkoxide or tetrakisdimethylamide hafnium (TDMAH)
  • gases that is, source gas and ozone (O 3 ) as an oxidizing agent are used.
  • source gas and ozone (O 3 ) as an oxidizing agent are used.
  • the chemical formula of tetrakisdimethylamide hafnium is Hf [N (CH 3 ) 2 ] 4 .
  • Other material liquids include tetrakis (ethylmethylamide) hafnium.
  • a source gas obtained by vaporizing a liquid such as trimethylaluminum (TMA)
  • TMA trimethylaluminum
  • H 2 a solvent and an aluminum precursor compound
  • gases of O Two kinds of gases of O are used.
  • trimethylaluminum is Al (CH 3 ) 3 .
  • Other material liquids include tris (dimethylamido) aluminum, triisobutylaluminum, aluminum tris (2,2,6,6-tetramethyl-3,5-heptanedionate) and the like.
  • hexachlorodisilane is adsorbed on the film formation surface, chlorine contained in the adsorbate is removed, and an oxidizing gas (O 2 , monoxide) Dinitrogen) radicals are supplied to react with the adsorbate.
  • oxidizing gas O 2 , monoxide
  • tungsten film is formed by a film forming apparatus using ALD
  • an initial tungsten film is formed by repeatedly introducing WF 6 gas and B 2 H 6 gas successively, and then WF 6 gas and H 2.
  • a tungsten film is formed using a gas.
  • SiH 4 gas may be used instead of B 2 H 6 gas.
  • an oxide semiconductor film such as an In—Ga—ZnO film is formed by a film formation apparatus using ALD
  • In (CH 3 ) 3 gas and O 3 gas are sequentially introduced and In—O is sequentially introduced.
  • a GaO layer is formed using Ga (CH 3 ) 3 gas and O 3 gas
  • a ZnO layer is formed using Zn (CH 3 ) 2 gas and O 3 gas. Note that the order of these layers is not limited to this example.
  • a mixed compound layer such as an In—Ga—O layer, an In—Zn—O layer, or a Ga—Zn—O layer may be formed by mixing these gases.
  • O 3 may be used of H 2 O gas obtained by bubbling water with an inert gas such as Ar in place of the gas, but better to use an O 3 gas containing no H are preferred.
  • In (C 2 H 5 ) 3 gas may be used instead of In (CH 3 ) 3 gas.
  • Ga (C 2 H 5 ) 3 gas may be used instead of Ga (CH 3 ) 3 gas.
  • Zn (CH 3 ) 2 gas may be used.
  • FIG. 10A is a top view of the transistor 100
  • FIG. 10B corresponds to a cross-sectional view of a cross section taken along a cutting line X1-X2 illustrated in FIG. 10A.
  • some components such as an insulating film functioning as a gate insulating film
  • the cutting line X1-X2 direction may be referred to as a channel length direction
  • the cutting line Y1-Y2 direction may be referred to as a channel width direction.
  • some components may be omitted in the following drawings as in FIG. 10A.
  • transistor 100 can be used for the display panel 700 described in Embodiment 1, for example.
  • the substrate 102 is insulated from the second insulating film 501C
  • the conductive film 104 is insulated from the conductive film 504
  • the laminated film in which the insulating film 106 and the insulating film 107 are laminated is insulated.
  • the insulating film 516 is a stacked film in which the oxide semiconductor film 108, the conductive film 112a, the conductive film 512A, the conductive film 112b, the conductive film 512B, the insulating film 114, and the insulating film 116 are stacked.
  • the insulating film 118 can be read as the insulating film 518
  • the conductive film 120b can be read as the conductive film 524.
  • the transistor 100 includes a conductive film 104 functioning as a first gate electrode over the substrate 102, an insulating film 106 over the substrate 102 and the conductive film 104, an insulating film 107 over the insulating film 106, and an oxide over the insulating film 107.
  • the conductive film 120b includes the insulating film 116 and the insulating film 118 over the conductive films 120a and 120b.
  • the insulating films 106 and 107 function as the first gate insulating film of the transistor 100, and the insulating films 114 and 116 function as the second gate insulating film of the transistor 100.
  • the insulating film 118 has a function as a protective insulating film of the transistor 100. Note that in this specification and the like, the insulating films 106 and 107 may be referred to as a first insulating film, the insulating films 114 and 116 may be referred to as a second insulating film, and the insulating film 118 may be referred to as a third insulating film. is there.
  • the conductive film 120 b can be used for the second gate electrode of the transistor 100.
  • the conductive film 120a can be used for an electrode of a display element or the like.
  • the oxide semiconductor film 108 includes the oxide semiconductor film 108b on the conductive film 104 side that functions as the first gate electrode, and the oxide semiconductor film 108c over the oxide semiconductor film 108b.
  • the oxide semiconductor film 108b and the oxide semiconductor film 108c include In, M (M is Al, Ga, Y, or Sn), and Zn.
  • the oxide semiconductor film 108b preferably includes a region where the atomic ratio of In is larger than the atomic ratio of M.
  • the oxide semiconductor film 108c preferably includes a region with a smaller number of In atoms than the oxide semiconductor film 108b.
  • the field-effect mobility of the transistor 100 (which may be simply referred to as mobility or ⁇ FE) may be increased. it can. Specifically, the field-effect mobility of the transistor 100 can exceed 10 cm 2 / Vs, and more preferably, the field-effect mobility of the transistor 100 can exceed 30 cm 2 / Vs.
  • the above-described transistor having a high field-effect mobility is used for a gate driver that generates a gate signal (particularly, a demultiplexer connected to an output terminal of a shift register included in the gate driver).
  • a semiconductor device or a display device (also referred to as a frame) can be provided.
  • the oxide semiconductor film 108b includes a region where the atomic ratio of In is larger than the atomic ratio of M, the electrical characteristics of the transistor 100 easily change during light irradiation.
  • the oxide semiconductor film 108c is formed over the oxide semiconductor film 108b. Further, since the oxide semiconductor film 108c has a region with a smaller atomic ratio of In than the oxide semiconductor film 108b, Eg is larger than that of the oxide semiconductor film 108b. Therefore, the oxide semiconductor film 108 which has a stacked structure of the oxide semiconductor film 108b and the oxide semiconductor film 108c can have increased resistance by an optical negative bias stress test.
  • impurities such as hydrogen or moisture which are mixed into the oxide semiconductor film 108, particularly in a channel region of the oxide semiconductor film 108 b, are problematic because they affect transistor characteristics. Therefore, it is preferable that impurities such as hydrogen or moisture be smaller in the channel region in the oxide semiconductor film 108b.
  • oxygen vacancies formed in the channel region in the oxide semiconductor film 108b are problematic because they affect transistor characteristics. For example, when oxygen vacancies are formed in the channel region of the oxide semiconductor film 108b, hydrogen is bonded to the oxygen vacancies to serve as a carrier supply source. When a carrier supply source is generated in the channel region of the oxide semiconductor film 108b, a change in electrical characteristics of the transistor 100 including the oxide semiconductor film 108b, typically, a threshold voltage shift occurs. Therefore, the number of oxygen vacancies is preferably as small as possible in the channel region of the oxide semiconductor film 108b.
  • the insulating film in contact with the oxide semiconductor film 108 specifically, the insulating film 107 formed below the oxide semiconductor film 108 and the oxide semiconductor film 108 is formed.
  • the insulating films 114 and 116 to be formed contain excess oxygen. By transferring oxygen or excess oxygen from the insulating film 107 and the insulating films 114 and 116 to the oxide semiconductor film 108, oxygen vacancies in the oxide semiconductor film can be reduced. Thus, electrical characteristics of the transistor 100, particularly fluctuation of the transistor 100 due to light irradiation can be suppressed.
  • a manufacturing method in which the number of manufacturing steps is not increased or the number of manufacturing steps is extremely small is used so that the insulating film 107 and the insulating films 114 and 116 contain excess oxygen.
  • the yield of the transistor 100 can be increased.
  • the formation surface of the oxide semiconductor film 108b is formed by forming the oxide semiconductor film 108b in an atmosphere containing oxygen gas by a sputtering method. Then, oxygen or excess oxygen is added to the insulating film 107.
  • an insulating film which is a formation surface of the conductive films 120a and 120b by forming the conductive films 120a and 120b in an atmosphere containing oxygen gas using a sputtering method.
  • Add oxygen or excess oxygen to 116 oxygen or excess oxygen to 116. Note that when oxygen or excess oxygen is added to the insulating film 116, oxygen or excess oxygen may be added to the insulating film 114 and the oxide semiconductor film 108 located below the insulating film 116 in some cases.
  • the oxide conductor will be described.
  • the conductive films 120a and 120b function as protective films that suppress release of oxygen from the insulating films 114 and 116.
  • the conductive films 120a and 120b function as a semiconductor before the step of forming the insulating film 118.
  • the conductive films 120a and 120b are electrically conductive. As a function.
  • the conductive films 120a and 120b In order for the conductive films 120a and 120b to function as conductors, oxygen vacancies are formed in the conductive films 120a and 120b, and hydrogen is added to the oxygen vacancies from the insulating film 118, whereby donor levels are formed in the vicinity of the conduction band. The As a result, the conductive films 120a and 120b have high conductivity and become conductors.
  • the conductive films 120a and 120b that have been made conductive can be referred to as oxide conductors, respectively.
  • an oxide semiconductor has a large energy gap and thus has a light-transmitting property with respect to visible light.
  • an oxide conductor is an oxide semiconductor having a donor level in the vicinity of the conduction band. Therefore, the oxide conductor is less influenced by absorption due to the donor level, and has a light-transmitting property similar to that of an oxide semiconductor with respect to visible light.
  • a material that can be used for the substrate 102 described in Embodiment 2 can be used for the substrate 102.
  • a material that can be used for the insulating films 106 and 107 described in Embodiment 2 can be used for the insulating films 106 and 107.
  • the material that can be used for the conductive film functioning as the gate electrode, the source electrode, and the drain electrode described in Embodiment 2 is used for the conductive film that functions as the first gate electrode, the source electrode, and the drain electrode. be able to.
  • oxide semiconductor film For the oxide semiconductor film 108, any of the above materials can be used.
  • the oxide semiconductor film 108b is an In-M-Zn oxide
  • the atomic ratio of the metal elements of the sputtering target used for forming the In-M-Zn oxide preferably satisfies In> M.
  • the oxide semiconductor film 108c is an In-M-Zn oxide
  • the atomic ratio of the metal elements of the sputtering target used for forming the In-M-Zn oxide satisfies In ⁇ M. preferable.
  • the oxide semiconductor film 108b and the oxide semiconductor film 108c are In-M-Zn oxides
  • a target including a polycrystalline In-M-Zn oxide the oxide semiconductor film 108b and the oxide semiconductor film 108c having crystallinity can be easily formed.
  • the atomic ratio of the oxide semiconductor film 108b and the oxide semiconductor film 108c to be formed includes a variation of plus or minus 40% of the atomic ratio of the metal element contained in the sputtering target as an error.
  • the atomic ratio of the oxide semiconductor film 108b to be formed is In: Ga: Zn may be in the vicinity of 4: 2: 3.
  • the oxide semiconductor film 108 has an energy gap of 2 eV or more, preferably 2.5 eV or more, more preferably 3 eV or more. In this manner, off-state current of the transistor 100 can be reduced by using an oxide semiconductor with a wide energy gap.
  • an oxide semiconductor film with an energy gap of 2 eV or more, preferably 2 eV or more and 3.0 eV or less is used for the oxide semiconductor film 108b, and an energy gap of 2.5 eV or more and 3.5 eV is used for the oxide semiconductor film 108c.
  • the following oxide semiconductor films are preferably used. It is preferable that the energy gap of the oxide semiconductor film 108c be larger than that of the oxide semiconductor film 108b.
  • the thicknesses of the oxide semiconductor film 108b and the oxide semiconductor film 108c are each 3 nm to 200 nm, preferably 3 nm to 100 nm, more preferably 3 nm to 50 nm.
  • the oxide semiconductor film 108c an oxide semiconductor film with low carrier density is used.
  • the second oxide semiconductor film 108c has a carrier density of 1 ⁇ 10 17 / cm 3 or less, preferably 1 ⁇ 10 15 / cm 3 or less, more preferably 1 ⁇ 10 13 / cm 3 or less, more preferably 1 ⁇ 10 11 / cm 3 or less.
  • the composition is not limited thereto, and a transistor having an appropriate composition may be used depending on required semiconductor characteristics and electrical characteristics (field-effect mobility, threshold voltage, and the like) of the transistor.
  • the carrier density, impurity concentration, defect density, atomic ratio of metal element to oxygen, interatomic distance, density of the oxide semiconductor film 108b and the oxide semiconductor film 108c Etc. are preferable.
  • oxide semiconductor film 108b and the oxide semiconductor film 108c an oxide semiconductor film with low impurity concentration and low defect state density is used, so that a transistor having more excellent electrical characteristics can be manufactured. Is preferable.
  • low impurity concentration and low defect level density low oxygen deficiency
  • high purity intrinsic or substantially high purity intrinsic A highly purified intrinsic or substantially highly purified intrinsic oxide semiconductor film has few carrier generation sources, and thus can have a low carrier density. Therefore, a transistor in which a channel region is formed in the oxide semiconductor film rarely has electrical characteristics (also referred to as normally-on) in which the threshold voltage is negative.
  • a highly purified intrinsic or substantially highly purified intrinsic oxide semiconductor film has a low density of defect states, and thus may have a low density of trap states. Further, a highly purified intrinsic or substantially highly purified intrinsic oxide semiconductor film has an extremely small off-state current, a channel width of 1 ⁇ 10 6 ⁇ m, and a channel length L of 10 ⁇ m. When the voltage between the drain electrodes (drain voltage) is in the range of 1V to 10V, it is possible to obtain a characteristic that the off-current is less than the measurement limit of the semiconductor parameter analyzer, that is, 1 ⁇ 10 ⁇ 13 A or less.
  • a transistor in which a channel region is formed in the high-purity intrinsic or substantially high-purity intrinsic oxide semiconductor film can have a small variation in electrical characteristics and can be a highly reliable transistor.
  • the charge trapped in the trap level of the oxide semiconductor film takes a long time to disappear, and may behave as if it were a fixed charge. Therefore, a transistor in which a channel region is formed in an oxide semiconductor film with a high trap state density may have unstable electrical characteristics.
  • impurities include hydrogen, nitrogen, alkali metals, and alkaline earth metals.
  • Hydrogen contained in the oxide semiconductor film reacts with oxygen bonded to metal atoms to become water, and forms oxygen vacancies in a lattice from which oxygen is released (or a portion from which oxygen is released). When hydrogen enters the oxygen vacancies, electrons serving as carriers may be generated. In addition, a part of hydrogen may be combined with oxygen bonded to a metal atom to generate electrons as carriers. Therefore, a transistor including an oxide semiconductor film containing hydrogen is likely to be normally on. Therefore, it is preferable that hydrogen be reduced in the oxide semiconductor film 108 as much as possible.
  • the hydrogen concentration obtained by SIMS analysis is 2 ⁇ 10 20 atoms / cm 3 or less, preferably 5 ⁇ 10 19 atoms / cm 3 or less, more preferably 1 ⁇ 10 19. atoms / cm 3 or less, 5 ⁇ 10 18 atoms / cm 3 or less, preferably 1 ⁇ 10 18 atoms / cm 3 or less, more preferably 5 ⁇ 10 17 atoms / cm 3 or less, more preferably 1 ⁇ 10 16 atoms / cm 3 or less. cm 3 or less.
  • the oxide semiconductor film 108b preferably includes a region with a lower hydrogen concentration than the oxide semiconductor film 108c. Since the oxide semiconductor film 108b has a region with a lower hydrogen concentration than the oxide semiconductor film 108c, a highly reliable semiconductor device can be obtained.
  • the oxide semiconductor film 108b contains silicon or carbon which is one of Group 14 elements, oxygen vacancies increase in the oxide semiconductor film 108b, and the oxide semiconductor film 108b becomes n-type. Therefore, the concentration of silicon or carbon in the oxide semiconductor film 108b and the concentration of silicon or carbon in the vicinity of the interface with the oxide semiconductor film 108b (concentration obtained by SIMS analysis) are 2 ⁇ 10 18 atoms / cm 3 or less. Preferably, it is 2 ⁇ 10 17 atoms / cm 3 or less.
  • the concentration of alkali metal or alkaline earth metal obtained by SIMS analysis is set to 1 ⁇ 10 18 atoms / cm 3 or lower, preferably 2 ⁇ 10 16 atoms / cm 3 or lower.
  • the concentration of alkali metal or alkaline earth metal in the oxide semiconductor film 108b is set to 1 ⁇ 10 18 atoms / cm 3 or lower, preferably 2 ⁇ 10 16 atoms / cm 3 or lower.
  • the nitrogen in the oxide semiconductor film 108b is preferably reduced as much as possible.
  • the nitrogen concentration obtained by SIMS analysis is preferably 5 ⁇ 10 18 atoms / cm 3 or less.
  • the oxide semiconductor film 108b and the oxide semiconductor film 108c may each have a non-single-crystal structure.
  • the non-single-crystal structure includes, for example, a CAAC-OS, a polycrystalline structure, a microcrystalline structure, or an amorphous structure.
  • the insulating films 114 and 116 function as a second gate insulating film of the transistor 100.
  • the insulating films 114 and 116 have a function of supplying oxygen to the oxide semiconductor film 108. That is, the insulating films 114 and 116 include oxygen.
  • the insulating film 114 is an insulating film that can transmit oxygen. Note that the insulating film 114 also functions as a damage reducing film for the oxide semiconductor film 108 when an insulating film 116 to be formed later is formed.
  • the insulating films 114 and 116 described in Embodiment 2 can be used for the insulating films 114 and 116.
  • Oxide semiconductor film functioning as conductive film and oxide semiconductor film functioning as second gate electrode A material similar to that of the oxide semiconductor film 108 described above can be used for the conductive film 120a functioning as the conductive film and the conductive film 120b functioning as the second gate electrode.
  • the conductive film 120a functioning as the conductive film and the conductive film 120b functioning as the second gate electrode include the metal element contained in the oxide semiconductor film 108 (the oxide semiconductor film 108b and the oxide semiconductor film 108c).
  • the conductive film 120b functioning as the second gate electrode and the oxide semiconductor film 108 have the same metal element, manufacturing cost can be reduced. Can be suppressed.
  • the conductive film 120a functioning as the conductive film and the conductive film 120b functioning as the second gate electrode are used to form an In-M-Zn oxide in the case of an In-M-Zn oxide.
  • the atomic ratio of the metal elements of the sputtering target preferably satisfies In ⁇ M.
  • In: M: Zn 2: 1: 3
  • In: M: Zn 3: 1: 2
  • the conductive film 120a functioning as the conductive film and the conductive film 120b functioning as the second gate electrode can have a single-layer structure or a stacked structure including two or more layers. Note that in the case where the conductive films 120a and 120b have a stacked structure, the composition of the sputtering target is not limited.
  • the insulating film 118 functions as a protective insulating film for the transistor 100.
  • the insulating film 118 includes one or both of hydrogen and nitrogen. Alternatively, the insulating film 118 includes nitrogen and silicon.
  • the insulating film 118 has a function of blocking oxygen, hydrogen, water, alkali metal, alkaline earth metal, or the like.
  • the insulating film 118 has a function of supplying one or both of hydrogen and nitrogen to the conductive film 120a functioning as the conductive film and the conductive film 120b functioning as the second gate electrode.
  • the insulating film 118 preferably contains hydrogen and has a function of supplying the hydrogen to the conductive films 120a and 120b.
  • a nitride insulating film can be used as the insulating film 118.
  • the nitride insulating film include silicon nitride, silicon nitride oxide, aluminum nitride, and aluminum nitride oxide.
  • various films such as the conductive film, the insulating film, and the oxide semiconductor film described above can be formed by a sputtering method or a PECVD method, but other methods such as a thermal CVD (Chemical Vapor Deposition) method can be used. May be formed.
  • a thermal CVD method a MOCVD (Metal Organic Chemical Vapor Deposition) method or an ALD (Atomic Layer Deposition) method may be used.
  • the thermal CVD method has an advantage that no defect is generated due to plasma damage because it is a film forming method that does not use plasma.
  • film formation may be performed by sending a source gas and an oxidant into the chamber at the same time, making the inside of the chamber under atmospheric pressure or reduced pressure, reacting in the vicinity of the substrate or on the substrate and depositing on the substrate. .
  • film formation may be performed by setting the inside of the chamber to atmospheric pressure or reduced pressure, sequentially introducing source gases for reaction into the chamber, and repeating the order of introducing the gases.
  • each switching valve also referred to as a high-speed valve
  • An active gas such as argon or nitrogen
  • a second source gas is introduced.
  • the inert gas becomes a carrier gas, and the inert gas may be introduced at the same time when the second raw material gas is introduced.
  • the second raw material gas may be introduced after the first raw material gas is exhausted by evacuation.
  • the first source gas is adsorbed on the surface of the substrate to form a first layer, reacts with a second source gas introduced later, and the second layer is stacked on the first layer.
  • a thin film is formed.
  • the thermal CVD method such as the MOCVD method or the ALD method can form various films such as the conductive film, the insulating film, the oxide semiconductor film, and the metal oxide film of the above-described embodiment, for example, an In—Ga—ZnO film.
  • Is used trimethylindium, trimethylgallium, and dimethylzinc are used.
  • the chemical formula of trimethylindium is In (CH 3 ) 3 .
  • the chemical formula of trimethylgallium is Ga (CH 3 ) 3 .
  • the chemical formula of dimethylzinc is Zn (CH 3 ) 2 .
  • Triethylgallium (chemical formula Ga (C 2 H 5 ) 3 ) can be used instead of trimethylgallium, and diethylzinc (chemical formula Zn (C 2 H 5 ) is used instead of dimethylzinc. 2 ) can also be used.
  • hafnium oxide film when a hafnium oxide film is formed by a film formation apparatus using ALD, a liquid containing a solvent and a hafnium precursor compound (hafnium amide such as hafnium alkoxide or tetrakisdimethylamide hafnium (TDMAH)) is vaporized.
  • hafnium amide such as hafnium alkoxide or tetrakisdimethylamide hafnium (TDMAH)
  • gases that is, source gas and ozone (O 3 ) as an oxidizing agent are used.
  • source gas and ozone (O 3 ) as an oxidizing agent are used.
  • the chemical formula of tetrakisdimethylamide hafnium is Hf [N (CH 3 ) 2 ] 4 .
  • Other material liquids include tetrakis (ethylmethylamide) hafnium.
  • a source gas obtained by vaporizing a liquid such as trimethylaluminum (TMA)
  • TMA trimethylaluminum
  • H 2 a solvent and an aluminum precursor compound
  • gases of O Two kinds of gases of O are used.
  • trimethylaluminum is Al (CH 3 ) 3 .
  • Other material liquids include tris (dimethylamido) aluminum, triisobutylaluminum, aluminum tris (2,2,6,6-tetramethyl-3,5-heptanedionate) and the like.
  • hexachlorodisilane is adsorbed on the film formation surface, chlorine contained in the adsorbate is removed, and an oxidizing gas (O 2 , monoxide) Dinitrogen) radicals are supplied to react with the adsorbate.
  • oxidizing gas O 2 , monoxide
  • tungsten film is formed by a film forming apparatus using ALD
  • an initial tungsten film is formed by repeatedly introducing WF 6 gas and B 2 H 6 gas successively, and then WF 6 gas and H 2.
  • a tungsten film is formed using a gas.
  • SiH 4 gas may be used instead of B 2 H 6 gas.
  • an oxide semiconductor film such as an In—Ga—ZnO film is formed by a film formation apparatus using ALD
  • In (CH 3 ) 3 gas and O 3 gas are sequentially introduced and In—O is sequentially introduced.
  • a GaO layer is formed using Ga (CH 3 ) 3 gas and O 3 gas
  • a ZnO layer is formed using Zn (CH 3 ) 2 gas and O 3 gas. Note that the order of these layers is not limited to this example.
  • a mixed compound layer such as an In—Ga—O layer, an In—Zn—O layer, or a Ga—Zn—O layer may be formed by mixing these gases.
  • O 3 may be used of H 2 O gas obtained by bubbling water with an inert gas such as Ar in place of the gas, but better to use an O 3 gas containing no H are preferred.
  • In (C 2 H 5 ) 3 gas may be used instead of In (CH 3 ) 3 gas.
  • Ga (C 2 H 5 ) 3 gas may be used instead of Ga (CH 3 ) 3 gas.
  • Zn (CH 3 ) 2 gas may be used.
  • FIG. 11 is a flowchart illustrating a method for manufacturing a display panel of one embodiment of the present invention.
  • 12A to 18B illustrate a structure of a display panel of one embodiment of the present invention during a manufacturing process.
  • 12 to 18 are cross-sectional views taken along cutting lines X1-X2, X3-X4, X5-X6, X7-X8, X9-X10, and X11-X12 in FIG.
  • the method for manufacturing a display panel described in this embodiment includes the following eleven steps.
  • the substrate 510 over which the peeling film 510W is stacked can be used as a process substrate.
  • a material that can be separated from the substrate 510 in a later step is used for the insulating film 754. Accordingly, the insulating film 754 can be separated from the substrate 510 while leaving the separation film 510W on the substrate 510 side.
  • the separation film 510 ⁇ / b> W can be separated from the substrate 510 together with the insulating film 754.
  • an inorganic material, an organic resin, or the like can be used for the peeling film 510W.
  • a single film material or a material in which a plurality of films are stacked can be used for the peeling film 510W.
  • a material in which a film containing tungsten is stacked, or a material in which a film containing tungsten and a film containing an oxide of tungsten are stacked may be used for the separation film 510W.
  • a film containing an oxide of tungsten can be formed therebetween.
  • a film containing silicon oxide may be stacked over a film containing tungsten.
  • the surface of the film containing tungsten is subjected to thermal oxidation treatment, oxygen plasma treatment, nitrous oxide (N 2 O) plasma treatment, or treatment using a solution having strong oxidizing power (for example, ozone water), and the like.
  • a film containing tungsten oxide may be formed on the surface of the film.
  • an organic material such as polyimide, polyester, polyolefin, polyamide, polycarbonate, or acrylic resin may be used for the peeling film 510W.
  • a film containing polyimide may be used for the peeling film 510W.
  • a film containing polyimide used for the separation film 510 ⁇ / b> W preferably has heat resistance of 200 ° C. or higher, 250 ° C. or higher, 300 ° C. or higher, or 350 ° C. or higher.
  • a glass substrate, a quartz substrate, a sapphire substrate, a ceramic substrate, a metal substrate, a semiconductor substrate, or the like can be used.
  • a plastic substrate having heat resistance that can withstand the processing temperature of this embodiment may be used.
  • the substrate include a semiconductor substrate (for example, a single crystal substrate or a silicon substrate), an SOI substrate, a glass substrate, a quartz substrate, a plastic substrate, a metal substrate, a stainless steel substrate, a substrate having stainless steel foil, and a tungsten substrate. And a substrate having a tungsten foil.
  • the glass substrate include barium borosilicate glass, aluminoborosilicate glass, and soda lime glass.
  • the substrate for the substrate 510 By using the substrate for the substrate 510, a large display device can be manufactured.
  • a glass substrate is used as the substrate 510.
  • a separation film 510W is formed in contact with the substrate 510.
  • a tungsten film is formed as the separation film 510W.
  • an insulating film 754 is formed in contact with the separation film 510W. Note that the insulating film 754 preferably contains hydrogen.
  • a silicon oxynitride film is formed using a silane gas and a nitrous oxide gas by a plasma CVD method.
  • a nitrided oxide refers to a compound having a higher nitrogen content than oxygen.
  • oxynitride refers to a compound having a higher oxygen content than nitrogen.
  • content of each element can be measured using Rutherford backscattering method (RBS: Rutherford Backscattering Spectrometry) etc., for example.
  • the insulating film 754 is heated. By heating the insulating film 754, hydrogen contained in the insulating film 754 is diffused to reach the separation film 510W (see FIG. 11U2). Accordingly, the insulating film 754 and the separation film 510W are easily separated in a later step.
  • a first electrode 751 (i, j) that can function as the first conductive film and another wiring or electrode formed using the same layer are formed in a region overlapping with the insulating film 754 (FIG. 11 (U3) and FIG. 12 (A)).
  • the conductive film 751a, the conductive film 751b, and the conductive film 751c are stacked and processed into a predetermined shape using a photolithography method and an etching method, so that the first electrode 751 (i, j) is formed. To do.
  • the conductive films 751a and 751c are formed using a conductive material that transmits visible light.
  • a conductive material that transmits visible light for example, indium oxide, indium tin oxide, indium zinc oxide, zinc oxide, zinc oxide to which gallium is added, or the like can be used.
  • a metal material such as gold, silver, platinum, magnesium, nickel, tungsten, chromium, molybdenum, iron, cobalt, copper, palladium, or titanium, an alloy including these metal materials, or a nitride of these metal materials (for example, Titanium nitride) can also be used by forming it thin enough to have translucency.
  • the conductive film 751b is formed using a conductive material that reflects visible light.
  • a conductive material that reflects visible light for example, a metal material such as aluminum, gold, platinum, silver, nickel, tungsten, chromium, molybdenum, iron, cobalt, copper, or palladium, or an alloy containing these metal materials is used. Can be used. In addition, lanthanum, neodymium, germanium, or the like may be added to the metal material or alloy.
  • alloys containing aluminum such as aluminum and titanium alloys, aluminum and nickel alloys, aluminum and neodymium alloys, silver and copper alloys, silver and palladium and copper alloys, and silver and magnesium alloys It can form using the alloy containing silver, such as.
  • An alloy containing silver and copper is preferable because of its high heat resistance.
  • the conductive film 751c in a region overlapping with the opening 751H may be left.
  • an insulating film 501C having an opening 591A, an opening 591B, and an opening 591C is formed (see FIGS. 11U and 12B).
  • the insulating film 501C is formed using an oxide material such as aluminum oxide, magnesium oxide, silicon oxide, silicon oxynitride, gallium oxide, germanium oxide, yttrium oxide, zirconium oxide, lanthanum oxide, neodymium oxide, hafnium oxide, and tantalum oxide, or silicon nitride.
  • a nitride material such as silicon nitride oxide, aluminum nitride, or aluminum nitride oxide can be formed in a single layer or multiple layers.
  • the insulating film 501C may have a two-layer structure in which silicon oxide and silicon nitride are stacked, or a five-layer structure in which the above materials are combined.
  • the insulating film 501C can be formed by a sputtering method, a CVD method, a thermal oxidation method, a coating method, a printing method, or the like.
  • the insulating film 501C is preferably formed using an insulating film with low water permeability.
  • the water vapor transmission rate of an insulating film having low water permeability is 1 ⁇ 10 ⁇ 5 g / (m 2 ⁇ day) or less, preferably 1 ⁇ 10 ⁇ 6 g / (m 2 ⁇ day) or less, more preferably 1 ⁇ 10 ⁇ 7 g / (m 2 ⁇ day) or less, more preferably 1 ⁇ 10 ⁇ 8 g / (m 2 ⁇ day) or less.
  • the opening 591A, the opening 591B, and the opening 591C can be formed using, for example, a photolithography method and an etching method.
  • a silicon oxynitride film with a thickness of about 200 nm is used as the insulating film 501C.
  • a conductive film including a region overlapping with the opening 591B can function as the terminal 519B.
  • the conductive film overlapping with the opening 591C can function as the terminal 519C.
  • a second conductive film including another wiring or electrode formed in the same layer as the second conductive film
  • the pixel circuit 530 i, j
  • FIG. 13B is an enlarged view of the transistor MD and the transistor M
  • FIG. 13B is an enlarged view of the switch SW1.
  • a conductive film 512B of a transistor that can be used for the switch SW1 can be used as the second conductive film (see FIG. 13C).
  • the first conductive film (first electrode 751 (i, j)) and the second conductive film (conductive film 512B) are electrically connected using another conductive film including a region overlapping with the opening 591A. Can be connected.
  • a conductive film that can be formed in the same step as the conductive film 504 can be used for another conductive film.
  • a second display element 550 (i, j) electrically connected to the pixel circuit 530 (i, j) is formed (see FIG. 11 (U6) and FIG. 14).
  • the substrate 570 is provided through the bonding layer 505 (see FIG. 11 (U7) and FIG. 15).
  • the transistor MD, the transistor M, the switch SW1, the display element 550, and the like are sandwiched between the substrate 510 and the substrate 570.
  • the substrate 570 When a substrate using a metal material is used as the substrate 570, heat dissipation of the display panel 700 can be improved. In addition, when a substrate made of a resin material is used as the substrate 570, a display panel that is resistant to external impact and hardly breaks can be realized.
  • a stainless steel substrate having a thickness of 0.2 mm is used as the substrate 570.
  • the process substrate (substrate 510) is separated from the insulating film 754 (see FIG. 11 (U8) and FIG. 16).
  • a separation starting point where the separation film 510W and a part of the substrate 510 are separated from the insulating film 754 is formed.
  • the starting point of peeling can be formed by, for example, a method using a laser or the like (specifically, a laser ablation method) or a method using a blade having a sharp tip.
  • the separated region is gradually expanded from the starting point of separation, and the separation film 510 ⁇ / b> W and the substrate 510 are separated from the insulating film 754.
  • the insulating film 754 is removed (see FIG. 11 (U9) and FIG. 17).
  • the insulating film 754 can be removed by a dry etching method, a wet etching method, or the like.
  • the alignment film AF1 is formed adjacent to the conductive film 751a and the insulating film 501C (see FIG. 11 (U10) and FIG. 18).
  • a film containing soluble polyimide used for the alignment film AF1 is formed using a printing method.
  • the temperature applied to the second display element 550 (i, j) when forming the alignment film AF1 is lowered as compared with a method using a polyimide precursor such as polyamic acid. can do.
  • a method for manufacturing a novel display panel that is highly convenient or reliable can be provided.
  • the first display element 750 (i, j) is formed (see FIG. 11 (U11) and FIG. 2).
  • a substrate using a resin material is used as the substrate 770.
  • a display panel that is resistant to external impact and hardly breaks can be realized.
  • FIG. 19 is an exploded view for explaining the configuration of the input / output device 800.
  • the input / output device 800 includes a display panel 806 and a touch sensor 804 that includes a region overlapping with the display panel 806. Note that the input / output device 800 can function as a touch panel.
  • the input / output device 800 houses a drive circuit 810 that drives the touch sensor 804 and the display panel 806, a battery 811 that supplies power to the drive circuit 810, and the touch sensor 804, the display panel 806, the drive circuit 810, and the battery 811. It has a housing part.
  • the touch sensor 804 includes a region overlapping with the display panel 806. Note that the FPC 803 is electrically connected to the touch sensor 804.
  • a resistance film method, a capacitance method, a method using a photoelectric conversion element, or the like can be used for the touch sensor 804.
  • touch sensor 804 may be used as part of the display panel 806.
  • Display panel 806 For example, the display panel described in Embodiment 1 can be used for the display panel 806. Note that the FPC 805 and the like are electrically connected to the display panel 806.
  • Driver circuit 810 For example, a power supply circuit, a signal processing circuit, or the like can be used for the driver circuit 810. Electric power supplied from a battery or an external commercial power source may be used.
  • the signal processing circuit has a function of outputting a video signal, a clock signal, and the like.
  • the power supply circuit has a function of supplying predetermined power.
  • an upper cover 801, a lower cover 802 fitted with the upper cover 801, and a frame 809 housed in an area surrounded by the upper cover 801 and the lower cover 802 can be used for the housing portion.
  • the frame 809 has a function of protecting the display panel 806, a function of blocking electromagnetic waves generated by the operation of the driver circuit 810, or a function of a heat sink.
  • Metal, resin, elastomer, or the like can be used for the upper cover 801, the lower cover 802, or the frame 809.
  • the battery 811 has a function of supplying power.
  • FIG. 20A is a block diagram illustrating the configuration of the information processing apparatus 200.
  • 20B and 20C are projection views for explaining an example of the appearance of the information processing apparatus 200.
  • FIG. 20A is a block diagram illustrating the configuration of the information processing apparatus 200.
  • 20B and 20C are projection views for explaining an example of the appearance of the information processing apparatus 200.
  • FIG. 20A is a block diagram illustrating the configuration of the information processing apparatus 200.
  • 20B and 20C are projection views for explaining an example of the appearance of the information processing apparatus 200.
  • FIG. 21A is a block diagram illustrating the structure of the display portion 230.
  • FIG. 21B is a block diagram illustrating a configuration of the display portion 230B.
  • FIG. 21C is a circuit diagram illustrating a structure of the pixel 232 (i, j).
  • the information processing device 200 described in this embodiment includes an arithmetic device 210 and an input / output device 220 (see FIG. 20A).
  • the arithmetic device 210 is supplied with the position information P1 and has a function of supplying image information V and control information.
  • the input / output device 220 has a function of supplying position information P1, and is supplied with image information V and control information.
  • the input / output device 220 includes a display unit 230 that displays image information V and an input unit 240 that supplies position information P1.
  • the display unit 230 includes a first display element and a second display element that overlaps the first display element. Further, a first pixel circuit for driving the first display element and a second pixel circuit for driving the second display element are provided.
  • the input unit 240 has a function of detecting the position of the pointer and supplying position information P1 determined based on the position.
  • the arithmetic device 210 has a function of determining the moving speed of the pointer based on the position information P1.
  • the arithmetic device 210 has a function of determining the contrast or brightness of the image information V based on the moving speed.
  • the information processing apparatus 200 described in this embodiment includes: an input / output device 220 that supplies position information P1 and image information; and an arithmetic unit 210 that supplies position information P1 and supplies image information V.
  • the calculation device 210 includes a function of determining the contrast or brightness of the image information V based on the moving speed of the position information P1.
  • One embodiment of the present invention includes the arithmetic device 210 or the input / output device 220.
  • the calculation device 210 includes a calculation unit 211 and a storage unit 212. In addition, a transmission path 214 and an input / output interface 215 are provided (see FIG. 20A).
  • the calculation unit 211 has a function of executing a program, for example.
  • a CPU described in Embodiment 7 can be used. Thereby, power consumption can be reduced sufficiently.
  • the storage unit 212 has a function of storing, for example, a program executed by the calculation unit 211, initial information, setting information, or an image.
  • a hard disk a flash memory, a memory including a transistor including an oxide semiconductor, or the like can be used.
  • the input / output interface 215 includes a terminal or a wiring, and has a function of supplying information and receiving information.
  • the transmission line 214 can be electrically connected.
  • the input / output device 220 can be electrically connected.
  • the transmission path 214 includes wiring, supplies information, and has a function of being supplied with information.
  • the input / output interface 215 can be electrically connected. Further, it can be electrically connected to the calculation unit 211, the storage unit 212, or the input / output interface 215.
  • the input / output device 220 includes a display unit 230, an input unit 240, a detection unit 250, or a communication unit 290.
  • the display portion 230 includes a display region 231, a driver circuit GD, and a driver circuit SD (see FIG. 21A).
  • a driver circuit GD for example, the display panel described in Embodiment 1 can be used. Thereby, power consumption can be reduced.
  • the display region 231 includes one or a plurality of pixels 232 (i, j) and the scanning lines G1 (i) and G2 () that are electrically connected to the pixels 232 (i, j) arranged in the row direction. i), and a signal line S1 (j) and a signal line S2 (j) electrically connected to a pixel 232 (i, j) arranged in a column direction intersecting the row direction.
  • i is an integer of 1 to m
  • j is an integer of 1 to n
  • m and n are integers of 1 or more.
  • the pixel 232 (i, j) includes the scanning line G1 (i), the scanning line G2 (i), the signal line S1 (j), the signal line S2 (j), the wiring ANO, the wiring CSCOM, the wiring VCOM1, and the wiring VCOM2. Electrical connection is made (see FIG. 21C).
  • the display portion can include a plurality of driver circuits.
  • the display portion 230B can include a driver circuit GDA and a driver circuit GDB (see FIG. 21B).
  • the drive circuit GD has a function of supplying a selection signal based on the control information.
  • a function of supplying a selection signal to one scanning line at a frequency of 30 Hz or higher, preferably 60 Hz or higher is provided based on the control information. Thereby, a moving image can be displayed smoothly.
  • it has a function of supplying a selection signal to one scanning line at a frequency of less than 30 Hz, preferably less than 1 Hz, more preferably less than once per minute based on the control information. Thereby, a still image can be displayed in a state where flicker is suppressed.
  • the frequency with which the drive circuit GDA supplies the selection signal and the frequency with which the drive circuit GDB supplies the selection signal can be different.
  • the selection signal can be supplied to the area where the moving image is smoothly displayed more frequently than the area where the still image is displayed in a state where flicker is suppressed.
  • the drive circuit SD has a function of supplying an image signal based on the image information V.
  • the pixel 232 (i, j) includes a first display element 235LC and a second display element 235EL that overlaps with the first display element 235LC.
  • a pixel circuit for driving the first display element 235LC and the second display element 235EL is provided (see FIG. 21C).
  • First display element 235LC For example, a display element having a function of controlling light reflection or transmission can be used for the display element 235LC.
  • a structure in which a liquid crystal element and a polarizing plate are combined or a shutter-type MEMS display element or the like can be used.
  • a reflective display element By using a reflective display element, power consumption of the display panel can be suppressed.
  • a reflective liquid crystal display element can be used for the display element 235LC.
  • the first display element 235LC includes a first electrode, a second electrode, and a liquid crystal layer.
  • the liquid crystal layer includes a liquid crystal material whose alignment can be controlled using a voltage between the first electrode and the second electrode. For example, an electric field in the thickness direction (also referred to as a vertical direction), a horizontal direction, or an oblique direction of the liquid crystal layer can be used as an electric field for controlling the alignment of the liquid crystal material.
  • a display element having a function of emitting light can be used for the second display element 235EL.
  • an organic EL element can be used.
  • an organic EL element having a function of emitting white light can be used for the second display element 235EL.
  • an organic EL element that emits blue light, green light, or red light can be used for the second display element 235EL.
  • a circuit having a function of driving the first display element or the second display element can be used for the pixel circuit.
  • a switch, a transistor, a diode, a resistor, an inductor, a capacitor, or the like can be used for the pixel circuit.
  • one or more transistors can be used for the switch.
  • a plurality of transistors connected in parallel, a plurality of transistors connected in series, and a plurality of transistors connected in combination of series and parallel can be used for one switch.
  • Transistor For example, a semiconductor film that can be formed in the same process can be used for a transistor in a driver circuit and a pixel circuit.
  • a bottom-gate transistor, a top-gate transistor, or the like can be used.
  • a bottom-gate transistor production line using amorphous silicon as a semiconductor can be easily modified to a bottom-gate transistor production line using an oxide semiconductor as a semiconductor.
  • a top gate type production line using polysilicon as a semiconductor can be easily modified to a top gate type transistor production line using an oxide semiconductor as a semiconductor.
  • a transistor including a semiconductor containing an element belonging to Group 14 can be used.
  • a semiconductor containing silicon can be used for the semiconductor film.
  • a transistor in which single crystal silicon, polysilicon, microcrystalline silicon, amorphous silicon, or the like is used for a semiconductor film can be used.
  • the temperature required for manufacturing a transistor using polysilicon as a semiconductor is lower than that of a transistor using single crystal silicon as a semiconductor.
  • the field effect mobility of a transistor using polysilicon as a semiconductor is higher than that of a transistor using amorphous silicon as a semiconductor.
  • the aperture ratio of the pixel can be improved.
  • a pixel provided with extremely high definition, a gate driver circuit, and a source driver circuit can be formed over the same substrate. As a result, the number of parts constituting the electronic device can be reduced.
  • the reliability of a transistor using polysilicon as a semiconductor is superior to a transistor using amorphous silicon as a semiconductor.
  • a transistor including an oxide semiconductor can be used.
  • an oxide semiconductor containing indium or an oxide semiconductor containing indium, gallium, and zinc can be used for the semiconductor film.
  • a transistor whose leakage current in an off state is smaller than that of a transistor using amorphous silicon as a semiconductor film can be used.
  • a transistor using an oxide semiconductor for a semiconductor film can be used.
  • the time that the pixel circuit can hold the image signal can be made longer than the time that the pixel circuit using the transistor using amorphous silicon as the semiconductor film can hold.
  • the selection signal can be supplied at a frequency of less than 30 Hz, preferably less than 1 Hz, more preferably less than once per minute while suppressing the occurrence of flicker. As a result, fatigue accumulated in the user of the information processing apparatus can be reduced. In addition, power consumption associated with driving can be reduced.
  • a transistor using a compound semiconductor can be used.
  • a semiconductor containing gallium arsenide can be used for the semiconductor film.
  • a transistor using an organic semiconductor can be used.
  • an organic semiconductor containing polyacenes or graphene can be used for the semiconductor film.
  • Input unit 240 Various human interfaces or the like can be used for the input unit 240 (see FIG. 20A).
  • a keyboard, a pointing device, a touch sensor, a microphone, a camera, or the like can be used for the input unit 240.
  • a touch sensor including a region overlapping with the display portion 230 can be used.
  • An input / output device including a touch sensor including a display unit 230 and a region overlapping with the display unit 230 can be referred to as a touch panel.
  • the user can make various gestures (tap, drag, swipe, pinch in, etc.) using a finger touching the touch panel as a pointer.
  • various gestures tap, drag, swipe, pinch in, etc.
  • the computing device 210 may analyze information such as the position or trajectory of a finger that touches the touch panel, and a specific gesture may be supplied when the analysis result satisfies a predetermined condition. Accordingly, the user can supply a predetermined operation command associated with the predetermined gesture in advance using the gesture.
  • the user can supply a “scroll command” for changing the display position of the image information using a gesture for moving a finger that touches the touch panel along the touch panel.
  • the detection unit 250 has a function of detecting the surrounding state and acquiring information P2.
  • a camera For example, a camera, an acceleration sensor, a direction sensor, a pressure sensor, and a temperature sensor.
  • a humidity sensor, an illuminance sensor, a GPS (Global positioning System) signal receiving circuit, or the like can be used for the detection unit 250.
  • the image information is displayed using the first display element 235LC.
  • the image information is displayed using the first display element 235LC.
  • the image information is displayed using the first display element 235LC and the second display element 235EL.
  • the image information is displayed using the second display element 235EL.
  • an image is displayed based on ambient brightness using a reflective liquid crystal element and / or an organic EL element.
  • image information can be displayed using a reflective display element in an environment with strong external light and using a self-luminous display element in a dim environment.
  • a novel information processing apparatus with reduced power consumption and excellent convenience or reliability can be provided.
  • a sensor having a function of detecting chromaticity of ambient light can be used for the detection unit 250.
  • a CCD camera or the like can be used.
  • the bias of white balance can be compensated based on the chromaticity of the ambient light detected by the detection unit 250.
  • a bias in white balance of ambient light is detected.
  • the intensity of light of a color that is insufficient for an image to be displayed by reflecting ambient light using the first display element is predicted.
  • the first display element is used to reflect ambient light
  • the second display element is used to emit light so as to compensate for insufficient color light, thereby displaying an image.
  • the communication unit 290 has a function of supplying information to the network and acquiring information from the network.
  • FIG. 22A is a flowchart illustrating main processing of a program of one embodiment of the present invention
  • FIG. 22B is a flowchart illustrating interrupt processing.
  • FIG. 23 is a schematic diagram for explaining a method for displaying image information on the display unit 230.
  • a program of one embodiment of the present invention is a program including the following steps (see FIG. 22A).
  • the settings are initialized (see FIGS. 22A and S1).
  • predetermined image information and the second mode can be used for the initial setting.
  • a still image can be used for predetermined image information.
  • a mode in which the selection signal is supplied at a frequency of less than 30 Hz, preferably less than 1 Hz, more preferably less than once per minute can be used as the second mode.
  • interrupt processing is permitted (see FIGS. 22A and S2).
  • an arithmetic unit that is permitted to perform interrupt processing can perform interrupt processing in parallel with main processing.
  • the arithmetic unit that has returned to the main process from the interrupt process can reflect the result obtained by the interrupt process to the main process.
  • the arithmetic unit performs interrupt processing, and when returning from the interrupt processing, the counter may be set to a value other than the initial value. As a result, interrupt processing can always be performed after the program is started.
  • the image information is displayed in a predetermined mode selected in the first step or the interrupt process (see FIGS. 22A and S3).
  • predetermined image information is displayed in the second mode based on the initial setting.
  • predetermined image information is displayed using a mode in which a selection signal is supplied to one scanning line at a frequency of less than 30 Hz, preferably less than 1 Hz, more preferably less than once per minute.
  • a selection signal is supplied at time T1, and the first image information PIC1 is displayed on the display unit 230 (see FIG. 23). Further, for example, a selection signal is supplied at time T2 after one second to display predetermined image information.
  • one image information is displayed in the second mode.
  • the selection signal is supplied at time T5, and the fourth image information PIC4 is displayed on the display unit 230. Further, for example, the same image information is displayed by supplying a selection signal at time T6 after one second. Note that the period from time T5 to time T6 can be the same as the period from time T1 to time T2.
  • predetermined image information is displayed in the first mode.
  • a mode in which a selection signal is supplied to one scanning line at a frequency of 30 Hz or more, preferably 60 Hz or more is used.
  • the display is switched from one displayed image information to another image information.
  • the event is displayed using a mode in which a selection signal is supplied to one scanning line at a frequency of 30 Hz or more, preferably 60 Hz or more.
  • the second image information PIC2 including a part of the first image information PIC1 and a continuous part thereof is displayed.
  • a moving image in which images are gradually switched in accordance with a “page turning command” can be displayed smoothly.
  • the selection signal is supplied at time T3 after the event associated with the “scroll command” is supplied, and the second image information PIC2 whose display position and the like are changed is displayed (see FIG. 23). .
  • a selection signal is supplied at time T4, and the third image information PIC3 whose display position is changed is displayed. Note that the period from time T2 to time T3, the period from time T3 to time T4, and the period from time T4 to time T5 are shorter than the period from time T1 to time T2.
  • the process proceeds to the fifth step. If the end command is not supplied, the process proceeds to the third step (see FIGS. 22A and 22). ).
  • an end instruction can be supplied in interrupt processing.
  • the process ends (see FIGS. 22A and S5).
  • the interrupt process includes the following sixth to ninth steps (see FIG. 22B).
  • the process proceeds to the seventh step, and if a predetermined event is not supplied, the process proceeds to the eighth step (FIG. 22 ( B) (see S6)).
  • the predetermined period can be less than 0.5 seconds, preferably less than 0.1 seconds.
  • an event associated with an end command can be included in a predetermined event.
  • the first mode is selected (see FIGS. 22B and S7).
  • the second mode is selected (see FIGS. 22B and S8).
  • the process returns from the interrupt process (see FIGS. 22B and S9).
  • an event such as “click” or “drag” supplied using a pointing device such as a mouse
  • an event such as “tap”, “drag” or “swipe” supplied to a touch panel using a finger or the like as a pointer Can be used.
  • arguments can be given to various commands by using the position of the slide bar pointed by using the pointer, the swipe speed, the drag speed, and the like.
  • the brightness, contrast, or color of the display may be changed according to the page turning speed or / and the scroll speed.
  • the display brightness may be displayed so as to be darkened in synchronization with the speed.
  • the display may be performed so that the contrast decreases in synchronization with the speed.
  • a speed at which it is difficult to follow the displayed image with the eyes can be used as the predetermined speed.
  • the display may be performed so that the yellowish color is enhanced in synchronization with the speed. Or you may display so that blueness may become weak.
  • the use environment of the information processing apparatus may be detected using the detection unit 250, and image information may be generated based on the detected information. For example, it is possible to detect the brightness of the environment and use a color that matches the user's preference as the background of the image information (see FIG. 20B).
  • information distributed to a specific space may be received using the communication unit 290, and image information may be generated based on the received information.
  • teaching materials distributed in a classroom such as a school or university can be received and displayed and used for textbooks.
  • material distributed in a conference room of a company or the like can be received and displayed (see FIG. 20C).
  • Embodiment 7 a semiconductor device (storage device) that can hold stored contents even in a state where power is not supplied and has no limit on the number of writing operations, and a CPU including the semiconductor device will be described.
  • the CPU described in this embodiment can be used for the information processing apparatus described in Embodiment 6, for example.
  • FIG. 24 shows an example of a semiconductor device (storage device) in which stored contents can be retained even when power is not supplied and the number of writings is not limited. Note that FIG. 24B is a circuit diagram of FIG.
  • a semiconductor device illustrated in FIGS. 24A and 24B includes a transistor 3200 using a first semiconductor material, a transistor 3300 using a second semiconductor material, and a capacitor 3400.
  • the first semiconductor material and the second semiconductor material are preferably materials having different energy gaps.
  • the first semiconductor material is a semiconductor material other than an oxide semiconductor (silicon (including strained silicon), germanium, silicon germanium, silicon carbide, gallium arsenide, aluminum gallium arsenide, indium phosphide, gallium nitride, an organic semiconductor, etc.)
  • the second semiconductor material can be an oxide semiconductor.
  • a transistor using single crystal silicon or the like as a material other than an oxide semiconductor can easily operate at high speed.
  • a transistor including an oxide semiconductor has low off-state current.
  • the transistor 3300 is preferably a transistor in which an oxide semiconductor is used for a semiconductor layer in which a channel is formed (also referred to as an “OS transistor”). Since the OS transistor has a small off-state current, stored data can be held for a long time by using the OS transistor as the transistor 3300. In other words, since it is possible to obtain a semiconductor memory device that does not require a refresh operation or has a very low frequency of the refresh operation, power consumption can be sufficiently reduced.
  • a transistor preferably using an OS transistor is denoted with an “OS” symbol.
  • the first wiring 3001 is electrically connected to the source electrode of the transistor 3200
  • the second wiring 3002 is electrically connected to the drain electrode of the transistor 3200
  • the third wiring 3003 is electrically connected to one of a source electrode and a drain electrode of the transistor 3300
  • the fourth wiring 3004 is electrically connected to a gate electrode of the transistor 3300.
  • One of the gate electrode of the transistor 3200, the source and drain electrodes of the transistor 3300, and the electrode of the capacitor 3400 is electrically connected to the node FN, and the other electrode of the capacitor 3400 is connected to the fifth wiring 3005. And are electrically connected.
  • information can be written, held, and read as follows by utilizing the feature that the potential of the gate electrode of the transistor 3200 can be held.
  • the potential of the fourth wiring 3004 is set to a potential at which the transistor 3300 is turned on, so that the transistor 3300 is turned on. Accordingly, the potential of the third wiring 3003 is supplied to the node FN. That is, predetermined charge is supplied to the gate of the transistor 3200 (writing).
  • predetermined charge is supplied to the gate of the transistor 3200 (writing).
  • the potential of the fourth wiring 3004 is changed to a potential at which the transistor 3300 is turned off, so that the transistor 3300 is turned off, so that the charge given to the node FN is held (held).
  • the second potential is increased according to the amount of charge held in the node FN.
  • the wiring 3002 takes different potentials.
  • the apparent threshold value Vth_H in the case where a high-level charge is applied to the gate electrode (node FN) of the transistor 3200 is a low-level charge applied to the gate electrode of the transistor 3200. This is because the threshold value is lower than the apparent threshold value Vth_L.
  • the apparent threshold voltage refers to the potential of the fifth wiring 3005 necessary for turning on the transistor 3200.
  • the charge given to the node FN can be determined. For example, in writing, when a high-level charge is supplied to the node FN, the transistor 3200 is turned on when the potential of the fifth wiring 3005 is V0 (> Vth_H). In the case where the low-level charge is supplied, the transistor 3200 remains in the “off state” even when the potential of the fifth wiring 3005 is V0 ( ⁇ Vth_L). Therefore, the stored information can be read by determining the potential of the second wiring 3002.
  • the third wiring 3003 in a floating state and the capacitor 3400 are brought into conduction, and charge is redistributed between the third wiring 3003 and the capacitor 3400.
  • the potential of the third wiring 3003 changes.
  • the amount of change in potential of the third wiring 3003 varies depending on one potential of the electrode of the capacitor 3400 (or charge accumulated in the capacitor 3400).
  • the potential of one electrode of the capacitor 3400 is V
  • the capacitance of the capacitor 3400 is C
  • the capacitance component of the third wiring 3003 is CB
  • the potential of the third wiring 3003 before the charge is redistributed.
  • the potential of the third wiring 3003 after the charge is redistributed is (CB ⁇ VB0 + C ⁇ V) / (CB + C).
  • information can be read by comparing the potential of the third wiring 3003 with a predetermined potential.
  • a transistor to which the first semiconductor material is applied is used for a driver circuit for driving the memory cell, and a transistor to which the second semiconductor material is applied is stacked over the driver circuit as the transistor 3300. And it is sufficient.
  • stored data can be held for an extremely long time by using a transistor with an extremely small off-state current that uses an oxide semiconductor for a channel formation region. That is, the refresh operation is not necessary or the frequency of the refresh operation can be extremely low, so that power consumption can be sufficiently reduced.
  • stored data can be held for a long time even when power is not supplied (note that a potential is preferably fixed).
  • high voltage is not needed for writing data and there is no problem of deterioration of elements.
  • it is not necessary to inject electrons into the floating gate or extract electrons from the floating gate, so that there is no problem of deterioration of the gate insulating film. That is, in the semiconductor device described in this embodiment, the number of rewritable times that is a problem in the conventional nonvolatile memory is not limited, and the reliability is dramatically improved. Further, since data is written depending on the on / off state of the transistor, high-speed operation can be easily realized.
  • the above-described storage device is, for example, an DSP such as a DSP (Digital Signal Processor), a custom LSI, a PLD (Programmable Logic Device), or an RF-ID (Radio Frequency Identity). Applicable.
  • DSP Digital Signal Processor
  • PLD Programmable Logic Device
  • RF-ID Radio Frequency Identity
  • FIG. 25 is a block diagram illustrating a configuration example of a CPU including the above storage device.
  • ALU 1191 arithmetic logic unit (ALU)
  • ALU controller 1192 an instruction decoder 1193, an interrupt controller 1194, a timing controller 1195, a register 1196, a register controller 1197, and a bus interface 1198.
  • Bus I / F rewritable ROM 1199
  • ROM I / F ROM interface 1189
  • the substrate 1190 a semiconductor substrate, an SOI substrate, a glass substrate, or the like is used.
  • the ROM 1199 and the ROM interface 1189 may be provided in separate chips.
  • the CPU illustrated in FIG. 25 is just an example in which the configuration is simplified, and an actual CPU may have various configurations depending on the application.
  • the configuration including the CPU or the arithmetic circuit illustrated in FIG. 25 may be a single core, and a plurality of the cores may be included, and each core may operate in parallel.
  • the number of bits that the CPU can handle with the internal arithmetic circuit or the data bus can be, for example, 8 bits, 16 bits, 32 bits, 64 bits, or the like.
  • Instructions input to the CPU via the bus interface 1198 are input to the instruction decoder 1193, decoded, and then input to the ALU controller 1192, interrupt controller 1194, register controller 1197, and timing controller 1195.
  • the ALU controller 1192, interrupt controller 1194, register controller 1197, and timing controller 1195 perform various controls based on the decoded instructions. Specifically, the ALU controller 1192 generates a signal for controlling the operation of the ALU 1191.
  • the interrupt controller 1194 determines and processes an interrupt request from an external input / output device or a peripheral circuit from the priority or mask state during execution of the CPU program.
  • the register controller 1197 generates an address of the register 1196, and reads and writes the register 1196 according to the state of the CPU.
  • the timing controller 1195 generates a signal for controlling the operation timing of the ALU 1191, the ALU controller 1192, the instruction decoder 1193, the interrupt controller 1194, and the register controller 1197.
  • the timing controller 1195 includes an internal clock generation unit that generates an internal clock signal based on the reference clock signal, and supplies the internal clock signal to the various circuits.
  • a memory cell is provided in the register 1196.
  • the register controller 1197 selects a holding operation in the register 1196 in accordance with an instruction from the ALU 1191. That is, whether to hold data by a flip-flop or to hold data by a capacitor in a memory cell included in the register 1196 is selected. When data retention by the flip-flop is selected, the power supply voltage is supplied to the memory cell in the register 1196. When holding of data in the capacitor is selected, data is rewritten to the capacitor and supply of power supply voltage to the memory cells in the register 1196 can be stopped.
  • FIG. 26 is an example of a circuit diagram of a memory element that can be used as the register 1196.
  • the memory element 1200 includes a circuit 1201 in which stored data is volatilized by power-off, a circuit 1202 in which stored data is not volatilized by power-off, a switch 1203, a switch 1204, a logic element 1206, and a capacitor 1207. Circuit 1220 having.
  • the circuit 1202 includes a capacitor 1208, a transistor 1209, and a transistor 1210.
  • the memory element 1200 may further include other elements such as a diode, a resistance element, and an inductor, as necessary.
  • the memory device described above can be used for the circuit 1202.
  • the gate of the transistor 1209 in the circuit 1202 is continuously input with the ground potential (0 V) or the potential at which the transistor 1209 is turned off.
  • the gate of the transistor 1209 is grounded through a load such as a resistor.
  • the switch 1203 is configured using a transistor 1213 of one conductivity type (eg, n-channel type), and the switch 1204 is configured using a transistor 1214 of conductivity type (eg, p-channel type) opposite to the one conductivity type.
  • a transistor 1213 of one conductivity type eg, n-channel type
  • the switch 1204 is configured using a transistor 1214 of conductivity type (eg, p-channel type) opposite to the one conductivity type.
  • the first terminal of the switch 1203 corresponds to one of the source and the drain of the transistor 1213
  • the second terminal of the switch 1203 corresponds to the other of the source and the drain of the transistor 1213
  • the switch 1203 corresponds to the gate of the transistor 1213.
  • conduction or non-conduction between the first terminal and the second terminal that is, the on state or the off state of the transistor 1213 is selected.
  • the first terminal of the switch 1204 corresponds to one of the source and the drain of the transistor 1214
  • the second terminal of the switch 1204 corresponds to the other of the source and the drain of the transistor 1214
  • the switch 1204 is input to the gate of the transistor 1214.
  • the control signal RD selects the conduction or non-conduction between the first terminal and the second terminal (that is, the on state or the off state of the transistor 1214).
  • One of a source and a drain of the transistor 1209 is electrically connected to one of a pair of electrodes of the capacitor 1208 and a gate of the transistor 1210.
  • the connection part is referred to as a node M2.
  • One of a source and a drain of the transistor 1210 is electrically connected to a wiring that can supply a low power supply potential (eg, a GND line), and the other is connected to the first terminal of the switch 1203 (the source and the drain of the transistor 1213 On the other hand).
  • a second terminal of the switch 1203 (the other of the source and the drain of the transistor 1213) is electrically connected to a first terminal of the switch 1204 (one of the source and the drain of the transistor 1214).
  • a second terminal of the switch 1204 (the other of the source and the drain of the transistor 1214) is electrically connected to a wiring that can supply the power supply potential VDD.
  • a second terminal of the switch 1203 (the other of the source and the drain of the transistor 1213), a first terminal of the switch 1204 (one of a source and a drain of the transistor 1214), an input terminal of the logic element 1206, and the capacitor 1207
  • One of the pair of electrodes is electrically connected.
  • the connection part is referred to as a node M1.
  • the other of the pair of electrodes of the capacitor 1207 can be configured to receive a constant potential. For example, a low power supply potential (such as GND) or a high power supply potential (such as VDD) can be input.
  • the other of the pair of electrodes of the capacitor 1207 is electrically connected to a wiring (eg, a GND line) that can supply a low power supply potential.
  • the other of the pair of electrodes of the capacitor 1208 can have a constant potential.
  • a low power supply potential such as GND
  • a high power supply potential such as VDD
  • the other of the pair of electrodes of the capacitor 1208 is electrically connected to a wiring (eg, a GND line) that can supply a low power supply potential.
  • the capacitor 1207 and the capacitor 1208 can be omitted by actively using parasitic capacitance of a transistor or a wiring.
  • a control signal WE is input to a first gate (first gate electrode) of the transistor 1209.
  • the switch 1203 and the switch 1204 are selected to be in a conduction state or a non-conduction state between the first terminal and the second terminal by a control signal RD different from the control signal WE.
  • the terminals of the other switch are in a conductive state, the first terminal and the second terminal of the other switch are in a non-conductive state.
  • FIG. 26 illustrates an example in which the signal output from the circuit 1201 is input to the other of the source and the drain of the transistor 1209.
  • a signal output from the second terminal of the switch 1203 (the other of the source and the drain of the transistor 1213) is an inverted signal obtained by inverting the logic value by the logic element 1206 and is input to the circuit 1201 through the circuit 1220. .
  • FIG. 26 illustrates an example in which a signal output from the second terminal of the switch 1203 (the other of the source and the drain of the transistor 1213) is input to the circuit 1201 through the logic element 1206 and the circuit 1220. It is not limited to. A signal output from the second terminal of the switch 1203 (the other of the source and the drain of the transistor 1213) may be input to the circuit 1201 without inversion of the logical value. For example, when there is a node in the circuit 1201 that holds a signal in which the logical value of the signal input from the input terminal is inverted, the second terminal of the switch 1203 (the other of the source and the drain of the transistor 1213) An output signal can be input to the node.
  • a transistor other than the transistor 1209 can be a transistor in which a channel is formed in a layer made of a semiconductor other than an oxide semiconductor or the substrate 1190.
  • a transistor in which a channel is formed in a silicon layer or a silicon substrate can be used.
  • all the transistors used for the memory element 1200 can be transistors whose channels are formed using an oxide semiconductor film.
  • the memory element 1200 may include a transistor whose channel is formed using an oxide semiconductor film in addition to the transistor 1209, and the remaining transistors may have a channel in a layer or a substrate 1190 formed using a semiconductor other than an oxide semiconductor. It can also be a formed transistor.
  • a flip-flop circuit For the circuit 1201 in FIG. 26, for example, a flip-flop circuit can be used.
  • the logic element 1206 for example, an inverter, a clocked inverter, or the like can be used.
  • data stored in the circuit 1201 can be held by the capacitor 1208 provided in the circuit 1202 while the power supply voltage is not supplied to the memory element 1200.
  • a transistor in which a channel is formed in an oxide semiconductor film has extremely low off-state current.
  • the off-state current of a transistor in which a channel is formed in an oxide semiconductor film is significantly lower than the off-state current of a transistor in which a channel is formed in crystalline silicon. Therefore, by using a transistor in which a channel is formed in the oxide semiconductor film as the transistor 1209, a signal held in the capacitor 1208 is maintained for a long time even when a power supply voltage is not supplied to the memory element 1200. In this manner, the memory element 1200 can hold stored data (data) even while the supply of power supply voltage is stopped.
  • the memory element is characterized by performing a precharge operation; therefore, after the supply of power supply voltage is resumed, the time until the circuit 1201 retains the original data again is shortened. be able to.
  • the signal held by the capacitor 1208 is input to the gate of the transistor 1210. Therefore, after the supply of the power supply voltage to the memory element 1200 is restarted, the state (on state or off state) of the transistor 1210 is determined in accordance with the signal held by the capacitor 1208 and can be read from the circuit 1202. . Therefore, the original signal can be accurately read even if the potential corresponding to the signal held in the capacitor 1208 slightly fluctuates.
  • a storage element 1200 for a storage device such as a register or a cache memory included in the processor, loss of data in the storage device due to stop of supply of power supply voltage can be prevented.
  • the state before the power supply stop can be restored in a short time. Accordingly, power can be stopped in a short time in the entire processor or in one or a plurality of logic circuits constituting the processor, so that power consumption can be suppressed.
  • the memory element 1200 is described as an example of using the CPU in the present embodiment, the memory element 1200 is an LSI such as a DSP (Digital Signal Processor), a custom LSI, a PLD (Programmable Logic Device), or an RF-ID ( It can also be applied to Radio Frequency Identification.
  • LSI such as a DSP (Digital Signal Processor), a custom LSI, a PLD (Programmable Logic Device), or an RF-ID ( It can also be applied to Radio Frequency Identification.
  • FIGS. 27A to 27G illustrate electronic devices. These electronic devices include a housing 5000, a display portion 5001, a speaker 5003, an LED lamp 5004, operation keys 5005 (including a power switch or operation switch), a connection terminal 5006, a sensor 5007 (force, displacement, position, speed, Measure acceleration, angular velocity, number of rotations, distance, light, liquid, magnetism, temperature, chemical, sound, time, hardness, electric field, current, voltage, power, radiation, flow rate, humidity, gradient, vibration, smell or infrared A microphone 5008, and the like.
  • operation keys 5005 including a power switch or operation switch
  • connection terminal 5006 a sensor 5007 (force, displacement, position, speed, Measure acceleration, angular velocity, number of rotations, distance, light, liquid, magnetism, temperature, chemical, sound, time, hardness, electric field, current, voltage, power, radiation, flow rate, humidity, gradient, vibration, smell or infrared A microphone 5008, and the like.
  • FIG. 27A illustrates a mobile computer which can include a switch 5009, an infrared port 5010, and the like in addition to the above components.
  • FIG. 27B illustrates a portable image reproducing device (eg, a DVD reproducing device) including a recording medium, which includes a second display portion 5002, a recording medium reading portion 5011, and the like in addition to the above components. it can.
  • FIG. 27C illustrates a goggle type display which can include a second display portion 5002, a support portion 5012, an earphone 5013, and the like in addition to the above components.
  • FIG. 27D illustrates a portable game machine that can include the memory medium reading portion 5011 and the like in addition to the above objects.
  • FIG. 27E illustrates a digital camera with a television receiving function, which can include an antenna 5014, a shutter button 5015, an image receiving portion 5016, and the like in addition to the above objects.
  • FIG. 27F illustrates a portable game machine that can include the second display portion 5002, the recording medium reading portion 5011, and the like in addition to the above objects.
  • FIG. 27G illustrates a portable television receiver that can include a charger 5017 that can transmit and receive signals in addition to the above components.
  • the electronic devices illustrated in FIGS. 27A to 27G can have a variety of functions. For example, a function for displaying various information (still images, moving images, text images, etc.) on the display unit, a touch panel function, a function for displaying a calendar, date or time, a function for controlling processing by various software (programs), Wireless communication function, function for connecting to various computer networks using the wireless communication function, function for transmitting or receiving various data using the wireless communication function, and reading and displaying programs or data recorded on the recording medium It can have a function of displaying on the section. Further, in an electronic device having a plurality of display units, one display unit mainly displays image information and another one display unit mainly displays character information, or the plurality of display units consider parallax.
  • a function of displaying a three-dimensional image, etc. by displaying the obtained image. Furthermore, in an electronic device having an image receiving unit, a function for capturing a still image, a function for capturing a moving image, a function for correcting a captured image automatically or manually, and a captured image on a recording medium (externally or incorporated in a camera) A function of saving, a function of displaying a captured image on a display portion, and the like can be provided. Note that the functions of the electronic devices illustrated in FIGS. 27A to 27G are not limited to these, and can have various functions.
  • FIG. 27H illustrates a smart watch, which includes a housing 7302, a display panel 7304, operation buttons 7311 and 7312, a connection terminal 7313, a band 7321, a clasp 7322, and the like.
  • a display panel 7304 mounted on a housing 7302 also serving as a bezel portion has a non-rectangular display region. Note that the display panel 7304 may have a rectangular display region.
  • the display panel 7304 can display an icon 7305 indicating time, another icon 7306, and the like.
  • the smart watch illustrated in FIG. 27H can have a variety of functions. For example, a function for displaying various information (still images, moving images, text images, etc.) on the display unit, a touch panel function, a function for displaying a calendar, date or time, a function for controlling processing by various software (programs), Wireless communication function, function for connecting to various computer networks using the wireless communication function, function for transmitting or receiving various data using the wireless communication function, and reading and displaying programs or data recorded on the recording medium It can have a function of displaying on the section.
  • a function for displaying various information (still images, moving images, text images, etc.) on the display unit a touch panel function, a function for displaying a calendar, date or time, a function for controlling processing by various software (programs), Wireless communication function, function for connecting to various computer networks using the wireless communication function, function for transmitting or receiving various data using the wireless communication function, and reading and displaying programs or data recorded on the recording medium It can have a function of displaying on the section
  • a speaker In addition, a speaker, a sensor (force, displacement, position, velocity, acceleration, angular velocity, rotation speed, distance, light, liquid, magnetism, temperature, chemical substance, sound, time, hardness, electric field, current are included in the housing 7302. , Voltage, power, radiation, flow rate, humidity, gradient, vibration, odor or infrared measurement function), microphone, and the like. Note that a smart watch can be manufactured by using a light-emitting element for the display panel 7304.
  • a metal oxide is a metal oxide in a broad expression.
  • Metal oxides are classified into oxide insulators, oxide conductors (including transparent oxide conductors), oxide semiconductors (also referred to as oxide semiconductors or simply OS), and the like.
  • oxide semiconductors also referred to as oxide semiconductors or simply OS
  • the metal oxide may be referred to as an oxide semiconductor. That is, in the case of describing as an OS FET, it can be said to be a transistor including a metal oxide or an oxide semiconductor.
  • CAC Cloud Aligned Complementary
  • OS Oxide Semiconductor
  • CAC-metal oxide in a case where a region in which a metal oxide has a function of a conductor and a region having a function of a dielectric material are mixed and the entire metal oxide functions as a semiconductor, a CAC (Cloud Aligned Complementary) -OS (Oxide Semiconductor) or CAC-metal oxide.
  • the CAC-OS is one structure of a material in which an element included in an oxide semiconductor is unevenly distributed with a size of 0.5 nm to 10 nm, preferably 0.5 nm to 3 nm, or the vicinity thereof.
  • an oxide semiconductor one or more elements are unevenly distributed, and a region including the element has a size of 0.5 nm to 10 nm, preferably 0.5 nm to 3 nm, or the vicinity thereof.
  • the state mixed with is also referred to as a mosaic or patch.
  • the physical characteristics of a region where a specific element is unevenly distributed are determined by the properties of the element. For example, a region in which elements that tend to become insulators are relatively uneven among the elements constituting the metal oxide is a dielectric region. On the other hand, a region in which elements that tend to be conductors are relatively uneven among the elements constituting the metal oxide is a conductor region. In addition, when the conductor region and the dielectric region are mixed in a mosaic, the material functions as a semiconductor.
  • the metal oxide in one embodiment of the present invention is a kind of a matrix composite material or a metal matrix composite material in which materials having different physical properties are mixed.
  • the oxide semiconductor preferably contains at least indium.
  • element M is gallium, aluminum, silicon, boron, yttrium, copper, vanadium, beryllium, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, cerium, neodymium, hafnium, tantalum. , One or more selected from tungsten, magnesium, or the like.
  • a CAC-OS in In-Ga-Zn oxide is an indium oxide (hereinafter referred to as InO).
  • X1 (X1 is greater real than 0) and.), or indium zinc oxide (hereinafter, in X2 Zn Y2 O Z2 ( X2, Y2, and Z2 is larger real than 0) and a.), gallium An oxide (hereinafter referred to as GaO X3 (X3 is a real number greater than 0)) or a gallium zinc oxide (hereinafter referred to as Ga X4 Zn Y4 O Z4 (where X4, Y4, and Z4 are greater than 0)) to.) and the like, the material becomes mosaic by separate into, mosaic InO X1 or in X2 Zn Y2 O Z2, is a configuration in which uniformly distributed in the film (hereinafter Also referred to as a cloud-like.) A.
  • CAC-OS includes a region GaO X3 is the main component, and In X2 Zn Y2 O Z2, or InO X1 is the main component region is a composite oxide semiconductor having a structure that is mixed.
  • the first region indicates that the atomic ratio of In to the element M in the first region is larger than the atomic ratio of In to the element M in the second region. It is assumed that the concentration of In is higher than that in the second region.
  • IGZO is a common name and may refer to one compound of In, Ga, Zn, and O.
  • ZnO ZnO
  • the crystalline compound has a single crystal structure, a polycrystalline structure, or a CAAC structure.
  • the CAAC structure is a crystal structure in which a plurality of IGZO nanocrystals have c-axis orientation and are connected without being oriented in the ab plane.
  • CAC-OS relates to a material structure of an oxide semiconductor.
  • CAC-OS refers to a nanoparticulate region mainly composed of Ga and partly composed of In, in a material configuration containing In, Ga, Zn, and O. Are observed, each of which is randomly dispersed in a mosaic pattern. Therefore, in the CAC-OS, the crystal structure is a secondary element.
  • the CAC-OS does not include a stacked structure of two or more kinds of films having different compositions.
  • a structure composed of two layers of a film mainly containing In and a film mainly containing Ga is not included.
  • a region GaO X3 is the main component, and In X2 Zn Y2 O Z2 or InO X1 is the main component region, in some cases clear boundary can not be observed.
  • gallium aluminum, silicon, boron, yttrium, copper, vanadium, beryllium, titanium, iron, nickel, germanium, zirconium, molybdenum, lanthanum, cerium, neodymium, hafnium, tantalum, tungsten, or magnesium are selected.
  • a nanoparticulate region mainly containing the element is observed in part, and a nanoparticulate region mainly containing In is partly observed. Are observed, each of which is randomly dispersed in a mosaic pattern.
  • sample structure and production method In the following, nine samples according to one embodiment of the present invention are described. Each sample is manufactured under different conditions for the substrate temperature and the oxygen gas flow rate when the oxide semiconductor film is formed. Note that the sample has a structure including a substrate and an oxide semiconductor over the substrate.
  • a glass substrate is used as the substrate.
  • an In—Ga—Zn oxide with a thickness of 100 nm is formed as an oxide semiconductor over the glass substrate with a sputtering apparatus.
  • 2500 W AC power is supplied to the oxide target installed in the sputtering apparatus.
  • the substrate temperature was set to a temperature at which the substrate was not intentionally heated (hereinafter also referred to as room temperature or RT), 130 ° C., or 170 ° C. as a condition for forming the oxide film.
  • RT room temperature
  • nine samples are manufactured by setting the flow rate ratio of oxygen gas to the mixed gas of Ar and oxygen (hereinafter also referred to as oxygen gas flow rate ratio) to 10%, 30%, or 100%.
  • FIG. 28 shows the result of measuring the XRD spectrum using the out-of-plane method.
  • the upper part shows the measurement results for the sample whose substrate temperature condition during film formation is 170 ° C.
  • the middle part shows the measurement results for the sample whose substrate temperature condition during film formation is 130 ° C.
  • the lower part shows the measurement result during film formation.
  • the measurement result in the sample is shown.
  • the left column shows the measurement results for the sample with an oxygen gas flow ratio of 10%
  • the center column shows the measurement results for a sample with an oxygen gas flow ratio of 30%
  • the right column shows the oxygen gas flow rate.
  • the measurement result in the sample whose ratio condition is 100% is shown.
  • planar TEM image a planar image acquired by HAADF-STEM
  • sectional image a sectional image
  • the TEM image was observed using a spherical aberration correction function.
  • the HAADF-STEM image was taken by irradiating an electron beam with an acceleration voltage of 200 kV and a beam diameter of about 0.1 nm ⁇ using an atomic resolution analytical electron microscope JEM-ARM200F manufactured by JEOL Ltd.
  • FIG. 29A shows the substrate temperature R.P. T.A. , And a plane TEM image of a sample fabricated at an oxygen gas flow rate ratio of 10%.
  • FIG. 29B shows the substrate temperature R.D. T.A. And a cross-sectional TEM image of a sample manufactured at an oxygen gas flow rate ratio of 10%.
  • FIG. 29A the substrate temperature R.D. T.A. , And an electron beam diffraction pattern indicated by black spots a1, black spots a2, black spots a3, black spots a4, and black spots a5 in a planar TEM image of a sample prepared at an oxygen gas flow rate ratio of 10%.
  • the observation of the electron beam diffraction pattern is performed while moving at a constant speed from the 0 second position to the 35 second position while irradiating the electron beam.
  • FIG. 29C shows the result of black point a1
  • FIG. 29D shows the result of black point a2
  • FIG. 29E shows the result of black point a3
  • FIG. 29F shows the result of black point a4, and FIG.
  • FIG. 29C shows the result of black point a1
  • FIG. 29D shows the result of black point a2
  • FIG. 29E shows the result of black point a3
  • FIG. 29F shows the result of black point a4, and FIG.
  • FIG. 29C shows the
  • a high-luminance region can be observed in a circle (in a ring shape).
  • a plurality of spots can be observed in the ring-shaped region.
  • FIG. T.A In the cross-sectional TEM image of the sample manufactured at an oxygen gas flow rate ratio of 10%, the electron beam diffraction pattern indicated by black spot b1, black spot b2, black spot b3, black spot b4, and black spot b5 is observed.
  • FIG. 29H shows the result of black point b1
  • FIG. 29I shows the result of black point b2
  • FIG. 29J shows the result of black point b3
  • FIG. 29K shows the result of black point b4, and FIG.
  • FIG. 29H shows the result of black point b1
  • FIG. 29I shows the result of black point b2
  • FIG. 29J shows the result of black point b3
  • FIG. 29K shows the result of black point b4, and FIG.
  • FIG. 29H shows the result of black point b1
  • FIG. 29I shows the result of black point b2
  • FIG. 29J shows the result of black point b3
  • FIG. 29K shows the result of black point b4,
  • FIGS. 29 (H), 29 (I), 29 (J), 29 (K), and 29 (L) a high luminance region in a ring shape can be observed. A plurality of spots can be observed in the ring-shaped region.
  • nc-OS oxide semiconductor having a microcrystal
  • a simple diffraction pattern is observed.
  • nanobeam electron diffraction is performed on the nc-OS using an electron beam with a small probe diameter (for example, less than 50 nm)
  • bright spots are observed.
  • nanobeam electron diffraction is performed on the nc-OS, a region with high luminance may be observed so as to draw a circle (in a ring shape). In addition, a plurality of bright spots may be observed in the ring-shaped region.
  • Substrate temperature R.D. T.A The electron beam diffraction pattern of a sample manufactured at an oxygen gas flow rate ratio of 10% has a ring-like high luminance region and a plurality of bright spots in the ring region. Therefore, the substrate temperature R.D. T.A. And the sample manufactured at an oxygen gas flow rate ratio of 10% has an electron beam diffraction pattern of nc-OS and has no orientation in the plane direction and the cross-sectional direction.
  • an oxide semiconductor with a low substrate temperature or a low oxygen gas flow ratio during deposition has properties that are clearly different from those of an amorphous oxide semiconductor film and a single crystal oxide semiconductor film. Can be estimated.
  • each point in the analysis target region of the sample is irradiated with an electron beam, and the characteristic X-ray energy and the number of occurrences of the generated sample are measured to obtain an EDX spectrum corresponding to each point.
  • the peak of the EDX spectrum at each point is represented by the electron transition from the In atom to the L shell, the electron transition from the Ga atom to the K shell, the electron transition from the Zn atom to the K shell, and the K shell from the O atom.
  • the ratio of each atom at each point is calculated.
  • FIG. 30 shows the substrate temperature R.D. T.A. And EDX mapping in a cross section of a sample fabricated at an oxygen gas flow rate ratio of 10%.
  • FIG. 30A is an EDX mapping of Ga atoms (the ratio of Ga atoms to all atoms is in the range of 1.18 to 18.64 [atomic%]).
  • FIG. 30B is EDX mapping of In atoms (the ratio of In atoms to all atoms is in the range of 9.28 to 33.74 [atomic%]).
  • FIG. 30C is an EDX mapping of Zn atoms (the ratio of Zn atoms to all atoms is in the range of 6.69 to 24.99 [atomic%]).
  • 30A, 30B, and 30C show the substrate temperature R.D.
  • T.A In a cross section of a sample manufactured at an oxygen gas flow rate ratio of 10%, a region in the same range is shown. Note that the EDX mapping shows the ratio of elements in light and dark so that the more measurement elements in the range, the brighter the brightness, and the darker the measurement elements. Further, the magnification of the EDX mapping shown in FIG. 30 is 7.2 million times.
  • a range surrounded by a solid line includes many relatively dark regions, and a range surrounded by a broken line includes many relatively bright regions.
  • a range surrounded by a solid line includes many relatively bright areas, and a range surrounded by a broken line includes many relatively dark areas.
  • the range surrounded by the solid line is a region having a relatively large number of In atoms
  • the range surrounded by a broken line is a region having a relatively small number of In atoms.
  • the right side is a relatively bright region and the left side is a relatively dark region. Therefore, the range surrounded by the solid line is a region mainly composed of In X2 Zn Y2 O Z2 or InO X1 .
  • a range surrounded by a solid line is a region with relatively few Ga atoms
  • a range surrounded by a broken line is a region with relatively many Ga atoms.
  • the upper left region is a relatively bright region
  • the lower right region is a relatively dark region. Therefore, the range surrounded by the broken line is a region mainly composed of GaO X3 or Ga X4 Zn Y4 O Z4 .
  • the distribution of In atoms is relatively more uniform than Ga atoms, and InO X1 is the main component.
  • the regions appear to be connected to each other through a region mainly composed of In X2 Zn Y2 O Z2 .
  • the region mainly composed of In X2 Zn Y2 O Z2 or InO X1 is formed so as to spread in a cloud shape.
  • the region which is the main component such as GaO X3, In X2 Zn Y2 O Z2 or InO X1 there is a region which is a main component, ubiquitously, an In-Ga-Zn oxide having a mixed to have the structure Things can be referred to as CAC-OS.
  • the crystal structure in the CAC-OS has an nc structure.
  • the nc structure of CAC-OS has several bright spots (spots) in addition to bright spots (spots) caused by IGZO including single crystal, polycrystal, or CAAC structure in the electron diffraction image. Have.
  • a crystal structure is defined as a region having a high brightness in a ring shape.
  • the diameter of a region in which each element is a main component is 1 nm or more and 2 nm or less.
  • the CAC-OS has a structure different from that of the IGZO compound in which the metal elements are uniformly distributed and has properties different from those of the IGZO compound. That is, in the CAC-OS, a region in which GaO X3 or the like is a main component and a region in which In X2 Zn Y2 O Z2 or InO X1 is a main component are phase-separated from each other, and a region in which each element is a main component. Has a mosaic structure.
  • the region containing In X2 Zn Y2 O Z2 or InO X1 as a main component is a region having higher conductivity than a region containing GaO X3 or the like as a main component. That, In X2 Zn Y2 O Z2 or InO X1, is an area which is the main component, by carriers flow, expressed the conductivity of the oxide semiconductor. Accordingly, a region where In X2 Zn Y2 O Z2 or InO X1 is a main component is distributed in a cloud shape in the oxide semiconductor, whereby high field-effect mobility ( ⁇ ) can be realized.
  • areas such as GaO X3 is the main component, as compared to the In X2 Zn Y2 O Z2 or InO X1 is the main component area, it is highly regions insulating. That is, a region containing GaO X3 or the like as a main component is distributed in the oxide semiconductor, whereby leakage current can be suppressed and good switching operation can be realized.
  • CAC-OS when CAC-OS is used for a semiconductor element, the insulating property caused by GaO X3 and the like and the conductivity caused by In X2 Zn Y2 O Z2 or InO X1 act in a complementary manner, resulting in high An on-current (I on ) and high field effect mobility ( ⁇ ) can be realized.
  • CAC-OS is optimal for various semiconductor devices including a display.
  • Transistor 102 Substrate 104 Conductive film 106 Insulating film 107 Insulating film 108 Oxide semiconductor film 114 Insulating film 116 Insulating film 118 Insulating film 150 Transistor 200 Information processing device 210 Arithmetic unit 211 Arithmetic unit 212 Storage unit 214 Transmission path 215 Input / output interface 220 Input / output device 230 Display unit 231 Display region 232 Pixel 240 Input unit 250 Detection unit 290 Communication unit 504 Conductive film 505 Bonding layer 506 Insulating film 508 Semiconductor film 510 Substrate 516 Insulating film 518 Insulating film 520 Functional layer 521 Insulating film 522 Connecting unit 524 Conductive film 528 Insulating film 530 Pixel circuit 550 Display element 551 Electrode 552 Electrode 553 Layer 570 Substrate 571 Electrode 700 Display panel 702 Pixel 705 Sealant 710 Display area 750 Display Element 751 Electrode 752 Electrode 753 Layer 754 containing liquid crystal material Insulating film 770 Substrate

Abstract

利便性または信頼性に優れた新規な表示パネルを提供する。 一つの画素に、 自発光型の表示素子と反 射型の表示素子を設けることで、表示画像の視認性を高める。また、当該画素を2つの基板で挟む。 この時、 一方の基板を金属基板とすることで、 表示パネルの放熱性を高めることができる。 また、 他 方の基板を樹脂基板とすることで、 外部からの衝撃に強く、 破損しにくい表示パネルを実現することができる。

Description

表示パネル
本発明の一態様は、表示パネルに関する。
なお、本発明の一態様は、上記の技術分野に限定されない。本明細書等で開示する発明の一態様の技術分野は、物、方法、または、製造方法に関するものである。または、本発明の一態様は、プロセス、マシン、マニュファクチャ、または、組成物(コンポジション・オブ・マター)に関するものである。そのため、より具体的に本明細書で開示する本発明の一態様の技術分野としては、半導体装置、表示装置、発光装置、蓄電装置、記憶装置、それらの駆動方法、または、それらの製造方法、を一例として挙げることができる。
基板の同一面側に集光手段と画素電極を設け、集光手段の光軸上に画素電極の可視光を透過する領域を重ねて設ける構成を有する液晶表示装置や、集光方向Xと非集光方向Yを有する異方性の集光手段を用い、非集光方向Yと画素電極の可視光を透過する領域の長軸方向を一致して設ける構成を有する液晶表示装置が、知られている(特許文献1)。
特開2011−191750号公報
本発明の一態様は、利便性または信頼性に優れた新規な表示パネルを提供することを課題の一とする。
なお、これらの課題の記載は、他の課題の存在を妨げるものではない。なお、本発明の一態様は、これらの課題の全てを解決する必要はないものとする。なお、これら以外の課題は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の課題を抽出することが可能である。
一つの画素に、自発光型の表示素子と反射型の表示素子を設けることで、表示画像の視認性を高める。また、当該画素を2つの基板で挟む。この時、一方の基板を金属基板とすることで、表示パネルの放熱性を高めることができる。また、他方の基板を樹脂基板とすることで、外部からの衝撃に強く、破損しにくい表示パネルを実現することができる。
本発明の一態様は、樹脂基板と、金属基板と、画素と、を有する表示パネルであって、樹脂基板と金属基板は、画素を介して互いに重なる領域を有し、画素は、第1の表示素子と、第2の表示素子と、を有し、第1の表示素子は反射型の表示素子であり、第2の表示素子は自発光型の表示素子であることを特徴とする表示パネルである。
または、本発明の一態様は、樹脂基板と、金属基板と、画素と、を有する表示パネルであって、樹脂基板と金属基板は、画素を介して互いに重なる領域を有し、画素は、第1の表示素子と、第2の表示素子と、第1の表示素子を駆動する機能を有する第1の回路と、第2の表示素子を駆動する機能を有する第2の回路と、を有し、第1の表示素子は反射型の表示素子であり、第2の表示素子は自発光型の表示素子であることを特徴とする表示パネルである。
樹脂基板は透光性を備えることが好ましい。第1の回路は、酸化物半導体を用いたトランジスタを用いることが好ましい。第2の回路は、酸化物半導体を用いたトランジスタを用いることが好ましい。
複数の画素をマトリクス状に配置することで、4K解像度または8K解像度の表示パネルを実現できる。
本発明の一態様によれば、利便性または信頼性に優れた新規な表示パネルを提供できる。
なお、これらの効果の記載は、他の効果の存在を妨げるものではない。なお、本発明の一態様は、必ずしも、これらの効果の全てを有する必要はない。なお、これら以外の効果は、明細書、図面、請求項などの記載から、自ずと明らかとなるものであり、明細書、図面、請求項などの記載から、これら以外の効果を抽出することが可能である。
実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る画素回路を説明する回路図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係る表示パネルの構成を説明する図。 実施の形態に係るトランジスタの構成を説明する図。 実施の形態に係るトランジスタの構成を説明する図。 実施の形態に係る表示パネルの作製方法を説明するフロー図。 実施の形態に係る表示パネルの作製方法を説明する図。 実施の形態に係る表示パネルの作製方法を説明する図。 実施の形態に係る表示パネルの作製方法を説明する図。 実施の形態に係る表示パネルの作製方法を説明する図。 実施の形態に係る表示パネルの作製方法を説明する図。 実施の形態に係る表示パネルの作製方法を説明する図。 実施の形態に係る表示パネルの作製方法を説明する図。 実施の形態に係る入出力装置の構成を説明する図。 実施の形態に係る情報処理装置の構成を説明するブロック図および投影図。 実施の形態に係る表示部の構成を説明するブロック図および回路図。 実施の形態に係るプログラムを説明するフローチャート。 実施の形態に係る画像情報を説明する模式図。 実施の形態に係る半導体装置を説明する断面図および回路図。 実施の形態に係るCPUを説明するブロック図。 実施の形態に係る記憶素子を説明する回路図。 実施の形態に係る電子機器を説明する図。 試料のXRDスペクトルの測定結果を説明する図。 試料のTEM像、および電子線回折パターンを説明する図。 試料のEDXマッピングを説明する図。
実施の形態について、図面を用いて詳細に説明する。但し、本発明は以下の説明に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。なお、以下に説明する発明の構成において、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。
また、図面において示す各構成の、位置、大きさ、範囲などは、発明の理解を容易とするため、実際の位置、大きさ、範囲などを表していない場合がある。このため、開示する発明は、必ずしも、図面に開示された位置、大きさ、範囲などに限定されない。
また、図面において、発明の理解を容易とするため、一部の構成要素の記載を省略する場合がある。また、一部の隠れ線などの記載を省略する場合がある。
また、本明細書に添付した図面では、構成要素を機能ごとに分類し、互いに独立したブロックとしてブロック図を示しているが、実際の構成要素は機能ごとに完全に切り分けることが難しく、一つの構成要素が複数の機能に係わることもあり得る。
本明細書等における「第1」、「第2」などの序数詞は、構成要素の混同を避けるために付すものであり、工程順または積層順など、なんらかの順番や順位を示すものではない。また、本明細書等において序数詞が付されていない用語であっても、構成要素の混同を避けるため、特許請求の範囲において序数詞が付される場合がある。また、本明細書等において序数詞が付されている用語であっても、特許請求の範囲において異なる序数詞が付される場合がある。また、本明細書等において序数詞が付されている用語であっても、特許請求の範囲などにおいて序数詞を省略する場合がある。
また、本明細書等において「電極」や「配線」の用語は、これらの構成要素を機能的に限定するものではない。例えば、「電極」は「配線」の一部として用いられることがあり、その逆もまた同様である。さらに、「電極」や「配線」の用語は、複数の「電極」や「配線」が一体となって形成されている場合なども含む。
なお、本明細書等において「上」や「下」の用語は、構成要素の位置関係が直上または直下で、かつ、直接接していることを限定するものではない。例えば、「絶縁層A上の電極B」の表現であれば、絶縁層Aの上に電極Bが直接接して形成されている必要はなく、絶縁層Aと電極Bとの間に他の構成要素を含むものを除外しない。
また、ソースおよびドレインの機能は、異なる極性のトランジスタを採用する場合や、回路動作において電流の方向が変化する場合など、動作条件などによって互いに入れ替わるため、いずれがソースまたはドレインであるかを限定することが困難である。このため、本明細書等においては、ソースおよびドレインの用語は、入れ替えて用いることができるものとする。
また、本明細書等においてトランジスタのソースとは、活性層として機能する半導体膜の一部であるソース領域、または上記半導体膜に接続されたソース電極を意味する場合がある。同様に、トランジスタのドレインとは、上記半導体膜の一部であるドレイン領域、または上記半導体膜に接続されたドレイン電極を意味する場合がある。また、ゲートはゲート電極を意味する場合がある。
また、本明細書等において、XとYとが接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接接続されている場合とが、本明細書等に開示されているものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関係以外のものも、図または文章に記載されているものとする。
また、本明細書等において、「平行」とは、二つの直線が−10°以上10°以下の角度で配置されている状態をいう。従って、−5°以上5°以下の場合も含まれる。また、「略平行」とは、二つの直線が−30°以上30°以下の角度で配置されている状態をいう。また、「垂直」および「直交」とは、二つの直線が80°以上100°以下の角度で配置されている状態をいう。従って、85°以上95°以下の場合も含まれる。また、「略垂直」とは、二つの直線が60°以上120°以下の角度で配置されている状態をいう。
なお、本明細書等において、計数値および計量値に関して「同一」、「同じ」、「等しい」または「均一」(これらの同意語を含む)などと言う場合は、明示されている場合を除き、プラスマイナス20%の誤差を含むものとする。
なお、「膜」という言葉と、「層」という言葉とは、場合によっては、または、状況に応じて、互いに入れ替えることが可能である。例えば、「導電層」という用語を、「導電膜」という用語に変更することが可能な場合がある。または、例えば、「絶縁膜」という用語を、「絶縁層」という用語に変更することが可能な場合がある。
本明細書において接続とは、電気的な接続を意味しており、電流、電圧または電位が、供給可能、或いは伝送可能な状態に相当する。従って、接続している状態とは、直接接続している状態を必ずしも指すわけではなく、電流、電圧または電位が、供給可能、或いは伝送可能であるように、配線、抵抗、ダイオード、トランジスタなどの回路素子を介して間接的に接続している状態も、その範疇に含む。
本明細書において回路図上は独立している構成要素どうしが接続されている場合であっても、実際には、例えば配線の一部が電極として機能する場合など、一の導電膜が、複数の構成要素の機能を併せ持っている場合もある。本明細書において接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
半導体の不純物とは、例えば、半導体を構成する主成分以外をいう。例えば、濃度が0.1原子%未満の元素は不純物と言える。不純物が含まれることにより、例えば、半導体のDOS(Density of State)が高くなることや、キャリア移動度が低下することや、結晶性が低下することなどが起こる場合がある。半導体が酸化物半導体である場合、半導体の特性を変化させる不純物としては、例えば、第1族元素、第2族元素、第13族元素、第14族元素、第15族元素、および酸化物半導体の主成分以外の遷移金属などがあり、特に、例えば、水素(水にも含まれる)、リチウム、ナトリウム、シリコン、ホウ素、リン、炭素、窒素などがある。酸化物半導体の場合、例えば水素などの不純物の混入によって酸素欠損を形成する場合がある。また、半導体がシリコンである場合、半導体の特性を変化させる不純物としては、例えば、酸素、水素を除く第1族元素、第2族元素、第13族元素、第15族元素などがある。
また、本明細書中において、トランジスタの第1の電極または第2の電極の一方がソース電極を、他方がドレイン電極を指す。
(実施の形態1)
本実施の形態では、本発明の一態様の表示パネルの構成について、図1乃至図4を参照しながら説明する。
図1は本発明の一態様の表示パネル700の構成を説明する図である。図1(A)は本発明の一態様の表示パネル700の下面図である。図1(B−1)は図1(A)の一部を説明する下面図であり、図1(B−2)は図1(B−1)に図示する一部の構成を省略して説明する下面図である。
図2は本発明の一態様の表示パネル700の構成を説明する図である。図2(A)は図1(A)の切断線X1−X2、X3−X4、X5−X6、X7−X8、X9−X10、X11−X12における断面図である。図2(B)は表示パネルの一部の構成を説明する断面図であり、図2(C)は表示パネルの他の一部の構成を説明する断面図である。
図3は本発明の一態様の表示パネル700の構成を説明する図である。図3は本発明の一態様の表示パネル700が備える画素回路に用いることができる画素回路530(i,j)および画素回路530(i,j+1)の回路図である。
図4は本発明の一態様の表示パネル700の構成を説明する図である。図4は本発明の一態様の表示パネル700に用いることができる画素および配線等の配置を説明するブロック図である。図4(B−1)および図4(B−2)は本発明の一態様の表示パネル700に用いることができる開口部751Hの配置を説明する模式図である。
<表示パネルの構成例1>
本実施の形態で説明する表示パネルは、駆動回路GDと、駆動回路SDと、表示領域710と、を有する(図1(A)および図4(A)参照)。また、表示領域710は画素702(i,j)を有する。画素702(i,j)は、信号線S1(j)と電気的に接続される(図1(B−1)および図1(B−2)参照)。なお、図1(A)では表示領域710が矩形の表示パネル700を示しているが、図1(C)に示すように、表示パネル700の表示領域710は円形であってもよい。
画素702(i,j)は、第1の表示素子750(i,j)と、第1の導電膜と、第2の導電膜と、絶縁膜501Cと、画素回路530(i,j)と、第2の表示素子550(i,j)と、を有する(図2(A)および図3参照)。
第1の導電膜は、第1の表示素子750(i,j)と電気的に接続される(図2(A)参照)。例えば、第1の導電膜を、第1の表示素子750(i,j)の第1の電極751(i,j)に用いることができる。
第2の導電膜は、第1の導電膜と重なる領域を備える。例えば、第2の導電膜を、スイッチSW1に用いることができるトランジスタのソース電極またはドレイン電極として機能する導電膜512Bに用いることができる。
絶縁膜501Cは、第2の導電膜と第1の導電膜の間に挟まれる領域を備える。
画素回路530(i,j)は、第2の導電膜と電気的に接続される。例えば、第2の導電膜をソース電極またはドレイン電極として機能する導電膜512Bに用いたトランジスタを、画素回路530(i,j)のスイッチSW1に用いることができる(図2(A)および図3参照)。
第2の表示素子550(i,j)は、画素回路530(i,j)と電気的に接続される。
絶縁膜501Cは、開口部591Aを備える(図2(A)参照)。
第2の導電膜は、開口部591Aにおいて第1の導電膜と電気的に接続される。例えば、導電膜512Bは、第1の導電膜を兼ねる第1の電極751(i,j)と電気的に接続される。
画素回路530(i,j)は、信号線S1(j)と電気的に接続される(図3参照)。なお、導電膜512Aは、信号線S1(j)と電気的に接続される(図2(A)および図3参照)。
第1の電極751(i,j)は、絶縁膜501Cに埋め込まれた側端部を備える。
また、本実施の形態で説明する表示パネルの画素回路530(i,j)は、スイッチSW1を備える。スイッチSW1はトランジスタを含み、トランジスタは、酸化物半導体を含む。
また、本実施の形態で説明する表示パネルの第2の表示素子550(i,j)は、第1の表示素子750(i,j)が表示をする方向と同一の方向に表示をする機能を備える。例えば、外光を反射する強度を制御して第1の表示素子750(i,j)が表示をする方向を、破線の矢印で図中に示す。また、第2の表示素子550(i,j)が表示をする方向を、実線の矢印で図中に示す(図2(A)参照)。
また、本実施の形態で説明する表示パネルの第2の表示素子550(i,j)は、第1の表示素子750(i,j)が表示をする領域に囲まれた領域に表示をする機能を備える(図4(B−1)または図4(B−2)参照)。なお、第1の表示素子750(i,j)は、第1の電極751(i,j)と重なる領域に表示をし、第2の表示素子550(i,j)は、開口部751Hと重なる領域に表示をする。
また、本実施の形態で説明する表示パネルの第1の表示素子750(i,j)は、入射する光を反射する機能を備える反射膜と、反射する光の強さを制御する機能と、を有する。そして、反射膜は、開口部751Hを備える。例えば、第1の表示素子750(i,j)の反射膜に、第1の導電膜または第1の電極751(i,j)等を用いることができる。
また、第2の表示素子550(i,j)は、開口部751Hに向けて光を射出する機能を有する。
また、本実施の形態で説明する表示パネルは、画素702(i,j)と、一群の画素702(i,1)乃至画素702(i,n)と、他の一群の画素702(1,j)乃至画素702(m,j)と、走査線G1(i)と、を有する(図4(A)参照)。なお、iは1以上m以下の整数であり、jは1以上n以下の整数であり、mおよびnは1以上の整数である。
また、本実施の形態で説明する表示パネルは、走査線G2(i)と、配線CSCOMと、配線ANOと、を有する。
一群の画素702(i,1)乃至画素702(i,n)は、画素702(i,j)を含み、行方向(図中に矢印Rで示す方向)に配設される。
また、他の一群の画素702(1,j)乃至画素702(m,j)は、画素702(i,j)を含み、行方向と交差する列方向(図中に矢印Cで示す方向)に配設される。
走査線G1(i)は、行方向に配設される一群の画素702(i,1)乃至画素702(i,n)と電気的に接続される。
列方向に配設される他の一群の画素702(1,j)乃至画素702(m,j)は、信号線S1(j)と電気的に接続される。
例えば、画素702(i,j)の行方向に隣接する画素702(i,j+1)は、画素702(i,j)に対する開口部751Hの配置と異なるように画素702(i,j+1)に配置される開口部を備える(図4(B−1)参照)。
例えば、画素702(i,j)の列方向に隣接する画素702(i+1,j)は、画素702(i,j)に対する開口部751Hの配置と異なるように画素702(i+1,j)に配置される開口部を備える(図4(B−2)参照)。なお、例えば、第1の電極751(i,j)を反射膜に用いることができる。
上記本発明の一態様の表示パネルは、第1の表示素子と、第1の表示素子と電気的に接続される第1の導電膜と、第1の導電膜と重なる領域を備える第2の導電膜と、第2の導電膜と第1の導電膜の間に挟まれる領域を備える絶縁膜と、第2の導電膜と電気的に接続される画素回路と、画素回路と電気的に接続される第2の表示素子と、を含み、第2の絶縁膜は開口部を備え、第2の導電膜は第1の導電膜と開口部で電気的に接続される。
これにより、例えば同一の工程を用いて形成することができる画素回路を用いて、第1の表示素子と、第1の表示素子とは異なる方法を用いて表示をする第2の表示素子と、を駆動することができる。その結果、利便性または信頼性に優れた新規な表示パネルを提供することができる。
また、本実施の形態で説明する表示パネルは、端子519Bと、導電膜511Bと、を有する(図2(A)参照)。
絶縁膜501Cは、端子519Bおよび導電膜511Bの間に挟まれる領域を備える。また、絶縁膜501Cは、開口部591Bを備える。
端子519Bは、開口部591Bにおいて導電膜511Bと電気的に接続される。また、導電膜511Bは、画素回路530(i,j)と電気的に接続される。なお、例えば、第1の電極751(i,j)または第1の導電膜を反射膜に用いる場合、端子519Bの接点として機能する面は、第1の電極751(i,j)の、第1の表示素子750(i,j)に入射する光に向いている面と同じ方向を向いている。
これにより、端子を介して電力または信号を、画素回路に供給することができる。その結果、利便性または信頼性に優れた新規な表示パネルを提供することができる。
また、本実施の形態で説明する表示パネルの第1の表示素子750(i,j)は、液晶材料を含む層753と、第1の電極751(i,j)および第2の電極752と、を備える。なお、第2の電極752は、第1の電極751(i,j)との間に液晶材料の配向を制御する電界が形成されるように配置される。
また、本実施の形態で説明する表示パネルは、配向膜AF1および配向膜AF2を備える。配向膜AF2は、配向膜AF1との間に液晶材料を含む層753を挟むように配設される。
また、本実施の形態で説明する表示パネルの第2の表示素子550(i,j)は、第3の電極551(i,j)と、第4の電極552と、発光性の有機化合物を含む層553(j)と、を備える。
第4の電極552は、第3の電極551(i,j)と重なる領域を備える。発光性の有機化合物を含む層553(j)は、第3の電極551および第4の電極552の間に配設される。そして、第3の電極551(i,j)は、接続部522において、画素回路530(i,j)と電気的に接続される。
また、本実施の形態で説明する表示パネルの画素702(i,j)は、着色膜CF1と、遮光膜BMと、絶縁膜771と、機能膜770Pと、を有する。
着色膜CF1は、第1の表示素子750(i,j)と重なる領域を備える。遮光膜BMは、第1の表示素子750(i,j)と重なる領域に開口部を備える。
絶縁膜771は、着色膜CF1と液晶材料を含む層753の間または遮光膜BMと液晶材料を含む層753の間に配設される。これにより、着色膜CF1の厚さに基づく凹凸を平坦にすることができる。または、遮光膜BMまたは着色膜CF1等から液晶材料を含む層753への不純物の拡散を、抑制することができる。
機能膜770Pは、第1の表示素子750(i,j)と重なる領域を備える。機能膜770Pは、機能膜770Pと第1の表示素子750(i,j)で基板770を挟むように配設される。
また、本実施の形態で説明する表示パネルは、基板570と、基板770と、機能層520と、を有する。
基板770は、基板570と重なる領域を備える。機能層520は、基板570および基板770の間に配設される。
機能層520は、画素回路530(i,j)と、第2の表示素子550(i,j)と、絶縁膜521と、絶縁膜528と、を含む。
絶縁膜521は、画素回路530(i,j)および第2の表示素子550(i,j)の間に配設される。
絶縁膜528は、絶縁膜521および基板570の間に配設され、第2の表示素子550(i,j)と重なる領域に開口部を備える。第3の電極551の周縁に沿って形成される絶縁膜528は、第3の電極551および第4の電極の短絡を防止することができる。
また、本実施の形態で説明する表示パネルは、接合層505と、封止材705と、構造体KB1と、を有する。
接合層505は、機能層520および基板570の間に配設され、機能層520および基板570を貼り合せる機能を備える。
封止材705は、機能層520および基板770の間に配設され、機能層520および基板570を貼り合わせる機能を備える。
構造体KB1は、機能層520および基板570の間に所定の間隙を設ける機能を備える。
また、本実施の形態で説明する表示パネルは、端子519Cと、導電膜511Cと、導電体CPと、を有する。
絶縁膜501Cは、端子519Cおよび導電膜511Cの間に挟まれる領域を備える。また、絶縁膜501Cは、開口部591Cを備える。
端子519Cは、開口部591Cにおいて導電膜511Cと電気的に接続される。また、導電膜511Cは、画素回路530(i,j)と電気的に接続される。
導電体CPは、端子519Cと第2の電極752の間に挟まれ、端子519Cと第2の電極752を電気的に接続する。例えば、導電性の粒子を導電体CPに用いることができる。
駆動回路GDは、走査線G1(i)と電気的に接続される。駆動回路GDは、例えばトランジスタMDを備える。具体的には、画素回路530(i,j)に含まれるトランジスタと同じ工程で形成することができる半導体膜を含むトランジスタをトランジスタMDに用いることができる(図2(A)および図2(C)参照)。
駆動回路SDは、信号線S1(j)と電気的に接続される。駆動回路SDは、例えば端子519Bまたは端子519Cと同一の工程で形成することができる端子に導電材料を用いて電気的に接続される。
以下に、表示パネルを構成する個々の要素について説明する。なお、これらの構成は明確に分離できず、一つの構成が他の構成を兼ねる場合や他の構成の一部を含む場合がある。
例えば第1の導電膜を、第1の電極751(i,j)に用いることができる。また、第1の導電膜を、反射膜に用いることができる。
また、第2の導電膜を、トランジスタのソース電極またはドレイン電極の機能を備える導電膜512Bに用いることができる。
〔構成例〕
本発明の一態様の表示パネルは、基板570、基板770、構造体KB1封止材705または接合層505、を有する。
また、本発明の一態様の表示パネルは、機能層520、絶縁膜521、絶縁膜528、を有する。
また、本発明の一態様の表示パネルは、信号線S1(j)、信号線S2(j)、走査線G1(i)、走査線G2(i)、配線CSCOM、配線ANOを有する。
また、本発明の一態様の表示パネルは、第1の導電膜または第2の導電膜を有する。
また、本発明の一態様の表示パネルは、端子519B、端子519C、導電膜511Bまたは導電膜511Cを有する。
また、本発明の一態様の表示パネルは、画素回路530(i,j)、スイッチSW1、を有する。
また、本発明の一態様の表示パネルは、第1の表示素子750(i,j)、第1の電極751(i,j)、反射膜、開口部751H、液晶材料を含む層753、第2の電極752、を有する。
また、本発明の一態様の表示パネルは、配向膜AF1、配向膜AF2、着色膜CF1、遮光膜BM、絶縁膜771、機能膜770Pを有する。
また、本発明の一態様の表示パネルは、第2の表示素子550(i,j)、3の電極551(i,j)、第4の電極552または発光性の有機化合物を含む層553(j)を有する。
また、本発明の一態様の表示パネルは、絶縁膜501Cを有する。
また、本発明の一態様の表示パネルは、駆動回路GDまたは駆動回路SDを有する。
〔基板570〕
作製工程中の熱処理に耐えうる程度の耐熱性を有する材料を基板570等に用いることができる。例えば、厚さ0.7mmの無アルカリガラスを用いることができる。
例えば、第6世代(1500mm×1850mm)、第7世代(1870mm×2200mm)、第8世代(2200mm×2400mm)、第9世代(2400mm×2800mm)、第10世代(2950mm×3400mm)等の面積が大きなガラス基板を基板570等に用いることができる。これにより、大型の表示装置を作製することができる。
有機材料、無機材料または有機材料と無機材料等の複合材料等を基板570等に用いることができる。例えば、ガラス、セラミックス、金属等の無機材料を基板570等に用いることができる。
具体的には、無アルカリガラス、ソーダ石灰ガラス、カリガラス、クリスタルガラス、石英またはサファイア等を、基板570等に用いることができる。具体的には、無機酸化物膜、無機窒化物膜または無機酸窒化物膜等を、基板570等に用いることができる。例えば、酸化シリコン、窒化シリコン、酸窒化シリコン、アルミナ膜等を用いて、基板570等に用いることができる。また、タングステン、アルミニウムまたはステンレスなどの合金等を用いて、基板570等に用いることができる。
例えば、シリコンや炭化シリコンからなる単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウム等の化合物半導体基板、SOI基板等を基板570等に用いることができる。これにより、半導体素子を基板570等に形成することができる。
例えば、樹脂、樹脂フィルムまたはプラスチック等の有機材料を基板570等に用いることができる。具体的には、ポリエステル、ポリオレフィン、ポリアミド、ポリイミド、ポリカーボネートまたはアクリル樹脂等の樹脂フィルムまたは樹脂板を、基板570等に用いることができる。
例えば、金属板、薄板状のガラス板または無機材料等の膜を樹脂フィルム等に貼り合わせた複合材料を基板570等に用いることができる。例えば、繊維状または粒子状の金属、ガラスもしくは無機材料等を樹脂フィルムに分散した複合材料を、基板570等に用いることができる。例えば、繊維状または粒子状の樹脂もしくは有機材料等を無機材料に分散した複合材料を、基板570等に用いることができる。
また、単層の材料または複数の層が積層された材料を、基板570等に用いることができる。例えば、基材と基材に含まれる不純物の拡散を防ぐ絶縁膜等が積層された材料を、基板570等に用いることができる。具体的には、ガラスとガラスに含まれる不純物の拡散を防ぐ酸化シリコン層、窒化シリコン層または酸化窒化シリコン層等から選ばれた一または複数の膜が積層された材料を、基板570等に用いることができる。または、樹脂と樹脂を透過する不純物の拡散を防ぐ酸化シリコン膜、窒化シリコン膜または酸化窒化シリコン膜等が積層された材料を、基板570等に用いることができる。
具体的には、ポリエステル、ポリオレフィン、ポリアミド(ナイロン、アラミド等)、ポリイミド、ポリカーボネート、ポリウレタン、アクリル樹脂、エポキシ樹脂もしくはシロキサン結合を有する樹脂を含む材料を基板570等に用いることができる。
具体的には、ポリエチレンテレフタレート(PET)、ポリエチレンナフタレート(PEN)、ポリエーテルサルフォン(PES)またはアクリル等を基板570等に用いることができる。
また、紙または木材などを基板570等に用いることができる。
例えば、可撓性を有する基板を基板570等に用いることができる。
なお、トランジスタまたは容量素子等を基板に直接形成する方法を用いることができる。また、例えば作製工程中に加わる熱に耐熱性を有する工程用の基板にトランジスタまたは容量素子等を形成し、形成されたトランジスタまたは容量素子等を基板570等に転置する方法を用いることができる。これにより、例えば可撓性を有する基板にトランジスタまたは容量素子等を形成できる。
〔基板770〕
例えば、透光性を備える材料を基板770に用いることができる。透光性を備える材料であれば、基板570と同様の材料を用いることができる。具体的には厚さ0.7mm乃至厚さ0.1mm程度まで研磨した無アルカリガラスを用いることができる。また、透光性を備える材料であれば、例えば、樹脂を含む材料を用いてもよい。
〔構造体KB1〕
例えば、有機材料、無機材料または有機材料と無機材料の複合材料を構造体KB1等に用いることができる。これにより、構造体KB1等を挟む構成の間に所定の間隔を設けることができる。
具体的には、ポリエステル、ポリオレフィン、ポリアミド、ポリイミド、ポリカーボネート、ポリシロキサン若しくはアクリル樹脂等またはこれらから選択された複数の樹脂の複合材料などを構造体KB1等に用いることができる。また、感光性を有する材料を用いて形成してもよい。
〔封止材705〕
無機材料、有機材料または無機材料と有機材料の複合材料等を封止材705等に用いることができる。
例えば、熱溶融性の樹脂または硬化性の樹脂等の有機材料を、封止材705等に用いることができる。
例えば、反応硬化型接着剤、光硬化型接着剤、熱硬化型接着剤または/および嫌気型接着剤等の有機材料を封止材705等に用いることができる。
具体的には、エポキシ樹脂、アクリル樹脂、シリコーン樹脂、フェノール樹脂、ポリイミド樹脂、イミド樹脂、PVC(ポリビニルクロライド)樹脂、PVB(ポリビニルブチラル)樹脂、EVA(エチレンビニルアセテート)樹脂等を含む接着剤を封止材705等に用いることができる。
〔接合層505〕
例えば、封止材705に用いることができる材料を接合層505に用いることができる。
〔絶縁膜521〕
例えば、絶縁性の無機材料、絶縁性の有機材料または無機材料と有機材料を含む絶縁性の複合材料を、絶縁膜521等に用いることができる。
具体的には、無機酸化物膜、無機窒化物膜または無機酸化窒化物膜等またはこれらから選ばれた複数を積層した積層材料を、絶縁膜521等に用いることができる。例えば、酸化シリコン膜、窒化シリコン膜、酸化窒化シリコン膜、酸化アルミニウム膜等またはこれらから選ばれた複数を積層した積層材料を含む膜を、絶縁膜521等に用いることができる。
具体的には、ポリエステル、ポリオレフィン、ポリアミド、ポリイミド、ポリカーボネート、ポリシロキサン若しくはアクリル樹脂等またはこれらから選択された複数の樹脂の積層材料もしくは複合材料などを絶縁膜521等に用いることができる。また、感光性を有する材料を用いて形成してもよい。
これにより、例えば絶縁膜521と重なるさまざまな構造に由来する段差を平坦化することができる。
〔絶縁膜528〕
例えば、絶縁膜521に用いることができる材料を絶縁膜528等に用いることができる。具体的には、厚さ1μmのポリイミドを含む膜を絶縁膜528に用いることができる。
〔絶縁膜501C〕
例えば、絶縁膜521に用いることができる材料を絶縁膜501Cに用いることができる。具体的には、シリコンおよび酸素を含む材料を絶縁膜501Cに用いることができる。これにより、画素回路または第2の表示素子等への不純物の拡散を抑制することができる。
例えば、シリコン、酸素およひ窒素を含む厚さ200nmの膜を絶縁膜501Cに用いることができる。
なお、絶縁膜501Cは、開口部591A、開口部591Bまたは開口部591Cを有する。
〔配線、端子、導電膜〕
導電性を備える材料を配線等に用いることができる。具体的には、導電性を備ええる材料を、信号線S1(j)、信号線S2(j)、走査線G1(i)、走査線G2(i)、配線CSCOM、配線ANO、端子519B、端子519C、導電膜511Bまたは導電膜511C等に用いることができる。
例えば、無機導電性材料、有機導電性材料、金属または導電性セラミックスなどを配線等に用いることができる。
具体的には、アルミニウム、金、白金、銀、銅、クロム、タンタル、チタン、モリブデン、タングステン、ニッケル、鉄、コバルト、パラジウムまたはマンガンから選ばれた金属元素などを、配線等に用いることができる。または、上述した金属元素を含む合金などを、配線等に用いることができる。特に、銅とマンガンの合金がウエットエッチング法を用いた微細加工に好適である。
具体的には、アルミニウム膜上にチタン膜を積層する二層構造、窒化チタン膜上にチタン膜を積層する二層構造、窒化チタン膜上にタングステン膜を積層する二層構造、窒化タンタル膜または窒化タングステン膜上にタングステン膜を積層する二層構造、チタン膜と、そのチタン膜上にアルミニウム膜を積層し、さらにその上にチタン膜を形成する三層構造等を配線等に用いることができる。
具体的には、酸化インジウム、インジウム錫酸化物、インジウム亜鉛酸化物、酸化亜鉛、ガリウムを添加した酸化亜鉛などの導電性酸化物を、配線等に用いることができる。
具体的には、グラフェンまたはグラファイトを含む膜を配線等に用いることができる。
例えば、酸化グラフェンを含む膜を形成し、酸化グラフェンを含む膜を還元することにより、グラフェンを含む膜を形成することができる。還元する方法としては、熱を加える方法や還元剤を用いる方法等を挙げることができる。
具体的には、導電性高分子を配線等に用いることができる。
〔第1の導電膜、第2の導電膜〕
例えば、配線等に用いることができる材料を第1の導電膜または第2の導電膜に用いることができる。
また、第1の電極571(i,j)または配線等を第1の導電膜に用いることができる。
また、スイッチSW1に用いることができるトランジスタの導電膜512Bまたは配線等を第2の導電膜に用いることができる。
〔画素回路530(i,j)〕
画素回路530(i,j)は、信号線S1(j)、信号線S2(j)、走査線G1(i)、走査線G2(i)、配線CSCOMおよび配線ANOと電気的に接続される(図3参照)。
画素回路530(i,j+1)は、信号線S1(j+1)、信号線S2(j+1)、走査線G1(i)、走査線G2(i)、配線CSCOMおよび配線ANOと電気的に接続される。
なお、信号線S2(j)に供給する信号に用いる電圧が、信号線S1(j+1)に供給する信号に用いる電圧と異なる場合、信号線S1(j+1)を信号線S2(j)から離して配置する。具体的には、信号線S2(j+1)を信号線S2(j)に隣接するように配置する。
画素回路530(i,j)は、スイッチSW1、容量素子C1、スイッチSW2、トランジスタMおよび容量素子C2を含む。
例えば、走査線G1(i)と電気的に接続されるゲート電極と、信号線S1(j)と電気的に接続される第1の電極と、を有するトランジスタを、スイッチSW1に用いることができる。
容量素子C1は、スイッチSW1に用いるトランジスタの第2の電極に電気的に接続される第1の電極と、配線CSCOMに電気的に接続される第2の電極と、を有する。
例えば、走査線G2(i)と電気的に接続されるゲート電極と、信号線S2(j)と電気的に接続される第1の電極と、を有するトランジスタを、スイッチSW2に用いることができる。
トランジスタMは、スイッチSW2に用いるトランジスタの第2の電極に電気的に接続されるゲート電極と、配線ANOと電気的に接続される第1の電極と、を有する。
なお、半導体膜をゲート電極との間に挟むように設けられた導電膜を備えるトランジスタを、トランジスタMに用いることができる。例えば、トランジスタMの第1の電極と同じ電位を供給することができる配線と電気的に接続された導電膜を用いることができる。
容量素子C2は、スイッチSW2に用いるトランジスタの第2の電極に電気的に接続される第1の電極と、トランジスタMの第1の電極に電気的に接続される第2の電極と、を有する。
なお、第1の表示素子750の第1の電極をスイッチSW1に用いるトランジスタの第2の電極と電気的に接続し、第1の表示素子750の第2の電極を配線VCOM1と電気的に接続する。これにより、第1の表示素子750を駆動することができる。
また、第2の表示素子550の第1の電極をトランジスタMの第2の電極と電気的に接続し、第2の表示素子550の第2の電極を配線VCOM2と電気的に接続する。これにより、第2の表示素子550を駆動することができる。
〔スイッチSW1、スイッチSW2、トランジスタM、トランジスタMD〕
例えば、ボトムゲート型またはトップゲート型等のトランジスタをスイッチSW1、スイッチSW2、トランジスタM、トランジスタMD等に用いることができる。
例えば、14族の元素を含む半導体を半導体膜に用いるトランジスタを利用することができる。具体的には、シリコンを含む半導体を半導体膜に用いることができる。例えば、単結晶シリコン、ポリシリコン、微結晶シリコンまたはアモルファスシリコンなどを半導体膜に用いたトランジスタを用いることができる。
例えば、酸化物半導体を半導体膜に用いるトランジスタを利用することができる。具体的には、インジウムを含む酸化物半導体またはインジウムとガリウムと亜鉛を含む酸化物半導体を半導体膜に用いることができる。
一例を挙げれば、アモルファスシリコンを半導体膜に用いたトランジスタと比較して、オフ状態におけるリーク電流が小さいトランジスタをスイッチSW1、スイッチSW2、トランジスタM、トランジスタMD等に用いることができる。具体的には、酸化物半導体を半導体膜508に用いたトランジスタをスイッチSW1、スイッチSW2、トランジスタM、トランジスタMD等に用いることができる。
これにより、アモルファスシリコンを半導体膜に用いたトランジスタを利用する画素回路と比較して、画素回路が画像信号を保持することができる時間を長くすることができる。具体的には、フリッカーの発生を抑制しながら、選択信号を30Hz未満、好ましくは1Hz未満より好ましくは一分に一回未満の頻度で供給することができる。その結果、情報処理装置の使用者に蓄積する疲労を低減することができる。また、駆動に伴う消費電力を低減することができる。
スイッチSW1に用いることができるトランジスタは、半導体膜508および半導体膜508と重なる領域を備える導電膜504を備える(図2(C)参照)。また、スイッチSW1に用いることができるトランジスタは、導電膜512Aおよび導電膜512Bを備える。
なお、導電膜504はゲート電極の機能を備え、絶縁膜506はゲート絶縁膜の機能を備える。また、導電膜512Aはソース電極の機能またはドレイン電極の機能の一方を備え、導電膜512Bはソース電極の機能またはドレイン電極の機能の他方を備える。
また、導電膜504との間に半導体膜508を挟むように設けられた導電膜524を備えるトランジスタを、トランジスタMに用いることができる(図2(B)参照)。
タンタルおよび窒素を含む厚さ10nmの膜と、銅を含む厚さ300nmの膜と、をこの順で積層した導電膜を導電膜504に用いることができる。
シリコンおよび窒素を含む厚さ400nmの膜と、シリコン、酸素および窒素を含む厚さ200nmの膜と、を積層した材料を絶縁膜506に用いることができる。
インジウム、ガリウムおよび亜鉛を含む厚さ25nmの膜を、半導体膜508に用いることができる。
タングステンを含む厚さ50nmの膜と、アルミニウムを含む厚さ400nmの膜と、チタンを含む厚さ100nmの膜と、をこの順で積層した導電膜を、導電膜512Aまたは導電膜512Bに用いることができる。
〔第1の表示素子750(i,j)〕
例えば、光の反射または透過などを制御する機能を備える表示素子を、第1の表示素子750(i,j)に用いることができる。例えば、液晶素子、電子インク、電気泳動素子を用いることができる。また、DMS(デジタル・マイクロ・シャッター)などのシャッター方式のMEMS(マイクロ・エレクトロ・メカニカル・システム)表示素子や、マイクロミラーデバイス(DMD)、グレーティングライトバルブ(GLV)、MIRASOL(登録商標)、IMOD(インターフェロメトリック・モジュレーション)素子などの、光の反射、回折、または干渉を利用したMEMS表示素子等を用いることができる。
第1の表示素子750(i,j)としてバックライトなどの光源が不要な反射型の表示素子を用いることにより、表示パネルの消費電力を抑制することができる。本実施の形態では、第1の表示素子750(i,j)として、反射型の液晶表示素子を用いる。外部より第1の表示素子750(i,j)に入射した光761は、着色膜CF1により分光分布が変化し、電極751(i,j)に反射して、光762として外部に射出される。また、光762の光量は機能膜770P、および液晶材料を含む層753により調整される。
なお、IPS(In−Plane−Switching)モード、TN(Twisted Nematic)モード、FFS(Fringe Field Switching)モード、ASM(Axially Symmetric aligned Micro−cell)モード、OCB(Optically Compensated Birefringence)モード、FLC(Ferroelectric Liquid Crystal)モード、AFLC(AntiFerroelectric Liquid Crystal)モードなどの駆動方法を用いて駆動することができる液晶素子を用いることができる。
また、例えば垂直配向(VA)モード、具体的には、MVA(Multi−Domain Vertical Alignment)モード、PVA(Patterned Vertical Alignment)モード、ECB(Electrically Controlled Birefringence)モード、CPA(Continuous Pinwheel Alignment)モード、ASV(Advanced Super−View)モードなどの駆動方法を用いて駆動することができる液晶素子を用いることができる。
例えば、サーモトロピック液晶、低分子液晶、高分子液晶、高分子分散型液晶、強誘電性液晶、反強誘電性液晶等を用いることができる。または、コレステリック相、スメクチック相、キュービック相、カイラルネマチック相、等方相等を示す液晶材料を用いることができる。または、ブルー相を示す液晶材料を用いることができる。ブルー相は液晶相の一つであり、コレステリック液晶を昇温していくと、コレステリック相から等方相へ転移する直前に発現する相である。ブルー相は狭い温度範囲でしか発現しないため、温度範囲を改善するために5重量%以上のカイラル剤を混合させた液晶組成物を液晶層に用いる。ブルー相を示す液晶とカイラル剤とを含む液晶組成物は、応答速度が1msec以下と短く、光学的等方性であるため配向処理が不要であり、かつ、視野角依存性が小さい。また配向膜を設けなくてもよいのでラビング処理も不要となるため、ラビング処理によって引き起こされる静電破壊を防止することができ、作製工程中の液晶表示装置の不良や破損を軽減することができる。よって表示パネルの生産性を向上させることが可能となる。
〔第1の電極751(i,j)〕
例えば、配線等に用いる材料を第1の電極751(i,j)に用いることができる。具体的には、反射膜を第1の電極751(i,j)に用いることができる。
〔反射膜〕
例えば、可視光を反射する材料を反射膜に用いることができる。具体的には、銀を含む材料を反射膜に用いることができる。例えば、銀およびパラジウム等を含む材料または銀および銅等を含む材料を反射膜に用いることができる。
反射膜は、例えば、液晶材料を含む層753を透過してくる光を反射する。これにより、第1の表示素子750を反射型の液晶素子にすることができる。また、例えば、表面に凹凸を備える材料を、反射膜に用いることができる。これにより、入射する光をさまざまな方向に反射して、白色の表示をすることができる。
なお、第1の電極751(i,j)を反射膜に用いる構成に限られない。例えば、液晶材料を含む層753と第1の電極751(i,j)の間に反射膜を配設する構成を用いることができる。または、反射膜と液晶材料を含む層753の間に透光性を有する第1の電極751(i,j)を配置する構成を用いることができる。
〔開口部751H〕
1つの第1の表示素子750(i,j)の反射膜について、非開口部の総面積に対する開口部751Hの総面積の比の値は、好ましくは0.052以上0.6以下である。開口部751Hの総面積の比の値が大きすぎると、第1の表示素子750(i,j)を用いた表示が暗くなってしまう。また、非開口部の総面積に対する開口部751Hの総面積の比の値が小さすぎると、第2の表示素子550(i,j)を用いた表示が暗くなってしまう。
また、第1の電極751(i,j)を反射膜に用いる場合、1つの開口部751Hの面積は、3μm以上25μm以下である。開口部751Hの面積が大きすぎると、例えば液晶材料を含む層753に加わる電界が不均一になり、第1の表示素子750の表示品位が以下してしまう。また、第1の導電膜に設ける開口部751Hの面積が小さすぎると、第2の表示素子550が射出する光から取り出せる光の効率が低下してしまう。
多角形、四角形、楕円形、円形または十字等の形状を開口部751Hの形状に用いることができる。また、細長い筋状、スリット状、市松模様状の形状を開口部751Hの形状に用いることができる。また、開口部751Hを隣接する画素に寄せて配置してもよい。好ましくは、開口部751Hを同じ色を表示する機能を備える他の画素に寄せて配置する。これにより、第2の表示素子550が射出する光が隣接する画素に配置された着色膜に入射してしまう現象(クロストークともいう)を抑制できる。
〔第2の電極752〕
例えば、可視光について透光性を有し且つ導電性を備える材料を、第2の電極752に用いることができる。
例えば、導電性酸化物、光が透過する程度に薄い金属膜または金属ナノワイヤーを第2の電極752に用いることができる。
具体的には、インジウムを含む導電性酸化物を第2の電極752に用いることができる。または、厚さ1nm以上10nm以下の金属薄膜を第2の電極752に用いることができる。または、銀を含む金属ナノワイヤーを第2の電極752に用いることができる。
具体的には、酸化インジウム、インジウム錫酸化物、インジウム亜鉛酸化物、酸化亜鉛、ガリウムを添加した酸化亜鉛、アルミニウムを添加した酸化亜鉛などを、第2の電極752に用いることができる。
〔配向膜AF1、配向膜AF2〕
例えば、ポリイミド等を含む材料を配向膜AF1または配向膜AF2に用いることができる。具体的には、所定の方向に配向するようにラビンング処理または光配向技術を用いて形成された材料を用いることができる。
例えば、可溶性のポリイミドを含む膜を配向膜AF1または配向膜AF2に用いることができる。
〔着色膜CF1〕
所定の色(波長域)の光を透過する材料を着色膜CF1に用いることができる。これにより、着色膜CF1を例えばカラーフィルターとして用いることができる。
例えば、青色(青の波長域)の光を透過する材料、緑(緑の波長域)の光を透過する材料、赤色(赤の波長域)の光を透過する材料、黄色(黄の波長域)の光を透過する材料または白色の光を透過する材料などを着色膜CF1に用いることができる。
なお、3つの画素702をそれぞれ副画素として機能させて、まとめて1つの画素として用いてもよい。3つの画素702それぞれに対応する着色膜CF1を、赤、緑、青、とすることで、フルカラー表示を実現することができる。また、着色膜CF1の色は、赤、緑、青、以外であってもよく、例えば、着色膜CF1に黄、シアン、マゼンダなどを用いてもよい。
また、4つの画素702をそれぞれ副画素として機能させて、まとめて1つの画素として用いてもよい。例えば、4つの画素702それぞれに対応する着色膜CF1を、赤、緑、青、黄としてもよい。また、4つの画素702それぞれに対応する着色膜CF1を、赤、緑、青、白としてもよい。白の光を発する(または反射する)画素702を設けることで、表示領域の輝度を高めることができる。
なお、白の光を発する(または反射する)画素702を設ける場合は、当該画素702に対応する着色膜CF1は設けなくてもよい。当該画素702に対応する着色膜CF1を設けないことで、着色膜CF1による輝度低下がなくなるため、表示領域の輝度をより高めることができる。また、表示パネルの消費電力を低減することができる。一方で、当該画素702に対応する白の着色膜CF1を設けることにより、白色光の色温度を制御することができる。よって、表示パネルの表示品位を高めることができる。1つの画素として用いる画素702の数を増やすことで、再現性可能な色域を広げることができる。よって、表示パネルの表示品位を高めることができる。また、表示パネルの用途によっては、2つの画素702を副画素として機能させて、まとめて1つの画素として用いてもよい。
また、また、例えば、画素を1920×1080のマトリクス状に配置すると、いわゆるフルハイビジョン(「2K解像度」、「2K1K」、「2K」などとも言われる。)の解像度で表示可能な表示パネルを実現することができる。また、例えば、画素を3840×2160(または、4096×2160など)のマトリクス状に配置すると、いわゆるウルトラハイビジョン(「4K解像度」、「4K2K」、「4K」、「4K UHD」、「4K UHDTV」、「QFHD」、「4KウルトラHD」などとも言われる。)の解像度で表示可能な表示パネルを実現することができる。また、例えば、画素を7680×4320(または、8192×4320など)のマトリクス状に配置すると、いわゆるスーパーハイビジョン(「8K解像度」、「8K4K」、「8K」、「8K UHD」、「8K UHDTV」などとも言われる。)の解像度で表示可能な表示パネルを実現することができる。画素数を増やすことで、16Kや32Kの解像度で表示可能な表示パネルを実現することも可能である。
〔遮光膜BM〕
光の透過を妨げる材料を遮光膜BMに用いることができる。これにより、遮光膜BMを例えばブラックマトリクスに用いることができる。
〔絶縁膜771〕
例えば、ポリイミド、エポキシ樹脂、アクリル樹脂等を絶縁膜771に用いることができる。
〔機能膜770P〕
例えば、偏光板、位相差板、拡散フィルム、集光フィルム、プリズムシート、または反射防止膜等を単独で、もしくは組み合わせて機能膜770Pに用いることができる。または、2色性色素を含む偏光板を機能膜770Pに用いることができる。
また、ゴミの付着を抑制する帯電防止膜、汚れを付着しにくくする撥水性の膜、使用に伴う傷の発生を抑制するハードコート膜などを、機能膜770Pに用いることができる。
〔第2の表示素子550(i,j)〕
例えば、発光素子を第2の表示素子550(i,j)に用いることができる。例えば、EL(エレクトロルミネッセンス)素子(有機EL素子、無機EL素子、または、有機物及び無機物を含むEL素子)、LED(白色LED、赤色LED、緑色LED、青色LEDなど)、トランジスタ(電流に応じて発光するトランジスタ)、電子放出素子などの自発光素子を第2の表示素子550(i,j)に用いることができる。また、自発光素子として量子ドットを用いてもよい。
例えば、青色の光を射出するように積層された積層体、緑色の光を射出するように積層された積層体または赤色の光を射出するように積層された積層体等を、発光性の有機化合物を含む層553(j)に用いることができる。
例えば、信号線S1(j)に沿って列方向に長い帯状の積層体を、発光性の有機化合物を含む層553(j)に用いることができる。また、発光性の有機化合物を含む層553(j)とは異なる色の光を射出する信号線S1(j+1)に沿って列方向に長い帯状の積層体を、発光性の有機化合物を含む層553(j+1)に用いることができる。
また、例えば、白色の光を射出するように積層された積層体を、発光性の有機化合物を含む層553(j)および発光性の有機化合物を含む層553(j+1)に用いることができる。具体的には、青色の光を射出する蛍光材料を含む発光性の有機化合物を含む層と、緑色および赤色の光を射出する蛍光材料以外の材料を含む層または黄色の光を射出する蛍光材料以外の材料を含む層と、を積層した積層体を、発光性の有機化合物を含む層553(j)および発光性の有機化合物を含む層553(j+1)に用いることができる。
例えば、配線等に用いることができる材料を第3の電極551(i,j)または第4の電極552に用いることができる。
例えば、配線等に用いることができる材料から選択された、可視光について透光性を有する材料を、第3の電極551(i,j)に用いることができる。
具体的には、導電性酸化物またはインジウムを含む導電性酸化物、酸化インジウム、インジウム錫酸化物、インジウム亜鉛酸化物、酸化亜鉛、ガリウムを添加した酸化亜鉛などを、第3の電極551(i,j)に用いることができる。または、光が透過する程度に薄い金属膜を第3の電極551(i,j)に用いることができる。
例えば、配線等に用いることができる材料から選択された可視光について反射性を有する材料を、第4の電極552に用いることができる。
第2の表示素子550(i,j)から生じた光763は、基板770側から外部に射出される。
〔駆動回路GD〕
シフトレジスタ等のさまざまな順序回路等を駆動回路GDに用いることができる。例えば、トランジスタMD、容量素子等を駆動回路GDに用いることができる。具体的には、トランジスタMと同一の工程で形成することができる半導体膜を備えるトランジスタを用いることができる。
または、スイッチSW1に用いることができるトランジスタと異なる構成をトランジスタMDに用いることができる。具体的には、導電膜524を有するトランジスタをトランジスタMDに用いることができる(図2(C)参照)。
導電膜504との間に半導体膜508を挟むように、導電膜524を配設し、導電膜524および半導体膜508の間に絶縁膜516を配設し、半導体膜508および導電膜504の間に絶縁膜506を配設する。例えば、導電膜504と同じ電位を供給する配線に導電膜524を電気的に接続する。
なお、トランジスタMと同一の構成を、トランジスタMDに用いることができる。
〔駆動回路SD〕
例えば、集積回路を駆動回路SDに用いることができる。具体的には、シリコン基板上に形成された集積回路を駆動回路SDに用いることができる。
例えば、COG(Chip on glass)法を用いて、画素回路530(i,j)と電気的に接続されるパッドに駆動回路SDを実装することができる。具体的には、異方性導電膜を用いて、パッドに集積回路を実装できる。
なお、パッドは、端子519Bまたは端子519Cと同一の工程で形成することができる。
<表示パネルの構成例2>
図5は本発明の一態様の表示パネル700aの構成を説明する図である。図5(A)は図1(A)の切断線X1−X2、X3−X4、X5−X6、X7−X8、X9−X10、X11−X12における断面図である。図5(B)は表示パネルの一部の構成を説明する断面図である。
なお、表示パネル700aは、ボトムゲート型のトランジスタに換えてトップゲート型のトランジスタを有する点が、表示パネル700と異なる。ここでは、上記の説明と同様の構成を用いることができる部分について上記の説明を援用し、異なる部分について詳細に説明する。
〔スイッチSW1B、トランジスタMB、トランジスタMDB〕
スイッチSW1Bに用いることができるトランジスタ、トランジスタMBおよびトランジスタMDBは、絶縁膜501Cと重なる領域を備える導電膜504と、絶縁膜501Cおよび導電膜504の間に配設される領域を備える半導体膜508と、を備える。なお、導電膜504はゲート電極の機能を備える図5(B)。
半導体膜508は、導電膜504と重ならない第1の領域508Aおよび第2の領域508Bと、第1の領域508Aおよび第2の領域508Bの間に導電膜504と重なる第3の領域508Cと、を備える。
トランジスタMDBは絶縁膜506を、第3の領域508Cおよび導電膜504の間に備える。なお、絶縁膜506はゲート絶縁膜の機能を備える。
第1の領域508Aおよび第2の領域508Bは、第3の領域508Cに比べて抵抗率が低く、ソース領域の機能またはドレイン領域の機能を備える。
なお、例えば本実施の形態の最後において詳細に説明する酸化物半導体の抵抗率を制御する方法を用いて、第1の領域508Aおよび第2の領域508Bを半導体膜508に形成することができる。具体的には、希ガスを含むガスを用いるプラズマ処理を適用することができる。
また、例えば、導電膜504をマスクに用いることができる。これにより、第3の領域508Cの一部の形状を、導電膜504の端部の形状に自己整合させることができる。
トランジスタMDBは、第1の領域508Aと接する導電膜512Aと、第2の領域508Bと接する導電膜512Bと、を備える。導電膜512Aおよび導電膜512Bは、ソース電極またはドレイン電極の機能を備える。
トランジスタMDBと同一の工程で形成することができるトランジスタをトランジスタMBに用いることができる。
<表示パネルの構成例3>
図6乃至図8は、図1(A)の切断線X1−X2、X3−X4、X5−X6、X7−X8、X9−X10、X11−X12における断面図である。
図6に示す表示パネル700bのように、遮光膜BM、および着色膜CF1と、基板770の間に絶縁膜775を設けてもよい。また、接合層505と基板570の間に絶縁膜776を設けてもよい。表示パネル700bは、絶縁膜775および絶縁膜776を有する点が表示パネル700と異なる。
絶縁膜775および絶縁膜776は、不純物が透過しにくい絶縁性材料を用いて形成することが好ましい。例えば、不純物が透過しにくい絶縁性材料として、酸化アルミニウム、窒化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム、酸化タンタル、窒化シリコンなどを挙げることができる。また、絶縁膜775および絶縁膜776として、絶縁性の高い酸化インジウム錫亜鉛(In−Sn−Zn酸化物)などを用いてもよい。
絶縁膜775に不純物が透過しにくい絶縁性材料を用いることで、基板770側からの不純物の拡散を抑制し、表示パネルの信頼性を高めることができる。また、絶縁膜776に不純物が透過しにくい絶縁性材料を用いることで、基板570側からの不純物の拡散を抑制し、表示パネルの信頼性を高めることができる。
絶縁膜775および絶縁膜776は、目的に応じて、もしくは状況に応じて、どちらか一方のみを設けてもよい。また、図7に示す表示パネル700cのように、基板770全体を覆って絶縁膜775を設けてもよい。また、基板570全体を覆って絶縁膜776を設けてもよい。表示パネル700cは、絶縁膜775および絶縁膜776を有する点が表示パネル700と異なる。また、図8に示す表示パネル700dのように、表示パネル全体を覆うように絶縁膜775を設けてもよい。表示パネル全体を絶縁膜775で覆うことで、側面からの不純物の拡散も抑制することができる。
絶縁膜775および絶縁膜776の形成方法は特に限定されず、スパッタリング法、CVD法、MBE法またはPLD(Pulsed Laser Deposition)法、ALD(Atomic Layer Deposition)法、スピンコート法などの各種形成方法を用いることができる。特に、ALD法は段差の被覆性に優れる成膜方法であるため好ましい。
<酸化物半導体の抵抗率の制御方法>
酸化物半導体膜の抵抗率を制御する方法について説明する。
所定の抵抗率を備える酸化物半導体膜を、半導体膜508または導電膜524等に用いることができる。
例えば、酸化物半導体膜に含まれる水素、水等の不純物の濃度及び/又は膜中の酸素欠損を制御する方法を、酸化物半導体の抵抗率を制御する方法に用いることができる。
具体的には、プラズマ処理を水素、水等の不純物濃度及び/又は膜中の酸素欠損を増加または低減する方法に用いることができる。
具体的には、希ガス(He、Ne、Ar、Kr、Xe)、水素、ボロン、リン及び窒素の中から選ばれた一種以上を含むガスを用いて行うプラズマ処理を適用できる。例えば、Ar雰囲気下でのプラズマ処理、Arと水素の混合ガス雰囲気下でのプラズマ処理、アンモニア雰囲気下でのプラズマ処理、Arとアンモニアの混合ガス雰囲気下でのプラズマ処理、または窒素雰囲気下でのプラズマ処理などを適用できる。これにより、キャリア密度が高く、抵抗率が低い酸化物半導体膜にすることができる。
または、イオン注入法、イオンドーピング法またはプラズマイマージョンイオンインプランテーション法などを用いて、水素、ボロン、リンまたは窒素を酸化物半導体膜に注入して、抵抗率が低い酸化物半導体膜にすることができる。
または、水素を含む絶縁膜を酸化物半導体膜に接して形成し、絶縁膜から酸化物半導体膜に水素を拡散させる方法を用いることができる。これにより、酸化物半導体膜のキャリア密度を高め、抵抗率を低くすることができる。
例えば、膜中の含有水素濃度が1×1022atoms/cm以上の絶縁膜を酸化物半導体膜に接して形成することで、効果的に水素を酸化物半導体膜に含有させることができる。具体的には、窒化シリコン膜を酸化物半導体膜に接して形成する絶縁膜に用いることができる。
酸化物半導体膜に含まれる水素は、金属原子と結合する酸素と反応して水になると共に、酸素が脱離した格子(または酸素が脱離した部分)に酸素欠損を形成する。該酸素欠損に水素が入ることで、キャリアである電子が生成される場合がある。また、水素の一部が金属原子と結合する酸素と結合することで、キャリアである電子を生成する場合がある。これにより、キャリア密度が高く、抵抗率が低い酸化物半導体膜にすることができる。
具体的には、二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)により得られる水素濃度が、8×1019atoms/cm以上、好ましくは1×1020atoms/cm以上、より好ましくは5×1020atoms/cm以上である酸化物半導体を導電膜524に好適に用いることができる。
一方、抵抗率の高い酸化物半導体をトランジスタのチャネルが形成される半導体膜に用いることができる。具体的には半導体膜508に好適に用いることができる。
例えば、酸素を含む絶縁膜、別言すると、酸素を放出することが可能な絶縁膜を酸化物半導体に接して形成し、絶縁膜から酸化物半導体膜に酸素を供給させて、膜中または界面の酸素欠損を補填することができる。これにより、抵抗率が高い酸化物半導体膜にすることができる。
例えば、酸化シリコン膜または酸化窒化シリコン膜を、酸素を放出することが可能な絶縁膜に用いることができる。
酸素欠損が補填され、水素濃度が低減された酸化物半導体膜は、高純度真性化、又は実質的に高純度真性化された酸化物半導体膜といえる。ここで、実質的に真性とは、酸化物半導体膜のキャリア密度が、8×1011/cm未満、好ましくは1×1011/cm未満、さらに好ましくは1×1010/cm未満であることを指す。高純度真性または実質的に高純度真性である酸化物半導体膜は、キャリア発生源が少ないため、キャリア密度を低くすることができる。また、高純度真性または実質的に高純度真性である酸化物半導体膜は、欠陥準位密度が低いため、トラップ準位密度を低減することができる。
また、高純度真性または実質的に高純度真性である酸化物半導体膜を備えるトランジスタは、オフ電流が著しく小さく、チャネル幅が1×10μmでチャネル長Lが10μmの素子であっても、ソース電極とドレイン電極間の電圧(ドレイン電圧)が1Vから10Vの範囲において、オフ電流が、半導体パラメータアナライザの測定限界以下、すなわち1×10−13A以下という特性を備えることができる。
上述した高純度真性または実質的に高純度真性である酸化物半導体膜をチャネル領域に用いるトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタとなる。
具体的には、二次イオン質量分析法(SIMS:Secondary Ion Mass Spectrometry)により得られる水素濃度が、2×1020atoms/cm以下、好ましくは5×1019atoms/cm以下、より好ましくは1×1019atoms/cm以下、5×1018atoms/cm未満、好ましくは1×1018atoms/cm以下、より好ましくは5×1017atoms/cm以下、さらに好ましくは1×1016atoms/cm以下である酸化物半導体を、トランジスタのチャネルが形成される半導体に好適に用いることができる。
なお、半導体膜508よりも水素濃度及び/又は酸素欠損量が多く、抵抗率が低い酸化物半導体膜を、導電膜524に用いる。
また、半導体膜508に含まれる水素濃度の2倍以上、好ましくは10倍以上の濃度の水素を含む膜を、導電膜524に用いることができる。
また、半導体膜508の抵抗率の1×10−8倍以上1×10−1倍未満の抵抗率を備える膜を、導電膜524に用いることができる。
具体的には、1×10−3Ωcm以上1×10Ωcm未満、好ましくは、1×10−3Ωcm以上1×10−1Ωcm未満である膜を、導電膜524に用いることができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
例えば、本明細書等において、XとYとが接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合と、XとYとが機能的に接続されている場合と、XとYとが直接接続されている場合とが、本明細書等に開示されているものとする。したがって、所定の接続関係、例えば、図または文章に示された接続関係に限定されず、図または文章に示された接続関係以外のものも、図または文章に記載されているものとする。
ここで、X、Yは、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
XとYとが直接的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)が、XとYとの間に接続されていない場合であり、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)を介さずに、XとYとが、接続されている場合である。
XとYとが電気的に接続されている場合の一例としては、XとYとの電気的な接続を可能とする素子(例えば、スイッチ、トランジスタ、容量素子、インダクタ、抵抗素子、ダイオード、表示素子、発光素子、負荷など)が、XとYとの間に1個以上接続されることが可能である。なお、スイッチは、オンオフが制御される機能を有している。つまり、スイッチは、導通状態(オン状態)、または、非導通状態(オフ状態)になり、電流を流すか流さないかを制御する機能を有している。または、スイッチは、電流を流す経路を選択して切り替える機能を有している。なお、XとYとが電気的に接続されている場合は、XとYとが直接的に接続されている場合を含むものとする。
XとYとが機能的に接続されている場合の一例としては、XとYとの機能的な接続を可能とする回路(例えば、論理回路(インバータ、NAND回路、NOR回路など)、信号変換回路(DA変換回路、AD変換回路、ガンマ補正回路など)、電位レベル変換回路(電源回路(昇圧回路、降圧回路など)、信号の電位レベルを変えるレベルシフタ回路など)、電圧源、電流源、切り替え回路、増幅回路(信号振幅または電流量などを大きく出来る回路、オペアンプ、差動増幅回路、ソースフォロワ回路、バッファ回路など)、信号生成回路、記憶回路、制御回路など)が、XとYとの間に1個以上接続されることが可能である。なお、一例として、XとYとの間に別の回路を挟んでいても、Xから出力された信号がYへ伝達される場合は、XとYとは機能的に接続されているものとする。なお、XとYとが機能的に接続されている場合は、XとYとが直接的に接続されている場合と、XとYとが電気的に接続されている場合とを含むものとする。
なお、XとYとが電気的に接続されている、と明示的に記載されている場合は、XとYとが電気的に接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟んで接続されている場合)と、XとYとが機能的に接続されている場合(つまり、XとYとの間に別の回路を挟んで機能的に接続されている場合)と、XとYとが直接接続されている場合(つまり、XとYとの間に別の素子又は別の回路を挟まずに接続されている場合)とが、本明細書等に開示されているものとする。つまり、電気的に接続されている、と明示的に記載されている場合は、単に、接続されている、とのみ明示的に記載されている場合と同様な内容が、本明細書等に開示されているものとする。
なお、例えば、トランジスタのソース(又は第1の端子など)が、Z1を介して(又は介さず)、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2を介して(又は介さず)、Yと電気的に接続されている場合や、トランジスタのソース(又は第1の端子など)が、Z1の一部と直接的に接続され、Z1の別の一部がXと直接的に接続され、トランジスタのドレイン(又は第2の端子など)が、Z2の一部と直接的に接続され、Z2の別の一部がYと直接的に接続されている場合では、以下のように表現することが出来る。
例えば、「XとYとトランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とは、互いに電気的に接続されており、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yの順序で電気的に接続されている。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、Xと電気的に接続され、トランジスタのドレイン(又は第2の端子など)はYと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この順序で電気的に接続されている」と表現することができる。または、「Xは、トランジスタのソース(又は第1の端子など)とドレイン(又は第2の端子など)とを介して、Yと電気的に接続され、X、トランジスタのソース(又は第1の端子など)、トランジスタのドレイン(又は第2の端子など)、Yは、この接続順序で設けられている」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続の順序について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。
または、別の表現方法として、例えば、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の接続経路を介して、Xと電気的に接続され、第1の接続経路は、第2の接続経路を有しておらず、第2の接続経路は、トランジスタを介した、トランジスタのソース(又は第1の端子など)とトランジスタのドレイン(又は第2の端子など)との間の経路であり、第1の接続経路は、Z1を介した経路であり、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の接続経路を介して、Yと電気的に接続され、第3の接続経路は、第2の接続経路を有しておらず、第3の接続経路は、Z2を介した経路である。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の接続経路によって、Z1を介して、Xと電気的に接続され、第1の接続経路は、第2の接続経路を有しておらず、第2の接続経路は、トランジスタを介した接続経路を有し、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の接続経路によって、Z2を介して、Yと電気的に接続され、第3の接続経路は、第2の接続経路を有していない。」と表現することができる。または、「トランジスタのソース(又は第1の端子など)は、少なくとも第1の電気的パスによって、Z1を介して、Xと電気的に接続され、第1の電気的パスは、第2の電気的パスを有しておらず、第2の電気的パスは、トランジスタのソース(又は第1の端子など)からトランジスタのドレイン(又は第2の端子など)への電気的パスであり、トランジスタのドレイン(又は第2の端子など)は、少なくとも第3の電気的パスによって、Z2を介して、Yと電気的に接続され、第3の電気的パスは、第4の電気的パスを有しておらず、第4の電気的パスは、トランジスタのドレイン(又は第2の端子など)からトランジスタのソース(又は第1の端子など)への電気的パスである。」と表現することができる。これらの例と同様な表現方法を用いて、回路構成における接続経路について規定することにより、トランジスタのソース(又は第1の端子など)と、ドレイン(又は第2の端子など)とを、区別して、技術的範囲を決定することができる。
なお、これらの表現方法は、一例であり、これらの表現方法に限定されない。ここで、X、Y、Z1、Z2は、対象物(例えば、装置、素子、回路、配線、電極、端子、導電膜、層、など)であるとする。
なお、回路図上は独立している構成要素同士が電気的に接続しているように図示されている場合であっても、1つの構成要素が、複数の構成要素の機能を併せ持っている場合もある。例えば配線の一部が電極としても機能する場合は、一の導電膜が、配線の機能、及び電極の機能の両方の構成要素の機能を併せ持っている。したがって、本明細書における電気的に接続とは、このような、一の導電膜が、複数の構成要素の機能を併せ持っている場合も、その範疇に含める。
(実施の形態2)
本実施の形態では、本発明の一態様の表示パネルに用いることができるトランジスタの構成について、図9を参照しながら説明する。
<半導体装置の構成例>
図9(A)は、トランジスタ100の上面図であり、図9(C)は、図9(A)に示す切断線X1−X2間における切断面の断面図に相当し、図9(D)は、図9(A)に示す切断線Y1−Y2間における切断面の断面図に相当する。なお、図9(A)において、煩雑になることを避けるため、トランジスタ100の構成要素の一部(ゲート絶縁膜として機能する絶縁膜等)を省略して図示している。また、切断線X1−X2方向をチャネル長方向、切断線Y1−Y2方向をチャネル幅方向と呼称する場合がある。なお、トランジスタの上面図においては、以降の図面においても図9(A)と同様に、構成要素の一部を省略して図示する場合がある。
なお、トランジスタ100を実施の形態1において説明する表示パネル700等に用いることができる。
例えば、トランジスタ100をスイッチSW1に用いる場合は、基板102を第2の絶縁膜501Cに、導電膜104を導電膜504に、絶縁膜106および絶縁膜107が積層された積層膜を絶縁膜506に、酸化物半導体膜108を半導体膜508に、導電膜112aを導電膜512Aに、導電膜112bを導電膜512Bに、絶縁膜114および絶縁膜116が積層された積層膜を絶縁膜516に、絶縁膜118を絶縁膜518に、それぞれ読み替えることができる。
トランジスタ100は、基板102上のゲート電極として機能する導電膜104と、基板102及び導電膜104上の絶縁膜106と、絶縁膜106上の絶縁膜107と、絶縁膜107上の酸化物半導体膜108と、酸化物半導体膜108に電気的に接続されるソース電極として機能する導電膜112aと、酸化物半導体膜108に電気的に接続されるドレイン電極として機能する導電膜112bと、を有する。また、トランジスタ100上、より詳しくは、導電膜112a、112b及び酸化物半導体膜108上には絶縁膜114、116、及び絶縁膜118が設けられる。絶縁膜114、116、118は、トランジスタ100の保護絶縁膜としての機能を有する。
また、酸化物半導体膜108は、ゲート電極として機能する導電膜104側の第1の酸化物半導体膜108aと、第1の酸化物半導体膜108a上の第2の酸化物半導体膜108bと、を有する。また、絶縁膜106及び絶縁膜107は、トランジスタ100のゲート絶縁膜としての機能を有する。
酸化物半導体膜108としては、In−M(Mは、Ti、Ga、Sn、Y、Zr、La、Ce、Nd、またはHfを表す)酸化物、In−M−Zn酸化物を用いることができる。とくに、酸化物半導体膜108としては、In−M−Zn酸化物を用いると好ましい。
また、第1の酸化物半導体膜108aは、Inの原子数比がMの原子数比より多い第1の領域を有する。また、第2の酸化物半導体膜108bは、第1の酸化物半導体膜108aよりもInの原子数比が少ない第2の領域を有する。また、第2の領域は、第1の領域よりも薄い部分を有する。
第1の酸化物半導体膜108aにInの原子数比がMの原子数比より多い第1の領域を有することで、トランジスタ100の電界効果移動度(単に移動度、またはμFEという場合がある)を高くすることができる。具体的には、トランジスタ100の電界効果移動度が10cm/Vsを超えることが可能となる。
例えば、上記の電界効果移動度が高いトランジスタを、ゲート信号を生成するゲートドライバ(とくに、ゲートドライバが有するシフトレジスタの出力端子に接続されるデマルチプレクサ)に用いることで、額縁幅の狭い(狭額縁ともいう)半導体装置または表示装置を提供することができる。
一方で、Inの原子数比がMの原子数比より多い第1の領域を有する第1の酸化物半導体膜108aとすることで、光照射時にトランジスタ100の電気特性が変動しやすくなる。しかしながら、本発明の一態様の半導体装置においては、第1の酸化物半導体膜108a上に第2の酸化物半導体膜108bが形成されている。また、第2の酸化物半導体膜108bのチャネル領域の膜厚が第1の酸化物半導体膜108aの膜厚よりも小さい。
また、第2の酸化物半導体膜108bは、第1の酸化物半導体膜108aよりもInの原子数比が少ない第2の領域を有するため、第1の酸化物半導体膜108aよりもEgが大きくなる。したがって、第1の酸化物半導体膜108aと、第2の酸化物半導体膜108bとの積層構造である酸化物半導体膜108は、光負バイアスストレス試験による耐性が高くなる。
上記構成の酸化物半導体膜とすることで、光照射時における酸化物半導体膜108の光吸収量を低減させることができる。したがって、光照射時におけるトランジスタ100の電気特性の変動を抑制することができる。また、本発明の一態様の半導体装置においては、絶縁膜114または絶縁膜116中に過剰の酸素を含有する構成のため、光照射におけるトランジスタ100の電気特性の変動をさらに、抑制することができる。
ここで、酸化物半導体膜108について、図9(B)を用いて詳細に説明する。
図9(B)は、図9(C)を用いて示すトランジスタ100の断面の、酸化物半導体膜108の近傍を拡大した断面図である。
図9(B)において、第1の酸化物半導体膜108aの膜厚をt1として、第2の酸化物半導体膜108bの膜厚をt2−1、及びt2−2として、それぞれ示している。第1の酸化物半導体膜108a上には、第2の酸化物半導体膜108bが設けられているため、導電膜112a、112bの形成時において、第1の酸化物半導体膜108aがエッチングガスまたはエッチング溶液等に曝されることがない。したがって、第1の酸化物半導体膜108aにおいては、膜減りがない、または極めて少ない。一方で、第2の酸化物半導体膜108bにおいては、導電膜112a、112bの形成時において、第2の酸化物半導体膜108bの導電膜112a、112bと重ならない部分がエッチングされ、凹部が形成される。すなわち、第2の酸化物半導体膜108bの導電膜112a、112bと重なる領域の膜厚がt2−1となり、第2の酸化物半導体膜108bの導電膜112a、112bと重ならない領域の膜厚がt2−2となる。
第1の酸化物半導体膜108aと第2の酸化物半導体膜108bの膜厚の関係は、t2−1>t1>t2−2となると好ましい。このような膜厚の関係とすることによって、高い電界効果移動度を有し、且つ光照射時における、しきい値電圧の変動量が少ないトランジスタとすることが可能となる。
また、トランジスタ100が有する酸化物半導体膜108は、酸素欠損が形成されるとキャリアである電子が生じ、ノーマリーオン特性になりやすい。したがって、酸化物半導体膜108中の酸素欠損、とくに第1の酸化物半導体膜108a中の酸素欠損を減らすことが、安定したトランジスタ特性を得る上でも重要となる。そこで、本発明の一態様のトランジスタの構成においては、酸化物半導体膜108上の絶縁膜、ここでは、酸化物半導体膜108上の絶縁膜114及び/又は絶縁膜116に過剰な酸素を導入することで、絶縁膜114及び/又は絶縁膜116から酸化物半導体膜108中に酸素を移動させ、酸化物半導体膜108中、とくに第1の酸化物半導体膜108a中の酸素欠損を補填することを特徴とする。
なお、絶縁膜114、116としては、化学量論的組成よりも過剰に酸素を含有する領域(酸素過剰領域)を有することがより好ましい。別言すると、絶縁膜114、116は、酸素を放出することが可能な絶縁膜である。なお、絶縁膜114、116に酸素過剰領域を設けるには、例えば、成膜後の絶縁膜114、116に酸素を導入して、酸素過剰領域を形成する。酸素の導入方法としては、イオン注入法、イオンドーピング法、プラズマイマージョンイオン注入法、プラズマ処理等を用いることができる。
また、第1の酸化物半導体膜108a中の酸素欠損を補填するためには、第2の酸化物半導体膜108bのチャネル領域近傍の膜厚を薄くした方が好適である。したがって、t2−2<t1の関係を満たせばよい。例えば、第2の酸化物半導体膜108bのチャネル領域近傍の膜厚としては、好ましくは1nm以上20nm以下、さらに好ましくは、3nm以上10nm以下である。
以下に、本実施の形態の半導体装置に含まれるその他の構成要素について、詳細に説明する。
〔基板〕
基板102の材質などに大きな制限はないが、少なくとも、後の熱処理に耐えうる程度の耐熱性を有している必要がある。例えば、ガラス基板、セラミック基板、石英基板、サファイア基板等を、基板102として用いてもよい。
また、シリコンや炭化シリコンを材料とした単結晶半導体基板、多結晶半導体基板、シリコンゲルマニウム等の化合物半導体基板、SOI基板等を適用することも可能である。
また、これらの基板上に半導体素子または絶縁膜等が設けられたものを、基板102として用いてもよい。
なお、基板102として、ガラス基板を用いる場合、第6世代(1500mm×1850mm)、第7世代(1870mm×2200mm)、第8世代(2200mm×2400mm)、第9世代(2400mm×2800mm)、第10世代(2950mm×3400mm)等の大面積基板を用いることで、大型の表示装置を作製することができる。
また、基板102として、可撓性基板を用い、可撓性基板上に直接、トランジスタ100を形成してもよい。または、基板102とトランジスタ100の間に剥離層を設けてもよい。剥離層は、その上に半導体装置を一部あるいは全部完成させた後、基板102より分離し、他の基板に転載するのに用いることができる。その際、トランジスタ100は耐熱性の劣る基板や可撓性の基板にも転載できる。
〔ゲート電極、ソース電極、及びドレイン電極として機能する導電膜〕
ゲート電極として機能する導電膜104、及びソース電極として機能する導電膜112a、及びドレイン電極として機能する導電膜112bとしては、クロム(Cr)、銅(Cu)、アルミニウム(Al)、金(Au)、銀(Ag)、亜鉛(Zn)、モリブデン(Mo)、タンタル(Ta)、チタン(Ti)、タングステン(W)、マンガン(Mn)、ニッケル(Ni)、鉄(Fe)、コバルト(Co)から選ばれた金属元素、または上述した金属元素を成分とする合金か、上述した金属元素を組み合わせた合金等を用いてそれぞれ形成することができる。
また、導電膜104、112a、112bは、単層構造でも、二層以上の積層構造としてもよい。例えば、シリコンを含むアルミニウム膜の単層構造、アルミニウム膜上にチタン膜を積層する二層構造、窒化チタン膜上にチタン膜を積層する二層構造、窒化チタン膜上にタングステン膜を積層する二層構造、窒化タンタル膜または窒化タングステン膜上にタングステン膜を積層する二層構造、チタン膜と、そのチタン膜上にアルミニウム膜を積層し、さらにその上にチタン膜を形成する三層構造等がある。また、アルミニウムに、チタン、タンタル、タングステン、モリブデン、クロム、ネオジム、スカンジウムから選ばれた一または複数を組み合わせた合金膜、もしくは窒化膜を用いてもよい。
また、導電膜104、112a、112bには、インジウム錫酸化物、酸化タングステンを含むインジウム酸化物、酸化タングステンを含むインジウム亜鉛酸化物、酸化チタンを含むインジウム酸化物、酸化チタンを含むインジウム錫酸化物、インジウム亜鉛酸化物、酸化シリコンを添加したインジウム錫酸化物等の透光性を有する導電性材料を適用することもできる。
また、導電膜104、112a、112bには、Cu−X合金膜(Xは、Mn、Ni、Cr、Fe、Co、Mo、Ta、またはTi)を適用してもよい。Cu−X合金膜を用いることで、ウエットエッチングプロセスで加工できるため、製造コストを抑制することが可能となる。
〔ゲート絶縁膜として機能する絶縁膜〕
トランジスタ100のゲート絶縁膜として機能する絶縁膜106、107としては、プラズマ化学気相堆積(PECVD:(Plasma Enhanced Chemical Vapor Deposition))法、スパッタリング法等により、酸化シリコン膜、酸化窒化シリコン膜、窒化酸化シリコン膜、窒化シリコン膜、酸化アルミニウム膜、酸化ハフニウム膜、酸化イットリウム膜、酸化ジルコニウム膜、酸化ガリウム膜、酸化タンタル膜、酸化マグネシウム膜、酸化ランタン膜、酸化セリウム膜および酸化ネオジム膜を一種以上含む絶縁膜を、それぞれ用いることができる。なお、絶縁膜106、107の積層構造とせずに、上述の材料から選択された単層の絶縁膜、または3層以上の絶縁膜を用いてもよい。
また、絶縁膜106は、酸素の透過を抑制するブロッキング膜としての機能を有する。例えば、絶縁膜107、114、116及び/または酸化物半導体膜108中に過剰の酸素を供給する場合において、絶縁膜106は酸素の透過を抑制することができる。
なお、トランジスタ100のチャネル領域として機能する酸化物半導体膜108と接する絶縁膜107は、酸化物絶縁膜であることが好ましく、化学量論的組成よりも過剰に酸素を含有する領域(酸素過剰領域)を有することがより好ましい。別言すると、絶縁膜107は、酸素を放出することが可能な絶縁膜である。なお、絶縁膜107に酸素過剰領域を設けるには、例えば、酸素雰囲気下にて絶縁膜107を形成すればよい。または、成膜後の絶縁膜107に酸素を導入して、酸素過剰領域を形成してもよい。酸素の導入方法としては、イオン注入法、イオンドーピング法、プラズマイマージョンイオン注入法、プラズマ処理等を用いることができる。
また、絶縁膜107として、酸化ハフニウムを用いる場合、以下の効果を奏する。酸化ハフニウムは、酸化シリコンや酸化窒化シリコンと比べて比誘電率が高い。したがって、酸化シリコンを用いる場合に比べて膜厚を大きくできるため、トンネル電流によるリーク電流を小さくすることができる。すなわち、オフ電流の小さいトランジスタを実現することができる。さらに、結晶構造を有する酸化ハフニウムは、非晶質構造を有する酸化ハフニウムと比べて高い比誘電率を備える。したがって、オフ電流の小さいトランジスタとするためには、結晶構造を有する酸化ハフニウムを用いることが好ましい。結晶構造の例としては、単斜晶系や立方晶系などが挙げられる。ただし、本発明の一態様は、これらに限定されない。
なお、本実施の形態では、絶縁膜106として窒化シリコン膜を形成し、絶縁膜107として酸化シリコン膜を形成する。窒化シリコン膜は、酸化シリコン膜と比較して比誘電率が高く、酸化シリコン膜と同等の静電容量を得るのに必要な膜厚が大きいため、トランジスタ150のゲート絶縁膜として、窒化シリコン膜を含むことで絶縁膜を物理的に厚膜化することができる。よって、トランジスタ100の絶縁耐圧の低下を抑制、さらには絶縁耐圧を向上させて、トランジスタ100の静電破壊を抑制することができる。
〔酸化物半導体膜〕
酸化物半導体膜108としては、先に示す材料を用いることができる。
酸化物半導体膜108がIn−M−Zn酸化物の場合、In−M−Zn酸化物を成膜するために用いるスパッタリングターゲットの金属元素の原子数比は、In≧M、Zn≧Mを満たすことが好ましい。このようなスパッタリングターゲットの金属元素の原子数比として、例えば、In:M:Zn=1:1:1、In:M:Zn=1:1:1.2、In:M:Zn=2:1:3、In:M:Zn=3:1:2、In:M:Zn=3:1:4、In:M:Zn=4:2:4.1、In:M:Zn=5:1:7などがある。
また、酸化物半導体膜108がIn−M−Zn酸化物の場合、スパッタリングターゲットとしては、多結晶のIn−M−Zn酸化物を含むターゲットを用いると好ましい。多結晶のIn−M−Zn酸化物を含むターゲットを用いることで、結晶性を有する酸化物半導体膜108を形成しやすくなる。なお、成膜される酸化物半導体膜108の原子数比はそれぞれ、上記のスパッタリングターゲットに含まれる金属元素の原子数比のプラスマイナス40%の変動を含む。例えば、スパッタリングターゲットとして、原子数比がIn:Ga:Zn=4:2:4.1を用いる場合、成膜される酸化物半導体膜108の原子数比は、In:Ga:Zn=4:2:3近傍となる場合がある。
例えば、第1の酸化物半導体膜108aとしては、上述のIn:M:Zn=2:1:3、In:M:Zn=3:1:2、In:M:Zn=4:2:4.1等のスパッタリングターゲットを用いて形成すればよい。また、第2の酸化物半導体膜108bとしては、上述のIn:M:Zn=1:1:1、In:M:Zn=1:1:1.2等を用いて形成すればよい。なお、第2の酸化物半導体膜108bに用いるスパッタリングターゲットの金属元素の原子数比としては、In≧M、Zn≧Mを満たす必要はなく、In≧M、Zn<Mを満たす組成でもよい。具体的には、In:M:Zn=1:3:2等が挙げられる。
また、酸化物半導体膜108は、エネルギーギャップが2eV以上、好ましくは2.5eV以上、より好ましくは3eV以上である。このように、エネルギーギャップの広い酸化物半導体を用いることで、トランジスタ100のオフ電流を低減することができる。とくに、第1の酸化物半導体膜108aには、エネルギーギャップが2eV以上、好ましくは2eV以上3.0eV以下の酸化物半導体膜を用い、第2の酸化物半導体膜108bには、エネルギーギャップが2.5eV以上3.5eV以下の酸化物半導体膜を用いると、好適である。また、第1の酸化物半導体膜108aよりも第2の酸化物半導体膜108bのエネルギーギャップが大きい方が好ましい。
また、第1の酸化物半導体膜108a、及び第2の酸化物半導体膜108bの厚さは、それぞれ3nm以上200nm以下、好ましくは3nm以上100nm以下、さらに好ましくは3nm以上50nm以下とする。なお、先に記載の膜厚の関係を満たすと好ましい。
また、第2の酸化物半導体膜108bとしては、キャリア密度の低い酸化物半導体膜を用いる。例えば、第2の酸化物半導体膜108bは、キャリア密度が1×1017/cm以下、好ましくは1×1015/cm以下、さらに好ましくは1×1013/cm以下、より好ましくは1×1011/cm以下とする。
なお、これらに限られず、必要とするトランジスタの半導体特性及び電気特性(電界効果移動度、しきい値電圧等)に応じて適切な組成のものを用いればよい。また、必要とするトランジスタの半導体特性を得るために、第1の酸化物半導体膜108a、及び第2の酸化物半導体膜108bのキャリア密度や不純物濃度、欠陥密度、金属元素と酸素の原子数比、原子間距離、密度等を適切なものとすることが好ましい。
なお、第1の酸化物半導体膜108a、及び第2の酸化物半導体膜108bとしては、それぞれ不純物濃度が低く、欠陥準位密度の低い酸化物半導体膜を用いることで、さらに優れた電気特性を有するトランジスタを作製することができ好ましい。ここでは、不純物濃度が低く、欠陥準位密度の低い(酸素欠損の少ない)ことを高純度真性または実質的に高純度真性とよぶ。高純度真性または実質的に高純度真性である酸化物半導体膜は、キャリア発生源が少ないため、キャリア密度を低くすることができる。従って、該酸化物半導体膜にチャネル領域が形成されるトランジスタは、しきい値電圧がマイナスとなる電気特性(ノーマリーオンともいう。)になることが少ない。また、高純度真性または実質的に高純度真性である酸化物半導体膜は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。また、高純度真性または実質的に高純度真性である酸化物半導体膜は、オフ電流が著しく小さく、チャネル幅が1×10μmでチャネル長Lが10μmの素子であっても、ソース電極とドレイン電極間の電圧(ドレイン電圧)が1Vから10Vの範囲において、オフ電流が、半導体パラメータアナライザの測定限界以下、すなわち1×10−13A以下という特性を得ることができる。
したがって、上記高純度真性、または実質的に高純度真性の酸化物半導体膜にチャネル領域が形成されるトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタとすることができる。なお、酸化物半導体膜のトラップ準位に捕獲された電荷は、消失するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、トラップ準位密度の高い酸化物半導体膜にチャネル領域が形成されるトランジスタは、電気特性が不安定となる場合がある。不純物としては、水素、窒素、アルカリ金属、またはアルカリ土類金属等がある。
酸化物半導体膜に含まれる水素は、金属原子と結合する酸素と反応して水になると共に、酸素が脱離した格子(または酸素が脱離した部分)に酸素欠損を形成する。該酸素欠損に水素が入ることで、キャリアである電子が生成される場合がある。また、水素の一部が金属原子と結合する酸素と結合して、キャリアである電子を生成することがある。従って、水素が含まれている酸化物半導体膜を用いたトランジスタはノーマリーオン特性となりやすい。このため、酸化物半導体膜108は水素ができる限り低減されていることが好ましい。具体的には、酸化物半導体膜108において、SIMS分析により得られる水素濃度を、2×1020atoms/cm以下、好ましくは5×1019atoms/cm以下、より好ましくは1×1019atoms/cm以下、5×1018atoms/cm以下、好ましくは1×1018atoms/cm以下、より好ましくは5×1017atoms/cm以下、さらに好ましくは1×1016atoms/cm以下とする。
また、第1の酸化物半導体膜108aは、第2の酸化物半導体膜108bよりも水素濃度が少ない部分を有すると好ましい。第1の酸化物半導体膜108aの方が、第2の酸化物半導体膜108bよりも水素濃度が少ない部分を有すことにより、信頼性の高い半導体装置とすることができる。
また、第1酸化物半導体膜108aにおいて、第14族元素の一つであるシリコンや炭素が含まれると、第1の酸化物半導体膜108aにおいて酸素欠損が増加し、n型化してしまう。このため、第1の酸化物半導体膜108aにおけるシリコンや炭素の濃度と、第1の酸化物半導体膜108aとの界面近傍のシリコンや炭素の濃度(SIMS分析により得られる濃度)を、2×1018atoms/cm以下、好ましくは2×1017atoms/cm以下とする。
また、第1の酸化物半導体膜108aにおいて、SIMS分析により得られるアルカリ金属またはアルカリ土類金属の濃度を、1×1018atoms/cm以下、好ましくは2×1016atoms/cm以下にする。アルカリ金属及びアルカリ土類金属は、酸化物半導体と結合するとキャリアを生成する場合があり、トランジスタのオフ電流が増大してしまうことがある。このため、第1の酸化物半導体膜108aのアルカリ金属またはアルカリ土類金属の濃度を低減することが好ましい。
また、第1の酸化物半導体膜108aに窒素が含まれていると、キャリアである電子が生じ、キャリア密度が増加し、n型化しやすい。この結果、窒素が含まれている酸化物半導体膜を用いたトランジスタはノーマリーオン特性となりやすい。従って、該酸化物半導体膜において、窒素はできる限り低減されていることが好ましい、例えば、SIMS分析により得られる窒素濃度は、5×1018atoms/cm以下にすることが好ましい。
また、第1の酸化物半導体膜108a、及び第2の酸化物半導体膜108bは、それぞれ非単結晶構造でもよい。非単結晶構造は、例えば、CAAC−OS(C Axis Aligned Crystalline Oxide Semiconductor)、多結晶構造、微結晶構造、または非晶質構造を含む。非単結晶構造において、非晶質構造は最も欠陥準位密度が高く、CAAC−OSは最も欠陥準位密度が低い。よって、チャネルが形成される半導体膜に酸化物半導体膜を用いる場合は、CAAC−OSを用いることが好ましい。
CAAC−OSは、c軸配向した複数の結晶部を有する酸化物半導体の一つである。CAAC−OSは誘電率異方性を有する。具体的には、CAAC−OSはa軸方向およびb軸方向の誘電率よりも、c軸方向の誘電率が大きい。チャネルが形成される半導体層にCAAC−OSを用いて、ゲート電極をc軸方向に配置したトランジスタは、c軸方向の誘電率が大きいため、ゲート電極から生じる電界がCAAC−OS全体に届きやすい。よって、サブスレッショルドスイング値(S値)を小さくすることができる。また、半導体層にCAAC−OSを用いたトランジスタは、微細化によるS値の増大が生じにくい。
また、CAAC−OSはa軸方向およびb軸方向の誘電率が小さいため、ソースとドレイン間に生じる電界の影響が緩和される。よって、チャネル長変調効果や、短チャネル効果、などが生じにくく、トランジスタの信頼性を高めることができる。
ここで、チャネル長変調効果とは、ドレイン電圧がしきい値電圧よりも高い場合に、ドレイン側から空乏層が広がり、実効上のチャネル長が短くなる現象を言う。また、短チャネル効果とは、チャネル長が短くなることにより、しきい値電圧の低下などの電気特性の悪化が生じる現象を言う。微細なトランジスタほど、これらの現象による電気特性の劣化が生じやすい。
〔トランジスタの保護絶縁膜として機能する絶縁膜〕
絶縁膜114、116は、酸化物半導体膜108に酸素を供給する機能を有する。また、絶縁膜118は、トランジスタ100の保護絶縁膜としての機能を有する。また、絶縁膜114、116は、酸素を有する。また、絶縁膜114は、酸素を透過することのできる絶縁膜である。なお、絶縁膜114は、後に形成する絶縁膜116を形成する際の、酸化物半導体膜108へのダメージ緩和膜としても機能する。
絶縁膜114としては、厚さが5nm以上150nm以下、好ましくは5nm以上50nm以下の酸化シリコン、酸化窒化シリコン等を用いることができる。
また、絶縁膜114は、欠陥量が少ないことが好ましく、代表的には、電子スピン共鳴(ESR:Electron Spin Resonance)測定により、シリコンのダングリングボンドに由来するg=2.001に現れる信号のスピン密度が3×1017spins/cm以下であることが好ましい。これは、絶縁膜114に含まれる欠陥密度が多いと、該欠陥に酸素が結合してしまい、絶縁膜114における酸素の透過量が減少してしまう。
なお、絶縁膜114においては、外部から絶縁膜114に入った酸素が全て絶縁膜114の外部に移動せず、絶縁膜114にとどまる酸素もある。また、絶縁膜114に酸素が入ると共に、絶縁膜114に含まれる酸素が絶縁膜114の外部へ移動することで、絶縁膜114において酸素の移動が生じる場合もある。絶縁膜114として酸素を透過することができる酸化物絶縁膜を形成すると、絶縁膜114上に設けられる、絶縁膜116から脱離する酸素を、絶縁膜114を介して酸化物半導体膜108に移動させることができる。
また、絶縁膜114は、窒素酸化物に起因する準位密度が低い酸化物絶縁膜を用いて形成することができる。なお、当該窒素酸化物に起因する準位密度は、酸化物半導体膜の価電子帯の上端のエネルギー(Ev_os)と酸化物半導体膜の伝導帯の下端のエネルギー(Ec_os)の間に形成され得る場合がある。上記酸化物絶縁膜として、窒素酸化物の放出量が少ない酸化窒化シリコン膜、または窒素酸化物の放出量が少ない酸化窒化アルミニウム膜等を用いることができる。
なお、窒素酸化物の放出量の少ない酸化窒化シリコン膜は、昇温脱離ガス分析法において、窒素酸化物の放出量よりアンモニアの放出量が多い膜であり、代表的にはアンモニアの放出量が1×1018/cm以上5×1019/cm以下である。なお、アンモニアの放出量は、膜の表面温度が50℃以上650℃以下、好ましくは50℃以上550℃以下の加熱処理による放出量とする。
窒素酸化物(NO、Xは0より大きく2以下、好ましくは1以上2以下。)、代表的にはNOまたはNOは、絶縁膜114などに準位を形成する。当該準位は、酸化物半導体膜108のエネルギーギャップ内に位置する。そのため、窒素酸化物が、絶縁膜114及び酸化物半導体膜108の界面に拡散すると、当該準位が絶縁膜114側において電子をトラップする場合がある。この結果、トラップされた電子が、絶縁膜114及び酸化物半導体膜108界面近傍に留まるため、トランジスタのしきい値電圧をプラス方向にシフトさせてしまう。
また、窒素酸化物は、加熱処理においてアンモニア及び酸素と反応する。絶縁膜114に含まれる窒素酸化物は、加熱処理において、絶縁膜116に含まれるアンモニアと反応するため、絶縁膜114に含まれる窒素酸化物が低減される。このため、絶縁膜114及び酸化物半導体膜108の界面において、電子がトラップされにくい。
絶縁膜114として、上記酸化物絶縁膜を用いることで、トランジスタのしきい値電圧のシフトを低減することが可能であり、トランジスタの電気特性の変動を低減することができる。
なお、トランジスタの作製工程の加熱処理、代表的には300℃以上350℃未満の加熱処理により、絶縁膜114は、100K以下のESRで測定して得られたスペクトルにおいてg値が2.037以上2.039以下の第1のシグナル、g値が2.001以上2.003以下の第2のシグナル、及びg値が1.964以上1.966以下の第3のシグナルが観測される。なお、第1のシグナル及び第2のシグナルのスプリット幅、並びに第2のシグナル及び第3のシグナルのスプリット幅は、XバンドのESR測定において約5mTである。また、g値が2.037以上2.039以下の第1のシグナル、g値が2.001以上2.003以下の第2のシグナル、及びg値が1.964以上1.966以下である第3のシグナルのスピンの密度の合計が1×1018spins/cm未満であり、代表的には1×1017spins/cm以上1×1018spins/cm未満である。
なお、100K以下のESRスペクトルにおいてg値が2.037以上2.039以下の第1シグナル、g値が2.001以上2.003以下の第2のシグナル、及びg値が1.964以上1.966以下の第3のシグナルは、窒素酸化物起因のシグナルに相当する。窒素酸化物の代表例としては、一酸化窒素、二酸化窒素等がある。即ち、g値が2.037以上2.039以下の第1のシグナル、g値が2.001以上2.003以下の第2のシグナル、及びg値が1.964以上1.966以下である第3のシグナルのスピンの密度の合計が少ないほど、酸化物絶縁膜に含まれる窒素酸化物の含有量が少ないといえる。
また、上記酸化物絶縁膜は、SIMSで測定される窒素濃度が6×1020atoms/cm以下である。
膜の表面温度が220℃以上350℃以下であり、シラン及び一酸化二窒素を用いたPECVD法を用いて、上記酸化物絶縁膜を形成することで、緻密であり、且つ硬度の高い膜を形成することができる。
絶縁膜116は、化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁膜を用いて形成する。化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁膜は、加熱により酸素の一部が脱離する。化学量論的組成を満たす酸素よりも多くの酸素を含む酸化物絶縁膜は、TDS分析にて、酸素原子に換算しての酸素の脱離量が1.0×1019atoms/cm以上、好ましくは3.0×1020atoms/cm以上である酸化物絶縁膜である。なお、上記TDSにおける膜の表面温度としては100℃以上700℃以下、または100℃以上500℃以下の範囲が好ましい。
絶縁膜116としては、厚さが30nm以上500nm以下、好ましくは50nm以上400nm以下の、酸化シリコン、酸化窒化シリコン等を用いることができる。
また、絶縁膜116は、欠陥量が少ないことが好ましく、代表的には、ESR測定により、シリコンのダングリングボンドに由来するg=2.001に現れる信号のスピン密度が1.5×1018spins/cm未満、さらには1×1018spins/cm以下であることが好ましい。なお、絶縁膜116は、絶縁膜114と比較して酸化物半導体膜108から離れているため、絶縁膜114より、欠陥密度が多くともよい。
また、絶縁膜114、116は、同種の材料の絶縁膜を用いることができるため、絶縁膜114と絶縁膜116の界面が明確に確認できない場合がある。したがって、本実施の形態においては、絶縁膜114と絶縁膜116の界面は、破線で図示している。なお、本実施の形態においては、絶縁膜114と絶縁膜116の2層構造について説明したが、これに限定されず、例えば、絶縁膜114の単層構造としてもよい。
絶縁膜118は、窒素を有する。また、絶縁膜118は、窒素及びシリコンを有する。また、絶縁膜118は、酸素、水素、水、アルカリ金属、アルカリ土類金属等のブロッキングできる機能を有する。絶縁膜118を設けることで、酸化物半導体膜108からの酸素の外部への拡散と、絶縁膜114、116に含まれる酸素の外部への拡散と、外部から酸化物半導体膜108への水素、水等の入り込みを防ぐことができる。絶縁膜118としては、例えば、窒化物絶縁膜を用いることができる。該窒化物絶縁膜としては、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウム等がある。なお、酸素、水素、水、アルカリ金属、アルカリ土類金属等のブロッキング効果を有する窒化物絶縁膜の代わりに、酸素、水素、水等のブロッキング効果を有する酸化物絶縁膜を設けてもよい。酸素、水素、水等のブロッキング効果を有する酸化物絶縁膜としては、酸化アルミニウム、酸化窒化アルミニウム、酸化ガリウム、酸化窒化ガリウム、酸化イットリウム、酸化窒化イットリウム、酸化ハフニウム、酸化窒化ハフニウム等がある。
なお、上記記載の、導電膜、絶縁膜、酸化物半導体膜などの様々な膜は、スパッタリング法やPECVD法により形成することができるが、他の方法、例えば、熱CVD(Chemical Vapor Deposition)法により形成してもよい。熱CVD法の例としてMOCVD(Metal Organic Chemical Vapor Deposition)法やALD法を用いても良い。
熱CVD法は、プラズマを使わない成膜方法のため、プラズマダメージにより欠陥が生成されることが無いという利点を有する。
熱CVD法は、原料ガスと酸化剤を同時にチャンバー内に送り、チャンバー内を大気圧または減圧下とし、基板近傍または基板上で反応させて基板上に堆積させることで成膜を行ってもよい。
また、ALD法は、チャンバー内を大気圧または減圧下とし、反応のための原料ガスが順次チャンバーに導入され、そのガス導入の順序を繰り返すことで成膜を行ってもよい。例えば、それぞれのスイッチングバルブ(高速バルブとも呼ぶ)を切り替えて2種類以上の原料ガスを順番にチャンバーに供給し、複数種の原料ガスが混ざらないように第1の原料ガスと同時またはその後に不活性ガス(アルゴン、或いは窒素など)などを導入し、第2の原料ガスを導入する。なお、同時に不活性ガスを導入する場合には、不活性ガスはキャリアガスとなり、また、第2の原料ガスの導入時にも同時に不活性ガスを導入してもよい。また、不活性ガスを導入する代わりに真空排気によって第1の原料ガスを排出した後、第2の原料ガスを導入してもよい。第1の原料ガスが基板の表面に吸着して第1の層を成膜し、後から導入される第2の原料ガスと反応して、第2の層が第1の層上に積層されて薄膜が形成される。このガス導入順序を制御しつつ所望の厚さになるまで複数回繰り返すことで、段差被覆性に優れた薄膜を形成することができる。薄膜の厚さは、ガス導入順序を繰り返す回数によって調節することができるため、精密な膜厚調節が可能であり、微細なFETを作製する場合に適している。
MOCVD法やALD法などの熱CVD法は、上記実施形態の導電膜、絶縁膜、酸化物半導体膜、金属酸化膜などの様々な膜を形成することができ、例えば、In−Ga−ZnO膜を成膜する場合には、トリメチルインジウム、トリメチルガリウム、及びジメチル亜鉛を用いる。なお、トリメチルインジウムの化学式は、In(CHである。また、トリメチルガリウムの化学式は、Ga(CHである。また、ジメチル亜鉛の化学式は、Zn(CHである。また、これらの組み合わせに限定されず、トリメチルガリウムに代えてトリエチルガリウム(化学式Ga(C)を用いることもでき、ジメチル亜鉛に代えてジエチル亜鉛(化学式Zn(C)を用いることもできる。
例えば、ALDを利用する成膜装置により酸化ハフニウム膜を形成する場合には、溶媒とハフニウム前駆体化合物を含む液体(ハフニウムアルコキシドや、テトラキスジメチルアミドハフニウム(TDMAH)などのハフニウムアミド)を気化させた原料ガスと、酸化剤としてオゾン(O)の2種類のガスを用いる。なお、テトラキスジメチルアミドハフニウムの化学式はHf[N(CHである。また、他の材料液としては、テトラキス(エチルメチルアミド)ハフニウムなどがある。
例えば、ALDを利用する成膜装置により酸化アルミニウム膜を形成する場合には、溶媒とアルミニウム前駆体化合物を含む液体(トリメチルアルミニウム(TMA)など)を気化させた原料ガスと、酸化剤としてHOの2種類のガスを用いる。なお、トリメチルアルミニウムの化学式はAl(CHである。また、他の材料液としては、トリス(ジメチルアミド)アルミニウム、トリイソブチルアルミニウム、アルミニウムトリス(2,2,6,6−テトラメチル−3,5−ヘプタンジオナート)などがある。
例えば、ALDを利用する成膜装置により酸化シリコン膜を形成する場合には、ヘキサクロロジシランを被成膜面に吸着させ、吸着物に含まれる塩素を除去し、酸化性ガス(O、一酸化二窒素)のラジカルを供給して吸着物と反応させる。
例えば、ALDを利用する成膜装置によりタングステン膜を成膜する場合には、WFガスとBガスを順次繰り返し導入して初期タングステン膜を形成し、その後、WFガスとHガスを用いてタングステン膜を形成する。なお、Bガスに代えてSiHガスを用いてもよい。
例えば、ALDを利用する成膜装置により酸化物半導体膜、例えばIn−Ga−ZnO膜を成膜する場合には、In(CHガスとOガスを順次繰り返し導入してIn−O層を形成し、その後、Ga(CHガスとOガスを用いてGaO層を形成し、更にその後Zn(CHガスとOガスを用いてZnO層を形成する。なお、これらの層の順番はこの例に限らない。また、これらのガスを混ぜてIn−Ga−O層やIn−Zn−O層、Ga−Zn−O層などの混合化合物層を形成しても良い。なお、Oガスに変えてAr等の不活性ガスで水をバブリングして得られたHOガスを用いても良いが、Hを含まないOガスを用いる方が好ましい。また、In(CHガスにかえて、In(Cガスを用いても良い。また、Ga(CHガスにかえて、Ga(Cガスを用いても良い。また、Zn(CHガスを用いても良い。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態3)
本実施の形態では、本発明の一態様の表示パネルに用いることができるトランジスタの構成について、図10を参照しながら説明する。
<半導体装置の構成例>
図10(A)は、トランジスタ100の上面図であり、図10(B)は、図10(A)に示す切断線X1−X2間における切断面の断面図に相当し、図10(C)は、図10(A)に示す切断線Y1−Y2間における切断面の断面図に相当する。なお、図10(A)において、煩雑になることを避けるため、トランジスタ100の構成要素の一部(ゲート絶縁膜として機能する絶縁膜等)を省略して図示している。また、切断線X1−X2方向をチャネル長方向、切断線Y1−Y2方向をチャネル幅方向と呼称する場合がある。なお、トランジスタの上面図においては、以降の図面においても図10(A)と同様に、構成要素の一部を省略して図示する場合がある。
なお、トランジスタ100を実施の形態1において説明する表示パネル700等に用いることができる。
例えば、トランジスタ100をトランジスタMまたはトランジスタMDに用いる場合は、基板102を第2の絶縁膜501Cに、導電膜104を導電膜504に、絶縁膜106および絶縁膜107が積層された積層膜を絶縁膜506に、酸化物半導体膜108を半導体膜508に、導電膜112aを導電膜512Aに、導電膜112bを導電膜512Bに、絶縁膜114および絶縁膜116が積層された積層膜を絶縁膜516に、絶縁膜118を絶縁膜518に、導電膜120bを導電膜524に、それぞれ読み替えることができる。
トランジスタ100は、基板102上の第1のゲート電極として機能する導電膜104と、基板102及び導電膜104上の絶縁膜106と、絶縁膜106上の絶縁膜107と、絶縁膜107上の酸化物半導体膜108と、酸化物半導体膜108に電気的に接続されるソース電極として機能する導電膜112aと、酸化物半導体膜108に電気的に接続されるドレイン電極として機能する導電膜112bと、酸化物半導体膜108、導電膜112a、及び112b上の絶縁膜114、116と、絶縁膜116上に設けられ、且つ導電膜112bと電気的に接続される導電膜120aと、絶縁膜116上の導電膜120bと、絶縁膜116及び導電膜120a、120b上の絶縁膜118と、を有する。
また、トランジスタ100において、絶縁膜106、107は、トランジスタ100の第1のゲート絶縁膜としての機能を有し、絶縁膜114、116は、トランジスタ100の第2のゲート絶縁膜としての機能を有し、絶縁膜118は、トランジスタ100の保護絶縁膜としての機能を有する。なお、本明細書等において、絶縁膜106、107を第1の絶縁膜と、絶縁膜114、116を第2の絶縁膜と、絶縁膜118を第3の絶縁膜と、それぞれ呼称する場合がある。
なお、導電膜120bをトランジスタ100の第2のゲート電極に用いることができる。
また、トランジスタ100を表示パネルの画素部に用いる場合は、導電膜120aを表示素子の電極等に用いることができる。
また、酸化物半導体膜108は、第1のゲート電極として機能する導電膜104側の酸化物半導体膜108bと、酸化物半導体膜108b上の酸化物半導体膜108cと、を有する。また、酸化物半導体膜108b及び酸化物半導体膜108cは、Inと、M(MはAl、Ga、Y、またはSn)と、Znと、を有する。
例えば、酸化物半導体膜108bとしては、Inの原子数比がMの原子数比より多い領域を有すると好ましい。また、酸化物半導体膜108cとしては、酸化物半導体膜108bよりもInの原子数が少ない領域を有すると好ましい。
酸化物半導体膜108bが、Inの原子数比がMの原子数比より多い領域を有することで、トランジスタ100の電界効果移動度(単に移動度、またはμFEという場合がある)を高くすることができる。具体的には、トランジスタ100の電界効果移動度が10cm/Vsを超える、さらに好ましくはトランジスタ100の電界効果移動度が30cm/Vsを超えることが可能となる。
例えば、上記の電界効果移動度が高いトランジスタを、ゲート信号を生成するゲートドライバ(とくに、ゲートドライバが有するシフトレジスタの出力端子に接続されるデマルチプレクサ)に用いることで、額縁幅の狭い(狭額縁ともいう)半導体装置または表示装置を提供することができる。
一方で、酸化物半導体膜108bが、Inの原子数比がMの原子数比より多い領域を有する場合、光照射時にトランジスタ100の電気特性が変動しやすくなる。しかしながら、本発明の一態様の半導体装置においては、酸化物半導体膜108b上に酸化物半導体膜108cが形成されている。また、酸化物半導体膜108cは、酸化物半導体膜108bよりもInの原子数比が少ない領域を有するため、酸化物半導体膜108bよりもEgが大きくなる。したがって、酸化物半導体膜108bと、酸化物半導体膜108cとの積層構造である酸化物半導体膜108は、光負バイアスストレス試験による耐性を高めることが可能となる。
また、酸化物半導体膜108中、特に酸化物半導体膜108bのチャネル領域に混入する水素または水分などの不純物は、トランジスタ特性に影響を与えるため問題となる。したがって、酸化物半導体膜108b中のチャネル領域においては、水素または水分などの不純物が少ないほど好ましい。また、酸化物半導体膜108b中のチャネル領域に形成される酸素欠損は、トランジスタ特性に影響を与えるため問題となる。例えば、酸化物半導体膜108bのチャネル領域中に酸素欠損が形成されると、該酸素欠損に水素が結合し、キャリア供給源となる。酸化物半導体膜108bのチャネル領域中にキャリア供給源が生成されると、酸化物半導体膜108bを有するトランジスタ100の電気特性の変動、代表的にはしきい値電圧のシフトが生じる。したがって、酸化物半導体膜108bのチャネル領域においては、酸素欠損が少ないほど好ましい。
そこで、本発明の一態様においては、酸化物半導体膜108に接する絶縁膜、具体的には、酸化物半導体膜108の下方に形成される絶縁膜107、及び酸化物半導体膜108の上方に形成される絶縁膜114、116が過剰酸素を含有する構成である。絶縁膜107、及び絶縁膜114、116から酸化物半導体膜108へ酸素または過剰酸素を移動させることで、酸化物半導体膜中の酸素欠損を低減することが可能となる。よって、トランジスタ100の電気特性、特に光照射におけるトランジスタ100の変動を抑制することが可能となる。
また、本発明の一態様においては、絶縁膜107、及び絶縁膜114、116に過剰酸素を含有させるために、作製工程の増加がない、または作製工程の増加が極めて少ない作製方法を用いる。よって、トランジスタ100の歩留まりを高くすることが可能である。
具体的には、酸化物半導体膜108bを形成する工程において、スパッタリング法を用い、酸素ガスを含む雰囲気にて酸化物半導体膜108bを形成することで、酸化物半導体膜108bの被形成面となる、絶縁膜107に酸素または過剰酸素を添加する。
また、導電膜120a、120bを形成する工程において、スパッタリング法を用い、酸素ガスを含む雰囲気にて導電膜120a、120bを形成することで、導電膜120a、120bの被形成面となる、絶縁膜116に酸素または過剰酸素を添加する。なお、絶縁膜116に酸素または過剰酸素を添加する際に、絶縁膜116の下方に位置する絶縁膜114、及び酸化物半導体膜108にも酸素または過剰酸素が添加される場合がある。
<酸化物導電体>
次に、酸化物導電体について説明する。導電膜120a、120bを形成する工程において、導電膜120a、120bは、絶縁膜114、116から酸素の放出を抑制する保護膜として機能する。また、導電膜120a、120bは、絶縁膜118を形成する工程の前においては、半導体としての機能を有し、絶縁膜118を形成する工程の後においては、導電膜120a、120bは、導電体としての機能を有する。
導電膜120a、120bを導電体として機能させるためには、導電膜120a、120bに酸素欠損を形成し、該酸素欠損に絶縁膜118から水素を添加すると、伝導帯近傍にドナー準位が形成される。この結果、導電膜120a、120bは、導電性が高くなり導電体化する。導電体化された導電膜120a、120bを、それぞれ酸化物導電体ということができる。一般に、酸化物半導体は、エネルギーギャップが大きいため、可視光に対して透光性を有する。一方、酸化物導電体は、伝導帯近傍にドナー準位を有する酸化物半導体である。したがって、酸化物導電体は、ドナー準位による吸収の影響は小さく、可視光に対して酸化物半導体と同程度の透光性を有する。
<半導体装置の構成要素>
以下に、本実施の形態の半導体装置に含まれる構成要素について、詳細に説明する。
なお、以下の材料については、実施の形態2において説明する材料と同様の材料を用いることができる。
実施の形態2において説明する基板102に用いることができる材料を基板102に用いることができる。また、実施の形態2において説明する絶縁膜106、107に用いることができる材料を絶縁膜106、107に用いることができる。
また、実施の形態2において説明するゲート電極、ソース電極、及びドレイン電極として機能する導電膜に用いることができる材料を、第1のゲート電極、ソース電極、及びドレイン電極として機能する導電膜に用いることができる。
〔酸化物半導体膜〕
酸化物半導体膜108としては、先に示した材料を用いることができる。
酸化物半導体膜108bがIn−M−Zn酸化物の場合、In−M−Zn酸化物を成膜するために用いるスパッタリングターゲットの金属元素の原子数比は、In>Mを満たすことが好ましい。このようなスパッタリングターゲットの金属元素の原子数比として、In:M:Zn=2:1:3、In:M:Zn=3:1:2、In:M:Zn=4:2:4.1等が挙げられる。
また、酸化物半導体膜108cがIn−M−Zn酸化物の場合、In−M−Zn酸化物を成膜するために用いるスパッタリングターゲットの金属元素の原子数比は、In≦Mを満たすことが好ましい。このようなスパッタリングターゲットの金属元素の原子数比として、In:M:Zn=1:1:1、In:M:Zn=1:1:1.2、In:M:Zn=1:3:2、In:M:Zn=1:3:4、In:M:Zn=1:3:6、In:M:Zn=1:4:5等が挙げられる。
また、酸化物半導体膜108b及び酸化物半導体膜108cがIn−M−Zn酸化物の場合、スパッタリングターゲットとしては、多結晶のIn−M−Zn酸化物を含むターゲットを用いると好ましい。多結晶のIn−M−Zn酸化物を含むターゲットを用いることで、結晶性を有する酸化物半導体膜108b及び酸化物半導体膜108cを形成しやすくなる。なお、成膜される酸化物半導体膜108b及び酸化物半導体膜108cの原子数比はそれぞれ、誤差として上記のスパッタリングターゲットに含まれる金属元素の原子数比のプラスマイナス40%の変動を含む。例えば、酸化物半導体膜108bのスパッタリングターゲットとして、原子数比がIn:Ga:Zn=4:2:4.1を用いる場合、成膜される酸化物半導体膜108bの原子数比は、In:Ga:Zn=4:2:3近傍となる場合がある。
また、酸化物半導体膜108は、エネルギーギャップが2eV以上、好ましくは2.5eV以上、より好ましくは3eV以上である。このように、エネルギーギャップの広い酸化物半導体を用いることで、トランジスタ100のオフ電流を低減することができる。とくに、酸化物半導体膜108bには、エネルギーギャップが2eV以上、好ましくは2eV以上3.0eV以下の酸化物半導体膜を用い、酸化物半導体膜108cには、エネルギーギャップが2.5eV以上3.5eV以下の酸化物半導体膜を用いると、好適である。また、酸化物半導体膜108bよりも酸化物半導体膜108cのエネルギーギャップが大きい方が好ましい。
また、酸化物半導体膜108b、及び酸化物半導体膜108cの厚さは、それぞれ3nm以上200nm以下、好ましくは3nm以上100nm以下、さらに好ましくは3nm以上50nm以下とする。
また、酸化物半導体膜108cとしては、キャリア密度の低い酸化物半導体膜を用いる。例えば、第2の酸化物半導体膜108cは、キャリア密度が1×1017/cm以下、好ましくは1×1015/cm以下、さらに好ましくは1×1013/cm以下、より好ましくは1×1011/cm以下とする。
なお、これらに限られず、必要とするトランジスタの半導体特性及び電気特性(電界効果移動度、しきい値電圧等)に応じて適切な組成のものを用いればよい。また、必要とするトランジスタの半導体特性を得るために、酸化物半導体膜108b、及び酸化物半導体膜108cのキャリア密度や不純物濃度、欠陥密度、金属元素と酸素の原子数比、原子間距離、密度等を適切なものとすることが好ましい。
なお、酸化物半導体膜108b、及び酸化物半導体膜108cとしては、それぞれ不純物濃度が低く、欠陥準位密度の低い酸化物半導体膜を用いることで、さらに優れた電気特性を有するトランジスタを作製することができ好ましい。ここでは、不純物濃度が低く、欠陥準位密度の低い(酸素欠損の少ない)ことを高純度真性または実質的に高純度真性とよぶ。高純度真性または実質的に高純度真性である酸化物半導体膜は、キャリア発生源が少ないため、キャリア密度を低くすることができる。従って、該酸化物半導体膜にチャネル領域が形成されるトランジスタは、しきい値電圧がマイナスとなる電気特性(ノーマリーオンともいう。)になることが少ない。また、高純度真性または実質的に高純度真性である酸化物半導体膜は、欠陥準位密度が低いため、トラップ準位密度も低くなる場合がある。また、高純度真性または実質的に高純度真性である酸化物半導体膜は、オフ電流が著しく小さく、チャネル幅が1×10μmでチャネル長Lが10μmの素子であっても、ソース電極とドレイン電極間の電圧(ドレイン電圧)が1Vから10Vの範囲において、オフ電流が、半導体パラメータアナライザの測定限界以下、すなわち1×10−13A以下という特性を得ることができる。
したがって、上記高純度真性、または実質的に高純度真性の酸化物半導体膜にチャネル領域が形成されるトランジスタは、電気特性の変動が小さく、信頼性の高いトランジスタとすることができる。なお、酸化物半導体膜のトラップ準位に捕獲された電荷は、消失するまでに要する時間が長く、あたかも固定電荷のように振る舞うことがある。そのため、トラップ準位密度の高い酸化物半導体膜にチャネル領域が形成されるトランジスタは、電気特性が不安定となる場合がある。不純物としては、水素、窒素、アルカリ金属、またはアルカリ土類金属等がある。
酸化物半導体膜に含まれる水素は、金属原子と結合する酸素と反応して水になると共に、酸素が脱離した格子(または酸素が脱離した部分)に酸素欠損を形成する。該酸素欠損に水素が入ることで、キャリアである電子が生成される場合がある。また、水素の一部が金属原子と結合する酸素と結合して、キャリアである電子を生成することがある。従って、水素が含まれている酸化物半導体膜を用いたトランジスタはノーマリーオン特性となりやすい。このため、酸化物半導体膜108は水素ができる限り低減されていることが好ましい。具体的には、酸化物半導体膜108において、SIMS分析により得られる水素濃度を、2×1020atoms/cm以下、好ましくは5×1019atoms/cm以下、より好ましくは1×1019atoms/cm以下、5×1018atoms/cm以下、好ましくは1×1018atoms/cm以下、より好ましくは5×1017atoms/cm以下、さらに好ましくは1×1016atoms/cm以下とする。
また、酸化物半導体膜108bは、酸化物半導体膜108cよりも水素濃度が少ない領域を有すると好ましい。酸化物半導体膜108bの方が、酸化物半導体膜108cよりも水素濃度が少ない領域を有すことにより、信頼性の高い半導体装置とすることができる。
また、酸化物半導体膜108bにおいて、第14族元素の一つであるシリコンや炭素が含まれると、酸化物半導体膜108bにおいて酸素欠損が増加し、n型化してしまう。このため、酸化物半導体膜108bにおけるシリコンや炭素の濃度と、酸化物半導体膜108bとの界面近傍のシリコンや炭素の濃度(SIMS分析により得られる濃度)を、2×1018atoms/cm以下、好ましくは2×1017atoms/cm以下とする。
また、酸化物半導体膜108bにおいて、SIMS分析により得られるアルカリ金属またはアルカリ土類金属の濃度を、1×1018atoms/cm以下、好ましくは2×1016atoms/cm以下にする。アルカリ金属及びアルカリ土類金属は、酸化物半導体と結合するとキャリアを生成する場合があり、トランジスタのオフ電流が増大してしまうことがある。このため、酸化物半導体膜108bのアルカリ金属またはアルカリ土類金属の濃度を低減することが好ましい。
また、酸化物半導体膜108bに窒素が含まれていると、キャリアである電子が生じ、キャリア密度が増加し、n型化しやすい。この結果、窒素が含まれている酸化物半導体膜を用いたトランジスタはノーマリーオン特性となりやすい。従って、該酸化物半導体膜において、窒素はできる限り低減されていることが好ましい、例えば、SIMS分析により得られる窒素濃度は、5×1018atoms/cm以下にすることが好ましい。
また、酸化物半導体膜108b、及び酸化物半導体膜108cは、それぞれ非単結晶構造でもよい。非単結晶構造は、例えば、CAAC−OS、多結晶構造、微結晶構造、または非晶質構造を含む。
〔第2のゲート絶縁膜として機能する絶縁膜〕
絶縁膜114、116は、トランジスタ100の第2のゲート絶縁膜として機能する。また、絶縁膜114、116は、酸化物半導体膜108に酸素を供給する機能を有する。すなわち、絶縁膜114、116は、酸素を有する。また、絶縁膜114は、酸素を透過することのできる絶縁膜である。なお、絶縁膜114は、後に形成する絶縁膜116を形成する際の、酸化物半導体膜108へのダメージ緩和膜としても機能する。
例えば、実施の形態2において説明する絶縁膜114、116を絶縁膜114、116に用いることができる。
〔導電膜として機能する酸化物半導体膜、及び第2のゲート電極として機能する酸化物半導体膜〕
先に記載の酸化物半導体膜108と同様の材料を、導電膜として機能する導電膜120a、及び第2のゲート電極として機能する導電膜120bに用いることができる。
すなわち、導電膜として機能する導電膜120a、及び第2のゲート電極として機能する導電膜120bは、酸化物半導体膜108(酸化物半導体膜108b及び酸化物半導体膜108c)に含まれる金属元素を有する。例えば、第2のゲート電極として機能する導電膜120bと、酸化物半導体膜108(酸化物半導体膜108b及び酸化物半導体膜108c)と、が同一の金属元素を有する構成とすることで、製造コストを抑制することが可能となる。
例えば、導電膜として機能する導電膜120a、及び第2のゲート電極として機能する導電膜120bとしては、In−M−Zn酸化物の場合、In−M−Zn酸化物を成膜するために用いるスパッタリングターゲットの金属元素の原子数比は、In≧Mを満たすことが好ましい。このようなスパッタリングターゲットの金属元素の原子数比として、In:M:Zn=2:1:3、In:M:Zn=3:1:2、In:M:Zn=4:2:4.1等が挙げられる。
また、導電膜として機能する導電膜120a、及び第2のゲート電極として機能する導電膜120bの構造としては、単層構造または2層以上の積層構造とすることができる。なお、導電膜120a、120bが積層構造の場合においては、上記のスパッタリングターゲットの組成に限定されない。
〔トランジスタの保護絶縁膜として機能する絶縁膜〕
絶縁膜118は、トランジスタ100の保護絶縁膜として機能する。
絶縁膜118は、水素及び窒素のいずれか一方または双方を有する。または、絶縁膜118は、窒素及びシリコンを有する。また、絶縁膜118は、酸素、水素、水、アルカリ金属、アルカリ土類金属等のブロッキングできる機能を有する。絶縁膜118を設けることで、酸化物半導体膜108からの酸素の外部への拡散と、絶縁膜114、116に含まれる酸素の外部への拡散と、外部から酸化物半導体膜108への水素、水等の入り込みを防ぐことができる。
また、絶縁膜118は、導電膜として機能する導電膜120a、及び第2のゲート電極として機能する導電膜120bに、水素及び窒素のいずれか一方または双方を供給する機能を有する。特に絶縁膜118としては、水素を含み、当該水素を導電膜120a、120bに供給する機能を有すると好ましい。絶縁膜118から導電膜120a、120bに水素が供給されることで、導電膜120a、120bは、導電体としての機能を有する。
絶縁膜118としては、例えば、窒化物絶縁膜を用いることができる。該窒化物絶縁膜としては、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウム等がある。
なお、上記記載の、導電膜、絶縁膜、酸化物半導体膜などの様々な膜は、スパッタリング法やPECVD法により形成することができるが、他の方法、例えば、熱CVD(Chemical Vapor Deposition)法により形成してもよい。熱CVD法の例としてMOCVD(Metal Organic Chemical Vapor Deposition)法やALD(Atomic Layer Deposition)法を用いても良い。
熱CVD法は、プラズマを使わない成膜方法のため、プラズマダメージにより欠陥が生成されることが無いという利点を有する。
熱CVD法は、原料ガスと酸化剤を同時にチャンバー内に送り、チャンバー内を大気圧または減圧下とし、基板近傍または基板上で反応させて基板上に堆積させることで成膜を行ってもよい。
また、ALD法は、チャンバー内を大気圧または減圧下とし、反応のための原料ガスが順次チャンバーに導入され、そのガス導入の順序を繰り返すことで成膜を行ってもよい。例えば、それぞれのスイッチングバルブ(高速バルブとも呼ぶ)を切り替えて2種類以上の原料ガスを順番にチャンバーに供給し、複数種の原料ガスが混ざらないように第1の原料ガスと同時またはその後に不活性ガス(アルゴン、或いは窒素など)などを導入し、第2の原料ガスを導入する。なお、同時に不活性ガスを導入する場合には、不活性ガスはキャリアガスとなり、また、第2の原料ガスの導入時にも同時に不活性ガスを導入してもよい。また、不活性ガスを導入する代わりに真空排気によって第1の原料ガスを排出した後、第2の原料ガスを導入してもよい。第1の原料ガスが基板の表面に吸着して第1の層を成膜し、後から導入される第2の原料ガスと反応して、第2の層が第1の層上に積層されて薄膜が形成される。このガス導入順序を制御しつつ所望の厚さになるまで複数回繰り返すことで、段差被覆性に優れた薄膜を形成することができる。薄膜の厚さは、ガス導入順序を繰り返す回数によって調節することができるため、精密な膜厚調節が可能であり、微細なFETを作製する場合に適している。
MOCVD法やALD法などの熱CVD法は、上記実施形態の導電膜、絶縁膜、酸化物半導体膜、金属酸化膜などの様々な膜を形成することができ、例えば、In−Ga−ZnO膜を成膜する場合には、トリメチルインジウム、トリメチルガリウム、及びジメチル亜鉛を用いる。なお、トリメチルインジウムの化学式は、In(CHである。また、トリメチルガリウムの化学式は、Ga(CHである。また、ジメチル亜鉛の化学式は、Zn(CHである。また、これらの組み合わせに限定されず、トリメチルガリウムに代えてトリエチルガリウム(化学式Ga(C)を用いることもでき、ジメチル亜鉛に代えてジエチル亜鉛(化学式Zn(C)を用いることもできる。
例えば、ALDを利用する成膜装置により酸化ハフニウム膜を形成する場合には、溶媒とハフニウム前駆体化合物を含む液体(ハフニウムアルコキシドや、テトラキスジメチルアミドハフニウム(TDMAH)などのハフニウムアミド)を気化させた原料ガスと、酸化剤としてオゾン(O)の2種類のガスを用いる。なお、テトラキスジメチルアミドハフニウムの化学式はHf[N(CHである。また、他の材料液としては、テトラキス(エチルメチルアミド)ハフニウムなどがある。
例えば、ALDを利用する成膜装置により酸化アルミニウム膜を形成する場合には、溶媒とアルミニウム前駆体化合物を含む液体(トリメチルアルミニウム(TMA)など)を気化させた原料ガスと、酸化剤としてHOの2種類のガスを用いる。なお、トリメチルアルミニウムの化学式はAl(CHである。また、他の材料液としては、トリス(ジメチルアミド)アルミニウム、トリイソブチルアルミニウム、アルミニウムトリス(2,2,6,6−テトラメチル−3,5−ヘプタンジオナート)などがある。
例えば、ALDを利用する成膜装置により酸化シリコン膜を形成する場合には、ヘキサクロロジシランを被成膜面に吸着させ、吸着物に含まれる塩素を除去し、酸化性ガス(O、一酸化二窒素)のラジカルを供給して吸着物と反応させる。
例えば、ALDを利用する成膜装置によりタングステン膜を成膜する場合には、WFガスとBガスを順次繰り返し導入して初期タングステン膜を形成し、その後、WFガスとHガスを用いてタングステン膜を形成する。なお、Bガスに代えてSiHガスを用いてもよい。
例えば、ALDを利用する成膜装置により酸化物半導体膜、例えばIn−Ga−ZnO膜を成膜する場合には、In(CHガスとOガスを順次繰り返し導入してIn−O層を形成し、その後、Ga(CHガスとOガスを用いてGaO層を形成し、更にその後Zn(CHガスとOガスを用いてZnO層を形成する。なお、これらの層の順番はこの例に限らない。また、これらのガスを混ぜてIn−Ga−O層やIn−Zn−O層、Ga−Zn−O層などの混合化合物層を形成しても良い。なお、Oガスに変えてAr等の不活性ガスで水をバブリングして得られたHOガスを用いても良いが、Hを含まないOガスを用いる方が好ましい。また、In(CHガスに変えて、In(Cガスを用いても良い。また、Ga(CHガスに変えて、Ga(Cガスを用いても良い。また、Zn(CHガスを用いても良い。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態4)
本実施の形態では、本発明の一態様の表示パネルの作製方法について、図面を参照しながら説明する。
図11は本発明の一態様の表示パネルの作製方法を説明するフロー図である。図12乃至図18は作製工程中の本発明の一態様の表示パネルの構成を説明する図である。図12乃至図18は図1(A)の切断線X1−X2、X3−X4、X5−X6、X7−X8、X9−X10、X11−X12における断面図である。
<表示パネルの作製方法>
本実施の形態で説明する表示パネルの作製方法は、以下の11のステップを有する。
〔第1のステップ〕
第1のステップにおいて、工程用基板と重なる領域を有する絶縁膜754を形成する(図11(U1)、および図12(A)参照。)。
例えば、剥離膜510Wが積層された基板510を工程用基板に用いることができる。また、後のステップで基板510から分離することができる材料を絶縁膜754に用いる。これにより、基板510側に剥離膜510Wを残して、絶縁膜754を基板510から分離することができる。または、絶縁膜754と共に剥離膜510Wを基板510から分離することができる。
例えば無機材料または有機樹脂等を剥離膜510Wに用いることができる。例えば、単膜の材料または複数の膜が積層された材料を剥離膜510Wに用いることができる。
具体的には、タングステン、モリブデン、チタン、タンタル、ニオブ、ニッケル、コバルト、ジルコニウム、亜鉛、ルテニウム、ロジウム、パラジウム、オスミウム、イリジウム、シリコンから選択された元素を含む金属、該元素を含む合金または該元素を含む化合物等の無機材料を剥離膜510Wに用いることができる。
また、タングステンを含む膜が積層された材料、または、タングステンを含む膜とタングステンの酸化物を含む膜が積層された材料を、剥離膜510Wに用いてもよい。
また、タングステンを含む膜に酸素を含む膜を積層すると、両者の間にタングステンの酸化物を含む膜を形成することができる。具体的には、タングステンを含む膜に酸化シリコンを含む膜を積層すればよい。また、タングステンを含む膜の表面に、熱酸化処理、酸素プラズマ処理、亜酸化窒素(NO)プラズマ処理または酸化力の強い溶液(例えば、オゾン水等)を用いる処理等を施して、当該膜の表面にタングステンの酸化物を含む膜を形成してもよい。
また、剥離膜510Wにポリイミド、ポリエステル、ポリオレフィン、ポリアミド、ポリカーボネート若しくはアクリル樹脂等の有機材料を用いてもよい。例えば、剥離膜510Wにポリイミドを含む膜を用いてもよい。なお、剥離膜510Wに用いるポリイミドを含む膜は、200℃以上、250℃以上、300℃以上、または350℃以上の耐熱性を有することが好ましい。
基板510としては、ガラス基板、石英基板、サファイア基板、セラミック基板、金属基板、半導体基板などを用いることができる。また、本実施の形態の処理温度に耐えうる耐熱性を有するプラスチック基板を用いてもよい。その基板の一例としては、半導体基板(例えば単結晶基板又はシリコン基板)、SOI基板、ガラス基板、石英基板、プラスチック基板、金属基板、ステンレス・スチル基板、ステンレス・スチル・ホイルを有する基板、タングステン基板、タングステン・ホイルを有する基板、などがある。ガラス基板の一例としては、バリウムホウケイ酸ガラス、アルミノホウケイ酸ガラス、又はソーダライムガラスなどがある。
例えば、第6世代(1500mm×1850mm)、第7世代(1870mm×2200mm)、第8世代(2200mm×2400mm)、第9世代(2400mm×2800mm)、第10世代(2950mm×3400mm)等の面積が基板を基板510に用いることで、大型の表示装置を作製することができる。
本実施の形態では、基板510としてガラス基板を用いる。また、基板510に接して剥離膜510Wを形成する。本実施の形態では剥離膜510Wとしてタングステン膜を形成する。また、剥離膜510Wと接して絶縁膜754を形成する。なお、絶縁膜754は水素を含むことが好ましい。本実施の形態では、絶縁膜754として、プラズマCVD法によりシランガスと亜酸化窒素ガスを用いて酸化窒化シリコン膜を形成する。
なお、本明細書などにおいて、窒化酸化物とは、酸素よりも窒素の含有量が多い化合物をいう。また、酸化窒化物とは、窒素よりも酸素の含有量が多い化合物をいう。なお、各元素の含有量は、例えば、ラザフォード後方散乱法(RBS:Rutherford Backscattering Spectrometry)等を用いて測定することができる。
〔第2のステップ〕
第2のステップにおいて、絶縁膜754を加熱する。絶縁膜754を加熱することで、絶縁膜754に含まれる水素を拡散させて、剥離膜510Wに到達させる(図11(U2)参照。)。これにより、後のステップにおいて絶縁膜754と剥離膜510Wが分離しやすくなる。
〔第3のステップ〕
第3のステップにおいて、絶縁膜754と重なる領域に、第1の導電膜として機能できる第1の電極751(i,j)および、同じ層で形成される他の配線または電極を形成する(図11(U3)、および図12(A)参照。)。本実施の形態では、導電膜751a、導電膜751b、および導電膜751cを積層し、フォトリソグラフィー法およびエッチング法を用いて所定の形状に加工して第1の電極751(i,j)を形成する。
導電膜751aおよび導電膜751cは可視光を透過する導電性材料で形成する。可視光を透過する導電性材料としては、例えば、酸化インジウム、インジウム錫酸化物、インジウム亜鉛酸化物、酸化亜鉛、ガリウムを添加した酸化亜鉛などを用いて形成することができる。また、金、銀、白金、マグネシウム、ニッケル、タングステン、クロム、モリブデン、鉄、コバルト、銅、パラジウム、もしくはチタン等の金属材料、これら金属材料を含む合金、又はこれら金属材料の窒化物(例えば、窒化チタン)等も、透光性を有する程度に薄く形成することで用いることができる。
導電膜751bは可視光を反射する導電性材料で形成する。可視光を反射する導電性材料としては、例えば、アルミニウム、金、白金、銀、ニッケル、タングステン、クロム、モリブデン、鉄、コバルト、銅、もしくはパラジウム等の金属材料、またはこれら金属材料を含む合金を用いることができる。また、上記金属材料や合金に、ランタン、ネオジム、又はゲルマニウム等が添加されていてもよい。また、アルミニウムとチタンの合金、アルミニウムとニッケルの合金、アルミニウムとネオジムの合金等のアルミニウムを含む合金(アルミニウム合金)や、銀と銅の合金、銀とパラジウムと銅の合金、銀とマグネシウムの合金等の銀を含む合金を用いて形成することができる。銀と銅を含む合金は、耐熱性が高いため好ましい。
なお、フォトリソグラフィー法およびエッチング法を用いて第1の電極751を形成する際、開口部751Hと重なる領域の導電膜751cは残してもよい。
〔第4のステップ〕
第4のステップにおいて、開口部591A、開口部591B、開口部591Cを有する絶縁膜501Cを形成する(図11(U4)、および図12(B)参照。)。
絶縁膜501Cは、酸化アルミニウム、酸化マグネシウム、酸化シリコン、酸化窒化シリコン、酸化ガリウム、酸化ゲルマニウム、酸化イットリウム、酸化ジルコニウム、酸化ランタン、酸化ネオジム、酸化ハフニウム及び酸化タンタルなどの酸化物材料や、窒化シリコン、窒化酸化シリコン、窒化アルミニウム、窒化酸化アルミニウムなどの窒化物材料などを、単層または多層で形成することができる。例えば、絶縁膜501Cを、酸化シリコンと窒化シリコンを積層した2層構造としてもよいし、上記材料を組み合わせた5層構造としてもよい。絶縁膜501Cは、スパッタリング法やCVD法、熱酸化法、塗布法、印刷法等を用いて形成することが可能である。
絶縁膜501Cにより、外部からの不純物元素の拡散を防止、または低減することができる。また、絶縁膜501Cは、透水性の低い絶縁膜を用いて形成することが好ましい。例えば、透水性の低い絶縁膜の水蒸気透過量は、1×10−5g/(m・day)以下、好ましくは1×10−6g/(m・day)以下、より好ましくは1×10−7g/(m・day)以下、さらに好ましくは1×10−8g/(m・day)以下である。
開口部591A、開口部591Bおよび開口部591Cは、例えば、フォトリソグラフィー法およびエッチング法を用いて形成することができる。
本実施の形態では、絶縁膜501Cとして、厚さ200nm程度の酸化窒化シリコン膜を用いる。なお、開口部591Bと重なる領域を備える導電膜は端子519Bとして機能できる。また、開口部591Cと重なる導電膜は端子519Cとして機能できる。
〔第5のステップ〕
第5のステップにおいて、開口部591Aと重なる第2の導電膜(第2の導電膜と同じ層で形成される他の配線または電極を含む。)および画素回路530(i,j)を形成する(図11(U5)、および図13(A)参照。)。
図13(B)はトランジスタMDおよびトランジスタMの拡大図であり、図13(B)はスイッチSW1の拡大図である。例えば、スイッチSW1に用いることができるトランジスタの導電膜512Bを第2の導電膜として用いることができる(図13(C)参照。)。
また、開口部591Aに重なる領域を備える他の導電膜を用いて、第1の導電膜(第1の電極751(i,j))および第2の導電膜(導電膜512B)を電気的に接続することができる。例えば、導電膜504と同一の工程で形成することができる導電膜を、他の導電膜に用いることができる。
〔第6のステップ〕
第6のステップにおいて、画素回路530(i,j)と電気的に接続される第2の表示素子550(i,j)を形成する(図11(U6)、および図14参照。)。
〔第7のステップ〕
第7のステップにおいて、接合層505を介して基板570を設ける(図11(U7)、および図15参照。)。トランジスタMD、トランジスタM、スイッチSW1、および表示素子550などは、基板510と基板570に挟持される。
基板570として金属材料を用いた基板を用いると、表示パネル700の放熱性を高めることができる。また、基板570として樹脂材料を用いた基板を用いると、外部からの衝撃に強く、破損しにくい表示パネルを実現することができる。
本実施の形態では、基板570として厚さ0.2mmのステンレス基板を用いる。
〔第8のステップ〕
第8のステップにおいて、工程用基板(基板510)を絶縁膜754から分離する(図11(U8)、および図16参照。)。
具体的には、絶縁膜754から剥離膜510Wおよび基板510の一部が分離した剥離の起点を形成する。剥離の起点は、例えば、レーザ等を用いる方法(具体的にはレーザアブレーション法)等または鋭利な先端を備える刃物等を用いる方法により形成することができる。
次いで、剥離の起点から、上記の分離した領域を、徐々に広げ、剥離膜510Wおよび基板510を絶縁膜754から分離する。
〔第9のステップ〕
第9のステップにおいて、絶縁膜754を除去する(図11(U9)、および図17参照。)。絶縁膜754の除去は、ドライエッチング法やウエットエッチング法などにより行うことができる。
〔第10のステップ〕
第10のステップにおいて、導電膜751aおよび絶縁膜501Cと隣接して配向膜AF1を形成する(図11(U10)、および図18参照。)。
例えば、印刷法を用いて、配向膜AF1に用いる可溶性のポリイミドを含む膜を形成する。可溶性のポリイミドを含む膜を用いることにより、配向膜AF1を形成する際に第2の表示素子550(i,j)に加わる温度を、ポリアミック酸等のポリイミド前駆体を用いる方法に比べて低温化することができる。その結果、表示パネルの生産性を向上することができる。また、利便性または信頼性に優れた新規な表示パネルの作製方法を提供することができる。
〔第11のステップ〕
第11のステップにおいて、第1の表示素子750(i,j)を形成する(図11(U11)、および図2参照。)。本実施の形態では、基板770として樹脂材料を用いた基板を用いる。また、基板770として樹脂材料を用いた基板を用いると、外部からの衝撃に強く、破損しにくい表示パネルを実現することができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態5)
本実施の形態では、本発明の一態様の入出力装置の構成について、図19を参照しながら説明する。
図19は、入出力装置800の構成を説明する分解図である。
入出力装置800は、表示パネル806および表示パネル806と重なる領域を備えるタッチセンサ804を有する。なお、入出力装置800は、タッチパネルとして機能できる。
入出力装置800は、タッチセンサ804および表示パネル806を駆動する駆動回路810と、駆動回路810に電力を供給するバッテリ811と、タッチセンサ804、表示パネル806、駆動回路810およびバッテリ811を収納する筐体部を有する。
〔タッチセンサ804〕
タッチセンサ804は、表示パネル806と重なる領域を備える。なお、FPC803はタッチセンサ804に電気的に接続される。
例えば、抵抗膜方式、静電容量方式または光電変換素子を用いる方式等をタッチセンサ804に用いることができる。
なお、タッチセンサ804を表示パネル806の一部に用いてもよい。
〔表示パネル806〕
例えば、実施の形態1に示した表示パネルを表示パネル806に用いることができる。なお、FPC805等は、表示パネル806に電気的に接続される。
〔駆動回路810〕
例えば、電源回路または信号処理回路等を駆動回路810に用いることができる。なお、バッテリまたは外部の商用電源が供給する電力を利用してもよい。
信号処理回路は、ビデオ信号及びクロック信号等を出力する機能を備える。
電源回路は、所定の電力を供給する機能を備える。
〔筐体部〕
例えば、上部カバー801と、上部カバー801と嵌めあわせられる下部カバー802と、上部カバー801および下部カバー802で囲まれる領域に収納されるフレーム809と、を筐体部に用いることができる。
フレーム809は、表示パネル806を保護する機能、駆動回路810の動作に伴い発生する電磁波を遮断する機能または放熱板としての機能を有する。
金属、樹脂またはエラストマー等を、上部カバー801、下部カバー802またはフレーム809に用いることができる。
〔バッテリ811〕
バッテリ811は、電力を供給する機能を備える。
なお、偏光板、位相差板、プリズムシートなどの機能性部材を入出力装置800に用いることができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態6)
本実施の形態では、本発明の一態様の情報処理装置の構成について、図20乃至図23を参照しながら説明する。
図20(A)は、情報処理装置200の構成を説明するブロック図である。図20(B)および図20(C)は、情報処理装置200の外観の一例を説明する投影図である。
図21(A)は、表示部230の構成を説明するブロック図である。図21(B)は、表示部230Bの構成を説明するブロック図である。図21(C)は、画素232(i,j)の構成を説明する回路図である。
<情報処理装置の構成例>
本実施の形態で説明する情報処理装置200は、演算装置210と入出力装置220と、を有する(図20(A)参照)。
そして、演算装置210は、位置情報P1を供給され、画像情報Vおよび制御情報を供給する機能を備える。
入出力装置220は、位置情報P1を供給する機能を備え、画像情報Vおよび制御情報を供給される。
入出力装置220は、画像情報Vを表示する表示部230および位置情報P1を供給する入力部240を備える。
また、表示部230は、第1の表示素子および第1の表示素子と重なる第2の表示素子を備える。また、第1の表示素子を駆動する第1の画素回路および第2の表示素子を駆動する第2の画素回路を備える。
入力部240は、ポインタの位置を検知して、位置に基づいて決定された位置情報P1を供給する機能を備える。
演算装置210は、位置情報P1に基づいてポインタの移動速度を決定する機能を備える。
演算装置210は、画像情報Vのコントラストまたは明るさを移動速度に基づいて決定する機能を備える。
本実施の形態で説明する情報処理装置200は、位置情報P1を供給し、画像情報を供給される入出力装置220と、位置情報P1を供給され画像情報Vを供給する演算装置210と、を含んで構成され、演算装置210は、位置情報P1の移動速度に基づいて画像情報Vのコントラストまたは明るさを決定する機能を備える。
これにより、画像情報の表示位置を移動する際に、使用者の目に与える負担を軽減することができ、使用者の目にやさしい表示をすることができる。また、消費電力を低減し、直射日光下等の明るい場所においても優れた視認性を提供できる。その結果、利便性または信頼性に優れた新規な情報処理装置を提供することができる。
<構成>
本発明の一態様は、演算装置210または入出力装置220を備える。
〔演算装置210〕
演算装置210は、演算部211および記憶部212を備える。また、伝送路214および入出力インターフェース215を備える(図20(A)参照)。
〔演算部211〕
演算部211は、例えばプログラムを実行する機能を備える。例えば、実施の形態7で説明するCPUを用いることができる。これにより、消費電力を十分に低減することができる。
〔記憶部212〕
記憶部212は、例えば演算部211が実行するプログラム、初期情報、設定情報または画像等を記憶する機能を有する。
具体的には、ハードディスク、フラッシュメモリまたは酸化物半導体を含むトランジスタを用いたメモリ等を用いることができる。
〔入出力インターフェース215、伝送路214〕
入出力インターフェース215は端子または配線を備え、情報を供給し、情報を供給される機能を備える。例えば、伝送路214と電気的に接続することができる。また、入出力装置220と電気的に接続することができる。
伝送路214は配線を備え、情報を供給し、情報を供給される機能を備える。例えば、入出力インターフェース215と電気的に接続することができる。また、演算部211、記憶部212または入出力インターフェース215と電気的に接続することができる。
〔入出力装置220〕
入出力装置220は、表示部230、入力部240、検知部250または通信部290を備える。
〔表示部230〕
表示部230は、表示領域231と、駆動回路GDと、駆動回路SDと、を有する(図21(A)参照)。例えば、実施の形態1に示した表示パネルを用いることができる。これにより、消費電力を低減することができる。
表示領域231は、単数または複数の画素232(i,j)と、行方向に配設される画素232(i,j)と電気的に接続される走査線G1(i)および走査線G2(i)と、行方向と交差する列方向に配設される画素232(i,j)と電気的に接続される信号線S1(j)および信号線S2(j)と、を備える。なお、iは1以上m以下の整数であり、jは1以上n以下の整数であり、mおよびnは1以上の整数である。
なお、画素232(i,j)は、走査線G1(i)、走査線G2(i)、信号線S1(j)信号線S2(j)、配線ANO、配線CSCOM、配線VCOM1および配線VCOM2と電気的に接続される(図21(C)参照)。
また、表示部は、複数の駆動回路を有することができる。例えば、表示部230Bは、駆動回路GDAおよび駆動回路GDBを有することができる(図21(B)参照)。
〔駆動回路GD〕
駆動回路GDは、制御情報に基づいて選択信号を供給する機能を有する。
一例を挙げれば、制御情報に基づいて、30Hz以上、好ましくは60Hz以上の頻度で一の走査線に選択信号を供給する機能を備える。これにより、動画像をなめらかに表示することができる。
例えば、制御情報に基づいて、30Hz未満、好ましくは1Hz未満より好ましくは一分に一回未満の頻度で一の走査線に選択信号を供給する機能を備える。これにより、フリッカーが抑制された状態で静止画像を表示することができる。
また、例えば、複数の駆動回路を備える場合、駆動回路GDAが選択信号を供給する頻度と、駆動回路GDBが選択信号を供給する頻度を、異ならせることができる。具体的には、動画像を滑らかに表示する領域に、静止画像をフリッカーが抑制された状態で表示する領域より高い頻度で選択信号を供給することができる。
〔駆動回路SD〕
駆動回路SDは、画像情報Vに基づいて画像信号を供給する機能を有する。
〔画素232(i,j)〕
画素232(i,j)は、第1の表示素子235LCおよび第1の表示素子235LCと重なる第2の表示素子235ELを備える。また、第1の表示素子235LCおよび第2の表示素子235ELを駆動する画素回路を備える(図21(C)参照)。
〔第1の表示素子235LC〕
例えば、光の反射または透過を制御する機能を備える表示素子を、表示素子235LCに用いることができる。例えば、液晶素子と偏光板を組み合わせた構成またはシャッター方式のMEMS表示素子等を用いることができる。反射型の表示素子を用いることにより、表示パネルの消費電力を抑制することができる。具体的には、反射型の液晶表示素子を表示素子235LCに用いることができる。
第1の表示素子235LCは、第1電極と、第2電極と、液晶層と、を有する。液晶層は、第1電極および第2電極の間の電圧を用いて配向を制御することができる液晶材料を含む。例えば、液晶層の厚さ方向(縦方向ともいう)、横方向または斜め方向の電界を、液晶材料の配向を制御する電界に用いることができる。
〔第2の表示素子235EL〕
例えば、光を射出する機能を備える表示素子を第2の表示素子235ELに用いることができる。具体的には、有機EL素子を用いることができる。
具体的には、白色の光を射出する機能を備える有機EL素子を第2の表示素子235ELに用いることができる。または、青色の光、緑色の光または赤色の光を射出する有機EL素子を第2の表示素子235ELに用いることができる。
〔画素回路〕
第1の表示素子または第2の表示素子を駆動する機能を備える回路を画素回路に用いることができる。
スイッチ、トランジスタ、ダイオード、抵抗素子、インダクタまたは容量素子等を画素回路に用いることができる。
例えば、単数または複数のトランジスタをスイッチに用いることができる。または、並列に接続された複数のトランジスタ、直列に接続された複数のトランジスタ、直列と並列が組み合わされて接続された複数のトランジスタを、一のスイッチに用いることができる。
〔トランジスタ〕
例えば、同一の工程で形成することができる半導体膜を駆動回路および画素回路のトランジスタに用いることができる。
例えば、ボトムゲート型のトランジスタ、またはトップゲート型のトランジスタなどを用いることができる。
ところで、例えば、アモルファスシリコンを半導体に用いるボトムゲート型のトランジスタの製造ラインは、酸化物半導体を半導体に用いるボトムゲート型のトランジスタの製造ラインに容易に改造できる。また、例えばポリシリコンを半導体に用いるトップゲート型の製造ラインは、酸化物半導体を半導体に用いるトップゲート型のトランジスタの製造ラインに容易に改造できる。
例えば、14族の元素を含む半導体を用いるトランジスタを利用することができる。具体的には、シリコンを含む半導体を半導体膜に用いることができる。例えば、単結晶シリコン、ポリシリコン、微結晶シリコンまたはアモルファスシリコンなどを半導体膜に用いたトランジスタを用いることができる。
なお、半導体にポリシリコンを用いるトランジスタの作製に要する温度は、半導体に単結晶シリコンを用いるトランジスタに比べて低い。
また、ポリシリコンを半導体に用いるトランジスタの電界効果移動度は、アモルファスシリコンを半導体に用いるトランジスタに比べて高い。これにより、画素の開口率を向上することができる。また、極めて高い精細度で設けられた画素と、ゲート駆動回路およびソース駆動回路を同一の基板上に形成することができる。その結果、電子機器を構成する部品数を低減することができる。
また、ポリシリコンを半導体に用いるトランジスタの信頼性は、アモルファスシリコンを半導体に用いるトランジスタに比べて優れる。
例えば、酸化物半導体を用いるトランジスタを利用することができる。具体的には、インジウムを含む酸化物半導体またはインジウムとガリウムと亜鉛を含む酸化物半導体を半導体膜に用いることができる。
一例を挙げれば、オフ状態におけるリーク電流が、半導体膜にアモルファスシリコンを用いたトランジスタより小さいトランジスタを用いることができる。具体的には、半導体膜に酸化物半導体を用いたトランジスタを用いることができる。
これにより、画素回路が画像信号を保持することができる時間を、アモルファスシリコンを半導体膜に用いたトランジスタを利用する画素回路が保持することができる時間より長くすることができる。具体的には、フリッカーの発生を抑制しながら、選択信号を30Hz未満、好ましくは1Hz未満より好ましくは一分に一回未満の頻度で供給することができる。その結果、情報処理装置の使用者に蓄積する疲労を低減することができる。また、駆動に伴う消費電力を低減することができる。
また、例えば、化合物半導体を用いるトランジスタを利用することができる。具体的には、ガリウムヒ素を含む半導体を半導体膜に用いることができる。
例えば、有機半導体を用いるトランジスタを利用することができる。具体的には、ポリアセン類またはグラフェンを含む有機半導体を半導体膜に用いることができる。
〔入力部240〕
さまざまなヒューマンインターフェイス等を入力部240に用いることができる(図20(A)参照)。
例えば、キーボード、ポインティングデバイス、タッチセンサ、マイクまたはカメラ等を入力部240に用いることができる。なお、表示部230に重なる領域を備えるタッチセンサを用いることができる。表示部230と表示部230に重なる領域を備えるタッチセンサを備える入出力装置を、タッチパネルということができる。
例えば、使用者は、タッチパネルに触れた指をポインタに用いて様々なジェスチャー(タップ、ドラッグ、スワイプまたはピンチイン等)をすることができる。
例えば、演算装置210は、タッチパネルに接触する指の位置または軌跡等の情報を解析し、解析結果が所定の条件を満たすとき、特定のジェスチャーが供給されたとすることができる。これにより、使用者は、所定のジェスチャーにあらかじめ関連付けられた所定の操作命令を、当該ジェスチャーを用いて供給できる。
一例を挙げれば、使用者は、画像情報の表示位置を変更する「スクロール命令」を、タッチパネルに沿ってタッチパネルに接触する指を移動するジェスチャーを用いて供給できる。
〔検知部250〕
検知部250は、周囲の状態を検知して情報P2を取得する機能を備える。
例えば、カメラ、加速度センサ、方位センサ、圧力センサ、温度センサ。湿度センサ、照度センサまたはGPS(Global positioning System)信号受信回路等を、検知部250に用いることができる。
例えば、検知部250の照度センサが検知した周囲の明るさを、演算装置210が、所定の照度と比較して十分に明るいと判断した場合、画像情報を第1の表示素子235LCを使用して表示する。または、薄暗いと判断した場合、画像情報を第1の表示素子235LCおよび第2の表示素子235ELを使用して表示する。または、暗いと判断した場合、画像情報を第2の表示素子235ELを使用して表示する。
具体的には、反射型の液晶素子または/および有機EL素子を用いて、周囲の明るさに基づいて画像を表示する。
これにより、例えば、外光の強い環境において反射型の表示素子を用い、薄暗い環境において自発光型の表示素子を用いて画像情報を表示することができる。その結果、消費電力が低減された、利便性または信頼性に優れた新規な情報処理装置を提供することができる。
例えば、環境光の色度を検出する機能を備えるセンサを検知部250に用いることができる。具体的には、CCDカメラ等を用いることができる。これにより、例えば、検知部250が検出した環境光の色度に基づいて、ホワイトバランスの偏りを補うことができる。
具体的には、第1のステップにおいて、環境光のホワイトバランスの偏りを検知する。
第2のステップにおいて、第1の表示素子を用いて環境光を反射して表示する画像に不足する色の光の強さを予測する。
第3のステップにおいて、第1の表示素子を用いて環境光を反射し、第2の表示素子を用いて不足する色の光を補うように光を射出して、画像を表示する。
これにより、ホワイトバランスが偏った環境光を第1の表示素子が反射する光と、第2の表示素子が射出する光を用いて、ホワイトバランスの偏りが補正された表示をすることができる。その結果、消費電力が低減された、またはホワイトバランスが整えられた画像を表示することができる、利便性または信頼性に優れた新規な情報処理装置を提供することができる。
〔通信部290〕
通信部290は、ネットワークに情報を供給し、ネットワークから情報を取得する機能を備える。
〔プログラム〕
図22および図23を参照しながら、本発明の一態様を、本発明の一態様のプログラムを用いて説明する。
図22(A)は、本発明の一態様のプログラムの主の処理を説明するフローチャートであり、図22(B)は、割り込み処理を説明するフローチャートである。
図23は、表示部230に画像情報を表示する方法を説明する模式図である。
本発明の一態様のプログラムは、下記のステップを有するプログラムである(図22(A)参照)。
第1のステップにおいて、設定を初期化する(図22(A)(S1)参照)。
一例を挙げれば、所定の画像情報と第2のモードを初期設定に用いることができる。
例えば、静止画像を所定の画像情報に用いることができる。または、選択信号を30Hz未満、好ましくは1Hz未満より好ましくは一分に一回未満の頻度で供給するモードを第2のモードに用いることができる。
第2のステップにおいて、割り込み処理を許可する(図22(A)(S2)参照)。なお、割り込み処理が許可された演算装置は、主の処理と並行して割り込み処理を行うことができる。割り込み処理から主の処理に復帰した演算装置は、割り込み処理をして得た結果を主の処理に反映することができる。
なお、カウンタの値が初期値であるとき、演算装置に割り込み処理をさせ、割り込み処理から復帰する際に、カウンタを初期値以外の値としてもよい。これにより、プログラムを起動した後に常に割り込み処理をさせることができる。
第3のステップにおいて、第1のステップまたは割り込み処理において選択された、所定のモードで画像情報を表示する(図22(A)(S3)参照)。
一例を挙げれば、初期設定に基づいて、第2のモードで所定の画像情報を表示する。
具体的には、30Hz未満、好ましくは1Hz未満より好ましくは一分に一回未満の頻度で一の走査線に選択信号を供給するモードを用いて、所定の画像情報を表示する。
例えば、時刻T1に選択信号を供給し、表示部230に第1の画像情報PIC1を表示する(図23参照)。また、例えば1秒後の時刻T2に選択信号を供給し所定の画像情報を表示する。
または、割り込み処理において所定のイベントが供給されない場合において、第2のモードで一の画像情報を表示する。
例えば、時刻T5に選択信号を供給し、表示部230に第4の画像情報PIC4を表示する。また、例えば1秒後の時刻T6に選択信号を供給し同一の画像情報を表示する。なお、時刻T5から時刻T6までの期間は、時刻T1から時刻T2までの期間と同じにすることができる。
一例を挙げれば、割り込み処理において、所定のイベントが供給された場合、第1のモードで所定の画像情報を表示する。
具体的には、割り込み処理において、「ページめくり命令」と関連付けられたイベントが供給された場合、30Hz以上、好ましくは60Hz以上の頻度で一の走査線に選択信号を供給するモードを用いて、表示されている一の画像情報から他の画像情報に表示を切り替える。
または、割り込み処理において、「スクロール命令」と関連付けられたイベントが供給された場合、30Hz以上、好ましくは60Hz以上の頻度で一の走査線に選択信号を供給するモードを用いて、表示されていた第1の画像情報PIC1の一部およびそれに連続する部分を含む第2の画像情報PIC2を表示する。
これにより、例えば「ページめくり命令」に伴って画像が徐々に切り替わる動画像を滑らかに表示することができる。または、「スクロール命令」に伴って画像が徐々に移動する動画像を滑らかに表示することができる。
具体的には、「スクロール命令」と関連付けられたイベントが供給された後の時刻T3に選択信号を供給し、表示位置等が変更された第2の画像情報PIC2を表示する(図23参照)。また、時刻T4に選択信号を供給し、さらに表示位置等が変更された第3の画像情報PIC3を表示する。なお、時刻T2から時刻T3までの期間、時刻T3から時刻T4までの期間および時刻T4から時刻T5までの期間は、時刻T1から時刻T2までの期間より短い。
第4のステップにおいて、終了命令が供給された場合は第5のステップに進み、終了命令が供給されなかった場合は第3のステップに進むように選択する(図22(A)(S4)参照)。
なお、例えば、割り込み処理において、終了命令を供給することができる。
第5のステップにおいて、終了する(図22(A)(S5)参照)。
割り込み処理は以下の第6のステップ乃至第9のステップを備える(図22(B)参照)。
第6のステップにおいて、所定の期間の間に所定のイベントが供給された場合は、第7のステップに進み、所定のイベントが供給されなかった場合は、第8のステップに進む(図22(B)(S6)参照)。
例えば、0.5秒未満好ましくは0.1秒未満を所定の期間とすることができる。
また、例えば終了命令を関連付けたイベントを所定のイベントに含めることができる。
第7のステップにおいて、第1のモードを選択する(図22(B)(S7)参照)。
第8のステップにおいて、第2のモードを選択する(図22(B)(S8)参照)。
第9のステップにおいて、割り込み処理から復帰する(図22(B)(S9)参照)。
〔所定のイベント〕
様々な命令に様々なイベントを関連付けることができる。
例えば、表示されている一の画像情報から他の画像情報に表示を切り替える「ページめくり命令」、一の画像情報の表示されている一部分の表示位置を移動して、一部分に連続する他の部分を表示する「スクロール命令」などがある。
例えば、マウス等のポインティング装置を用いて供給する、「クリック」や「ドラッグ」等のイベント、指等をポインタに用いてタッチパネルに供給する、「タップ」、「ドラッグ」または「スワイプ」等のイベントを用いることができる。
例えば、ポインタを用いて指し示すスライドバーの位置、スワイプの速度、ドラッグの速度等を用いて、さまざまな命令に引数を与えることができる。
具体的には、「ページめくり命令」を実行する際に用いるページをめくる速度などを決定する引数や、「スクロール命令」を実行する際に用いる表示位置を移動する速度などを決定する引数を与えることができる。
また、例えば、ページをめくる速度または/およびスクロール速度に応じて、表示の明るさ、コントラストまたは色味を変化してもよい。
具体的には、ページをめくる速度または/およびスクロール速度が所定の速度より速い場合に、速度と同期して表示の明るさが暗くなるように表示してもよい。
または、ページをめくる速度または/およびスクロール速度が所定の速度より速い場合に、速度と同期してコントラストが低下するように表示してもよい。
例えば、表示されている画像を目で追いかけ難い速度を、所定の速度に用いることができる。
また、画像情報に含まれる明るい階調の領域を暗い階調に近づけてコントラストを低下する方法を用いることができる。
また、画像情報に含まれる暗い階調の領域を明るい階調に近づけてコントラストを低下する方法を用いることができる。
具体的には、ページをめくる速度または/およびスクロール速度が所定の速度より速い場合に、速度と同期して黄色味が強くなるように表示してもよい。または、青みが弱くなるように表示してもよい。
ところで、検知部250を用いて情報処理装置の使用環境を検知して、検知された情報に基づいて、画像情報を生成してもよい。例えば、環境の明るさ等を検知して、画像情報の背景に使用者の嗜好に合わせた色を用いることができる(図20(B)参照)。
ところで、通信部290を用いて特定の空間に配信された情報を受信して、受信した情報に基づいて、画像情報を生成してもよい。例えば、学校または大学等の教室で配信される教材を受信して表示して、教科書に用いることができる。または、企業等の会議室で配信される資料を受信して表示することができる(図20(C)参照)。
これにより、情報処理装置200を使用する使用者に好適な環境を提供することができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態7)
本実施の形態では、電力が供給されない状況でも記憶内容の保持が可能で、かつ、書き込み回数にも制限が無い半導体装置(記憶装置)、およびそれを含むCPUについて説明する。本実施の形態で説明するCPUは、例えば、実施の形態6で説明する情報処理装置に用いる事が出来る。
<記憶装置>
電力が供給されない状況でも記憶内容の保持が可能で、かつ、書き込み回数にも制限が無い半導体装置(記憶装置)の一例を図24に示す。なお、図24(B)は図24(A)を回路図で表したものである。
図24(A)及び(B)に示す半導体装置は、第1の半導体材料を用いたトランジスタ3200と第2の半導体材料を用いたトランジスタ3300、および容量素子3400を有している。
第1の半導体材料と第2の半導体材料は異なるエネルギーギャップを持つ材料とすることが好ましい。例えば、第1の半導体材料を酸化物半導体以外の半導体材料(シリコン(歪シリコン含む)、ゲルマニウム、シリコンゲルマニウム、炭化シリコン、ガリウムヒ素、アルミニウムガリウムヒ素、インジウムリン、窒化ガリウム、有機半導体など)とし、第2の半導体材料を酸化物半導体とすることができる。酸化物半導体以外の材料として単結晶シリコンなどを用いたトランジスタは、高速動作が容易である。一方で、酸化物半導体を用いたトランジスタは、オフ電流が低い。
トランジスタ3300としては、チャネルが形成される半導体層に酸化物半導体を用いたトランジスタ(「OSトランジスタ」ともいう。)が好ましい。OSトランジスタはオフ電流が小さいため、トランジスタ3300にOSトランジスタを用いることにより長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作を必要としない、或いは、リフレッシュ動作の頻度が極めて少ない半導体記憶装置とすることが可能となるため、消費電力を十分に低減することができる。
なお、本明細書などにおける回路図において、OSトランジスタを用いることが好ましいトランジスタに「OS」の記号を付している。
図24(B)において、第1の配線3001はトランジスタ3200のソース電極と電気的に接続され、第2の配線3002はトランジスタ3200のドレイン電極と電気的に接続されている。また、第3の配線3003はトランジスタ3300のソース電極またはドレイン電極の一方と電気的に接続され、第4の配線3004はトランジスタ3300のゲート電極と電気的に接続されている。そして、トランジスタ3200のゲート電極、トランジスタ3300のソース電極またはドレイン電極の他方、および容量素子3400の電極の一方はノードFNと電気的に接続され、容量素子3400の電極の他方は第5の配線3005と電気的に接続されている。
図24(A)に示す半導体装置では、トランジスタ3200のゲート電極の電位が保持可能という特徴を活かすことで、次のように、情報の書き込み、保持、読み出しが可能である。
情報の書き込みおよび保持について説明する。まず、第4の配線3004の電位を、トランジスタ3300がオン状態となる電位にして、トランジスタ3300をオン状態とする。これにより、第3の配線3003の電位が、ノードFNに与えられる。すなわち、トランジスタ3200のゲートに所定の電荷が与えられる(書き込み)。ここでは、異なる二つの電位レベルを与える電荷(以下Lowレベル電荷、Highレベル電荷という)のいずれかが与えられるものとする。その後、第4の配線3004の電位を、トランジスタ3300がオフ状態となる電位にして、トランジスタ3300をオフ状態とすることにより、ノードFNに与えられた電荷が保持される(保持)。
トランジスタ3300のオフ電流は極めて小さいため、ノードFNに与えられた電荷は長時間にわたって保持される。
次に情報の読み出しについて説明する。第1の配線3001に所定の電位(定電位)を与えた状態で、第5の配線3005に適切な電位(読み出し電位)を与えると、ノードFNに保持された電荷量に応じて、第2の配線3002は異なる電位をとる。一般に、トランジスタ3200をnチャネル型とすると、トランジスタ3200のゲート電極(ノードFN)にHighレベル電荷が与えられている場合の見かけのしきい値Vth_Hは、トランジスタ3200のゲート電極にLowレベル電荷が与えられている場合の見かけのしきい値Vth_Lより低くなるためである。ここで、見かけのしきい値電圧とは、トランジスタ3200を「オン状態」とするために必要な第5の配線3005の電位をいうものとする。したがって、第5の配線3005の電位をVth_HとVth_Lの間の電位V0とすることにより、ノードFNに与えられた電荷を判別できる。例えば、書き込みにおいて、ノードFNにHighレベル電荷が与えられていた場合には、第5の配線3005の電位がV0(>Vth_H)となれば、トランジスタ3200は「オン状態」となる。Lowレベル電荷が与えられていた場合には、第5の配線3005の電位がV0(<Vth_L)となっても、トランジスタ3200は「オフ状態」のままである。このため、第2の配線3002の電位を判別することで、保持されている情報を読み出すことができる。
なお、メモリセルをアレイ状に配置して用いる場合、所望のメモリセルの情報のみを読み出せることが必要になる。例えば、情報を読み出さないメモリセルにおいては、ゲートに与えられている電位にかかわらずトランジスタ3200が「オフ状態」となるような電位を第5の配線3005に与えることで所望のメモリセルの情報のみを読み出せる構成とすればよい。または、ゲートに与えられている電位にかかわらずトランジスタ3200が「オン状態」となるような電位を第5の配線3005に与えればよい。
次に、図24(C)に示す半導体装置の情報の読み出しについて説明する。図24(C)に示す半導体装置は、トランジスタ3200を設けていない点で図24(A)と相違している。ただし、この場合も上記と同様の動作により情報の書き込みおよび保持動作が可能である。
トランジスタ3300がオン状態となると、浮遊状態である第3の配線3003と容量素子3400とが導通し、第3の配線3003と容量素子3400の間で電荷が再分配される。その結果、第3の配線3003の電位が変化する。第3の配線3003の電位の変化量は、容量素子3400の電極の一方の電位(または容量素子3400に蓄積された電荷)によって、異なる値をとる。
例えば、容量素子3400の電極の一方の電位をV、容量素子3400の容量をC、第3の配線3003が有する容量成分をCB、電荷が再分配される前の第3の配線3003の電位をVB0とすると、電荷が再分配された後の第3の配線3003の電位は、(CB×VB0+C×V)/(CB+C)となる。従って、メモリセルの状態として、容量素子3400の電極の一方の電位がV1とV0(V1>V0)の2状態をとるとすると、電位V1を保持している場合のビット線BLの電位(=(CB×VB0+C×V1)/(CB+C))は、電位V0を保持している場合のビット線BLの電位(=(CB×VB0+C×V0)/(CB+C))よりも高くなることがわかる。
そして、第3の配線3003の電位を所定の電位と比較することで、情報を読み出すことができる。
この場合、メモリセルを駆動させるための駆動回路に上記第1の半導体材料が適用されたトランジスタを用い、トランジスタ3300として第2の半導体材料が適用されたトランジスタを駆動回路上に積層して設ける構成とすればよい。
本実施の形態に示す半導体装置では、チャネル形成領域に酸化物半導体を用いたオフ電流の極めて小さいトランジスタを適用することで、極めて長期にわたり記憶内容を保持することが可能である。つまり、リフレッシュ動作が不要となるか、または、リフレッシュ動作の頻度を極めて低くすることが可能となるため、消費電力を十分に低減することができる。また、電力の供給がない場合(ただし、電位は固定されていることが望ましい)であっても、長期にわたって記憶内容を保持することが可能である。
また、本実施の形態に示す半導体装置では、情報の書き込みに高い電圧を必要とせず、素子の劣化の問題もない。例えば、従来の不揮発性メモリのように、フローティングゲートへの電子の注入や、フローティングゲートからの電子の引き抜きを行う必要がないため、ゲート絶縁膜の劣化といった問題が全く生じない。すなわち、本実施の形態に示す半導体装置では、従来の不揮発性メモリで問題となっている書き換え可能回数に制限はなく、信頼性が飛躍的に向上する。さらに、トランジスタのオン状態、オフ状態によって、情報の書き込みが行われるため、高速な動作も容易に実現しうる。
なお、上記の記憶装置は、例えば、CPU(Central Processing Unit)の他に、DSP(Digital Signal Processor)、カスタムLSI、PLD(Programmable Logic Device)等のLSI、RF−ID(Radio Frequency Identification)にも応用可能である。
<CPU>
以下で、上記の記憶装置を含むCPUについて説明する。
図25は、上記の記憶装置を含むCPUの一例の構成を示すブロック図である。
図25に示すCPUは、基板1190上に、ALU1191(ALU:Arithmetic logic unit、演算回路)、ALUコントローラ1192、インストラクションデコーダ1193、インタラプトコントローラ1194、タイミングコントローラ1195、レジスタ1196、レジスタコントローラ1197、バスインターフェース1198(Bus I/F)、書き換え可能なROM1199、及びROMインターフェース1189(ROM I/F)を有している。基板1190は、半導体基板、SOI基板、ガラス基板などを用いる。ROM1199及びROMインターフェース1189は、別チップに設けてもよい。もちろん、図25に示すCPUは、その構成を簡略化して示した一例にすぎず、実際のCPUはその用途によって多種多様な構成を有している。例えば、図25に示すCPUまたは演算回路を含む構成を一つのコアとし、当該コアを複数含み、それぞれのコアが並列で動作するような構成としてもよい。また、CPUが内部演算回路やデータバスで扱えるビット数は、例えば8ビット、16ビット、32ビット、64ビットなどとすることができる。
バスインターフェース1198を介してCPUに入力された命令は、インストラクションデコーダ1193に入力され、デコードされた後、ALUコントローラ1192、インタラプトコントローラ1194、レジスタコントローラ1197、タイミングコントローラ1195に入力される。
ALUコントローラ1192、インタラプトコントローラ1194、レジスタコントローラ1197、タイミングコントローラ1195は、デコードされた命令に基づき、各種制御を行なう。具体的にALUコントローラ1192は、ALU1191の動作を制御するための信号を生成する。また、インタラプトコントローラ1194は、CPUのプログラム実行中に、外部の入出力装置や、周辺回路からの割り込み要求を、その優先度やマスク状態から判断し、処理する。レジスタコントローラ1197は、レジスタ1196のアドレスを生成し、CPUの状態に応じてレジスタ1196の読み出しや書き込みを行なう。
また、タイミングコントローラ1195は、ALU1191、ALUコントローラ1192、インストラクションデコーダ1193、インタラプトコントローラ1194、及びレジスタコントローラ1197の動作のタイミングを制御する信号を生成する。例えばタイミングコントローラ1195は、基準クロック信号を元に、内部クロック信号を生成する内部クロック生成部を備えており、内部クロック信号を上記各種回路に供給する。
図25に示すCPUでは、レジスタ1196に、メモリセルが設けられている。
図25に示すCPUにおいて、レジスタコントローラ1197は、ALU1191からの指示に従い、レジスタ1196における保持動作の選択を行う。すなわち、レジスタ1196が有するメモリセルにおいて、フリップフロップによるデータの保持を行うか、容量素子によるデータの保持を行うかを、選択する。フリップフロップによるデータの保持が選択されている場合、レジスタ1196内のメモリセルへの、電源電圧の供給が行われる。容量素子におけるデータの保持が選択されている場合、容量素子へのデータの書き換えが行われ、レジスタ1196内のメモリセルへの電源電圧の供給を停止することができる。
図26は、レジスタ1196として用いることのできる記憶素子の回路図の一例である。記憶素子1200は、電源遮断で記憶データが揮発する回路1201と、電源遮断で記憶データが揮発しない回路1202と、スイッチ1203と、スイッチ1204と、論理素子1206と、容量素子1207と、選択機能を有する回路1220と、を有する。回路1202は、容量素子1208と、トランジスタ1209と、トランジスタ1210と、を有する。なお、記憶素子1200は、必要に応じて、ダイオード、抵抗素子、インダクタなどのその他の素子をさらに有していても良い。
ここで、回路1202には、上述した記憶装置を用いることができる。記憶素子1200への電源電圧の供給が停止した際、回路1202のトランジスタ1209のゲートには接地電位(0V)、またはトランジスタ1209がオフする電位が入力され続ける構成とする。例えば、トランジスタ1209のゲートが抵抗等の負荷を介して接地される構成とする。
スイッチ1203は、一導電型(例えば、nチャネル型)のトランジスタ1213を用いて構成され、スイッチ1204は、一導電型とは逆の導電型(例えば、pチャネル型)のトランジスタ1214を用いて構成した例を示す。ここで、スイッチ1203の第1の端子はトランジスタ1213のソースとドレインの一方に対応し、スイッチ1203の第2の端子はトランジスタ1213のソースとドレインの他方に対応し、スイッチ1203はトランジスタ1213のゲートに入力される制御信号RDによって、第1の端子と第2の端子の間の導通または非導通(つまり、トランジスタ1213のオン状態またはオフ状態)が選択される。スイッチ1204の第1の端子はトランジスタ1214のソースとドレインの一方に対応し、スイッチ1204の第2の端子はトランジスタ1214のソースとドレインの他方に対応し、スイッチ1204はトランジスタ1214のゲートに入力される制御信号RDによって、第1の端子と第2の端子の間の導通または非導通(つまり、トランジスタ1214のオン状態またはオフ状態)が選択される。
トランジスタ1209のソースとドレインの一方は、容量素子1208の一対の電極のうちの一方、及びトランジスタ1210のゲートと電気的に接続される。ここで、接続部分をノードM2とする。トランジスタ1210のソースとドレインの一方は、低電源電位を供給することのできる配線(例えばGND線)に電気的に接続され、他方は、スイッチ1203の第1の端子(トランジスタ1213のソースとドレインの一方)と電気的に接続される。スイッチ1203の第2の端子(トランジスタ1213のソースとドレインの他方)はスイッチ1204の第1の端子(トランジスタ1214のソースとドレインの一方)と電気的に接続される。スイッチ1204の第2の端子(トランジスタ1214のソースとドレインの他方)は電源電位VDDを供給することのできる配線と電気的に接続される。スイッチ1203の第2の端子(トランジスタ1213のソースとドレインの他方)と、スイッチ1204の第1の端子(トランジスタ1214のソースとドレインの一方)と、論理素子1206の入力端子と、容量素子1207の一対の電極のうちの一方と、は電気的に接続される。ここで、接続部分をノードM1とする。容量素子1207の一対の電極のうちの他方は、一定の電位が入力される構成とすることができる。例えば、低電源電位(GND等)または高電源電位(VDD等)が入力される構成とすることができる。容量素子1207の一対の電極のうちの他方は、低電源電位を供給することのできる配線(例えばGND線)と電気的に接続される。容量素子1208の一対の電極のうちの他方は、一定の電位が入力される構成とすることができる。例えば、低電源電位(GND等)または高電源電位(VDD等)が入力される構成とすることができる。容量素子1208の一対の電極のうちの他方は、低電源電位を供給することのできる配線(例えばGND線)と電気的に接続される。
なお、容量素子1207及び容量素子1208は、トランジスタや配線の寄生容量等を積極的に利用することによって省略することも可能である。
トランジスタ1209の第1ゲート(第1のゲート電極)には、制御信号WEが入力される。スイッチ1203及びスイッチ1204は、制御信号WEとは異なる制御信号RDによって第1の端子と第2の端子の間の導通状態または非導通状態を選択され、一方のスイッチの第1の端子と第2の端子の間が導通状態のとき他方のスイッチの第1の端子と第2の端子の間は非導通状態となる。
トランジスタ1209のソースとドレインの他方には、回路1201に保持されたデータに対応する信号が入力される。図26では、回路1201から出力された信号が、トランジスタ1209のソースとドレインの他方に入力される例を示した。スイッチ1203の第2の端子(トランジスタ1213のソースとドレインの他方)から出力される信号は、論理素子1206によってその論理値が反転された反転信号となり、回路1220を介して回路1201に入力される。
なお、図26では、スイッチ1203の第2の端子(トランジスタ1213のソースとドレインの他方)から出力される信号は、論理素子1206及び回路1220を介して回路1201に入力する例を示したがこれに限定されない。スイッチ1203の第2の端子(トランジスタ1213のソースとドレインの他方)から出力される信号が、論理値を反転させられることなく、回路1201に入力されてもよい。例えば、回路1201内に、入力端子から入力された信号の論理値が反転した信号が保持されるノードが存在する場合に、スイッチ1203の第2の端子(トランジスタ1213のソースとドレインの他方)から出力される信号を当該ノードに入力することができる。
また、図26において、記憶素子1200に用いられるトランジスタのうち、トランジスタ1209以外のトランジスタは、酸化物半導体以外の半導体でなる層または基板1190にチャネルが形成されるトランジスタとすることができる。例えば、シリコン層またはシリコン基板にチャネルが形成されるトランジスタとすることができる。また、記憶素子1200に用いられるトランジスタ全てを、チャネルが酸化物半導体膜で形成されるトランジスタとすることもできる。または、記憶素子1200は、トランジスタ1209以外にも、チャネルが酸化物半導体膜で形成されるトランジスタを含んでいてもよく、残りのトランジスタは酸化物半導体以外の半導体でなる層または基板1190にチャネルが形成されるトランジスタとすることもできる。
図26における回路1201には、例えばフリップフロップ回路を用いることができる。また、論理素子1206としては、例えばインバータやクロックドインバータ等を用いることができる。
本実施の形態に示す半導体装置では、記憶素子1200に電源電圧が供給されない間は、回路1201に記憶されていたデータを、回路1202に設けられた容量素子1208によって保持することができる。
また、酸化物半導体膜にチャネルが形成されるトランジスタはオフ電流が極めて小さい。例えば、酸化物半導体膜にチャネルが形成されるトランジスタのオフ電流は、結晶性を有するシリコンにチャネルが形成されるトランジスタのオフ電流に比べて著しく低い。そのため、酸化物半導体膜にチャネルが形成されるトランジスタをトランジスタ1209として用いることによって、記憶素子1200に電源電圧が供給されない間も容量素子1208に保持された信号は長期間にわたり保たれる。こうして、記憶素子1200は電源電圧の供給が停止した間も記憶内容(データ)を保持することが可能である。
また、スイッチ1203及びスイッチ1204を設けることによって、プリチャージ動作を行うことを特徴とする記憶素子であるため、電源電圧供給再開後に、回路1201が元のデータを保持しなおすまでの時間を短くすることができる。
また、回路1202において、容量素子1208によって保持された信号はトランジスタ1210のゲートに入力される。そのため、記憶素子1200への電源電圧の供給が再開された後、容量素子1208によって保持された信号に応じてトランジスタ1210の状態(オン状態、またはオフ状態)が決まり、回路1202から読み出すことができる。それ故、容量素子1208に保持された信号に対応する電位が多少変動していても、元の信号を正確に読み出すことが可能である。
このような記憶素子1200を、プロセッサが有するレジスタやキャッシュメモリなどの記憶装置に用いることで、電源電圧の供給停止による記憶装置内のデータの消失を防ぐことができる。また、電源電圧の供給を再開した後、短時間で電源供給停止前の状態に復帰することができる。よって、プロセッサ全体、もしくはプロセッサを構成する一つ、または複数の論理回路において、短い時間でも電源停止を行うことができるため、消費電力を抑えることができる。
なお、本実施の形態では、記憶素子1200をCPUに用いる例として説明したが、記憶素子1200は、DSP(Digital Signal Processor)、カスタムLSI、PLD(Programmable Logic Device)等のLSI、RF−ID(Radio Frequency Identification)にも応用可能である。
本実施の形態は、少なくともその一部を本明細書中に記載する他の実施の形態と適宜組み合わせて実施することができる。
(実施の形態8)
本実施の形態では、本発明の一態様の表示パネルを有する表示モジュール及び電子機器について、図27を用いて説明を行う。
図27(A)乃至図27(G)は、電子機器を示す図である。これらの電子機器は、筐体5000、表示部5001、スピーカ5003、LEDランプ5004、操作キー5005(電源スイッチ、又は操作スイッチを含む)、接続端子5006、センサ5007(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、におい又は赤外線を測定する機能を含むもの)、マイクロフォン5008、等を有することができる。
図27(A)はモバイルコンピュータであり、上述したものの他に、スイッチ5009、赤外線ポート5010、等を有することができる。図27(B)は記録媒体を備えた携帯型の画像再生装置(たとえば、DVD再生装置)であり、上述したものの他に、第2表示部5002、記録媒体読込部5011、等を有することができる。図27(C)はゴーグル型ディスプレイであり、上述したものの他に、第2表示部5002、支持部5012、イヤホン5013、等を有することができる。図27(D)は携帯型遊技機であり、上述したものの他に、記録媒体読込部5011、等を有することができる。図27(E)はテレビ受像機能付きデジタルカメラであり、上述したものの他に、アンテナ5014、シャッターボタン5015、受像部5016、等を有することができる。図27(F)は携帯型遊技機であり、上述したものの他に、第2表示部5002、記録媒体読込部5011、等を有することができる。図27(G)は持ち運び型テレビ受像器であり、上述したものの他に、信号の送受信が可能な充電器5017、等を有することができる。
図27(A)乃至図27(G)に示す電子機器は、様々な機能を有することができる。例えば、様々な情報(静止画、動画、テキスト画像など)を表示部に表示する機能、タッチパネル機能、カレンダー、日付又は時刻などを表示する機能、様々なソフトウェア(プログラム)によって処理を制御する機能、無線通信機能、無線通信機能を用いて様々なコンピュータネットワークに接続する機能、無線通信機能を用いて様々なデータの送信又は受信を行う機能、記録媒体に記録されているプログラム又はデータを読み出して表示部に表示する機能、等を有することができる。さらに、複数の表示部を有する電子機器においては、一つの表示部を主として画像情報を表示し、別の一つの表示部を主として文字情報を表示する機能、または、複数の表示部に視差を考慮した画像を表示することで立体的な画像を表示する機能、等を有することができる。さらに、受像部を有する電子機器においては、静止画を撮影する機能、動画を撮影する機能、撮影した画像を自動または手動で補正する機能、撮影した画像を記録媒体(外部又はカメラに内蔵)に保存する機能、撮影した画像を表示部に表示する機能、等を有することができる。なお、図27(A)乃至図27(G)に示す電子機器が有することのできる機能はこれらに限定されず、様々な機能を有することができる。
図27(H)は、スマートウオッチであり、筐体7302、表示パネル7304、操作ボタン7311、7312、接続端子7313、バンド7321、留め金7322、等を有する。
ベゼル部分を兼ねる筐体7302に搭載された表示パネル7304は、非矩形状の表示領域を有している。なお、表示パネル7304としては、矩形状の表示領域としてもよい。表示パネル7304は、時刻を表すアイコン7305、その他のアイコン7306等を表示することができる。
なお、図27(H)に示すスマートウオッチは、様々な機能を有することができる。例えば、様々な情報(静止画、動画、テキスト画像など)を表示部に表示する機能、タッチパネル機能、カレンダー、日付又は時刻などを表示する機能、様々なソフトウェア(プログラム)によって処理を制御する機能、無線通信機能、無線通信機能を用いて様々なコンピュータネットワークに接続する機能、無線通信機能を用いて様々なデータの送信又は受信を行う機能、記録媒体に記録されているプログラム又はデータを読み出して表示部に表示する機能、等を有することができる。
また、筐体7302の内部に、スピーカ、センサ(力、変位、位置、速度、加速度、角速度、回転数、距離、光、液、磁気、温度、化学物質、音声、時間、硬度、電場、電流、電圧、電力、放射線、流量、湿度、傾度、振動、におい又は赤外線を測定する機能を含むもの)、マイクロフォン等を有することができる。なお、スマートウオッチは、発光素子をその表示パネル7304に用いることにより作製することができる。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
(実施の形態9)
<CAC−OSの構成>
以下では、上記実施の形態に示したトランジスタに用いることができるCAC(Cloud Aligned Complementary)−OSの構成について説明する。
本明細書等において、金属酸化物(metal oxide)とは、広い表現での金属の酸化物である。金属酸化物は、酸化物絶縁体、酸化物導電体(透明酸化物導電体を含む)、酸化物半導体(Oxide Semiconductorまたは単にOSともいう)などに分類される。例えば、トランジスタの活性層に金属酸化物を用いた場合、当該金属酸化物を酸化物半導体と呼称する場合がある。つまり、OS FETと記載する場合においては、金属酸化物または酸化物半導体を有するトランジスタと換言することができる。
本明細書において、金属酸化物が、導電体の機能を有する領域と、誘電体の機能を有する領域とが混合し、金属酸化物全体では半導体として機能する場合、CAC(Cloud Aligned Complementary)−OS(Oxide Semiconductor)、またはCAC−metal oxideと定義する。
つまり、CAC−OSとは、例えば、酸化物半導体を構成する元素が、0.5nm以上10nm以下、好ましくは、0.5nm以上3nm以下、またはその近傍のサイズで偏在した材料の一構成である。なお、以下では、酸化物半導体において、一つあるいはそれ以上の元素が偏在し、該元素を有する領域が、0.5nm以上10nm以下、好ましくは、0.5nm以上3nm以下、またはその近傍のサイズで混合した状態をモザイク状、またはパッチ状ともいう。
特定の元素が偏在した領域は、該元素が有する性質により、物理特性が決定する。例えば、金属酸化物を構成する元素の中でも比較的、絶縁体となる傾向がある元素が偏在した領域は、誘電体領域となる。一方、金属酸化物を構成する元素の中でも比較的、導体となる傾向がある元素が偏在した領域は、導電体領域となる。また、導電体領域、および誘電体領域がモザイク状に混合することで、材料としては、半導体として機能する。
つまり、本発明の一態様における金属酸化物は、物理特性が異なる材料が混合した、マトリックス複合材(matrix composite)、または金属マトリックス複合材(metal matrix composite)の一種である。
なお、酸化物半導体は、少なくともインジウムを含むことが好ましい。特にインジウムおよび亜鉛を含むことが好ましい。また、それらに加えて、元素M(Mは、ガリウム、アルミニウム、シリコン、ホウ素、イットリウム、銅、バナジウム、ベリリウム、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種)が含まれていてもよい。
例えば、In−Ga−Zn酸化物におけるCAC−OS(CAC−OSの中でもIn−Ga−Zn酸化物を、特にCAC−IGZOと呼称してもよい。)とは、インジウム酸化物(以下、InOX1(X1は0よりも大きい実数)とする。)、またはインジウム亜鉛酸化物(以下、InX2ZnY2Z2(X2、Y2、およびZ2は0よりも大きい実数)とする。)と、ガリウム酸化物(以下、GaOX3(X3は0よりも大きい実数)とする。)、またはガリウム亜鉛酸化物(以下、GaX4ZnY4Z4(X4、Y4、およびZ4は0よりも大きい実数)とする。)などと、に材料が分離することでモザイク状となり、モザイク状のInOX1、またはInX2ZnY2Z2が、膜中に均一に分布した構成(以下、クラウド状ともいう。)である。
つまり、CAC−OSは、GaOX3が主成分である領域と、InX2ZnY2Z2、またはInOX1が主成分である領域とが、混合している構成を有する複合酸化物半導体である。なお、本明細書において、例えば、第1の領域の元素Mに対するInの原子数比が、第2の領域の元素Mに対するInの原子数比よりも大きいことを、第1の領域は、第2の領域と比較して、Inの濃度が高いとする。
なお、IGZOは通称であり、In、Ga、Zn、およびOによる1つの化合物をいう場合がある。代表例として、InGaO(ZnO)m1(m1は自然数)、またはIn(1+x0)Ga(1−x0)(ZnO)m0(−1≦x0≦1、m0は任意数)で表される結晶性の化合物が挙げられる。
上記結晶性の化合物は、単結晶構造、多結晶構造、またはCAAC構造を有する。なお、CAAC構造とは、複数のIGZOのナノ結晶がc軸配向を有し、かつa−b面においては配向せずに連結した結晶構造である。
一方、CAC−OSは、酸化物半導体の材料構成に関する。CAC−OSとは、In、Ga、Zn、およびOを含む材料構成において、一部にGaを主成分とするナノ粒子状領域が観察され、一部にInを主成分とするナノ粒子状領域が観察され、それぞれモザイク状にランダムに分散している構成をいう。従って、CAC−OSにおいて、結晶構造は副次的な要素である。
なお、CAC−OSは、組成の異なる二種類以上の膜の積層構造は含まないものとする。例えば、Inを主成分とする膜と、Gaを主成分とする膜との2層からなる構造は、含まない。
なお、GaOX3が主成分である領域と、InX2ZnY2Z2、またはInOX1が主成分である領域とは、明確な境界が観察できない場合がある。
なお、ガリウムの代わりに、アルミニウム、シリコン、ホウ素、イットリウム、銅、バナジウム、ベリリウム、チタン、鉄、ニッケル、ゲルマニウム、ジルコニウム、モリブデン、ランタン、セリウム、ネオジム、ハフニウム、タンタル、タングステン、またはマグネシウムなどから選ばれた一種、または複数種が含まれている場合、CAC−OSは、一部に該元素を主成分とするナノ粒子状領域が観察され、一部にInを主成分とするナノ粒子状領域が観察され、それぞれモザイク状にランダムに分散している構成をいう。
<CAC−OSの解析>
続いて、各種測定方法を用い、基板上に成膜した酸化物半導体について測定を行った結果について説明する。
〔試料の構成と作製方法〕
以下では、本発明の一態様に係る9個の試料について説明する。各試料は、それぞれ、酸化物半導体を成膜する際の基板温度、および酸素ガス流量比を異なる条件で作製する。なお、試料は、基板と、基板上の酸化物半導体と、を有する構造である。
各試料の作製方法について、説明する。
まず、基板として、ガラス基板を用いる。続いて、スパッタリング装置を用いて、ガラス基板上に酸化物半導体として、厚さ100nmのIn−Ga−Zn酸化物を形成する。成膜条件は、チャンバー内の圧力を0.6Paとし、ターゲットには、酸化物ターゲット(In:Ga:Zn=4:2:4.1[原子数比])を用いる。また、スパッタリング装置内に設置された酸化物ターゲットに2500WのAC電力を供給する。
なお、酸化物を成膜する際の条件として、基板温度を、意図的に加熱しない温度(以下、室温またはR.T.ともいう。)、130℃、または170℃とした。また、Arと酸素の混合ガスに対する酸素ガスの流量比(以下、酸素ガス流量比ともいう。)を、10%、30%、または100%とすることで、9個の試料を作製する。
〔X線回折による解析〕
本項目では、9個の試料に対し、X線回折(XRD:X−ray diffraction)測定を行った結果について説明する。なお、XRD装置として、Bruker社製D8 ADVANCEを用いた。また、条件は、Out−of−plane法によるθ/2θスキャンにて、走査範囲を15deg.乃至50deg.、ステップ幅を0.02deg.、走査速度を3.0deg./分とした。
図28にOut−of−plane法を用いてXRDスペクトルを測定した結果を示す。なお、図28において、上段には成膜時の基板温度条件が170℃の試料における測定結果、中段には成膜時の基板温度条件が130℃の試料における測定結果、下段には成膜時の基板温度条件がR.T.の試料における測定結果を示す。また、左側の列には酸素ガス流量比の条件が10%の試料における測定結果、中央の列には酸素ガス流量比の条件が30%の試料における測定結果、右側の列には酸素ガス流量比の条件が100%の試料における測定結果、を示す。
図28に示すXRDスペクトルは、成膜時の基板温度を高くする、または、成膜時の酸素ガス流量比の割合を大きくすることで、2θ=31°付近のピーク強度が高くなる。なお、2θ=31°付近のピークは、被形成面または上面に略垂直方向に対してc軸に配向した結晶性IGZO化合物(CAAC(c−axis aligned crystalline)−IGZOともいう。)であることに由来することが分かっている。
また、図28に示すXRDスペクトルは、成膜時の基板温度が低い、または、酸素ガス流量比が小さいほど、明確なピークが現れなかった。従って、成膜時の基板温度が低い、または、酸素ガス流量比が小さい試料は、測定領域のa−b面方向、およびc軸方向の配向は見られないことが分かる。
〔電子顕微鏡による解析〕
本項目では、成膜時の基板温度R.T.、および酸素ガス流量比10%で作製した試料を、HAADF(High−Angle Annular Dark Field)−STEM(Scanning Transmission Electron Microscope)によって観察、および解析した結果について説明する(以下、HAADF−STEMによって取得した像は、TEM像ともいう。)。
HAADF−STEMによって取得した平面像(以下、平面TEM像ともいう。)、および断面像(以下、断面TEM像ともいう。)の画像解析を行った結果について説明する。なお、TEM像は、球面収差補正機能を用いて観察した。なお、HAADF−STEM像の撮影には、日本電子株式会社製原子分解能分析電子顕微鏡JEM−ARM200Fを用いて、加速電圧200kV、ビーム径約0.1nmφの電子線を照射して行った。
図29(A)は、成膜時の基板温度R.T.、および酸素ガス流量比10%で作製した試料の平面TEM像である。図29(B)は、成膜時の基板温度R.T.、および酸素ガス流量比10%で作製した試料の断面TEM像である。
〔電子線回折パターンの解析〕
本項目では、成膜時の基板温度R.T.、および酸素ガス流量比10%で作製した試料に、プローブ径が1nmの電子線(ナノビーム電子線ともいう。)を照射することで、電子線回折パターンを取得した結果について説明する。
図29(A)に示す、成膜時の基板温度R.T.、および酸素ガス流量比10%で作製した試料の平面TEM像において、黒点a1、黒点a2、黒点a3、黒点a4、および黒点a5で示す電子線回折パターンを観察する。なお、電子線回折パターンの観察は、電子線を照射しながら0秒の位置から35秒の位置まで一定の速度で移動させながら行う。黒点a1の結果を図29(C)、黒点a2の結果を図29(D)、黒点a3の結果を図29(E)、黒点a4の結果を図29(F)、および黒点a5の結果を図29(G)に示す。
図29(C)、図29(D)、図29(E)、図29(F)、および図29(G)より、円を描くように(リング状に)輝度の高い領域が観測できる。また、リング状の領域に複数のスポットが観測できる。
また、図29(B)に示す、成膜時の基板温度R.T.、および酸素ガス流量比10%で作製した試料の断面TEM像において、黒点b1、黒点b2、黒点b3、黒点b4、および黒点b5で示す電子線回折パターンを観察する。黒点b1の結果を図29(H)、黒点b2の結果を図29(I)、黒点b3の結果を図29(J)、黒点b4の結果を図29(K)、および黒点b5の結果を図29(L)に示す。
図29(H)、図29(I)、図29(J)、図29(K)、および図29(L)より、リング状に輝度の高い領域が観測できる。また、リング状の領域に複数のスポットが観測できる。
ここで、例えば、InGaZnOの結晶を有するCAAC−OSに対し、試料面に平行にプローブ径が300nmの電子線を入射させると、InGaZnOの結晶の(009)面に起因するスポットが含まれる回折パターンが見られる。つまり、CAAC−OSは、c軸配向性を有し、c軸が被形成面または上面に略垂直な方向を向いていることがわかる。一方、同じ試料に対し、試料面に垂直にプローブ径が300nmの電子線を入射させると、リング状の回折パターンが確認される。つまり、CAAC−OSは、a軸およびb軸は配向性を有さないことがわかる。
また、微結晶を有する酸化物半導体(nano crystalline oxide semiconductor。以下、nc−OSという。)に対し、大きいプローブ径(例えば50nm以上)の電子線を用いる電子線回折を行うと、ハローパターンのような回折パターンが観測される。また、nc−OSに対し、小さいプローブ径の電子線(例えば50nm未満)を用いるナノビーム電子線回折を行うと、輝点(スポット)が観測される。また、nc−OSに対しナノビーム電子線回折を行うと、円を描くように(リング状に)輝度の高い領域が観測される場合がある。さらに、リング状の領域に複数の輝点が観測される場合がある。
成膜時の基板温度R.T.、および酸素ガス流量比10%で作製した試料の電子線回折パターンは、リング状に輝度の高い領域と、該リング領域に複数の輝点を有する。従って、成膜時の基板温度R.T.、および酸素ガス流量比10%で作製した試料は、電子線回折パターンが、nc−OSになり、平面方向、および断面方向において、配向性は有さない。
以上より、成膜時の基板温度が低い、または、酸素ガス流量比が小さい酸化物半導体は、アモルファス構造の酸化物半導体膜とも、単結晶構造の酸化物半導体膜とも明確に異なる性質を有すると推定できる。
〔元素分析〕
本項目では、エネルギー分散型X線分光法(EDX:Energy Dispersive X−ray spectroscopy)を用い、EDXマッピングを取得し、評価することによって、成膜時の基板温度R.T.、および酸素ガス流量比10%で作製した試料の元素分析を行った結果について説明する。なお、EDX測定には、元素分析装置として日本電子株式会社製エネルギー分散型X線分析装置JED−2300Tを用いる。なお、試料から放出されたX線の検出にはSiドリフト検出器を用いる。
EDX測定では、試料の分析対象領域の各点に電子線照射を行い、これにより発生する試料の特性X線のエネルギーと発生回数を測定し、各点に対応するEDXスペクトルを得る。本実施の形態では、各点のEDXスペクトルのピークを、In原子のL殻への電子遷移、Ga原子のK殻への電子遷移、Zn原子のK殻への電子遷移及びO原子のK殻への電子遷移に帰属させ、各点におけるそれぞれの原子の比率を算出する。これを試料の分析対象領域について行うことにより、各原子の比率の分布が示されたEDXマッピングを得ることができる。
図30には、成膜時の基板温度R.T.、および酸素ガス流量比10%で作製した試料の断面におけるEDXマッピングを示す。図30(A)は、Ga原子のEDXマッピング(全原子に対するGa原子の比率は1.18乃至18.64[atomic%]の範囲とする。)である。図30(B)は、In原子のEDXマッピング(全原子に対するIn原子の比率は9.28乃至33.74[atomic%]の範囲とする。)である。図30(C)は、Zn原子のEDXマッピング(全原子に対するZn原子の比率は6.69乃至24.99[atomic%]の範囲とする。)である。また、図30(A)、図30(B)、および図30(C)は、成膜時の基板温度R.T.、および酸素ガス流量比10%で作製した試料の断面において、同範囲の領域を示している。なお、EDXマッピングは、範囲における、測定元素が多いほど明るくなり、測定元素が少ないほど暗くなるように、明暗で元素の割合を示している。また、図30に示すEDXマッピングの倍率は720万倍である。
図30(A)、図30(B)、および図30(C)に示すEDXマッピングでは、画像に相対的な明暗の分布が見られ、成膜時の基板温度R.T.、および酸素ガス流量比10%で作製した試料において、各原子が分布を持って存在している様子が確認できる。ここで、図30(A)、図30(B)、および図30(C)に示す実線で囲む範囲と破線で囲む範囲に注目する。
図30(A)では、実線で囲む範囲は、相対的に暗い領域を多く含み、破線で囲む範囲は、相対的に明るい領域を多く含む。また、図30(B)では実線で囲む範囲は、相対的に明るい領域を多く含み、破線で囲む範囲は、相対的に暗い領域を多く含む。
つまり、実線で囲む範囲はIn原子が相対的に多い領域であり、破線で囲む範囲はIn原子が相対的に少ない領域である。ここで、図30(C)では、実線で囲む範囲において、右側は相対的に明るい領域であり、左側は相対的に暗い領域である。従って、実線で囲む範囲は、InX2ZnY2Z2、またはInOX1などが主成分である領域である。
また、実線で囲む範囲はGa原子が相対的に少ない領域であり、破線で囲む範囲はGa原子が相対的に多い領域である。図30(C)では、破線で囲む範囲において、左上の領域は、相対的に明るい領域であり、右下側の領域は、相対的に暗い領域である。従って、破線で囲む範囲は、GaOX3、またはGaX4ZnY4Z4どが主成分である領域である。
また、図30(A)、図30(B)、および図30(C)より、In原子の分布は、Ga原子よりも、比較的、均一に分布しており、InOX1が主成分である領域は、InX2ZnY2Z2が主成分となる領域を介して、互いに繋がって形成されているように見える。このように、InX2ZnY2Z2、またはInOX1が主成分である領域は、クラウド状に広がって形成されている。
このように、GaOX3などが主成分である領域と、InX2ZnY2Z2、またはInOX1が主成分である領域とが、偏在し、混合している構造を有するIn−Ga−Zn酸化物を、CAC−OSと呼称することができる。
また、CAC−OSにおける結晶構造は、nc構造を有する。CAC−OSが有するnc構造は、電子線回折像において、単結晶、多結晶、またはCAAC構造を含むIGZOに起因する輝点(スポット)以外にも、数か所以上の輝点(スポット)を有する。または、数か所以上の輝点(スポット)に加え、リング状に輝度の高い領域が現れるとして結晶構造が定義される。
また、図30(A)、図30(B)、および図30(C)より、GaOX3などが主成分である領域、及びInX2ZnY2Z2、またはInOX1が主成分である領域のサイズは、0.5nm以上10nm以下、または1nm以上3nm以下で観察される。なお、好ましくは、EDXマッピングにおいて、各元素が主成分である領域の径は、1nm以上2nm以下とする。
以上より、CAC−OSは、金属元素が均一に分布したIGZO化合物とは異なる構造であり、IGZO化合物と異なる性質を有する。つまり、CAC−OSは、GaOX3などが主成分である領域と、InX2ZnY2Z2、またはInOX1が主成分である領域と、に互いに相分離し、各元素を主成分とする領域がモザイク状である構造を有する。
ここで、InX2ZnY2Z2、またはInOX1が主成分である領域は、GaOX3などが主成分である領域と比較して、導電性が高い領域である。つまり、InX2ZnY2Z2、またはInOX1が主成分である領域を、キャリアが流れることにより、酸化物半導体としての導電性が発現する。従って、InX2ZnY2Z2、またはInOX1が主成分である領域が、酸化物半導体中にクラウド状に分布することで、高い電界効果移動度(μ)が実現できる。
一方、GaOX3などが主成分である領域は、InX2ZnY2Z2、またはInOX1が主成分である領域と比較して、絶縁性が高い領域である。つまり、GaOX3などが主成分である領域が、酸化物半導体中に分布することで、リーク電流を抑制し、良好なスイッチング動作を実現できる。
従って、CAC−OSを半導体素子に用いた場合、GaOX3などに起因する絶縁性と、InX2ZnY2Z2、またはInOX1に起因する導電性とが、相補的に作用することにより、高いオン電流(Ion)、および高い電界効果移動度(μ)を実現することができる。
また、CAC−OSを用いた半導体素子は、信頼性が高い。従って、CAC−OSは、ディスプレイをはじめとするさまざまな半導体装置に最適である。
なお、本実施の形態は、本明細書で示す他の実施の形態と適宜組み合わせることができる。
100  トランジスタ
102  基板
104  導電膜
106  絶縁膜
107  絶縁膜
108  酸化物半導体膜
114  絶縁膜
116  絶縁膜
118  絶縁膜
150  トランジスタ
200  情報処理装置
210  演算装置
211  演算部
212  記憶部
214  伝送路
215  入出力インターフェース
220  入出力装置
230  表示部
231  表示領域
232  画素
240  入力部
250  検知部
290  通信部
504  導電膜
505  接合層
506  絶縁膜
508  半導体膜
510  基板
516  絶縁膜
518  絶縁膜
520  機能層
521  絶縁膜
522  接続部
524  導電膜
528  絶縁膜
530  画素回路
550  表示素子
551  電極
552  電極
553  層
570  基板
571  電極
700  表示パネル
702  画素
705  封止材
710  表示領域
750  表示素子
751  電極
752  電極
753  液晶材料を含む層
754  絶縁膜
770  基板
771  絶縁膜
800  入出力装置
801  上部カバー
802  下部カバー
803  FPC
804  タッチセンサ
805  FPC
806  表示パネル
809  フレーム
810  駆動回路
811  バッテリ
1189  ROMインターフェース
1190  基板
1191  ALU
1192  ALUコントローラ
1193  インストラクションデコーダ
1194  インタラプトコントローラ
1195  タイミングコントローラ
1196  レジスタ
1197  レジスタコントローラ
1198  バスインターフェース
1199  ROM
1200  記憶素子
1201  回路
1202  回路
1203  スイッチ
1204  スイッチ
1206  論理素子
1207  容量素子
1208  容量素子
1209  トランジスタ
1210  トランジスタ
1213  トランジスタ
1214  トランジスタ
1220  回路
3001  配線
3002  配線
3003  配線
3004  配線
3005  配線
3200  トランジスタ
3300  トランジスタ
3400  容量素子
5000  筐体
5001  表示部
5002  表示部
5003  スピーカ
5004  LEDランプ
5005  操作キー
5006  接続端子
5007  センサ
5008  マイクロフォン
5009  スイッチ
5010  赤外線ポート
5011  記録媒体読込部
5012  支持部
5013  イヤホン
5014  アンテナ
5015  シャッターボタン
5016  受像部
5017  充電器
7302  筐体
7304  表示パネル
7305  アイコン
7306  アイコン
7311  操作ボタン
7312  操作ボタン
7313  接続端子
7321  バンド
7322  留め金
108a  酸化物半導体膜
108b  酸化物半導体膜
108c  酸化物半導体膜
112a  導電膜
112b  導電膜
120a  導電膜
120b  導電膜
230B  表示部
235EL  表示素子
235LC  表示素子
501C  絶縁膜
508A  領域
508B  領域
508C  領域
511B  導電膜
511C  導電膜
512A  導電膜
512B  導電膜
519B  端子
519C  端子
591A  開口部
591B  開口部
591C  開口部
700a  表示パネル
751a  導電膜
751b  導電膜
751c  導電膜
751H  開口部
770P  機能膜

Claims (6)

  1.  樹脂基板と、金属基板と、画素と、を有する表示パネルであって、
     前記樹脂基板と前記金属基板は、前記画素を介して互いに重なる領域を有し、
     前記画素は、第1の表示素子と、第2の表示素子と、を有し、
     前記第1の表示素子は反射型の表示素子であり、
     前記第2の表示素子は自発光型の表示素子であることを特徴とする表示パネル。
  2.  樹脂基板と、金属基板と、画素と、を有する表示パネルであって、
     前記樹脂基板と前記金属基板は、前記画素を介して互いに重なる領域を有し、
     前記画素は、第1の表示素子と、第2の表示素子と、
     前記第1の表示素子を駆動する機能を有する第1の回路と、
     前記第2の表示素子を駆動する機能を有する第2の回路と、を有し、
     前記第1の表示素子は反射型の表示素子であり、
     前記第2の表示素子は自発光型の表示素子であることを特徴とする表示パネル。
  3.  請求項2において、
     前記第1の回路は、酸化物半導体を用いたトランジスタを含むことを特徴とする表示パネル。
  4.  請求項2または請求項3において、
     前記第2の回路は、酸化物半導体を用いたトランジスタを含むことを特徴とする表示パネル。
  5.  請求項1または請求項2において、
     マトリクス状に配置された複数の前記画素を有することを特徴とする表示パネル。
  6.  請求項1または請求項2において、
     前記樹脂基板は透光性を備えることを特徴とする表示パネル。
PCT/IB2016/054471 2015-08-07 2016-07-27 表示パネル WO2017025841A1 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2015157633 2015-08-07
JP2015-157633 2015-08-07
JP2016-122939 2016-06-21
JP2016122939 2016-06-21

Publications (1)

Publication Number Publication Date
WO2017025841A1 true WO2017025841A1 (ja) 2017-02-16

Family

ID=57983494

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/IB2016/054471 WO2017025841A1 (ja) 2015-08-07 2016-07-27 表示パネル

Country Status (1)

Country Link
WO (1) WO2017025841A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110383436A (zh) * 2017-03-13 2019-10-25 株式会社半导体能源研究所 复合氧化物及晶体管

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002328630A (ja) * 2001-02-20 2002-11-15 Sharp Corp 表示装置
JP2003076302A (ja) * 2001-09-06 2003-03-14 Sharp Corp 表示装置
JP2004045769A (ja) * 2002-07-11 2004-02-12 Toyota Industries Corp 表示装置
JP2008108616A (ja) * 2006-10-26 2008-05-08 Fujifilm Corp 積層型表示装置
JP2010276706A (ja) * 2009-05-26 2010-12-09 Seiko Epson Corp 電気光学装置及び電子機器
JP2012155320A (ja) * 2011-01-07 2012-08-16 Semiconductor Energy Lab Co Ltd 表示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002328630A (ja) * 2001-02-20 2002-11-15 Sharp Corp 表示装置
JP2003076302A (ja) * 2001-09-06 2003-03-14 Sharp Corp 表示装置
JP2004045769A (ja) * 2002-07-11 2004-02-12 Toyota Industries Corp 表示装置
JP2008108616A (ja) * 2006-10-26 2008-05-08 Fujifilm Corp 積層型表示装置
JP2010276706A (ja) * 2009-05-26 2010-12-09 Seiko Epson Corp 電気光学装置及び電子機器
JP2012155320A (ja) * 2011-01-07 2012-08-16 Semiconductor Energy Lab Co Ltd 表示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110383436A (zh) * 2017-03-13 2019-10-25 株式会社半导体能源研究所 复合氧化物及晶体管
US11845673B2 (en) 2017-03-13 2023-12-19 Semiconductor Energy Laboratory Co., Ltd. Composite oxide comprising In and Zn, and transistor

Similar Documents

Publication Publication Date Title
US11754873B2 (en) Display panel, data processor, and method for manufacturing display panel
JP6055571B2 (ja) 表示装置及び表示装置の作製方法
US10114450B2 (en) Information processing device
JP6739274B2 (ja) 表示装置
JP7331213B2 (ja) 表示パネル
JP2017227855A (ja) 表示パネル、情報処理装置、表示パネルの作製方法
JP2017083829A (ja) 表示パネル、入出力装置、情報処理装置
JP2017059239A (ja) 入出力装置、情報処理装置
JP2017076125A (ja) 表示パネル、入出力装置、情報処理装置および表示パネルの作製方法
JP2017129858A (ja) 入出力装置、情報処理装置
JP2017107194A (ja) 表示装置、入出力装置、情報処理装置、情報処理装置の駆動方法
JP2017097342A (ja) 表示装置、入出力装置、情報処理装置
JP2017138980A (ja) 情報処理装置
WO2017025841A1 (ja) 表示パネル
JP6725226B2 (ja) 表示パネル

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 16834724

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

NENP Non-entry into the national phase

Ref country code: JP

122 Ep: pct application non-entry in european phase

Ref document number: 16834724

Country of ref document: EP

Kind code of ref document: A1