WO2014169727A1 - 一种接口扩展电路、接口扩展连接方法和嵌入式系统 - Google Patents

一种接口扩展电路、接口扩展连接方法和嵌入式系统 Download PDF

Info

Publication number
WO2014169727A1
WO2014169727A1 PCT/CN2014/071985 CN2014071985W WO2014169727A1 WO 2014169727 A1 WO2014169727 A1 WO 2014169727A1 CN 2014071985 W CN2014071985 W CN 2014071985W WO 2014169727 A1 WO2014169727 A1 WO 2014169727A1
Authority
WO
WIPO (PCT)
Prior art keywords
spi
circuit
chip
bios
switching connection
Prior art date
Application number
PCT/CN2014/071985
Other languages
English (en)
French (fr)
Inventor
邱小波
Original Assignee
华为技术有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 华为技术有限公司 filed Critical 华为技术有限公司
Publication of WO2014169727A1 publication Critical patent/WO2014169727A1/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F8/00Arrangements for software engineering
    • G06F8/60Software deployment
    • G06F8/65Updates
    • G06F8/654Updates using techniques specially adapted for alterable solid state memories, e.g. for EEPROM or flash memories

Definitions

  • Interface expansion circuit interface expansion connection method and embedded system
  • the present invention relates to the field of circuit design technologies, and in particular, to an interface extension circuit, an interface extension connection method, and an embedded system. Background technique
  • BIOS Basic Input Output System
  • BIOS chip data is corrupted, it can be booted from the standby BIOS and the contents of the spare BIOS chip can be restored to the main BIOS chip.
  • SPI Serial Peripheral Interface
  • South Bridge chip has only one SPI, it is necessary to add peripheral auxiliary circuits to mount the two BIOS chips in the same SPI and pass Switching the chip select signal to select access to one of the two BIOS chips.
  • the central processing unit (CPU) needs to upgrade one of the two BIOS chips through the SPI on the south bridge chip. This caused the Southbridge to be unable to access another BIOS chip when the CPU upgraded one of the two BIOS chips via the SPI on the Southbridge.
  • the dual BIOS chip connects to the same SPI on the south bridge chip, which may cause the existing system to fail to access one of the two BIOS chips in the south bridge chip.
  • the CPU upgrades another BIOS chip.
  • the embodiment of the invention provides an interface expansion circuit, an interface expansion connection method and an embedded system, so as to implement access to one BIOS chip of two BIOS chips in the south bridge chip. At the same time, the CPU can upgrade another BIOS chip.
  • an interface expansion circuit in a first aspect, includes a switch connection circuit, and the switch connection circuit is connected to at least two basic input/output system BIOS chips;
  • the switching connection circuit is configured to connect a first BIOS chip of the at least two BIOS chips to a serial peripheral interface SPI on the south bridge chip;
  • the switching connection circuit is further configured to connect at least one second BIOS chip of the at least two BIOS chips except the first BIOS chip to a circuit capable of providing an SPI, so that the second BIOS chip can pass the The circuit providing the SPI and the switching connection circuit are upgraded.
  • the circuit capable of providing an SPI is connected to a central processing unit CPU, and the switching connection circuit is connected to an SPI on the CPU; Connecting at least one second BIOS chip of the at least two BIOS chips except the first BIOS chip to the SPI on the CPU, so that the second BIOS chip can be connected through the SPI on the CPU and the switch connection
  • the circuit is upgraded.
  • the circuit capable of providing an SPI includes a conversion circuit in the interface expansion circuit, and the conversion circuit is respectively connected to a non-SPI and the switch on the CPU. Connected to the circuit;
  • the conversion circuit is configured to convert the non-SPI-issued upgrade signal on the CPU to an SPI-based upgrade when the CPU upgrades the second BIOS chip connected by the non-SPI pair connection connection circuit Upgrade the signal.
  • the circuit capable of providing an SPI includes a conversion circuit in the interface expansion circuit, the conversion circuit and the non-SPI on the south bridge chip respectively Switching connection circuits are connected;
  • the conversion circuit is configured to convert the non-SPI-issued upgrade signal on the south bridge chip to an SPI-based upgrade when the CPU upgrades the second BIOS chip connected to the switch connection circuit through the non-SPI on the south bridge chip. signal.
  • the switching connection circuit is further used When the system is reset, the first BIOS chip is switched from a state connected to the SPI on the south bridge chip to a state connected to a circuit capable of providing SPI, and the second BIOS chip is enabled and capable of The state in which the circuit of the SPI is connected is switched to the state connected to the SPI on the south bridge chip.
  • the conversion circuit interconnects the bus PCI interface and/or the fast peripheral component interconnect bus PCI-E on the CPU through peripheral components on the CPU.
  • the interface is connected to the south bridge chip.
  • the conversion circuit interconnects the bus through a small pin type LPC interface on the south bridge chip and/or a peripheral component on the south bridge chip.
  • the interface and/or the fast peripheral component interconnect bus PCI-E interface on the south bridge chip connects the south bridge chip.
  • the interface expansion circuit is a complex programmable logic
  • the device CPLD is either a field programmable gate array FPGA.
  • the second aspect provides an interface extension connection method, including:
  • the at least one second BIOS chip is connected to a circuit capable of providing an SPI by using a switching connection circuit, so that the second BIOS chip can pass the a circuit capable of providing an SPI and the switching connection circuit for liter Level, including:
  • the at least one second BIOS chip is connected to the circuit capable of providing an SPI by using a switching connection circuit, so that the second BIOS chip can pass the
  • the circuit capable of providing the SPI and the switching connection circuit are upgraded, including:
  • the conversion circuit connected to the switching connection circuit converts the non-SPI-issued upgrade signal on the CPU into an upgrade signal based on the SPI format.
  • the at least one second BIOS chip is connected to the circuit capable of providing an SPI by using a switching connection circuit, so that the second BIOS chip can pass the
  • the circuit capable of providing the SPI and the switching connection circuit are upgraded, including:
  • the conversion circuit connected to the switching connection circuit converts the non-SPI-issued upgrade signal on the south bridge chip into an upgrade signal based on the SPI format.
  • the method further includes:
  • the first BIOS chip is removed from the south bridge chip through the switching connection circuit
  • the upper SPI is connected to the state connected to the circuit capable of providing the SPI
  • the second BIOS chip is switched from the state connected to the circuit capable of providing the SPI to the state connected to the SPI on the south bridge chip.
  • an embedded system including at least two basic input and output systems
  • the BIOS chip and the south bridge chip, the embedded system further includes an interface expansion circuit, the interface expansion circuit includes a switch connection circuit, and the switch connection circuit is connected to the at least two basic input/output system BIOS chips;
  • the switching connection circuit is configured to connect a first BIOS chip of the at least two BIOS chips to a serial peripheral interface SPI on the south bridge chip;
  • the switching connection circuit is further configured to connect at least one second BIOS chip of the at least two BIOS chips except the first BIOS chip to a circuit capable of providing an SPI, so that the second BIOS chip can pass the The circuit capable of providing the SPI and the switching connection circuit are upgraded.
  • the circuit capable of providing an SPI is connected to a central processing unit CPU, and the switching connection circuit is connected to an SPI on the CPU; Connecting at least one second BIOS chip of the at least two BIOS chips except the first BIOS chip to an SPI on the CPU, so that the second BIOS chip can pass the SPI on the CPU and the Switch the connection circuit to upgrade.
  • the circuit capable of providing an SPI includes a conversion circuit in the interface expansion circuit, where the conversion circuit is respectively connected to a non-SPI and the switch on the CPU. Connected to the circuit;
  • the conversion circuit is configured to convert the non-SPI-issued upgrade signal on the CPU to an upgrade signal based on the SPI format when the CPU upgrades the second BIOS chip connected to the switch connection circuit through the non-SPI.
  • the circuit capable of providing an SPI includes a conversion circuit in the interface expansion circuit, and the conversion circuit is respectively associated with a south bridge core
  • the on-chip non-SPI is connected to the switching connection circuit;
  • the conversion circuit is configured to convert the non-SPI-issued upgrade signal on the south bridge chip to an SPI-based upgrade when the CPU upgrades the second BIOS chip connected to the switch connection circuit through the non-SPI on the south bridge chip. signal.
  • the switching connection circuit Also used to switch the first BIOS chip from a state connected to the SPI on the south bridge chip to a state connected to a circuit capable of providing SPI, and to remove the second BIOS chip from a system reset. Switching to the state connected to the SPI on the south bridge chip in a state connected to the circuit capable of providing the SPI.
  • the conversion circuit interconnects the bus PCI interface and/or the fast peripheral component interconnection bus PCI-E on the CPU through peripheral components on the CPU The interface is connected to the south bridge chip.
  • the conversion circuit interconnects the bus through a small pin type LPC interface on the south bridge chip and/or a peripheral component on the south bridge chip.
  • the interface and/or the fast peripheral component interconnect bus PCI-E interface on the south bridge chip connects the south bridge chip.
  • the interface expansion circuit is
  • the complex programmable logic device CPLD is either a field programmable gate array FPGA.
  • An interface expansion circuit, an interface expansion connection method, and an embedded system connected by the embodiment of the present invention connect a first BIOS chip of at least two BIOS chips to an SPI on a south bridge chip by switching a connection circuit, and at least two At least one second BIOS chip of the BIOS chip except the first BIOS chip is connected to the circuit capable of providing SPI, thereby indirectly expanding the SPI, so that the second BIOS chip can be upgraded by the circuit capable of providing SPI and the switching connection circuit. Level, and when there are at least two BIOS chips in the system including the interface expansion circuit, while the south bridge chip accesses the first BIOS chip, the second BIOS chip can be performed through the circuit capable of providing SPI and the switching connection circuit. upgrade.
  • FIG. 1 is a schematic diagram of a connection between a dual BIOS chip and a south bridge chip in the prior art
  • FIG. 2 is a schematic diagram of a connection relationship of an interface extension circuit according to an embodiment of the present invention
  • FIG. 3 is a schematic diagram of a second connection relationship of an interface extension circuit according to an embodiment of the present invention
  • FIG. FIG. 5 is a schematic diagram of the fourth connection relationship of the interface expansion circuit according to the embodiment of the present invention.
  • the connection scheme between the dual BIOS chip and the south bridge chip is as shown in FIG. 1, and the BIOS1 chip 11 and the BIOS2 chip 12 are connected to the south bridge chip 10 through the same SPI.
  • the chip select signal CS output from the south bridge chip 10 is directly input to the BIOS1 chip, and the chip select signal CS is input to the BIOS2 chip through the inverter 13.
  • the high-low level of the chip select signal CS is used to select which BIOS chip the south bridge chip 10 can access via its own SPI.
  • the firmware in the south bridge chip also accesses the BIOS chip from time to time.
  • the main BIOS chip and the standby BIOS chip share a SPI, and the central processing unit (CPU) must pass the south bridge chip.
  • the standby BIOS chip is upgraded, the south bridge chip is switched to the standby BIOS chip under the control of the chip select signal.
  • the firmware in the south bridge chip needs to access the main BIOS chip, it is connected to the SPI of the south bridge chip at this time.
  • the BIOS chip is a spare BIOS chip, which is different from the data in the previously accessed main BIOS chip. Therefore, it is bound to cause an abnormality in the system.
  • the main BIOS chip is BIOS1 chip 11 (or BIOS2 chip 12), the standby BIOS. Chip for BIOS2 chip 12 (or BIOS1 chip 11).
  • An interface extension circuit, an interface extension connection method, and an embedded system provided by an embodiment of the present invention extend an SPI indirectly through a circuit capable of providing an SPI, thereby implementing firmware access to the first BIOS chip in the south bridge chip.
  • the second BIOS chip can be upgraded by a circuit capable of providing SPI and a switching connection circuit.
  • the interface expansion circuit 21 includes a switch connection circuit 211, and the switch connection circuit 211 is connected to at least two BIOS chips.
  • the switch connection circuit 211 is configured to convert at least two BIOSes.
  • the first BIOS chip 22 in the chip is connected to the serial peripheral interface SPI on the south bridge chip 23; the switch connection circuit 211 is further configured to use at least one second BIOS chip other than the first BIOS chip 22 among the at least two BIOS chips.
  • the second BIOS chip 24 is coupled to a circuit 25 capable of providing an SPI such that the second BIOS chip 24 can be upgraded by a circuit 25 capable of providing SPI and a switch connection circuit 211, i.e., enabling the second BIOS chip 24 connected to the circuit 25 capable of providing SPI
  • the upgrade is performed by the circuit 25 capable of providing the SPI and the switching connection circuit 211.
  • the first BIOS chip is a BIOS chip connected to the SPI on the south bridge chip
  • the second BIOS chip is a BIOS chip other than the first BIOS chip among the plurality of BIOS chips, and the second BIOS chip is connected to the switching circuit.
  • the circuit providing the SPI and the switching connection circuit upgrade the second DI0S chip connected to the circuit capable of providing the SPI, that is, the circuit and the switching capable of providing the SPI
  • the connection circuit erases the area in the second BIOS chip connected to the circuit capable of providing the SPI, that is, it can erase some or all of the area of the BIOS chip connected to the circuit capable of providing the SPI.
  • the circuit capable of providing the SPI is connected to the central processing unit CPU 26, and the switching connection circuit 211 is connected to the SPI on the CPU 26. Therefore, the circuit capable of providing the SPI is the SPI on the CPU 26; the switching connection circuit 211 is specifically The at least one second BIOS chip 24 of the at least two BIOS chips except the first BIOS chip 22 is connected to the SPI on the CPU 26, so that the second BIOS chip 24 can be performed by the SPI and the switch connection circuit 211 on the CPU 26.
  • the upgrade i.e., enables the second BIOS chip 24 connected to the SPI on the CPU 26 to be upgraded by the SPI and switch connection circuit 211 on the CPU 26.
  • the different chip select signal control techniques can be used to control the different second BIOS chips 24 at different times with the CPU 26.
  • the SPI is connected.
  • the circuit 25 capable of providing SPI includes a conversion circuit 212 located in the interface expansion circuit 21, and the conversion circuit 212 is respectively connected to the non-SPI and switching connection circuit 211 on the CPU 26, that is, the conversion circuit 212 respectively
  • the non-SPI input/output interface on the CPU 26 is connected to the switch connection circuit 211.
  • the conversion circuit 212 is used by the CPU 26 to upgrade the second BIOS chip 24 connected to the switch connection circuit 211 through its non-SPI input/output interface.
  • the upgrade signal from the non-SPI input and output interface on the CPU 26 is converted to an upgrade signal based on the SPI format.
  • the conversion circuit 212 is connected to the CPU 26 via a non-SPI input/output interface on the CPU 26.
  • the conversion circuit 212 can be connected to the CPU 26 through a non-SPI input/output interface on the CPU 26, or can be connected to the CPU 26 through a plurality of non-SPI input/output interfaces on the CPU 26.
  • the number of non-SPI input and output interfaces on the CPU 26 connected to the conversion circuit 22 is equal to the number of SPIs on the conversion circuit 22.
  • the conversion circuit in the interface expansion circuit shown in FIG. 4 is interconnected by peripheral components on the CPU.
  • a PCI (Peripheral Component Interconnect) interface and/or a fast peripheral component interconnect bus PCI-E interface on the CPU is connected to the CPU.
  • the conversion circuit can also be connected to the CPU through other input and output interfaces on the CPU.
  • the circuit 25 capable of providing SPI includes a conversion circuit 212 located in the interface expansion circuit 21, and the conversion circuit 212 is respectively connected to the non-SPI and switching connection circuit 211 on the south bridge chip 23, that is, the conversion circuit. 212 is respectively connected to the non-SPI input/output interface and the switch connection circuit 211 on the south bridge chip 23; the conversion circuit 212 is configured to connect the switch connection circuit 211 to the CPU through the non-SPI input/output interface on the south bridge chip.
  • the BIOS chip is upgraded, the upgrade signal sent by the non-SPI input/output interface on the south bridge chip is converted into an upgrade signal based on the SPI format.
  • the conversion circuit 212 is connected to the south bridge chip 23 via a non-SPI input/output interface on the south bridge chip 23.
  • the conversion circuit 212 can be connected to the south bridge chip 23 through a non-SPI input/output interface on the south bridge chip 23, or can be connected to the south bridge chip 23 through a plurality of non-SPI input/output interfaces on the south bridge chip 23.
  • the number of non-SPI input and output interfaces on the south bridge chip 23 connected to the conversion circuit 212 is equal to the number of SPIs on the conversion circuit 212.
  • the conversion circuit in the interface expansion circuit shown in FIG. 5 is connected to the south bridge chip through at least one of the following interfaces on the south bridge chip: LPC (Low Pin Count) interface, PCI interface, PCI-E interface .
  • LPC Low Pin Count
  • PCI interface PCI-E interface
  • the conversion circuit can also be connected to the south bridge chip through other non-SPI input and output interfaces on the south bridge chip.
  • the switch connection circuit 211 in FIGS. 2-5 is also used to connect the first BIOS chip 22 from the SPI on the south bridge chip 23 when the system includes the BIOS chip, the south bridge chip, and the CPU.
  • the state is switched to the state connected to the circuit 25 capable of providing the SPI
  • the second BIOS chip 24 is switched from the state connected to the circuit 25 capable of providing the SPI to the state connected to the SPI on the south bridge chip 23.
  • the switch connection circuit 211 connects only one second BIOS chip 24 to the circuit 25 capable of providing SPI
  • the second BIOS chip is a standby BIOS chip
  • the connection circuit is switched.
  • the 211 is configured to connect the first BIOS path 25 when the system includes the BIOS chip, the south bridge chip, and the CPU, and switch the standby BIOS chip from the state capable of providing the SPI circuit 25 to the south bridge.
  • the switch connection circuit 211 connects the plurality of second BIOS chips 24 to the circuit 25 capable of providing the SPI
  • the second BIOS chip connected to the circuit 25 capable of providing the SPI is a standby BIOS chip
  • the switch connection circuit 211 is used for inclusion.
  • the BIOS chip, South Bridge chip and CPU are reset, the first BIOS core will be
  • BIOS chip 25 connected state, and selects a BIOS chip from a plurality of spare BIOS chips, and switches the selected BIOS chip from the state connected to the circuit 25 capable of providing the SPI to the state connected to the SPI on the south bridge chip 23.
  • the user can replace the SPI-connected BIOS chip on the south bridge chip by resetting the system including the BIOS chip, the south bridge chip, and the CPU.
  • the switching connection circuit is further configured to: when the system including the south bridge chip, the BIOS chip, and the CPU is powered on for the first time, according to the received signal for determining the BIOS chip connected to the SPI on the south bridge chip, A BIOS chip is selected in the connected BIOS chip to be connected to the SPI on the south bridge chip.
  • the interface expansion circuit provided by the embodiment of the present invention may be a complex programmable logic device.
  • CPLD Complex Programmable Logic Device
  • FPGA Field Programmable Gate Array
  • the embodiment of the present invention further provides an interface extension connection method, including: connecting, by switching a connection circuit, a first BIOS chip of at least two BIOS chips to a serial peripheral interface SPI on a south bridge chip; And connecting at least one second BIOS chip of the at least two BIOS chips except the first BIOS chip to a circuit capable of providing an SPI, so that the second BIOS chip can be upgraded by the circuit capable of providing SPI and the switching connection circuit, which is The second BIOS chip connected to the circuit capable of providing the SPI can be upgraded by the circuit capable of providing SPI and the switching connection circuit.
  • the at least one second BIOS chip is connected to the circuit capable of providing the SPI by switching the connection circuit, so that the second BIOS chip can be upgraded by the circuit capable of providing the SPI and the switching connection circuit, including: Connecting at least one second BIOS chip of the at least two BIOS chips except the first BIOS chip to the SPI on the CPU, so that the second BIOS chip can be upgraded through the SPI and the switching connection circuit on the CPU, that is, The second BIOS chip connected to the SPI on the CPU can be upgraded by the SPI and switch connection circuitry on the CPU.
  • the at least one second BIOS chip is connected to the circuit capable of providing the SPI by switching the connection circuit, so that the second BIOS chip can be upgraded by the circuit capable of providing the SPI and the switching connection circuit, including: At least one second BIOS chip other than the first BIOS chip of the at least two BIOS chips is connected to a non-SPI input/output interface on the CPU through a conversion circuit, so that the second BIOS chip passes through the CPU
  • the input and output interface of the SPI and the switching connection circuit are upgraded, so that the second BIOS chip connected to the non-SPI input/output interface on the CPU is upgraded through the non-SPI input/output interface and the switching connection circuit on the CPU.
  • the conversion signal sent by the non-SPI input/output interface on the CPU is converted into an upgrade signal based on the SPI format by a conversion circuit connected to the switching connection circuit.
  • the at least one second BIOS chip is connected to the circuit capable of providing the SPI by switching the connection circuit, so that the second BIOS chip can be upgraded by the circuit capable of providing the SPI and the switching connection circuit, including: At least one second BIOS chip other than the first BIOS chip of the at least two BIOS chips is connected to the non-SPI input/output interface on the south bridge chip through the conversion circuit, so that the second BIOS chip passes through the south bridge chip.
  • the non-SPI input/output interface and the switching connection circuit are upgraded, that is, the second BIOS chip connected to the non-SPI input/output interface on the south bridge chip is passed through the non-SPI chip.
  • the conversion circuit connected to the switching connection circuit converts the non-SPI-issued upgrade signal on the south bridge chip into an upgrade signal based on the SPI format.
  • the interface expansion connection method provided by the embodiment of the present invention further includes: when the system including the south bridge chip, the BIOS chip, and the CPU is reset, connecting the first BIOS chip to the SPI on the south bridge chip by switching the connection circuit In the state, it is switched to a state connected to the circuit capable of providing the SPI, and the second BIOS chip is switched from the state connected to the circuit capable of providing the SPI to the state connected to the SPI on the south bridge chip.
  • the second BIOS chip when only one second BIOS chip is connected to the circuit capable of providing the SPI through the switching connection circuit, the second BIOS chip is a standby BIOS chip, and is passed through a system reset including the BIOS chip, the south bridge chip, and the CPU.
  • the switching connection circuit switches the state of the first BIOS chip from the state connected to the SPI on the south bridge chip to the state connected to the circuit capable of providing the SPI, and switches the state of the standby BIOS chip from the state connected to the circuit capable of providing the SPI to the south.
  • the state of the SPI connection on the bridge chip when only one second BIOS chip is connected to the circuit capable of providing the SPI through the switching connection circuit, the second BIOS chip is a standby BIOS chip, and is passed through a system reset including the BIOS chip, the south bridge chip, and the CPU.
  • the switching connection circuit switches the state of the first BIOS chip from the state connected to the SPI on the south bridge chip to the state connected to the circuit capable of providing the SPI, and switches
  • the second BIOS chip connected to the circuit capable of providing the SPI is a standby BIOS chip, and when a system reset including the BIOS chip, the south bridge chip, and the CPU, Switching the connection state of the first BIOS chip from the state of the SPI connected to the south bridge chip to the state connected to the circuit capable of providing the SPI, and selecting a BIOS chip from the plurality of spare BIOS chips, and selecting the BIOS The chip switches from a state connected to a circuit capable of providing SPI to a state connected to the SPI on the south bridge chip.
  • the user can replace the BIOS chip of the SPI connection on the south bridge chip by resetting the system.
  • the embodiment of the present invention further provides an embedded system.
  • the system includes at least two basic input/output system BIOS chips and a south bridge chip 23.
  • the embedded system further includes an interface expansion circuit 21, and the interface expansion circuit 21 includes Switching the connection circuit 211, the switch connection circuit 211 is connected to at least two basic input/output system BIOS chips; and the switch connection circuit 211 is used for at least two The first BIOS chip 22 in the BIOS chip is connected to the serial peripheral interface SPI on the south bridge chip 23; the switch connection circuit 211 is further configured to remove at least one of the at least two BIOS chips except the first BIOS chip 22.
  • the second BIOS chip 24 is coupled to a circuit 25 capable of providing an SPI such that the second BIOS chip 24 can be upgraded by a circuit 25 capable of providing SPI and a switch connection circuit 211, i.e., a second connection to the circuit 25 capable of providing SPI
  • the BIOS chip 24 can be upgraded by the circuit 25 capable of providing the SPI and the switching connection circuit 211.
  • the circuit capable of providing the SPI is connected to the central processing unit CPU 26, and the switching connection circuit 211 is connected to the SPI on the CPU 26. Therefore, the circuit capable of providing the SPI is the SPI on the CPU 26; the switching connection circuit 211 is specifically And connecting at least one second BIOS chip 24 of the at least two BIOS chips except the first BIOS chip 22 to the SPI on the CPU 26, so that the second BIOS chip 24 can pass the SPI and the switch connection circuit on the CPU 26.
  • the 211 is upgraded such that the second BIOS chip 24 connected to the SPI on the CPU 26 can be upgraded by the SPI and switch connection circuit 211 on the CPU 26.
  • the chip select signal can be used to control the second BIOS chip 24 at different times to be connected to the SPI on the CPU 26.
  • the circuit 25 capable of providing SPI includes a conversion circuit 212 located in the interface expansion circuit 21, and the conversion circuit 212 is respectively connected to a non-SPI input/output interface and a switching connection circuit 211 on the CPU 26; 212, when the CPU 26 upgrades the second BIOS chip 24 connected to the switch connection circuit 211 through its own non-SPI input/output interface, converts the upgrade signal sent by the non-SPI input/output interface on the CPU 26 into an SPI-based format. Upgrade signal.
  • the conversion circuit in the interface expansion circuit shown in Figure 4 is connected to the CPU through the PCI interface on the CPU and/or the PCI-E interface on the CPU.
  • the conversion circuit can also be connected to the CPU through other input and output interfaces on the CPU.
  • the circuit 25 capable of providing SPI includes an interface expansion power
  • the conversion circuit 212 of the circuit 21, the conversion circuit 212 is respectively connected to the non-SPI input/output interface and the switching connection circuit 211 on the south bridge chip 23; the conversion circuit 212 is used for non-SPI on the CPU through the south bridge chip 23.
  • the input/output interface upgrades the second BIOS chip 24 connected to the switch connection circuit 211
  • the upgrade signal sent from the non-SPI input/output interface on the south bridge chip 23 is converted into an upgrade signal based on the SPI format.
  • the conversion circuit in the interface expansion circuit shown in FIG. 5 is connected to the south bridge chip through at least one of the following interfaces on the south bridge chip: LPC interface PCI interface, PCI-E interface.
  • the conversion circuit can also be connected to the south bridge chip through other non-SPI input and output interfaces on the south bridge chip.
  • the switching connection circuit 211 in FIG. 2 to FIG. 5 is further configured to switch the first BIOS chip 22 from the state connected to the SPI on the south bridge chip 23 to the SPI capable of providing the SPI when the embedded system is reset.
  • the circuit 25 is connected to the state, and the second BIOS chip 24 is switched from the state connected to the circuit 25 capable of providing the SPI to the state connected to the SPI on the south bridge chip 23.
  • the switch connection circuit 211 connects only one second BIOS chip 24 to the circuit 25 capable of providing SPI
  • the second BIOS chip is a standby BIOS chip
  • the switch connection circuit 211 is used when the embedded system is reset.
  • the first BIOS chip 22 is switched from the state connected to the SPI on the south bridge chip 23 to the state connected to the circuit 25 capable of providing the SPI
  • the standby BIOS chip is switched from the state connected to the circuit 25 capable of providing the SPI.
  • the switch connection circuit 211 connects the plurality of second BIOS chips 24 to the circuit 25 capable of providing the SPI
  • the second BIOS chip connected to the circuit 25 capable of providing the SPI is a spare BIOS chip
  • the switch connection circuit 211 is used for
  • the first BIOS chip 22 is switched from the state connected to the SPI on the south bridge chip 23 to the state connected to the circuit 25 capable of providing the SPI, and one BIOS chip is selected from the plurality of spare BIOS chips.
  • the selected BIOS chip is switched from the state connected to the circuit 25 capable of providing the SPI to the state connected to the SPI on the south bridge chip 23.
  • the CD-ROM, USB flash drive, mobile hard disk, etc. includes instructions for causing a computer device (which may be a personal computer, server, or network device, etc.) to perform the methods described in various embodiments of the present invention.
  • a computer device which may be a personal computer, server, or network device, etc.
  • modules in the apparatus in the embodiments may be distributed in the apparatus of the embodiment according to the embodiment, or may be correspondingly changed in one or more apparatuses different from the embodiment.
  • the modules of the above embodiments may be combined into one module, or may be further split into a plurality of sub-modules.

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Security & Cryptography (AREA)
  • Stored Programmes (AREA)

Abstract

本发明实施例提供了一种接口扩展电路、接口扩展连接方法和嵌入式系统,以实现在南桥芯片对两个BIOS芯片中的一个BIOS芯片进行访问的同时CPU能够对另一个BIOS芯片进行升级。所述接口扩展电路包括切换连接电路,所述切换连接电路连接至少两个基本输入输出系统BIOS芯片;所述切换连接电路,用于将所述至少两个BIOS芯片中的第一BIOS芯片与南桥芯片上的串行外围接口SPI相连;所述切换连接电路还用于将所述至少两个BIOS芯片中除第一BIOS芯片以外的至少一个第二BIOS芯片与能够提供SPI的电路相连,使得所述第二BIOS芯片能够通过所述能够提供SPI的电路和所述切换连接电路进行升级。

Description

一种接口扩展电路、 接口扩展连接方法和嵌入式系统 技术领域
本发明涉及电路设计技术领域, 尤其涉及一种接口扩展电路、 接口扩 展连接方法和嵌入式系统。 背景技术
为了提高系统的可靠性, 在设计嵌入式系统电路时常在南桥芯片下挂 两个基本输入输出系统(BIOS, Basic Input Output System ) 芯片, 一个做 主用 BIOS芯片, 另一个做备用 BIOS芯片, 当主用 BIOS芯片数据被损坏 可以从备用 BIOS启动, 并将备用 BIOS芯片中的内容恢复到主用 BIOS芯 片中。 由于两个 BIOS芯片都要连接串行外设接口 ( SPI , Serial Peripheral Interface ), 而南桥芯片只有一个 SPI, 因此需要增加外围辅助电路来把两个 BIOS 芯片挂接在同一个 SPI, 并通过切换片选信号来选择访问两个 BIOS 芯片中的一个 BIOS芯片。在目前的系统架构下,中央处理单元( CPU, Center Processing Unit ) 需要通过南桥芯片上的 SPI对两个 BIOS 芯片中的一个 BIOS芯片进行升级。 这导致了在 CPU通过南桥芯片上的 SPI对两个 BIOS 芯片中的一个 BIOS芯片进行升级时, 南桥芯片无法对另一个 BIOS芯片进 行访问。
综上所述, 在目前的系统架构下, 双 BIOS芯片连接南桥芯片上的同一 个 SPI, 这会导致现有的系统无法实现在南桥芯片对两个 BIOS芯片中的一 个 BIOS芯片进行访问的同时, CPU对另一个 BIOS芯片进行升级。 发明内容
本发明实施例提供了一种接口扩展电路、 接口扩展连接方法和嵌入式 系统, 以实现在南桥芯片对两个 BIOS芯片中的一个 BIOS芯片进行访问的 同时 CPU能够对另一个 BIOS芯片进行升级。
第一方面, 提供一种接口扩展电路, 所述接口扩展电路包括切换连接 电路, 所述切换连接电路连接至少两个基本输入输出系统 BIOS芯片;
所述切换连接电路, 用于将所述至少两个 BIOS芯片中的第一 BIOS芯 片与南桥芯片上的串行外围接口 SPI相连;
所述切换连接电路还用于将所述至少两个 BIOS芯片中除第一 BIOS芯 片以外的至少一个第二 BIOS芯片与能够提供 SPI的电路相连,使得所述第 二 BIOS芯片能够通过所述能够提供 SPI的电路和所述切换连接电路进行升 级。
结合第一方面, 在第一种可能的实现方式中, 所述能够提供 SPI 的电 路连接到中央处理单元 CPU,所述切换连接电路与所述 CPU上的 SPI相连; 所述切换连接电路具体用于将所述至少两个 BIOS芯片中除第一 BIOS 芯片以外的至少一个第二 BIOS芯片与 CPU上的 SPI相连, 使得所述第二 BIOS芯片能够通过所述 CPU上的 SPI和所述切换连接电路进行升级。
结合第一方面, 在第二种可能的实现方式中, 所述能够提供 SPI 的电 路包括位于所述接口扩展电路中的转换电路, 所述转换电路分别与 CPU上 的非 SPI和所述切换连接电路相连;
所述转换电路, 用于所述 CPU在通过自身的非 SPI对切换连接电路连 接的所述第二 BIOS芯片进行升级时, 将所述 CPU上的非 SPI发出的升级 信号转换为基于 SPI格式的升级信号。
结合第一方面, 在第三种可能的实现方式中, 所述能够提供 SPI 的电 路包括位于所述接口扩展电路中的转换电路, 所述转换电路分别与南桥芯 片上的非 SPI和所述切换连接电路相连;
所述转换电路, 用于在 CPU通过南桥芯片上的非 SPI对切换连接电路 连接的第二 BIOS芯片进行升级时,将南桥芯片上的非 SPI发出的升级信号 转换为基于 SPI格式的升级信号。 结合第一方面和第一方面第一种可能的实现方式至第一方面第三种可 能的实现方式中的任意一种, 在第四种可能的实现方式中, 所述切换连接 电路,还用于在系统复位时,将所述第一 BIOS芯片从与所述南桥芯片上的 SPI相连的状态下切换到与能够提供 SPI的电路相连的状态,并将所述第二 BIOS芯片从与能够提供 SPI的电路相连的状态下切换到与所述南桥芯片上 的 SPI相连的状态。
结合第一方面第二种可能的实现方式, 在第五种可能的实现方式中, 所述转换电路通过 CPU上的外围部件互联总线 PCI接口和 /或 CPU上的快 捷外围部件互联总线 PCI-E接口连接南桥芯片。
结合第一方面第三种可能的实现方式, 在第六种可能的实现方式中, 所述转换电路通过南桥芯片上的少针脚型 LPC接口和 /或南桥芯片上的外围 部件互联总线 PCI接口和 /或南桥芯片上的快捷外围部件互联总线 PCI-E接 口连接南桥芯片。
结合第一方面第一种可能的实现方式至第一方面第四种可能的实现方 式中的任意一种实现方式, 在第七种可能的实现方式中, 所述接口扩展电 路为复杂可编程逻辑器件 CPLD或者为现场可编程门阵列 FPGA。
第二方面, 提供一种接口扩展连接方法, 包括:
通过切换连接电路, 将至少两个 BIOS芯片中的第一 BIOS芯片与南桥 芯片上的串行外围接口 SPI相连;
通过所述切换连接电路, 将所述至少两个 BIOS芯片中除第一 BIOS芯 片以外的至少一个第二 BIOS芯片, 与能够提供 SPI的电路相连,使得所述 第二 BIOS芯片能够通过所述能够提供 SPI的电路和所述切换连接电路进行 升级。
结合第二方面, 在第一种可能的实现方式中, 所述通过切换连接电路 将所述至少一个第二 BIOS芯片, 与能够提供 SPI的电路相连,使得所述第 二 BIOS芯片能够通过所述能够提供 SPI的电路和所述切换连接电路进行升 级, 包括:
通过所述切换连接电路将所述至少两个 BIOS芯片中除第一 BIOS芯片 以外的至少一个第二 BIOS芯片,与 CPU上的 SPI相连,使得所述第二 BIOS 芯片能够通过所述 CPU上的 SPI和所述切换连接电路进行升级。
结合第二方面, 在第二种可能的实现方式中, 所述通过切换连接电路 将所述至少一个第二 BIOS芯片, 与能够提供 SPI的电路相连,使得所述第 二 BIOS芯片能够通过所述能够提供 SPI的电路和所述切换连接电路进行升 级, 包括:
通过所述切换连接电路将所述至少两个 BIOS芯片中除第一 BIOS芯片 以外的至少一个第二 BIOS芯片, 通过转换电路与 CPU上的非 SPI相连, 使得所述第二 BIOS芯片在通过所述 CPU上的非 SPI和所述切换连接电路 进行升级时, 由与切换连接电路相连的转换电路将 CPU上的非 SPI发出的 升级信号转换为基于 SPI格式的升级信号。
结合第二方面, 在第三种可能的实现方式中, 所述通过切换连接电路 将所述至少一个第二 BIOS芯片, 与能够提供 SPI的电路相连,使得所述第 二 BIOS芯片能够通过所述能够提供 SPI的电路和所述切换连接电路进行升 级, 包括:
通过所述切换连接电路将所述至少两个 BIOS芯片中除第一 BIOS芯片 以外的至少一个第二 BIOS芯片,通过转换电路与南桥芯片上的非 SPI相连, 使得所述第二 BIOS芯片在通过所述南桥芯片上的非 SPI和所述切换连接电 路进行升级时, 由与切换连接电路相连的转换电路将南桥芯片上的非 SPI 发出的升级信号转换为基于 SPI格式的升级信号。
结合第二方面和第二方面第一种可能的实现方式至第二方面第三种可 能的实现方式中的任意一种, 在第四种可能的实现方式中, 所述方法还包 括:
在系统复位时,通过所述切换连接电路将第一 BIOS芯片从与南桥芯片 上的 SPI相连的状态下切换到与能够提供 SPI的电路相连的状态,并将第二 BIOS 芯片从与能够提供 SPI 的电路相连的状态下切换到与南桥芯片上的 SPI相连的状态。
第三方面, 提供一种嵌入式系统, 包括至少两个基本输入输出系统
BIOS芯片和南桥芯片, 所述嵌入式系统还包括接口扩展电路, 所述接口扩 展电路包括切换连接电路, 所述切换连接电路连接所述至少两个基本输入 输出系统 BIOS芯片;
所述切换连接电路, 用于将所述至少两个 BIOS芯片中的第一 BIOS芯 片与南桥芯片上的串行外围接口 SPI相连;
所述切换连接电路还用于将所述至少两个 BIOS 芯片中除所述第一 BIOS芯片以外的至少一个第二 BIOS芯片与能够提供 SPI的电路相连, 使 得所述第二 BIOS芯片能够通过所述能够提供 SPI的电路和所述切换连接电 路进行升级。
结合第三方面, 在第一种可能的实现方式中, 所述能够提供 SPI 的电 路连接到中央处理单元 CPU,所述切换连接电路与所述 CPU上的 SPI相连; 所述切换连接电路具体用于将所述至少两个 BIOS 芯片中除所述第一 BIOS芯片以外的至少一个第二 BIOS芯片与 CPU上的 SPI相连,使得所述 第二 BIOS芯片能够通过所述 CPU上的 SPI和所述切换连接电路进行升级。
结合第三方面, 在第二种可能的实现方式中, 所述能够提供 SPI 的电 路包括位于所述接口扩展电路中的转换电路, 所述转换电路分别与 CPU上 的非 SPI和所述切换连接电路相连;
所述转换电路, 用于 CPU在通过自身的非 SPI对切换连接电路连接的 第二 BIOS芯片进行升级时, 将所述 CPU上的非 SPI发出的升级信号转换 为基于 SPI格式的升级信号。
结合第三方面, 在第三种可能的实现方式中, 所述能够提供 SPI 的电 路包括位于所述接口扩展电路中的转换电路, 所述转换电路分别与南桥芯 片上的非 SPI和所述切换连接电路相连;
所述转换电路, 用于在 CPU通过南桥芯片上的非 SPI对切换连接电路 连接的第二 BIOS芯片进行升级时,将南桥芯片上的非 SPI发出的升级信号 转换为基于 SPI格式的升级信号。
结合第三方面和第三方面的第一种可能的实现方式至第三方面的第三 种可能的实现方式中的任意一种, 在第四种可能的实现方式中, 所述切换 连接电路,还用于在系统复位时,将所述第一 BIOS芯片从与所述南桥芯片 上的 SPI相连的状态下切换到与能够提供 SPI的电路相连的状态,并将所述 第二 BIOS芯片从与能够提供 SPI的电路相连的状态下切换到与所述南桥芯 片上的 SPI相连的状态。
结合第三方面第二种可能的实现方式, 在第五种可能的实现方式中, 所述转换电路通过 CPU上的外围部件互联总线 PCI接口和 /或 CPU上的快 捷外围部件互联总线 PCI-E接口连接南桥芯片。
结合第三方面第三种可能的实现方式, 在第六种可能的实现方式中, 所述转换电路通过南桥芯片上的少针脚型 LPC接口和 /或南桥芯片上的外围 部件互联总线 PCI接口和 /或南桥芯片上的快捷外围部件互联总线 PCI-E接 口连接南桥芯片。
结合第三方面和第三方面的第一种可能的实现方式至第三方面的第三 种可能的实现方式中的任意一种, 在第七种可能的实现方式中, 所述接口 扩展电路为复杂可编程逻辑器件 CPLD或者为现场可编程门阵列 FPGA。
本发明实施例的有益效果包括:
本发明实施例提供的一种接口扩展电路、 接口扩展连接方法和嵌入式 系统, 通过切换连接电路将至少两个 BIOS芯片中的第一 BIOS芯片与南桥 芯片上的 SPI相连, 并将至少两个 BIOS芯片中除第一 BIOS芯片以外的至 少一个第二 BIOS芯片与能够提供 SPI的电路相连, 从而间接扩展出 SPI, 使得第二 BIOS芯片能够通过能够提供 SPI的电路和切换连接电路进行升 级, 进而在包括该接口扩展电路的系统中有至少两片 BIOS芯片时,在南桥 芯片对第一 BIOS芯片进行访问的同时, 第二 BIOS芯片能够通过能够提供 SPI的电路和切换连接电路进行升级。 附图说明
图 1为现有技术中双 BIOS芯片与南桥芯片连接的示意图;
图 2为本发明实施例提供的接口扩展电路的连接关系之一的示意图; 图 3为本发明实施例提供的接口扩展电路的连接关系之二的示意图; 图 4为本发明实施例提供的接口扩展电路的连接关系之三的示意图; 图 5为本发明实施例提供的接口扩展电路的连接关系之四的示意图。 具体实施方式
目前, 双 BIOS 芯片与南桥芯片的连接实现方案如图 1 所示, BIOS1 芯片 11和 BIOS2芯片 12通过同一个 SPI连接到南桥芯片 10上。南桥芯片 10输出的片选信号 CS直接输入到 BIOS1芯片中, 片选信号 CS经过反相 器 13输入到 BIOS2芯片中。 在系统运行期间, 通过片选信号 CS的高低电 平来选择南桥芯片 10可以通过自身的 SPI访问哪一个 BIOS芯片。
但是, 目前在处理器正常运行的过程中, 南桥芯片中的固件还会不定 期访问 BIOS芯片。对于这一类型的南桥芯片,如果使用图 1所示的连接方 案, 则会因为主用 BIOS芯片和备用 BIOS芯片共用一个 SPI, 在中央处理 单元(CPU, Center Processing Unit )要通过南桥芯片升级备用 BIOS芯片 时, 南桥芯片在片选信号的控制下切换至与备用 BIOS芯片连接,如果此时 南桥芯片中的固件需要访问主用 BIOS 芯片, 由于此时与南桥芯片的 SPI 相连的 BIOS芯片为备用 BIOS芯片, 这和之前访问的主用 BIOS芯片中的 数据不同,因此,势必会导致系统出现异常,其中,主用 BIOS芯片为 BIOS1 芯片 11 (或者 BIOS2芯片 12 ), 备用 BIOS芯片为 BIOS2芯片 12 (或者 BIOS1芯片 11 )。
本发明实施例提供的一种接口扩展电路、 接口扩展连接方法和嵌入式 系统, 通过能够提供 SPI的电路间接扩展出 SPI, 从而实现在南桥芯片中的 固件对与第一 BIOS芯片进行访问的同时, 第二 BIOS芯片可以通过能够提 供 SPI的电路和切换连接电路进行升级。
下面结合说明书附图, 对本发明实施例提供的一种接口扩展电路、 接 口扩展连接方法和嵌入式系统的具体实施方式进行说明。
本发明实施例提供一种接口扩展电路, 如图 2所示, 接口扩展电路 21 包括切换连接电路 211 , 切换连接电路 211连接至少两个 BIOS芯片; 切换 连接电路 211 ,用于将至少两个 BIOS芯片中的第一 BIOS芯片 22与南桥芯 片 23上的串行外围接口 SPI相连; 切换连接电路 211还用于将至少两个 BIOS芯片中除第一 BIOS芯片 22以外的至少一个第二 BIOS芯片 24与能 够提供 SPI的电路 25相连, 使得该第二 BIOS芯片 24能够通过能够提供 SPI的电路 25和切换连接电路 211进行升级, 即使得与能够提供 SPI的电 路 25相连的第二 BIOS芯片 24能够通过能够提供 SPI的电路 25和切换连 接电路 211进行升级。
其中, 第一 BIOS芯片为与南桥芯片上的 SPI相连的 BIOS芯片, 第二 BIOS芯片为多个 BIOS芯片中除第一 BIOS芯片以外的其它 BIOS芯片,第 二 BIOS芯片均连接切换电路。
由于目前处理器的架构越来越复杂, 与南桥芯片上的 SPI连接的两个 BIOS芯片中存放的内容越来越丰富。 有些南桥芯片会通过自身的 SPI对两 个 BIOS芯片中的某些区域设置读写保护, 限制对其连接的 BIOS芯片的读 写操作。因此,在釆用图 1所示的南桥芯片与两个 BIOS芯片的连接方式时, 无法对整个备用的 BIOS芯片进行擦写, 而在釆用图 2所示的连接电路时, 可以通过能够提供 SPI的电路和切换连接电路对与能够提供 SPI的电路相连 的第二 DI0S芯片进行升级,也就是说可以通过能够提供 SPI的电路和切换 连接电路对与能够提供 SPI的电路相连的第二 BIOS芯片中的区域进行擦 写,即可以对与能够提供 SPI的电路相连的 BIOS芯片中的部分或全部区域 进行擦写。
进一步地, 如图 3 所示, 能够提供 SPI 的电路连接到中央处理单元 CPU26, 切换连接电路 211与 CPU26上的 SPI相连, 因此, 能够提供 SPI 的电路是 CPU26上的 SPI; 切换连接电路 211具体用于将至少两个 BIOS 芯片中除第一 BIOS芯片 22以外的至少一个第二 BIOS芯片 24与 CPU26 上的 SPI相连,使得该第二 BIOS芯片 24能够通过 CPU26上的 SPI和切换 连接电路 211进行升级, 即使得与 CPU26上的 SPI相连的第二 BIOS芯片 24能够通过 CPU26上的 SPI和切换连接电路 211进行升级。
当有两个或两个以上的第二 BIOS 芯片 24通过切换连接电路 211 与 CPU26上的 SPI相连时, 可以釆用公知的片选信号控制技术控制不同的第 二 BIOS芯片 24在不同时刻与 CPU26上的 SPI相连。
进一步地, 如图 4所示, 能够提供 SPI的电路 25包括位于接口扩展电 路 21中的转换电路 212,转换电路 212分别与 CPU26上的非 SPI和切换连 接电路 211相连, 即转换电路 212分别与 CPU26上的非 SPI的输入输出接 口和切换连接电路 211相连; 转换电路 212, 用于 CPU26在通过自身的非 SPI的输入输出接口对切换连接电路 211连接的第二 BIOS芯片 24进行升 级时,将 CPU26上的非 SPI的输入输出接口发出的升级信号转换为基于 SPI 格式的升级信号。
在图 4中, 转换电路 212通过 CPU26上的非 SPI的输入输出接口连接 CPU26。 其中, 转换电路 212可以通过 CPU26上的一个非 SPI的输入输出 接口连接 CPU26,也可以通过 CPU26上的多个非 SPI的输入输出接口连接 CPU26。与转换电路 22连接的 CPU26上的非 SPI的输入输出接口数量与转 换电路 22上的 SPI的数量相等。
图 4所示的接口扩展电路中的转换电路通过 CPU上的外围部件互联总 线( PCI, Peripheral Component Interconnect )接口和 /或 CPU上的快捷外围 部件互联总线 PCI-E接口连接 CPU。 当然, 转换电路还可以通过 CPU上的 其它输入输出接口连接 CPU。
进一步地, 如图 5所示, 能够提供 SPI的电路 25包括位于接口扩展电 路 21中的转换电路 212,转换电路 212分别与南桥芯片 23上的非 SPI和切 换连接电路 211相连, 即转换电路 212分别与南桥芯片 23上的非 SPI的输 入输出接口和切换连接电路 211相连; 转换电路 212, 用于在 CPU通过南 桥芯片上的非 SPI的输入输出接口对切换连接电路 211连接的第二 BIOS芯 片进行升级时, 将南桥芯片上的非 SPI 的输入输出接口发出的升级信号转 换为基于 SPI格式的升级信号。
在图 5中, 转换电路 212通过南桥芯片 23上的非 SPI的输入输出接口 连接南桥芯片 23。 其中, 转换电路 212可以通过南桥芯片 23上的一个非 SPI的输入输出接口连接南桥芯片 23 , 也可以通过南桥芯片 23上的多个非 SPI的输入输出接口连接南桥芯片 23。 与转换电路 212连接的南桥芯片 23 上的非 SPI的输入输出接口的数量等于转换电路 212上的 SPI的数量。
图 5 所示的接口扩展电路中的转换电路通过南桥芯片上的下列接口中 的至少一种接口连接南桥芯片: 少针脚型 ( LPC , Low Pin Count )接口、 PCI接口、 PCI-E接口。 当然,转换电路还可以通过南桥芯片上的其它非 SPI 的输入输出接口连接南桥芯片。
进一步地, 图 2-图 5中的切换连接电路 211还用于在包含 BIOS芯片、 南桥芯片和 CPU的系统复位时, 将第一 BIOS芯片 22从与南桥芯片 23上 的 SPI相连的状态下切换到与能够提供 SPI的电路 25相连的状态, 并将第 二 BIOS芯片 24从与能够提供 SPI的电路 25相连的状态下切换到与南桥芯 片 23上的 SPI相连的状态。
具体地, 当切换连接电路 211仅将一个第二 BIOS芯片 24与能够提供 SPI的电路 25相连时, 该第二 BIOS芯片为备用 BIOS芯片, 切换连接电路 211用于在包含 BIOS芯片、 南桥芯片和 CPU的系统复位时, 将第一 BIOS 路 25相连的状态,并将备用 BIOS芯片从与能够提供 SPI的电路 25相连的 状态下切换到与南桥芯片 23上的 SPI相连的状态。 当切换连接电路 211将 多个第二 BIOS芯片 24与能够提供 SPI的电路 25相连时, 与能够提供 SPI 的电路 25相连的第二 BIOS芯片均为备用 BIOS芯片, 切换连接电路 211 用于在包含 BIOS芯片、 南桥芯片和 CPU的系统复位时, 将第一 BIOS芯
25相连的状态, 并从多个备用 BIOS芯片中选择一个 BIOS芯片, 并将选择 的 BIOS芯片从与能够提供 SPI的电路 25相连的状态下切换到与南桥芯片 23上的 SPI相连的状态。
这样, 当与南桥芯片的 SPI连接的 BIOS芯片出现问题时, 用户可以通 过将包含 BIOS芯片、 南桥芯片和 CPU的系统复位, 来更换南桥芯片上的 SPI连接的 BIOS芯片。
进一步地, 切换连接电路还用于在包含南桥芯片、 BIOS 芯片和 CPU 的系统初次上电时, 根据接收到的用于确定与南桥芯片上的 SPI相连的 BIOS芯片的信号, 从与自身相连的 BIOS芯片中选择一个 BIOS芯片与南 桥芯片上的 SPI相连。
本发明实施例提供的接口扩展电路可以为复杂可编程逻辑器件
( CPLD, Complex Programmable Logic Device )或者为现场可编程门阵列 ( FPGA , Field Programmable Gate Array ), 还可以为其它器件组成的电路。
本发明实施例还提供一种接口扩展连接方法, 包括: 通过切换连接电 路, 将至少两个 BIOS芯片中的第一 BIOS芯片与南桥芯片上的串行外围接 口 SPI相连; 通过切换连接电路, 将至少两个 BIOS芯片中除第一 BIOS芯 片以外的至少一个第二 BIOS芯片, 与能够提供 SPI的电路相连,使得该第 二 BIOS芯片能够通过该能够提供 SPI的电路和切换连接电路进行升级,即 使得与能够提供 SPI的电路相连的第二 BIOS芯片能够通过该能够提供 SPI 的电路和切换连接电路进行升级。
进一步地, 通过切换连接电路将至少一个第二 BIOS芯片, 与能够提供 SPI的电路相连, 使得该第二 BIOS芯片能够通过该能够提供 SPI的电路和 切换连接电路进行升级, 包括: 通过切换连接电路将至少两个 BIOS芯片中 除第一 BIOS芯片以外的至少一个第二 BIOS芯片, 与 CPU上的 SPI相连, 使得该第二 BIOS芯片能够通过该 CPU上的 SPI和切换连接电路进行升级, 即使得与 CPU上的 SPI相连的第二 BIOS芯片能够通过该 CPU上的 SPI和 切换连接电路进行升级。
进一步地, 通过切换连接电路将至少一个第二 BIOS芯片, 与能够提供 SPI的电路相连, 使得该第二 BIOS芯片能够通过该能够提供 SPI的电路和 切换连接电路进行升级, 包括: 通过切换连接电路将至少两个 BIOS芯片中 除第一 BIOS芯片以外的至少一个第二 BIOS芯片, 通过转换电路与 CPU 上的非 SPI的输入输出接口相连, 使得该第二 BIOS芯片在通过所述 CPU 上的非 SPI的输入输出接口和切换连接电路进行升级, 即使得与 CPU上的 非 SPI的输入输出接口相连的第二 BIOS芯片在通过所述 CPU上的非 SPI 的输入输出接口和切换连接电路进行升级时, 由与切换连接电路相连的转 换电路将 CPU上的非 SPI的输入输出接口发出的升级信号转换为基于 SPI 格式的升级信号。
进一步地, 通过切换连接电路将至少一个第二 BIOS芯片, 与能够提供 SPI的电路相连, 使得该第二 BIOS芯片能够通过该能够提供 SPI的电路和 切换连接电路进行升级, 包括: 通过切换连接电路将至少两个 BIOS芯片中 除第一 BIOS芯片以外的至少一个第二 BIOS芯片, 通过转换电路与南桥芯 片上的非 SPI的输入输出接口相连,使得该第二 BIOS芯片在通过南桥芯片 上的非 SPI 的输入输出接口和切换连接电路进行升级, 即使得与南桥芯片 上的非 SPI的输入输出接口相连的第二 BIOS芯片在通过南桥芯片上的非 SPI的输入输出接口和切换连接电路进行升级时, 由与切换连接电路相连的 转换电路将南桥芯片上的非 SPI发出的升级信号转换为基于 SPI格式的升级 信号。
进一步地, 本发明实施例提供的接口扩展连接方法, 还包括: 在包含 南桥芯片、 BIOS芯片和 CPU的系统复位时,通过切换连接电路将第一 BIOS 芯片从与南桥芯片上的 SPI相连的状态下切换到与能够提供 SPI的电路相连 的状态,并将第二 BIOS芯片从与能够提供 SPI的电路相连的状态下切换到 与南桥芯片上的 SPI相连的状态。
具体地, 当仅有一个第二 BIOS芯片通过切换连接电路与能够提供 SPI 的电路相连时, 该第二 BIOS芯片为备用 BIOS芯片, 在包含 BIOS芯片、 南桥芯片和 CPU的系统复位时, 通过切换连接电路将第一 BIOS芯片从与 南桥芯片上的 SPI相连的状态切换到与能够提供 SPI的电路相连的状态,并 将备用 BIOS芯片从与能够提供 SPI的电路相连的状态切换到与南桥芯片上 的 SPI相连的状态。当有多个第二 BIOS芯片与能够提供 SPI的电路相连时, 与能够提供 SPI的电路相连的第二 BIOS芯片均为备用 BIOS芯片, 在包含 BIOS芯片、南桥芯片和 CPU的系统复位时,通过切换连接电路将第一 BIOS 芯片从与南桥芯片上的 SPI相连的状态切换到与能够提供 SPI的电路相连的 状态, 并从多个备用 BIOS芯片中选择一个 BIOS芯片, 并将选择的 BIOS 芯片从与能够提供 SPI的电路相连的状态切换到与南桥芯片上的 SPI相连的 状态。
这样, 当与南桥芯片的 SPI连接的 BIOS芯片出现问题时, 用户可以通 过将系统复位, 来更换南桥芯片上的 SPI连接的 BIOS芯片。
本发明实施例还提供一种嵌入式系统, 如图 2所示, 包括至少两个基 本输入输出系统 BIOS芯片和南桥芯片 23 , 该嵌入式系统还包括接口扩展 电路 21 , 接口扩展电路 21包括切换连接电路 211 , 切换连接电路 211连接 至少两个基本输入输出系统 BIOS芯片; 切换连接电路 211 , 用于将至少两 个 BIOS芯片中的第一 BIOS芯片 22与南桥芯片 23上的串行外围接口 SPI 相连; 切换连接电路 211还用于将至少两个 BIOS芯片中除所述第一 BIOS 芯片 22以外的至少一个第二 BIOS芯片 24与能够提供 SPI的电路 25相连, 使得该第二 BIOS芯片 24能够通过能够提供 SPI的电路 25和切换连接电路 211进行升级, 即使得与能够提供 SPI的电路 25相连的第二 BIOS芯片 24 能够通过能够提供 SPI的电路 25和切换连接电路 211进行升级。
进一步地, 如图 3 所示, 能够提供 SPI 的电路连接到中央处理单元 CPU26, 切换连接电路 211与 CPU26上的 SPI相连, 因此, 能够提供 SPI 的电路是 CPU26上的 SPI; 切换连接电路 211具体用于将至少两个 BIOS 芯片中除所述第一 BIOS 芯片 22 以外的至少一个第二 BIOS 芯片 24 与 CPU26上的 SPI相连, 使得该第二 BIOS芯片 24能够通过 CPU26上的 SPI 和切换连接电路 211进行升级,即使得与 CPU26上的 SPI相连的第二 BIOS 芯片 24能够通过 CPU26上的 SPI和切换连接电路 211进行升级。
当有两个或两个以上的第二 BIOS 芯片 24通过切换连接电路 211 与 CPU26上的 SPI相连时,可以釆用片选信号控制不同时刻不同的第二 BIOS 芯片 24与 CPU26上的 SPI相连。
进一步地, 如图 4所示, 能够提供 SPI的电路 25包括位于接口扩展电 路 21中的转换电路 212,转换电路 212分别与 CPU26上的非 SPI的输入输 出接口和切换连接电路 211相连; 转换电路 212, 用于 CPU26在通过自身 的非 SPI的输入输出接口对切换连接电路 211连接的第二 BIOS芯片 24进 行升级时, 将 CPU26上的非 SPI的输入输出接口发出的升级信号转换为基 于 SPI格式的升级信号。
图 4所示的接口扩展电路中的转换电路通过 CPU上的 PCI接口和 /或 CPU上的 PCI-E接口连接 CPU。 当然,转换电路还可以通过 CPU上的其它 输入输出接口连接 CPU。
进一步地, 如图 5所示, 能够提供 SPI的电路 25包括位于接口扩展电 路中 21的转换电路 212,转换电路 212分别与南桥芯片 23上的非 SPI的输 入输出接口和切换连接电路 211相连; 转换电路 212, 用于在 CPU通过南 桥芯片 23上的非 SPI的输入输出接口对切换连接电路 211连接的第二 BIOS 芯片 24进行升级时, 将南桥芯片 23上的非 SPI的输入输出接口发出的升 级信号转换为基于 SPI格式的升级信号。
图 5 所示的接口扩展电路中的转换电路通过南桥芯片上的下列接口中 的至少一种接口连接南桥芯片: LPC接口 PCI接口、 PCI-E接口。 当然, 转换电路还可以通过南桥芯片上的其它非 SPI 的输入输出接口连接南桥芯 片。
进一步地, 图 2-图 5中的切换连接电路 211 ,还用于在嵌入式系统复位 时,将第一 BIOS芯片 22从与南桥芯片 23上的 SPI相连的状态下切换到与 能够提供 SPI的电路 25相连的状态,并将第二 BIOS芯片 24从与能够提供 SPI的电路 25相连的状态下切换到与南桥芯片 23上的 SPI相连的状态。
具体地, 当切换连接电路 211仅将一个第二 BIOS芯片 24与能够提供 SPI的电路 25相连时, 该第二 BIOS芯片为备用 BIOS芯片, 切换连接电路 211用于在该嵌入式系统复位时, 将第一 BIOS芯片 22从与南桥芯片 23上 的 SPI相连的状态下切换到与能够提供 SPI的电路 25相连的状态, 并将备 用 BIOS芯片从与能够提供 SPI的电路 25相连的状态下切换到与南桥芯片 23上的 SPI相连的状态。 当切换连接电路 211将多个第二 BIOS芯片 24与 能够提供 SPI的电路 25相连时,与能够提供 SPI的电路 25相连的第二 BIOS 芯片均为备用 BIOS芯片, 切换连接电路 211用于在该嵌入式系统复位时, 将第一 BIOS芯片 22从与南桥芯片 23上的 SPI相连的状态下切换到与能够 提供 SPI的电路 25相连的状态,并从多个备用 BIOS芯片中选择一个 BIOS 芯片, 并将选择的 BIOS芯片从与能够提供 SPI的电路 25相连的状态下切 换到与南桥芯片 23上的 SPI相连的状态。
通过以上的实施方式的描述, 本领域的技术人员可以清楚地了解到本 发明实施例可以通过硬件实现, 也可以借助软件加必要的通用硬件平台的 方式来实现。 基于这样的理解, 本发明实施例的技术方案可以以软件产品 的形式体现出来, 该软件产品可以存储在一个非易失性存储介质 (可以是
CD-ROM, U盘, 移动硬盘等) 中, 包括若干指令用以使得一台计算机设 备(可以是个人计算机, 服务器, 或者网络设备等)执行本发明各个实施 例所述的方法。
本领域技术人员可以理解附图只是一个优选实施例的示意图, 附图中 的模块或流程并不一定是实施本发明所必须的。
本领域技术人员可以理解实施例中的装置中的模块可以按照实施例描 述进行分布于实施例的装置中, 也可以进行相应变化位于不同于本实施例 的一个或多个装置中。 上述实施例的模块可以合并为一个模块, 也可以进 一步拆分成多个子模块。
上述本发明实施例序号仅仅为了描述, 不代表实施例的优劣。 本发明的精神和范围。 这样, 倘若本发明的这些修改和变型属于本发明权 利要求及其等同技术的范围之内, 则本发明也意图包含这些改动和变型在 内。

Claims

权利要求
1、 一种接口扩展电路, 其特征在于, 所述接口扩展电路包括切换连接 电路, 所述切换连接电路连接至少两个基本输入输出系统 BIOS芯片;
所述切换连接电路, 用于将所述至少两个 BIOS芯片中的第一 BIOS芯 片与南桥芯片上的串行外围接口 SPI相连;
所述切换连接电路还用于将所述至少两个 BIOS芯片中除第一 BIOS芯 片以外的至少一个第二 BIOS芯片与能够提供 SPI的电路相连,使得所述第 二 BIOS芯片能够通过所述能够提供 SPI的电路和所述切换连接电路进行升 级。
2、如权利要求 1所述的接口扩展电路,其特征在于,所述能够提供 SPI 的电路连接到中央处理单元 CPU, 所述切换连接电路与所述 CPU上的 SPI 相连;
所述切换连接电路具体用于将所述至少两个 BIOS芯片中除第一 BIOS 芯片以外的至少一个第二 BIOS芯片与 CPU上的 SPI相连, 使得所述第二 BIOS芯片能够通过所述 CPU上的 SPI和所述切换连接电路进行升级。
3、如权利要求 1所述的接口扩展电路,其特征在于,所述能够提供 SPI 的电路包括位于所述接口扩展电路中的转换电路, 所述转换电路分别与 CPU上的非 SPI和所述切换连接电路相连;
所述转换电路, 用于所述 CPU在通过自身的非 SPI对切换连接电路连 接的所述第二 BIOS芯片进行升级时, 将所述 CPU上的非 SPI发出的升级 信号转换为基于 SPI格式的升级信号。
4、如权利要求 1所述的接口扩展电路,其特征在于,所述能够提供 SPI 的电路包括位于所述接口扩展电路中的转换电路, 所述转换电路分别与南 桥芯片上的非 SPI和所述切换连接电路相连;
所述转换电路, 用于在 CPU通过南桥芯片上的非 SPI对切换连接电路 连接的第二 BIOS芯片进行升级时,将南桥芯片上的非 SPI发出的升级信号 转换为基于 SPI格式的升级信号。
5、 如权利要求 1~4任一所述的接口扩展电路, 其特征在于, 所述切换 连接电路,还用于在系统复位时,将所述第一 BIOS芯片从与所述南桥芯片 上的 SPI相连的状态下切换到与能够提供 SPI的电路相连的状态,并将所述 第二 BIOS芯片从与能够提供 SPI的电路相连的状态下切换到与所述南桥芯 片上的 SPI相连的状态。
6、 一种接口扩展连接方法, 其特征在于, 包括:
通过切换连接电路, 将至少两个 BIOS芯片中的第一 BIOS芯片与南桥 芯片上的串行外围接口 SPI相连;
通过所述切换连接电路, 将所述至少两个 BIOS芯片中除第一 BIOS芯 片以外的至少一个第二 BIOS芯片, 与能够提供 SPI的电路相连,使得所述 第二 BIOS芯片能够通过所述能够提供 SPI的电路和所述切换连接电路进行 升级。
7、 如权利要求 6所述的方法, 其特征在于, 所述通过切换连接电路将 所述至少一个第二 BIOS芯片, 与能够提供 SPI的电路相连,使得所述第二 BIOS 芯片能够通过所述能够提供 SPI 的电路和所述切换连接电路进行升 级, 包括:
通过所述切换连接电路将所述至少两个 BIOS芯片中除第一 BIOS芯片 以外的至少一个第二 BIOS芯片,与 CPU上的 SPI相连,使得所述第二 BIOS 芯片能够通过所述 CPU上的 SPI和所述切换连接电路进行升级。
8、 如权利要求 6所述的方法, 其特征在于, 所述通过切换连接电路将 所述至少一个第二 BIOS芯片, 与能够提供 SPI的电路相连,使得所述第二 BIOS 芯片能够通过所述能够提供 SPI 的电路和所述切换连接电路进行升 级, 包括:
通过所述切换连接电路将所述至少两个 BIOS芯片中除第一 BIOS芯片 以外的至少一个第二 BIOS芯片, 通过转换电路与 CPU上的非 SPI相连, 使得所述第二 BIOS芯片在通过所述 CPU上的非 SPI和所述切换连接电路 进行升级时, 由与切换连接电路相连的转换电路将 CPU上的非 SPI发出的 升级信号转换为基于 SPI格式的升级信号。
9、 如权利要求 6所述的方法, 其特征在于, 所述通过切换连接电路将 所述至少一个第二 BIOS芯片, 与能够提供 SPI的电路相连,使得所述第二 BIOS 芯片能够通过所述能够提供 SPI 的电路和所述切换连接电路进行升 级, 包括:
通过所述切换连接电路将所述至少两个 BIOS芯片中除第一 BIOS芯片 以外的至少一个第二 BIOS芯片,通过转换电路与南桥芯片上的非 SPI相连, 使得所述第二 BIOS芯片在通过所述南桥芯片上的非 SPI和所述切换连接电 路进行升级时, 由与切换连接电路相连的转换电路将南桥芯片上的非 SPI 发出的升级信号转换为基于 SPI格式的升级信号。
10、 如权利要求 6~9任一所述的方法, 其特征在于, 所述方法还包括: 在系统复位时,通过所述切换连接电路将第一 BIOS芯片从与南桥芯片 上的 SPI相连的状态下切换到与能够提供 SPI的电路相连的状态,并将第二 BIOS 芯片从与能够提供 SPI 的电路相连的状态下切换到与南桥芯片上的 SPI相连的状态。
11、一种嵌入式系统, 包括至少两个基本输入输出系统 BIOS芯片和南 桥芯片, 其特征在于, 还包括接口扩展电路, 所述接口扩展电路包括切换 连接电路,所述切换连接电路连接所述至少两个基本输入输出系统 BIOS芯 片;
所述切换连接电路, 用于将所述至少两个 BIOS芯片中的第一 BIOS芯 片与所述南桥芯片上的串行外围接口 SPI相连;
所述切换连接电路还用于将所述至少两个 BIOS 芯片中除所述第一 BIOS芯片以外的至少一个第二 BIOS芯片与能够提供 SPI的电路相连, 使 得所述第二 BIOS芯片能够通过所述能够提供 SPI的电路和所述切换连接电 路进行升级。
12、如权利要求 11所述的嵌入式系统,其特征在于,所述能够提供 SPI 的电路连接到中央处理单元 CPU, 所述切换连接电路与所述 CPU上的 SPI 相连;
所述切换连接电路具体用于将所述至少两个 BIOS 芯片中除所述第一 BIOS芯片以外的至少一个第二 BIOS芯片与 CPU上的 SPI相连,使得所述 第二 BIOS芯片能够通过所述 CPU上的 SPI和所述切换连接电路进行升级。
13、如权利要求 11所述的嵌入式系统,其特征在于,所述能够提供 SPI 的电路包括位于所述接口扩展电路中的转换电路, 所述转换电路分别与 CPU上的非 SPI和所述切换连接电路相连;
所述转换电路, 用于 CPU在通过自身的非 SPI对切换连接电路连接的 第二 BIOS芯片进行升级时, 将所述 CPU上的非 SPI发出的升级信号转换 为基于 SPI格式的升级信号。
14、如权利要求 11所述的嵌入式系统,其特征在于,所述能够提供 SPI 的电路包括位于所述接口扩展电路中的转换电路, 所述转换电路分别与南 桥芯片上的非 SPI和所述切换连接电路相连;
所述转换电路, 用于在 CPU通过南桥芯片上的非 SPI对切换连接电路 连接的第二 BIOS芯片进行升级时,将南桥芯片上的非 SPI发出的升级信号 转换为基于 SPI格式的升级信号。
15、 如权利要求 11~14任一所述的嵌入式系统, 其特征在于, 所述切换 连接电路, 还用于在系统复位时, 将所述第一 BIOS芯片从与所述南桥芯片 上的 SPI相连的状态下切换到与能够提供 SPI的电路相连的状态,并将所述第 二 BIOS芯片从与能够提供 SPI的电路相连的状态下切换到与所述南桥芯片 上的 SPI相连的状态。
PCT/CN2014/071985 2013-04-19 2014-02-12 一种接口扩展电路、接口扩展连接方法和嵌入式系统 WO2014169727A1 (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201310137959.5 2013-04-19
CN201310137959.5A CN103268302B (zh) 2013-04-19 2013-04-19 一种接口扩展电路、接口扩展连接方法和嵌入式系统

Publications (1)

Publication Number Publication Date
WO2014169727A1 true WO2014169727A1 (zh) 2014-10-23

Family

ID=49011933

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2014/071985 WO2014169727A1 (zh) 2013-04-19 2014-02-12 一种接口扩展电路、接口扩展连接方法和嵌入式系统

Country Status (2)

Country Link
CN (1) CN103268302B (zh)
WO (1) WO2014169727A1 (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103268302B (zh) * 2013-04-19 2016-08-03 华为技术有限公司 一种接口扩展电路、接口扩展连接方法和嵌入式系统
CN104572143A (zh) * 2013-10-15 2015-04-29 鸿富锦精密工业(武汉)有限公司 计算机开机启动侦测系统及方法
CN104618121A (zh) * 2015-01-29 2015-05-13 曙光云计算技术有限公司 交换器及服务器系统
CN110321147B (zh) * 2019-07-03 2023-07-14 浙江大华技术股份有限公司 基本输入输出系统更新装置
CN110401586B (zh) * 2019-07-26 2022-03-08 广东浪潮大数据研究有限公司 一种总线通信方法、装置、设备及可读存储介质
CN111949294A (zh) * 2020-08-06 2020-11-17 曙光信息产业(北京)有限公司 固件刷新方法、装置、服务器和计算机可读存储介质

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080010446A1 (en) * 2006-06-29 2008-01-10 Lg Electronics Inc. Portable apparatus supporting multiple operating systems and supporting method therefor
WO2008112623A1 (en) * 2007-03-09 2008-09-18 Microsoft Corporation Monitoring bootable busses
US20090240934A1 (en) * 2008-03-21 2009-09-24 Asustek Computer Inc. Computer system with dual boot-program area and method of booting the same
CN102200933A (zh) * 2010-03-23 2011-09-28 深圳华北工控股份有限公司 一种基于双SPI Flash的系统BIOS自动修复方法
CN103034511A (zh) * 2012-11-23 2013-04-10 华为技术有限公司 一种基本输入输出系统间的切换方法及装置
CN103268302A (zh) * 2013-04-19 2013-08-28 华为技术有限公司 一种接口扩展电路、接口扩展连接方法和嵌入式系统

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101458647B (zh) * 2007-12-12 2012-11-21 鸿富锦精密工业(深圳)有限公司 双bios电路
CN201378316Y (zh) * 2009-03-19 2010-01-06 青岛海信移动通信技术股份有限公司 通用输入/输出接口扩展电路和具有该电路的移动终端
CN201590076U (zh) * 2010-02-10 2010-09-22 青岛海信移动通信技术股份有限公司 一种接口扩展电路及具有所述电路的移动终端

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080010446A1 (en) * 2006-06-29 2008-01-10 Lg Electronics Inc. Portable apparatus supporting multiple operating systems and supporting method therefor
WO2008112623A1 (en) * 2007-03-09 2008-09-18 Microsoft Corporation Monitoring bootable busses
US20090240934A1 (en) * 2008-03-21 2009-09-24 Asustek Computer Inc. Computer system with dual boot-program area and method of booting the same
CN102200933A (zh) * 2010-03-23 2011-09-28 深圳华北工控股份有限公司 一种基于双SPI Flash的系统BIOS自动修复方法
CN103034511A (zh) * 2012-11-23 2013-04-10 华为技术有限公司 一种基本输入输出系统间的切换方法及装置
CN103268302A (zh) * 2013-04-19 2013-08-28 华为技术有限公司 一种接口扩展电路、接口扩展连接方法和嵌入式系统

Also Published As

Publication number Publication date
CN103268302B (zh) 2016-08-03
CN103268302A (zh) 2013-08-28

Similar Documents

Publication Publication Date Title
US10719400B2 (en) System and method for self-healing basic input/output system boot image and secure recovery
WO2014169727A1 (zh) 一种接口扩展电路、接口扩展连接方法和嵌入式系统
US8990548B2 (en) Apparatuses for configuring programmable logic devices from BIOS PROM
US8892944B2 (en) Handling a failed processor of multiprocessor information handling system
TWI553650B (zh) 以記憶體控制器來處理資料錯誤事件之方法、設備及系統
US10126954B1 (en) Chipset and server system using the same
US9342407B2 (en) Storage control apparatus and computer-readable recording medium recorded with control program
US10027532B2 (en) Storage control apparatus and storage control method
US10789141B2 (en) Information processing device and information processing method
US10909247B2 (en) Computing device having two trusted platform modules
WO2016074127A1 (zh) 计算机设备及计算机设备内存启动的方法
US9524262B2 (en) Connecting expansion slots
JP6321053B2 (ja) ハードウェアベースのデバイス間リソース共有が可能なデバイス
US9372702B2 (en) Non-disruptive code update of a single processor in a multi-processor computing system
CN108023762B (zh) 数据交换器的服务器数据端口学习
TW201631498A (zh) 用於網路基本輸入輸出系統管理之設備、方法與非暫態電腦可讀取媒體
WO2012149716A1 (zh) 一种bootrom备份方法和装置
US20210240567A1 (en) System and method to run basic input/output system code from a non-volatile memory express device boot partition
TW201214126A (en) Embedded programmable module for host controller configurability
US9361123B2 (en) Boot from logical volume spanning plurality of PCI devices
US8499142B1 (en) UEFI boot loader for loading non-UEFI compliant operating systems
US10180800B2 (en) Automated secure data and firmware migration between removable storage devices that supports boot partitions and replay protected memory blocks
TW201621644A (zh) 伺服器系統
US8019912B2 (en) Blade center USB locking
US20170269942A1 (en) Method for setting redundant array of independent disks

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 14784934

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 14784934

Country of ref document: EP

Kind code of ref document: A1