CN102200933A - 一种基于双SPI Flash的系统BIOS自动修复方法 - Google Patents

一种基于双SPI Flash的系统BIOS自动修复方法 Download PDF

Info

Publication number
CN102200933A
CN102200933A CN2010101316022A CN201010131602A CN102200933A CN 102200933 A CN102200933 A CN 102200933A CN 2010101316022 A CN2010101316022 A CN 2010101316022A CN 201010131602 A CN201010131602 A CN 201010131602A CN 102200933 A CN102200933 A CN 102200933A
Authority
CN
China
Prior art keywords
bios
module
bios module
main
delay circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN2010101316022A
Other languages
English (en)
Inventor
刘建成
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
SHENZHEN NORCO INTELLIGENT TECHNOLOGY CO LTD
Original Assignee
SHENZHEN NORCO INTELLIGENT TECHNOLOGY CO LTD
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by SHENZHEN NORCO INTELLIGENT TECHNOLOGY CO LTD filed Critical SHENZHEN NORCO INTELLIGENT TECHNOLOGY CO LTD
Priority to CN2010101316022A priority Critical patent/CN102200933A/zh
Publication of CN102200933A publication Critical patent/CN102200933A/zh
Pending legal-status Critical Current

Links

Images

Landscapes

  • Stored Programmes (AREA)

Abstract

本发明涉及一种基于双SPI Flash的系统BIOS自动修复方法,其特征在于:在计算机硬件系统的南桥上连接设置逻辑电路、主BIOS模块以及从BIOS模块,该逻辑电路与延时电路相连接,该延时电路采用独立的可定时的单次延时电路,即在该延时电路上电时首次初始化时进行时延,而其它时段则不会再进行时延输出的信号跳变,通过该延时电路与该南桥的GPIO输出HOLD信号之间的逻辑关系实现该主BIOS模块与该从BIOS模块之间的选通以及自动切换,该计算机在首次判断系统BIOS启动失败后自动对该计算机系统进行RESET动作并将BIOS选通由默认的该主BIOS模块切换到该从BIOS模块。

Description

一种基于双SPI Flash的系统BIOS自动修复方法
技术领域
本发明涉及一种计算机系统BIOS的自动修复的方法,其采用双BIOS、可编程GPIO输出和延时电路以及逻辑判断电路实现的备份BIOS自动修复系统BIOS的方法,在整体修复过程中可以完全由系统自动完成无须人工参与。
背景技术
随着社会的进步,各种电脑计算机设备已经很普遍的应用在人们的生产生活中了,在具体实践的过程中,在计算机领域中通过升级系统BIOS来修复各种Bug的方法已经在各个领域及产品中得到了普遍的应用,但是在线刷写计算机系统BIOS的过程中不可避免地会出现一些异常情况,从而整体的操作是存在一定的风险。譬如如果在刷写的过程中如果遇到系统突然掉电、刷入了错误的版本,乃至人为通过BIOS刷新工具的恶意破坏等情况都会导致系统的BIOS数据不对、数据被破坏等引起系统无法正常运行,此时只能采用离线形式进行BIOS更新,从而无形中增加了产品维护的时间以及成本。另一方面在该领域已存在的双BIOS备份技术通常采用的方式都是主BIOS与从BIOS为同一内容,并且只能通过手工跳线选择的方式,并必须保证主系统BIOS启动块(Boot-Block)程序段未被破坏或系统BIOS仍能进行操作情况下才能进行对系统BIOS的修复。而这种操作方式在具体使用的时候使用非常不便。
发明内容
本发明提供一种基于双SPI Flash的系统BIOS自动修复方法其为一种可在主BIOS(系统BIOS)数据被破坏后,即使是被完全被清除后仍能通过从BIOS(备份BIOS)进行自动修复的方法,同时整个修复过程完全由计算机系统自行完成无需人员干扰。而此是为本发明的主要目的。
为了解决以上的技术问题,本发明所采取的技术方案是:一种基于双SPIFlash的系统BIOS自动修复方法,在计算机硬件系统的南桥上连接设置逻辑电路、主BIOS模块以及从BIOS模块,该逻辑电路与延时电路相连接,该延时电路采用独立的可定时的单次延时电路,即在该延时电路上电时首次初始化时进行时延,而其它时段则不会再进行时延输出的信号跳变,通过该延时电路与该南桥的GPIO输出HOLD信号之间的逻辑关系实现该主BIOS模块与该从BIOS模块之间的选通的自动切换,该计算机在首次判断系统BIOS启动失败后自动对该计算机系统进行RESET动作并将BIOS选通由默认的该主BIOS模块切换到该从BIOS模块,该逻辑电路连接设置在该南桥与该主BIOS模块、该从BIOS模块之间,该逻辑电路与该南桥的SYSRST#、HOLD信号端口连接。
该主BIOS模块中编辑的内容与该从BIOS模块中编辑的内容不同,该主BIOS模块中编辑的内容为正常使用的系统BIOS,引导并负责计算机系统的正常使用和配置工作。
该从BIOS模块中编辑的内容包含压缩后的以模组形式存在的系统BIOS内容,包含压缩后以模组形式存在的刷写系统BIOS所需的刷写工具,并负责对刷写BIOS所需的设备初始化及刷写系统BIOS和刷写完成后进行深度重启工作。
该主BIOS模块以及该从BIOS模块为SPI Flash,并通过两个该SPIFlash实现该计算机系统BIOS的自动修复。
如上所述当该计算机默认开机时由该主BIOS模块启动,而如果该主BIOS模块数据被破坏无法正常运行时则自动重新启动该计算机,并切换到该从BIOS模块引导,当切换到该从BIOS模块引导的时候,由该从BIOS模块执行对该主BIOS模块的重新刷写,完成自行修复的动作。
该从BIOS模块为专用BIOS,可初始化计算机系统中的南桥,内存刷写BIOS所需的基本设备,并不作为进入系统引导用的BIOS;如上所述,刷写该主BIOS模块的过程完全是在该计算机的内存中执行的,如上所述,该从BIOS模块在完成对该主BIOS模块刷写后执行该计算机系统的深度重新启动,即该计算机系统所有的Core电压掉电后重新启动。
本发明的有益效果为:利用本发明的方法可实现当计算机主BIOS(系统BIOS)被非法破坏或升级失败时,即使主BIOS(系统BIOS)内数据完全被破坏或丢失,只需要重新启动计算机或关机后重新开机即可通过从BIOS(备份BIOS)恢复主BIOS(系统BIOS)原有数据实现修复主BIOS(系统BIOS)数据的效果。
附图说明
图1为本发明原理方框图;
图2为本发明具体实施时候的逻辑框架图;
图3为本发明具体实施时候的简易原理图。
具体实施方式
(如图1所示)一种基于双SPI Flash的系统BIOS自动修复方法,在计算机硬件系统的南桥上连接设置逻辑电路、主BIOS模块以及从BIOS模块,该逻辑电路与延时电路相连接。
该延时电路采用独立的可定时的单次延时电路,即在该延时电路上电时首次初始化时进行时延,而其它时段则不会再进行时延输出的信号跳变。
通过该延时电路与该南桥的GPIO输出HOLD信号之间的逻辑关系实现该主BIOS模块与该从BIOS模块之间的选通以及自动切换。
该计算机在首次判断系统BIOS启动失败后自动对该计算机系统进行RESET动作并将BIOS选通由默认的该主BIOS模块切换到该从BIOS模块。
该逻辑电路连接设置在该南桥与该主BIOS模块、该从BIOS模块之间,该逻辑电路与该南桥的SYSRST#、HOLD信号端口连接。
该主BIOS模块中编辑的内容与该从BIOS模块中编辑的内容不同,该主BIOS模块中编辑的内容为正常使用的系统BIOS,引导并负责计算机系统的正常使用和配置工作。
该从BIOS模块中编辑的内容包含压缩后的以模组形式存在的系统BIOS内容,包含压缩后以模组形式存在的刷写系统BIOS所需的刷写工具,并负责对刷写BIOS所需的设备进行初始化、刷写系统BIOS和刷写完成后进行深度重启工作。
该主BIOS模块以及该从BIOS模块为SPI Flash,并通过两个该SPIFlash实现该计算机系统BIOS的自动修复。
如上所述当该计算机默认开机时由该主BIOS模块启动,而如果该主BIOS模块数据被破坏无法正常运行时则自动重新启动该计算机,并切换到该从BIOS模块引导。
当切换到该从BIOS模块引导的时候,由该从BIOS模块执行对该主BIOS模块的重新刷写,完成自行修复的动作。
该从BIOS模块为专用BIOS,可初始化计算机系统中的南桥,内存刷写BIOS所需的基本设备,并不作为进入系统引导用的BIOS。
如上所述,刷写该主BIOS模块的过程完全是在该计算机的内存中执行的。
如上所述,该从BIOS模块在完成对该主BIOS模块刷写后执行该计算机系统的深度重新启动,即该计算机系统所有的Core电压掉电后重新启动。
(如图2、3所示)在具体实施的过程本发明的一种具体实施方式为,开机后计算机系统开始上电:
1.计算机系统各部件开始初始化,各状态位就绪等待系统BIOS开始运行,本发明所需的GPIO的GPO输出为“0”(低电平);延时电路开始初始化,延时电路输出为“0”(低电平);原理示意图中线性缓冲驱动器U1的使能Pin由延时电路的输出拉低,U1的输出CS#_CTRL等同于其输入Pin,为低电平。
2.根据上述输出进行逻辑判断,在延时电路所设定的延时内(如设定为3秒钟)其输出端保持默认的输出为“0”(低电平),南桥GPIO输出为“0”(低电平),N MOS管Q1呈截止状态,CS#_CTRL信号由U1输出保持为低电平,即线性缓冲驱动器U3的使能Pin为低,U3输出BIOS1_CS#等同其输入SPI_CS#,主BIOS(系统BIOS)被选中;线性缓冲驱动器U4的使能Pin为在经过反相器U2后为高,U4输出为高阻状态从BIOS(备份BIOS)不能选中。南桥在完成自我检测后选择主BIOS(系统BIOS),并开始读取代码启动。
3.主BIOS(系统BIOS)在完成预定的指令后在延时电路所设定的延时时间内将指定的GPIO Pin输出HOLD为“1”(高电平),该信号通过R2给NMOS管Q1提供驱动电平,Q1导通,CS#_CTRL被MOS管直接短接到地为低电平,继续保持主BIOS(系统BIOS)被选通;继续完成系统BIOS的所有POST过程并将所有权交给操作系统。到此完成所有系统BIOS正常的POST过程。
4.如上电后,主BIOS(系统BIOS)由于数据被破坏无法启动。延时电路所设定的延时时间在超时后将自动由低变高,线性缓冲驱动器U1使能Pin将被置高,U1输出呈高阻状态,同时由于BIOS无法将南桥指定的GPIO Pin输出HOLD置“1”仍然保持为“0”(低电平),N MOS管Q1仍然截止,CS#_CTRL保持由R1上拉电阻驱动为高电平,线性缓冲驱动器U3使能Pin为高电平,其输出为高阻状态,CS#_CTRL经反相器U2反向后输出CS#_CTRL1为低电平,线性缓冲驱动器U4使能Pin为低电平,U4被选通后其输出BIOS2_CS#等同输入SPI_CS#,BIOS的选通信号将被切换到从BIOS(备份BIOS),同时由于CS#_CTRL信号由低变高N MOS管Q2被导通,其输出端RST#被强制短接到地,由于C1电容的一端被瞬间拉低,SYSRST#信号上将形成一个低电平的脉冲信号,南桥在收到SYSRST#上的低脉冲后触发系统重启事件系统重新启动。
5.系统重新启动后,延时电路并未的到重新初始化保持现有的高电平输出,同时在系统初始化后GPIO输出HOLD仍保持“0”(低电平),N MOS管Q1仍然截止,CS#_CTRL保持由R1上拉电阻驱动的高电平,南桥选择从BIOS(备份BIOS),并开始读取代码启动。
6.从BIOS(备份BIOS)在根据代码初始化内存及各刷写BIOS所需的系统设备后,开始检测内存,如遇内存检测失败则终止升级BIOS,直接执行关机命令。
7.检测内存通过后则将系统BIOS的压缩档及BIOS刷写工具解压到指定的内存段。
8.解压完成后跳转到BIOS代码指定的内存空间运行继续未完成的操作指定,将指定的GPIO Pin输出HOLD置“1”(高电平)后开始执行BIOS的刷写程序。
9.BIOS刷写工具在完成BIOS刷写后执行深度重启动作,重置计算机系统的所有Core电压。计算机系统的所有部件包括延时电路将重新初始化。到此主BIOS(系统BIOS)的自动修复完成,将按照步骤1、2、3正常启动系统。
以上所述仅为本发明方法的较为优化的应用方式,并不用以限定本发明方法。因此本发明的保护范围应当以权利要求所界定的范围为准。

Claims (8)

1.一种基于双SPI Flash的系统BIOS自动修复方法,其特征在于:在计算机硬件系统的南桥上连接设置逻辑电路、主BIOS模块以及从BIOS模块,该逻辑电路与延时电路相连接,该延时电路采用独立的可定时的单次延时电路,即在该延时电路上电时首次初始化时进行时延,而其它时段则不会再进行时延输出的信号跳变,通过该延时电路与该南桥的GPIO输出HOLD信号之间的逻辑关系实现该主BIOS模块与该从BIOS模块之间的选通以及自动切换,该计算机在首次判断系统BIOS启动失败后自动对该计算机系统进行RESET动作并将BIOS选通由默认的该主BIOS模块切换到该从BIOS模块,该逻辑电路连接设置在该南桥与该主BIOS模块、该从BIOS模块之间。
2.如权利要求1中所述的一种基于双SPI Flash的系统BIOS自动修复方法,其特征在于:该逻辑电路与该南桥的SYSRST#、HOLD信号端口连接。
3.如权利要求1中所述的一种基于双SPI Flash的系统BIOS自动修复方法,其特征在于:该主BIOS模块中编辑的内容与该从BIOS模块中编辑的内容不同,该主BIOS模块中编辑的内容为正常使用的系统BIOS,引导并负责计算机系统的正常使用和配置工作;
该从BIOS模块中编辑的内容包含压缩后的以模组形式存在的系统BIOS内容,包含压缩后以模组形式存在的刷写系统BIOS所需的刷写工具,并负责对刷写BIOS所需的设备初始化及刷写系统BIOS和刷写完成后进行深度重启工作。
4.如权利要求3中所述的一种基于双SPI Flash的系统BIOS自动修复方法,其特征在于:该主BIOS模块以及该从BIOS模块为SPI Flash,并通过两个该SPI Flash实现该计算机系统BIOS的自动修复。
5.如权利要求1中所述的一种基于双SPI Flash的系统BIOS自动修复方法,其特征在于:如上所述当该计算机默认开机时由该主BIOS模块启动,而如果该主BIOS模块数据被破坏无法正常运行时则自动重新启动该计算机,并切换到该从BIOS模块引导,当切换到该从BIOS模块引导的时候,由该从BIOS模块执行对该主BIOS模块的重新刷写,完成自行修复的动作。
6.如权利要求3中所述的一种基于双SPI Flash的系统BIOS自动修复方法,其特征在于:该从BIOS模块为专用BIOS,可初始化计算机系统中的南桥,内存刷写BIOS所需的基本设备,并不作为进入系统引导用的BIOS。
7.如权利要求1中所述的一种基于双SPI Flash的系统BIOS自动修复方法,其特征在于:刷写该主BIOS模块的过程完全是在该计算机的内存中执行的。
8.如权利要求1中所述的一种基于双SPI Flash的系统BIOS自动修复方法,其特征在于:如上所述,该从BIOS模块在完成对该主BIOS模块刷写后执行该计算机系统的深度重新启动,即该计算机系统所有的Core电压掉电后重新启动。
CN2010101316022A 2010-03-23 2010-03-23 一种基于双SPI Flash的系统BIOS自动修复方法 Pending CN102200933A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN2010101316022A CN102200933A (zh) 2010-03-23 2010-03-23 一种基于双SPI Flash的系统BIOS自动修复方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN2010101316022A CN102200933A (zh) 2010-03-23 2010-03-23 一种基于双SPI Flash的系统BIOS自动修复方法

Publications (1)

Publication Number Publication Date
CN102200933A true CN102200933A (zh) 2011-09-28

Family

ID=44661625

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2010101316022A Pending CN102200933A (zh) 2010-03-23 2010-03-23 一种基于双SPI Flash的系统BIOS自动修复方法

Country Status (1)

Country Link
CN (1) CN102200933A (zh)

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102750206A (zh) * 2012-05-10 2012-10-24 加弘科技咨询(上海)有限公司 多bios电路及多bios切换的方法
CN103678018A (zh) * 2012-09-04 2014-03-26 联想(北京)有限公司 一种进行数据恢复的方法及装置
CN104102505A (zh) * 2013-04-12 2014-10-15 昆达电脑科技(昆山)有限公司 电脑开机方法
WO2014169727A1 (zh) * 2013-04-19 2014-10-23 华为技术有限公司 一种接口扩展电路、接口扩展连接方法和嵌入式系统
WO2017121077A1 (zh) * 2016-01-15 2017-07-20 中兴通讯股份有限公司 一种双引导文件的切换方法及装置
CN107273128A (zh) * 2017-06-16 2017-10-20 合肥联宝信息技术有限公司 电子设备启动方法及装置
CN110471797A (zh) * 2019-08-20 2019-11-19 深圳市中微信息技术有限公司 一种应用于计算机主板上的双固件电路结构
CN110928585A (zh) * 2019-10-31 2020-03-27 苏州浪潮智能科技有限公司 一种服务器的双Flash切换系统及方法
CN110916469A (zh) * 2018-08-30 2020-03-27 佛山市顺德区美的电热电器制造有限公司 检测电路、烹饪设备的控制系统和烹饪设备
US10802834B2 (en) 2018-06-11 2020-10-13 Google Llc Enabling multiple secure boot paths on a hardware platform
CN111949294A (zh) * 2020-08-06 2020-11-17 曙光信息产业(北京)有限公司 固件刷新方法、装置、服务器和计算机可读存储介质
CN113064757A (zh) * 2021-03-26 2021-07-02 山东英信计算机技术有限公司 一种服务器固件自恢复系统及服务器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1504861A (zh) * 2002-12-03 2004-06-16 技嘉科技股份有限公司 计算机的双基本输出入系统
CN1725179A (zh) * 2005-05-19 2006-01-25 杭州华为三康技术有限公司 系统安全启动的方法及其装置
CN1955938A (zh) * 2005-10-28 2007-05-02 英业达股份有限公司 自动重置系统及方法
US20080141073A1 (en) * 2006-12-07 2008-06-12 Inventec Corporation BIOS debugging system and method
CN101458648A (zh) * 2007-12-12 2009-06-17 鸿富锦精密工业(深圳)有限公司 双bios电路

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1504861A (zh) * 2002-12-03 2004-06-16 技嘉科技股份有限公司 计算机的双基本输出入系统
CN1725179A (zh) * 2005-05-19 2006-01-25 杭州华为三康技术有限公司 系统安全启动的方法及其装置
CN1955938A (zh) * 2005-10-28 2007-05-02 英业达股份有限公司 自动重置系统及方法
US20080141073A1 (en) * 2006-12-07 2008-06-12 Inventec Corporation BIOS debugging system and method
CN101458648A (zh) * 2007-12-12 2009-06-17 鸿富锦精密工业(深圳)有限公司 双bios电路

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102750206A (zh) * 2012-05-10 2012-10-24 加弘科技咨询(上海)有限公司 多bios电路及多bios切换的方法
CN103678018A (zh) * 2012-09-04 2014-03-26 联想(北京)有限公司 一种进行数据恢复的方法及装置
CN104102505A (zh) * 2013-04-12 2014-10-15 昆达电脑科技(昆山)有限公司 电脑开机方法
WO2014169727A1 (zh) * 2013-04-19 2014-10-23 华为技术有限公司 一种接口扩展电路、接口扩展连接方法和嵌入式系统
WO2017121077A1 (zh) * 2016-01-15 2017-07-20 中兴通讯股份有限公司 一种双引导文件的切换方法及装置
CN107273128A (zh) * 2017-06-16 2017-10-20 合肥联宝信息技术有限公司 电子设备启动方法及装置
CN107273128B (zh) * 2017-06-16 2020-11-10 合肥联宝信息技术有限公司 电子设备启动方法及装置
US10802834B2 (en) 2018-06-11 2020-10-13 Google Llc Enabling multiple secure boot paths on a hardware platform
CN110916469A (zh) * 2018-08-30 2020-03-27 佛山市顺德区美的电热电器制造有限公司 检测电路、烹饪设备的控制系统和烹饪设备
CN110471797A (zh) * 2019-08-20 2019-11-19 深圳市中微信息技术有限公司 一种应用于计算机主板上的双固件电路结构
CN110928585A (zh) * 2019-10-31 2020-03-27 苏州浪潮智能科技有限公司 一种服务器的双Flash切换系统及方法
CN111949294A (zh) * 2020-08-06 2020-11-17 曙光信息产业(北京)有限公司 固件刷新方法、装置、服务器和计算机可读存储介质
CN113064757A (zh) * 2021-03-26 2021-07-02 山东英信计算机技术有限公司 一种服务器固件自恢复系统及服务器
WO2022198973A1 (zh) * 2021-03-26 2022-09-29 山东英信计算机技术有限公司 一种服务器固件自恢复系统及服务器
CN113064757B (zh) * 2021-03-26 2023-02-28 山东英信计算机技术有限公司 一种服务器固件自恢复系统及服务器

Similar Documents

Publication Publication Date Title
CN102200933A (zh) 一种基于双SPI Flash的系统BIOS自动修复方法
US7774648B2 (en) Microprocessor supervision in a special purpose computer system
CN100517246C (zh) 一种计算机远程控制方法及系统
CN103136048B (zh) 计算机系统
CN102880527B (zh) 一种基板管理控制器的数据恢复方法
CN102207881A (zh) 一种基于Android的操作系统快速启动方法
US7072989B1 (en) USB peripheral device storing an indication of an operating power mode when a host went into hibernate and restarting at the power mode accordingly
CN111143132B (zh) 一种bios恢复方法、装置、设备及可读存储介质
CN101038563A (zh) 一种通过网络远程自动恢复cmos数据的方法和装置
CN102339242A (zh) 计算机系统数据修复装置
US8954800B1 (en) Recovery button for automatically entering recovery mode
CN104579802A (zh) 一种多路服务器快速故障恢复的方法
CN1848089A (zh) 届时控制提供副基础输入/输出系统码的方法及相关装置
CN105468390A (zh) Boot在线升级装置及方法
CN101515236B (zh) 基本输入输出系统的恢复方法及其更新模组与电脑系统
CN101739315A (zh) 自动启动备份韧件的系统与方法
CN103729219A (zh) 一种uefi bios架构方法及系统
TW201533569A (zh) 電腦系統與控制方法
CN104102505A (zh) 电脑开机方法
CN111930659B (zh) 一种信息处理方法、电子设备和计算机存储介质
CN103034511B (zh) 一种基本输入输出系统间的切换方法及装置
CN103890713A (zh) 用于管理处理系统内的寄存器信息的装置及方法
CN112035171A (zh) 基于uefi固件的恢复出厂设置方法及系统
CN103902301A (zh) 读取bios的方法、装置以及处理器
US20110004745A1 (en) Method of Controlling a Measurement Instrument

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C02 Deemed withdrawal of patent application after publication (patent law 2001)
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20110928