WO2013143251A1 - 以机盘使能方式实现智能光配线接口盘无源化的电路 - Google Patents

以机盘使能方式实现智能光配线接口盘无源化的电路 Download PDF

Info

Publication number
WO2013143251A1
WO2013143251A1 PCT/CN2012/079945 CN2012079945W WO2013143251A1 WO 2013143251 A1 WO2013143251 A1 WO 2013143251A1 CN 2012079945 W CN2012079945 W CN 2012079945W WO 2013143251 A1 WO2013143251 A1 WO 2013143251A1
Authority
WO
WIPO (PCT)
Prior art keywords
disk
wiring
interface
passive
line
Prior art date
Application number
PCT/CN2012/079945
Other languages
English (en)
French (fr)
Inventor
雷非
陈求福
王阳
易熳
王峰
肜云
罗雄豹
Original Assignee
烽火通信科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 烽火通信科技股份有限公司 filed Critical 烽火通信科技股份有限公司
Priority to US14/124,705 priority Critical patent/US9608737B2/en
Publication of WO2013143251A1 publication Critical patent/WO2013143251A1/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/80Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water
    • H04B10/801Optical aspects relating to the use of optical transmission for specific applications, not provided for in groups H04B10/03 - H04B10/70, e.g. optical power feeding or optical transmission through water using optical interconnects, e.g. light coupled isolators, circuit board interconnections
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/255Splicing of light guides, e.g. by fusion or bonding
    • G02B6/2553Splicing machines, e.g. optical fibre fusion splicer
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B6/00Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
    • G02B6/24Coupling light guides
    • G02B6/42Coupling light guides with opto-electronic elements
    • G02B6/4292Coupling light guides with opto-electronic elements the light guide being disconnectable from the opto-electronic element, e.g. mutually self aligning arrangements

Definitions

  • the present invention relates to the field of optical communications, and in particular to a circuit for implementing passive switching of an intelligent optical wiring interface disk in a disk enabled manner. Background technique
  • FTTH Fiber-To-The-Home
  • ODN Optical Distribution Network
  • PON Passive Optical Network
  • OLT Optical Line Terminal
  • ONUs Optical Network Units
  • the early optical cable lines were basically point-to-point lines, and the management was relatively easy.
  • the 0DN network serving FTTH was a point-to-multipoint line, and continued to use the currently only manually recognized character tags for fiber-optic wiring management, and its maintenance workload and The difficulty of management will increase dramatically. Coupled with the P0N technology's one-to-many passive optical network feature, this allows users to access any of the branches for normal signal transmission on an optical branch network without being perceived by network managers. This feature makes the manageability of 0DN drop dramatically. Manually managed vulnerabilities can cause network data to be inconsistent with actual network conditions, which can cause difficulties for subsequent network maintenance.
  • each optical fiber active connector is given a globally uniquely encoded ID chip, which is equipped with an electronic automatic acquisition method. Manage the line to eliminate possible errors in manual management, and use computer network technology to guide the maintenance of the optical distribution network, so that the ports that need to be operated can be quickly highlighted in the dense array of patch panel adapters to reduce Labor intensity.
  • the optical distribution disk (or board, card, is a separate structural unit body, and subsequently omits the difference of the disk, the board, and the card, collectively referred to as a disk)
  • a corresponding port driver and read/write circuit is required to receive the signal sent by the management disk, drive the port of the disk to perform related operations, and report the insertion of the fiber optic active connector to the management disk. information.
  • Both the drive and read/write circuits contain a certain number of digital integrated circuit chips that have certain ESD limits and short-circuit resistance limitations.
  • the fuse function and the wiring function are designed to be implemented in one machine disk, that is, the fusion and integration.
  • on-site construction of the 0DN network requires the optical distribution panel to be taken out for fiber fusion. This makes the chassis circuit exposed to the natural space environment, is not protected by the equipment chassis, and is highly susceptible to static electricity.
  • the fusion separation method can better solve the above problem, that is, The electronic circuits required for intelligent management are all designed to the distributor disk, and the fuser disks are separated and connected by optical fibers.
  • the electronic circuits required for intelligent management are all designed to the distributor disk, and the fuser disks are separated and connected by optical fibers.
  • melt separation separates away from the development direction of the fusion and reduces the installation density of the equipment.
  • the distribution panel is not without the splice point of the optical fiber. It is only welded during the production of the equipment to avoid welding on the spot. However, the fusion splice cannot avoid the failure during the operation of the equipment. It still faces the fouling of the on-site construction. The risk of electrostatic hazards.
  • a fiber fusion splice point is added to the device, which increases the loss of the line and reduces the reliability.
  • the fiber optic cable between the splice tray and the distribution panel limits the on-site operation space of the frit construction, which is not conducive to improving the efficiency of on-site construction.
  • Another method is to install the optical distribution panel in a tightly designed protective case.
  • the backplane interface and the optical wiring interface of the chassis must be exposed, there is still an exposed circuit that is difficult to shield, although To some extent, the reliability of the optical distribution panel is improved, but the resulting increase in cost does not provide perfect circuit protection.
  • the introduction of electronic tag technology in the ODN network for wiring management has obvious advantages, but it needs to arrange circuits on the fiber distribution board for identity information management of the wiring fiber connector, and the electronic circuit is easy.
  • the defects caused by static electricity damage and short-circuit damage of sewage make it difficult for wiring equipment to withstand the adverse working environment of equipment construction, which is easy to cause damage to the machine disk.
  • the design of the melt separation and the solution of the protective casing to the casing can alleviate the above problems to a certain extent, it also brings a series of other problems, which limits the development of equipment and technology and the efficiency of on-site construction.
  • the object of the present invention is to overcome the deficiencies of the above background art, and to provide a circuit for realizing the passive connection of the intelligent optical wiring interface disk by the disk enabling mode, whether it is a fusion-integration or a fusion-distribution design, in the field construction stage.
  • the wiring board has strong anti-static and anti-fouling ability. When the integrated design is used, the equipment cost can be reduced, the equipment production process can be reduced, the equipment performance and wiring density can be improved, and even when the fusion separation design is adopted, even The fiber fusion splice on the distribution panel is faulty and does not place too high a requirement for maintenance.
  • the invention provides a circuit for implementing passive transmission of an intelligent optical wiring interface disk in a disk enabling manner, which comprises an intelligent wiring management disk and a plurality of wiring interface disks respectively connected thereto, and a port read/write bus and a plurality thereof
  • the machine disk enable line, all the wiring interface disks are passive wiring interface disks, and the passive wiring interface disks are respectively connected to the intelligent wiring management disk through the machine disk enable line, and the intelligent wiring management disk
  • the port read/write bus is also connected to the passive wiring interface disk, and each passive wiring interface disk is uniformly managed in a matrix manner.
  • the passive wiring interface disk includes a plurality of wiring information read/write interfaces and a plurality of wiring port indicators, and each wiring information read/write interface includes a reference control end and a signal read/write end, and each The wiring port indicator includes a reference management terminal and a display control terminal, and the intelligent wiring management panel uniformly manages the read and write operations of the optical fiber wiring information of any wiring information read/write interface of each passive wiring interface disk, and Control the corresponding wiring port indicator display information.
  • the reference control end of each wiring information read/write interface and the reference management end of each wiring port indicator may be all grounded.
  • the reference control end of each of the wiring information read/write interfaces and the reference management end of each of the distribution port indicators may be connected to the power source.
  • the intelligent wiring management panel can manage the wiring information read/write interface and the wiring port indicator by using a packet port control method.
  • the intelligent wiring management disk includes a port information reading and writing module, a port indicating control module, and a disk drive enabling control module, and the port information reading and writing module leads to a plurality of wiring information read/write lines, each of which has no
  • the signal read/write terminals of the wiring information read/write interface with the same port number in the sourced wiring interface disk are respectively connected in parallel to the wiring information read/write line corresponding to the port number;
  • the port indication control module leads out several port indications
  • the control line, the display control end of the wiring port indicator with the same port number in each passive wiring interface board are respectively connected in parallel to the port indication control line corresponding to the port number; each wiring information read/write line and each The port indication control lines collectively form the port read/write bus.
  • the disk enable control module in the intelligent wiring management panel manages the wiring information read/write interface and the distribution port indicator by using the combined disk enable mode.
  • each wiring information read/write interface in the passive wiring interface disk and each The reference management terminals of the wiring port indicators are connected together to form a chassis enable line of the passive wiring interface board, and the chassis enable lines of each passive wiring interface board are respectively connected with the intelligent wiring management panel.
  • the machine disk enable control module is connected.
  • the disk enable control module in the intelligent wiring management panel manages each of the wiring information read/write interfaces and the respective distribution port indicators by using a grouping disk enable mode according to a certain rule.
  • the device enable line is grouped into a disk read/write enable line and a disk drive enable line, and reference control of each wiring information read/write interface in each passive wiring interface disk
  • the terminals are connected together as a disk read/write enable line of the passive wiring interface disk; the reference management terminals of each of the wiring port indicators in each passive wiring interface disk are connected together as The chassis indication enable line of the passive wiring interface disk; the disk read/write enable line and the disk indication enable line of each passive wiring interface disk are respectively matched with the disk in the intelligent wiring management disk Enable the control module to connect.
  • the disk enable line is divided into a plurality of disk read and write packet enable lines and a disk indicator group enable line, and a wiring information read/write interface in each passive wiring interface disk.
  • it is divided into at least two groups, and the reference control ends of the wiring information read/write interfaces of the same group are connected together as the disk read/write group enable line of the group of wiring information read/write interfaces;
  • the wiring port indicators in the passive wiring interface disk are also divided into at least two groups according to the same rule, and the reference management terminals of the same group of wiring port indicators are connected together as the group wiring port indication.
  • the machine disk indicates the packet enable line, and all of the disk read/write group enable lines and the disk indicator group enable line are connected to the disk enable control module in the intelligent distribution management disk.
  • the wiring information read/write interface and the wiring port indicator in each passive wiring interface disk are respectively divided into two groups according to the parity of the port number, and the port number is an odd number of wiring information read.
  • the write interfaces are grouped into one group.
  • the wiring information read/write interfaces with even port numbers are grouped into one group.
  • the port number indicators with odd port numbers are grouped into one group, and the port number indicators with even port numbers are assigned.
  • a group the reference control ends of the wiring information read/write interfaces assigned to the same group are connected together to form a disk read/write group enable line of the group of wiring information read/write interfaces;
  • the reference management ports of the line port indicators are connected together to form a disk indicating grouping enable line of the group of wiring port indicators; all the disk read and write grouping enable lines and all the machines of each passive wiring interface disk
  • the disc indication packet enable line is connected to the disc enable control module in the intelligent distribution management tray.
  • the wiring information read/write interface and the wiring port indicator in each passive wiring interface disk are respectively divided into at least two groups according to the port number from small to large or from large to small.
  • the reference control ends of the wiring information read/write interfaces of the same group are connected together to form at least two disk read/write group enable lines of the passive wiring interface disk; the same group is assigned
  • the reference management ends of the line port indicators are connected together to form at least two chassis indication packet enable lines of the passive wiring interface disk; all the disk read and write packets of each passive wiring interface disk are The energy line and all the chassis indication packet enable lines are connected to the disk enable control module in the intelligent wiring management panel.
  • the disk enable line is grouped into a plurality of machine group packet enable lines having substantially the same function, and each of the passive wiring interface disks has an odd number of wiring information read/write interfaces and ports.
  • the odd-numbered wiring port indicators are matched to each other in the same group.
  • Each of the passive wiring interface disks has an even number of wiring information read/write interfaces and an even-numbered wiring port indicator that matches each other.
  • Divided into the same group; each wiring information of the same group is read and written
  • the reference control end of the port is connected with the reference management end of each distribution port indicator assigned to the same group to form a disk group enable line corresponding to the group, and all the disk group enable lines are matched with the smart match.
  • the disk drive control module in the line management disk is connected.
  • the disk enable line is grouped into a plurality of machine group grouping enable lines having substantially the same function, and each wiring information read/write interface and each wiring port indicator in each passive wiring interface disk
  • the device is divided into at least two groups according to the port number from small to large or from large to small.
  • the wiring information read/write interface and the wiring port indicator with the same port number are matched to each other in the same group, and each wiring in each group is selected.
  • the reference control end of the information read/write interface is connected with the reference management end of each distribution port indicator in the group to form a single disk group enable line corresponding to the group, and all the disk group enable lines are
  • the chassis enable control module in the intelligent wiring management panel is connected.
  • the intelligent wiring management disk includes a port information reading and writing module, a port indication control module, and a disk enable control module, and the port information reading and writing module leads out a plurality of wiring information read/write lines, and presses Sequentially numbering a plurality of wiring information read/write lines;
  • the port indication control module leads out a plurality of port indication control lines, and sequentially numbers a plurality of port indication control lines; numbered wiring information read/write lines and numbered
  • Each port indication control line jointly constitutes the port read/write bus;
  • the disk enable control module manages each wiring information read/write interface and each wiring port indicator by using a grouping disk enable mode according to a certain rule.
  • the disk enable line is grouped into a plurality of machine group packet enable lines having substantially the same function, and each of the passive wiring interface disks has an odd number of wiring information read/write interfaces and ports.
  • the odd-numbered wiring port indicators are matched to each other in the same group.
  • Each of the passive wiring interface disks has an even number of wiring information read/write interfaces and an even-numbered wiring port indicator that matches each other.
  • Divided into the same group; the reference control end of each wiring information read/write interface assigned to the same group is connected with the reference management end of each wiring port indicator assigned to the same group to form a chassis corresponding to the group
  • the grouping enable line is connected to the disk enable control module in the intelligent wiring management panel.
  • the disk enable line is grouped into a plurality of machine group grouping enable lines having substantially the same function, and each wiring information read/write interface and each wiring port indicator in each passive wiring interface disk
  • the device is divided into at least two groups according to the port number from small to large or from large to small.
  • the wiring information read/write interface and the wiring port indicator with the same port number are matched to each other in the same group, and each wiring in each group is selected.
  • the reference control end of the information read/write interface is connected with the reference management end of each distribution port indicator in the group to form a single disk group enable line corresponding to the group, and all the disk group enable lines are
  • the chassis enable control module in the intelligent wiring management panel is connected.
  • each of the wiring information read/write interfaces and the respective wiring port indicators in the passive wiring interface disk are grouped according to a certain rule, and each group in each passive wiring interface disk
  • the internal port pairs are grouped and numbered in sequence; the signal read/write terminals of each wiring information read/write interface with the same group number between each group in each passive wiring interface disk are connected in parallel in the port information reading and writing module.
  • a wiring information read/write line corresponding to the packet number; and display control terminals of the respective wiring port indicators having the same group number between the packets in each of the passive wiring interface disks are connected in parallel in the port indication control module
  • the port corresponding to the packet number indicates the control line.
  • the intelligent wiring management panel manages the wiring information read/write interface and the wiring port indicator by using a merge port control management manner.
  • the intelligent wiring management disk includes a port information read/write indication control module and a disk enable control module, and the port information read/write instruction control module leads to a plurality of port read/write control lines, each of which is passive
  • the wiring read/write interface of the wiring information interface with the same port number in the wiring interface disk and the display control terminal of the wiring port indicator are connected in parallel on the port read/write control line corresponding to the port number, and each port reads
  • the write control lines collectively constitute the port read/write bus
  • the port information read/write instruction control module in the intelligent wiring management panel performs the wiring information read/write interface and the wiring port indicator in each passive wiring interface disk.
  • the disk enable control module in the intelligent wiring management disk manages the wiring information read/write interface and the distribution port indicator by using a grouping disk enable mode according to a certain rule.
  • the disk enable line is divided into a disk read/write enable line and a disk drive enable line, and a reference control end of each wiring information read/write interface in the passive wiring interface disk is Connected together as the disk read/write enable line of the passive wiring interface disk; the reference management terminals of each wiring port indicator are connected together as the chassis indication of the passive wiring interface disk The enable line; the disk read/write enable line and the disk indication enable line of each passive wiring interface disk are connected to the disk enable control module in the intelligent wiring management disk.
  • the disk enable line is divided into a plurality of disk read and write packet enable lines and a disk indicator group enable line, and a wiring information read/write interface in each passive wiring interface disk.
  • it is divided into at least two groups, and the reference control ends of the wiring information read/write interfaces of the same group are connected together as the disk read/write group enable line of the group of wiring information read/write interfaces;
  • the wiring port indicators in the passive wiring interface disk are also divided into at least two groups according to the same rule, and the reference management terminals of the same group of wiring port indicators are connected together as the group wiring port indication.
  • the machine disk indicates the packet enable line, and all of the disk read/write group enable lines and the disk indicator group enable line are connected to the disk enable control module in the intelligent distribution management disk.
  • the wiring information read/write interface and the wiring port indicator in each passive wiring interface disk are respectively divided into two groups according to the parity of the port number, and the port number is an odd number of wiring information read.
  • the write interfaces are grouped into one group.
  • the wiring information read/write interfaces with even port numbers are grouped into one group.
  • the port number indicators with odd port numbers are grouped into one group, and the port number indicators with even port numbers are assigned.
  • a group the reference control ends of the wiring information read/write interfaces assigned to the same group are connected together to form a disk read/write group enable line of the group of wiring information read/write interfaces;
  • the reference management ports of the line port indicators are connected together to form a disk indicating grouping enable line of the group of wiring port indicators; all the disk read and write grouping enable lines and all the machines of each passive wiring interface disk
  • the disc indication packet enable line is connected to the disc enable control module in the intelligent distribution management tray.
  • the wiring information read/write interface and the wiring port indicator in each passive wiring interface disk are respectively divided into at least two groups according to the port number from small to large or from large to small.
  • the reference control ends of the wiring information read/write interfaces of the same group are connected together to form at least two disk read/write group enable lines of the passive wiring interface disk; the same group is assigned
  • the reference management ports of the line port indicators are connected together to form their passive wiring interface
  • At least two disks of the disk indicate a packet enable line; all of the disk read and write packet enable lines of each of the passive wiring interface disks and all the disk indication packet enable lines are combined with the devices in the intelligent wiring management disk
  • the disk enable control module is connected.
  • the intelligent wiring management tray also leads to a disk in-position monitoring line
  • each of the passive wiring interface disks further includes a disk in-position indicating signal line, and the disk in-position indicating signal line end Any one of the disk enable line, the disk read/write enable line, the disk indicator enable line, the disk group enable line, and the disk through the one-way level clamp and its passive wiring interface plate
  • the read/write packet enable line or the chassis indicates that the packet enable line is connected, and the other end is connected to the disk in-position monitoring line.
  • the intelligent wiring management panel also leads to a plurality of disk in-position monitoring lines, each of the passive wiring interface disks further includes a disk in-position indicating signal line, and the disk in-position indicating signal line One end is grounded, and the other end is connected to the corresponding monitoring terminal of the intelligent wiring management board through a disk in-position monitoring line, and an independent disk is in place.
  • the interface disk type monitoring module further includes an input bus of a CPLD, an FPGA or a microprocessor having a disk in-position indicating function or a diskless in-position indicating function, and software management logic thereof;
  • the source wiring interface board further includes a disk type encoder and a plurality of interface disk type indicating lines, and all the interface disk type indicating lines are passed through the disk type encoder and any of the enabled wiring interfaces of the passive wiring interface disk.
  • the instruction code bit line code disk is provided with interfaces of other passive wiring lines connected to the corresponding disc type instruction monitor line constituting the disc type, the disc is connected to the interface type and disc type monitor line monitoring module.
  • the intelligent wiring management panel also leads to a plurality of disk in-position monitoring lines, each of the passive wiring interface disks further includes a disk in-position indicating signal line, and the disk in-position indicating signal line One end is grounded, and the other end is connected to the corresponding disk in-position monitoring end of the intelligent wiring management board through a disk in-position monitoring line, and independent disk in-position monitoring is performed; the intelligent wiring management disk further includes an interface disk type.
  • each of the passive wiring interface disks further includes a disk type encoder And a plurality of interface disk type indicating lines, and all the interface disk type indicating lines pass through any of the disk enable lines of the disk type encoder and the passive wiring interface disk thereof, the disk read/write enable line, and the machine disk indication
  • the energy line, the disk group enable line, the disk read/write group enable line or the machine disk indication packet enable line are connected, and the other end is coded according to the indicator line coded and other passive Distribution interface disc corresponding to the disc type indicating type of lines connected to the monitor line constituting the disc, the disc is connected to the interface type and disc type monitor line monitoring module.
  • the port information reading and writing module is a complex programmable logic device CPLD, a field programmable gate array FPGA or a microprocessor read/write bus and a software management logic device thereof.
  • the port indication control module is an output bus of a CPLD, an FPGA or a microprocessor and a software management device thereof.
  • the port information read/write indication control module is a CPLD, an FPGA, a microprocessor.
  • the disk enable control module is an analog switch or a field effect transistor controlled by a programmable hardware management logic of a CPLD or an FPGA or an output bus of the microprocessor and its software management logic, and has a radio frequency identification RFID's high-frequency signal enable controller or logic output device with high-resistance disable, low-level sink/high-level current enable.
  • the wiring information read/write interface is a fiber optic adapter having the capability of reading the identity information on the optical fiber active connector.
  • the carrier of the identity information on the optical fiber active connector is an RFID or elD chip.
  • the reference control end and the signal read/write end of the wiring information read/write interface are metal patch springs.
  • an information read/write antenna is disposed between the reference control end of the wiring information read/write interface and the signal read/write end.
  • the wiring port indicator is an indicator light, a light emitting diode LED or a liquid crystal display LCD.
  • the unidirectional level clamp may be a diode or a unidirectional level clamp circuit.
  • the present invention separates the wiring port from the wiring management, removes all the management circuits on the wiring interface disk, and all the control and management functions are realized on the wiring management disk, so that the wiring interface disk circuit is passive. That is, no active electronic devices such as integrated circuits and transistors that are susceptible to electrostatic damage and contamination are placed on the wiring interface board, and no power line is introduced. In this way, the intelligent ODN wiring panel has a strong antistatic and anti-fouling ability in the field construction stage, whether it is a fusion or a fusion separation design.
  • the circuit passive design of the interface disk of the intelligent ODN wiring device can greatly improve the antistatic capability and the anti-fouling ability of the disk, so that the wiring device can be welded or integrated.
  • the separate design can eliminate the need for special protection requirements on the wiring interface plate when the equipment is on site, which can reduce the restrictions on the site construction site and personnel, and improve construction efficiency and convenience. Since there is no active electronic device on the disk, there is no need to add a protective cover outside the disk.
  • the exposed backplane interface and optical wiring interface of the disk also have strong anti-static and anti-fouling properties without special protection. Ability. After the disk is pulled out, it is not necessary to consider electrostatic protection, and it is slightly stained. As long as the short-circuit resistance is not very small, it will not cause damage to the equipment or even affect the normal operation of the equipment.
  • the equipment When the equipment is designed with fusion integration, it can also reduce equipment costs, reduce equipment production processes, and improve equipment performance and wiring density.
  • FIG. 1 is a schematic diagram showing the overall structure of a circuit for implementing passive transmission of an intelligent optical wiring interface disk in a disk enabled manner in an embodiment of the present invention.
  • Figure 2 is a circuit diagram of Embodiment 1.1 of the present invention.
  • Figure 3 is a circuit diagram of the inside of a passive wiring interface board in Embodiment 1.1 of the present invention.
  • Figure 4 is a circuit diagram of Embodiment 1.2 of the present invention.
  • Fig. 5 is a circuit diagram showing the inside of a passive wiring interface board in Embodiment 1.2 of the present invention.
  • Figure 6 is a circuit diagram of Embodiment 1.5 of the present invention.
  • Figure 7 is a circuit diagram of Embodiment 1.7 of the present invention.
  • Figure 8 is a circuit diagram of Embodiment 1.9 of the present invention.
  • Figure 9 is a circuit diagram of the inside of a passive wiring interface board in Embodiment 1.9 of the present invention.
  • Figure 10 is a circuit diagram of Embodiment 2.1 of the present invention.
  • Figure 11 is a circuit diagram of the inside of a passive wiring interface board in Embodiment 2.1 of the present invention.
  • Figure 12 is a circuit diagram of the inside of a passive wiring interface board in Embodiment 2.9 of the present invention.
  • Figure 13 is a circuit diagram of Embodiment 3.1 of the present invention.
  • Figure 14 is a circuit diagram of the inside of a passive wiring interface board in Embodiment 3.1 of the present invention.
  • Figure 15 is a circuit diagram of the inside of a passive wiring interface board in Embodiment 3.9 of the present invention.
  • Figure 16 is a circuit diagram of Embodiment 4.1 of the present invention.
  • Figure 17 is a circuit diagram of the inside of a passive wiring interface board in Embodiment 4.1 of the present invention.
  • Figure 18 is a circuit diagram of the inside of a passive wiring interface board in Embodiment 4.9 of the present invention.
  • Figure 19 is a circuit diagram of Embodiment 5.1 of the present invention.
  • Figure 20 is a circuit diagram of the inside of a passive wiring interface board in Embodiment 5.9 of the present invention.
  • 1 intelligent wiring management panel 1 passive wiring interface board, 2 passive wiring interface board, 3 wiring information read/write interface, 4 wiring port indicator, 5-disk type encoder, 6-port information reading and writing module, 7-port indication control module, 8-machine disk enable control module, 9-interface disk type monitoring module, 10-port information read/write indication control module, 11-one-way level clamper.
  • a circuit for implementing passive transmission of an intelligent optical wiring interface disk by using a disk enable mode includes an intelligent wiring management disk 1 and a plurality of wiring interface disks respectively connected thereto. And the port read/write bus and a plurality of machine disk enable lines, all of the wiring interface disks are passive wiring interface pads 2, and the passive wiring interface disks 2 respectively pass through the disk
  • the enable line is connected to the intelligent wiring management panel 1, and the intelligent wiring management panel 1 is also connected to the passive wiring interface board 2 through the port read/write bus, and the ports of each passive wiring interface board 2 are arranged in a matrix manner. Conduct unified management.
  • the passive wiring interface board 2 includes a plurality of wiring information read/write interfaces 3 and a plurality of wiring port indicators 4, and each wiring information read/write interface 3 includes a reference control terminal and a signal read/write terminal.
  • Each wiring port indicator 4 includes a reference management terminal and a display control terminal.
  • the reference control terminal of each wiring information read/write interface 3 and the reference management terminal of each wiring port indicator 4 may be all grounded or connected to the power supply.
  • the wiring information read/write interface 3 is a fiber optic adapter having the capability of reading the identity information on the optical fiber active connector, and the carrier of the identity information on the fiber optic active connector is RFID (Radio Frequency Identification, also known as wireless electronic tag) or elD. chip.
  • RFID Radio Frequency Identification, also known as wireless electronic tag
  • elD. chip When the carrier of the identity information on the optical fiber active connector is an elD chip, the reference control end and the signal read/write end of the wiring information read/write interface 3 are metal patch reeds; when the carrier of the identity information on the optical fiber active connector is RFID
  • An information read/write antenna is disposed between the reference control end of the wiring information read/write interface 3 and the signal read/write end.
  • Wiring Port indicator 4 is an indicator light, LED (Light Emitting Diode) or LCD (Liquid Crystal Display).
  • the port devices that need to be managed can be grouped and managed; to reduce the number of buses, the read/write control lines of the ports of different groups can also be determined according to certain Rules are combined for control management.
  • the intelligent wiring management panel 1 can control the port by using the packet port control mode or the combined port control mode.
  • the intelligent wiring management disk 1 On the basis of the packet port control mode, the intelligent wiring management disk 1 is on the disk.
  • the enabling mode can be either the combined disk enable mode or the grouping disk enable mode according to certain rules.
  • the intelligent wiring management disk 1 can be enabled according to the certain disk.
  • the rules use the grouper disk enable mode.
  • the grouping disk enabling mode can be further divided into several types according to different grouping rules.
  • the ports of the wiring information read/write interface 3 and the wiring port indicator 4 can be connected into a group, or can be matched.
  • the ports of the line information read/write interface 3 and the wiring port indicator 4 are respectively divided into two groups according to the parity of the port number, or are divided into two groups or more according to the port number from small to large or from large to small, respectively. Perform grouper disk enable control.
  • each of the wiring information read/write interfaces 3 and the respective distribution port indicators 4 of different grouping enable line management sequentially connect the signal read/write terminals or the display control terminals of the same number or the same group number to perform port merge control management.
  • the basic circuit uniformly manages the read and write operations of the optical fiber wiring information of any of the wiring information read/write interfaces 3 of each of the passive wiring interface boards 2, and controls the corresponding wiring port indicator 4 to display information.
  • the passive wiring interface plate 2 is provided with a disk in-position indicating signal line (also divided into two kinds of wiring methods), so that the disk position on which the disk is located is reported through it. Since the passive wiring interface board 2 has various types, in order to make the intelligent wiring management panel 1 and its upper-level network management sense and distinguish the passive wiring interface For the type of the disc 2, an interface disc type indication line can be set on each of the passive wiring interface boards 2 to report the disc type of the disc through it. A more preferred solution can also be adopted, and at the same time, the disk position and the disk type in which the disk is located are reported.
  • Embodiment 1.1 Packet Port Control + Merge disk enable.
  • the intelligent wiring management disk 1 includes a port information read/write module 6, a port indication control module 7, and a disk enable control module 8, and a port information read/write module 6
  • a plurality of wiring information read/write lines are led out, and the signal read/write ends of the wiring information read/write interface 3 having the same port number in each of the passive wiring interface boards 2 are connected in parallel to the wiring information corresponding to the port number.
  • the port indication control module 7 leads out a plurality of port indication control lines, and the display control ends of the distribution port indicators 4 having the same port number in each of the passive wiring interface disks 2 are respectively connected in parallel to the port corresponding to the port number.
  • the control line is instructed; each of the wiring information read/write lines and each port indication control line together form a port read/write bus.
  • the port information reading and writing module 6 is a CPLD (Complex Programmable Logic Device), an FPGA (Field Programmable Gate Array) or a microprocessor read/write bus and a software management logic device thereof;
  • the instruction control module 7 is an output bus of a CPLD, an FPGA or a microprocessor and a software management device thereof;
  • the disk enable control module 8 is an output bus of a programmable hardware management logic or a microprocessor through a CPLD or an FPGA and its software management Logic-controlled analog switch or MOS transistor (FET), high-frequency signal enable controller with RFID, or logic with high-resistance disable, low-level sink (or high-level current) enable Output device.
  • FET Logic-controlled analog switch or MOS transistor
  • the basic circuit connection of the combined disk enable mode is as follows: Referring to FIG. 3, the reference control terminal of each wiring information read/write interface 3 in the passive wiring interface disk 2 is The reference management ends of the wiring port indicators 4 are connected together to form a chassis enable line of the passive wiring interface disk 2, and the chassis enable lines of each passive wiring interface disk 2 are intelligent.
  • the disk enable control module 8 in the wiring management tray 1 is connected.
  • each disk enable line is divided into a disk read/write enable line and a disk indicator enable line.
  • the reference control ends of the wiring information read/write interfaces 3 in the source wiring interface board 2 are all connected together as the disk read/write enable line of the passive wiring interface disk 2; each wiring port indicator
  • the reference management terminals of 4 are connected together as the chassis indication enable line of the passive wiring interface disk 2; the disk read/write enable line and the disk indication of each passive wiring interface disk 2
  • the energy lines are all connected to the disk enable control module 8 in the intelligent wiring management panel 1.
  • the machine disk enable line is divided into a disk disk read/write group enable line and The disk indicates the grouping enable line, and the wiring information read/write interface 3 and the wiring port indicator 4 in each of the passive wiring interface disks 2 are respectively divided into two groups according to the parity of the port number, and the port number is an odd number.
  • the wiring information read/write interface 3 is divided into one group, the port number is an even number of wiring information read/write interface 3 is grouped into one group, the port number is an odd number of wiring port indicator 4 is divided into one group, the port number is even
  • the wiring port indicator 4 is divided into one group, and the reference control ends of the respective wiring information read/write interfaces 3 of the same group are connected together to form a disk read/write group of the group of wiring information read/write interfaces 3.
  • the enable management line is connected to the reference management terminals of the distribution port indicators 4 of the same group to form a chassis indication group enable line of the group of distribution port indicators 4; each passive wiring interface plate All of the disk read/write packet enable lines and all the disk indication packet enable lines of 2 are connected to the disk enable control module 8 in the intelligent distribution management disk 1.
  • Embodiment 1.4 Packet Port Control + Grouper Disk Enable (each divided into at least two groups).
  • the chassis enable line is divided into a disk read/write group enable line and a disk indicator group enable line, and each passive wiring interface disk 2 is provided.
  • the line information read/write interface 3 and the wiring port indicator 4 are equally divided into at least two groups according to the port number from small to large or from large to small, and are divided into reference of each wiring information read/write interface 3 of the same group.
  • the control terminals are connected together to form at least two disk read/write group enable lines of the passive wiring interface disk 2; the reference management terminals of the distribution port indicators 4 assigned to the same group are connected together, Forming at least two of the chassis of the passive wiring interface disk 2 indicating the packet enable line; all the disk read and write packet enable lines of each of the passive wiring interface disks 2 and all the disk indicating packet enable The lines are all connected to the disk enable control module 8 in the intelligent wiring management panel 1.
  • the original chassis enable lines are grouped into a plurality of chassis group enable lines having substantially the same functions, and each passive wiring interface disk 2
  • the wiring information read/write interface 3 with the port number is odd and the odd-numbered wiring port indicator 4 are matched to the same group, and the port number of each passive wiring interface board 2 is even.
  • the line information read/write interface 3 and the port number indicator 4 with the even port number are matched to each other in the same group; the reference control ends of the wiring information read/write interface 3 of the same group are assigned to the same group.
  • the reference management ports of the line port indicator 4 are connected together to form a disk group enable line corresponding to the group, and all the disk group enable lines are combined with the disk enable control module in the intelligent distribution management disk 1. 8 connected.
  • chassis enable lines are grouped into a plurality of chassis group enable lines having substantially the same functions (see FIG. 6 for the two groups of disk enable lines).
  • Each wiring information read/write interface 3 and each wiring port indicator 4 in the passive wiring interface board 2 are divided into at least two groups according to the port number from small to large or from large to small, and the port numbers are the same.
  • the line information read/write interface 3 and the distribution port indicator 4 are matched to each other in the same group, and the reference control end of each wiring information read/write interface 3 in each group and the reference of each wiring port indicator 4 in the group
  • the management terminals are connected together to form a disk group enable line corresponding to the group, and all the disk group enable lines are connected to the disk enable control module 8 in the intelligent distribution management disk 1.
  • Embodiment 1.7 Packet Number + Packet Machine Disk Enable (Parity 2 Group) + Merge Port Control.
  • Embodiment 1.8 Packet number + grouper disk enable (each is divided into at least two groups) + merge port control.
  • Embodiment 1.7 performs port merge control on the basis of Embodiment 1.5.
  • Embodiment 1.8 performs port merge control on the basis of Embodiment 1.6, and the specific port merge control connection is as follows: Intelligent Wiring Management
  • the disk 1 includes a port information reading and writing module 6, a port indicating control module 7 and a disk enabling control module 8.
  • the port information reading and writing module 6 leads out a plurality of wiring information read/write lines, and sequentially reads and writes a plurality of wiring information. Numbering; port indication control module 7 leads out a number of port indication control lines, and sequentially numbers several port indication control lines; the numbered wiring information read/write lines and the numbered port indication control lines together form a port read Write the bus.
  • the port is re-incorporated in each packet in each of the passive wiring interface disks 2.
  • the group number is sequentially performed. Referring to FIG. 7, the signal read/write terminals of the wiring information read/write interfaces 3 having the same group number between the groups in each of the passive wiring interface boards 2 are connected in parallel and read in the port information.
  • the wiring information read/write line corresponding to the packet number extracted by the write module 6; the display control terminals of the respective wiring port indicators 4 having the same group number between the packets in each of the passive wiring interface disks 2 are connected in parallel Connected to the port indication control line corresponding to the packet number drawn by the port indication control module 7 is indicated.
  • the intelligent wiring management disk 1 includes a port information read/write indication control module 10 and a disk drive enablement control module 8, and the port information read/write indication control module 10 is a CPLD. , FPGA, microprocessor read and write bus and its software management logic device, or microprocessor output bus and its software management device.
  • the port information read/write instruction control module 10 leads out a plurality of port read/write control lines, and the signal read/write end of the wiring information read/write interface 3 and the wiring port indicator 4 of each of the passive wiring interface disks 2 have the same port number.
  • the display control terminals are connected in parallel in a port read/write control line corresponding to the port number, and each port read/write control line together constitutes the port read/write bus, and the port information read/write indication control module in the intelligent wiring management disk 1 10 Port management control is performed on the wiring information read/write interface 3 and the distribution port indicator 4 in each of the passive wiring interface boards 2.
  • the basic circuit connection of the grouping disk enable mode is as follows: Referring to FIG. 9, the disk enable line is divided into a disk read/write enable line and a disk indicator enable line.
  • the reference control terminals of each wiring information read/write interface 3 in the passive wiring interface board 2 are connected together as a disk read/write enable line of the passive wiring interface disk 2;
  • the reference management terminals of the device 4 are all connected together as the disk indication enable line of the passive wiring interface disk 2; the disk read/write enable line and the disk indicator of each passive wiring interface disk 2
  • the enable lines are all connected to the disk enable control module 8 in the intelligent wiring management panel 1.
  • Embodiment 1.10 Combined Port Control + Grouper Disk Enable (parity 2 groups).
  • the chassis enable line is divided into a disk read/write group enable line and a disk indicator group enable line, and each passive wiring interface disk 2 Wiring information read/write interface 3 parity by port number
  • the sex is divided into two groups, the port number is an odd number of wiring information read and write interface 3 to a group, the port number is even number of wiring information read and write interface 3 points to another group, divided into a group of wiring information read
  • the reference control terminals of the write interface 3 are connected together as the disk read/write packet enable line of the set of wiring information read/write interface 3; the wiring port indicator 4 in the passive wiring interface disk 2 is numbered by port
  • the parity is divided into two groups, the port number is an odd number of wiring port indicators 4 into a group, the port number is even number of the wiring port indicator 4 is divided into another group, and the wiring port indication assigned to one group
  • the reference management terminals of the device 4 are connected together, and the disk indicating the packet enable line as the set of the wiring port indicator 4, all the
  • the chassis enable line is divided into a disk read/write group enable line and a disk indicator group enable line, and each passive wiring interface disk 2 is
  • the wiring information read/write interface 3 is divided into two groups or more according to the port number from small to large or from large to small, and is connected to the reference control end of the wiring information read/write interface 3 of the same group as The disk information read/write group enable line of the group wiring information read/write interface 3;
  • the wiring port indicator 4 in the passive wiring interface disk 2 is divided into small to large or large to small by port number Two or more groups, the reference management terminals of the wiring port indicator 4 assigned to one group are connected together, and the disk of the group wiring port indicator 4 indicates the packet enable line, and all the disk read and write packets are enabled.
  • Both the line and the chassis indicate that the packet enable lines are connected to the disk enable control module 8 in the intelligent distribution management panel 1.
  • the enable lines of the chassis in the embodiments 1.1 to 1.11 and their names are different.
  • the drive enable line is in the embodiment 1.1
  • the read/write enable line and the machine are in the embodiments 1.2 and 1.9.
  • the disk indicates the enable line.
  • the disk read/write group enable line and the disk indicate the packet enable line.
  • the disk group enable line is used.
  • the eleven embodiments of the embodiments 2.1 to 2.11 respectively illustrate circuits for superimposing the enable lines of the in-position indicating signal line pick-up discs on the eleven basic circuits of the embodiments 1.1 to 1.11.
  • Embodiments 2.1 to 2.11 sequentially add the disk in-position indication function on the basis of the embodiments 1.1 to 1.11, that is, increase the enable line of the disk in-position indication signal line to the machine disk: the disk enable line and the disk disk read
  • the write enable line, the disk indication enable line, the disk group enable line, the disk read/write group enable line, or the disk indicator group enable line are connected, and the wiring of the added line is the same.
  • the intelligent wiring management panel 1 leads to a disk in-position monitoring line, and each of the passive wiring interface disks 2 further includes a disk in-position indicating signal line, and the disk in-position indicating signal line passes through the one-way level clamp 11 at one end.
  • Either enable line (the disk enable line, the disk read/write enable line, the disk indicator enable line, the disk group enable line, the disk read and write grouping) of the passive wiring interface board 2
  • the enable line or the chassis indicates that the packet enable line is connected, and the other end is connected to the disk in the intelligent wiring management panel 1 in the bit monitoring line.
  • the one-way level clamp 11 can be a diode or a one-way level clamp. Circuit.
  • Embodiment 2.1 The overall circuit connection of Embodiment 2.1 is shown in FIG. 10.
  • the circuit connection inside the passive wiring interface board 2 in Embodiment 2.1 is shown in FIG. 11, and the inside of the passive wiring interface board 2 in Embodiment 2.9 is shown.
  • Circuit connection see figure 12 is shown.
  • the eleven embodiments of the embodiments 3.1 to 3.11 respectively illustrate the circuits for superimposing the in-position indicating signal line-connecting disk ground lines on the eleven basic circuits of the embodiments 1.1 to 1.11, and performing independent disk in-position monitoring.
  • Embodiments 3.1 to 3.11 sequentially add the disk in-position indication function on the basis of the embodiments 1.1 to 1.11, that is, increase the disk in-position indication signal line to pick up the ground wire of the disk, and increase the wiring mode of the line is the same.
  • the intelligent wiring management panel 1 leads to a number of disk in-position monitoring lines, and each of the passive wiring interface disks 2 adds a disk in-position indicating signal line, and the disk in-position indicating signal line is grounded at one end, and the other end passes through a disk respectively.
  • the in-position monitoring line is connected to the corresponding disk in the monitoring terminal of the intelligent wiring management panel 1 to perform independent disk in-position monitoring.
  • Embodiment 3.1 The overall circuit connection of Embodiment 3.1 is shown in FIG. 11.
  • the circuit connection inside the passive wiring interface board 2 in Embodiment 3.1 is shown in FIG. 14, and the inside of the passive wiring interface board 2 in Embodiment 3.9 is shown. See Figure 15 for the circuit connections.
  • the circuit for adding the disc type indication function to the eleven basic circuits of the embodiments 1.1 to 1.11 will be respectively described by the eleven specific embodiments of the embodiments 4.1 to 4.11.
  • Embodiments 4.1 ⁇ 4.11 respectively add the disk type indication function on the basis of the embodiment 1.1 ⁇ 1.11, and increase the wiring mode of the line. The emphasis is on the same wiring method of adding the line:
  • the intelligent wiring management disk 1 adds an interface disk type monitoring module 9 which is an input bus and software of a CPLD, an FPGA or a microprocessor having a disk in-position indicating function or a diskless in-position indicating function. Management logic.
  • Each of the passive wiring interface boards 2 is provided with a disc type encoder 5 and a plurality of interface disc type indicating lines, and all of the interface disc type indicating lines pass through the disc type encoder 5 and the passive wiring interface board 2 thereof.
  • any of the enable lines (the disk enable line, the disk read and write enable line, the disk indicator enable line, the disk group enable line, the disk read/write group enable line, or the chassis indicator group enable line) Connected, the other end is connected to the corresponding disc type indicating line of the other passive wiring interface board 2 according to the code bit setting coded by the indicating line, and the disc type monitoring line is connected with the interface disc type monitoring module 9.
  • Embodiment 4.1 The overall circuit connection of Embodiment 4.1 is shown in FIG. 16.
  • the circuit connection inside the passive wiring interface board 2 in Embodiment 4.1 is shown in FIG. 17, and the inside of the passive wiring interface board 2 in Embodiment 4.9 is shown. See Figure 18 for the circuit connections.
  • Embodiments 5.1 ⁇ 5.11 sequentially add the disk in-position indication function and the disk type indication function on the basis of the embodiments 1.1 ⁇ 1.11, and increase the wiring manner of the line.
  • the emphasis here is to increase the same wiring mode of the line:
  • the intelligent wiring management panel 1 leads out a plurality of disk in-position monitoring lines, and each of the passive wiring interface disks 2 further adds a disk in-position indicating signal line, the disk in-position indicating signal line is grounded at one end, and the other end is respectively passed through a strip.
  • the disk in-position monitoring line led by the intelligent wiring management panel 1 is connected to the corresponding disk in-position monitoring end of the intelligent wiring management disk 1, and performs independent disk in-position monitoring.
  • the intelligent wiring management panel 1 further adds an interface disk type monitoring module 9, which is an input bus of a CPLD, an FPGA or a microprocessor without a disk in-position indicating function, and software management logic thereof.
  • Each of the passive wiring interface disks 2 further includes a disk type encoder 5 and a plurality of interface disk type indicating lines, and all of the interface disk type indicating lines pass through the disk type encoder 5 and the passive wiring interface plate 2 thereof.
  • Any of the enable lines (the disk enable line, the disk read and write enable line, the disk indicator enable line, the disk group enable line, the disk read/write group enable line, or the chassis indicator group enable line) Connected, the other end is connected to the corresponding disc type indicating line of the other passive wiring interface board 2 according to the code bit setting coded by the indicating line, and the disc type monitoring line is connected with the interface disc type monitoring module 9.
  • the overall circuit connection of the embodiment 5.1 is shown in Fig. 19.
  • the circuit connection inside the passive wiring interface board 2 in the embodiment 5.9 is shown in Fig. 20.

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Electromagnetism (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Plasma & Fusion (AREA)
  • Optical Recording Or Reproduction (AREA)
  • Optical Communication System (AREA)
  • Computing Systems (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

本发明公开了一种以机盘使能方式实现智能光配线接口盘无源化的电路,涉及光通信领域,本发明将配线端口与配线管理分离,将配线接口盘上的管理电路全部移出,所有控制管理功能全部在配线管理盘上实现,使配线接口盘电路无源化,即在配线接口盘上不再放置任何易受静电损伤和污损影响的集成电路、三极管等有源电子器件,也不引入电源线。应用本发明,无论是熔配一体还是熔配分离设计,现场施工时配线盘均会有极强的抗静电与耐污损能力,采用熔配一体化设计时能够降低设备成本、减少设备生产工序、提高设备性能和配线密度,采用熔配分离设计时,即使配线盘上的光纤熔接点出现故障,也不会对维修施工提出过高要求。

Description

说 明 书
以机盘使能方式实现智能光配线接口盘无源化的电路 技术领域
本发明涉及光通信领域,特别是涉及一种以机盘使能方式实现智能光配线接口盘无源化 的电路。 背景技术
受 FTTH (Fiber-To-The-Home, 光纤到户) 建设拉动, 全球 ODN ( Optical Distribution Network, 光分配网)迎来爆发式增长。 由于 FTTH主要采用 PON (Passive Optical Network, 无源光网络)技术, 它将一个 OLT ( Optical Line Terminal, 光线路终端)分路给数十上百个 ONU (Optical Network Unit, 光网络单元), 这就使得 0DN网的用户端产生出巨量的光纤 线路, 需要进行配线调度维护管理。
早期的光缆线路基本都是点对点线路, 管理相对容易, 而为 FTTH服务的 0DN网络是 点对多点的线路,继续沿用目前只能人工识别的字符标签进行光纤配线管理,其维护工作量 和管理难度就会大幅上升。 加上 P0N技术一对多的无源光网络特性, 这就使得在一个光分 支网络上,用户可以随意接入到任何一个支路上进行正常的信号传输,而不为网络管理者所 感知。 这一特性使得 0DN的可管理性大幅下降。 人工管理的漏洞就会使得网络数据与实际 网络状况出现不相一致的错误, 这会给后续的网络维护工作带来很多困难。
为解决这一问题, 出现了智能 0DN的光配线管理技术, 它以电子标签为基础, 对每个 光纤活动连接器赋予一个具有全球唯一编码的 ID芯片, 利用电子自动采集的方式对光纤配 线进行管理, 以杜绝人工管理可能产生的错误,并利用计算机网络技术对光配线网络维护进 行指导, 从而可以迅速在密密麻麻的配线架适配器阵列中突出显示出需要进行操作的端口, 以降低劳动强度。
为了读取插入光纤适配器中的活动连接器电子标签信息, 光配线盘(或板、 卡, 是独立 的一种结构单元体, 后续省略盘、 板、 卡的差异, 统一称为盘)上除了需要有适当的光端口 外, 还需要有相应的端口驱动与读写电路, 以接收管理盘发送来的信号, 驱动本盘的端口进 行相关操作,并向管理盘上报光纤活动连接器的插入信息。这种驱动与读写电路都会包含有 一定量的数字集成电路芯片, 这些电路都具有一定的静电防护限制和抗短路能力限制。
为简化 ODF ( Optical Distribution Frame, 光配线架) 和光纤交接箱的设计, 大多数情 况都要求将熔纤功能与配线功能设计在一个机盘中实现, 即熔配一体。在这种情况下, 0DN 网络的现场施工就需要将光配线盘取出,进行光纤熔接。这就使得机盘电路暴露于自然空间 环境中, 得不到设备机箱的保护, 极易受到静电侵害。
另外, 由于光纤交接箱大多工作于露天环境, 雨天施工还会使电路受到泥水的污染, 降 低电路的绝缘性能, 从而影响电路的功能特性, 甚至因短路而造成芯片等器件的损毁。 由于 FTTH工程广泛实施, 现场环境千差万别, 施工人员的工作水平也差次不齐, 上述情况极难 杜绝, 所以如何提高设备的防静电能力和耐污损能力是解决智能 ODN设备损坏, 提高其可 靠性的一个十分重要的方面。
由于光配线设备的现场施工基本上都仅进行熔纤工作,而智能光纤配线管理处理的是配 线信息的电子化管理,所以采用熔配分离的方式可以较好地解决上述问题, 即将智能化管理 所需的电子电路全都设计到配线机盘, 将熔纤机盘独立出来, 并通过光纤进行连接。这样在 设备的现场施工中,就只会处理没有电子电路的熔纤盘,而容易受到污损和静电危害的配线 盘电路则禁止进行现场处理,这样就可以避免设备受到现场施工的伤害,但这种处理方式仍 然存在以下问题:
( 1 ) 熔配分离背离了熔配一体的发展方向, 降低了设备的安装密度。
(2) 配线盘并不是没有光纤熔接点, 只是在设备生产时进行熔接, 以避免现场熔接, 但此熔接点在设备运行过程中仍无法避免出现故障,它仍然面临现场施工的污损与静电危害 的风险。
( 3 ) 熔纤盘与配线盘之间增加了一段光缆, 增加了设备的成本。
(4) 熔纤盘分离出去后, 配线盘上还是需要配置一个用于工厂熔纤的熔纤设施, 也增 加了设备的成本。
(5 ) 设备中增加了一个光纤熔接点, 增加了线路的损耗, 降低了可靠性。
( 6) 配线盘上的熔纤操作增加了设备生产的工序, 提高了设备的生产成本。
(7 ) 熔纤盘与配线盘之间的光缆限制了熔纤施工的现场操作空间, 不利于提高现场施 工效率。
由此可见:熔配分离的智能光配线设备设计方式虽然可以在一定程度上解决现场施工中 的污损与静电危害问题, 但同时也带来了一系列其它问题, 限制了设备与技术的发展, 也限 制了现场施工效率的提高,还提高了设备的生产成本和对现场施工人员素质要求和管理制度 的要求, 而且还无法完全杜绝这些危害。
另外一种办法是:将光配线盘安装在进行了严密设计的保护壳内,但由于机盘的背板接 口以及光配线接口必须外露,仍然存在有难以屏蔽的外露电路,虽然可以在一定程度上提高 光配线盘的可靠性, 但随之带来的成本增加并不能提供完善的电路保护。
综上所述, 在 ODN网络中引入电子标签技术进行配线管理虽然具有十分明显的优势, 但它需要在光纤配线盘上布置电路进行配线光纤连接器的身份信息管理,而电子电路易受静 电危害和污水短路损伤的缺陷使得配线设备难以承受设备现场施工恶劣工作环境的影响,极 易造成机盘损坏。虽然熔配分离的设计方案和机盘加装保护外壳的方案都可以在一定程度上 缓解上述问题,但它也同时带来了一系列其它问题, 限制了设备与技术的发展与现场施工效 率的提高, 对设备的保护也并不十分严密, 所以需要在无论是否要求熔配分离的情况下, 都 可以提高智能光配线盘的防静电与抗污损的能力,而且要求对一些无法用外壳保护的接口也 能提供良好的防护能力,只有这样才能从根本上提高设备的可靠性。毋庸置疑这正是本领域 亟待解决的技术难题。 发明内容
本发明的目的是为了克服上述背景技术的不足, 提供一种以机盘使能方式实现智能光 配线接口盘无源化的电路,无论是熔配一体还是熔配分离设计,在现场施工阶段配线盘均会 有极强的抗静电与耐污损能力,采用熔配一体化设计时能够降低设备成本、减少设备生产工 序、提高设备性能和配线密度,采用熔配分离设计时,即使配线盘上的光纤熔接点出现故障, 也不会对维修施工提出过高要求。
本发明提供的以机盘使能方式实现智能光配线接口盘无源化的电路,它包括智能配 线管理盘和分别与其相连的若干配线接口盘, 它还包括端口读写总线和若干机盘使能 线, 所有配线接口盘均为无源化配线接口盘, 所述无源化配线接口盘分别通过机盘使 能线与智能配线管理盘相连, 智能配线管理盘还通过所述端口读写总线与无源化配线 接口盘相连, 以矩阵方式对各无源化配线接口盘进行统一管理。
在上述技术方案中, 所述无源化配线接口盘包括若干配线信息读写接口和若干配 线端口指示器, 每个配线信息读写接口包括参考控制端和信号读写端, 每个配线端口 指示器包括参考管理端和显示控制端, 智能配线管理盘统一管理各无源化配线接口盘 中任一配线信息读写接口的光纤配线信息的读写操作, 并控制相应的配线端口指示器 显示信息。
在上述技术方案中, 所述各配线信息读写接口的参考控制端与各配线端口指示器 的参考管理端可以全部接地线。
在上述技术方案中, 所述各配线信息读写接口的参考控制端与各配线端口指示器 的参考管理端可以全部接电源。
在上述技术方案中, 所述智能配线管理盘可以采用分组端口控制方式对配线信息 读写接口和配线端口指示器进行管理。
在上述技术方案中, 所述智能配线管理盘包括端口信息读写模块、 端口指示控制模块 和机盘使能控制模块,所述端口信息读写模块引出若干配线信息读写线,各无源化配线接口 盘中端口编号相同的配线信息读写接口的信号读写端分别并联连接在与该端口编号对应的 配线信息读写线上;所述端口指示控制模块引出若干端口指示控制线,各无源化配线接口盘 中端口编号相同的配线端口指示器的显示控制端分别并联连接在与该端口编号对应的端口 指示控制线上; 各配线信息读写线和各端口指示控制线共同构成所述端口读写总线。
在上述技术方案中, 所述智能配线管理盘中的机盘使能控制模块采用合并机盘使能方 式对配线信息读写接口和配线端口指示器进行管理。
在上述技术方案中, 所述无源化配线接口盘中各配线信息读写接口的参考控制端与各 配线端口指示器的参考管理端连接在一起,形成该无源化配线接口盘的机盘使能线,各无源 化配线接口盘的机盘使能线均与智能配线管理盘中的机盘使能控制模块相连。
在上述技术方案中, 所述智能配线管理盘中的机盘使能控制模块按照一定规则采用分 组机盘使能方式对各配线信息读写接口和各配线端口指示器进行管理。
在上述技术方案中, 所述机盘使能线分组为机盘读写使能线和机盘指示使能线, 每个 无源化配线接口盘中各配线信息读写接口的参考控制端都连接在一起,作为该无源化配线接 口盘的机盘读写使能线;每个无源化配线接口盘中各配线端口指示器的参考管理端都连接在 一起,作为该无源化配线接口盘的机盘指示使能线;各无源化配线接口盘的机盘读写使能线 和机盘指示使能线均与智能配线管理盘中的机盘使能控制模块相连。
在上述技术方案中, 所述机盘使能线分为若干机盘读写分组使能线和机盘指示分组使 能线,每个无源化配线接口盘中的配线信息读写接口按照预先制定的规则分为至少两组,分 到同一组的配线信息读写接口的参考控制端连接在一起,作为该组配线信息读写接口的机盘 读写分组使能线; 每个无源化配线接口盘中的配线端口指示器也按照相同规则分为至少两 组,分到同一组的配线端口指示器的参考管理端连接在一起,作为该组配线端口指示器的机 盘指示分组使能线,所有机盘读写分组使能线和机盘指示分组使能线均与智能配线管理盘中 的机盘使能控制模块相连。
在上述技术方案中, 每个无源化配线接口盘中配线信息读写接口和配线端口指示器均 按端口编号的奇偶性各自分为两组,端口编号为奇数的配线信息读写接口分到一组,端口编 号为偶数的配线信息读写接口分到一组,端口编号为奇数的配线端口指示器分到一组,端口 编号为偶数的配线端口指示器分到一组,分到同一组的的各配线信息读写接口的参考控制端 连接在一起,形成该组配线信息读写接口的机盘读写分组使能线;分到同一组的各配线端口 指示器的参考管理端连接在一起,形成该组配线端口指示器的机盘指示分组使能线;各无源 化配线接口盘的所有机盘读写分组使能线和所有机盘指示分组使能线均与智能配线管理盘 中的机盘使能控制模块相连。
在上述技术方案中, 每个无源化配线接口盘中配线信息读写接口和配线端口指示器均 按端口编号由小到大或者由大到小各自平均分为至少两组,分到同一组的的各配线信息读写 接口的参考控制端连接在一起,形成其所在无源化配线接口盘的至少两条机盘读写分组使能 线;分到同一组的各配线端口指示器的参考管理端连接在一起,形成其所在无源化配线接口 盘的至少两条机盘指示分组使能线;各无源化配线接口盘的所有机盘读写分组使能线和所有 机盘指示分组使能线均与智能配线管理盘中的机盘使能控制模块相连。
在上述技术方案中, 所述机盘使能线分组为若干功能基本相同的机盘分组使能线, 每 个无源化配线接口盘中端口编号为奇数的配线信息读写接口和端口编号为奇数的配线端口 指示器相互匹配分到同一组,每个无源化配线接口盘中端口编号为偶数的配线信息读写接口 和端口编号为偶数的配线端口指示器相互匹配分到同一组;分到同一组的各配线信息读写接 口的参考控制端与分到同一组的各配线端口指示器的参考管理端连接在一起,形成与该组对 应的一条机盘分组使能线,所有机盘分组使能线均与智能配线管理盘中的机盘使能控制模块 相连。
在上述技术方案中, 所述机盘使能线分组为若干功能基本相同的机盘分组使能线, 每 个无源化配线接口盘中各配线信息读写接口和各配线端口指示器按端口编号由小到大或者 由大到小平均分为至少两组,端口编号相同的配线信息读写接口和配线端口指示器相互匹配 分到同一组,每组内的各配线信息读写接口的参考控制端与该组内的各配线端口指示器的参 考管理端连接在一起,形成与该组对应的一条机盘分组使能线,所有机盘分组使能线均与智 能配线管理盘中的机盘使能控制模块相连。
在上述技术方案中, 所述智能配线管理盘包括端口信息读写模块、 端口指示控制模块 和机盘使能控制模块,所述端口信息读写模块引出若干配线信息读写线,并按顺序对若干配 线信息读写线进行编号;所述端口指示控制模块引出若干端口指示控制线,并按顺序对若干 端口指示控制线进行编号;已编号的各配线信息读写线和已编号的各端口指示控制线共同构 成所述端口读写总线;所述机盘使能控制模块按照一定规则采用分组机盘使能方式对各配线 信息读写接口和各配线端口指示器进行管理。
在上述技术方案中, 所述机盘使能线分组为若干功能基本相同的机盘分组使能线, 每 个无源化配线接口盘中端口编号为奇数的配线信息读写接口和端口编号为奇数的配线端口 指示器相互匹配分到同一组,每个无源化配线接口盘中端口编号为偶数的配线信息读写接口 和端口编号为偶数的配线端口指示器相互匹配分到同一组;分到同一组的各配线信息读写接 口的参考控制端与分到同一组的各配线端口指示器的参考管理端连接在一起,形成与该组对 应的一条机盘分组使能线,所有机盘分组使能线均与智能配线管理盘中的机盘使能控制模块 相连。
在上述技术方案中, 所述机盘使能线分组为若干功能基本相同的机盘分组使能线, 每 个无源化配线接口盘中各配线信息读写接口和各配线端口指示器按端口编号由小到大或者 由大到小平均分为至少两组,端口编号相同的配线信息读写接口和配线端口指示器相互匹配 分到同一组,每组内的各配线信息读写接口的参考控制端与该组内的各配线端口指示器的参 考管理端连接在一起,形成与该组对应的一条机盘分组使能线,所有机盘分组使能线均与智 能配线管理盘中的机盘使能控制模块相连。
在上述技术方案中, 所述无源化配线接口盘中各配线信息读写接口和各配线端口指示 器按照一定规则分组后,在每个无源化配线接口盘中的各分组内对端口重新按顺序进行分组 编号;各无源化配线接口盘内各组间分组编号相同的各配线信息读写接口的信号读写端,共 同并联连接在端口信息读写模块引出的与该分组编号对应的配线信息读写线上;各无源化配 线接口盘内各分组间分组编号相同的各配线端口指示器的显示控制端,共同并联连接在端口 指示控制模块引出的与该分组编号对应的端口指示控制线上。 在上述技术方案中, 所述智能配线管理盘采用合并端口控制管理方式对配线信息读写 接口和配线端口指示器进行管理。
在上述技术方案中, 所述智能配线管理盘包括端口信息读写指示控制模块和机盘使能 控制模块,所述端口信息读写指示控制模块引出若干端口读写控制线,各无源化配线接口盘 中端口编号相同的配线信息读写接口的信号读写端和配线端口指示器的显示控制端共同并 联连接在与该端口编号对应的端口读写控制线上,各端口读写控制线共同构成所述端口读写 总线,智能配线管理盘中的端口信息读写指示控制模块对各无源化配线接口盘中的配线信息 读写接口和配线端口指示器进行端口合并控制管理。
在上述技术方案中, 所述智能配线管理盘中的机盘使能控制模块按照一定规则采用分 组机盘使能方式对配线信息读写接口和配线端口指示器进行管理。
在上述技术方案中, 所述机盘使能线分为机盘读写使能线和机盘指示使能线, 无源化 配线接口盘中各配线信息读写接口的参考控制端都连接在一起,作为该无源化配线接口盘的 机盘读写使能线;各配线端口指示器的参考管理端都连接在一起,作为该无源化配线接口盘 的机盘指示使能线;各无源化配线接口盘的机盘读写使能线和机盘指示使能线均与智能配线 管理盘中的机盘使能控制模块相连。
在上述技术方案中, 所述机盘使能线分为若干机盘读写分组使能线和机盘指示分组使 能线,每个无源化配线接口盘中的配线信息读写接口按照预先制定的规则分为至少两组,分 到同一组的配线信息读写接口的参考控制端连接在一起,作为该组配线信息读写接口的机盘 读写分组使能线; 每个无源化配线接口盘中的配线端口指示器也按照相同规则分为至少两 组,分到同一组的配线端口指示器的参考管理端连接在一起,作为该组配线端口指示器的机 盘指示分组使能线,所有机盘读写分组使能线和机盘指示分组使能线均与智能配线管理盘中 的机盘使能控制模块相连。
在上述技术方案中, 每个无源化配线接口盘中配线信息读写接口和配线端口指示器均 按端口编号的奇偶性各自分为两组,端口编号为奇数的配线信息读写接口分到一组,端口编 号为偶数的配线信息读写接口分到一组,端口编号为奇数的配线端口指示器分到一组,端口 编号为偶数的配线端口指示器分到一组,分到同一组的的各配线信息读写接口的参考控制端 连接在一起,形成该组配线信息读写接口的机盘读写分组使能线;分到同一组的各配线端口 指示器的参考管理端连接在一起,形成该组配线端口指示器的机盘指示分组使能线;各无源 化配线接口盘的所有机盘读写分组使能线和所有机盘指示分组使能线均与智能配线管理盘 中的机盘使能控制模块相连。
在上述技术方案中, 每个无源化配线接口盘中配线信息读写接口和配线端口指示器均 按端口编号由小到大或者由大到小各自平均分为至少两组,分到同一组的的各配线信息读写 接口的参考控制端连接在一起,形成其所在无源化配线接口盘的至少两条机盘读写分组使能 线;分到同一组的各配线端口指示器的参考管理端连接在一起,形成其所在无源化配线接口 盘的至少两条机盘指示分组使能线;各无源化配线接口盘的所有机盘读写分组使能线和所有 机盘指示分组使能线均与智能配线管理盘中的机盘使能控制模块相连。
在上述技术方案中, 所述智能配线管理盘还引出一条盘在位监测线, 每个无源化配线 接口盘还包括一条盘在位指示信号线,所述盘在位指示信号线一端通过单向电平钳位器与其 所在无源化配线接口盘的任一条机盘使能线、机盘读写使能线、机盘指示使能线、机盘分组 使能线、机盘读写分组使能线或者机盘指示分组使能线相连,另一端与所述盘在位监测线相 连。
在上述技术方案中, 所述智能配线管理盘还引出若干条盘在位监测线, 每个无源化配 线接口盘还包括一条盘在位指示信号线,所述盘在位指示信号线一端接地, 另一端分别通过 一条所述盘在位监测线与智能配线管理盘的对应盘在位监测端相连, 进行独立的盘在位监 在上述技术方案中, 所述智能配线管理盘还包括接口盘类型监测模块, 所述接口盘类 型监测模块为兼有盘在位指示功能或者无盘在位指示功能的 CPLD、 FPGA或者微处理器的 输入总线及其软件管理逻辑;每个无源化配线接口盘还包括一个盘类型编码器和若干接口盘 类型指示线,所有接口盘类型指示线一端通过盘类型编码器与其所在无源化配线接口盘的任 一条机盘使能线、机盘读写使能线、机盘指示使能线、机盘分组使能线、机盘读写分组使能 线或者机盘指示分组使能线相连,另一端根据该指示线编码的码位设置与其它无源化配线接 口盘的对应盘类型指示线相连构成盘类型监测线,所述盘类型监测线与接口盘类型监测模块 相连。
在上述技术方案中, 所述智能配线管理盘还引出若干条盘在位监测线, 每个无源化配 线接口盘还包括一条盘在位指示信号线,所述盘在位指示信号线一端接地, 另一端分别通过 一条所述盘在位监测线与智能配线管理盘的对应盘在位监测端相连, 进行独立的盘在位监 测;所述智能配线管理盘还包括接口盘类型监测模块,所述接口盘类型监测模块为无盘在位 指示功能的 CPLD、 FPGA或者微处理器的输入总线及其软件管理逻辑; 每个无源化配线接 口盘还包括一个盘类型编码器和若干接口盘类型指示线,所有接口盘类型指示线一端通过盘 类型编码器与其所在无源化配线接口盘的任一条机盘使能线、机盘读写使能线、机盘指示使 能线、机盘分组使能线、机盘读写分组使能线或者机盘指示分组使能线相连, 另一端根据该 指示线编码的码位设置与其它无源化配线接口盘的对应盘类型指示线相连构成盘类型监测 线, 所述盘类型监测线与接口盘类型监测模块相连。
在上述技术方案中, 所述端口信息读写模块为复杂可编程逻辑器件 CPLD、现场可 编程门阵列 FPGA或者微处理器的读写总线及其软件管理逻辑器件。
在上述技术方案中, 所述端口指示控制模块为 CPLD、 FPGA或者微处理器的输出 总线及其软件管理器件。
在上述技术方案中, 所述端口信息读写指示控制模块为 CPLD、 FPGA, 微处理器 的读写总线及其软件管理逻辑器件、 或者微处理器的输出总线及其软件管理器件。 在上述技术方案中, 所述机盘使能控制模块为通过 CPLD或 FPGA的可编程硬件 管理逻辑或微处理器的输出总线及其软件管理逻辑控制的模拟开关或场效应管、 带有 射频识别 RFID 的高频信号使能控制器或者具有高阻禁止、 低电平吸电流 /高电平供电 流使能的逻辑输出器件。
在上述技术方案中, 所述配线信息读写接口为具有读出光纤活动连接器上身份信 息能力的光纤适配器。
在上述技术方案中,所述光纤活动连接器上身份信息的载体为 RFID或者 elD芯片。 在上述技术方案中, 所述光纤活动连接器上身份信息的载体为 elD 芯片时, 配线 信息读写接口的参考控制端和信号读写端均为金属接插簧片。
在上述技术方案中, 所述光纤活动连接器上身份信息的载体为 RFID时, 配线信息 读写接口的参考控制端和信号读写端之间设置有信息读写天线。
在上述技术方案中, 所述配线端口指示器为指示灯、 发光二极管 LED或者液晶显 示器 LCD。
在上述技术方案中, 所述单向电平钳位器可以是二极管或单向电平钳位电路。
与现有技术相比, 本发明的优点如下:
( 1 ) 本发明将配线端口与配线管理分离, 将配线接口盘上的管理电路全部移出, 所有 控制管理功能全部在配线管理盘上实现,使配线接口盘电路无源化, 即在配线接口盘上不再 放置任何易受静电损伤和污损影响的集成电路、 三极管等有源电子器件, 也不引入电源线。 这样智能 ODN的配线盘无论是熔配一体还是熔配分离设计, 在现场施工阶段均会有极强的 抗静电与耐污损能力。
(2) 智能 ODN配线设备接口盘的电路无源化设计可以极大地提高机盘的抗静电能力 和耐污损能力,这样就可以使得配线设备无论是采用熔配一体的设计还是熔配分离的设计均 可以在设备现场施工时无需再对配线接口盘提出特别的防护要求,这样就可以降低对现场施 工场地与人员的限制, 提高施工效率与便利性。 由于机盘上没有有源电子器件, 所以也无需 在机盘外增加保护外壳,机盘外露的背板接口和光配线接口也无需进行特别的防护就天然具 有很强的防静电与抗污损的能力。 这样机盘拔出后, 可以无须考虑静电防护, 稍有污损, 只 要短路电阻不是极小, 就不会造成设备损坏, 甚至不会影响设备的正常工作。
( 3 ) 设备在采用熔配一体化设计时, 还可以降低设备成本, 减少设备生产工序, 提高 设备性能和配线密度。
(4) 设备在采用熔配分离设计时, 即使配线盘上的光纤熔接点出现故障, 也不会对维 修施工提出过高要求。
(5 ) 配线盘无源化后几乎不再消耗电能, 而且智能配线设备中配线接口盘数量众多, 这对降低设备能耗, 延长电池连续供电工作时间都有极大的帮助。 上述这些优势对提高设备的可靠性, 延长设备使用寿命, 降低系统与设备的采购、施工 与维护成本都具有十分重要的积极意义。 附图说明
图 1 是本发明实施例中以机盘使能方式实现智能光配线接口盘无源化的电路的总体结 构示意图。
图 2是本发明实施例 1.1的电路图。
图 3是本发明实施例 1.1中无源化配线接口盘内部的电路图。
图 4是本发明实施例 1.2的电路图。
图 5是本发明实施例 1.2中无源化配线接口盘内部的电路图。
图 6是本发明实施例 1.5的电路图。
图 7是本发明实施例 1.7的电路图。
图 8是本发明实施例 1.9的电路图。
图 9是本发明实施例 1.9中无源化配线接口盘内部的电路图。
图 10是本发明实施例 2.1的电路图。
图 11是本发明实施例 2.1中无源化配线接口盘内部的电路图。
图 12是本发明实施例 2.9中无源化配线接口盘内部的电路图。
图 13是本发明实施例 3.1的电路图。
图 14是本发明实施例 3.1中无源化配线接口盘内部的电路图。
图 15是本发明实施例 3.9中无源化配线接口盘内部的电路图。
图 16是本发明实施例 4.1的电路图。
图 17是本发明实施例 4.1中无源化配线接口盘内部的电路图。
图 18是本发明实施例 4.9中无源化配线接口盘内部的电路图。
图 19是本发明实施例 5.1的电路图。
图 20是本发明实施例 5.9中无源化配线接口盘内部的电路图。
图中: 1一智能配线管理盘, 2 无源化配线接口盘, 3 配线信息读写接口, 4 配线端 口指示器, 5—盘类型编码器, 6-端口信息读写模块, 7-端口指示控制模块, 8-机盘使能控制 模块, 9-接口盘类型监测模块, 10-端口信息读写指示控制模块, 11-单向电平钳位器。 具体实施方式
下面结合附图及实施例对本发明作进一步的详细描述。
参见图 1所示,本发明实施例提供的以机盘使能方式实现智能光配线接口盘无源化的电 路,它包括智能配线管理盘 1和分别与其相连的若干配线接口盘、以及端口读写总线和若干 机盘使能线, 所有配线接口盘均为无源化配线接口盘 2, 无源化配线接口盘 2分别通过机盘 使能线与智能配线管理盘 1相连,智能配线管理盘 1还通过端口读写总线与无源化配线接口 盘 2相连, 以矩阵方式对各无源化配线接口盘 2的端口进行统一管理。
参见图 2所示,无源化配线接口盘 2包括若干配线信息读写接口 3和若干配线端口指示 器 4, 每个配线信息读写接口 3包括参考控制端和信号读写端, 每个配线端口指示器 4包括 参考管理端和显示控制端。
各配线信息读写接口 3的参考控制端与各配线端口指示器 4的参考管理端可以全部接地 线, 也可以全部接电源。
配线信息读写接口 3为具有读出光纤活动连接器上身份信息能力的光纤适配器,光纤活 动连接器上身份信息的载体为 RFID (Radio Frequency Identification, 射频识别, 又称无线电 子标签)或者 elD芯片。光纤活动连接器上身份信息的载体为 elD芯片时, 配线信息读写接 口 3 的参考控制端和信号读写端均为金属接插簧片; 光纤活动连接器上身份信息的载体为 RFID时, 配线信息读写接口 3的参考控制端和信号读写端之间设置有信息读写天线。 配线 端口指示器 4为指示灯、 LED( Light Emitting Diode,发光二极管)或者 LCD ( Liquid Crystal Display , 液晶显示器)。
为进一步提高总线的端口管理容量,或为分类别对端口进行管理,可以对各需要管理的 端口器件进行分组管理;为减少总线数量,对不同分组的端口的读写控制线还可以按照一定 的规则进行合并控制管理。换句话说,智能配线管理盘 1对端口的控制既可以采用分组端口 控制方式, 又可以采用合并端口控制方式, 在选用分组端口控制方式的基础上, 智能配线管 理盘 1对机盘的使能既可以采用合并机盘使能方式,又可以按照一定规则采用分组机盘使能 方式;在选用合并端口控制方式的基础上,智能配线管理盘 1对机盘的使能可以按照一定规 则采用分组机盘使能方式。其中,分组机盘使能方式根据不同的分组规则又可以细分为若干 种, 例如, 可以将配线信息读写接口 3和配线端口指示器 4的端口各自连成一组, 也可以将 配线信息读写接口 3和配线端口指示器 4的端口按照端口编号的奇偶性各自分为 2组,或者 按端口编号由小到大或者由大到小各自平均分为两组及以上, 分别进行分组机盘使能控制。
在选用分组机盘使能控制的基础上,可以合并进行端口控制。不同分组使能线管理的各 配线信息读写接口 3和各配线端口指示器 4依序分别将相同编号或相同分组编号的信号读写 端或显示控制端连接在一起进行端口合并控制管理,最终组成各种各样的在每个端口控制管 理线与机盘使能(或分组使能)线的矩阵交叉点上仅只有一个配线信息读写接口 3或配线端 口指示器 4的基本电路,统一管理各无源化配线接口盘 2中任一配线信息读写接口 3的光纤 配线信息的读写操作, 并控制相应的配线端口指示器 4显示信息。
此外,在组成上述各种各样的基本电路的基础上,为使智能配线管理盘 1及其上级网管 能够知道哪些配线盘位安装了无源化配线接口盘 2,还可以在各无源化配线接口盘 2上设置 盘在位指示信号线 (又分为 2种接线方式), 以便通过它上报本盘所在的盘位。 由于无源化 配线接口盘 2有多种类型,为使智能配线管理盘 1及其上级网管感知和分辨无源化配线接口 盘 2的类型,可以在各无源化配线接口盘 2上设置接口盘类型指示线, 以便通过它上报本盘 的盘类型。 还可以采用更加优选的方案, 同时实现上报本盘所在的盘位和盘类型。
下面首先通过 11个具体实施例分别说明采用分组 /合并端口控制、分组 /合并机盘使能的 基本电路。
实施例 1.1、 分组端口控制 +合并机盘使能。
参见图 2所示,分组端口控制方式的基本电路连接如下:智能配线管理盘 1包括端口信 息读写模块 6、 端口指示控制模块 7和机盘使能控制模块 8, 端口信息读写模块 6引出若干 配线信息读写线,各无源化配线接口盘 2中端口编号相同的配线信息读写接口 3的信号读写 端分别并联连接在与该端口编号对应的配线信息读写线上;端口指示控制模块 7引出若干端 口指示控制线,各无源化配线接口盘 2中端口编号相同的配线端口指示器 4的显示控制端分 别并联连接在与该端口编号对应的端口指示控制线上;各配线信息读写线和各端口指示控制 线共同构成端口读写总线。
端口信息读写模块 6为 CPLD (Complex Programmable Logic Device, 复杂可编程逻辑 器件)、 FPGA (Field Programmable Gate Array, 现场可编程门阵列)或者微处理器的读写总 线及其软件管理逻辑器件; 端口指示控制模块 7为 CPLD、 FPGA或者微处理器的输出总线 及其软件管理器件; 机盘使能控制模块 8为通过 CPLD或 FPGA的可编程硬件管理逻辑或 微处理器的输出总线及其软件管理逻辑控制的模拟开关或 MOS 管 (场效应管)、 带有射频 识别 RFID的高频信号使能控制器或者具有高阻禁止、 低电平吸电流(或高电平供电流)使 能的逻辑输出器件。
在上述分组端口控制方式的基础上, 合并机盘使能方式的基本电路连接如下: 参见图 3 所示, 无源化配线接口盘 2中各配线信息读写接口 3 的参考控制端与各配线端口指示器 4 的参考管理端连接在一起,形成该无源化配线接口盘 2的机盘使能线,各无源化配线接口盘 2的机盘使能线均与智能配线管理盘 1中的机盘使能控制模块 8相连。 实施例 1.2、 分组端口控制 +分组机盘使能 (各自连成一组)。
参见图 4和图 5所示, 在实施例 1.1中分组端口控制方式的基础上, 将原来的每条机盘 使能线分为机盘读写使能线和机盘指示使能线,无源化配线接口盘 2中各配线信息读写接口 3的参考控制端都连接在一起, 作为该无源化配线接口盘 2的机盘读写使能线; 各配线端口 指示器 4的参考管理端都连接在一起,作为该无源化配线接口盘 2的机盘指示使能线;各无 源化配线接口盘 2的机盘读写使能线和机盘指示使能线均与智能配线管理盘 1中的机盘使能 控制模块 8相连。 实施例 1.3、 分组端口控制 +分组机盘使能 (奇偶各 2组)。
在实施例 1.1中分组端口控制方式的基础上,将机盘使能线分为机盘读写分组使能线和 机盘指示分组使能线,每个无源化配线接口盘 2中配线信息读写接口 3和配线端口指示器 4 均按端口编号的奇偶性各自分为两组,端口编号为奇数的配线信息读写接口 3分到一组,端 口编号为偶数的配线信息读写接口 3分到一组,端口编号为奇数的配线端口指示器 4分到一 组, 端口编号为偶数的配线端口指示器 4分到一组, 分到同一组的的各配线信息读写接口 3 的参考控制端连接在一起,形成该组配线信息读写接口 3的机盘读写分组使能线;分到同一 组的各配线端口指示器 4的参考管理端连接在一起,形成该组配线端口指示器 4的机盘指示 分组使能线;各无源化配线接口盘 2的所有机盘读写分组使能线和所有机盘指示分组使能线 均与智能配线管理盘 1中的机盘使能控制模块 8相连。
实施例 1.4、 分组端口控制 +分组机盘使能 (各均分为至少两组)。
在实施例 1.1中分组端口控制方式的基础上,将机盘使能线分为机盘读写分组使能线和 机盘指示分组使能线,每个无源化配线接口盘 2中配线信息读写接口 3和配线端口指示器 4 均按端口编号由小到大或者由大到小各自平均分为至少两组,分到同一组的的各配线信息读 写接口 3的参考控制端连接在一起,形成其所在无源化配线接口盘 2的至少两条机盘读写分 组使能线;分到同一组的各配线端口指示器 4的参考管理端连接在一起,形成其所在无源化 配线接口盘 2的至少两条机盘指示分组使能线;各无源化配线接口盘 2的所有机盘读写分组 使能线和所有机盘指示分组使能线均与智能配线管理盘 1中的机盘使能控制模块 8相连。 实施例 1.5、 分组端口控制 +分组机盘使能 (奇偶 2组)。
参见图 6所示, 在实施例 1.1中分组端口控制方式的基础上, 将原来的机盘使能线分组 为若干功能基本相同的机盘分组使能线,每个无源化配线接口盘 2中端口编号为奇数的配线 信息读写接口 3和端口编号为奇数的配线端口指示器 4相互匹配分到同一组,每个无源化配 线接口盘 2中端口编号为偶数的配线信息读写接口 3和端口编号为偶数的配线端口指示器 4 相互匹配分到同一组;分到同一组的各配线信息读写接口 3的参考控制端与分到同一组的各 配线端口指示器 4的参考管理端连接在一起,形成与该组对应的一条机盘分组使能线,所有 机盘分组使能线均与智能配线管理盘 1中的机盘使能控制模块 8相连。 实施例 1.6、 分组端口控制 +分组机盘使能 (均分为至少两组)。
在实施例 1.1中分组端口控制方式的基础上,将机盘使能线分组为若干功能基本相同的 机盘分组使能线 (分为两组的机盘使能线情况参见图 6), 每个无源化配线接口盘 2中各配 线信息读写接口 3和各配线端口指示器 4按端口编号由小到大或者由大到小平均分为至少两 组,端口编号相同的配线信息读写接口 3和配线端口指示器 4相互匹配分到同一组,每组内 的各配线信息读写接口 3的参考控制端与该组内的各配线端口指示器 4的参考管理端连接在 一起, 形成与该组对应的一条机盘分组使能线, 所有机盘分组使能线均与智能配线管理盘 1 中的机盘使能控制模块 8相连。 实施例 1.7、 分组编号 +分组机盘使能 (奇偶 2组) +合并端口控制。
实施例 1.8、 分组编号 +分组机盘使能 (均分为至少两组) +合并端口控制。
实施例 1.7在实施例 1.5的基础上对进行端口合并控制, 参见图 7所示, 实施例 1.8在 实施例 1.6的基础上对进行端口合并控制, 具体端口合并控制的连接如下: 智能配线管理盘 1包括端口信息读写模块 6、 端口指示控制模块 7和机盘使能控制模块 8, 端口信息读写模 块 6引出若干配线信息读写线,并按顺序对若干配线信息读写线进行编号;端口指示控制模 块 7引出若干端口指示控制线,并按顺序对若干端口指示控制线进行编号; 已编号的各配线 信息读写线和已编号的各端口指示控制线共同构成端口读写总线。无源化配线接口盘 2中各 配线信息读写接口 3和各配线端口指示器 4按照一定规则分组后,在每个无源化配线接口盘 2中的各分组内对端口重新按顺序进行分组编号; 参见图 7所示, 各无源化配线接口盘 2内 各组间分组编号相同的各配线信息读写接口 3的信号读写端,共同并联连接在端口信息读写 模块 6引出的与该分组编号对应的配线信息读写线上;各无源化配线接口盘 2内各分组间分 组编号相同的各配线端口指示器 4的显示控制端,共同并联连接在端口指示控制模块 7引出 的与该分组编号对应的端口指示控制线上。 实施例 1.9、 合并端口控制 +分组机盘使能 (各自连成一组)。
参见图 8所示,合并端口控制方式的基本电路连接如下:智能配线管理盘 1包括端口信 息读写指示控制模块 10和机盘使能控制模块 8, 端口信息读写指示控制模块 10为 CPLD、 FPGA、 微处理器的读写总线及其软件管理逻辑器件、 或者微处理器的输出总线及其软件管 理器件。 端口信息读写指示控制模块 10引出若干端口读写控制线, 各无源化配线接口盘 2 中端口编号相同的配线信息读写接口 3的信号读写端和配线端口指示器 4的显示控制端共同 并联连接在与该端口编号对应的端口读写控制线上,各端口读写控制线共同构成所述端口读 写总线, 智能配线管理盘 1中的端口信息读写指示控制模块 10对各无源化配线接口盘 2中 的配线信息读写接口 3和配线端口指示器 4进行端口合并控制管理。
在上述合并端口控制方式的基础上, 分组机盘使能方式的基本电路连接如下: 参见图 9 所示,机盘使能线分为机盘读写使能线和机盘指示使能线,无源化配线接口盘 2中各配线信 息读写接口 3的参考控制端都连接在一起, 作为该无源化配线接口盘 2的机盘读写使能线; 各配线端口指示器 4的参考管理端都连接在一起,作为该无源化配线接口盘 2的机盘指示使 能线; 各无源化配线接口盘 2 的机盘读写使能线和机盘指示使能线均与智能配线管理盘 1 中的机盘使能控制模块 8相连。
实施例 1.10、 合并端口控制 +分组机盘使能 (奇偶各 2组)。
在实施例 1.9中合并端口控制方式的基础上,将机盘使能线分为机盘读写分组使能线和 机盘指示分组使能线,每个无源化配线接口盘 2中的配线信息读写接口 3按端口编号的奇偶 性分为两组,端口编号为奇数的配线信息读写接口 3分到一组,端口编号为偶数的配线信息 读写接口 3分到另一组,分到一个组的配线信息读写接口 3的参考控制端连接在一起,作为 该组配线信息读写接口 3的机盘读写分组使能线;无源化配线接口盘 2中的配线端口指示器 4按端口编号的奇偶性分为两组, 端口编号为奇数的配线端口指示器 4分到一组, 端口编号 为偶数的配线端口指示器 4分到另一组,分到一个组的配线端口指示器 4的参考管理端连接 在一起,作为该组配线端口指示器 4的机盘指示分组使能线,所有机盘读写分组使能线和机 盘指示分组使能线均与智能配线管理盘 1中的机盘使能控制模块 8相连。 实施例 1.11、 合并端口控制 +分组机盘使能 (各均分为至少两组)。
在实施例 1.9中合并端口控制方式的基础上,将机盘使能线分为机盘读写分组使能线和 机盘指示分组使能线,将每个无源化配线接口盘 2中的配线信息读写接口 3按端口编号由小 到大或者由大到小平均分为两组及以上,分到同一个组的配线信息读写接口 3的参考控制端 连接在一起, 作为该组配线信息读写接口 3 的机盘读写分组使能线; 无源化配线接口盘 2 中的配线端口指示器 4按端口编号由小到大或者由大到小平均分为两组及以上,分到一个组 的配线端口指示器 4的参考管理端连接在一起,作为该组配线端口指示器 4的机盘指示分组 使能线,所有机盘读写分组使能线和机盘指示分组使能线均与智能配线管理盘 1中的机盘使 能控制模块 8相连。
实施例 1.1~1.11中机盘的使能线的功能及其名称不尽相同, 其中, 实施例 1.1中为机盘 使能线,实施例 1.2和 1.9中为机盘读写使能线和机盘指示使能线,实施例 1.3~1.4和 1.10~1.11 中为机盘读写分组使能线和机盘指示分组使能线, 实施例 1.5~1.8中为机盘分组使能线。 为 了行文简便, 也便于理解, 下文中相同的内容不再赘述, 仅重点说明不同之处。
下面通过实施例 2.1~2.11这 11个具体实施例分别说明在实施例 1.1~1.11这 11种基本电 路上叠加盘在位指示信号线接机盘的使能线的电路。
实施例 2.1~2.11依次在实施例 1.1~1.11的基础上分别增加盘在位指示功能,即增加盘在 位指示信号线接机盘的任一个使能线: 机盘使能线、机盘读写使能线、机盘指示使能线、机 盘分组使能线、机盘读写分组使能线或者机盘指示分组使能线相连,且增加线路的接线方式 相同, 此处重点说明增加线路的相同接线方式:
智能配线管理盘 1引出一条盘在位监测线,每个无源化配线接口盘 2还包括一条盘在位 指示信号线, 盘在位指示信号线一端通过单向电平钳位器 11与其所在无源化配线接口盘 2 的任一个使能线(机盘使能线、 机盘读写使能线、 机盘指示使能线、 机盘分组使能线、机盘 读写分组使能线或者机盘指示分组使能线)相连, 另一端与智能配线管理盘 1引出的盘在位 监测线相连, 单向电平钳位器 11可以是二极管或单向电平钳位电路。
其中, 实施例 2.1 的总体电路连接参见图 10所示, 实施例 2.1 中无源化配线接口盘 2 内部的电路连接参见图 11所示, 实施例 2.9中无源化配线接口盘 2内部的电路连接参见图 12所示。
下面通过实施例 3.1~3.11这 11个具体实施例分别说明在实施例 1.1~1.11这 11种基本电 路上叠加盘在位指示信号线接机盘地线的电路, 进行独立的盘在位监测。
实施例 3.1~3.11依次在实施例 1.1~1.11的基础上分别增加盘在位指示功能,即增加盘在 位指示信号线接机盘地线,且增加线路的接线方式相同,此处重点说明增加线路的相同接线 方式:
智能配线管理盘 1引出若干条盘在位监测线,每个无源化配线接口盘 2均增加一条盘在 位指示信号线,盘在位指示信号线一端接地,另一端分别通过一条盘在位监测线与智能配线 管理盘 1的对应盘在位监测端相连, 进行独立的盘在位监测。
其中, 实施例 3.1 的总体电路连接参见图 11所示, 实施例 3.1 中无源化配线接口盘 2 内部的电路连接参见图 14所示, 实施例 3.9中无源化配线接口盘 2内部的电路连接参见图 15所示。
下面通过实施例 4.1~4.11这 11个具体实施例分别说明在实施例 1.1~1.11这 11种基本电 路上增加盘类型指示功能的电路。
实施例 4.1~4.11依次在实施例 1.1~1.11的基础上分别增加盘类型指示功能,且增加线路 的接线方式相同, 此处重点说明增加线路的相同接线方式:
智能配线管理盘 1增加一个接口盘类型监测模块 9,接口盘类型监测模块 9为兼有盘在 位指示功能或者无盘在位指示功能的 CPLD、 FPGA或者微处理器的输入总线及其软件管理 逻辑。每个无源化配线接口盘 2均增加一个盘类型编码器 5和若干接口盘类型指示线,所有 接口盘类型指示线一端通过盘类型编码器 5与其所在无源化配线接口盘 2的任一个使能线 (机盘使能线、机盘读写使能线、机盘指示使能线、机盘分组使能线、机盘读写分组使能线 或者机盘指示分组使能线)相连, 另一端根据该指示线编码的码位设置与其它无源化配线接 口盘 2的对应盘类型指示线相连构成盘类型监测线,盘类型监测线与接口盘类型监测模块 9 相连。
其中, 实施例 4.1 的总体电路连接参见图 16所示, 实施例 4.1 中无源化配线接口盘 2 内部的电路连接参见图 17所示, 实施例 4.9中无源化配线接口盘 2内部的电路连接参见图 18所示。
下面通过实施例 5.1~5.11这 11个具体实施例分别说明在实施例 1.1~1.11这 11种基本电 路上增加盘在位指示功能和盘类型指示功能的电路。
实施例 5.1~5.11依次在实施例 1.1~1.11的基础上分别增加盘在位指示功能和盘类型指示 功能, 且增加线路的接线方式相同, 此处重点说明增加线路的相同接线方式:
智能配线管理盘 1引出若干条盘在位监测线,且每个无源化配线接口盘 2还增加一条盘 在位指示信号线,盘在位指示信号线一端接地, 另一端分别通过一条智能配线管理盘 1引出 的盘在位监测线与智能配线管理盘 1的对应盘在位监测端相连, 进行独立的盘在位监测。 智能配线管理盘 1还增加一个接口盘类型监测模块 9,接口盘类型监测模块 9为无盘在 位指示功能的 CPLD、 FPGA或者微处理器的输入总线及其软件管理逻辑。 每个无源化配线 接口盘 2还增加一个盘类型编码器 5和若干接口盘类型指示线,所有接口盘类型指示线一端 通过盘类型编码器 5与其所在无源化配线接口盘 2的任一个使能线(机盘使能线、机盘读写 使能线、机盘指示使能线、机盘分组使能线、机盘读写分组使能线或者机盘指示分组使能线) 相连,另一端根据该指示线编码的码位设置与其它无源化配线接口盘 2的对应盘类型指示线 相连构成盘类型监测线, 盘类型监测线与接口盘类型监测模块 9相连。
其中, 实施例 5.1 的总体电路连接参见图 19所示, 实施例 5.9中无源化配线接口盘 2 内部的电路连接参见图 20所示。
上述 55个实施例只是为了描述本发明的保护内容而进行的举例说明, 并不局限本发明 的保护范围。本领域的技术人员对本发明的具体分组方式进行的各种改动和变型,均包含在 本发明的保护范围之内。本说明书中未作详细描述的内容属于本领域专业技术人员公知的现 有技术。

Claims

权 利 要 求 书
1、 一种以机盘使能方式实现智能光配线接口盘无源化的电路, 它包括智能配线管理盘 ( 1 ) 和分别与其相连的若干配线接口盘, 其特征在于: 它还包括端口读写总线和若干机盘 使能线, 所有配线接口盘均为无源化配线接口盘 (2), 所述无源化配线接口盘 (2) 分别通 过机盘使能线与智能配线管理盘(1 )相连, 智能配线管理盘(1 )还通过所述端口读写总线 与无源化配线接口盘 (2) 相连, 以矩阵方式对各无源化配线接口盘 (2) 进行统一管理。
2、 如权利要求 1所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特征 在于: 所述无源化配线接口盘(2)包括若干配线信息读写接口 (3 )和若干配线端口指示器
(4),每个配线信息读写接口(3 )包括参考控制端和信号读写端,每个配线端口指示器(4) 包括参考管理端和显示控制端, 智能配线管理盘(1 )统一管理各无源化配线接口盘(2)中 任一配线信息读写接口(3 )的光纤配线信息的读写操作,并控制相应的配线端口指示器(4) 显示信息。
3、 如权利要求 2所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特征 在于: 所述各配线信息读写接口 (3 ) 的参考控制端与各配线端口指示器(4) 的参考管理端 全部接地线。
4、 如权利要求 2所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特征 在于: 所述各配线信息读写接口 (3 ) 的参考控制端与各配线端口指示器(4) 的参考管理端 全部接电源。
5、 如权利要求 2所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特征 在于: 所述智能配线管理盘(1 )采用分组端口控制方式对配线信息读写接口 (3 )和配线端 口指示器 (4) 进行管理。
6、 如权利要求 5所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特征 在于: 所述智能配线管理盘(1 )包括端口信息读写模块(6)、 端口指示控制模块(7)和机 盘使能控制模块 (8 ), 所述端口信息读写模块 (6) 引出若干配线信息读写线, 各无源化配 线接口盘(2)中端口编号相同的配线信息读写接口 (3 ) 的信号读写端分别并联连接在与该 端口编号对应的配线信息读写线上; 所述端口指示控制模块(7)引出若干端口指示控制线, 各无源化配线接口盘(2)中端口编号相同的配线端口指示器(4) 的显示控制端分别并联连 接在与该端口编号对应的端口指示控制线上;各配线信息读写线和各端口指示控制线共同构 成所述端口读写总线。
7、 如权利要求 6所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特征 在于: 所述智能配线管理盘(1 ) 中的机盘使能控制模块(8 )采用合并机盘使能方式对配线 信息读写接口 (3 ) 和配线端口指示器 (4) 进行管理。
8、 如权利要求 7所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特征 在于: 所述无源化配线接口盘(2) 中各配线信息读写接口 (3 ) 的参考控制端与各配线端口 指示器(4) 的参考管理端连接在一起, 形成该无源化配线接口盘(2) 的机盘使能线, 各无 源化配线接口盘 (2) 的机盘使能线均与智能配线管理盘 (1 ) 中的机盘使能控制模块 (8 ) 相连。
9、 如权利要求 6所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特征 在于: 所述智能配线管理盘(1 )中的机盘使能控制模块(8 )按照一定规则采用分组机盘使 能方式对各配线信息读写接口 (3 ) 和各配线端口指示器 (4) 进行管理。
10、如权利要求 9所述的以机盘使能方式实现智能光配线接口盘无源化的电路,其特征 在于:所述机盘使能线分组为机盘读写使能线和机盘指示使能线,每个无源化配线接口盘 (2) 中各配线信息读写接口 (3 ) 的参考控制端都连接在一起, 作为该无源化配线接口盘(2) 的 机盘读写使能线; 每个无源化配线接口盘(2) 中各配线端口指示器(4) 的参考管理端都连 接在一起, 作为该无源化配线接口盘(2) 的机盘指示使能线; 各无源化配线接口盘(2) 的 机盘读写使能线和机盘指示使能线均与智能配线管理盘(1 )中的机盘使能控制模块(8 )相 连。
11、如权利要求 9所述的以机盘使能方式实现智能光配线接口盘无源化的电路,其特征 在于:所述机盘使能线分为若干机盘读写分组使能线和机盘指示分组使能线,每个无源化配 线接口盘(2) 中的配线信息读写接口 (3 )按照预先制定的规则分为至少两组, 分到同一组 的配线信息读写接口 (3 ) 的参考控制端连接在一起, 作为该组配线信息读写接口 (3 ) 的机 盘读写分组使能线; 每个无源化配线接口盘(2)中的配线端口指示器(4)也按照相同规则 分为至少两组, 分到同一组的配线端口指示器 (4) 的参考管理端连接在一起, 作为该组配 线端口指示器 (4) 的机盘指示分组使能线, 所有机盘读写分组使能线和机盘指示分组使能 线均与智能配线管理盘 (1 ) 中的机盘使能控制模块 (8 ) 相连。
12、 如权利要求 11所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 每个无源化配线接口盘 (2) 中配线信息读写接口 (3 ) 和配线端口指示器 (4) 均 按端口编号的奇偶性各自分为两组, 端口编号为奇数的配线信息读写接口 (3 ) 分到一组, 端口编号为偶数的配线信息读写接口(3 )分到一组,端口编号为奇数的配线端口指示器(4) 分到一组, 端口编号为偶数的配线端口指示器 (4) 分到一组, 分到同一组的的各配线信息 读写接口 (3 ) 的参考控制端连接在一起, 形成该组配线信息读写接口 (3 ) 的机盘读写分组 使能线; 分到同一组的各配线端口指示器 (4) 的参考管理端连接在一起, 形成该组配线端 口指示器(4) 的机盘指示分组使能线; 各无源化配线接口盘(2) 的所有机盘读写分组使能 线和所有机盘指示分组使能线均与智能配线管理盘 (1 ) 中的机盘使能控制模块 (8 ) 相连。
13、 如权利要求 11所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 每个无源化配线接口盘 (2) 中配线信息读写接口 (3 ) 和配线端口指示器 (4) 均 按端口编号由小到大或者由大到小各自平均分为至少两组,分到同一组的的各配线信息读写 接口 (3 ) 的参考控制端连接在一起, 形成其所在无源化配线接口盘(2) 的至少两条机盘读 写分组使能线; 分到同一组的各配线端口指示器 (4) 的参考管理端连接在一起, 形成其所 在无源化配线接口盘(2) 的至少两条机盘指示分组使能线; 各无源化配线接口盘(2) 的所 有机盘读写分组使能线和所有机盘指示分组使能线均与智能配线管理盘 (1 ) 中的机盘使能 控制模块 (8 ) 相连。
14、如权利要求 9所述的以机盘使能方式实现智能光配线接口盘无源化的电路,其特征 在于:所述机盘使能线分组为若干功能基本相同的机盘分组使能线,每个无源化配线接口盘
(2)中端口编号为奇数的配线信息读写接口 (3 )和端口编号为奇数的配线端口指示器(4) 相互匹配分到同一组, 每个无源化配线接口盘 (2) 中端口编号为偶数的配线信息读写接口
(3 )和端口编号为偶数的配线端口指示器(4)相互匹配分到同一组; 分到同一组的各配线 信息读写接口 (3 )的参考控制端与分到同一组的各配线端口指示器(4)的参考管理端连接 在一起,形成与该组对应的一条机盘分组使能线,所有机盘分组使能线均与智能配线管理盘
( 1 ) 中的机盘使能控制模块 (8) 相连。
15、如权利要求 9所述的以机盘使能方式实现智能光配线接口盘无源化的电路,其特征 在于:所述机盘使能线分组为若干功能基本相同的机盘分组使能线,每个无源化配线接口盘
(2) 中各配线信息读写接口 (3 ) 和各配线端口指示器 (4) 按端口编号由小到大或者由大 到小平均分为至少两组, 端口编号相同的配线信息读写接口 (3 )和配线端口指示器(4)相 互匹配分到同一组, 每组内的各配线信息读写接口 (3 ) 的参考控制端与该组内的各配线端 口指示器 (4) 的参考管理端连接在一起, 形成与该组对应的一条机盘分组使能线, 所有机 盘分组使能线均与智能配线管理盘 (1 ) 中的机盘使能控制模块 (8 ) 相连。
16、如权利要求 5所述的以机盘使能方式实现智能光配线接口盘无源化的电路,其特征 在于: 所述智能配线管理盘(1 )包括端口信息读写模块(6)、 端口指示控制模块(7)和机 盘使能控制模块 (8 ), 所述端口信息读写模块 (6) 引出若干配线信息读写线, 并按顺序对 若干配线信息读写线进行编号; 所述端口指示控制模块 (7) 引出若干端口指示控制线, 并 按顺序对若干端口指示控制线进行编号;已编号的各配线信息读写线和已编号的各端口指示 控制线共同构成所述端口读写总线; 所述机盘使能控制模块 (8 ) 按照一定规则采用分组机 盘使能方式对各配线信息读写接口 (3 ) 和各配线端口指示器 (4) 进行管理。
17、 如权利要求 16所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于:所述机盘使能线分组为若干功能基本相同的机盘分组使能线,每个无源化配线接口 盘(2)中端口编号为奇数的配线信息读写接口(3 )和端口编号为奇数的配线端口指示器(4) 相互匹配分到同一组, 每个无源化配线接口盘 (2) 中端口编号为偶数的配线信息读写接口
(3 )和端口编号为偶数的配线端口指示器(4)相互匹配分到同一组; 分到同一组的各配线 信息读写接口 (3) 的参考控制端与分到同一组的各配线端口指示器(4) 的参考管理端连接 在一起,形成与该组对应的一条机盘分组使能线,所有机盘分组使能线均与智能配线管理盘 ( 1 ) 中的机盘使能控制模块 (8 ) 相连。
18、 如权利要求 16所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于:所述机盘使能线分组为若干功能基本相同的机盘分组使能线,每个无源化配线接口 盘 (2) 中各配线信息读写接口 (3 ) 和各配线端口指示器 (4) 按端口编号由小到大或者由 大到小平均分为至少两组, 端口编号相同的配线信息读写接口 (3 ) 和配线端口指示器 (4) 相互匹配分到同一组, 每组内的各配线信息读写接口 (3 ) 的参考控制端与该组内的各配线 端口指示器 (4) 的参考管理端连接在一起, 形成与该组对应的一条机盘分组使能线, 所有 机盘分组使能线均与智能配线管理盘 (1 ) 中的机盘使能控制模块 (8 ) 相连。
19、 如权利要求 17或 18所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特征在于: 所述无源化配线接口盘(2) 中各配线信息读写接口 (3 )和各配线端口指示器
(4)按照一定规则分组后, 在每个无源化配线接口盘(2)中的各分组内对端口重新按顺序 进行分组编号;各无源化配线接口盘(2)内各组间分组编号相同的各配线信息读写接口(3 ) 的信号读写端, 共同并联连接在端口信息读写模块 (6) 引出的与该分组编号对应的配线信 息读写线上; 各无源化配线接口盘 (2) 内各分组间分组编号相同的各配线端口指示器 (4) 的显示控制端, 共同并联连接在端口指示控制模块 (7 ) 引出的与该分组编号对应的端口指 示控制线上。
20、如权利要求 2所述的以机盘使能方式实现智能光配线接口盘无源化的电路,其特征 在于: 所述智能配线管理盘(1 )采用合并端口控制管理方式对配线信息读写接口 (3 )和配 线端口指示器 (4) 进行管理。
21、 如权利要求 20所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述智能配线管理盘 (1 ) 包括端口信息读写指示控制模块 (10) 和机盘使能控制 模块(8 ), 所述端口信息读写指示控制模块(10) 引出若干端口读写控制线, 各无源化配线 接口盘(2) 中端口编号相同的配线信息读写接口 (3 ) 的信号读写端和配线端口指示器(4) 的显示控制端共同并联连接在与该端口编号对应的端口读写控制线上,各端口读写控制线共 同构成所述端口读写总线, 智能配线管理盘 (1 ) 中的端口信息读写指示控制模块 (10) 对 各无源化配线接口盘 (2) 中的配线信息读写接口 (3 ) 和配线端口指示器 (4) 进行端口合 并控制管理。
22、 如权利要求 21所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述智能配线管理盘(1 ) 中的机盘使能控制模块(8 )按照一定规则采用分组机盘 使能方式对配线信息读写接口 (3 ) 和配线端口指示器 (4) 进行管理。
23、 如权利要求 22所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述机盘使能线分为机盘读写使能线和机盘指示使能线, 无源化配线接口盘 (2) 中各配线信息读写接口 (3 ) 的参考控制端都连接在一起, 作为该无源化配线接口盘(2) 的 机盘读写使能线; 各配线端口指示器 (4) 的参考管理端都连接在一起, 作为该无源化配线 接口盘(2) 的机盘指示使能线; 各无源化配线接口盘(2) 的机盘读写使能线和机盘指示使 能线均与智能配线管理盘 (1 ) 中的机盘使能控制模块 (8) 相连。
24、 如权利要求 22所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于:所述机盘使能线分为若干机盘读写分组使能线和机盘指示分组使能线,每个无源化 配线接口盘(2)中的配线信息读写接口 (3 )按照预先制定的规则分为至少两组, 分到同一 组的配线信息读写接口 (3 ) 的参考控制端连接在一起, 作为该组配线信息读写接口 (3 ) 的 机盘读写分组使能线; 每个无源化配线接口盘(2) 中的配线端口指示器(4)也按照相同规 则分为至少两组, 分到同一组的配线端口指示器 (4) 的参考管理端连接在一起, 作为该组 配线端口指示器 (4) 的机盘指示分组使能线, 所有机盘读写分组使能线和机盘指示分组使 能线均与智能配线管理盘 (1 ) 中的机盘使能控制模块 (8 ) 相连。
25、 如权利要求 24所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 每个无源化配线接口盘 (2) 中配线信息读写接口 (3 ) 和配线端口指示器 (4) 均 按端口编号的奇偶性各自分为两组, 端口编号为奇数的配线信息读写接口 (3 ) 分到一组, 端口编号为偶数的配线信息读写接口(3 )分到一组,端口编号为奇数的配线端口指示器(4) 分到一组, 端口编号为偶数的配线端口指示器 (4) 分到一组, 分到同一组的的各配线信息 读写接口 (3 ) 的参考控制端连接在一起, 形成该组配线信息读写接口 (3 ) 的机盘读写分组 使能线; 分到同一组的各配线端口指示器 (4) 的参考管理端连接在一起, 形成该组配线端 口指示器(4) 的机盘指示分组使能线; 各无源化配线接口盘(2) 的所有机盘读写分组使能 线和所有机盘指示分组使能线均与智能配线管理盘 (1 ) 中的机盘使能控制模块 (8) 相连。
26、 如权利要求 24所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 每个无源化配线接口盘 (2) 中配线信息读写接口 (3 ) 和配线端口指示器 (4) 均 按端口编号由小到大或者由大到小各自平均分为至少两组,分到同一组的的各配线信息读写 接口 (3 ) 的参考控制端连接在一起, 形成其所在无源化配线接口盘(2) 的至少两条机盘读 写分组使能线; 分到同一组的各配线端口指示器 (4) 的参考管理端连接在一起, 形成其所 在无源化配线接口盘(2) 的至少两条机盘指示分组使能线; 各无源化配线接口盘(2) 的所 有机盘读写分组使能线和所有机盘指示分组使能线均与智能配线管理盘 (1 ) 中的机盘使能 控制模块 (8 ) 相连。
27、如权利要求 8所述的以机盘使能方式实现智能光配线接口盘无源化的电路,其特征 在于: 所述智能配线管理盘(1 )还引出一条盘在位监测线, 每个无源化配线接口盘(2)还 包括一条盘在位指示信号线, 所述盘在位指示信号线一端通过单向电平钳位器(11 )与其所 在无源化配线接口盘 (2) 的机盘使能线相连, 另一端与所述盘在位监测线相连。
28、 如权利要求 10或 23所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特征在于: 所述智能配线管理盘 (1 ) 还引出一条盘在位监测线, 每个无源化配线接口盘
(2)还包括一条盘在位指示信号线, 所述盘在位指示信号线一端通过单向电平钳位器(11 ) 与其所在无源化配线接口盘 (2) 的机盘读写使能线或者机盘指示使能线相连, 另一端与所 述盘在位监测线相连。
29、 如权利要求 14、 15、 17、 18中任一项所述的以机盘使能方式实现智能光配线接口 盘无源化的电路, 其特征在于: 所述智能配线管理盘 (1 ) 还引出一条盘在位监测线, 每个 无源化配线接口盘 (2) 还包括一条盘在位指示信号线, 所述盘在位指示信号线一端通过单 向电平钳位器 (11 ) 与其所在无源化配线接口盘 (2) 的任一个机盘分组使能线相连, 另一 端与所述盘在位监测线相连。
30、 如权利要求 19所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述智能配线管理盘 (1 ) 还引出一条盘在位监测线, 每个无源化配线接口盘 (2) 还包括一条盘在位指示信号线, 所述盘在位指示信号线一端通过单向电平钳位器(11 )与其 所在无源化配线接口盘 (2) 的任一个机盘分组使能线相连, 另一端与所述盘在位监测线相 连。
31、 如权利要求 11、 12、 13、 24、 25、 26中任一项所述的以机盘使能方式实现智能光 配线接口盘无源化的电路, 其特征在于: 所述智能配线管理盘 (1 ) 还引出一条盘在位监测 线, 每个无源化配线接口盘 (2) 还包括一条盘在位指示信号线, 所述盘在位指示信号线一 端通过单向电平钳位器 (11 ) 与其所在无源化配线接口盘 (2) 的任一个机盘读写分组使能 线或者任一个机盘指示分组使能线相连, 另一端与所述盘在位监测线相连。
32、 如权利要求 2至 18及 20至 26中任一项所述的以机盘使能方式实现智能光配线接 口盘无源化的电路, 其特征在于: 所述智能配线管理盘 (1 ) 还引出若干条盘在位监测线, 每个无源化配线接口盘 (2) 还包括一条盘在位指示信号线, 所述盘在位指示信号线一端接 地, 另一端分别通过一条所述盘在位监测线与智能配线管理盘 (1 ) 的对应盘在位监测端相 连, 进行独立的盘在位监测。
33、 如权利要求 19所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述智能配线管理盘(1 )还引出若干条盘在位监测线, 每个无源化配线接口盘(2) 还包括一条盘在位指示信号线,所述盘在位指示信号线一端接地,另一端分别通过一条所述 盘在位监测线与智能配线管理盘 (1 ) 的对应盘在位监测端相连, 进行独立的盘在位监测。
34、如权利要求 8所述的以机盘使能方式实现智能光配线接口盘无源化的电路,其特征 在于: 所述智能配线管理盘 (1 ) 还包括接口盘类型监测模块 (9), 所述接口盘类型监测模 块 (9) 为兼有盘在位指示功能或者无盘在位指示功能的 CPLD、 FPGA或者微处理器的输 入总线及其软件管理逻辑; 每个无源化配线接口盘(2)还包括一个盘类型编码器(5 )和若 干接口盘类型指示线, 所有接口盘类型指示线一端通过盘类型编码器 (5 ) 与其所在无源化 配线接口盘 (2) 的机盘使能线相连, 另一端根据该指示线编码的码位设置与其它无源化配 线接口盘 (2) 的对应盘类型指示线相连构成盘类型监测线, 所述盘类型监测线与接口盘类 型监测模块 (9) 相连。
35、 如权利要求 10或 23所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特征在于: 所述智能配线管理盘 (1 ) 还包括接口盘类型监测模块 (9), 所述接口盘类型 监测模块 (9 ) 为兼有盘在位指示功能或者无盘在位指示功能的 CPLD、 FPGA或者微处理 器的输入总线及其软件管理逻辑;每个无源化配线接口盘(2)还包括一个盘类型编码器(5 ) 和若干接口盘类型指示线, 所有接口盘类型指示线一端通过盘类型编码器 (5 ) 与其所在无 源化配线接口盘 (2) 的机盘读写使能线或者机盘指示使能线相连, 另一端根据该指示线编 码的码位设置与其它无源化配线接口盘 (2) 的对应盘类型指示线相连构成盘类型监测线, 所述盘类型监测线与接口盘类型监测模块 (9) 相连。
36、 如权利要求 14、 15、 17、 18中任一项所述的以机盘使能方式实现智能光配线接口 盘无源化的电路, 其特征在于: 所述智能配线管理盘(1 )还包括接口盘类型监测模块(9), 所述接口盘类型监测模块 (9 )为兼有盘在位指示功能或者无盘在位指示功能的 CPLD、FPGA 或者微处理器的输入总线及其软件管理逻辑; 每个无源化配线接口盘 (2) 还包括一个盘类 型编码器(5 )和若干接口盘类型指示线,所有接口盘类型指示线一端通过盘类型编码器(5 ) 与其所在无源化配线接口盘 (2) 的任一个机盘分组使能线相连, 另一端根据该指示线编码 的码位设置与其它无源化配线接口盘 (2) 的对应盘类型指示线相连构成盘类型监测线, 所 述盘类型监测线与接口盘类型监测模块 (9 ) 相连。
37、 如权利要求 19所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述智能配线管理盘 (1 ) 还包括接口盘类型监测模块 (9), 所述接口盘类型监测 模块 (9 ) 为兼有盘在位指示功能或者无盘在位指示功能的 CPLD、 FPGA或者微处理器的 输入总线及其软件管理逻辑; 每个无源化配线接口盘(2)还包括一个盘类型编码器(5 )和 若干接口盘类型指示线, 所有接口盘类型指示线一端通过盘类型编码器 (5 ) 与其所在无源 化配线接口盘 (2) 的任一个机盘分组使能线相连, 另一端根据该指示线编码的码位设置与 其它无源化配线接口盘 (2) 的对应盘类型指示线相连构成盘类型监测线, 所述盘类型监测 线与接口盘类型监测模块 (9 ) 相连。
38、 如权利要求 11、 12、 13、 24、 25、 26中任一项所述的以机盘使能方式实现智能光 配线接口盘无源化的电路, 其特征在于: 所述智能配线管理盘 (1 ) 还包括接口盘类型监测 模块 (9), 所述接口盘类型监测模块 (9 ) 为兼有盘在位指示功能或者无盘在位指示功能的 CPLD、 FPGA或者微处理器的输入总线及其软件管理逻辑; 每个无源化配线接口盘(2)还 包括一个盘类型编码器 (5 ) 和若干接口盘类型指示线, 所有接口盘类型指示线一端通过盘 类型编码器(5 )与其所在无源化配线接口盘(2) 的任一个机盘读写分组使能线或者任一个 机盘指示分组使能线相连, 另一端根据该指示线编码的码位设置与其它无源化配线接口盘
(2) 的对应盘类型指示线相连构成盘类型监测线, 所述盘类型监测线与接口盘类型监测模 块 (9) 相连。
39、如权利要求 8所述的以机盘使能方式实现智能光配线接口盘无源化的电路,其特征 在于: 所述智能配线管理盘 (1 ) 还引出若干条盘在位监测线, 每个无源化配线接口盘 (2) 还包括一条盘在位指示信号线,所述盘在位指示信号线一端接地,另一端分别通过一条所述 盘在位监测线与智能配线管理盘 (1 ) 的对应盘在位监测端相连, 进行独立的盘在位监测; 所述智能配线管理盘 (1 ) 还包括接口盘类型监测模块 (9), 所述接口盘类型监测模块 (9 ) 为无盘在位指示功能的 CPLD、 FPGA或者微处理器的输入总线及其软件管理逻辑; 每个无 源化配线接口盘(2)还包括一个盘类型编码器(5 )和若干接口盘类型指示线, 所有接口盘 类型指示线一端通过盘类型编码器(5 )与其所在无源化配线接口盘(2)的机盘使能线相连, 另一端根据该指示线编码的码位设置与其它无源化配线接口盘 (2) 的对应盘类型指示线相 连构成盘类型监测线, 所述盘类型监测线与接口盘类型监测模块 (9 ) 相连。
40、 如权利要求 10或 23所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特征在于: 所述智能配线管理盘 (1 ) 还引出若干条盘在位监测线, 每个无源化配线接口 盘 (2) 还包括一条盘在位指示信号线, 所述盘在位指示信号线一端接地, 另一端分别通过 一条所述盘在位监测线与智能配线管理盘 (1 ) 的对应盘在位监测端相连, 进行独立的盘在 位监测; 所述智能配线管理盘 (1 ) 还包括接口盘类型监测模块 (9), 所述接口盘类型监测 模块 (9 ) 为无盘在位指示功能的 CPLD、 FPGA或者微处理器的输入总线及其软件管理逻 辑; 每个无源化配线接口盘 (2) 还包括一个盘类型编码器 (5 ) 和若干接口盘类型指示线, 所有接口盘类型指示线一端通过盘类型编码器(5 )与其所在无源化配线接口盘(2) 的任一 个机盘读写使能线或者机盘指示使能线相连,另一端根据该指示线编码的码位设置与其它无 源化配线接口盘 (2) 的对应盘类型指示线相连构成盘类型监测线, 所述盘类型监测线与接 口盘类型监测模块 (9 ) 相连。
41、 如权利要求 14、 15、 17、 18中任一项所述的以机盘使能方式实现智能光配线接口 盘无源化的电路, 其特征在于: 所述智能配线管理盘 (1 ) 还引出若干条盘在位监测线, 每 个无源化配线接口盘(2)还包括一条盘在位指示信号线, 所述盘在位指示信号线一端接地, 另一端分别通过一条所述盘在位监测线与智能配线管理盘 (1 ) 的对应盘在位监测端相连, 进行独立的盘在位监测; 所述智能配线管理盘 (1 ) 还包括接口盘类型监测模块 (9), 所述 接口盘类型监测模块 (9) 为无盘在位指示功能的 CPLD、 FPGA或者微处理器的输入总线 及其软件管理逻辑; 每个无源化配线接口盘(2)还包括一个盘类型编码器(5 )和若干接口 盘类型指示线, 所有接口盘类型指示线一端通过盘类型编码器 (5 ) 与其所在无源化配线接 口盘 (2) 的任一个机盘分组使能线相连, 另一端根据该指示线编码的码位设置与其它无源 化配线接口盘 (2) 的对应盘类型指示线相连构成盘类型监测线, 所述盘类型监测线与接口 盘类型监测模块 (9 ) 相连。
42、 如权利要求 19所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述智能配线管理盘(1 )还引出若干条盘在位监测线, 每个无源化配线接口盘(2) 还包括一条盘在位指示信号线,所述盘在位指示信号线一端接地,另一端分别通过一条所述 盘在位监测线与智能配线管理盘 (1 ) 的对应盘在位监测端相连, 进行独立的盘在位监测; 所述智能配线管理盘 (1 ) 还包括接口盘类型监测模块 (9), 所述接口盘类型监测模块 (9 ) 为无盘在位指示功能的 CPLD、 FPGA或者微处理器的输入总线及其软件管理逻辑; 每个无 源化配线接口盘(2)还包括一个盘类型编码器(5 )和若干接口盘类型指示线, 所有接口盘 类型指示线一端通过盘类型编码器(5 )与其所在无源化配线接口盘(2) 的任一个机盘分组 使能线相连, 另一端根据该指示线编码的码位设置与其它无源化配线接口盘 (2) 的对应盘 类型指示线相连构成盘类型监测线, 所述盘类型监测线与接口盘类型监测模块 (9 ) 相连。
43、 如权利要求 11、 12、 13、 24、 25、 26中任一项所述的以机盘使能方式实现智能光 配线接口盘无源化的电路, 其特征在于: 所述智能配线管理盘 (1 ) 还引出若干条盘在位监 测线, 每个无源化配线接口盘 (2) 还包括一条盘在位指示信号线, 所述盘在位指示信号线 一端接地, 另一端分别通过一条所述盘在位监测线与智能配线管理盘 (1 ) 的对应盘在位监 测端相连, 进行独立的盘在位监测; 所述智能配线管理盘 (1 ) 还包括接口盘类型监测模块
(9), 所述接口盘类型监测模块 (9) 为无盘在位指示功能的 CPLD、 FPGA或者微处理器 的输入总线及其软件管理逻辑; 每个无源化配线接口盘 (2) 还包括一个盘类型编码器 (5 ) 和若干接口盘类型指示线, 所有接口盘类型指示线一端通过盘类型编码器 (5 ) 与其所在无 源化配线接口盘 (2) 的任一个机盘读写分组使能线或者任一个机盘指示分组使能线相连, 另一端根据该指示线编码的码位设置与其它无源化配线接口盘 (2) 的对应盘类型指示线相 连构成盘类型监测线, 所述盘类型监测线与接口盘类型监测模块 (9 ) 相连。
44、 如权利要求 6至 18中任一项所述的以机盘使能方式实现智能光配线接口盘无源化 的电路, 其特征在于: 所述端口信息读写模块 (6) 为复杂可编程逻辑器件 CPLD、 现场可 编程门阵列 FPGA或者微处理器的读写总线及其软件管理逻辑器件。
45、 如权利要求 19所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于:所述端口信息读写模块(6)为复杂可编程逻辑器件 CPLD、现场可编程门阵列 FPGA 或者微处理器的读写总线及其软件管理逻辑器件。
46、 如权利要求 6至 18中任一项所述的以机盘使能方式实现智能光配线接口盘无源化 的电路, 其特征在于: 所述端口指示控制模块 (7 ) 为 CPLD、 FPGA或者微处理器的输出 总线及其软件管理器件。
47、 如权利要求 19所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述端口指示控制模块 (7) 为 CPLD、 FPGA或者微处理器的输出总线及其软件 管理器件。
48、如权利要求 20至 26中任一项所述的以机盘使能方式实现智能光配线接口盘无源化 的电路, 其特征在于: 所述端口信息读写指示控制模块 (10) 为 CPLD、 FPGA, 微处理器 的读写总线及其软件管理逻辑器件、 或者微处理器的输出总线及其软件管理器件。
49、 如权利要求 6至 18及 20至 26中任一项所述的以机盘使能方式实现智能光配线接 口盘无源化的电路, 其特征在于: 所述机盘使能控制模块 (8 ) 为通过 CPLD或 FPGA的可 编程硬件管理逻辑或微处理器的输出总线及其软件管理逻辑控制的模拟开关或场效应管、带 有射频识别 RFID 的高频信号使能控制器或者具有高阻禁止、 低电平吸电流 /高电平供电流 使能的逻辑输出器件。
50、 如权利要求 19所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述机盘使能控制模块 (8 ) 为通过 CPLD或 FPGA的可编程硬件管理逻辑或微处 理器的输出总线及其软件管理逻辑控制的模拟开关或场效应管、带有射频识别 RFID的高频 信号使能控制器或者具有高阻禁止、 低电平吸电流 /高电平供电流使能的逻辑输出器件。
51、 如权利要求 2至 18及 20至 26中任一项所述的以机盘使能方式实现智能光配线接 口盘无源化的电路, 其特征在于: 所述配线信息读写接口 (3 ) 为具有读出光纤活动连接器 上身份信息能力的光纤适配器。
52、 如权利要求 51所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述光纤活动连接器上身份信息的载体为 RFID或者 elD芯片。
53、 如权利要求 52所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述光纤活动连接器上身份信息的载体为 elD芯片时, 配线信息读写接口 (3 ) 的 参考控制端和信号读写端均为金属接插簧片。
54、 如权利要求 52所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述光纤活动连接器上身份信息的载体为 RFID时, 配线信息读写接口 (3 ) 的参 考控制端和信号读写端之间设置有信息读写天线。
55、 如权利要求 2至 18及 20至 26中任一项所述的以机盘使能方式实现智能光配线接 口盘无源化的电路, 其特征在于: 所述配线端口指示器(4)为指示灯、 发光二极管 LED或 者液晶显示器 LCD。
56、 如权利要求 27所述的以机盘使能方式实现智能光配线接口盘无源化的电路, 其特 征在于: 所述单向电平钳位器 (11 ) 为二极管或单向电平钳位电路。
PCT/CN2012/079945 2012-03-31 2012-08-10 以机盘使能方式实现智能光配线接口盘无源化的电路 WO2013143251A1 (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/124,705 US9608737B2 (en) 2012-03-31 2012-08-10 Circuit for realizing passivation of intelligent optical distribution interface disc in machine disc enable manner

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN201210090973.XA CN102664680B (zh) 2012-03-31 2012-03-31 以机盘使能方式实现智能光配线接口盘无源化的电路
CN201210090973.X 2012-03-31

Publications (1)

Publication Number Publication Date
WO2013143251A1 true WO2013143251A1 (zh) 2013-10-03

Family

ID=46774106

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2012/079945 WO2013143251A1 (zh) 2012-03-31 2012-08-10 以机盘使能方式实现智能光配线接口盘无源化的电路

Country Status (3)

Country Link
US (1) US9608737B2 (zh)
CN (1) CN102664680B (zh)
WO (1) WO2013143251A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102665143A (zh) * 2012-04-13 2012-09-12 烽火通信科技股份有限公司 以端口使能方式实现智能光配线接口盘无源化的电路

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102710320B (zh) * 2012-04-18 2015-05-13 烽火通信科技股份有限公司 小型智能光配线设备
CN103560908B (zh) * 2013-10-23 2017-01-04 江苏亨通光网科技有限公司 一种集中控制的智能odn电子标签机盘管理电路
CN105307062B (zh) * 2015-11-10 2019-01-29 烽火通信科技股份有限公司 基于eID的支持近端操作和远端指导施工的sODN系统及方法
CN105929510A (zh) * 2016-07-05 2016-09-07 桂林创研科技有限公司 光纤配线装置
CN114204988B (zh) * 2021-11-15 2023-04-07 科大国创云网科技有限公司 一种对odf端口检测位置的矩阵化输出方法

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0808040A2 (en) * 1996-05-13 1997-11-19 Lucent Technologies Inc. Optical communications system having distributed intelligence and monitoring of the fibres
CN102064885A (zh) * 2010-12-17 2011-05-18 武汉烽火网络有限责任公司 10g-epon系统中任意槽位pon端口快速保护倒换的方法、装置
CN102176685A (zh) * 2011-04-02 2011-09-07 江苏省邮电规划设计院有限责任公司 一种光纤连接自动识别管理系统
CN102223585A (zh) * 2011-06-30 2011-10-19 南京邮电大学 智能可重配置光配线架及智能可重配置光纤通信系统
US20110293235A1 (en) * 2010-01-26 2011-12-01 Afl Telecommunications Llc Integrated distribution enabling access apparatus
CN102665143A (zh) * 2012-04-13 2012-09-12 烽火通信科技股份有限公司 以端口使能方式实现智能光配线接口盘无源化的电路
CN102710320A (zh) * 2012-04-18 2012-10-03 烽火通信科技股份有限公司 小型智能光配线设备
CN202524392U (zh) * 2012-03-31 2012-11-07 烽火通信科技股份有限公司 以机盘使能方式实现智能光配线接口盘无源化的电路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005235615A (ja) * 2004-02-20 2005-09-02 Hitachi Maxell Ltd アダプタパネル、電子機器、及びケーブルコネクタ認識システム
US7856185B2 (en) * 2006-08-04 2010-12-21 Emcore Corporation Wireless monitoring of optoelectronic modules and network components
US8062378B2 (en) * 2007-03-26 2011-11-22 Mx Orthopedics Corp. Proximal self-locking long bone prosthesis
US8644706B2 (en) * 2010-01-22 2014-02-04 Gainspeed, Inc. Distributed cable modem termination system with software reconfigurable MAC and PHY capability
WO2011097646A1 (en) * 2010-02-08 2011-08-11 Maxlinear, Inc. Methods and apparatus for intelligent power reduction in communications systems

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0808040A2 (en) * 1996-05-13 1997-11-19 Lucent Technologies Inc. Optical communications system having distributed intelligence and monitoring of the fibres
US20110293235A1 (en) * 2010-01-26 2011-12-01 Afl Telecommunications Llc Integrated distribution enabling access apparatus
CN102064885A (zh) * 2010-12-17 2011-05-18 武汉烽火网络有限责任公司 10g-epon系统中任意槽位pon端口快速保护倒换的方法、装置
CN102176685A (zh) * 2011-04-02 2011-09-07 江苏省邮电规划设计院有限责任公司 一种光纤连接自动识别管理系统
CN102223585A (zh) * 2011-06-30 2011-10-19 南京邮电大学 智能可重配置光配线架及智能可重配置光纤通信系统
CN202524392U (zh) * 2012-03-31 2012-11-07 烽火通信科技股份有限公司 以机盘使能方式实现智能光配线接口盘无源化的电路
CN102665143A (zh) * 2012-04-13 2012-09-12 烽火通信科技股份有限公司 以端口使能方式实现智能光配线接口盘无源化的电路
CN102710320A (zh) * 2012-04-18 2012-10-03 烽火通信科技股份有限公司 小型智能光配线设备

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102665143A (zh) * 2012-04-13 2012-09-12 烽火通信科技股份有限公司 以端口使能方式实现智能光配线接口盘无源化的电路

Also Published As

Publication number Publication date
CN102664680B (zh) 2014-12-03
US20140112665A1 (en) 2014-04-24
US9608737B2 (en) 2017-03-28
CN102664680A (zh) 2012-09-12

Similar Documents

Publication Publication Date Title
WO2013143251A1 (zh) 以机盘使能方式实现智能光配线接口盘无源化的电路
CN103454736B (zh) 一种智能光纤配线装置、配线方法以及管理系统
WO2017000590A1 (zh) 光纤配线模块内无pcb板的光纤系统及光纤配线方法
CN101995612B (zh) 跳纤连接状态检测方法、装置及系统
CN102789076B (zh) 一种检测线路及液晶显示面板的制作方法
CN202512268U (zh) 电子光纤配线装置
CN102045125A (zh) 一种光分路器、光分路器端口识别方法及装置
CN103563324A (zh) 用于多路连接器的标识符编码方案
CN102761793B (zh) 一种矩阵化eID总线电路
CN109117342A (zh) 一种服务器及其硬盘健康状态监测系统
CN102665143B (zh) 以端口使能方式实现智能光配线接口盘无源化的电路
CN204359981U (zh) Odn设备改进结构
CN105281837A (zh) 一种基于rfid的光纤尾纤智能配对方法
CN103560908B (zh) 一种集中控制的智能odn电子标签机盘管理电路
CN103217744B (zh) 光学器件、用于管理光学器件的系统和方法
CN108055075A (zh) 一种光模块温循测试系统及方法
CN202524392U (zh) 以机盘使能方式实现智能光配线接口盘无源化的电路
CN102710320B (zh) 小型智能光配线设备
US20160277122A1 (en) Apparatus and method for recognizing optical connector connection
CN109769155B (zh) 一种光纤端口的控制实现方法
CN103473522B (zh) 一种用于智能光纤配线的光纤配线电子标签读卡器
CN100353350C (zh) 内部集成电路总线访问控制系统
CN109031542B (zh) 光电联动的光纤系统、虚拟电子标签的生成方法及应用
CN102590956A (zh) 光纤连接器管理装置及方法
CN102652399B (zh) 光接口线路板的冗余备份方法、系统及光接口线路板

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 12872380

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 14124705

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 12872380

Country of ref document: EP

Kind code of ref document: A1