WO2013125405A1 - 駆動装置および表示装置 - Google Patents

駆動装置および表示装置 Download PDF

Info

Publication number
WO2013125405A1
WO2013125405A1 PCT/JP2013/053333 JP2013053333W WO2013125405A1 WO 2013125405 A1 WO2013125405 A1 WO 2013125405A1 JP 2013053333 W JP2013053333 W JP 2013053333W WO 2013125405 A1 WO2013125405 A1 WO 2013125405A1
Authority
WO
WIPO (PCT)
Prior art keywords
gate signal
signal line
period
refresh rate
driving
Prior art date
Application number
PCT/JP2013/053333
Other languages
English (en)
French (fr)
Inventor
章純 藤岡
柳 俊洋
悟史 井樋田
和樹 高橋
中野 武俊
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Priority to KR1020147023174A priority Critical patent/KR101574457B1/ko
Priority to EP13751806.4A priority patent/EP2819119B1/en
Priority to JP2014500667A priority patent/JP5833219B2/ja
Priority to SG11201404810PA priority patent/SG11201404810PA/en
Priority to US14/375,837 priority patent/US9378697B2/en
Priority to CN201380008024.5A priority patent/CN104094346B/zh
Publication of WO2013125405A1 publication Critical patent/WO2013125405A1/ja
Priority to US15/159,924 priority patent/US9601074B2/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/062Waveforms for resetting a plurality of scan lines at a time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Definitions

  • the present invention relates to a drive device and a display device.
  • a technique for improving the display image quality there is a method of increasing the refresh rate. For example, when displaying a moving image, by increasing the refresh rate from “60 Hz (ie, 60 fps)” to “120 Hz (ie, 120 fps)”, smoother motion can be expressed and flicker or the like can be displayed. The occurrence of defects can be suppressed.
  • Patent Document 1 when a pseudo contour is likely to occur or when an image is conspicuous, the refresh rate is actively increased to improve the image quality, and the pseudo contour is difficult to occur or does not occur.
  • a technique for actively reducing the refresh rate to reduce power consumption is disclosed.
  • the liquid crystal display device it is known that when the writing time with respect to the response time of the liquid crystal is short, the voltage holding ratio is lowered, and as a result, the contrast ratio is lowered.
  • the resolution of display panels has been remarkably increased, and along with this, the writing time for each scanning line has been shortened.
  • the following cited reference 2 discloses that the voltage of the liquid crystal is obtained by performing writing twice for each scanning line by using the two-line simultaneous driving method (double scanning method). A technique for increasing the retention rate is disclosed.
  • Japanese Patent Publication Japanese Patent Laid-Open No. 2010-145810 (Publication Date: July 1, 2010)” Japanese Patent Publication “Japanese Patent Laid-Open No. 10-96893 (Publication Date: April 14, 1998)”
  • FIG. 5 is a diagram showing an example of changing the refresh rate by a conventional display device.
  • FIG. 5A to 5C show the structure of the frame period and the pulse waveform of the drive pulse of each gate signal line in each frame period.
  • Fig.5 (a) shows the time of a normal drive.
  • FIG. 5B shows the time when the refresh rate is changed (1/2 during normal driving).
  • FIG. 5C shows the time when the refresh rate is changed (1/3 during normal driving).
  • Vsync indicates the pulse waveform of the vertical synchronization signal generated every frame period.
  • Vg (0) represents the pulse waveform of the driving pulse of the gate signal line in the first row (first row).
  • Vg (m) indicates a pulse waveform of a drive pulse of the m-th gate signal line.
  • Vg (M) indicates the pulse waveform of the driving pulse of the gate signal line of the Mth row (tail row).
  • FIG. 5 shows an example of changing the refresh rate of the display panel by providing a frame period in which a plurality of gate signal lines are not scanned (hereinafter referred to as “pause period”) by a conventional display device.
  • a frame period (hereinafter referred to as “scanning a plurality of gate signal lines”) during normal driving (that is, when a display panel is driven at a reference refresh rate).
  • the refresh rate during normal driving is 60 Hz, 60 scanning periods are continuously provided per second.
  • the conventional display device changes a part of the frame period to a pause period.
  • the refresh rate is changed from 60 Hz to 30 Hz, as shown in FIG. 5B, one scanning period and one pause period are alternately provided, and the ratio of the scan period to the pause period is 1.
  • the corresponding frame period is changed from the scanning period to the pause period among the plurality of frame periods before the refresh rate is changed so as to be 1.
  • the number of scans per second is 30, and the refresh rate of the display panel is changed from 60 Hz to 30 Hz.
  • the refresh rate is changed from 60 Hz to 20 Hz, as shown in FIG. 5C, one scanning period and two pause periods are alternately provided, and the ratio of the scan period to the pause period is Among the plurality of frame periods before the refresh rate change, the corresponding frame period is changed from the scanning period to the pause period so as to be 1: 2.
  • the number of scans per second is 20, and the refresh rate of the display panel is changed from 60 Hz to 20 Hz.
  • the scanning period of the display panel can be shortened, so that the refresh rate can be changed by adjusting the length of the scanning period. , Power consumption can be reduced.
  • the length of the drive period (period in which the ON voltage (Hi level voltage) is applied) of each gate signal line is changed. do not do.
  • the length of the non-driving period of each gate signal line (the period other than the driving period and the OFF voltage (Lo level voltage) is applied) varies.
  • the number of drive pulses of each gate signal line is “1” regardless of the refresh rate, and the pulse width remains fixed.
  • one scanning period and one scanning period are set so that the ratio of the scanning period to the pause period becomes 1: 1. Since the idle periods are alternately provided, the length of the non-driving period of each gate signal line is extended to two idle periods (for example, 2/60 seconds).
  • the refresh rate is changed to 1/3 (for example, changed from 60 Hz to 20 Hz)
  • the switching element of each pixel is designed to operate at a predetermined ON voltage and OFF voltage when the switching element is operated at a predetermined ON / OFF ratio. For this reason, as described above, if the refresh rate of the display panel is greatly changed or the number of times of writing during scanning with respect to each gate signal line is increased, the ON / OFF ratio of each switching element is also greatly changed. As a result, a deviation occurs in the threshold voltage of each switching element. As a result, each switching element cannot operate at a predetermined ON voltage and OFF voltage.
  • FIG. 6 is a diagram illustrating characteristics of switching elements used in the pixels of the display panel.
  • FIG. 7 is a table showing the ON / OFF ratio of the switching element and the stability of the threshold voltage Vth for each image resolution of the display panel.
  • the driving method at this time is an example in which pause driving is not used.
  • the ON / OFF ratio of the switching element is “0.17%”.
  • the switching element can be operated normally as shown in FIG. 7 where the stability of the threshold voltage Vth is “ ⁇ ”.
  • this switching element may operate stably with the voltage Vgh and the voltage Vgl when used in a display panel having an ON / OFF ratio of “0.17%”. I understand.
  • the threshold voltage Vth shifts toward the low voltage side. If this shift amount is large, the switching element cannot operate normally. For example, when the ON / OFF ratio is equal to or less than “0.08%”, the switching element is normally operated so that the stability of the threshold voltage Vth is indicated by “ ⁇ ” or “ ⁇ ” in FIG. I can't do that.
  • the malfunction of the switching element due to such a decrease in the ON / OFF ratio is not only in the case where the image resolution of the display panel is increased, but as described with reference to FIG. It can also occur when the ratio to the rest period is changed.
  • the present invention has been made in view of the above problems, and an object of the present invention is to provide a display device in which an operation failure of a switching element due to a change in the refresh rate of the display panel is unlikely to occur.
  • a driving device for driving a display panel having a plurality of pixels, and a scanning period for sequentially scanning a plurality of gate signal lines of the display panel;
  • a refresh rate changing means for changing a refresh rate of the display panel by setting a pause period during which sequential scanning of the plurality of gate signal lines is paused, and a ratio between the scan period and the pause period.
  • drive amount control means for controlling a drive time for driving each gate signal line in the scanning period.
  • the ON / OFF ratio of each switching element can be adjusted to an appropriate one according to the change in the refresh rate of the display panel.
  • the shift of the threshold voltage of the switching element can be suppressed. Therefore, it is possible to provide a display device in which an operation failure of the switching element due to a change in the refresh rate of the display panel hardly occurs.
  • FIG. 1 is a diagram illustrating an overall configuration of a display device according to Embodiment 1.
  • FIG. 6 is a diagram illustrating a refresh rate change example and a control example of a driving period length of each gate signal line by the display device according to the first embodiment.
  • FIG. 10 is a diagram illustrating a refresh rate change example and a control example of a driving period length of each gate signal line by the display device according to the second embodiment.
  • FIG. It is a figure which shows the characteristic of various TFT including the TFT using an oxide semiconductor. It is a figure which shows the example of a change of the refresh rate by the conventional display apparatus. It is a figure which shows the characteristic of the switching element used for the pixel of a display panel. It is a table
  • Embodiment 1 Embodiments according to the present invention will be described below with reference to the drawings. First, Embodiment 1 according to the present invention will be described.
  • FIG. 1 is a diagram illustrating an overall configuration of a display device 1 according to the first embodiment.
  • the display device 1 includes a display panel 2, a display drive circuit 10, and a power generation circuit 28.
  • the display driving circuit 10 includes a timing controller 12, a scanning line driving circuit 14, a signal line driving circuit 16, and a common electrode driving circuit 18.
  • the display device 1 is mounted as a display device for displaying various information in an electronic book terminal, a smart phone, a mobile phone, a PDA, a laptop personal computer, a portable game machine, a car navigation device, and the like.
  • an active matrix liquid crystal display device is employed as the display device 1. Therefore, the display panel 2 of the present embodiment is an active matrix liquid crystal display panel, and the other components described above are configured to drive such a liquid crystal display panel.
  • the display panel 2 includes a plurality of pixels, a plurality of gate signal lines G, and a plurality of source signal lines S.
  • the plurality of pixels are arranged in a so-called lattice pattern composed of a plurality of pixel columns and a plurality of pixel rows.
  • the plurality of gate signal lines G are juxtaposed in the pixel column direction (direction along the pixel column). Each of the plurality of gate signal lines G is electrically connected to each pixel of the corresponding pixel row of the plurality of pixel rows.
  • the plurality of source signal lines S are juxtaposed in the pixel row direction (the direction along the pixel rows), and all are orthogonal to each of the plurality of gate signal lines G.
  • Each of the plurality of source signal lines S is electrically connected to each pixel of the corresponding pixel column of the plurality of pixel columns.
  • the display panel 2 is provided with N source signal lines S and M gate signals in accordance with a plurality of pixels arranged in N columns ⁇ M rows.
  • Line G is provided.
  • the scanning line driving circuit 14 sequentially selects and scans the plurality of gate signal lines G. Specifically, the scanning line driving circuit 14 sequentially selects a plurality of gate signal lines G, and with respect to the selected gate signal line G, switching elements (TFTs) provided in each pixel on the gate signal line G. ) Is supplied for switching ON.
  • TFTs switching elements
  • the signal line driving circuit 16 supplies a source signal corresponding to the image data from the corresponding source signal line S to each pixel on the gate signal line G. More specifically, the signal line drive circuit 16 calculates the value of the voltage to be output to each pixel on the selected gate signal line G based on the input video signal, and uses the voltage of the value as a source. An output from an output amplifier (not shown) is output toward each source signal line S. As a result, a source signal is supplied to each pixel on the selected gate signal line G, and this source signal is written.
  • the common electrode driving circuit 18 supplies a predetermined common voltage for driving the common electrode to the common electrode provided in each of the plurality of pixels.
  • Timing controller A video signal and a control signal are input to the timing controller 12 from the outside (in the example shown in FIG. 1, the system-side control unit 30 is not limited thereto).
  • the video signal here includes a clock signal, a synchronization signal, and an image data signal.
  • the control signal may include a refresh rate change instruction.
  • the timing controller 12 outputs various control signals for operating each driving circuit in synchronization with each driving circuit, as indicated by solid arrows in FIG. 1, in accordance with the video signal and the control signal. To do.
  • the timing controller 12 supplies a gate start pulse signal, a gate clock signal GCK, and a gate output control signal GOE to the scanning line driving circuit 14.
  • the scanning line driving circuit 14 Upon receiving the gate start pulse signal, the scanning line driving circuit 14 starts scanning the plurality of gate signal lines G. Then, the scanning line driving circuit 14 sequentially supplies the ON voltage to each gate signal line G in accordance with the gate clock signal GCK and the gate output control signal GOE.
  • the timing controller 12 outputs a source start pulse signal, a source latch strobe signal, and a source clock signal to the signal line driving circuit 16. Based on the source start pulse signal, the signal line drive circuit 16 stores the input image data of each pixel in a register according to the source clock signal, and the image data for each source signal line S according to the next source latch strobe signal. The source signal corresponding to the is supplied.
  • the power supply generation circuit 28 is supplied from the input power supplied from the outside (in the example shown in FIG. 1, the system side control unit 30 is not limited to this), but the scanning line driving circuit 14, the signal line driving circuit 16, Each of the voltages required by the common electrode driving circuit 18 is generated. 1, the power generation circuit 28 supplies the generated voltage to each of the scanning line driving circuit 14, the signal line driving circuit 16, and the common electrode driving circuit 18. To do.
  • the display device 1 further includes a refresh rate changing unit 15 and a drive amount control unit 20.
  • the refresh rate changing unit 15 and the drive amount control unit 20 are provided in the timing controller 12, but are not limited thereto, and may be provided in a circuit other than the timing controller 12.
  • the refresh rate changing unit 15 changes the refresh rate of the display panel 2.
  • the refresh rate indicates how often the display on the display panel 2 is rewritten. For example, when the refresh rate is “60 Hz”, the display on the display panel 2 is rewritten 60 times per second (that is, 60 frames are displayed per second). When the refresh rate is “30 Hz”, This means that the display on the display panel 2 is rewritten 30 times (that is, 30 frames are displayed per second).
  • the display device 1 receives a refresh rate change instruction from an external device (for example, the system control unit 30). In response to this, the refresh rate changing unit 15 changes the refresh rate.
  • an external device for example, the system control unit 30.
  • each unit of the display device 1 changes the display panel 2 so that the display panel 2 performs a display operation at the refresh rate after change according to various control signals from the timing controller 12. Will be driven.
  • the drive amount control unit 20 controls the amount of charge supplied to each gate signal line G according to the ratio between the scanning period and the pause period that determines the refresh rate of the display panel 2.
  • the driving amount control unit 20 has a constant ON / OFF ratio (duty ratio between the length of the driving period and the length of the non-driving period) for each of the plurality of gate signal lines G.
  • the amount of electric charge supplied to each gate signal line G is controlled so as to be maintained at the same level.
  • the drive amount control unit 20 of the present embodiment controls the amount of charge supplied to each gate signal line G by controlling the length of the drive period of each gate signal line G.
  • the driving period of the gate signal line G means a period in which an ON voltage (Hi level voltage) is applied to the gate signal line G.
  • the non-driving period of the gate signal line G is a period other than the driving period, that is, a period in which an OFF voltage (Lo level voltage) is applied to the gate signal line G.
  • FIG. 2 is a diagram illustrating an example of changing the refresh rate and an example of controlling the length of the driving period of each gate signal line G by the display device 1 according to the first embodiment.
  • FIG. 2A to 2C show the structure of the frame period and the pulse waveform of the drive pulse of each gate signal line G in each frame period.
  • Fig.2 (a) shows the time of a normal drive.
  • FIG. 2B shows the time when the refresh rate is changed (1/2 during normal driving).
  • FIG. 2C shows the time when the refresh rate is changed (1/3 during normal driving).
  • the refresh rate during normal driving is 60 Hz.
  • Vsync indicates a pulse waveform of a vertical synchronizing signal generated every frame period.
  • Vg (0) indicates the pulse waveform of the drive pulse of the gate signal line G in the first row (first row).
  • Vg (m) indicates the pulse waveform of the drive pulse of the gate signal line G in the m-th row.
  • Vg (M) indicates the pulse waveform of the driving pulse of the gate signal line G of the Mth row (tail row).
  • Refresh rate Normal driving
  • a pause period is not provided, and a plurality of scanning periods are provided continuously.
  • the number of drive pulses of each gate signal line G is “1”. That is, the length of the drive period of each gate signal line G is “1” pulses, and the length of the non-drive period of each gate signal line G is “1” frame periods (that is, 1/60 seconds). ). That is, the ON / OFF ratio of each gate signal line G is “1: 1”.
  • each gate signal line G is extended to “2” frame periods (ie, 2/60 seconds). Accordingly, the number of drive pulses of each gate signal line G is increased to “2” under the control of the drive amount control unit 20. That is, the length of the drive period of each gate signal line G is changed to “2” pulses. As a result, the ON / OFF ratio of each gate signal line G is maintained at “1: 1” as before the change of the refresh rate.
  • each gate signal line G is extended to “3” frame periods (that is, 3/60 seconds). Accordingly, the number of drive pulses of each gate signal line G is increased to “3” under the control of the drive amount control unit 20. That is, the length of the driving period of each gate signal line G is changed to “3” pulses. As a result, the ON / OFF ratio of each gate signal line G is maintained at “1: 1” as before the change of the refresh rate.
  • the display device 1 sets the number of pulses to “1” when the ratio of the scanning period to the pause period is 1: 0 (in the case of 60 Hz), and the ratio of the scan period to the pause period is 1: 1. In the case (30 Hz), the number of pulses is “2”, and when the ratio of the scanning period to the pause period is 1: 2 (in the case of 20 Hz), the number of pulses is “3”.
  • the display device 1 may store the number of pulses applied according to the ratio in this manner in a memory or the like in advance in association with the ratio, or may calculate the number of pulses every time the ratio is changed. Good.
  • the display device 1 (refresh rate changing unit 15) according to the present embodiment employs a configuration in which the refresh rate of the display panel 2 is reduced by providing a pause period in which scanning of each gate signal line G is suspended. ing.
  • the display device 1 changes the pulse of the drive pulse of each gate signal line. By changing the number, the ON / OFF ratio of each gate signal line G can be kept constant. Thereby, the display device 1 according to the present embodiment can suppress the shift of the threshold voltage of the switching element.
  • the display device 1 employs a configuration that keeps the ON / OFF ratio constant by changing the number of pulses to be generated. It is possible to control the ON / OFF ratio.
  • Embodiment 2 Next, Embodiment 2 according to the present invention will be described with reference to FIG.
  • the length of the drive period of each gate signal line G is controlled by controlling the number of drive pulses of each gate signal line G.
  • the second embodiment an example in which the length of the driving period of each gate signal line G is controlled by controlling the pulse width of the driving pulse of each gate signal line G will be described.
  • the display device 1 according to the second embodiment only differences from the display device 1 according to the first embodiment will be described. Since other points are the same as those of the display device 1 of the first embodiment, description thereof is omitted. Similar to the description of the first embodiment (FIG. 2), the following description will be made assuming that the refresh rate during normal driving is 60 Hz.
  • FIG. 3 is a diagram illustrating a change example of the refresh rate and a control example of the length of the driving period of each gate signal line G by the display device 1 according to the second embodiment.
  • Refresh rate: Normal driving As shown in FIG. 3A, during normal driving (that is, when the refresh rate is 60 Hz), a pause period is not provided, and a plurality of scanning periods are provided continuously. In each scanning period, the pulse width of the driving pulse of each gate signal line G is “1” pulses. That is, the length of the drive period of each gate signal line G is “1” pulses, and the length of the non-drive period of each gate signal line G is “1” frame periods (that is, 1/60 seconds). ). That is, the ON / OFF ratio of each gate signal line G is “1: 1”.
  • each gate signal line G is extended to “2” frame periods (ie, 2/60 seconds).
  • the pulse width of the drive pulse of each gate signal line G is increased to “2” pulses under the control of the drive amount control unit 20. That is, the length of the drive period of each gate signal line G is changed to “2” pulses.
  • the ON / OFF ratio of each gate signal line G is maintained at “1: 1” as before the change of the refresh rate.
  • Refresh rate 1/3 of normal driving
  • 1/3 of normal driving that is, 20 Hz
  • one ratio is set so that the ratio between the scanning period and the pause period is 1: 2.
  • a scanning period and two pause periods are alternately provided.
  • each gate signal line G is extended to “3” frame periods (that is, 3/60 seconds).
  • the pulse width of the drive pulse of each gate signal line G is increased to “3” pulses under the control of the drive amount control unit 20. That is, the length of the driving period of each gate signal line G is changed to “3” pulses.
  • the ON / OFF ratio of each gate signal line G is maintained at “1: 1” as before the change of the refresh rate.
  • the display device 1 sets the pulse width to “1” pulses, and the ratio between the scanning period and the pause period is 1: In the case of 1 (30 Hz), the pulse width is set to “2” pulses, and when the ratio of the scanning period to the pause period is 1: 2 (in the case of 20 Hz), the pulse width is set to “3” pulses. Minutes.
  • the display device 1 may store the pulse width applied in accordance with the ratio in this manner in a memory or the like in advance in association with the ratio, or may calculate the pulse width every time the ratio is changed. Good.
  • the display device 1 (refresh rate changing unit 15) according to the present embodiment employs a configuration in which the refresh rate of the display panel 2 is reduced by providing a pause period in which scanning of each gate signal line G is suspended. ing.
  • the display device 1 changes the pulse of the drive pulse of each gate signal line. By changing the width, the ON / OFF ratio of each gate signal line G can be kept constant. Thereby, the display device 1 according to the present embodiment can suppress the shift of the threshold voltage of the switching element.
  • the display device 1 employs a configuration that keeps the ON / OFF ratio constant by changing the pulse width to be generated. It is possible to control the ON / OFF ratio finely.
  • a TFT using a so-called oxide semiconductor is employed as each TFT of a plurality of pixels included in the display panel 2.
  • indium (In ), Gallium (Ga), and zinc (Zn), which is an oxide composed of so-called IGZO (InGaZnOx) is used.
  • IGZO InGaZnOx
  • FIG. 4 is a diagram illustrating characteristics of various TFTs including a TFT using an oxide semiconductor.
  • FIG. 4 shows the characteristics of a TFT using an oxide semiconductor, a TFT using a-Si (amorphous silicon), and a TFT using LTPS (Low Temperature Poly Silicon).
  • the horizontal axis (Vg) indicates the voltage value of the ON voltage supplied to the gate in each TFT
  • the vertical axis (Id) indicates the amount of current between the source and drain in each TFT.
  • the period indicated as “TFT-on” in the figure indicates the ON state of the transistor according to the voltage value of the ON voltage
  • the period indicated as “TFT-off” in the figure is OFF.
  • the transistor OFF state corresponding to the voltage value of the voltage is shown.
  • a TFT using an oxide semiconductor has higher electron mobility in the ON state than a TFT using a-Si.
  • a TFT using a-Si has an Id current of 1 uA when the TFT is turned on, whereas a TFT using an oxide semiconductor is used when the TFT is turned on.
  • the Id current is about 20 to 50 uA.
  • the TFT using an oxide semiconductor has an electron mobility about 20 to 50 times higher in the ON state than the TFT using a-Si, and has excellent ON characteristics. .
  • a TFT using an oxide semiconductor has less leakage current in the OFF state than a TFT using a-Si.
  • a TFT using a-Si has an Id current of 10 pA at the time of TFT-off, whereas a TFT using an oxide semiconductor is at the time of TFT-off.
  • the Id current is about 0.1 pA.
  • TFTs using oxide semiconductors have a leakage current in the OFF state of about 1/100 that of TFTs using a-Si.
  • the display device 1 of each of the above embodiments employs a TFT using such an oxide semiconductor (particularly, IGZO) for each pixel.
  • the display device 1 of each of the above embodiments has excellent ON characteristics of the TFT of each pixel, the pixel can be driven by a smaller TFT, and therefore the TFT occupies each pixel.
  • the area ratio can be reduced. That is, the aperture ratio in each pixel can be increased, and the backlight transmittance can be increased. As a result, a backlight with low power consumption can be adopted or the luminance of the backlight can be suppressed, so that power consumption can be reduced.
  • the display device 1 of each of the above embodiments has excellent ON characteristics of the TFT of each pixel, the writing time of the source signal to each pixel can be further shortened, so that the display panel 2 The refresh rate can be easily increased.
  • the display device 1 of each of the above embodiments has excellent TFT OFF characteristics of each pixel, the state in which the source signals of each of the plurality of pixels of the display panel are written is maintained for a long time. Therefore, the refresh rate of the display panel 2 can be easily lowered while maintaining high display image quality.
  • the display device 1 changes the refresh rate according to an instruction from the external device.
  • the display device 1 can change the refresh rate by itself based on the content of the video data to be displayed.
  • the display device 1 may store the video data in the frame memory and change the refresh rate based on the video data stored in the frame memory.
  • the display device 1 may store the refresh rate changing condition in a memory or the like in advance, and change the refresh rate based on the changing condition.
  • the refresh rate changing condition may be various.
  • the display device 1 may calculate the amount of motion of the video data by a known technique, and when the amount of motion is small, the refresh rate may be decreased, and when the amount of motion is large, the refresh rate may be increased.
  • the refresh rate may be changed by calculating the sum of pixel values as a checksum value for each frame and comparing this checksum value with the checksum value of the previous frame. For example, the refresh rate may be increased when the difference between the checksum values is equal to or greater than the upper threshold, and the refresh rate may be decreased when the difference between the checksum values is equal to or smaller than the lower threshold.
  • the display device 1 keeps the ON / OFF ratio of the switching element constant by controlling the length of the driving period of each gate signal line G (that is, the number of driving pulses or the pulse width). It was.
  • the display device 1 is not limited to this, and the display device 1 controls the drive voltage (at least one of the ON voltage and the OFF voltage) of each pixel, thereby achieving the same effect as maintaining the ON / OFF ratio of the switching element constant. Can play.
  • ON / OFF ratio of the switching element constant means that the first charge amount supplied to the pixel when the switching element is in the ON state and the pixel is supplied when the switching element is in the OFF state.
  • the ratio to the second charge amount is kept constant.
  • S1 and S2 are obtained by the following equations (1) and (2).
  • Ton indicates the length of the driving period (period during which the ON voltage is applied) at the time of one writing.
  • Vgon represents a voltage value applied to the pixel in the driving period.
  • Toff indicates the length of the non-drive period (period in which the OFF voltage is applied) at the time of one writing.
  • Vgoff indicates the absolute value of the voltage value applied to the pixel during the non-driving period.
  • the ON / OFF ratio of the switching element constant is considered to keep S2 / S1 constant. Therefore, for example, when the S2 increases due to the extension of the non-driving period (that is, the Toff), the S2 / S1 can be kept constant by increasing the S1 accordingly. it can.
  • the S1 can also be increased by increasing the voltage value Vgon.
  • the increase is offset by decreasing the voltage value Vgoff accordingly, and the S2 / S1 can also be kept constant.
  • the display device 1 can achieve the same effect as keeping the ON / OFF ratio of the switching element constant, and therefore suppresses the shift of the threshold voltage of the switching element, which is one of the reliability problems. be able to.
  • the display device 1 (drive amount control unit 20) according to the second modification includes the first charge amount (S1) supplied to the pixel during the drive period in which the pixel is driven, and other than the drive section.
  • the display device 1 controls the ON voltage value of each pixel to keep the ratio between the first charge amount (S1) and the second charge amount (S2) in each pixel constant. Can be kept in. Therefore, the same effect as maintaining the ON / OFF ratio of the switching element constant can be obtained without changing the ON / OFF ratio of the switching element.
  • the display device 1 (drive amount control unit 20) according to the second modification includes the first charge amount (S1) supplied to the pixel during the drive period, which is a period during which the pixel is driven, and the non-drive section other than the drive section.
  • the OFF voltage value (Vgoff) applied to each of the plurality of pixels is controlled so that the ratio to the second charge amount (S2) supplied to the pixels during the driving period is kept constant before and after the refresh rate is changed. By doing so, the second charge amount (S2) can also be controlled.
  • the display device 1 of the second modification can also control the ratio of the first charge amount (S1) and the second charge amount (S2) in each pixel by controlling the OFF voltage value of each pixel. Can be kept constant. Therefore, the same effect as maintaining the ON / OFF ratio of the switching element constant can be obtained without changing the ON / OFF ratio of the switching element.
  • the various setting values such as the refresh rate shown in the embodiment are merely examples. Accordingly, these set values can naturally be changed to appropriate values depending on the characteristics of the display device, the purpose of use, and the like.
  • the change in the pulse width described in the first embodiment, the change in the number of pulses described in the second embodiment, the change in the voltage value Vgon described in the second modification, and the change in the voltage value Vgoff described in the second modification may be kept constant by combining a plurality of arbitrary methods.
  • the ON / OFF ratio of each gate signal line G can be changed before and after the refresh rate is changed. It is also possible to keep it constant.
  • the driving period of the gate signal line is defined by the pulse width “1” and the number of pulses “1”
  • the number of pulses remains “1”.
  • the width may be changed to “3”
  • the number of pulses may be changed to “3” while the pulse width is set to “1”
  • the pulse width is changed to “1.5”
  • the number of pulses may be changed to “2”.
  • the pulse width may be changed to “1.5” while the number of pulses is “1”, or the pulse width may be changed to “0.75”.
  • the number of pulses may be changed to “2”.
  • the present invention is applied to a display device in which a TFT using an oxide semiconductor (particularly, IGZO) is employed for each pixel has been described.
  • a TFT using an oxide semiconductor particularly, IGZO
  • the present invention is not limited thereto, and a-Si is used.
  • the present invention can also be applied to display devices that employ other TFTs for each pixel, such as TFTs using TFTs or TFTs using LTPS.
  • the display device 1 of the embodiment can also raise the refresh rate by increasing the number of scanning periods per unit time.
  • the display device 1 reduces the number of drive pulses of each gate signal line G or narrows the pulse width to thereby reduce the drive period of each gate signal line G.
  • the ON / OFF ratio of each switching element can be kept constant. Thereby, the display apparatus 1 can suppress the shift of the threshold voltage of the switching element.
  • the drive device is a drive device that drives a display panel having a plurality of pixels, and includes a scanning period in which a plurality of gate signal lines of the display panel are sequentially scanned, and the plurality of gate signal lines.
  • a refresh rate changing means for changing a refresh rate of the display panel by setting a pause period in which sequential scanning of the gate signal lines is paused, and according to a ratio between the scan period and the pause period,
  • Drive amount control means for controlling a drive time for driving each gate signal line in the scanning period.
  • the driving time of each gate signal line in the scanning period is controlled according to the ratio of the scanning period and the pause period.
  • the ON / OFF ratio of each switching element can be adjusted to an appropriate one.
  • the drive amount control unit may be configured such that, for each of the plurality of gate signal lines, a ratio between a driving time of the gate signal line and a non-driving time other than the driving time of the gate signal line. It is preferable to control the driving time of the gate signal line so that it is kept constant before and after the refresh rate is changed.
  • the ratio between the drive time and the non-drive time constant means that the same effect as keeping the ON / OFF ratio of the switching element constant can be obtained. Therefore, according to this configuration, the shift of the ON / OFF threshold value of each switching element can be suppressed more reliably. If the control is such that at least the deviation of the ON / OFF threshold is within an allowable range even if the ratio between the driving time and the non-driving time is not kept completely constant, this control is performed here. It is included in the category of “control to be kept constant” as defined.
  • the driving amount control unit controls the driving time of the gate signal line by controlling the pulse width of the driving pulse of the gate signal line for each of the plurality of gate signal lines. It is preferable.
  • the ON / OFF ratio of each switching element can be adjusted to an appropriate one while suppressing the cost.
  • the charge amount can be controlled steplessly, the ON / OFF ratio of each switching element can be finely adjusted.
  • the driving amount control unit controls the driving time of the gate signal line by controlling the number of driving pulses of the gate signal line for each of the plurality of gate signal lines. It is preferable.
  • the ON / OFF ratio of each switching element can be adjusted to an appropriate one while suppressing the cost.
  • the display device includes a display panel having a plurality of pixels and the driving device.
  • this display device it is possible to provide a display device that exhibits the same effect as the drive device.
  • an oxide semiconductor is preferably used for a semiconductor layer of a switching element included in each of the plurality of pixels.
  • the oxide semiconductor is preferably an oxide composed of indium (In), gallium (Ga), and zinc (Zn).
  • the ON characteristic and the OFF characteristic of each pixel are very excellent, and the refresh rate can be easily increased or decreased easily. This is likely to occur, and therefore the necessity for eliminating this deviation is increased. For this reason, a more useful effect can be produced by applying the display device of the present embodiment to such a display device.
  • the drive device and the display device drive various switching elements of a plurality of pixels arranged in a matrix by sequentially scanning a plurality of gate signal lines, so-called various matrix-type devices. It can be used in a display device.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Thin Film Transistor (AREA)

Abstract

 表示パネル(2)が有する複数のゲート信号ライン(G)を順次走査する走査期間と、複数のゲート信号ライン(G)の順次走査を休止する休止期間とをそれぞれ設定することにより、表示パネル(2)のリフレッシュレートを変更するリフレッシュレート変更部(15)と、走査期間と休止期間との比に応じて、前記走査期間において各ゲート信号ラインを駆動する駆動時間を制御する駆動量制御部(20)とを備える。

Description

駆動装置および表示装置
 本発明は、駆動装置および表示装置に関する。
 近年、電子書籍端末、スマートフォン、携帯電話、PDA(携帯型情報端末)、ラップトップ型パーソナルコンピュータ、携帯ゲーム機、カーナビゲーション装置等の各種情報端末においては、液晶表示装置等の比較的薄型の表示装置が多く利用されている。このような表示装置においては、消費電力を低下させることや、表示画質を向上させることが共通の課題となっている。そこで、従来、表示装置に関し、このような課題を解決することを目的とした様々な技術が考案されている。
 例えば、表示画質を向上させるための技術として、リフレッシュレートを上げる方法が挙げられる。例えば、動画を表示する際に、リフレッシュレートを「60Hz(すなわち、60fps)」から「120Hz(すなわち、120fps)」に上げることにより、より滑らかな動きを表現することができるとともに、フリッカなどの表示不具合の発生を抑制することができる。
 しかしながら、リフレッシュレートが高まるにつれて、その分表示パネルの走査回数が増加するため、消費電力が増加することとなる。このため、表示画質の向上よりも消費電力の低減を重視する場合には、反対に、リフレッシュレートを下げるといった技術が用いられる場合がある。
 例えば、下記特許文献1には、擬似輪郭が発生しやすい時またはそれが目立つ映像表示時には、積極的にリフレッシュレートを高速化して画質を改善し、擬似輪郭が発生しにくい場合または発生しても目立たない映像の場合には、積極的にリフレッシュレートを下げて低消費電力化する技術が開示されている。
 一方、液晶表示装置においては、液晶の応答時間に対する書き込み時間が短いと、その電圧保持率が低下し、結果的にコントラスト比の低下を招くことが知られている。特に近年では、表示パネルの高解像度化が顕著であり、これに伴って各走査線に対する書き込み時間が短くなってきているため、このような問題が生じ易い。
 そこで、このような問題を解決すべく、下記引用文献2には、2線同時駆動法(ダブルスキャン式)を用いて、各走査線に対して2回の書き込みを行うことにより、液晶の電圧保持率を高めるといった技術が開示されている。
日本国公開特許公報「特開2010-145810号公報(公開日:2010年7月1日)」 日本国公開特許公報「特開平10-96893号公報(公開日:1998年4月14日)」
 (従来の表示装置によるリフレッシュレートの変更例)
 ここで、図5を参照して、従来の表示装置によるリフレッシュレートの変更例を説明する。図5は、従来の表示装置によるリフレッシュレートの変更例を示す図である。
 図5(a)~(c)は、フレーム期間の構成、および、各フレーム期間における各ゲート信号ラインの駆動パルスのパルス波形を示すものである。このうち、図5(a)は、通常駆動時を示す。また、図5(b)は、リフレッシュレートの変更時(通常駆動時の1/2)を示す。また、図5(c)は、リフレッシュレートの変更時(通常駆動時の1/3)を示す。
 一方、図5(a)~(c)において、Vsyncは、フレーム期間毎に発生する垂直同期信号のパルス波形を示す。また、Vg(0)は、1行目(先頭行)のゲート信号ラインの駆動パルスのパルス波形を示す。また、Vg(m)は、m行目のゲート信号ラインの駆動パルスのパルス波形を示す。そして、Vg(M)は、M行目(末尾行)のゲート信号ラインの駆動パルスのパルス波形を示す。
 この図5では、従来の表示装置により、複数のゲート信号ラインを走査しないフレーム期間(以下、「休止期間」と示す)を設けることにより、表示パネルのリフレッシュレートを変更する例を示している。
 例えば、従来の表示装置では、通常駆動時(すなわち、基準のリフレッシュレートによる表示パネルの駆動時)には、図5(a)に示すように、複数のゲート信号ラインを走査するフレーム期間(以下、「走査期間」と示す)が複数連続して設けられる。例えば、通常駆動時のリフレッシュレートが60Hzの場合は、1秒間あたり60回の走査期間が連続して設けられる。
 そして、従来の表示装置は、リフレッシュレート変更時には、一部のフレーム期間を、休止期間に変更する。例えば、リフレッシュレートを60Hzから30Hzへ変更する場合は、図5(b)に示すように、1つの走査期間と1つの休止期間とが交互に設けられ、走査期間と休止期間との比が1:1となるように、リフレッシュレート変更前の複数のフレーム期間のうち、該当するフレーム期間を走査期間から休止期間に変更する。これにより、1秒間あたりの走査回数が30となり、表示パネルのリフレッシュレートは、60Hzから30Hzへ変更されることとなる。
 同様に、リフレッシュレートを60Hzから20Hzへ変更する場合は、図5(c)に示すように、1つの走査期間と2つの休止期間とが交互に設けられ、走査期間と休止期間との比が1:2となるように、リフレッシュレート変更前の複数のフレーム期間のうち、該当するフレーム期間を走査期間から休止期間に変更する。これにより、1秒間あたりの走査回数が20となり、表示パネルのリフレッシュレートは、60Hzから20Hzへ変更されることとなる。
 このように、休止期間を設けることによりリフレッシュレートを変更することで、表示パネルの走査期間を短時間化することができるため、走査期間の長さを調整することによりリフレッシュレートを変更するよりも、消費電力を削減することができる。
 ここで、図5(a)~(c)に示すとおり、リフレッシュレートの変更前後において、各ゲート信号ラインの駆動期間(ON電圧(Hiレベル電圧)が印加されている期間)の長さは変化しない。これに対し、リフレッシュレートの変更前後において、各ゲート信号ラインの非駆動期間(上記駆動期間以外の期間であり、OFF電圧(Loレベル電圧)が印加されている期間)の長さは変化する。
 例えば、図5(a)~(c)に示す例では、リフレッシュレートに関わらず、各ゲート信号ラインの駆動パルスのパルス数は「1」であり、そのパルス幅も固定されたままである。
 これに対し、例えば、リフレッシュレートを1/2に変更(例えば、60Hzから30Hzに変更)した場合、走査期間と休止期間との比が1:1となるように、1つの走査期間と1つの休止期間とが交互に設けられるため、各ゲート信号ラインの非駆動期間の長さは、2つの休止期間分(例えば、2/60秒)に延長される。
 また、リフレッシュレートを1/3に変更(例えば、60Hzから20Hzに変更)した場合、走査期間と休止期間との比が1:2となるように、1つの走査期間と2つの休止期間とが交互に設けられるため、各ゲート信号ラインの非駆動期間の長さは、3つの休止期間分(例えば、3/60秒)に延長される。
 このように、休止期間を設けることによってリフレッシュレートを変更する構成を採用した場合、従来の表示装置では、リフレッシュレートの変更に伴い、各ゲート信号ラインの駆動期間の長さと非駆動期間の長さとのデューティ比(以下、「ON/OFF比率」と示す。)が変動してしまう。特に近年では、画素のスイッチング素子のOFF特性の向上に伴い、休止期間を長時間化することが可能となっているため、このようなON/OFF比率の変動が生じ易くなっている。
 また、上記特許文献2に記載されているように、単に各ゲート信号ラインに対する走査時の書き込み回数を増加するだけでは、やはり各ゲート信号ラインのON/OFF比率が変動してしまう。
 そして、このようなON/OFF比率の変動は、各画素を構成するスイッチング素子の閾値電圧の変動を招いてしまう。
 各画素のスイッチング素子は、そのスイッチング素子を予め定められたON/OFF比率で動作させたときに、予め定められたON電圧およびOFF電圧で動作するように設計されている。このため、上記したように、表示パネルのリフレッシュレートを大きく変更したり、各ゲート信号ラインに対する走査時の書き込み回数を増加したりしてしまうと、各スイッチング素子のON/OFF比率も大きく変更されてしまい、これにより、各スイッチング素子の閾値電圧にズレが生じてしまう。その結果、各スイッチング素子が予め定められたON電圧およびOFF電圧で動作できなくなってしまう。
 (スイッチング素子の閾値電圧の変動)
 ここで、図6および図7を参照して、スイッチング素子のON/OFF比率の変動による、その閾値電圧が変動する例について説明する。図6は、表示パネルの画素に用いられるスイッチング素子の特性を示す図である。図7は、スイッチング素子のON/OFF比率と、閾値電圧Vthの安定度とを、表示パネルの画像解像度毎に示す表である。このときの駆動方法は休止駆動を用いていない例である。
 図7に示すように、あるスイッチング素子を、VGAサイズ(640×480画素)の表示パネルに用いた場合、そのスイッチング素子のON/OFF比率は「0.17%」となる。この場合、図7において上記閾値電圧Vthの安定度が「◎」と示されているように、スイッチング素子を正常に動作させることができる。
 例えば、図6に示すように、所定の電圧Vghを印加したときには、ON状態で安定し、所定の電圧Vglを印加した場合には、OFF状態で安定する。すなわち、このスイッチング素子は、そのON/OFF比率が「0.17%」となるような表示パネルに用いた場合に、上記電圧Vghおよび上記電圧Vglによって、安定して動作するものであることが分かる。
 一方、図7に示すように、XGAサイズ(1024×768画素)、FHDサイズ(1920×1080画素)、QXGAサイズ(2048×1536画素)、QFHDサイズ(3840×2160画素)、8K4Kサイズ(7680×4320画素)というように、表示パネルの画像解像度が高まるにつれ、上記ON/OFF比率は、「0.11%」、「0.08%」、「0.05%」、「0.04%」、「0.02%」というように、次第に小さくなっていく。
 この場合、図6に示すように、上記ON/OFF比率が小さくなるにつれ、上記閾値電圧Vthが低電圧側にシフトしていく。このシフト量が大きいと、スイッチング素子が正常に動作することができなくなってしまう。例えば、上記ON/OFF比率が「0.08%」以下になると、図7において閾値電圧Vthの安定度が「△」または「×」と示されているように、スイッチング素子を正常に動作させることができなくなる。
 例えば、上記電圧Vglを印加したにも関わらず、スイッチング素子がON状態からOFF状態に切り替わらないといった不具合が生じてしまう。
 このようなON/OFF比率の低下よるスイッチング素子の動作不具合は、表示パネルの画像解像度が高められた場合のみならず、図5を参照して説明したように、リフレッシュレートの変更により走査期間と休止期間との比が変更された場合にも生じ得る。
 本発明は、前記の問題に鑑みてなされたものであり、その目的は、表示パネルのリフレッシュレート変更に伴うスイッチング素子の動作不具合が発生し難い表示装置を提供することにある。
 上述した課題を解決するため、本発明に係る駆動装置は、複数の画素を有する表示パネルを駆動する駆動装置であって、前記表示パネルが有する複数のゲート信号ラインを順次走査する走査期間と、前記複数のゲート信号ラインの順次走査を休止する休止期間とをそれぞれ設定することにより、前記表示パネルのリフレッシュレートを変更するリフレッシュレート変更手段と、前記走査期間と前記休止期間との比に応じて、前記走査期間において各ゲート信号ラインを駆動する駆動時間を制御する駆動量制御手段とを備えることを特徴とする。
 本発明によれば、表示パネルのリフレッシュレートの変更に応じて、各スイッチング素子のON/OFF比率を適切なものへと調整することができる。これにより、スイッチング素子の閾値電圧のシフトを抑制することができる。よって、表示パネルのリフレッシュレート変更に伴うスイッチング素子の動作不具合が発生し難い表示装置を提供することができる。
実施形態1に係る表示装置の全体構成を示す図である。 実施形態1に係る表示装置による、リフレッシュレートの変更例、および各ゲート信号ラインの駆動期間の長さの制御例を示す図である。 実施形態2に係る表示装置による、リフレッシュレートの変更例、および各ゲート信号ラインの駆動期間の長さの制御例を示す図である。 酸化物半導体を用いたTFTを含む、各種TFTの特性を示す図である。 従来の表示装置によるリフレッシュレートの変更例を示す図である。 表示パネルの画素に用いられるスイッチング素子の特性を示す図である。 スイッチング素子のON/OFF比率と、閾値電圧の安定度とを、表示パネルの解像度毎に示す表である。
 (実施形態1)
 本発明に係る実施形態について、図面を参照して以下に説明する。まず、本発明に係る実施形態1について説明する。
 (表示装置の構成)
 はじめに、図1を参照して、実施形態1に係る表示装置1の構成例について説明する。図1は、実施形態1に係る表示装置1の全体構成を示す図である。
 図1に示すように、表示装置1は、表示パネル2、ディスプレイ駆動回路10、および電源生成回路28を備えている。このうち、ディスプレイ駆動回路10は、タイミングコントローラ12、走査線駆動回路14、信号線駆動回路16、および共通電極駆動回路18を備えている。
 この表示装置1は、電子書籍端末、スマートフォン、携帯電話、PDA、ラップトップ型パーソナルコンピュータ、携帯ゲーム機、カーナビゲーション装置等において、各種情報を表示するための表示装置として搭載されるものである。本実施形態では、表示装置1としてアクティブマトリクス型の液晶表示装置を採用している。したがって、本実施形態の表示パネル2は、アクティブマトリクス型の液晶表示パネルであり、上記したその他の構成要素は、このような液晶表示パネルを駆動するように構成されている。
 (表示パネル)
 表示パネル2は、複数の画素、複数のゲート信号ラインG、および複数のソース信号ラインSを備えている。
 複数の画素は、複数の画素列および複数の画素行からなる、いわゆる格子状に配設されている。
 複数のゲート信号ラインGは、画素列方向(画素列に沿った方向)に並設されている。複数のゲート信号ラインGの各々は、複数の画素行のうちの対応する画素行の各々の画素に対して電気的に接続されている。
 複数のソース信号ラインSは、画素行方向(画素行に沿った方向)に並設されており、いずれも複数のゲート信号ラインGの各々と直交している。複数のソース信号ラインSの各々は、複数の画素列のうちの対応する画素列の各々の画素に対して電気的に接続されている。
 図1に示す例では、表示パネル2には、N列×M行に配設された複数の画素が設けられていることに応じて、N本のソース信号ラインS、およびM本のゲート信号ラインGが設けられている。
 (走査線駆動回路)
 走査線駆動回路14は、複数のゲート信号ラインGを順次選択して走査する。具体的には、走査線駆動回路14は、複数のゲート信号ラインGを順次選択し、選択したゲート信号ラインGに対して、当該ゲート信号ラインG上の各画素に備えられたスイッチング素子(TFT)をONに切り替えるためのON電圧を供給する。
 (信号線駆動回路)
 信号線駆動回路16は、ゲート信号ラインGが選択されている間、そのゲート信号ラインG上の各画素に対して、対応するソース信号ラインSから、画像データに応じたソース信号を供給する。具体的に説明すると、信号線駆動回路16は、入力された映像信号に基づいて、選択されたゲート信号ラインG上の各画素に出力すべき電圧の値を算出し、その値の電圧をソース出力アンプ(図示を省略する)から各ソース信号ラインSに向けて出力する。その結果、選択されたゲート信号ラインG上の各画素に対してソース信号が供給され、このソース信号が書き込まれることとなる。
 (共通電極駆動回路)
 共通電極駆動回路18は、複数の画素の各々に設けられている共通電極に対し、当該共通電極を駆動するための所定の共通電圧を供給する。
 (タイミングコントローラ)
 タイミングコントローラ12には、外部(図1に示す例では、システム側コントロール部30としているが、これに限らない。)から映像信号および制御信号が入力される。ここでいう映像信号とは、クロック信号、同期信号、画像データ信号を含んでいる。また、制御信号には、リフレッシュレートの変更指示が含まれる場合がある。そして、タイミングコントローラ12は、この映像信号および制御信号に従って、図1において実線矢印で示されているように、各駆動回路が同期して動作するための各種制御信号を各駆動回路に対して出力する。
 例えば、タイミングコントローラ12は、走査線駆動回路14に対して、ゲートスタートパルス信号、ゲートクロック信号GCK、およびゲート出力制御信号GOEを供給する。走査線駆動回路14は、ゲートスタートパルス信号を受け取ると、複数のゲート信号ラインGの走査を開始する。そして、走査線駆動回路14は、ゲートクロック信号GCKおよびゲート出力制御信号GOEに従って、各ゲート信号ラインGに対して、順次ON電圧を供給していく。
 また、タイミングコントローラ12は、信号線駆動回路16に対して、ソーススタートパルス信号、ソースラッチストローブ信号、およびソースクロック信号を出力する。信号線駆動回路16は、ソーススタートパルス信号に基づいて、入力された各画素の画像データをソースクロック信号に従ってレジスタに蓄え、次のソースラッチストローブ信号に従って、各ソース信号ラインSに対し、画像データに応じたソース信号を供給する。
 (電源生成回路)
 電源生成回路28は、外部(図1に示す例では、システム側コントロール部30としているが、これに限らない。)から供給された入力電源から、走査線駆動回路14、信号線駆動回路16、および共通電極駆動回路18が必要とする電圧の各々を生成する。そして、図1において点線矢印で示されているように、電源生成回路28は、走査線駆動回路14、信号線駆動回路16、および共通電極駆動回路18の各々に対して、生成した電圧を供給する。
 (表示装置1のさらなる機能)
 ここで、表示装置1が備えるさらなる機能について説明する。表示装置1は、リフレッシュレート変更部15および駆動量制御部20をさらに備えている。図1に示す例では、リフレッシュレート変更部15および駆動量制御部20は、タイミングコントローラ12に備えられているが、これに限らず、タイミングコントローラ12以外の回路等に備えられていてもよい。
 (リフレッシュレート変更部15)
 リフレッシュレート変更部15は、表示パネル2のリフレッシュレートを変更する。リフレッシュレートとは、表示パネル2の表示を書き換える頻度を示すものである。例えば、リフレッシュレートが「60Hz」の場合は、1秒間に60回表示パネル2の表示を書き換え(すなわち、1秒間に60フレームを表示し)、リフレッシュレートが「30Hz」の場合は、1秒間に30回表示パネル2の表示を書き換える(すなわち、1秒間に30フレームを表示する)ということである。
 一般的に、表示パネルにおいては、リフレッシュレートが高くなるほど、表示画質が良くなる一方、書き換えの頻度が高くなるために、消費電力が高くなる。したがって、例えば、動画を表示する場合や、高画質モードが選択された場合等、表示画質を優先する場合には、リフレッシュレートが高く設定され、静止画を表示する場合や、低消費電力モードが選択された場合等、低消費電力を優先する場合には、リフレッシュレートが低く設定される場合がある。
 本実施形態では、表示装置1は、リフレッシュレートの変更指示を外部装置(例えば、システムコントロール部30)から受け取る。これに応じて、リフレッシュレート変更部15が、リフレッシュレートを変更する。
 表示パネル2のリフレッシュレートが変更されると、表示装置1の各部は、タイミングコントローラ12からの各種制御信号に従って、変更後のリフレッシュレートで表示パネル2が表示動作を行うように、表示パネル2を駆動することとなる。
 (駆動量制御部20)
 駆動量制御部20は、表示パネル2のリフレッシュレートを決定付ける、走査期間と休止期間との比に応じて、各ゲート信号ラインGに供給する電荷量を制御する。
 具体的には、駆動量制御部20は、複数のゲート信号ラインGの各々について、当該ゲート信号ラインGのON/OFF比率(駆動期間の長さと非駆動期間の長さとのデューティ比)が一定に保たれるように、各ゲート信号ラインGに供給する電荷量を制御する。特に、本実施形態の駆動量制御部20は、各当該ゲート信号ラインGの駆動期間の長さを制御することにより、各ゲート信号ラインGに供給する電荷量を制御する。
 ここでいうゲート信号ラインGの駆動期間とは、そのゲート信号ラインGにON電圧(Hiレベル電圧)が印加されている期間を意味する。一方、ゲート信号ラインGの非駆動期間とは、上記駆動期間以外の期間であり、すなわち、そのゲート信号ラインGにOFF電圧(Loレベル電圧)が印加されている期間を意味する。
 (リフレッシュレートの変更例および駆動期間の長さの制御例)
 以下、図2を参照して、実施形態1に係る表示装置1による、リフレッシュレートの変更例、および各ゲート信号ラインGの駆動期間の長さの制御例を説明する。図2は、実施形態1に係る表示装置1による、リフレッシュレートの変更例、および各ゲート信号ラインGの駆動期間の長さの制御例を示す図である。
 図2(a)~(c)は、フレーム期間の構成、および、各フレーム期間における各ゲート信号ラインGの駆動パルスのパルス波形を示すものである。このうち、図2(a)は、通常駆動時を示す。また、図2(b)は、リフレッシュレートの変更時(通常駆動時の1/2)を示す。また、図2(c)は、リフレッシュレートの変更時(通常駆動時の1/3)を示す。以下、通常駆動時のリフレッシュレートが60Hzであるものとして、説明する。
 一方、図2(a)~(c)において、Vsyncは、フレーム期間毎に発生する垂直同期信号のパルス波形を示す。また、Vg(0)は、1行目(先頭行)のゲート信号ラインGの駆動パルスのパルス波形を示す。また、Vg(m)は、m行目のゲート信号ラインGの駆動パルスのパルス波形を示す。そして、Vg(M)は、M行目(末尾行)のゲート信号ラインGの駆動パルスのパルス波形を示す。
 (リフレッシュレート:通常駆動時)
 図2(a)に示すように、通常駆動時(すなわち、リフレッシュレートが60Hzの場合)の場合、休止期間が設けられず、複数の走査期間が連続して設けられる。各走査期間において、各ゲート信号ラインGの駆動パルスのパルス数は「1」である。すなわち、各ゲート信号ラインGの駆動期間の長さは、「1」パルス分であり、各ゲート信号ラインGの非駆動期間の長さは、「1」フレーム期間分(すなわち、1/60秒)である。すなわち、各ゲート信号ラインGのON/OFF比率は「1:1」である。
 (リフレッシュレート:通常駆動時の1/2)
 図2(b)に示すように、リフレッシュレートが通常駆動時の1/2(すなわち、30Hz)に変更された場合、走査期間と休止期間との比が1:1となるように、1つの走査期間と1つの休止期間とが交互に設けられる。
 これにより、各ゲート信号ラインGの非駆動期間の長さは、「2」フレーム期間分(すなわち、2/60秒)に延長される。これに応じて、各ゲート信号ラインGの駆動パルスのパルス数は、駆動量制御部20の制御により、「2」に増やされる。すなわち、各ゲート信号ラインGの駆動期間の長さは、「2」パルス分に変更される。これにより、各ゲート信号ラインGのON/OFF比率は、リフレッシュレートの変更前と同じく、「1:1」に保たれる。
 (リフレッシュレート:通常駆動時の1/3)
 図2(c)に示すように、リフレッシュレートが通常駆動時の1/3(すなわち、20Hz)に変更された場合、走査期間と休止期間との比が1:2となるように、1つの走査期間と2つの休止期間とが交互に設けられる。
 これにより、各ゲート信号ラインGの非駆動期間の長さは、「3」フレーム期間分(すなわち、3/60秒)に延長される。これに応じて、各ゲート信号ラインGの駆動パルスのパルス数は、駆動量制御部20の制御により、「3」に増やされる。すなわち、各ゲート信号ラインGの駆動期間の長さは、「3」パルス分に変更される。これにより、各ゲート信号ラインGのON/OFF比率は、リフレッシュレートの変更前と同じく、「1:1」に保たれる。
 要するに、表示装置1は、走査期間と休止期間との比が1:0の場合(60Hzの場合)は、上記パルス数を「1」とし、走査期間と休止期間との比が1:1の場合(30Hzの場合)は、上記パルス数を「2」とし、走査期間と休止期間との比が1:2の場合(20Hzの場合)は、上記パルス数を「3」とする。表示装置1は、このように上記比に応じて適用する上記パルス数を、予め上記比と対応付けてメモリ等に格納しておいてもよく、上記比が変更される毎に算出してもよい。
 (効果)
 このように、本実施形態に係る表示装置1(リフレッシュレート変更部15)は、各ゲート信号ラインGの走査を休止する休止期間を設けることにより、表示パネル2のリフレッシュレートを下げる構成を採用している。
 このようにリフレッシュレートが変更されると、走査期間と休止期間との比が変更されるが、本実施形態に係る表示装置1は、この変更に応じて、各ゲート信号ラインの駆動パルスのパルス数を変更することにより、各ゲート信号ラインGのON/OFF比率を一定に保つことができる。これにより、本実施形態に係る表示装置1は、スイッチング素子の閾値電圧のシフトを抑制することが可能となっている。
 特に、本実施形態に係る表示装置1は、発生させる上記パルス数を変更することにより、上記ON/OFF比率を一定に保つ構成を採用しているため、簡単な構成によりコストを抑えつつ、上記ON/OFF比率を制御することが可能となっている。
 (実施形態2)
 次に、図3を参照して、本発明に係る実施形態2について説明する。実施形態1では、各ゲート信号ラインGの駆動パルスのパルス数を制御することにより、各ゲート信号ラインGの駆動期間の長さを制御することとした。この実施形態2では、各ゲート信号ラインGの駆動パルスのパルス幅を制御することにより、各ゲート信号ラインGの駆動期間の長さを制御する例を説明する。なお、以下では、実施形態2に係る表示装置1に関し、実施形態1に係る表示装置1との相違点についてのみ説明する。その他の点については実施形態1の表示装置1と同様であるために、説明を省略する。なお、実施形態1(図2)の説明と同様に、以下、通常駆動時のリフレッシュレートが60Hzであるものとして、説明する。
 (リフレッシュレートの変更例および駆動期間の長さの制御例)
 図3は、実施形態2に係る表示装置1による、リフレッシュレートの変更例、および各ゲート信号ラインGの駆動期間の長さの制御例を示す図である。
 (リフレッシュレート:通常駆動時)
 図3(a)に示すように、通常駆動時(すなわち、リフレッシュレートが60Hzの場合)の場合、休止期間が設けられず、複数の走査期間が連続して設けられる。各走査期間において、各ゲート信号ラインGの駆動パルスのパルス幅は「1」パルス分である。すなわち、各ゲート信号ラインGの駆動期間の長さは、「1」パルス分であり、各ゲート信号ラインGの非駆動期間の長さは、「1」フレーム期間分(すなわち、1/60秒)である。すなわち、各ゲート信号ラインGのON/OFF比率は「1:1」である。
 (リフレッシュレート:通常駆動時の1/2)
 図3(b)に示すように、リフレッシュレートが通常駆動時の1/2(すなわち、30Hz)に変更された場合、走査期間と休止期間との比が1:1となるように、1つの走査期間と1つの休止期間とが交互に設けられる。
 これにより、各ゲート信号ラインGの非駆動期間の長さは、「2」フレーム期間分(すなわち、2/60秒)に延長される。これに応じて、各ゲート信号ラインGの駆動パルスのパルス幅は、駆動量制御部20の制御により、「2」パルス分に増やされる。すなわち、各ゲート信号ラインGの駆動期間の長さは、「2」パルス分に変更される。これにより、各ゲート信号ラインGのON/OFF比率は、リフレッシュレートの変更前と同じく、「1:1」に保たれる。
 (リフレッシュレート:通常駆動時の1/3)
 図3(c)に示すように、リフレッシュレートが通常駆動時の1/3(すなわち、20Hz)に変更された場合、走査期間と休止期間との比が1:2となるように、1つの走査期間と2つの休止期間とが交互に設けられる。
 これにより、各ゲート信号ラインGの非駆動期間の長さは、「3」フレーム期間分(すなわち、3/60秒)に延長される。これに応じて、各ゲート信号ラインGの駆動パルスのパルス幅は、駆動量制御部20の制御により、「3」パルス分に増やされる。すなわち、各ゲート信号ラインGの駆動期間の長さは、「3」パルス分に変更される。これにより、各ゲート信号ラインGのON/OFF比率は、リフレッシュレートの変更前と同じく、「1:1」に保たれる。
 要するに、表示装置1は、走査期間と休止期間との比が1:0の場合(60Hzの場合)は、上記パルス幅を「1」パルス分とし、走査期間と休止期間との比が1:1の場合(30Hzの場合)は、上記パルス幅を「2」パルス分とし、走査期間と休止期間との比が1:2の場合(20Hzの場合)は、上記パルス幅を「3」パルス分とする。表示装置1は、このように上記比に応じて適用する上記パルス幅を、予め上記比と対応付けてメモリ等に格納しておいてもよく、上記比が変更される毎に算出してもよい。
 (効果)
 このように、本実施形態に係る表示装置1(リフレッシュレート変更部15)は、各ゲート信号ラインGの走査を休止する休止期間を設けることにより、表示パネル2のリフレッシュレートを下げる構成を採用している。
 このようにリフレッシュレートが変更されると、走査期間と休止期間との比が変更されるが、本実施形態に係る表示装置1は、この変更に応じて、各ゲート信号ラインの駆動パルスのパルス幅を変更することにより、各ゲート信号ラインGのON/OFF比率を一定に保つことができる。これにより、本実施形態に係る表示装置1は、スイッチング素子の閾値電圧のシフトを抑制することが可能となっている。
 特に、本実施形態に係る表示装置1は、発生させる上記パルス幅を変更することにより、上記ON/OFF比率を一定に保つ構成を採用しているため、簡単な構成によりコストを抑えつつ、且つきめ細かく、上記ON/OFF比率を制御することが可能となっている。
 (表示パネル2の画素)
 次に、上記各実施形態に係る表示装置1が備える表示パネル2の画素について説明する。
 上記各実施形態の表示装置1においては、表示パネル2が備える複数の画素の各々のTFTとして、いわゆる酸化物半導体を用いたTFTを採用しており、特に、上記酸化物半導体として、インジウム(In)、ガリウム(Ga)、および亜鉛(Zn)から構成される酸化物である、いわゆるIGZO(InGaZnOx)が用いられているTFTを採用している。以下、酸化物半導体を用いたTFTの優位性を説明する。
 (TFT特性)
 図4は、酸化物半導体を用いたTFTを含む、各種TFTの特性を示す図である。この図4では、酸化物半導体を用いたTFT、a-Si(amorphous silicon)を用いたTFT、およびLTPS(Low Temperature Poly Silicon)を用いたTFTの各々の特性を示す。
 図4において、横軸(Vg)は、上記各TFTにおいてゲートに供給されるON電圧の電圧値を示し、縦軸(Id)は、上記各TFTにおけるソース-ドレイン間の電流量を示す。
 特に、図中において「TFT-on」と示されている期間は、ON電圧の電圧値に応じたトランジスタのON状態を示し、図中において「TFT-off」と示されている期間は、OFF電圧の電圧値に応じたトランジスタのOFF状態を示す。
 図4に示すように、酸化物半導体を用いたTFTは、a-Siを用いたTFTよりも、ON状態の時の電子移動度が高い。
 図示は省略するが、具体的には、a-Siを用いたTFTは、そのTFT-on時のId電流が1uAであるのに対し、酸化物半導体を用いたTFTは、そのTFT-on時のId電流が20~50uA程度である。
 このことから、酸化物半導体を用いたTFTは、a-Siを用いたTFTよりも、ON状態の時の電子移動度が20~50倍程度高く、ON特性が非常に優れていることが分かる。
 また、図4に示すように、酸化物半導体を用いたTFTは、OFF状態のときのリーク電流が、a-Siを用いたTFTよりも少ない。
 図示は省略するが、具体的には、a-Siを用いたTFTは、そのTFT-off時のId電流が10pAであるのに対し、酸化物半導体を用いたTFTは、そのTFT-off時のId電流が0.1pA程度である。
 このことから、酸化物半導体を用いたTFTは、OFF状態のときのリーク電流が、a-Siを用いたTFTの1/100程度であり、リーク電流が殆ど生じない、OFF特性が非常に優れたものであることが分かる。
 上記各実施形態の表示装置1は、このような酸化物半導体(特に、IGZO)を用いたTFTを各画素に採用している。
 これにより、上記各実施形態の表示装置1は、各画素のTFTのON特性が優れたものとなるために、より小型のTFTで画素を駆動することができるので、各画素において、TFTが占める面積の割り合いを小さくすることができる。すなわち、各画素における開口率を高め、バックライト光の透過率を高めることができる。その結果、消費電力が少ないバックライトを採用したり、バックライトの輝度を抑制したりすることができるので、消費電力を低減することができる。
 また、上記各実施形態の表示装置1は、各画素のTFTのON特性が優れたものとなるために、各画素に対するソース信号の書き込み時間をより短時間化することもできるので、表示パネル2のリフレッシュレートを容易に高くすることができる。
 さらに、上記各実施形態の表示装置1は、各画素のTFTのOFF特性が優れたものとなるために、表示パネルの複数の画素の各々のソース信号が書き込まれている状態を長期間維持することができるので、高い表示画質を維持しつつ、表示パネル2のリフレッシュレートを容易に低くすることができるのである。
 (変形例)
 以下、実施形態の変形例を説明する。
 (変形例1)
 実施形態では、表示装置1は、外部装置からの指示に応じて、リフレッシュレートを変更することとした。これに限らず、例えば、表示装置1は、表示すべき映像データの内容に基づいて、リフレッシュレートを自ら変更することも可能である。
 この場合、例えば、表示装置1は、映像データをフレームメモリに格納しておき、このフレームメモリに格納されている映像データに基づいて、リフレッシュレートを変更してもよい。また、表示装置1は、リフレッシュレートの変更条件を、予めメモリ等に格納しておき、この変更条件に基づいてリフレッシュレートを変更してもよい。また、リフレッシュレートの変更条件は様々であってよい。例えば、表示装置1は、公知技術により映像データの動き量を算出し、この動き量が少ない場合は、リフレッシュレートを下げ、この動き量が多い場合は、リフレッシュレートを上げるようにしてもよい。
 また、フレーム毎に、画素値の総和をチェックサム値として算出し、このチェックサム値を以前のフレームのチェックサム値と比較することにより、リフレッシュレートを変更するようにしてもよい。例えば、チェックサム値の差が上限閾値以上の場合は、リフレッシュレートを上げるようにしてもよく、チェックサム値の差が下限閾値以下の場合は、リフレッシュレートを下げるようにしてもよい。
 (変形例2)
 実施形態では、表示装置1は、各ゲート信号ラインGの駆動期間の長さ(すなわち、駆動パルスのパルス数またはパルス幅)を制御することにより、スイッチング素子のON/OFF比率を一定に保つこととした。これに限らず、表示装置1は、各画素の駆動電圧(ON電圧およびOFF電圧の少なくともいずれか一方)を制御することにより、スイッチング素子のON/OFF比率を一定に保つのと同様の効果を奏することができる。
 スイッチング素子のON/OFF比率を一定に保つということは、すなわち、スイッチング素子がON状態のときに画素に供給される第1の電荷量と、スイッチング素子がOFF状態のときに画素に供給される第2の電荷量との比を一定に保つということである。ここで、上記第1の電荷量をS1とし、上記第2の電荷量をS2とすると、S1およびS2は以下数式(1)および(2)によって求められる。
 S1=Vgon×Ton・・・(1)
 S2=Vgoff×Toff・・・(2)
 上記数式(1)において、Tonは、1回の書き込みの際の駆動期間(ON電圧が印加されている期間)の長さを示す。また、Vgonは、上記駆動期間において画素に印加される電圧値を示す。
上記数式(2)において、Toffは、1回の書き込みの際の非駆動期間(OFF電圧が印加されている期間)の長さを示す。また、Vgoffは、上記非駆動期間において画素に印加される電圧値の絶対値を示す。
 スイッチング素子のON/OFF比率を一定に保つということは、S2/S1を一定に保つということと考えられる。そこで、例えば、非駆動期間(すなわち、上記Toff)が延長されたことにより上記S2が増加した場合は、これに応じて、上記S1を増加させることで、上記S2/S1を一定に保つことができる。
 この場合、駆動期間(すなわち、上記Ton)を延長することにより、上記S1を増加させることができるだけでなく、上記電圧値Vgonを増加させることによっても、上記S1を増加させることができる。
 また、非駆動期間(すなわち、上記Toff)が延長されたことにより上記S2が増加したとしても、これに応じて、上記電圧値Vgoffを減少させることによって、上記増加分を相殺し、上記S2/S1を一定に保つこともできる。
 いずれの場合も、表示装置1は、スイッチング素子のON/OFF比率を一定に保つのと同様の効果を奏することができ、したがって、信頼性問題の1つとなるスイッチング素子の閾値電圧のシフトを抑えることができる。
 このように、本変形例2の表示装置1(駆動量制御部20)は、画素が駆動される期間である駆動期間に画素に供給する第1の電荷量(S1)と、上記駆動区間以外の非駆動期間に画素に供給する第2の電荷量(S2)との比が、リフレッシュレートの変更前後で一定に保たれるように、複数の画素の各々に印加するON電圧値(Vgon)を制御することによって、第1の電荷量(S1)を制御することができる。
 これにより、本変形例2の表示装置1は、各画素のON電圧値を制御することによって、各画素における第1の電荷量(S1)と第2の電荷量(S2)との比を一定に保つことができる。したがって、スイッチング素子のON/OFF比率を変更することなく、スイッチング素子のON/OFF比率を一定に保つのと同様の効果を奏することができる。
 また、本変形例2の表示装置1(駆動量制御部20)は、画素が駆動される期間である駆動期間に画素に供給する第1の電荷量(S1)と、上記駆動区間以外の非駆動期間に画素に供給する第2の電荷量(S2)との比が、リフレッシュレートの変更前後で一定に保たれるように、複数の画素の各々に印加するOFF電圧値(Vgoff)を制御することによって、第2の電荷量(S2)を制御することもできる。
 これにより、本変形例2の表示装置1は、各画素のOFF電圧値を制御することによっても、各画素における第1の電荷量(S1)と第2の電荷量(S2)との比を一定に保つことができる。したがって、スイッチング素子のON/OFF比率を変更することなく、スイッチング素子のON/OFF比率を一定に保つのと同様の効果を奏することができる。
 (補足説明)
 以上、本発明の実施形態について説明したが、本発明は上述した実施形態に限定されるものではなく、請求項に示した範囲で種々の変更が可能である。すなわち、請求項に示した範囲で適宜変更した技術的手段を組み合わせて得られる実施形態についても本発明の技術的範囲に含まれる。
 例えば、実施形態に示した、リフレッシュレート等の各種設定値は、単なる例示にしか過ぎない。したがって、これらの設定値は、表示装置の特性や使用目的等により、当然、適切な値に変更され得るものである。
 また、実施形態1で説明したパルス幅の変更、実施形態2で説明したパルス数の変更、変形例2で説明した上記電圧値Vgonの変更、変形例2で説明した上記電圧値Vgoffの変更のうち、任意の複数の手法を組み合わせることによって、各ゲート信号ラインGのON/OFF比率を一定に保つようにしてもよい。
 例えば、実施形態1で説明したパルス幅の変更と、実施形態2で説明したパルス数の変更との双方を組み合わせることにより、各ゲート信号ラインGのON/OFF比率を、リフレッシュレートの変更前後で一定に保つことも可能である。例えば、ゲート信号ラインの駆動期間がパルス幅「1」およびパルス数「1」によって規定されているときに、その駆動期間を3倍に変更する場合、パルス数を「1」としたまま、パルス幅を「3」に変更してもよいし、パルス幅を「1」としたまま、パルス数を「3」に変更してもよいし、パルス幅を「1.5」に変更するとともに、パルス数を「2」に変更してもよい。
 また、例えば、上記駆動期間を1.5倍に変更する場合、パルス数を「1」としたまま、パルス幅を「1.5」に変更してもよいし、パルス幅を「0.75」に変更するとともに、パルス数を「2」に変更してもよい。
 また、実施形態では、酸化物半導体(特に、IGZO)を用いたTFTを各画素に採用している表示装置へ本発明を適用する例を説明したが、これに限らず、a-Siを用いたTFTや、LTPSを用いたTFT等の、他のTFTを各画素に採用している表示装置にも、本発明を適用することができる。
 各実施形態では、リフレッシュレートを下げる例を説明したが、もちろん、実施形態の表示装置1は、単位時間あたりの走査期間数を増やすことにより、リフレッシュレートを上げることもできる。この場合、表示装置1は、リフレッシュレートを下げる場合とは反対に、各ゲート信号ラインGの駆動パルスのパルス数を減らしたり、パルス幅を狭めたりすることによって、各ゲート信号ラインGの駆動期間を減らすことにより、各スイッチング素子のON/OFF比率を一定に保つことができる。これにより、表示装置1は、スイッチング素子の閾値電圧のシフトを抑制することができる。
 (まとめ)
 以上のように、本実施形態に係る駆動装置は、複数の画素を有する表示パネルを駆動する駆動装置であって、前記表示パネルが有する複数のゲート信号ラインを順次走査する走査期間と、前記複数のゲート信号ラインの順次走査を休止する休止期間とをそれぞれ設定することにより、前記表示パネルのリフレッシュレートを変更するリフレッシュレート変更手段と、前記走査期間と前記休止期間との比に応じて、前記走査期間において各ゲート信号ラインを駆動する駆動時間を制御する駆動量制御手段とを備えることを特徴とする。
 この駆動装置によれば、表示パネルのリフレッシュレートを変更した場合であっても、上記走査期間と上記休止期間との比に応じて、上記走査期間における各ゲート信号ラインの駆動時間を制御することにより、各スイッチング素子のON/OFF比率を適切なものへと調整することができる。これにより、この駆動装置によれば、信頼性問題の1つとなるスイッチング素子の閾値電圧のシフトを抑えることができる。
 また、上記駆動装置において、前記駆動量制御手段は、前記複数のゲート信号ラインの各々について、当該ゲート信号ラインの駆動時間と、当該ゲート信号ラインの前記駆動時間以外の非駆動時間との比が、リフレッシュレートの変更前後で一定に保たれるように、当該ゲート信号ラインの駆動時間を制御することが好ましい。
 上記駆動時間と上記非駆動時間との比を一定に保つということは、スイッチング素子のON/OFF比率を一定に保つのと同様の効果を奏することができるということである。したがって、この構成によれば、より確実に、各スイッチング素子のON/OFF閾値のシフトを抑えることができる。なお、上記駆動時間と上記非駆動時間との比が完全に一定に保たれなくとも、少なくとも上記ON/OFF閾値のズレを許容範囲内に収めるような制御であれば、この制御は、ここで規定する「一定に保たれるように制御する」の範疇に含まれる。
 また、上記駆動装置において、前記駆動量制御手段は、前記複数のゲート信号ラインの各々について、当該ゲート信号ラインの駆動パルスのパルス幅を制御することにより、当該ゲート信号ラインの駆動時間を制御することが好ましい。
 この構成によれば、比較的簡単な構成により上記電荷量を制御できるため、コストを抑えつつ、各スイッチング素子のON/OFF比率を適切なものへと調整することができる。また、上記電荷量を無段階に制御できるため、各スイッチング素子のON/OFF比率を、きめ細かく調整することができる。
 また、上記駆動装置において、前記駆動量制御手段は、前記複数のゲート信号ラインの各々について、当該ゲート信号ラインの駆動パルスのパルス数を制御することにより、当該ゲート信号ラインの駆動時間を制御することが好ましい。
 この構成によれば、比較的簡単な構成により上記電荷量を制御できるため、コストを抑えつつ、各スイッチング素子のON/OFF比率を適切なものへと調整することができる。
 また、本実施形態に係る表示装置は、複数の画素を有する表示パネルと、上記駆動装置を備えたことを特徴とする。
 この表示装置によれば、上記駆動装置と同様の効果を奏する表示装置を提供することができる。
 上記表示装置において、前記複数の画素の各々が有するスイッチング素子の半導体層には、酸化物半導体が用いられていることが好ましい。特に、上記表示装置において、前記酸化物半導体は、インジウム(In)、ガリウム(Ga)、および亜鉛(Zn)から構成される酸化物であることが好ましい。
 この構成によれば、各画素のON特性およびOFF特性が非常に優れたものとなり、リフレッシュレートの大幅な増減が容易に可能となるため、リフレッシュレートの変更に伴う、ON/OFF閾値のズレが生じ易く、よって、このズレを解消する必要性が高くなる。このため、このような表示装置において本実施形態の表示装置を適用することにより、より有用な効果を奏することができる。
 本発明に係る駆動装置および表示装置は、複数のゲート信号ラインを順次走査することにより、マトリクス状に配置された複数の画素の各々のスイッチング素子を画素行単位で駆動する、いわゆるマトリクス型の各種表示装置において利用可能である。
 1    表示装置
 2    表示パネル
 10   ディスプレイ駆動回路(駆動装置)
 12   タイミングコントローラ
 14   走査線駆動回路
 15   リフレッシュレート変更部(リフレッシュレート変更手段)
 16   信号線駆動回路
 18   共通電極駆動回路
 20   駆動量制御部(駆動量制御手段)
 28   電源生成回路
 30   システム側コントロール部

Claims (7)

  1.  複数の画素を有する表示パネルを駆動する駆動装置であって、
     前記表示パネルが有する複数のゲート信号ラインを順次走査する走査期間と、前記複数のゲート信号ラインの順次走査を休止する休止期間とをそれぞれ設定することにより、前記表示パネルのリフレッシュレートを変更するリフレッシュレート変更手段と、
     前記走査期間と前記休止期間との比に応じて、前記走査期間において各ゲート信号ラインを駆動する駆動時間を制御する駆動量制御手段と
     を備えることを特徴とする駆動装置。
  2.  前記駆動量制御手段は、
     前記複数のゲート信号ラインの各々について、当該ゲート信号ラインの駆動時間と、当該ゲート信号ラインの前記駆動時間以外の非駆動時間との比が、リフレッシュレートの変更前後で一定に保たれるように、当該ゲート信号ラインの駆動時間を制御する
     ことを特徴とする請求項1に記載の駆動装置。
  3.  前記駆動量制御手段は、
     前記複数のゲート信号ラインの各々について、当該ゲート信号ラインの駆動パルスのパルス幅を制御することにより、当該ゲート信号ラインの駆動時間を制御する
     ことを特徴とする請求項1または2に記載の駆動装置。
  4.  前記駆動量制御手段は、
     前記複数のゲート信号ラインの各々について、当該ゲート信号ラインの駆動パルスのパルス数を制御することにより、当該ゲート信号ラインの駆動時間を制御する
     ことを特徴とする請求項1から3のいずれか一項に記載の駆動装置。
  5.  複数の画素を有する表示パネルと、
     請求項1から4のいずれか一項に記載の駆動装置を備えたことを特徴とする表示装置。
  6.  前記複数の画素の各々が有するスイッチング素子の半導体層には、酸化物半導体が用いられていることを特徴とする請求項5に記載の表示装置。
  7.  前記酸化物半導体は、インジウム(In)、ガリウム(Ga)、および亜鉛(Zn)から構成される酸化物であることを特徴とする請求項6に記載の表示装置。
PCT/JP2013/053333 2012-02-20 2013-02-13 駆動装置および表示装置 WO2013125405A1 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
KR1020147023174A KR101574457B1 (ko) 2012-02-20 2013-02-13 구동 장치 및 표시 장치
EP13751806.4A EP2819119B1 (en) 2012-02-20 2013-02-13 Drive device and display device
JP2014500667A JP5833219B2 (ja) 2012-02-20 2013-02-13 駆動装置および表示装置
SG11201404810PA SG11201404810PA (en) 2012-02-20 2013-02-13 Drive device and display device
US14/375,837 US9378697B2 (en) 2012-02-20 2013-02-13 Drive device and display device
CN201380008024.5A CN104094346B (zh) 2012-02-20 2013-02-13 驱动装置和显示装置
US15/159,924 US9601074B2 (en) 2012-02-20 2016-05-20 Drive device and display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-034516 2012-02-20
JP2012034516 2012-02-20

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US14/375,837 A-371-Of-International US9378697B2 (en) 2012-02-20 2013-02-13 Drive device and display device
US15/159,924 Continuation US9601074B2 (en) 2012-02-20 2016-05-20 Drive device and display device

Publications (1)

Publication Number Publication Date
WO2013125405A1 true WO2013125405A1 (ja) 2013-08-29

Family

ID=49005592

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/053333 WO2013125405A1 (ja) 2012-02-20 2013-02-13 駆動装置および表示装置

Country Status (9)

Country Link
US (2) US9378697B2 (ja)
EP (1) EP2819119B1 (ja)
JP (2) JP5833219B2 (ja)
KR (1) KR101574457B1 (ja)
CN (2) CN104094346B (ja)
MY (1) MY167325A (ja)
SG (1) SG11201404810PA (ja)
TW (1) TWI546796B (ja)
WO (1) WO2013125405A1 (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105427782A (zh) * 2014-09-17 2016-03-23 联发科技股份有限公司 用于动态切换刷新率的处理器与相关电子装置
US9959821B2 (en) 2013-12-11 2018-05-01 Sharp Kabushiki Kaisha Liquid crystal display device and method for driving same
WO2018163897A1 (ja) * 2017-03-06 2018-09-13 シャープ株式会社 走査信号線駆動回路およびそれを備える表示装置
CN110751931A (zh) * 2018-01-22 2020-02-04 青岛海信移动通信技术股份有限公司 用于墨水屏的页面刷新方法及装置

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9378697B2 (en) 2012-02-20 2016-06-28 Sharp Kabushiki Kaisha Drive device and display device
US9905199B2 (en) 2014-09-17 2018-02-27 Mediatek Inc. Processor for use in dynamic refresh rate switching and related electronic device and method
US10515606B2 (en) 2016-09-28 2019-12-24 Samsung Electronics Co., Ltd. Parallelizing display update
US10916198B2 (en) 2019-01-11 2021-02-09 Apple Inc. Electronic display with hybrid in-pixel and external compensation
KR102617390B1 (ko) * 2019-02-15 2023-12-27 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
EP4064267A4 (en) 2020-02-06 2023-03-01 Samsung Electronics Co., Ltd. DISPLAY CONTROL METHOD AND ELECTRONIC DEVICE SUPPORTING THE SAME
CN112908242B (zh) * 2021-03-04 2022-06-21 合肥维信诺科技有限公司 显示面板的驱动方法、驱动装置和显示装置
JP2022172980A (ja) * 2021-05-07 2022-11-17 シャープ株式会社 表示制御装置、電子機器、制御プログラムおよび表示制御方法
KR20230061837A (ko) 2021-10-29 2023-05-09 삼성전자주식회사 가변 프레임 레이트 구동을 위한 어플리케이션 프로세서 및 이를 포함하는 디스플레이 시스템

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1096893A (ja) 1996-09-25 1998-04-14 Toshiba Corp 液晶表示素子
JP2004045662A (ja) * 2002-07-10 2004-02-12 Sharp Corp 表示装置およびその駆動方法
WO2004053826A1 (ja) * 2002-12-06 2004-06-24 Sharp Kabushiki Kaisha 液晶表示装置
JP2008197626A (ja) * 2006-12-15 2008-08-28 Nvidia Corp 節電のためにディスプレイのリフレッシュレートを調整するシステム、方法、及びコンピュータプログラム製品
JP2010145810A (ja) 2008-12-19 2010-07-01 Eastman Kodak Co 表示装置
WO2012008216A1 (ja) * 2010-07-15 2012-01-19 シャープ株式会社 データ信号線駆動回路、表示装置及びデータ信号線駆動方法
WO2013018736A1 (ja) * 2011-07-29 2013-02-07 シャープ株式会社 表示装置

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4123711B2 (ja) * 2000-07-24 2008-07-23 セイコーエプソン株式会社 電気光学パネルの駆動方法、電気光学装置、および電子機器
JP3730159B2 (ja) * 2001-01-12 2005-12-21 シャープ株式会社 表示装置の駆動方法および表示装置
JP4619095B2 (ja) * 2002-12-06 2011-01-26 シャープ株式会社 液晶表示装置
CN100472597C (zh) * 2002-12-06 2009-03-25 夏普株式会社 液晶显示装置
KR100717229B1 (ko) 2003-02-03 2007-05-11 샤프 가부시키가이샤 액정 표시 장치
US20090122087A1 (en) * 2007-11-02 2009-05-14 Junichi Maruyama Display device
JP2010032623A (ja) * 2008-07-25 2010-02-12 Sharp Corp 表示コントローラ、表示装置、および携帯型電子機器
CN105957481B (zh) * 2009-12-18 2019-12-31 株式会社半导体能源研究所 显示设备
CN101853640B (zh) * 2010-03-09 2012-10-17 华映视讯(吴江)有限公司 显示装置及其画面更新率的调变方法
WO2011136018A1 (en) * 2010-04-28 2011-11-03 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic appliance
BR112012029386A2 (pt) * 2010-05-21 2016-07-26 Sharp Kk dispositivo de vídeo, método de acionamento de dispositivo de vídeo, e sistema de vídeo
US9049695B2 (en) * 2010-11-18 2015-06-02 Qualcomm Incorporated Association rules based on channel quality for peer-to-peer and WAN communication
US9378697B2 (en) 2012-02-20 2016-06-28 Sharp Kabushiki Kaisha Drive device and display device

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH1096893A (ja) 1996-09-25 1998-04-14 Toshiba Corp 液晶表示素子
JP2004045662A (ja) * 2002-07-10 2004-02-12 Sharp Corp 表示装置およびその駆動方法
WO2004053826A1 (ja) * 2002-12-06 2004-06-24 Sharp Kabushiki Kaisha 液晶表示装置
JP2008197626A (ja) * 2006-12-15 2008-08-28 Nvidia Corp 節電のためにディスプレイのリフレッシュレートを調整するシステム、方法、及びコンピュータプログラム製品
JP2010145810A (ja) 2008-12-19 2010-07-01 Eastman Kodak Co 表示装置
WO2012008216A1 (ja) * 2010-07-15 2012-01-19 シャープ株式会社 データ信号線駆動回路、表示装置及びデータ信号線駆動方法
WO2013018736A1 (ja) * 2011-07-29 2013-02-07 シャープ株式会社 表示装置

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2819119A4

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9959821B2 (en) 2013-12-11 2018-05-01 Sharp Kabushiki Kaisha Liquid crystal display device and method for driving same
CN105427782A (zh) * 2014-09-17 2016-03-23 联发科技股份有限公司 用于动态切换刷新率的处理器与相关电子装置
WO2018163897A1 (ja) * 2017-03-06 2018-09-13 シャープ株式会社 走査信号線駆動回路およびそれを備える表示装置
CN110751931A (zh) * 2018-01-22 2020-02-04 青岛海信移动通信技术股份有限公司 用于墨水屏的页面刷新方法及装置

Also Published As

Publication number Publication date
JP2016027432A (ja) 2016-02-18
EP2819119B1 (en) 2018-06-13
JPWO2013125405A1 (ja) 2015-07-30
EP2819119A1 (en) 2014-12-31
JP6105026B2 (ja) 2017-03-29
CN104094346A (zh) 2014-10-08
MY167325A (en) 2018-08-16
KR101574457B1 (ko) 2015-12-03
US9601074B2 (en) 2017-03-21
TWI546796B (zh) 2016-08-21
KR20140119747A (ko) 2014-10-10
US20140368492A1 (en) 2014-12-18
US20160267870A1 (en) 2016-09-15
SG11201404810PA (en) 2014-11-27
CN106023917B (zh) 2019-03-12
EP2819119A4 (en) 2014-12-31
US9378697B2 (en) 2016-06-28
TW201337899A (zh) 2013-09-16
CN106023917A (zh) 2016-10-12
CN104094346B (zh) 2016-08-24
JP5833219B2 (ja) 2015-12-16

Similar Documents

Publication Publication Date Title
JP6105026B2 (ja) 駆動装置および表示装置
US9564092B2 (en) Drive device changing refresh rate of display panel and display device including drive device
US9311872B2 (en) Display device with timing controller
WO2012137799A1 (ja) 表示装置およびその駆動方法
US9177517B2 (en) Display device and drive method therefor
US9293103B2 (en) Display device, and method for driving same
US9299305B2 (en) Display device and drive method therefor
US9934743B2 (en) Drive device, drive method, display device and display method
WO2013027705A1 (ja) 表示装置、制御装置、及び、電子機器
US9147372B2 (en) Display device
US9412324B2 (en) Drive device and display device
US9349338B2 (en) Display device and method for driving same
WO2013024776A1 (ja) 表示装置およびその駆動方法
US20150022509A1 (en) Display device and drive method therefor
US20150109273A1 (en) Display device and drive method therefor

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13751806

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2014500667

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 2013751806

Country of ref document: EP

Ref document number: 14375837

Country of ref document: US

ENP Entry into the national phase

Ref document number: 20147023174

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE