WO2012068754A1 - 液晶显示器的像素阵列制造方法 - Google Patents

液晶显示器的像素阵列制造方法 Download PDF

Info

Publication number
WO2012068754A1
WO2012068754A1 PCT/CN2010/079802 CN2010079802W WO2012068754A1 WO 2012068754 A1 WO2012068754 A1 WO 2012068754A1 CN 2010079802 W CN2010079802 W CN 2010079802W WO 2012068754 A1 WO2012068754 A1 WO 2012068754A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
photoresist layer
data line
region
etching
Prior art date
Application number
PCT/CN2010/079802
Other languages
English (en)
French (fr)
Inventor
贺成明
李明羲
Original Assignee
深圳市华星光电技术有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 深圳市华星光电技术有限公司 filed Critical 深圳市华星光电技术有限公司
Publication of WO2012068754A1 publication Critical patent/WO2012068754A1/zh

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1259Multistep manufacturing methods
    • H01L27/1288Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66742Thin film unipolar transistors
    • H01L29/6675Amorphous silicon or polysilicon transistors
    • H01L29/66765Lateral single gate single channel transistors with inverted structure, i.e. the channel layer is formed after the gate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Ceramic Engineering (AREA)
  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)

Description

液晶显示器的像素阵列制造方法 技术领域
本发明是有关于一种液晶显示器制造技术,特别是有关于一种液晶显示器的像素阵列制造方法。
背景技术
现今液晶显示器已成为显示技术的主流,广泛应用于各种电子产品,诸如移动电话、个人数字助理(PDA)、数码相机、计算机屏幕或笔记本计算机屏幕等等。其中薄膜晶体管液晶显示器(TFT LCD)使用薄膜晶体管(Thin film transistor;TFT)作为像素的开关,适用于需要高分辨率的应用,因此占有重要的地位。
在TFT LCD中,每个像素具有一个TFT作为开关。所述TFT的栅极(Gate)连接至扫描线(Scan line),源极(Source)连接至数据线(Data line),而漏极(Drain)连接至像素电极。当扫描线被驱动时,所述TFT被导通,对应的数据线送入视讯信号,将像素电极充电到适当的电压。然后所述TFT关断,直到下次写入信号。
TFT LCD的制造工艺流程一般包含三个阶段:阵列工艺(Array process)、液晶注入工艺(Cell process)以及组装工艺(Module process)。其中在Array工艺阶段中,是将TFT、储存电容以及线路等形成于玻璃基板上。
图1至图3显示习知技术之薄膜晶体管液晶显示器的像素阵列制造方法的步骤。图1至图3的各个图均包含两个部份(A)与(B),其中(A)部份显示形成TFT部份(亦可称为开关区)的截面,(B)部份显示形成数据线区的截面。
习知技术之薄膜晶体管液晶显示器的像素阵列制造方法主要采用四道光罩工艺。如图1所示,在习知技术之薄膜晶体管液晶显示器的像素阵列制造方法中,先在玻璃基板100上利用沈积工艺形成第一金属层,并一利用光罩进行显影制程。显影制程是在第一金属层上涂布光阻剂(未图示)后,依据具有特定图案的第一道光罩利用一曝光机对光阻剂进行曝光再用显影剂(developer)将已曝光的光阻剂洗除。之后对第一金属层进行蚀刻制程。在这个步骤中,一般是采用湿蚀刻工艺。蚀刻制程是将没有被光阻剂覆盖的第一金属层以强酸移除而加以蚀刻,形成如图中所示的栅极金属层110。接着,形成栅极绝缘层120,再于栅极绝缘层120上形成半导体层130。此半导体层130一般为非晶硅(Amorphous Si;a-Si)层。然后,在半导体层130上形成第二金属层140作为TFT的源极/漏极,因此这一层亦称为源漏极金属层。接着,在源漏极金属层140上涂布一层光阻剂150,利用一光罩,通过对光阻剂150进行曝光、显影等工艺使光阻剂150形成为所需的图案。如图1(A)所示,这层光阻剂150包含在开关区的一般厚度的光阻层152(其后称为开关区光阻层),其中在对应栅极金属层110上方的光阻层中形成一凹陷处,此处为预定形成源漏极导电沟道155的位置,也就是说,凹陷处底部的源漏极导电通道光阻层154具有较小的厚度。此外,如图1(B)所示,光阻剂在数据线区形成所需图案的光阻层156(其后称为数据线区光阻层)。
而后,如图2的(A)与(B)部份所示,利用图案化的光阻剂150,而对第二金属层(亦即源漏极金属层)140进行蚀刻以将未被图案化的光阻剂150覆盖的第二金属层140的部份移除,以形成第一部分142(亦即源/漏极)与第二部份146(亦即数据线)。在这个步骤中,一般是采用湿蚀刻工艺。由于湿蚀刻是一种等向性蚀刻(Isotropic etch),因此会产生底切现象(Undercut),也就是所欲保留的金属层部份,其周围多少仍会被蚀刻掉,因此留下的金属层部份会比覆盖的光阻层来得小,如图中所示。
接下来,如图3之(A)图与(B)图所示,在开关区与数据线区对半导体层130进行蚀刻。在此,一般采用干蚀刻。
然后,在开关区对光阻剂150这一层进行蚀刻,目的是去除光阻层154以开通源漏极导电通道155,并在数据线区对光阻剂150这一层进行蚀刻。在此通常采用干蚀刻,一般是利用氧气(O2)作为蚀刻气体。
在习知技术中,光阻剂150涂布的厚度在开关区与数据线区是一致的,例如开关区光阻层152的厚度h1与数据线区光阻层156的厚度h2为2.2μm,也就是说,在蚀刻光阻剂150之前,提供于开关区与数据线区的光阻厚度比例h1:h2为1:1。如果蚀刻去除的光阻剂厚度h3为0.7μm,则残留的开关区光阻层152的厚度h4以及数据线区光阻层156的厚度h5各还有1.5μm。
习知技术的方法所制造的TFT,如图3的(B)部份所示,数据线区最终留下的半导体层136具有较大的面积,使开口率(Aperture ratio)偏低。开口率是每个像素可透光的有效区域除以像素的总面积,开口率愈高,整体画面愈亮。因此,如果开口率低,则画面会显得较暗。
技术问题
本发明的主要目的在于提供一种液晶显示器的像素阵列制造方法,其能提高开口率。
技术解决方案
为达成本发明的前述目的,提供一种液晶显示器的像素阵列制造方法。所述液晶显示器的像素阵列制造方法包含:在玻璃基板上形成第一金属层并加以蚀刻,以形成所需图案的第一金属层;形成绝缘层以覆盖在所述第一金属层与玻璃基板;在所述绝缘层上形成半导体层;在所述半导体层上形成第二金属层;在所述第二金属层上形成预定图案的光阻层,所述光阻层包含开关区光阻层与数据线区光阻层;蚀刻所述第二金属层以移除未被所述开关区光阻层与数据线区光阻层覆盖的所述第二金属层的部份;蚀刻所述半导体层;蚀刻所述开关区光阻层与所述数据线区光阻层;利用氟素气体蚀刻在所述开关区与所述数据线区的半导体层的边缘部份。
为达成本发明的前述目的,提供另一种液晶显示器的像素阵列制造方法。所述液晶显示器的像素阵列制造方法包含:在玻璃基板上形成第一金属层并加以蚀刻,以形成所需图案的第一金属层;形成绝缘层以覆盖所述第一金属层与玻璃基板;在所述绝缘层上形成半导体层;在所述半导体层上形成第二金属层;在所述第二金属层上形成预定图案的光阻层,所述光阻层包含开关区光阻层与数据线区光阻层;蚀刻所述第二金属层以移除未被所述开关区光阻层与数据线区光阻层覆盖的所述第二金属层的部份;蚀刻所述半导体层;蚀刻在所述开关区与所述数据线区的半导体层的边缘部份;蚀刻所述开关区光阻层与所述数据线区光阻层。
有益效果
由于可以在蚀刻光阻层的同时或之后,利用氟素气体蚀刻在所述开关区与所述数据线区的半导体层的边缘部份,进一步缩减的数据线区半导体层的面积,从而提高了开口率。
附图说明
为让本发明的上述内容能更明显易懂,下文特举较佳实施例,并配合所附图式,作详细说明如下:
图1至图3是显示习知技术之薄膜晶体管液晶显示器的像素阵列制造方法中的步骤的截面示意图,其中各图的(A)部份显示开关区,(B)部份显示数据线区。
图4至图6是显示根据本发明之薄膜晶体管液晶显示器的像素阵列制造方法各个步骤的截面示意图,其中各图的(A)部份显示开关区,(B)部份显示数据线区。
本发明的最佳实施方式
为让本发明上述目的、特征及优点更明显易懂,下文特举本发明较佳实施例,并配合附图,作详细说明如下。再者,本发明所显示与提及的长度、宽度、高度、厚度等尺寸仅为用以说明及理解本发明,而非用以限制本发明。
图4至图6是显示根据本发明之薄膜晶体管液晶显示器的像素阵列制造方法各个步骤的截面示意图,其中各图的(A)部份显示开关区,即连接源漏极的导电沟道处,(B)部份显示数据线区。
如图4所示,在根据本发明实施例之薄膜晶体管液晶显示器的像素阵列制造方法中,先在玻璃基板400上沈积第一金属层,并利用一光罩进行显影制程。显影制程是在第一金属层上涂布光阻剂(未图示)后,依据具有特定图案的第一道光罩利用一曝光机对光阻进行曝光再用显影剂(developer)将已曝光的光阻剂洗除。之后对第一金属层进行蚀刻制程。在这个步骤中,一般是采用湿蚀刻工艺。蚀刻制程是将没有被光阻剂覆盖的第一金属层以强酸移除加以蚀刻,以形成所需图案的第一金属层,亦即如图中所示的栅极金属层410。接着,利用沉积工艺形成绝缘层以覆盖栅极金属层410以及开关区与数据线区露出来的玻璃基板400,亦即形成图中所示的栅极绝缘层420,再于栅极绝缘层420上形成半导体层430。此半导体层430一般为非晶硅(Amorphous Si;a-Si)层。然后,在半导体层430上形成第二金属层440,由于这一层金属将作为TFT的源极/漏极,因此这一层亦称为源漏极金属层。接着,在源漏极金属层440上涂布一层光阻剂450,利用一光罩,通过对光阻剂450进行曝光、显影等工艺使光阻剂450形成为所需的图案。如图4(A)所示,这层光阻剂(亦可称光阻层)450包含在开关区的一般厚度的光阻层452(其后称为开关区光阻层),其中在对应栅极金属层410上方形成一凹陷处,此处为预定形成源漏极导电沟道455的位置,也就是说,凹陷处底部的源漏极导电通道光阻层454具有较小的厚度。此外,如图4(B)所示,光阻剂在数据线区形成所需图案的光阻层456(其后称为数据线区光阻层)。应注意的是,在本实施例中,数据线区光阻层456的厚度h2是小于开关区光阻层452的厚度h1。举例而言,开关区光阻层452的厚度h1为2.2μm,而数据线区光阻层456的厚度h2可为1.8μm。因此,开关区与数据线区的光阻厚度比例h1:h2为11:9,而非如先前技术中的1:1。一般而言,开关区与数据线区的光阻厚度比例h1:h2的范围优选为大于等于11:10且小于等于11:5。
而后,如图5的(A)与(B)部份所示,利用图案化的光阻剂450,对第二金属层(亦即源漏极金属层)440进行蚀刻以将第二金属层440未被光阻剂450覆盖的部份移除,以形成第一部分442(亦即源/漏极部份)与第二部份446(亦即数据线)。在这个步骤中,一般是采用湿蚀刻工艺。如前所述,由于湿蚀刻是一种等向性蚀刻(Isotropic etch),因此第二金属层440会产生底切现象(Undercut),如图中所示。
接下来,如图6之(A)图与(B)图所示,在开关区与数据线区对半导体层430进行蚀刻。在此,一般采用干蚀刻。
然后,在开关区与数据线区对光阻剂450这一层进行蚀刻,目的是去除凹陷处的光阻层454以开通源漏极导电通道455。在此通常采用干蚀刻。如前所述,可利用氧气或其它适当气体部份蚀刻所述开关区光阻层(452、454)与所述数据线区光阻层456。于本发明之实施例中,是利用氧气(O2)与氟素气体作为蚀刻气体,同时蚀刻光阻剂450以及半导体层430,氟素气体优选例如为六氟化硫(SF6)或是四氟化碳(CF4)。藉由利用氟素气体蚀刻数据线区半导体层436的边缘部份,使的数据线区半导体层436面积变小,使得开口率得以提高。氧气与氟素气体的比例范围优选为大于等于4:3且小于等于4:1,更优选为2:1。
在蚀刻了光阻层450和半导体层430的边缘部分之后,接下来还要再进一步蚀刻凹陷处的第二金属层442以及部分半导体层432,以形成漏源极,最后再将开关区的所有光阻层452剥除。所保留的数据线区的光阻层456是用于保护其下面的第二金属层446。
如图中所示,以虚线划分并以阴影区隔的部份为被蚀刻掉的部份。如图6所示,由于数据线区光阻层456的厚度h2只有1.8μm,当与先前技术同样被蚀刻掉的光阻剂厚度h3为0.7μm时,残留的开关区光阻层452厚度h4是1.5μm,而残留的数据线区光阻层456的厚度h5将只剩下1.1μm。数据线区光阻层456的面积因此会比先前技术中来得小,遮住半导体层436的面积亦较小,故氟素气体能接触到更多半导体层436的边缘部份而将之蚀刻掉。藉由如此,能进一步缩减的数据线区半导体层436的面积,使开口率更加提高。
综上所述,虽然本发明已以较佳实施例揭露如上,但该较佳实施例并非用以限制本发明,该领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
本发明的实施方式
工业实用性
序列表自由内容

Claims (17)

  1. 一种液晶显示器的像素阵列制造方法,其特征在于:所述方法包含:
    在玻璃基板上形成第一金属层并加以蚀刻,以形成所需图案的第一金属层;
    形成绝缘层以覆盖所述第一金属层与玻璃基板;
    在所述绝缘层上形成半导体层;
    在所述半导体层上形成第二金属层;
    在所述第二金属层上形成预定图案的光阻层,所述光阻层包含开关区光阻层与数据线区光阻层,且所述数据线区光阻层的厚度小于所述开关区光阻层的厚度;
    蚀刻所述第二金属层;
    蚀刻所述半导体层;
    蚀刻所述开关区光阻层与所述数据线区光阻层;
    蚀刻在所述开关区与所述数据线区的半导体层的边缘部份。
  2. 根据权利要求1所述的方法,其特征在于,所述蚀刻开关区光阻层与所述数据线区光阻层包括:利用氧气蚀刻所述开关区光阻层与所述数据线区光阻层。
  3. 根据权利要求1所述的方法,其特征在于,所述蚀刻在所述开关区与所述数据线区的半导体层的边缘部份包括:利用氟素气体蚀刻在所述开关区与所述数据线区的半导体层的边缘部份。
  4. 根据权利要求3所述的方法,其特征在于:所述氟素气体为SF6或CF4。
  5. 根据权利要求1所述的方法,其特征在于:所述蚀刻所述开关区光阻层与所述数据线区光阻层,以及所述蚀刻在所述开关区与所述数据线区的半导体层的边缘部份,包括:利用氧气蚀刻开关区光阻层与所述数据线区光阻层同时利用氟素气体蚀刻在所述开关区与所述数据线区的半导体层的边缘部份。
  6. 根据权利要求5所述的方法,其特征在于:氧气与氟素气体的比例范围为大于等于4:3且小于等于4:1。
  7. 根据权利要求1所述的方法,其特征在于:所述开关区光阻层的厚度与数据线区光阻层的厚度的比例范围为大于等于11:10且小于等于11:5。
  8. 一种液晶显示器的像素阵列制造方法,其特征在于:所述方法包含:
    在玻璃基板上形成第一金属层并加以蚀刻,以形成所需图案的第一金属层;
    形成绝缘层以覆盖所述第一金属层与玻璃基板;
    在所述绝缘层上形成半导体层;
    在所述半导体层上形成第二金属层;
    在所述第二金属层上形成预定图案的光阻层,所述光阻层包含开关区光阻层与数据线区光阻层;
    蚀刻所述第二金属层以移除未被所述开关区光阻层与数据线区光阻层覆盖的所述第二金属层的部份;
    蚀刻所述半导体层;
    蚀刻所述开关区光阻层与所述数据线区光阻层;
    利用氟素气体蚀刻在所述开关区与所述数据线区的半导体层的边缘部份。
  9. 根据权利要求8所述的方法,其特征在于,所述蚀刻开关区光阻层与所述数据线区光阻层包括:利用氧气蚀刻所述开关区光阻层与所述数据线区光阻层。
  10. 根据权利要求9所述的方法,其特征在于:所述利用氧气蚀刻开关区光阻层与所述数据线区光阻层,与所述利用氟素气体蚀刻在所述开关区与所述数据线区的半导体层的边缘部份同时进行。
  11. 根据权利要求10所述的方法,其特征在于:氧气与氟素气体的比例范围为大于等于4:3且小于等于4:1。
  12. 根据权利要求8所述的方法,其特征在于:所述氟素气体为SF6或CF4。
  13. 根据权利要求8所述的方法,其特征在于:所述在第二金属层上形成预定图案的光阻层,所述光阻层包含开关区光阻层与数据线区光阻层,包括:
    在所述第二金属层上形成预定图案的光阻层,所述光阻层包含开关区光阻层与数据线区光阻层,且所述数据线区光阻层的厚度小于所述开关区光阻层的厚度。
  14. 根据权利要求13所述的方法,其特征在于:所述开关区光阻层的厚度与数据线区光阻层的厚度的比例范围为大于等于11:10且小于等于11:5。
  15. 一种液晶显示器的像素阵列制造方法,其特征在于:所述方法包含:
    在玻璃基板上形成第一金属层并加以蚀刻,以形成所需图案的第一金属层;
    形成绝缘层以覆盖所述第一金属层与玻璃基板;
    在所述绝缘层上形成半导体层;
    在所述半导体层上形成第二金属层;
    在所述第二金属层上形成预定图案的光阻层,所述光阻层包含开关区光阻层与数据线区光阻层;
    蚀刻所述第二金属层以移除未被所述开关区光阻层与数据线区光阻层覆盖的所述第二金属层的部份;
    蚀刻所述半导体层;
    蚀刻在所述开关区与所述数据线区的半导体层的边缘部份;
    蚀刻所述开关区光阻层与所述数据线区光阻层。
  16. 根据权利要求15所述的方法,其特征在于:所述开关区光阻层的厚度与数据线区光阻层的厚度的比例范围为大于等于11:10且小于等于11:5。
  17. 根据权利要求15所述的方法,其特征在于:所述蚀刻在所述开关区与所述数据线区的半导体层的边缘部份,以及蚀刻开关区光阻层与所述数据线区光阻层,包括:
    利用氧气与氟素气体同时对所述开关区光阻层与所述数据线区光阻层以及在所述开关区与所述数据线区的所述半导体层的边缘部份进行蚀刻。
PCT/CN2010/079802 2010-11-22 2010-12-15 液晶显示器的像素阵列制造方法 WO2012068754A1 (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN2010105575261A CN102109721B (zh) 2010-11-22 2010-11-22 液晶显示器的像素阵列制造方法
CN201010557526.1 2010-11-22

Publications (1)

Publication Number Publication Date
WO2012068754A1 true WO2012068754A1 (zh) 2012-05-31

Family

ID=44173919

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/CN2010/079802 WO2012068754A1 (zh) 2010-11-22 2010-12-15 液晶显示器的像素阵列制造方法

Country Status (3)

Country Link
US (1) US20120129284A1 (zh)
CN (1) CN102109721B (zh)
WO (1) WO2012068754A1 (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103779232B (zh) * 2014-01-28 2016-08-17 北京京东方光电科技有限公司 一种薄膜晶体管的制作方法
KR102621126B1 (ko) * 2015-12-30 2024-01-03 엘지디스플레이 주식회사 액정 표시 장치
CN109411485A (zh) * 2018-10-24 2019-03-01 惠科股份有限公司 阵列基板的制作方法、阵列基板及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1254948A (zh) * 1998-11-19 2000-05-31 三星电子株式会社 薄膜晶体管阵列面板及其制造方法
CN1632685A (zh) * 2005-01-27 2005-06-29 广辉电子股份有限公司 薄膜晶体管液晶显示器的阵列基底及其制造方法
CN101071238A (zh) * 2006-05-09 2007-11-14 Lg.菲利浦Lcd株式会社 液晶显示器件及其制造方法
CN101414085A (zh) * 2007-10-17 2009-04-22 乐金显示有限公司 液晶显示设备及其制造方法
CN101645417A (zh) * 2009-09-03 2010-02-10 上海广电光电子有限公司 薄膜晶体管阵列基板的制造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7365713B2 (en) * 2001-10-24 2008-04-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method thereof
KR100910558B1 (ko) * 2002-09-09 2009-08-03 삼성전자주식회사 다중 도메인 액정 표시 장치 및 그 박막 트랜지스터 기판
KR20060016920A (ko) * 2004-08-19 2006-02-23 삼성전자주식회사 박막 트랜지스터 표시판 및 그 제조 방법
TWI273329B (en) * 2004-12-29 2007-02-11 Au Optronics Corp Copper gate electrode of liquid crystal display device and method of fabricating the same
CN100511653C (zh) * 2007-08-29 2009-07-08 友达光电股份有限公司 薄膜晶体管及其应用的显示元件的制造方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1254948A (zh) * 1998-11-19 2000-05-31 三星电子株式会社 薄膜晶体管阵列面板及其制造方法
CN1632685A (zh) * 2005-01-27 2005-06-29 广辉电子股份有限公司 薄膜晶体管液晶显示器的阵列基底及其制造方法
CN101071238A (zh) * 2006-05-09 2007-11-14 Lg.菲利浦Lcd株式会社 液晶显示器件及其制造方法
CN101414085A (zh) * 2007-10-17 2009-04-22 乐金显示有限公司 液晶显示设备及其制造方法
CN101645417A (zh) * 2009-09-03 2010-02-10 上海广电光电子有限公司 薄膜晶体管阵列基板的制造方法

Also Published As

Publication number Publication date
US20120129284A1 (en) 2012-05-24
CN102109721A (zh) 2011-06-29
CN102109721B (zh) 2013-04-24

Similar Documents

Publication Publication Date Title
US8895333B2 (en) Method for manufacturing semiconductor device with pixel electrode over gate electrode of thin film transistor
JP5498687B2 (ja) 薄膜トランジスタの作製方法及び表示装置の作製方法
JP5788052B2 (ja) 薄膜トランジスタ
US7776664B2 (en) Method of manufacturing semiconductor device
US7678619B2 (en) Method of manufacturing a thin film transistor matrix substrate
US11087985B2 (en) Manufacturing method of TFT array substrate
TWI388014B (zh) 薄膜電晶體之製造方法
JP2009231828A (ja) 表示装置の作製方法
WO2018188160A1 (zh) Tft基板及其制作方法
US9905592B2 (en) Method for manufacturing TFT, array substrate and display device
US8586453B2 (en) Methods for fabricating thin film pattern and array substrate
WO2020082623A1 (zh) 薄膜晶体管及其制造方法
EP3185287A1 (en) Array substrate and manufacturing method thereof, and display device
WO2012068754A1 (zh) 液晶显示器的像素阵列制造方法
US7943441B2 (en) Method of forming thin film transistor array substrate
US20030203627A1 (en) Method for fabricating thin film transistor
US20170012065A1 (en) Array substrate, a method for manufacturing the same, and display device
CN107170751B (zh) 阵列基板及其制造方法、显示装置
US8450135B2 (en) Pixel structure and manufacturing method thereof
CN111952250B (zh) 阵列基板的制作方法及阵列基板
CN109119428B (zh) Tft基板的制作方法
US10749036B2 (en) Oxide semiconductor thin film transistor having spaced channel and barrier strips and manufacturing method thereof
CN111192855A (zh) 一种阵列基板的制造方法、显示面板及显示装置
US11056577B2 (en) Thin-film transistor and manufacturing method for the same
JP2009239174A (ja) パターン形成方法、コンタクトホールの形成方法、及び電気光学装置の製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 10859926

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 10859926

Country of ref document: EP

Kind code of ref document: A1