WO2012036133A1 - 表示ユニット、表示装置 - Google Patents

表示ユニット、表示装置 Download PDF

Info

Publication number
WO2012036133A1
WO2012036133A1 PCT/JP2011/070761 JP2011070761W WO2012036133A1 WO 2012036133 A1 WO2012036133 A1 WO 2012036133A1 JP 2011070761 W JP2011070761 W JP 2011070761W WO 2012036133 A1 WO2012036133 A1 WO 2012036133A1
Authority
WO
WIPO (PCT)
Prior art keywords
display
display unit
unit
video processing
processing unit
Prior art date
Application number
PCT/JP2011/070761
Other languages
English (en)
French (fr)
Inventor
典昭 山口
今井 繁規
Original Assignee
シャープ株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by シャープ株式会社 filed Critical シャープ株式会社
Publication of WO2012036133A1 publication Critical patent/WO2012036133A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/66Transforming electric information into light information
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1446Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display display composed of modules, e.g. video walls
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2356/00Detection of the display position w.r.t. other display screens
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/16Use of wireless transmission of display information
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2380/00Specific applications
    • G09G2380/06Remotely controlled electronic signs other than labels

Definitions

  • the present invention relates to a display unit including a light emitting element such as an LED or an organic EL, and a display device including the same.
  • Patent Document 1 discloses a conventional technique in which a connecting portion is provided in a display module including LEDs and the like, and a plurality of display modules are combined to form one display device (see FIG. 44).
  • JP 2010-85940 A (publication date: April 15, 2010)
  • control board provided for each display module must be connected to the signal processing device (see FIG. 45), and the signal processing device recognizes the screen size (combination shape of multiple display modules). Since this is not possible, there is a problem that the screen size must be set by the user and the screen size (combined shape) is limited.
  • the object of the present invention is to realize a highly convenient display unit.
  • This display unit is a display unit in which a pixel including a light emitting element is formed, and includes a drive unit that drives the pixel and a communication unit that communicates with another display unit.
  • the light emitting element may be a light emitting diode.
  • the driving unit may be configured to cause the light emitting diode to function as a light receiving element outside the light emitting period.
  • the light receiving element may be configured to sense outside light.
  • the light receiving element may be configured to sense light emission of another light emitting diode.
  • the driving unit may be configured to cause the light emitting diode to function as a power generation element outside the light emitting period.
  • This display unit may be configured to include a coupling unit that couples itself to another body.
  • the communication may be wired communication.
  • the display unit may be configured such that the communication is wireless communication.
  • This display unit can be configured to be communicable with a display unit adjacent in the row direction when the two directions orthogonal to each other in the plane are the row and column directions.
  • This display unit can also be configured to be able to communicate with display units adjacent in the column direction.
  • This display unit can also be configured to be able to communicate with display units that are adjacent to each other in the row direction and have different heights when the direction orthogonal to the row and column directions is the height direction.
  • This display unit may be configured to include an angle sensor that recognizes the inclination with respect to the reference plane.
  • the driving unit may include a memory, and display data stored in the memory may be displayed on the pixel.
  • This display device includes a plurality of display units according to claim 1, and these display units communicate with each other.
  • the present display device may include a video processing unit, and each display unit may acquire an address by sequentially transmitting signals from the video processing unit between the display units.
  • At least one display unit returns its own address to the video processing unit, so that the video processing unit can recognize the combined shape of the display units.
  • the display unit that returns the address can be configured to have a smaller number of transmission destinations than the display unit that does not return the address.
  • This display device may be configured to include a base board and each display unit is fixed to the base board via a connector.
  • each display unit may be configured to be supplied with power through a base board and a connector.
  • the address indicates a position in the row and column directions.
  • the direction orthogonal to the row and column directions is the height direction, two display units having different height positions are used. It can also be set as the structure containing.
  • This display device may be configured to include a relay module for making the two display units different in height.
  • each of the two display units may be configured to transmit its own height information together with an address to the video processing unit.
  • the two display units may be not parallel.
  • each of the two display units may be configured to transmit its angle information together with an address to the video processing unit.
  • the video processing unit may generate data for each display unit based on the input video and the combined state of the display units.
  • each display unit may be configured to perform display based on the data and the synchronization signal sent from the video processing unit.
  • the display device includes a video processing unit, and each display unit responds to a signal from the video processing unit and displays connection relation information obtained by communication with the display unit to which the display unit is connected together with its own designation information. It is possible to return to the video processing unit so that the video processing unit recognizes the combination state of the display units from the designation information of each display unit and its connection relation information.
  • This display device may be configured such that the video processing unit is provided in a server.
  • the present display device may include a user interface, and the server may be configured to generate data for each display unit based on the input video, the combination state of the display units, and the contents of the user input.
  • a highly convenient display unit can be realized.
  • FIG. 29 is a timing chart showing how to drive the display unit of FIG. 28.
  • 31 is a timing chart showing a method for driving the display unit of FIG. 30. It is a schematic diagram which shows operation
  • 37 is a timing chart showing another structural example (power generation function) of a display unit.
  • 37 is a timing chart showing a method for driving the display unit of FIG. 36.
  • FIG. 1 is a schematic diagram showing the configuration of the LED display.
  • the LED display includes a plurality of display units (DUa / DUb, etc.) arranged in a row direction (horizontal direction) and a column direction (vertical direction), a video processing unit, a splitter, and a base board.
  • a power supply is supplied to the base board BB.
  • the display unit DUa has a panel shape, and the entire panel surface on the viewing side functions as a display area.
  • the display unit DUa includes an LED pixel substrate on which pixels are provided and a control substrate on which a communication unit that communicates with other display units DUb is provided.
  • the entire one surface of the substrate is a display area.
  • Figure 2.3 shows the configuration of the display unit.
  • the display unit DU has a configuration in which a control substrate CS is fixed to the back surface of the LED pixel substrate LS (the back side of the light emitting surface).
  • the LED pixel substrate LS includes pixels including LEDs of a plurality of colors. It is formed in an array (not shown).
  • the control board CS is provided with a processor, a memory, a driver, a communication interface, and a power supply interface. Note that power is supplied to the processor, the memory, the driver, and the communication interface via the power interface.
  • the processor controls the driver and the communication interface using the memory, and the driver drives each LED of the LED pixel substrate LS.
  • the display unit autonomously displays the video data, and can communicate with other display units (display units adjacent in the row direction) via the communication interface (see FIG. 1).
  • the display units DUa, DUg, and DUm in FIG. 1 also communicate with the splitter via the communication interface, as shown in FIG.
  • the control board CS is electrically connected to the base board BB via, for example, a magnet connector MC and is physically fixed, and the power supplied to the base board BB is a magnet. It is sent to the power supply interface via the connector MC.
  • FIG. 6 shows a connection example of the display unit DUa (comprising the LED pixel substrate LSa and the control substrate CSa) and the display unit DUb (comprising the LED pixel substrate LSb and the control substrate CSb).
  • the substrate surface of the control substrate CSa of the display unit DUa has a rectangular shape, and a pair of convex portions on the surface opposite to the contact surface with the LED pixel substrate LSa.
  • xa ⁇ xA a pair of convex portions Xa ⁇ XA, a pair of convex portions ya ⁇ yA, a pair of convex portions Ya ⁇ YA, a connection pin CPA, and a connection pin cpa.
  • the convex portions xa and xA and the convex portions Ya and YA are arranged diagonally opposite to each other, and the convex portions Xa and XA and the convex portions ya and yA are arranged diagonally opposite to each other in the vicinity of the convex portions Xa and XA.
  • a connection pin CPA is provided, and a connection pin cpa is provided in the vicinity of the convex portions ya and yA.
  • the substrate surface of the control substrate CSb of the display unit DUb has a rectangular shape, and a pair of convex portions xb and xB and a pair of convex portions Xb are formed on the surface opposite to the contact surface with the LED pixel substrate LSa.
  • the convex portions xb and xB and the convex portions Yb and YB are arranged diagonally opposite to each other, and the convex portions Xb and XB and the convex portions yb and yB are arranged diagonally opposite to each other in the vicinity of the convex portions Xb and XB.
  • a connection pin CPB is provided, and a connection pin cpb is provided in the vicinity of the convex portions yb and yB.
  • connection pin cpb is connected to the communication interface of the control board CSb
  • the convex portions xa and xA are connected to the communication interface of the control board CSa (see FIG. 6C)
  • the connection pin CPA is the control board.
  • the convex portions yb and YB are connected to the communication interface of the control board CSb while being connected to the communication interface of CSa.
  • the connection pins CPA ⁇ cpa are movable, and can be moved so as to form 0 to 180 degrees with respect to the substrate surface.
  • connection pin CPA of the control board CSa is fitted into the gap between the convex portions Yb and YB of the control board CSb (the connection pin CPA is set to 180 degrees with respect to the board surface), and the connection pin cpb of the control board CSb is controlled.
  • the display unit DUa and the display unit DUb can communicate with each other by fitting in the gap between the convex portions xa and xA of the substrate CSa (the connection pin cpb is 180 degrees with respect to the substrate surface).
  • the display unit DUa is supplied with power from the base board BB via the magnet connector MCa
  • the display unit DUb is supplied with power from the base board BB via the magnet connector MCb.
  • connection pin cpa When the display unit DUa is not connected to another display unit, as shown in FIG. 7, the connection pin cpa is fitted into the gap between the convex portions ya and yA (the connection pin cpa is set to 0 degrees with respect to the substrate surface).
  • the connection pin CPA By fitting the connection pin CPA into the gap between the projections Xa and XA (the connection pin CPA is set to 0 degree with respect to the substrate surface), the connection pin cpa and CPA can be accommodated.
  • FIG. 8 shows another connection example of the display unit DUa (comprising the LED pixel substrate LSa and the control substrate CSa) and the display unit DUb (comprising the LED pixel substrate LSb and the control substrate CSb).
  • the substrate surface of the control substrate CSa of the display unit DUa has a rectangular shape, and an infrared transmitter Wa is provided on the surface opposite to the contact surface with the LED pixel substrate LSa.
  • An infrared receiver unit Ua, an infrared transmitter unit WA, and an infrared receiver unit UA are provided.
  • the infrared transmitters Wa and WA are arranged diagonally opposite, and the infrared transmitters Ua and UA are arranged diagonally opposite.
  • the substrate surface of the control substrate CSb of the display unit DUb has a rectangular shape, and on the surface opposite to the contact surface with the LED pixel substrate LSb, an infrared transmission unit Wb, an infrared reception unit Ub, an infrared transmission unit WB, And an infrared receiver UB.
  • the infrared transmitters WB and Wb are arranged diagonally opposite, and the infrared receivers UB and Ub are arranged diagonally opposite.
  • the infrared transmitter Wb is connected to the communication interface of the control board CSb
  • the infrared receiver Ua is connected to the communication interface of the control board CSa
  • the infrared transmitter WA is connected to the communication interface of the control board CSa
  • the infrared receiving unit UB is connected to the communication interface of the control board CSb. Therefore, the infrared transmission unit Wb and the infrared reception unit Ua perform transmission and reception, and the infrared transmission unit WA and the infrared reception unit UB perform transmission and reception, whereby communication between the display unit DUa and the display unit DUb becomes possible.
  • the display unit DUa is supplied with power from the base board BB via the magnet connector MCa
  • the display unit DUb is supplied with power from the base board BB via the magnet connector MCb.
  • the video processing unit transmits a search signal for the first row to the display unit DUa, a search signal for the second row to DUg, and a search signal for the third row to DUm via the splitter (S1). ).
  • the display unit DUa acquires the address (1, 1) from the search signal (S2), and transmits the search signal to the next display unit DUb (S3, S4).
  • the display unit DUb that has received the search signal acquires the address (1, 2) from the search signal and transmits the search signal to the next display unit DUc.
  • the display unit DUc acquires the address (1, 3) from the search signal
  • the display unit DUd acquires the address (1, 4) from the search signal
  • the display unit DUe acquires the address ( 1, 5)
  • the display unit DUf acquires the address (1, 6) from the search signal.
  • the display unit DUf recognizes that there is no next display unit (transmission destination) (S3), it returns an address (1, 6) (S5).
  • the address (1, 6) is sent to the video processing unit via the display units DUe to DUa and the splitter.
  • the address (2, 6) is returned from the display unit DU1
  • the address (3, 6) is returned from the display unit DUr
  • the number of display units in the first row is 6, 2
  • the number of display units in the eye is 6, and the number of display units in the third row is 6 (display unit combination state) (S6).
  • the video processing unit encodes the video data according to the recognized combination state of the display units (S7), and transmits the data to all the display units (DUa to DUr) via the splitter (S8).
  • one frame of the input video is divided into 18 areas ARa to ARr, and the data Ea corresponding to the area ARa is transmitted with an address (1, 1).
  • Data Er corresponding to ARr is transmitted with an address (3, 6).
  • each display unit decodes the encoded data sent from the video processing unit and stores it in the memory as display data (S9), and reads the display data based on the synchronization signal sent from the video processing unit.
  • the video is displayed (S10).
  • the display unit DUa performs display using display data obtained by decoding the encoded data Ea with the address (1, 1), and the display unit DUr has the address (3, 6). Display is performed with display data obtained by decoding the encoded data Er.
  • the display unit DUb Address (1, 2) is returned
  • display unit DUj returns address (2, 4)
  • display unit DUr returns address (3, 6).
  • the combination state of the display units can be recognized.
  • each display unit in the Z direction the display units are three-dimensionally arranged
  • the direction perpendicular to the base board as the Z direction.
  • one or more relay modules RM are provided between the base board BB and the display unit DU.
  • the display unit DU and the relay module RM are supplied with power from the base board BB via the magnet connector MC.
  • FIG. 14 shows two display units DUa (consisting of an LED pixel substrate LSa and a control substrate CSa) and DUb (consisting of an LED pixel substrate LSb and a control substrate CSb) having three relay modules (RMa ⁇
  • RMa three relay modules
  • the structure of the display units DUa and DUb (the arrangement of the protrusions and the connection with the communication interface, the arrangement of the connection pins and the connection with the communication interface) is the same as in FIG. 6, and between the base board BB and the display unit DUa.
  • the relay modules RMa and RMA are arranged, and the relay module RMb is arranged between the base board BB and the display unit DUb.
  • each relay module has a relay hole on the surface on the display unit side, and has a relay pin and a pair of convex portions on the other surface, and the relay hole, the relay pin and the pair of convex portions are inside. Connected by wiring. Further, the relay pin is movable and can be moved so as to form 0 to 180 degrees with respect to the arrangement surface. Therefore, as shown in FIG. 14, the connection pin CPA of the control board CSa is raised (the connection pin CPA is 90 degrees with respect to the board surface) and inserted into the relay hole of the relay module RMa, and the relay pin of the relay module RMa is raised.
  • the relay pin of the relay module RMA is fitted into the gap between the convex portions that form a pair of the relay module RMb (the relay pin is placed on the placement surface).
  • three relays are made by raising the connection pin CPB of the control board CSb (with the connection pin CPB being 90 degrees with respect to the board surface) and inserting it into the relay hole of the relay module RMb.
  • the two display units DUa and DUb can communicate with each other via the modules (RMa, RMA, and RMb).
  • the display unit DUb can recognize the position in the Z direction by adding information indicating that the relay module RMb has passed through the relay module RMb.
  • the display unit DUa and the relay modules RMa and RMA are supplied with power from the base board BB via the magnet connector MCa, and the display unit DUb and relay module RMb are supplied with power from the base board BB via the magnet connector MCb. Is supplied. Further, the relay pin of the relay module can be accommodated by fitting into the gap between the pair of convex portions arranged in the relay module (the relay pin is set to 0 degree with respect to the arrangement surface).
  • two display units DUa (consisting of an LED pixel substrate LSa and a control substrate CSa) and DUb (consisting of an LED pixel substrate LSb and a control substrate CSb) having different positions in the Z direction are shown as 3
  • the structure of the display units DUa and DUb (the arrangement of the infrared transmitter and the connection with the communication interface, the arrangement of the infrared receiver and the connection with the communication interface) is the same as in FIG. 8, and the base board BB and the display unit DUa
  • the relay modules RMa and RMA are arranged between the base board BB and the display unit DUb.
  • the relay module RMb is arranged between the base board BB and the display unit DUb.
  • each relay module has an infrared transmitter and an infrared receiver connected by internal wiring. Therefore, as shown in FIG. 15, the infrared transmitter WA of the control board CSa and the infrared receiver of the relay module RMa perform transmission and reception, and the infrared transmitter of the relay module RMa and the infrared receiver of the relay module RMA perform transmission and reception.
  • the infrared transmitter of the module RMA and the infrared receiver of the relay module RMb perform transmission / reception, and the infrared transmitter of the relay module RMb and the infrared receiver Ub of the control board CSb perform transmission / reception, so that three relay modules (RMa / RMA) Communication between the display unit DUa and the display unit DUb becomes possible via RMb).
  • the display unit DUb can recognize the position in the Z direction by adding information indicating that the relay module RMb has passed through the relay module RMb.
  • the display unit DUa is supplied with power from the base board BB via the magnet connector MCa
  • the display unit DUb is supplied with power from the base board BB via the magnet connector MCb. Note that not only communication using infrared rays as described above but also wireless communication using induced electromotive force is possible.
  • FIG. 17 and FIG. 18 show the processing procedure of the LED display when the display units are three-dimensionally arranged as shown in FIG.
  • the video processing unit sends a search signal for the first row to the display unit DUa, a search signal for the second row to the display unit DUg, and a search signal for the third row to the display unit DUm via the splitter. Transmit (S1).
  • Returns an address (3, 3) with Z-axis information (Z-direction position 0) to the video processing unit, and the video processing unit displays the number of display units 2 in the first row and the respective Z-axis information, second row.
  • the video processing unit encodes the video data according to the recognized three-dimensional combination state of the display units (S8), and transmits the encoded data to all the display units (six display units) via the splitter (S9).
  • Each display unit decodes the encoded data sent from the video processing unit and stores it in the memory as display data (S10), and reads the display data based on the synchronization signal sent from the video processing unit to display the video ( S11).
  • the display units can be tilted and connected.
  • connection wiring and an angle sensor are provided in the hinge part H.
  • the video processing unit transmits a search signal for the first row to the display unit DUa and a search signal for the second row to the display unit DUb via the splitter (S1).
  • the display unit DUa obtains the address (1, 1) from the search signal (S2), then obtains angle information (reference angle 0 degree), adds the angle information to the address, and sends it back (S4).
  • the search signal is transmitted to the next display unit DUb (S5, S6).
  • the display unit DUb that has received the search signal acquires the address (1, 2) from the search signal (S2), then acquires angle information (an angle of 120 degrees with respect to the display unit DUa), adds the angle information to the address, and returns it. However, since there is no next display unit, transmission is not performed (S5).
  • an address (2, 1) with angle information is returned from the display unit DUg to the video processing unit, and angle information (angle 120 degrees with respect to the display unit DUg) is attached from the display unit DUh.
  • the address (2, 2) is sent back to the video processing unit, and the video processing unit displays the number of display units 2 in the first row and the respective angle information, the number 2 of display units in the second row and the respective angle information (display unit information). 3D combination state) is recognized (S7).
  • the video processing unit encodes the video data according to the recognized three-dimensional combination state of the display units (S8), and transmits the encoded data to all the display units (six display units) via the splitter (S9).
  • Each display unit decodes the encoded data sent from the video processing unit and stores it in the memory as display data (S10), and reads the display data based on the synchronization signal sent from the video processing unit to display the video ( S11).
  • a plurality of display units can be three-dimensionally arranged so that the positions in the Z-axis direction are different and the angles with respect to the base boards BB are different.
  • the Z-axis information and the angle information may be processed as one set of information by combining the processing procedures of FIGS.
  • FIG. 1 shows a form in which each display unit communicates with a display unit adjacent in the row direction, but the present invention is not limited to this.
  • each display unit may communicate with a display unit adjacent in the row direction and a display unit adjacent in the column direction.
  • the video processing unit transmits a search signal to the display unit DUb (route display unit) (S1).
  • the display unit DUb acquires the address ( ⁇ , ⁇ ) from the search signal (S2), attaches the address ( ⁇ , ⁇ ) to the search signal, and transmits it to the display unit DUa, the display unit DUc, and the display unit DUh (S3). ).
  • Display units other than the route display unit (DUb) confirm that the search signal has not been reached (S4), discard the search signal if it has been reached (S5), and transmit if the search signal has not been reached.
  • the display unit DUe confirms that the search signal has not been reached (first arrival) (S4). If it is the first arrival, the transmission source (display unit DUd) and its address ( ⁇ , ⁇ + 2) are confirmed, and the address ( ⁇ , ⁇ + 3) is acquired.
  • the display unit DUk confirms that the search signal has not been reached (first arrival) (S4). If it is the first arrival, the transmission source (display unit DUe) and its address ( ⁇ , ⁇ + 2) are confirmed, and the address ( ⁇ + 1, ⁇ + 3) is acquired.
  • the display unit DUf When the search signal is transmitted from the display unit DUe to the display unit DUf, the display unit DUf confirms that the search signal has not been reached (first arrival) (S4). If it is the first arrival, the transmission source (display unit DUe) and its address ( ⁇ , ⁇ + 3) are confirmed, and the address ( ⁇ , ⁇ + 4) is acquired (S6). Further, the display unit DUf confirms that there is one transmission destination (display unit DUl) (S7), and returns an address ( ⁇ , ⁇ + 4) (S9). The address ( ⁇ , ⁇ + 4) is sent to the video processing unit via the route display unit (DUb) (S10).
  • first arrival the transmission source (display unit DUe) and its address ( ⁇ , ⁇ + 3) are confirmed, and the address ( ⁇ , ⁇ + 4) is acquired (S6). Further, the display unit DUf confirms that there is one transmission destination (display unit DUl) (S7), and returns an address ( ⁇
  • the display unit DUg When a search signal is transmitted from the display unit DUh to the display unit DUg, the display unit DUg confirms that the search signal has not been reached (first arrival) (S4), and if not ( If it is the first arrival, the transmission source (display unit DUh) and its address ( ⁇ + 1, ⁇ ) are confirmed, and the address ( ⁇ + 1, ⁇ 1) is acquired.
  • the address ( ⁇ , ⁇ -1) is returned from the display unit DUa
  • the address ( ⁇ + 2, ⁇ -1) is returned from the display unit DUm
  • the address ( ⁇ + 2, ⁇ + 4) is returned from the display unit DUr.
  • the video processing unit recognizes the combination state of the display units (S11).
  • the video processing unit encodes the video data according to the recognized combination state of the display units (S12), and transmits the encoded data to all the display units (DUa to DUr) via the root display unit (DUb) (S13). ).
  • Each display unit decodes the encoded data sent from the video processing unit and stores it in the memory as display data (S14), and displays the display data based on the synchronization signal sent from the video processing unit.
  • the video is read and displayed (S15).
  • the address ( ⁇ , ⁇ 1) is returned from the display unit DUa
  • the address ( ⁇ , ⁇ + 1) is returned from the display unit DUc
  • the display unit DUh Address ( ⁇ + 1, ⁇ ) is returned
  • address ( ⁇ + 1, ⁇ + 2) is returned from display unit DUj
  • address ( ⁇ + 2, ⁇ + 2) is returned from display unit DUp
  • address ( ⁇ + 2, ⁇ + 4) is returned from display unit DUr.
  • the video processing unit recognizes the combined state of the display units.
  • a wireless chip RT for example, Bluetooth
  • encoded data and a synchronization signal are transmitted wirelessly from the video processing unit to each display unit. it can.
  • FIG. 28 is a schematic diagram illustrating a configuration example of the LED pixel substrate LS, the driver, and the processor of FIG.
  • the driver includes a source-side shift register, a common-side shift register, a gradation current generation circuit, and transistors S1 to S3 and T1 to T2, and includes an LED pixel substrate LS.
  • the source line L1 is connected to the gradation current generation circuit via the transistor S1
  • the source line L2 is connected to the gradation current generation circuit via the transistor S2
  • the source line L3 is connected via the transistor S3.
  • the gate of the transistor S1 is connected to the output terminal N1 of the shift register on the source side
  • the gate of the transistor S2 is connected to the output terminal N2 of the shift register on the source side
  • the gate of the transistor S3. Is connected to the output terminal N3 of the shift register on the source side.
  • the common line C1 is grounded via the transistor T1
  • the common line C2 is grounded via the transistor T2
  • the gate of the transistor T1 is connected to the output terminal m1 of the shift register on the common side
  • the gate of the transistor T2 Is connected to the output terminal m2 of the shift register on the common side.
  • the anode of the red LED, the anode of the green LED, and the anode of the blue LED are connected to the common line C1
  • the cathode of the red LED is connected to the source line L1
  • the cathode of the green LED is connected to the source line L2.
  • the cathode of the blue LED is connected to the source line L3.
  • the anode of the red LED, the anode of the green LED, and the anode of the blue LED are connected to the common line C2
  • the cathode of the red LED is connected to the source line L1
  • the cathode of the green LED is connected to the source line L2.
  • the cathode of the blue LED is connected to the source line L3.
  • the processor inputs display data to the grayscale current generation circuit, inputs a horizontal synchronization signal (start pulse, etc.) and a clock signal to a shift register on the source side, and inputs a vertical synchronization signal (start pulse, etc.) and a clock signal. Input to the shift register on the common side.
  • the gradation current generation circuit generates a constant current according to display data (gradation data) DAT input from the processor.
  • FIG. 29 is a timing chart showing a driving method of the driver of FIG.
  • N1 to N3 are sequentially activated (S1 to S3 are sequentially turned on) while m1 is activated (T1 is turned on).
  • the current corresponding to the display data flows in the order of the red LED of the pixel P1 ⁇ the green LED of the pixel P1 ⁇ the blue LED of the pixel P1, and the three color LEDs of the pixel P1 are sequentially sequentially with luminance corresponding to the display data. Emits light.
  • m2 becomes active T2 is turned on
  • N1 to N3 are sequentially activated (S1 to S3 are sequentially turned on).
  • the current corresponding to the display data flows in the order of the red LED of the pixel P2 ⁇ the green LED of the pixel P1 ⁇ the blue LED of the pixel P1, and the three-color LEDs of the pixel P2 sequentially with luminance corresponding to the display data. Emits light.
  • FIG. 30 is a schematic diagram illustrating a configuration example of the LED pixel substrate LS, the driver, and the processor when the display unit has an optical sensor function.
  • a sensing line SL in addition to the configuration of FIG. 28, a sensing line SL, a comparison circuit CMP, an ADC (analog-digital conversion) circuit, and transistors s1 to s4 are provided, and the source line L1 is connected to the sensing line SL via the transistor s1.
  • the source line L2 is connected to the sensing line SL via the transistor s2, the source line L3 is connected to the sensing line SL via the transistor s3, and the gate of the transistor s1 is the output of the shift register on the source side.
  • the gate of the transistor s2 is connected to the output end n2 of the source side shift register, and the gate of the transistor s3 is connected to the output end n3 of the source side shift register.
  • the sensing line SL is connected to one input terminal of a comparison circuit CMP (differential amplification circuit), and the output terminal of the comparison circuit CMP is connected to the processor via an ADC circuit.
  • CMP differential amplification circuit
  • FIG. 31 is a timing chart showing a driving method of the driver of FIG.
  • T1 is turned ON
  • N1 to N3 are sequentially active
  • n1 to n3 are sequentially active
  • s1 To s3 are sequentially turned ON.
  • S1 to S3 are sequentially turned on, so that the three color LEDs of the pixel P1 emit light sequentially at a luminance corresponding to the display data.
  • N1 to N3 are sequentially active (S1 to S3 are sequentially ON), followed by n1 to n3 are sequentially active (s1 to s3 are sequentially ON) )
  • S1 to S3 are sequentially turned on, the three color LEDs of the pixel P2 emit light sequentially at a luminance corresponding to the display data.
  • the current corresponding to the amount of light received by the red LED of the pixel P2 (for example, the amount of light received by external light) is applied to the sensing line SL ⁇ the amount of light received by the green LED of the pixel P2 (for example, , The current according to the amount of light received by the external light) ⁇ the current according to the amount of light received by the blue LED of the pixel P2 (for example, the amount of light received by the external light) flows. And input to the processor.
  • sensing data of each display unit is sent to the video processing unit with an address.
  • the sensing data SDa of the display unit DUa is sent to the video processing unit with the address (1, 1)
  • the sensing data SDr of the display unit DUr is sent to the video processing unit with the address (3, 6). It is done.
  • red, green, and blue LEDs in one pixel are arranged along a common line.
  • the cathode of the red LED, the cathode of the green LED, and the cathode of the blue LED are connected to the source line L1
  • the anode of the red LED is connected to the common line C1
  • the anode of the green LED is the common line
  • the anode of the blue LED is connected to the common line C3.
  • the cathode of the red LED, the cathode of the green LED, and the cathode of the blue LED are connected to the source line L2
  • the anode of the red LED is connected to the common line C1
  • the anode of the green LED is connected to the common line C2.
  • the anode of the blue LED is connected to the common line C3.
  • the cathode of the red LED, the cathode of the green LED and the cathode of the blue LED are connected to the source line L3
  • the anode of the red LED is connected to the common line C1
  • the anode of the green LED is connected to the common line C2.
  • the anode of the blue LED is connected to the common line C3.
  • the cathode of the red LED, the cathode of the green LED, and the cathode of the blue LED are connected to the source line L4, the anode of the red LED is connected to the common line C1, and the anode of the green LED is connected to the common line C2.
  • the anode of the blue LED is connected to the common line C3.
  • FIG. 34 is a timing chart showing a driving method of the driver of FIG.
  • T1 is turned ON
  • N1 and n2 are simultaneously active
  • S1 and s2 are ON
  • N3 and n4 are simultaneously active
  • S3 and s4 are turned ON.
  • the transistors S1 and s2 are simultaneously turned on, the red LED of the pixel P1 emits light, and at the same time, a current corresponding to the amount of light received by the red LED of the pixel P2 flows through the sensing line SL.
  • the amount of light emitted from the red LED of the pixel P1 is sensed by the red LED of the pixel P2, and the sensing result (output of the CMP circuit) is input to the gradation current generation circuit, whereby the level of the red LED of the pixel P1 is increased. It is possible to adjust the dimming current (for example, when the luminance of the red LED of the pixel P1 is too high, the gradation current is reduced, and when the luminance is too low, the gradation current is increased).
  • the red LED of the pixel P3 emits light, and at the same time, a current corresponding to the amount of light received by the red LED of the pixel P4 flows through the sensing line SL. That is, the amount of light emitted from the red LED of the pixel P3 is sensed by the red LED of the pixel P4, and the sensing result (output of the CMP circuit) is input to the gradation current generation circuit, whereby the level of the red LED of the pixel P3 is increased. It is possible to adjust the adjustment current (for example, the gradation current is decreased when the luminance of the red LED of the pixel P3 is too high, and the gradation current is increased when the luminance is too low).
  • N1 and n2 are simultaneously active (S1 and s2 are ON), and then N3 and n4 are simultaneously active (S3 and s4 are ON).
  • the transistors S1 and s2 are simultaneously turned on, the green LED of the pixel P1 emits light, and at the same time, a current corresponding to the amount of light received by the green LED of the pixel P2 flows through the sensing line SL.
  • the amount of light emitted from the green LED of the pixel P1 is sensed by the green LED of the pixel P2, and the sensing result (output of the CMP circuit) is input to the gradation current generation circuit, whereby the level of the green LED of the pixel P1 is increased. It is possible to adjust the current adjustment.
  • the transistors S3 and s4 are simultaneously turned on, the green LED of the pixel P3 emits light, and at the same time, a current corresponding to the amount of light received by the green LED of the pixel P4 flows through the sensing line SL.
  • the amount of light emitted from the green LED of the pixel P3 is sensed by the green LED of the pixel P4, and the sensing result (output of the CMP circuit) is input to the gradation current generation circuit, whereby the level of the green LED of the pixel P3 is increased. It is possible to adjust the current adjustment.
  • next frame (next vertical scanning period), as shown in FIG. 35, first, n1 and N2 are simultaneously activated (s1 and S2 are ON) while m1 is active (T1 is turned ON). Then, it is desirable that n3 and N4 are simultaneously activated (s3 and S4 are turned ON).
  • the transistors s1 and S2 are simultaneously turned on, the red LED of the pixel P2 emits light, and at the same time, a current corresponding to the amount of light received by the red LED of the pixel P1 flows through the sensing line SL.
  • the amount of light emitted from the red LED of the pixel P2 is sensed by the red LED of the pixel P1, and the sensing result (output of the CMP circuit) is input to the gradation current generation circuit, whereby the level of the red LED of the pixel P2 is increased. It is possible to adjust the dimming current (for example, when the luminance of the red LED of the pixel P2 is too high, the gradation current is reduced, and when the luminance is too low, the gradation current is increased).
  • the red LED of the pixel P4 emits light, and at the same time, a current corresponding to the amount of light received by the red LED of the pixel P3 flows through the sensing line SL. That is, the amount of light emitted from the red LED of the pixel P4 is sensed by the red LED of the pixel P3, and the sensing result (output of the CMP circuit) is input to the gradation current generation circuit, whereby the level of the red LED of the pixel P4 is increased. It is possible to adjust the dimming current (for example, when the luminance of the red LED of the pixel P4 is too high, the gradation current is reduced, and when the luminance is too low, the gradation current is increased).
  • n1 and N2 become active simultaneously (s1 and S2 turn ON), and then n3 and N4 become active simultaneously. (S3 and S4 are turned ON).
  • the transistors s1 and S2 are simultaneously turned on, the green LED of the pixel P2 emits light, and at the same time, a current corresponding to the amount of light received by the green LED of the pixel P1 flows through the sensing line SL.
  • the amount of light emitted from the green LED of the pixel P2 is sensed by the green LED of the pixel P1, and the sensing result (output of the CMP circuit) is input to the gradation current generation circuit, whereby the level of the pixel P2 toward the green LED is measured. It is possible to adjust the current adjustment.
  • the transistors s3 and S4 are simultaneously turned on, the green LED of the pixel P4 emits light, and at the same time, a current corresponding to the amount of light received by the green LED of the pixel P3 flows through the sensing line SL.
  • the amount of light emitted from the green LED of the pixel P4 is sensed by the green LED of the pixel P3, and the sensing result (output of the CMP circuit) is input to the gradation current generation circuit, whereby the level of the pixel P4 toward the green LED is measured. It is possible to adjust the current adjustment.
  • FIG. 30 can be modified as shown in FIG. That is, transistors Ts and Tp and a storage circuit are added to the configuration of FIG. 30, and the sensing line SL is connected to one input of the comparison circuit CMP via the transistor Ts and connected to the storage circuit via the transistor Tp.
  • the transistors S1 to S4 and the transistor Ts are turned off, while the transistors s1 to s4 and the transistor Tp are turned on to generate power corresponding to the amount of light received by each LED.
  • Photoelectric power generation such as solar power generation
  • the transistor Ts is turned on while the transistor Tp is turned off, and driving is performed as shown in FIG.
  • the display unit 9 and the like are configurations in which the display unit displays the display data stored in the memory based on the synchronization signal sent from the video processing unit, but is not limited thereto.
  • a configuration in which display data stored in the memory is displayed using a synchronization signal generated by the display unit itself is also possible.
  • the display unit in which the display data is recorded can be taken out from the LED display and displayed as a single display unit (the power storage function is unnecessary if there is a power storage function as shown in FIG. 36). Etc. can be easily realized.
  • the present LED display can be configured as a wireless LAN (local area network) in which the video processing unit communicates with each display unit via a wireless router.
  • a configuration example of the display unit in FIG. 38 is shown in FIG.
  • the display unit of FIG. 39 includes an interface for communication with a wireless router (inter-router communication interface) and a communication interface with another display unit to be connected (inter-unit communication interface).
  • FIG. 40 shows the processing procedure of the LED display of FIG.
  • each display unit (DUa, DUb, Duc, etc.), when powered, transmits its own ID (designated information) to all other connected display units (S1). Thereby, each display unit acquires connection information (which ID is connected to which display unit and in which positional relationship).
  • the video processing unit transmits a search signal to each display unit (DUa, DUb, Duc, etc.) via the wireless router (S3).
  • Each display unit receives the search signal and returns its ID and connection information to the video processing unit (S4).
  • each display unit can be connected in four directions (the 1st to 4th directions, which are the 12 o'clock direction, the 3 o'clock direction, the 6 o'clock direction, and the 9 o'clock direction) of the timepiece, FIG. 41
  • the display unit DUa is not connected to the ID “a” in the first direction, is connected to the display unit DUb in the second direction, is connected to the display unit DUg in the third direction, and is connected in the fourth direction.
  • connection information “0, b, g, 0” which means “not connected”.
  • the display unit DUh is connected to the display unit DUb in the first direction, connected to the display unit DUi in the second direction, connected to the display unit DUn in the third direction, and connected to the display unit DUn in the fourth direction.
  • Connection information “b, i, n, g” indicating connection with the display unit DUg is returned.
  • the video processing unit recognizes the ID of each display unit, its position, and the connection relationship with other display units (display unit combination state) (S5). Further, the video processing unit encodes the video data according to the recognized combination state of the display units (S6), and transmits the data to all the display units (DUa, DUb, DUc%) Via the wireless router. (S7).
  • one frame of the first video is allocated to each display unit belonging to the first display unit group, and one frame of the second video is divided.
  • encoding is performed so as to be allocated to each display unit belonging to the second display unit group.
  • Each display unit decodes the encoded data sent from the video processing unit via the wireless router and stores it in the memory as display data (S8), and reads the display data based on the synchronization signal sent from the video processing unit.
  • the video is displayed (S9).
  • the LED display of FIG. 38 may further have a configuration shown in FIG. 42 (a display unit DU has a configuration shown in FIG. 39), which further includes a user interface and is provided with a video processing unit in the server.
  • the server can cause the server to perform video distribution according to user input (which sets which video is allocated to which display unit group) (S6).
  • the video processing unit (server) can recognize the combination state of the display units. Therefore, the user can freely combine the display units to have various shapes (planar, curved, 3D) LED display. In addition, the trouble of connecting the display unit group to the video processing unit is significantly reduced as compared with the conventional configuration as shown in FIGS. In addition, a sensing function and a power generation function can be added to the display unit, or the display unit alone can be used as a display device.
  • the present invention is not limited to the above-described embodiments, and those obtained by appropriately modifying the above-described embodiments based on common general technical knowledge and those obtained by combining them are also included in the embodiments of the present invention.
  • the display unit of the present invention is suitable for an LED display, for example.

Abstract

 本表示ユニットは、発光素子を含む画素が形成された表示ユニットであって、上記画素を駆動する駆動部と、他の表示ユニットと通信を行う通信部とを備える。こうすれば、利便性の高い表示ユニットを実現することができる。

Description

表示ユニット、表示装置
 本発明は、LEDや有機EL等の発光素子を含む表示ユニットおよびこれを備えた表示装置に関する。
 特許文献1には、LED等を含む表示モジュールに連結部を設け、複数の表示モジュールを組み合わせて1つの表示装置とする従来技術が開示されている(図44参照)。
特開2010-85940号公報(公開日:2010年4月15日)
 上記従来技術では、表示モジュールごとに設けられた制御ボードを信号処理装置に接続しなければならず(図45参照)、また、信号処理装置が画面サイズ(複数の表示モジュールの組み合わせ形状)を認識できないため、ユーザによる画面サイズの設定が必要となり、画面サイズ(組み合わせ形状)も限られるという問題があった。
 本発明は、利便性の高い表示ユニットを実現することを目的とする。
 本表示ユニットは、発光素子を含む画素が形成された表示ユニットであって、上記画素を駆動する駆動部と、他の表示ユニットと通信を行う通信部とを備える。
 上記構成によれば、表示ユニット間の通信が可能となるため、本表示ユニットを複数組み合わせて表示装置とするときの利便性が高まる。
 本表示ユニットでは、上記発光素子は発光ダイオードである構成とすることもできる。
 本表示ユニットでは、上記駆動部は、発光ダイオードを、その発光期間外に受光素子として機能させる構成とすることもできる。
 本表示ユニットでは、上記受光素子は外光をセンシングするものである構成とすることもできる。
 本表示ユニットでは、上記受光素子は他の発光ダイオードの発光をセンシングするものである構成とすることもできる。
 本表示ユニットでは、上記駆動部は、発光ダイオードを、その発光期間外に発電素子として機能させる構成とすることもできる。
 本表示ユニットでは、自体を他体に結合させる結合部を備える構成とすることもできる。
 本表示ユニットでは、上記通信が有線通信である構成とすることもできる。
 本表示ユニットでは、上記通信が無線通信である構成とすることもできる。
 本表示ユニットでは、平面内で直交する2方向を行および列方向とするとき、行方向に隣接する表示ユニットと通信可能な構成とすることもできる。
 本表示ユニットでは、列方向に隣接する表示ユニットとも通信可能な構成とすることもできる。
 本表示ユニットでは、行および列方向それぞれに直交する方向を高さ方向とするとき、行方向に隣接し、かつ高さの異なる表示ユニットと通信可能な構成とすることもできる。
 本表示ユニットでは、基準面に対する傾きを認識する角度センサを備える構成とすることもできる。
 本表示ユニットでは、上記駆動部はメモリを備え、該メモリに格納された表示データを画素に表示する構成とすることもできる。
 本表示装置は、請求項1記載の表示ユニットを複数備え、これら表示ユニットが相互に通信する構成である。
 本表示装置では、映像処理部を備え、映像処理部からの信号を、表示ユニット間で順次伝送することで各表示ユニットがアドレスを取得する構成とすることもできる。
 本表示装置では、少なくとも1つの表示ユニットが自らのアドレスを映像処理部に返信することで、映像処理部は表示ユニットの組み合わせ形状を認識する構成とすることもできる。
 本表示装置では、アドレスを返信する表示ユニットは、アドレスを返信しない表示ユニットよりも伝送先の数が少ない構成とすることもできる。
 本表示装置では、ベースボードを備え、各表示ユニットが、コネクタを介してベースボードに固定されている構成とすることもできる。
 本表示装置では、各表示ユニットには、ベースボードおよびコネクタを介して給電される構成とすることもできる。
 本表示装置では、上記アドレスは行および列方向の位置を示すものであり、上記行および列方向それぞれに直交する方向を高さ方向とするとき、高さ方向の位置が異なる2つの表示ユニットを含む構成とすることもできる。
 本表示装置では、上記2つの表示ユニットの高さを異ならせるための中継モジュールを備える構成とすることもできる。
 本表示装置では、上記2つの表示ユニットはそれぞれ、自らの高さ情報をアドレスとともに映像処理部に送信する構成とすることもできる。
 本表示装置では、上記2つの表示ユニットが平行でない構成とすることもできる。
 本表示装置では、上記2つの表示ユニットはそれぞれ、自らの角度情報をアドレスともに映像処理部に送信する構成とすることもできる。
 本表示装置では、上記映像処理部は、入力される映像と上記表示ユニットの組み合わせ状態とに基づいて、表示ユニットごとのデータを生成する構成とすることもできる。
 本表示装置では、各表示ユニットは、映像処理部から送られた上記データおよび同期信号に基づいて表示を行う構成とすることもできる。
 本表示装置では、映像処理部を備え、各表示ユニットは、映像処理部からの信号に応答して、自身が接続する表示ユニットとの通信によって得られた接続関係情報を、自身の指定情報とともに映像処理部に返信し、該映像処理部は、各表示ユニットの指定情報およびその接続関係情報から表示ユニットの組み合わせ状態を認識する構成とすることもできる。
 本表示装置では、上記映像処理部がサーバに備えられたものである構成とすることもできる。
 本表示装置では、ユーザインターフェースを含み、上記サーバは、入力される映像と上記表示ユニットの組み合わせ状態とユーザ入力の内容とに基づいて、表示ユニットごとのデータを生成する構成とすることもできる。
 本発明によれば、利便性の高い表示ユニットを実現することができる。
本LEDディスプレイの構成を示す模式図である。 本表示ユニットの構成を示す斜視図である。 本表示ユニットの構成例を示すブロック図である。 本表示ユニットの別構成例を示すブロック図である。 本表示ユニットのベースボードへの取り付け方法を示す斜視図である。 表示ユニット同士の通信構成の一例(有線)を示す模式図である。 表示ユニットの接続ピンの収納例を示す模式図である。 表示ユニット同士の通信構成の一例(無線)を示す模式図である。 図1のLEDディスプレイの動作手順を示すフローチャートである。 本LEDディスプレイの通信方法を示す模式図である。 本LEDディスプレイの表示動作を示す模式図である。 本LEDディスプレイの通信方法を示す模式図である。 中継モジュールを用いた本表示ユニットの配置例を示す斜視図である。 表示ユニット同士の通信構成の一例(有線)を示す模式図である。 表示ユニット同士の通信構成の一例(無線)を示す模式図である。 本表示ユニットの配置例を示す模式図である。 本LEDディスプレイの動作手順を示すフローチャートである。 本LEDディスプレイの通信方法を示す模式図である。 表示ユニット同士の配置例を示す上面図である。 本表示ユニットの配置例を示す模式図である。 本LEDディスプレイの動作手順を示すフローチャートである。 本LEDディスプレイの通信方法を示す模式図である。 本LEDディスプレイの別構成を示す模式図である。 図23のLEDディスプレイの動作手順を示すフローチャートである。 本LEDディスプレイの通信方法を示す模式図である。 本LEDディスプレイの通信方法を示す模式図である。 本LEDディスプレイの別構成を示す模式図である。 表示ユニットの構成例を示す模式図である。 図28の表示ユニットの駆動方法を示すタイミングチャートである。 表示ユニットの別構成例(センシング機能)を示す模式図である。 図30の表示ユニットの駆動方法を示すタイミングチャートである。 本LEDディスプレイの動作(センシング時)を示す模式図である。 表示ユニットの別構成例(センシング輝度補償機能)を示す模式図である。 図33の表示ユニットの駆動方法を示すタイミングチャートである。 図33の表示ユニットの駆動方法(次フレーム)を示すタイミングチャートである。 表示ユニットの別構成例(発電機能)を示す模式図である。 図36の表示ユニットの駆動方法を示すタイミングチャートである。 本LEDディスプレイのさらなる別構成を示す模式図である。 図38のLEDディスプレイに用いられる表示ユニットの構成を示すブロック図である。 図38のLEDディスプレイの動作手順を示すフローチャートである。 図38のLEDディスプレイの通信方法を示す模式図である。 本LEDディスプレイのさらなる別構成を示す模式図である。 図42のLEDディスプレイの動作手順を示すフローチャートである。 従来の表示モジュールの構成例を示す模式図である。 従来の表示モジュールの構成例を示す模式図である。
 本発明の実施の形態を、図1~43を用いて説明すれば、以下のとおりである。図1は本LEDディスプレイの構成を示す模式図である。図1に示されるように、本LEDディスプレイは、行方向(横方向)および列方向(縦方向)に並べられた複数の表示ユニット(DUa・DUb等)、映像処理部、スプリッター、およびベースボードBBを備え、ベースボードBBには電源が供給される。
 ここで、表示ユニットDUaは、パネル形状を有し、視認側となるパネル面全体が表示領域として機能する。例えば、表示ユニットDUaは、画素が設けられたLED画素基板と、他の表示ユニットDUbと通信を行う通信部が設けられた制御基板とを備え、LED画素基板および制御基板が積層され、LED画素基板の一方の面全体が表示領域となっている。
 図2・3に、表示ユニットの構成を示す。図2に示されるように、表示ユニットDUはLED画素基板LSの裏面(発光面の裏側)に制御基板CSが固着された構成であり、LED画素基板LSには複数色のLEDを含む画素がアレイ状に形成されている(図示せず)。制御基板CSには、図3に示すように、プロセッサ、メモリ、ドライバ、通信インターフェース、および電源インターフェースが設けられている。なお、電源インターフェースを介して、プロセッサ、メモリ、ドライバ、および通信インターフェースに電源が供給される。
 ここで、プロセッサは、メモリを用いてドライバおよび通信インターフェースを制御し、ドライバは、LED画素基板LSの各LEDを駆動する。これにより、表示ユニットは、自律的に映像データを表示し、また、通信インターフェースを介して、他の表示ユニット(行方向に隣り合う表示ユニット)と通信を行うことができる(図1参照)。なお、図1の表示ユニットDUa・DUg・DUmは、図4に示すように、通信インターフェースを介してスプリッターとも通信を行う。また、図5に示すように、制御基板CSは、例えば磁石コネクタMCを介してベースボードBBに電気的に接続されるとともに物理的に固定されており、ベースボードBBに供給された電源は磁石コネクタMCを介して電源インターフェースに送られる。
 図6に、表示ユニットDUa(LED画素基板LSaおよび制御基板CSaからなる)および表示ユニットDUb(LED画素基板LSbおよび制御基板CSbからなる)の接続例を示す。
 図6(a)(b)に示すように、表示ユニットDUaの制御基板CSaの基板面は長方形形状であり、LED画素基板LSaとの接触面の反対側となる面に、対となる凸部xa・xA、対となる凸部Xa・XA、対となる凸部ya・yA、対となる凸部Ya・YA、接続ピンCPA、および接続ピンcpaを備える。なお、凸部xa・xAと凸部Ya・YAとが斜め向かいに配されるとともに、凸部Xa・XAと凸部ya・yAとが斜め向かいに配され、凸部Xa・XAの近傍に接続ピンCPAが設けられ、凸部ya・yAの近傍に接続ピンcpaが設けられている。同様に、表示ユニットDUbの制御基板CSbの基板面は長方形形状であり、LED画素基板LSaとの接触面の反対側となる面に、対となる凸部xb・xB、対となる凸部Xb・XB、対となる凸部yb・yB、対となる凸部Yb・YB、接続ピンCPB、および接続ピンcpbを備える。なお、凸部xb・xBと凸部Yb・YBとが斜め向かいに配されるとともに、凸部Xb・XBと凸部yb・yBとが斜め向かいに配され、凸部Xb・XBの近傍に接続ピンCPBが設けられ、凸部yb・yBの近傍に接続ピンcpbが設けられている。
 ここで、接続ピンcpbは制御基板CSbの通信インターフェースに接続されるとともに、凸部xa・xAは制御基板CSaの通信インターフェースに接続され(図6(c)参照)、かつ接続ピンCPAは制御基板CSaの通信インターフェースに接続されるとともに、凸部yb・YBは制御基板CSbの通信インターフェースに接続されている。また、接続ピンCPA・cpaはそれぞれ可動であり、基板面に対して0~180度をなすように動かすことができる。したがって、制御基板CSaの接続ピンCPAを制御基板CSbの凸部Yb・YBの間隙に嵌め込む(接続ピンCPAを基板面に対して180度にする)とともに、制御基板CSbの接続ピンcpbを制御基板CSaの凸部xa・xAの間隙に嵌め込む(接続ピンcpbを基板面に対して180度にする)ことで、表示ユニットDUaと表示ユニットDUbとの通信が可能となる。なお、表示ユニットDUaにはベースボードBBから磁石コネクタMCaを介して電源が供給され、表示ユニットDUbには、ベースボードBBから磁石コネクタMCbを介して電源が供給される。
 表示ユニットDUaを他の表示ユニットを接続しないときには、図7に示すように、接続ピンcpaを凸部ya・yAの間隙に嵌めこみ(接続ピンcpaを基板面に対して0度にする)、接続ピンCPAを凸部Xa・XAの間隙に嵌め込む(接続ピンCPAを基板面に対して0度にする)ことで、接続ピンcpa・CPAを収納することができる。
 図8に、表示ユニットDUa(LED画素基板LSaおよび制御基板CSaからなる)および表示ユニットDUb(LED画素基板LSbおよび制御基板CSbからなる)の別の接続例を示す。
 図8(a)(b)に示すように、表示ユニットDUaの制御基板CSaの基板面は長方形形状であり、LED画素基板LSaとの接触面の反対側となる面に、赤外線発信部Wa、赤外線受信部Ua、赤外線発信部WA、および赤外線受信部UAを備える。なお、赤外線発信部Wa・WAが斜め向かいに配されるとともに、赤外線発信部Ua・UAが斜め向かいに配されている。同様に、表示ユニットDUbの制御基板CSbの基板面は長方形形状であり、LED画素基板LSbとの接触面の反対側となる面に、赤外線発信部Wb、赤外線受信部Ub、赤外線発信部WB、および赤外線受信部UBを備える。なお、赤外線発信部WB・Wbが斜め向かいに配されるとともに、赤外線受信部UB・Ubが斜め向かいに配されている。
 ここで、赤外線発信部Wbは制御基板CSbの通信インターフェースに接続されるとともに、赤外線受信部Uaは制御基板CSaの通信インターフェースに接続され、赤外線発信部WAは制御基板CSaの通信インターフェースに接続されるとともに、赤外線受信部UBは制御基板CSbの通信インターフェースに接続されている。したがって、赤外線発信部Wbおよび赤外線受信部Uaが送受信を行うとともに、赤外線発信部WAと赤外線受信部UBとが送受信を行うことで、表示ユニットDUaと表示ユニットDUbとの通信が可能となる。なお、表示ユニットDUaにはベースボードBBから磁石コネクタMCaを介して電源が供給され、表示ユニットDUbには、ベースボードBBから磁石コネクタMCbを介して電源が供給される。
 図9・10に、図1のLEDディスプレイの処理手順を示す。まず、映像処理部が、スプリッターを介して、表示ユニットDUaに1行目用の探索信号を、DUgに2行目用の探索信号を、DUmに3行目用の探索信号を送信する(S1)。表示ユニットDUaは、探索信号からアドレス(1,1)を取得して(S2)、探索信号を次の表示ユニットDUbに伝送する(S3,S4)。探索信号を受け取った表示ユニットDUbは、探索信号からアドレス(1,2)を取得して、探索信号を次の表示ユニットDUcに伝送する。同様にして、表示ユニットDUcは、探索信号からアドレス(1,3)を取得し、表示ユニットDUdは、探索信号からアドレス(1,4)を取得し、表示ユニットDUeは、探索信号からアドレス(1,5)を取得し、表示ユニットDUfは、探索信号からアドレス(1,6)を取得する。表示ユニットDUfは、次の表示ユニット(伝送先)がないことを認識すると(S3)、アドレス(1,6)を返信する(S5)。アドレス(1,6)は、表示ユニットDUe~DUaおよびスプリッターを介して映像処理部に送られる。同様に、表示ユニットDUlからはアドレス(2,6)が返信され、表示ユニットDUrからはアドレス(3,6)が返信され、映像処理部は、1行目の表示ユニット数が6、2行目の表示ユニット数が6、3行目の表示ユニット数が6であること(表示ユニットの組み合わせ状態)を認識する(S6)。
 映像処理部は、認識した表示ユニットの組み合わせ状態に応じて映像データにエンコードを行い(S7)、スプリッターを介して全表示ユニット(DUa~DUr)にデータを送信する(S8)。ここでは、例えば図11に示すように、入力映像1フレームをARa~ARrの18個の領域に分割し、領域ARaに対応するデータEaにはアドレス(1,1)を付けて送信し、領域ARrに対応するデータErにはアドレス(3,6)を付けて送信する。図9に戻って、各表示ユニットは映像処理部から送られたエンコードデータをデコードして表示データとしてメモリに格納し(S9)、映像処理部から送られた同期信号に基づいて表示データを読み出して映像を表示する(S10)。ここでは、図11に示すように、表示ユニットDUaは、アドレス(1,1)が付いたエンコードデータEaをデコードした表示データによって表示を行い、表示ユニットDUrは、アドレス(3,6)が付いたエンコードデータErをデコードした表示データによって表示を行う。
 なお、図12のように、1行目を2個の表示ユニットで、2行目を4個の表示ユニットで、3行目を6個の表示ユニットで構成した場合には、表示ユニットDUbがアドレス(1,2)を返信し、表示ユニットDUjがアドレス(2,4)を返信し、表示ユニットDUrがアドレス(3,6)を返信することで、映像処理部は、図12のような表示ユニットの組み合わせ状態を認識することができる。
 ここまでは各表示ユニットを同一平面に配置する形態を説明してきたがこれに限定されない。ベースボードに垂直な方向をZ方向として、各表示ユニットのZ方向の位置を異ならせる(各表示ユニットを立体配置する)こともできる。この場合、例えば図13に示すように、ベースボードBBと表示ユニットDUとの間に1以上の中継モジュールRMを設ける。なお、表示ユニットDUおよび中継モジュールRMには、ベースボードBBから磁石コネクタMCを介して電源を供給する。
 図14に、Z方向の位置が異なる2つの表示ユニットDUa(LED画素基板LSaおよび制御基板CSaからなる)およびDUb(LED画素基板LSbおよび制御基板CSbからなる)を、3つの中継モジュール(RMa・RMA・RMb)を用いて立体接続するときの一例を示す。なお、表示ユニットDUa・DUbの構造(凸部の配置および通信インターフェースとの接続、接続ピンの配置および通信インターフェースとの接続)は図6と同様であり、ベースボードBBと表示ユニットDUaとの間に中継モジュールRMa・RMAが配され、ベースボードBBと表示ユニットDUbとの間に中継モジュールRMbが配されている。
 ここで、各中継モジュールは、表示ユニット側の面に中継孔を有するとともに、他方の面に中継ピンおよび対となる凸部とを有し、中継孔、中継ピンおよび対となる凸部は内部配線にて接続されている。また、中継ピンは可動であり、配置面に対して0~180度をなすように動かすことができる。したがって、図14のように、制御基板CSaの接続ピンCPAを立てて(接続ピンCPAを基板面に対して90度にして)中継モジュールRMaの中継孔に差し込み、中継モジュールRMaの中継ピンを立てて(中継ピンを配置面に対して90度にして)中継モジュールRMAの中継孔に差し込み、中継モジュールRMAの中継ピンを中継モジュールRMbの対となる凸部の間隙に嵌め込み(中継ピンを配置面に対して180度にする)、さらに、制御基板CSbの接続ピンCPBを立てて(接続ピンCPBを基板面に対して90度にして)中継モジュールRMbの中継孔に差し込むことで、3つの中継モジュール(RMa・RMA・RMb)を介して2つの表示ユニットDUa・DUbの通信が可能となる。加えて、中継モジュールRMbが制御基板CSbに信号を送るときには、中継モジュールRMbを経由したことを示す情報を付加することで、表示ユニットDUbは自らのZ方向の位置を認識することができる。
 なお、表示ユニットDUaおよび中継モジュールRMa・RMAには、ベースボードBBから磁石コネクタMCaを介して電源が供給され、表示ユニットDUbおよび中継モジュールRMbには、ベースボードBBから磁石コネクタMCbを介して電源が供給される。また、中継モジュールの中継ピンは、該中継モジュールに配置された対となる凸部の間隙に嵌め込む(中継ピンを配置面に対して0度にする)ことでこれを収納することができる。
 図15(a)(b)に、Z方向の位置が異なる2つの表示ユニットDUa(LED画素基板LSaおよび制御基板CSaからなる)およびDUb(LED画素基板LSbおよび制御基板CSbからなる)を、3つの中継モジュール(RMa・RMA・RMb)を用いて立体接続するときの別例を示す。なお、表示ユニットDUa・DUbの構造(赤外線送信部の配置および通信インターフェースとの接続、赤外線受信部の配置および通信インターフェースとの接続)は図8と同様であり、ベースボードBBと表示ユニットDUaとの間に中継モジュールRMa・RMAが配され、ベースボードBBと表示ユニットDUbとの間に中継モジュールRMbが配されている。
 ここで、各中継モジュールは、内部配線で接続された赤外線送信部と赤外線受信部とを有している。したがって、図15のように、制御基板CSaの赤外線発信部WAおよび中継モジュールRMaの赤外線受信部が送受信を行い、中継モジュールRMaの赤外線発信部および中継モジュールRMAの赤外線受信部が送受信を行い、中継モジュールRMAの赤外線発信部および中継モジュールRMbの赤外線受信部が送受信を行い、中継モジュールRMbの赤外線発信部および制御基板CSbの赤外線受信部Ubが送受信を行うことで、3つの中継モジュール(RMa・RMA・RMb)を介して表示ユニットDUaと表示ユニットDUbとの通信が可能となる。加えて、中継モジュールRMbが制御基板CSbに信号を送るときには、中継モジュールRMbを経由したことを示す情報を付加することで、表示ユニットDUbは自らのZ方向の位置を認識することができる。なお、表示ユニットDUaにはベースボードBBから磁石コネクタMCaを介して電源が供給され、表示ユニットDUbには、ベースボードBBから磁石コネクタMCbを介して電源が供給される。なお、上記のような赤外線を用いた通信だけでなく、誘導起電力を用いた無線通信も可能である。
 各表示ユニットを図16のように立体配置したときの本LEDディスプレイの処理手順を、図17・図18に示す。まず、映像処理部が、スプリッターを介して、表示ユニットDUaに1行目用の探索信号を、表示ユニットDUgに2行目用の探索信号を、表示ユニットDUmに3行目用の探索信号を送信する(S1)。表示ユニットDUaは、探索信号からアドレス(1,1)を取得し(S2)、ついでZ軸情報(2つの中継モジュールが付加した情報「Z方向の位置=2」)を取得し、アドレスにZ軸情報を付けて返信する(S4)とともに(なお、Z軸情報付きアドレスは、表示ユニットDUb~DUaおよびスプリッターを介して映像処理部に送られる)、探索信号を次の表示ユニットDUbに伝送する(S5,S6)。探索信号を受け取った表示ユニットDUbは、探索信号からアドレス(1,2)を取得し(S2)、ついでZ軸情報(1つの中継モジュールが付加した情報「Z方向の位置=1」)を取得し、アドレスにZ軸情報を付けて返信するが(S4)、次の表示ユニットがないため伝送は行わない(S5)。
 同様に、表示ユニットDUgからはZ軸情報(Z方向の位置=2)付きアドレス(2,1)が映像処理部に返信され、表示ユニットDUmからはZ軸情報(Z方向の位置=2)付きアドレス(3,1)が映像処理部に返信され、表示ユニットDUnからはZ軸情報(Z方向の位置=1)付きアドレス(3,2)が映像処理部に返信され、表示ユニットDUoからはZ軸情報(Z方向の位置=0)付きアドレス(3,3)が映像処理部に返信され、映像処理部は、1行目の表示ユニット数2とそれぞれのZ軸情報、2行目の表示ユニット数1とそのZ軸情報、および3行目の表示ユニット数3とそれぞれのZ軸情報(表示ユニットの立体的組み合わせ状態)を認識する(S7)。
 映像処理部は、認識した表示ユニットの立体的組み合わせ状態に応じて映像データをエンコードし(S8)、スプリッターを介して全表示ユニット(6個の表示ユニット)にエンコードデータを送信する(S9)。各表示ユニットは映像処理部から送られたエンコードデータをデコードして表示データとしてメモリに格納し(S10)、映像処理部から送られた同期信号に基づいて表示データを読み出して映像を表示する(S11)。
 本LEDディスプレイでは、図19に示すように、表示ユニット同士を傾けて連結することもできる。この場合、ヒンジ部Hに接続配線と角度センサを設ける。なお、各表示ユニットに角度センサを設けてもよい。
 各表示ユニットを図19・20のように角度をつけて配置したときの本LEDディスプレイの処理手順を、図21・22に示す。まず、映像処理部が、スプリッターを介して、表示ユニットDUaに1行目用の探索信号を、表示ユニットDUbに2行目用の探索信号を送信する(S1)。表示ユニットDUaは、探索信号からアドレス(1,1)を取得し(S2)、ついで角度情報(基準となる角度0度)を取得し、アドレスに角度情報を付けて返信する(S4)とともに、探索信号を次の表示ユニットDUbに伝送する(S5,S6)。探索信号を受け取った表示ユニットDUbは、探索信号からアドレス(1,2)を取得し(S2)、ついで角度情報(表示ユニットDUaに対する角度120度)を取得し、アドレスに角度情報を付けて返信するが(S4)、次の表示ユニットがないため伝送は行わない(S5)。
 同様に、表示ユニットDUgからは角度情報(基準となる角度0度)付きアドレス(2,1)が映像処理部に返信され、表示ユニットDUhからは角度情報(表示ユニットDUgに対する角度120度)付きアドレス(2,2)が映像処理部に返信され、映像処理部は、1行目の表示ユニット数2とそれぞれの角度情報、2行目の表示ユニット数2とそれぞれの角度情報(表示ユニットの立体的組み合わせ状態)を認識する(S7)。
 映像処理部は、認識した表示ユニットの立体的組み合わせ状態に応じて映像データをエンコードし(S8)、スプリッターを介して全表示ユニット(6個の表示ユニット)にエンコードデータを送信する(S9)。各表示ユニットは映像処理部から送られたエンコードデータをデコードして表示データとしてメモリに格納し(S10)、映像処理部から送られた同期信号に基づいて表示データを読み出して映像を表示する(S11)。
 もちろん、複数の表示ユニットを、それぞれのZ軸方向の位置が異なり、かつそれぞれのベースボードBBに対する角度も異なるように立体配置することもできる。この場合は、図17と図22の処理手順を組み合わせて、Z軸情報と角度情報を1セットの情報として処理すればよい。
 図1では各表示ユニットが行方向に隣り合う表示ユニットと通信を行う形態であるが、これに限定されない。例えば図23に示すように、各表示ユニットが、行方向に隣り合う表示ユニットおよび列方向に隣り合う表示ユニットと通信を行う形態でも構わない。
 図24・25に、図23のLEDディスプレイの処理手順を示す。まず、映像処理部が、表示ユニットDUb(ルート表示ユニット)に探索信号を送信する(S1)。表示ユニットDUbは、探索信号からアドレス(α,β)を取得して(S2)、探索信号にアドレス(α,β)付けて、表示ユニットDUa、表示ユニットDUcおよび表示ユニットDUhに伝送する(S3)。ルート表示ユニット(DUb)以外の表示ユニットは、探索信号が未到達であることを確認し(S4)、到達済ならば探索信号を破棄し(S5)、探索信号が未到達であれば、伝送元とそのアドレスを確認してアドレスを取得する。ついで、伝送先が1つか否かを確認し(S7)、1つでなければ探索信号にアドレスを付けて伝送し(S8)、1つであれば、アドレスを返信する(S9)。
 例えば、表示ユニットDUdから表示ユニットDUeに探索信号が伝送された場合、表示ユニットDUeは、探索信号が到達済でない(はじめての到達である)ことを確認し(S4)、到達済でなければ(はじめての到達であれば)、伝送元(表示ユニットDUd)とそのアドレス(α,β+2)を確認して、アドレス(α,β+3)を取得する。また、表示ユニットDUeから表示ユニットDUkに探索信号が伝送された場合、表示ユニットDUkは、探索信号が到達済でない(はじめての到達である)ことを確認し(S4)、到達済でなければ(はじめての到達であれば)、伝送元(表示ユニットDUe)とそのアドレス(α,β+2)を確認して、アドレス(α+1,β+3)を取得する。また、表示ユニットDUeから表示ユニットDUfに探索信号が伝送された場合、表示ユニットDUfは、探索信号が到達済でない(はじめての到達である)ことを確認し(S4)、到達済でなければ(はじめての到達であれば)、伝送元(表示ユニットDUe)とそのアドレス(α,β+3)を確認して、アドレス(α,β+4)を取得する(S6)。さらに、表示ユニットDUfは、伝送先が1つ(表示ユニットDUl)であることを確認して(S7)、アドレス(α,β+4)を返信する(S9)。アドレス(α,β+4)は、ルート表示ユニット(DUb)を介して映像処理部に送られる(S10)。また、表示ユニットDUhから表示ユニットDUgに探索信号が伝送された場合、表示ユニットDUgは、探索信号が到達済でない(はじめての到達である)ことを確認し(S4)、到達済でなければ(はじめての到達であれば)、伝送元(表示ユニットDUh)とそのアドレス(α+1,β)を確認して、アドレス(α+1,β-1)を取得する。
 同様にして、表示ユニットDUaからアドレス(α,β-1)が返信され、表示ユニットDUmからアドレス(α+2,β-1)が返信され、表示ユニットDUrからアドレス(α+2,β+4)が返信され、映像処理部は、表示ユニットの組み合わせ状態を認識する(S11)。映像処理部は、認識した表示ユニットの組み合わせ状態に応じて映像データにエンコードを行い(S12)、ルート表示ユニット(DUb)を介して全表示ユニット(DUa~DUr)にエンコードデータを送信する(S13)。各表示ユニット(ルート表示ユニットDUb含む)は映像処理部から送られたエンコードデータをデコードして表示データとしてメモリに格納し(S14)、映像処理部から送られた同期信号に基づいて表示データを読み出して映像を表示する(S15)。
 なお、図26のように表示ユニットを接続した場合には、表示ユニットDUaからアドレス(α,β-1)が返信され、表示ユニットDUcからアドレス(α,β+1)が返信され、表示ユニットDUhからアドレス(α+1,β)が返信され、表示ユニットDUjからアドレス(α+1,β+2)が返信され、表示ユニットDUpからアドレス(α+2,β+2)が返信され、表示ユニットDUrからアドレス(α+2,β+4)が返信され、映像処理部は、表示ユニットの組み合わせ状態を認識する。
 本LEDディスプレイでは、図27に示すように各表示ユニットに無線チップRT(例えば、Bluetooth)を設けておき、映像処理部から各表示ユニットへのエンコードデータや同期信号の送信を無線で行うこともできる。
 図28は、図3のLED画素基板LS、ドライバ、およびプロセッサの構成例を示す模式図である。図28に示されるように、ドライバには、ソース側のシフトレジスタと、コモン側のシフトレジスタと、階調電流生成回路と、トランジスタS1~S3・T1~T2とが含まれ、LED画素基板LSには、コモンラインC1~C2と、ソースラインL1~L3と、画素P1・P2が含まれ、画素P1・P2それぞれに、赤色LED(発光ダイオード)、緑色LED、および青色LEDが含まれる。
 ここで、ソースラインL1は、トランジスタS1を介して階調電流生成回路に接続され、ソースラインL2は、トランジスタS2を介して階調電流生成回路に接続され、ソースラインL3は、トランジスタS3を介して階調電流生成回路に接続され、トランジスタS1のゲートはソース側のシフトレジスタの出力端N1に接続され、トランジスタS2のゲートはソース側のシフトレジスタの出力端N2に接続され、トランジスタS3のゲートはソース側のシフトレジスタの出力端N3に接続されている。
 また、コモンラインC1は、トランジスタT1を介して接地され、コモンラインC2は、トランジスタT2を介して接地され、トランジスタT1のゲートはコモン側のシフトレジスタの出力端m1に接続され、トランジスタT2のゲートはコモン側のシフトレジスタの出力端m2に接続されている。
 また、画素P1について、赤色LEDのアノード、緑色LEDのアノードおよび青色LEDのアノードはコモンラインC1に接続され、赤色LEDのカソードはソースラインL1に接続され、緑色LEDのカソードはソースラインL2に接続され、青色LEDのカソードはソースラインL3に接続されている。また、画素P2について、赤色LEDのアノード、緑色LEDのアノードおよび青色LEDのアノードはコモンラインC2に接続され、赤色LEDのカソードはソースラインL1に接続され、緑色LEDのカソードはソースラインL2に接続され、青色LEDのカソードはソースラインL3に接続されている。
 なお、プロセッサは、階調電流生成回路に表示データを入力し、水平同期信号(スタートパルス等)やクロック信号をソース側のシフトレジスタに入力し、垂直同期信号(スタートパルス等)やクロック信号をコモン側のシフトレジスタに入力する。また、階調電流生成回路は、プロセッサから入力された表示データ(階調データ)DATに応じた定電流を生成する。
 図29は、図28のドライバの駆動方法を示すタイミングチャートである。同図に示すように、m1がアクティブになる(T1がONする)間に、N1~N3が順次アクティブ(S1~S3が順次ON)となる。これにより、表示データに応じた電流が、画素P1の赤色LED→画素P1の緑色LED→画素P1の青色LEDという順序で流され、画素P1の3色のLEDが表示データに応じた輝度で順次発光する。また、m2がアクティブになる(T2がONする)間に、N1~N3が順次アクティブ(S1~S3が順次ON)となる。これにより、表示データに応じた電流が、画素P2の赤色LED→画素P1の緑色LED→画素P1の青色LEDという順序で流され、画素P2の3色のLEDが表示データに応じた輝度で順次発光する。
 図30は、表示ユニットに光センサ機能を持たせた場合の、LED画素基板LS、ドライバ、およびプロセッサの構成例を示す模式図である。図30では、図28の構成に加えて、センシングラインSL、比較回路CMP、ADC(アナログデジタル変換)回路、およびトランジスタs1~s4が設けられ、ソースラインL1は、トランジスタs1を介してセンシングラインSLに接続され、ソースラインL2は、トランジスタs2を介してセンシングラインSLに接続され、ソースラインL3は、トランジスタs3を介してセンシングラインSLに接続され、トランジスタs1のゲートはソース側のシフトレジスタの出力端n1に接続され、トランジスタs2のゲートはソース側のシフトレジスタの出力端n2に接続され、トランジスタs3のゲートはソース側のシフトレジスタの出力端n3に接続されている。また、センシングラインSLは比較回路CMP(差分増幅回路)の一方の入力端に接続され、比較回路CMPの出力端が、ADC回路を介してプロセッサに接続されている。
 図31は、図30のドライバの駆動方法を示すタイミングチャートである。同図に示すように、m1がアクティブになる(T1がONする)間に、N1~N3が順次アクティブ(S1~S3が順次ON)となるのに続いて、n1~n3が順次アクティブ(s1~s3が順次ON)となる。まず、S1~S3が順次ONとなることで、画素P1の3色のLEDが表示データに応じた輝度で順次発光する。ついで、s1~s3が順次ONとなることで、センシングラインSLに、画素P1の赤色LEDの受光量(外光受光量)に応じた電流→画素P1の緑色LEDの受光量(外光受光量)に応じた電流→画素P1の青色LEDの受光量(外光受光量)に応じた電流という順序が流れ、各電流が比較回路CMPおよびADC回路によってセンシングデータとされてプロセッサに入力される。また、m2がアクティブになる(T2がONする)間に、N1~N3が順次アクティブ(S1~S3が順次ON)となるのに続いて、n1~n3が順次アクティブ(s1~s3が順次ON)となる。まず、S1~S3が順次ONとなることで、画素P2の3色のLEDが表示データに応じた輝度で順次発光する。ついで、s1~s3が順次ONとなることで、センシングラインSLに、画素P2の赤色LEDの受光量(例えば、外光の受光量)に応じた電流→画素P2の緑色LEDの受光量(例えば、外光の受光量)に応じた電流→画素P2の青色LEDの受光量(例えば、外光の受光量)に応じた電流という順序が流れ、各電流が比較回路CMPおよびADC回路によってセンシングデータとされてプロセッサに入力される。
 図1の各表示ユニットを、図31のように構成して図32のように駆動した場合、各表示ユニットのセンシングデータは、アドレスを付けて映像処理部に送られる。例えば、表示ユニットDUaのセンシングデータSDaは、アドレス(1,1)を付けて映像処理部に送られ、表示ユニットDUrのセンシングデータSDrは、アドレス(3,6)を付けて映像処理部に送られる。
 図30の構成を図33のように変形することもできる。すなわち、1画素内の赤、緑、青色LEDをコモンラインに沿って並べる。具体的には、画素P1について、赤色LEDのカソード、緑色LEDのカソードおよび青色LEDのカソードはソースラインL1に接続され、赤色LEDのアノードはコモンラインC1に接続され、緑色LEDのアノードはコモンラインC2に接続され、青色LEDのアノードはコモンラインC3に接続されている。また、画素P2について、赤色LEDのカソード、緑色LEDのカソードおよび青色LEDのカソードはソースラインL2に接続され、赤色LEDのアノードはコモンラインC1に接続され、緑色LEDのアノードはコモンラインC2に接続され、青色LEDのアノードはコモンラインC3に接続されている。画素P3について、赤色LEDのカソード、緑色LEDのカソードおよび青色LEDのカソードはソースラインL3に接続され、赤色LEDのアノードはコモンラインC1に接続され、緑色LEDのアノードはコモンラインC2に接続され、青色LEDのアノードはコモンラインC3に接続されている。また、画素P4について、赤色LEDのカソード、緑色LEDのカソードおよび青色LEDのカソードはソースラインL4に接続され、赤色LEDのアノードはコモンラインC1に接続され、緑色LEDのアノードはコモンラインC2に接続され、青色LEDのアノードはコモンラインC3に接続されている。
 図34は、図33のドライバの駆動方法を示すタイミングチャートである。同図に示すように、m1がアクティブになる(T1がONする)間に、まず、N1・n2が同時にアクティブとなり(S1・s2がONし)、ついで、N3・n4が同時にアクティブとなる(S3・s4がONする)。トランジスタS1・s2が同時にONすると、画素P1の赤色LEDが発光すると同時に、画素P2の赤色LEDの受光量に応じた電流がセンシングラインSLに流れる。すなわち、画素P1の赤色LEDの発光量を画素P2の赤色LEDでセンシングするとともに、そのセンシング結果(CMP回路の出力)を階調電流生成回路に入力することで、画素P1の赤色LEDへの階調電流を調整する(例えば、画素P1の赤色LEDの輝度が高過ぎる場合には階調電流を小さくし、輝度が低過ぎる場合には階調電流を大きくする)ことが可能となる。また、トランジスタS3・s4が同時にONすると、画素P3の赤色LEDが発光すると同時に、画素P4の赤色LEDの受光量に応じた電流がセンシングラインSLに流れる。すなわち、画素P3の赤色LEDの発光量を画素P4の赤色LEDでセンシングするとともに、そのセンシング結果(CMP回路の出力)を階調電流生成回路に入力することで、画素P3の赤色LEDへの階調電流を調整(例えば、画素P3の赤色LEDの輝度が高過ぎる場合には階調電流を小さくし、輝度が低過ぎる場合には階調電流を大きくする)することが可能となる。
 同様に、m2がアクティブになる(T2がONする)間に、まず、N1・n2が同時にアクティブとなり(S1・s2がONし)、ついで、N3・n4が同時にアクティブとなる(S3・s4がONする)。トランジスタS1・s2が同時にONすると、画素P1の緑色LEDが発光すると同時に、画素P2の緑色LEDの受光量に応じた電流がセンシングラインSLに流れる。すなわち、画素P1の緑色LEDの発光量を画素P2の緑色LEDでセンシングするとともに、そのセンシング結果(CMP回路の出力)を階調電流生成回路に入力することで、画素P1の緑色LEDへの階調電流を調整することが可能となる。また、トランジスタS3・s4が同時にONすると、画素P3の緑色LEDが発光すると同時に、画素P4の緑色LEDの受光量に応じた電流がセンシングラインSLに流れる。すなわち、画素P3の緑色LEDの発光量を画素P4の緑色LEDでセンシングするとともに、そのセンシング結果(CMP回路の出力)を階調電流生成回路に入力することで、画素P3の緑色LEDへの階調電流を調整することが可能となる。
 なお、次のフレーム(次の垂直走査期間)では、図35に示すように、m1がアクティブになる(T1がONする)間に、まず、n1・N2が同時にアクティブとなり(s1・S2がONし)、ついで、n3・N4が同時にアクティブとなる(s3・S4がONする)のが望ましい。トランジスタs1・S2が同時にONすると、画素P2の赤色LEDが発光すると同時に、画素P1の赤色LEDの受光量に応じた電流がセンシングラインSLに流れる。すなわち、画素P2の赤色LEDの発光量を画素P1の赤色LEDでセンシングするとともに、そのセンシング結果(CMP回路の出力)を階調電流生成回路に入力することで、画素P2の赤色LEDへの階調電流を調整する(例えば、画素P2の赤色LEDの輝度が高過ぎる場合には階調電流を小さくし、輝度が低過ぎる場合には階調電流を大きくする)ことが可能となる。また、トランジスタs3・S4が同時にONすると、画素P4の赤色LEDが発光すると同時に、画素P3の赤色LEDの受光量に応じた電流がセンシングラインSLに流れる。すなわち、画素P4の赤色LEDの発光量を画素P3の赤色LEDでセンシングするとともに、そのセンシング結果(CMP回路の出力)を階調電流生成回路に入力することで、画素P4の赤色LEDへの階調電流を調整する(例えば、画素P4の赤色LEDの輝度が高過ぎる場合には階調電流を小さくし、輝度が低過ぎる場合には階調電流を大きくする)ことが可能となる。
 そして、図35に示すように、m2がアクティブになる(T2がONする)間に、まず、n1・N2が同時にアクティブとなり(s1・S2がONし)、ついで、n3・N4が同時にアクティブとなる(s3・S4がONする)。トランジスタs1・S2が同時にONすると、画素P2の緑色LEDが発光すると同時に、画素P1の緑色LEDの受光量に応じた電流がセンシングラインSLに流れる。すなわち、画素P2の緑色LEDの発光量を画素P1の緑色LEDでセンシングするとともに、そのセンシング結果(CMP回路の出力)を階調電流生成回路に入力することで、画素P2の緑色LEDへの階調電流を調整することが可能となる。また、トランジスタs3・S4が同時にONすると、画素P4の緑色LEDが発光すると同時に、画素P3の緑色LEDの受光量に応じた電流がセンシングラインSLに流れる。すなわち、画素P4の緑色LEDの発光量を画素P3の緑色LEDでセンシングするとともに、そのセンシング結果(CMP回路の出力)を階調電流生成回路に入力することで、画素P4の緑色LEDへの階調電流を調整することが可能となる。
 また、図30の構成を図36のように変形することもできる。すなわち、図30の構成に、トランジスタTs・Tpおよび蓄電回路を追加し、センシングラインSLを、トランジスタTsを介して比較回路CMPの一方の入力に接続するとともに、トランジスタTpを介して蓄電回路に接続する。こうすれば、図37に示すように、光発電モードで、トランジスタS1~S4およびトランジスタTsをOFFする一方、トランジスタs1~s4およびトランジスタTpをONすることで、各LEDの受光量に応じた発電(太陽発電等の光発電)を行うことができる。なお、通常モードでは、トランジスタTsをONする一方、トランジスタTpをOFFし、図31のように駆動すればよい。
 図9等は、表示ユニットが、メモリに格納された表示データを、映像処理部から送られた同期信号に基づいて表示する構成であるが、これに限定されない。メモリに格納された表示データを、表示ユニット自ら生成した同期信号を用いて表示するような構成も可能である。この場合、表示データが記録された表示ユニットをLEDディスプレイから取り出し、表示ユニット単体で表示することができる(図36のような蓄電機能があれば給電も不要になる)ため、例えば、映像の切り出し等が簡単に実現できる。
 本LEDディスプレイは、図38に示すように、映像処理部が無線ルータを介して各表示ユニットそれぞれと通信を行う無線LAN(ローカルエリアネットワーク)の構成とすることもできる。図38の表示ユニットの構成例を図39に示す。図39の表示ユニットは、無線ルータとの通信のインターフェース(ルータ間通信インターフェース)と、接続する他の表示ユニットとの通信インターフェース(ユニット間通信インターフェース)とを備える。
 図40に、図38のLEDディスプレイの処理手順を示す。まず、各表示ユニット(DUa・DUb・Duc等)は、給電されると、接続する他の表示ユニットすべてに自身のID(指定情報)を送信する(S1)。これにより、各表示ユニットは接続情報(自身がどのIDの表示ユニットとどの位置関係で接続しているか)を取得する。一方、映像処理部は、無線ルータを介して、各表示ユニット(DUa・DUb・Duc等)に探索信号を送信する(S3)。各表示ユニットは、探索信号を受けて、自身のIDおよび接続情報を映像処理部に返信する(S4)。なお、各表示ユニットが4方向(時計の12時の方向、3時の方向、6時の方向、および9時の方向である第1~第4方向)で接続可能な場合は、図41のように、例えば表示ユニットDUaは、ID「a」と、第1方向には接続せず、第2方向には表示ユニットDUbと接続、第3方向には表示ユニットDUgと接続、第4方向には接続せず、を意味する接続情報「0,b,g,0」とを返信する。また表示ユニットDUhは、ID「h」と、第1方向には表示ユニットDUbと接続、第2方向には表示ユニットDUiと接続、第3方向には表示ユニットDUnと接続、第4方向には表示ユニットDUgと接続、を意味する接続情報「b,i,n,g」とを返信する。これにより、映像処理部は、各表示ユニットのIDおよびその位置並びに他の表示ユニットとの接続関係(表示ユニットの組み合わせ状態)を認識する(S5)。さらに、映像処理部は、認識した表示ユニットの組み合わせ状態に応じて映像データにエンコードを行い(S6)、無線ルータを介して全表示ユニット(DUa・DUb・DUc・・・)にデータを送信する(S7)。ここでは、例えば第1および第2の映像が入力される場合に、第1の映像の1フレームを第1の表示ユニット群に属する各表示ユニットに割り振り、第2の映像の1フレームを分割して第2の表示ユニット群に属する各表示ユニットに割り振るようなエンコードを行う。各表示ユニットは、映像処理部から無線ルータを介して送られたエンコードデータをデコードして表示データとしてメモリに格納し(S8)、映像処理部から送られた同期信号に基づいて表示データを読み出して映像を表示する(S9)。
 図38のLEDディスプレイは、ユーザインターフェースをさらに含むとともに映像処理部がサーバに備えられたものである、図42の構成とする(表示ユニットDUは図39の構成とする)こともできる。この場合、例えば図43に示すように、サーバに、ユーザ入力(どの映像をどの表示ユニット群に割り振るかを設定するもの)に応じて映像配分を行わせることができる(S6)。
 以上のように、本表示ユニットを用いたLEDディスプレイでは、映像処理部(サーバ)が表示ユニットの組み合わせ状態を認識できるため、ユーザは本表示ユニットを自由に組み合わせて様々な形状(平面・曲面・立体)のLEDディスプレイとすることができる。また、表示ユニット群を映像処理部に接続する際の手間も、図44・45のような従来の構成と比べて大幅に低減される。また、本表示ユニットにはセンシング機能や発電機能を付加することもできるし、表示ユニット単体で表示装置として利用することもできる。
 本発明は上記の実施の形態に限定されるものではなく、上記実施の形態を技術常識に基づいて適宜変更したものやそれらを組み合わせて得られるものも本発明の実施の形態に含まれる。
 本発明の表示ユニットは、例えばLEDディスプレイに好適である。
 DU  表示ユニット
 LS  LED画素基板
 CS  制御基板
 MC  磁石コネクタ
 BB  ベースボード
 R   赤色LED
 G   緑色LED
 B   青色LED
 H   角度センサ内蔵ヒンジ
 C1~C2 コモンライン
 L1~L3 ソースライン
 SL センシングライン
 CMP 比較回路
 N1~N4 n1~n4 (ソース側)シフトレジスタの出力端
 m1~m2 (コモン側)シフトレジスタの出力端

Claims (32)

  1.  発光素子を含む画素が形成された表示ユニットであって、
     上記画素を駆動する駆動部と、他の表示ユニットと通信を行う通信部とを備える表示ユニット。
  2.  上記発光素子は発光ダイオードである請求項1記載の表示ユニット。
  3.  パネル形状を有し、視認側となるパネル面全体が表示領域として機能する請求項1記載の表示ユニット。
  4.  上記画素が設けられた画素基板と、上記通信部が設けられた制御基板とを備え、
     上記画素基板および制御基板が積層され、画素基板の一方の面全体が表示領域となっている請求項3記載の表示ユニット。
  5.  上記駆動部は、発光ダイオードを、その発光期間外に受光素子として機能させる請求項2記載の表示ユニット。
  6.  上記受光素子は外光をセンシングするものである請求項5記載の表示ユニット。
  7.  上記受光素子は他の発光ダイオードの発光をセンシングするものである請求項5記載の表示ユニット。
  8.  上記駆動部は、発光ダイオードを、その発光期間外に発電素子として機能させる請求項2記載の表示ユニット。
  9.  自体を他体に結合させる結合部を備える請求項1記載の表示ユニット。
  10.  上記通信が有線通信である請求項1記載の表示ユニット。
  11.  上記通信が無線通信である請求項1記載の表示ユニット。
  12.  平面内で直交する2方向を行および列方向とするとき、行方向に隣接する表示ユニットと通信可能な請求項1記載の表示ユニット。
  13.  列方向に隣接する表示ユニットとも通信可能な請求項12記載の表示ユニット。
  14.  行および列方向それぞれに直交する方向を高さ方向とするとき、行方向に隣接し、かつ高さの異なる表示ユニットと通信可能な請求項12記載の表示ユニット。
  15.  基準面に対する傾きを認識する角度センサを備える請求項1記載の表示ユニット。
  16.  上記駆動部はメモリを備え、該メモリに格納された表示データを画素に表示する請求項1記載の表示ユニット。
  17.  請求項1記載の表示ユニットを複数備え、これら表示ユニットが相互に通信する表示装置。
  18.  映像処理部を備え、映像処理部からの信号を表示ユニット間で順次伝送することで、各表示ユニットがアドレスを取得する請求項17記載の表示装置。
  19.  少なくとも1つの表示ユニットが自らのアドレスを映像処理部に返信することで、映像処理部は表示ユニットの組み合わせ状態を認識する請求項18記載の表示装置。
  20.  アドレスを返信する表示ユニットは、アドレスを返信しない表示ユニットよりも伝送先の数が少ない請求項19記載の表示装置。
  21.  ベースボードを備え、各表示ユニットが、コネクタを介してベースボードに固定されている請求項17記載の表示装置。
  22.  各表示ユニットには、ベースボードおよびコネクタを介して給電される請求項21記載の表示装置。
  23.  上記アドレスは行および列方向の位置を示すものであり、
     上記行および列方向それぞれに直交する方向を高さ方向とするとき、高さ方向の位置が異なる2つの表示ユニットを含む請求項18記載の表示装置。
  24.  上記2つの表示ユニットの高さを異ならせるための中継モジュールを備える請求項23記載の表示装置。
  25.  上記2つの表示ユニットはそれぞれ、自らの高さ情報をアドレスとともに映像処理部に送信する請求項23記載の表示装置。
  26.  上記2つの表示ユニットが平行でない請求項23記載の表示装置。
  27.  上記2つの表示ユニットはそれぞれ、自らの角度情報をアドレスともに映像処理部に送信する請求項26記載の表示装置。
  28.  上記映像処理部は、入力される映像と上記表示ユニットの組み合わせ状態とに基づいて、表示ユニットごとのデータを生成する請求項19記載の表示装置。
  29.  各表示ユニットは、映像処理部から送られた上記データおよび同期信号に基づいて表示を行う請求項28記載の表示装置。
  30.  映像処理部を備え、各表示ユニットは、映像処理部からの信号に応答して、自身が接続する表示ユニットとの通信によって得られた接続関係情報を、自身の指定情報とともに映像処理部に返信し、該映像処理部は、各表示ユニットの指定情報およびその接続関係情報から表示ユニットの組み合わせ状態を認識する請求項17記載の表示装置。
  31.  上記映像処理部がサーバに備えられたものである請求項30記載の表示装置。
  32.  ユーザインターフェースを含み、上記サーバは、入力される映像と上記表示ユニットの組み合わせ状態とユーザ入力の内容とに基づいて、表示ユニットごとのデータを生成する請求項31記載の表示装置。
PCT/JP2011/070761 2010-09-17 2011-09-12 表示ユニット、表示装置 WO2012036133A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010-209807 2010-09-17
JP2010209807 2010-09-17

Publications (1)

Publication Number Publication Date
WO2012036133A1 true WO2012036133A1 (ja) 2012-03-22

Family

ID=45831592

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/070761 WO2012036133A1 (ja) 2010-09-17 2011-09-12 表示ユニット、表示装置

Country Status (1)

Country Link
WO (1) WO2012036133A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022098439A (ja) * 2020-12-21 2022-07-01 エルジー ディスプレイ カンパニー リミテッド 無限拡張表示装置

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0651716A (ja) * 1992-08-03 1994-02-25 Sharp Corp 平面型表示装置
JPH07219479A (ja) * 1994-01-31 1995-08-18 Patoraito:Kk Led表示装置
JPH11288252A (ja) * 1998-04-01 1999-10-19 Daichu Denshi:Kk 点灯装置およびこれを用いた拡張型表示装置
JP2003150119A (ja) * 2001-08-27 2003-05-23 Horon Kk Ledマトリックス表示装置
JP2005293374A (ja) * 2004-04-01 2005-10-20 Sony Corp 画像表示装置および画像表示装置の駆動方法
JP2006145890A (ja) * 2004-11-19 2006-06-08 Avix Inc 大画面led表示システム
JP2006260927A (ja) * 2005-03-17 2006-09-28 Sony Corp 照明装置、照明装置の制御方法および表示装置
JP2006343543A (ja) * 2005-06-09 2006-12-21 Matsushita Electric Ind Co Ltd 表示装置システム
JP2007047446A (ja) * 2005-08-10 2007-02-22 Mitsubishi Pencil Co Ltd 電気泳動型の表示パネルおよび表示装置
JP2008096747A (ja) * 2006-10-12 2008-04-24 Canon Inc 表示制御装置、表示装置、及びマルチディスプレイシステム
JP2009109875A (ja) * 2007-10-31 2009-05-21 Panasonic Corp 映像表示システム
JP2010054643A (ja) * 2008-08-27 2010-03-11 Sharp Corp 表示システム

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0651716A (ja) * 1992-08-03 1994-02-25 Sharp Corp 平面型表示装置
JPH07219479A (ja) * 1994-01-31 1995-08-18 Patoraito:Kk Led表示装置
JPH11288252A (ja) * 1998-04-01 1999-10-19 Daichu Denshi:Kk 点灯装置およびこれを用いた拡張型表示装置
JP2003150119A (ja) * 2001-08-27 2003-05-23 Horon Kk Ledマトリックス表示装置
JP2005293374A (ja) * 2004-04-01 2005-10-20 Sony Corp 画像表示装置および画像表示装置の駆動方法
JP2006145890A (ja) * 2004-11-19 2006-06-08 Avix Inc 大画面led表示システム
JP2006260927A (ja) * 2005-03-17 2006-09-28 Sony Corp 照明装置、照明装置の制御方法および表示装置
JP2006343543A (ja) * 2005-06-09 2006-12-21 Matsushita Electric Ind Co Ltd 表示装置システム
JP2007047446A (ja) * 2005-08-10 2007-02-22 Mitsubishi Pencil Co Ltd 電気泳動型の表示パネルおよび表示装置
JP2008096747A (ja) * 2006-10-12 2008-04-24 Canon Inc 表示制御装置、表示装置、及びマルチディスプレイシステム
JP2009109875A (ja) * 2007-10-31 2009-05-21 Panasonic Corp 映像表示システム
JP2010054643A (ja) * 2008-08-27 2010-03-11 Sharp Corp 表示システム

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2022098439A (ja) * 2020-12-21 2022-07-01 エルジー ディスプレイ カンパニー リミテッド 無限拡張表示装置
JP7304924B2 (ja) 2020-12-21 2023-07-07 エルジー ディスプレイ カンパニー リミテッド 無限拡張表示装置

Similar Documents

Publication Publication Date Title
CN101488516B (zh) 有机发光显示器
US11263996B2 (en) Display device
KR20160029222A (ko) 표시장치 및 그 구동방법
JP2008096464A (ja) 表示装置および表示装置ユニット並びに表示書き換え方法
KR102476539B1 (ko) 마이크로 디스플레이 장치 및 디스플레이 집적회로
CN110390902A (zh) 显示装置
JP2009122671A (ja) 固体発光素子表示装置
WO2012036133A1 (ja) 表示ユニット、表示装置
KR20220120402A (ko) 디스플레이 모듈 및 이를 포함하는 디스플레이 장치
US20220381423A1 (en) Rotating type display apparatus using semiconductor light emitting device
US20150084938A1 (en) Micro display appatatus
KR101514252B1 (ko) 실시간으로 출력상태 확인이 가능한 디스플레이 키패드를 갖는 전방 노출형 단면 엘이디 전광판 시스템
EP4174837A1 (en) Display module, display apparatus and method for manufacturing same
JP2008097171A (ja) 表示装置、受光方法、および情報処理装置
JP3941626B2 (ja) 画像表示装置の分配処理装置
US20130038608A1 (en) Three dimensional glasses and driving method of the same
KR20220064004A (ko) 디스플레이 모듈 및 이를 포함하는 디스플레이 장치
US20230004019A1 (en) Rotary-type display apparatus using semiconductor light-emitting device
KR20220103551A (ko) 디스플레이 모듈 및 이를 포함하는 디스플레이 장치
KR20220084619A (ko) 무한 확장 표시장치와 그 구동방법
US20230387144A1 (en) Display module, display apparatus and method for manufacturing same
KR102194503B1 (ko) 슬림형 led 전광판 및 그 전광판의 제조방법
US20230274670A1 (en) Rotating display device using semiconductor light-emitting element
US11875734B2 (en) Pixel circuit and drive method for same, and display panel and drive method for same
US20230326929A1 (en) Display device using semiconductor light-emitting diodes

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11825135

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 11825135

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP