WO2010010946A1 - 基地局装置と基地局装置内の伝送方法 - Google Patents

基地局装置と基地局装置内の伝送方法 Download PDF

Info

Publication number
WO2010010946A1
WO2010010946A1 PCT/JP2009/063267 JP2009063267W WO2010010946A1 WO 2010010946 A1 WO2010010946 A1 WO 2010010946A1 JP 2009063267 W JP2009063267 W JP 2009063267W WO 2010010946 A1 WO2010010946 A1 WO 2010010946A1
Authority
WO
WIPO (PCT)
Prior art keywords
unit
signal
error detection
signal processing
error
Prior art date
Application number
PCT/JP2009/063267
Other languages
English (en)
French (fr)
Inventor
健一郎 矢川
Original Assignee
日本電気株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電気株式会社 filed Critical 日本電気株式会社
Publication of WO2010010946A1 publication Critical patent/WO2010010946A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W88/00Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
    • H04W88/08Access point devices

Definitions

  • the present invention is based on the priority claim of Japanese patent application: Japanese Patent Application No. 2008-191306 (filed on July 24, 2008), the entire contents of which are incorporated herein by reference. Shall.
  • the present invention relates to a radio communication system, and more particularly to a W-CDMA base station apparatus and a transmission method in the base station apparatus.
  • a baseband signal processing device (REC) and a plurality of remote radio devices (RE) that perform RF (Radio Frequency) signal processing are each connected by an optical cable or the like, and W-CDMA (Wideband Code Division) that performs high-speed digital signal transmission.
  • W-CDMA Wideband Code Division
  • an error detection function using 8b / 10b encoding or the like is provided in an interface between a baseband signal processing device (REC) and a plurality of remote radio devices (RE) that perform RF signal processing. Yes.
  • Patent Document 1 As a CDMA base station system in which a digital signal can be transmitted bidirectionally between a baseband signal processing unit and the plurality of RF signal processing units, see Patent Document 1 by the present inventor. Is done.
  • the baseband signal processing unit at least one of the inter-CPU communication signal, the frame timing signal, the frame number, and the reference clock is multiplexed into the baseband signal, and each RF signal processing unit A plurality of RF signal processing units, wherein a CDMA base station apparatus multiplexes at least one of a frame timing signal and an inter-CPU communication signal with a demodulated digital signal and transmits the multiplexed signal to the baseband signal processing unit. It is disclosed.
  • Patent Document 2 discloses an error correction circuit that performs error correction of a digital stream signal, and a correction that detects the number of correction bits after error correction, adds the number of correction bits, and holds the correction bit number.
  • Bit number detection holding circuit reference bit number table circuit that holds the reference bit number calculated per unit time from the transmission bit rate, a division circuit that divides the correction bit number by the reference bit number, and outputs the division result
  • a configuration is disclosed that includes an output circuit and is capable of measuring a bit error due to a transmission error that occurs during an operation in which error correction is performed, and grasping a state of the transmission path.
  • Patent Document 3 discloses a data communication method for selecting a correction encoding method having a high correction capability from a plurality of correction encoding methods if the transmission quality in the radio section is poor.
  • Patent Documents 1 to 3 The entire disclosure of Patent Documents 1 to 3 is incorporated herein by reference. The analysis according to the invention is given below.
  • the interface between the baseband signal processing device (REC) and a plurality of remote radio devices (RE) that perform RF signal processing is 8b / Although an error detection function using 10b encoding or the like is provided, a function for correcting a transmission path error is not provided.
  • the object of the present invention is to enable high-quality signal transmission even when the quality of the transmission path for transmitting and receiving signals between the baseband signal processing device (REC) and the remote radio device (RF signal processing device) is poor. And providing a base station apparatus and method.
  • an interface between a baseband signal processing apparatus (REC) and a plurality of remote radio apparatuses (RE) that perform RF signal processing in a W-CDMA (Wideband Code Division Multiple Access) base station system In addition, an error detection function based on a cyclic code is newly provided, and ON / OFF control of a transmission signal is performed at the time of error detection, and an error detection and correction function based on convolutional coding, Viterbi decoding, and the like are added.
  • REC baseband signal processing apparatus
  • RE remote radio apparatuses
  • a baseband signal processing device that performs baseband signal processing, an RF signal processing device that performs RF signal processing, and a transmission that transmits and receives signals between the baseband signal processing device and the RF signal processing device
  • the baseband signal processing apparatus or the RF signal processing apparatus performs error correction coding on a signal to be transmitted to a transmission partner via the transmission path, and detects an error in a predetermined section of the signal.
  • Generate a code for The error correction encoded signal and the error detection code are sent to the transmission line, and the RF signal processing device or the baseband signal processing device as the transmission partner receives the signal received via the transmission line.
  • the error detection code is calculated from the error correction decoded signal, and the calculated error detection code is compared with the error detection code received via the transmission path.
  • a baseband signal processing device for performing baseband signal processing; A plurality of RF signal processing devices connected to the baseband signal processing device via a transmission line and performing RF signal processing;
  • the baseband signal processing apparatus includes: a first error correction coding unit that performs error correction coding on a baseband processed transmission signal; and a first error detection code that generates an error detection code for a predetermined section of the transmission signal.
  • An error detection code generation unit ; and a multiplexing unit that multiplexes the output of the first error correction encoding unit and the output of the first error detection code generation unit.
  • the multiplexed signal is transmitted to the RF signal processing device via the transmission path.
  • the RF signal processing device receives a signal transmitted from the baseband signal processing device via the transmission path, performs error correction decoding, and performs error correction decoding of the error correction decoded signal.
  • a first error detection code generating unit that calculates an error detection code for a predetermined section and compares the calculated error detection code with an error detection code multiplexed and transmitted from the baseband signal processing device;
  • a comparison unit and a control unit that performs control to prevent wireless transmission of a transmission signal in a section where an error is detected when an error is detected by the first error detection code generation / comparison unit.
  • the RF signal processing device generates a second error correction coding unit that performs error correction coding on a received signal received from an antenna, and an error detection code for a predetermined section of the received signal A second error detection code generation unit; and a multiplexing unit that multiplexes an output of the second error correction encoding unit and an output of the second error detection code generation unit.
  • the signal multiplexed in the unit is transmitted to the RF signal processing device via the transmission path.
  • the baseband signal processing device receives a signal transmitted from the RF signal processing device via the transmission path and performs error correction decoding, and the error correction decoding.
  • a second error detection code for calculating an error detection code in a predetermined section of the generated signal and comparing the calculated error detection code with the error detection code multiplexed and transmitted from the RF signal processing device A code generation / comparison unit.
  • control unit of the RF signal processing device receives a comparison result in the first error detection code generation / comparison unit, and detects an error in the first error detection code generation / comparison unit. In such a case, control is performed so that the transmission signal corresponding to the section in which the error correction decoding section has corrected the error is not output to the modulation section, or the transmission signal of the previous section is output to the modulation section.
  • the baseband signal processing device of the base station device In the baseband signal processing device of the base station device, a) error-correcting the transmission signal; b) generating an error detection code for a predetermined section of the transmission signal; c) transmitting a signal obtained by multiplexing the error correction coded signal and the error detection code to an RF signal processing device; d) The RF signal processing device of the base station device connected to the baseband signal processing device via a transmission line receives a signal transmitted from the baseband signal processing device via the transmission line and generates an error.
  • Correct decoding e) calculating an error detection code for a predetermined section of the error correction decoded signal; f) comparing the calculated error detection code with the error detection code multiplexed and transmitted from the baseband signal processing device; g) When an error is detected, control is performed not to wirelessly transmit a signal in a section where the error is detected.
  • a transmission method in the base station apparatus including the above steps is provided.
  • the RF signal processing device in the RF signal processing device, h) Error correction coding of the received signal received from the antenna, i) generating an error detection code for a predetermined section of the received signal; j) transmitting a signal obtained by multiplexing the correction code and the error detection code to the baseband signal processing device; In the baseband signal processing device, k) receiving a reception signal transmitted from the RF signal processing device via the transmission path, performing error correction decoding, l) calculating an error detection code for a predetermined section of the error correction decoded signal; m) comparing the calculated error detection code with the error detection code multiplexed and transmitted from the RF signal processing device; Each of the above steps is included.
  • the RF signal processing apparatus does not transmit a signal corresponding to a section in which an error is detected, or transmits a signal in the previous section. Send.
  • the present invention high-quality signal transmission is possible even when the quality of the transmission path for transmitting and receiving signals between the baseband signal processing device (REC) and the RF signal processing device is poor.
  • (A), (B) is a figure for demonstrating the structure of this invention. It is a figure which shows the structure of the baseband signal processing apparatus (REC) of one Example of this invention. It is a figure which shows the structure of the radio signal processing apparatus (RF) of one Example of this invention.
  • Baseband signal processor 2 RF signal processing equipment (wireless signal processing equipment) 11, 24 Error correction encoding unit 12, 25 Error detection code generation unit 13, 26 MUX 14, 21 Error correction decoding unit 15, 22 Error detection code generation / comparison unit 23
  • Control unit 101 Baseband processing / channel coding processing unit or receiving unit 102
  • Channelization coding processing unit 103
  • Scramble coding processing unit 104
  • MUX unit 1 Format conversion unit for transmission between remote wireless devices
  • Frame timing generation unit 107 Frame number generation unit
  • Cyclic code generation unit for error detection 109 Error correction encoding unit 110
  • Comma code generation unit 111 MUX unit 2
  • Parallel Serial Conversion Unit 114 Electric Signal-Optical Signal Conversion Unit
  • CPU 116 SCC Controller 117 DEMUX Unit 118 Reception Format Conversion Unit 119 Error Detection Cyclic Code Generation / Comparison Unit 120
  • Error Correction Decoding Unit 121 High-Speed Digital Signal Decoding Unit 122
  • Serial conversion unit
  • a baseband signal processing apparatus (REC) and a plurality of remote radio apparatuses (RE) that perform RF signal processing are connected by transmission paths (such as optical cables), respectively, so that high-speed digital signal transmission is performed.
  • transmission paths such as optical cables
  • a function for detecting a transmission path error between a baseband signal processing apparatus (REC) and a remote radio apparatus (RE) and a function for correcting the transmission path error are provided.
  • a baseband signal processing apparatus (1) for performing baseband signal processing includes a first error correction encoding unit (11) that performs error correction encoding on a transmission signal, and a transmission signal.
  • a first error detection code generation unit (12) that generates an error detection code for a predetermined interval of the first output, an output of the first error correction encoding unit (11), and a first error detection code generation
  • a multiplexing unit (MUX) (13) that multiplexes the output of the unit (12), and the signal multiplexed by the multiplexing unit (13) is transmitted to the RF signal processing device (2) through the transmission path. Is transmitted.
  • the RF signal processing device (2) receives a signal transmitted from the baseband signal processing device (1) via the transmission path, and performs error correction decoding, a first error correction decoding unit (21), and an error correction An error detection code for a predetermined section of the decoded signal is calculated, and the calculated error detection code is compared with the error detection code multiplexed and transmitted from the baseband signal processing device (1).
  • the transmission signal of the section in which the error is detected is And a control unit (23) that performs control not to perform wireless transmission.
  • the RF signal processing device (2) includes a second error correction encoding unit (24) that performs error correction encoding on the received signal received from the antenna, A second error detection code generator (25) for generating an error detection code for a predetermined section, an output of the second error correction encoder (24), and a first error detection code generator A multiplexer (MUX) (26) that multiplexes the output of (25), and the baseband signal processing device (1) through which the signals multiplexed by the multiplexer (26) are transmitted via a transmission line Is transmitted.
  • MUX multiplexer
  • the baseband signal processing device (1) receives a reception signal transmitted from the RF signal processing device (2) via the transmission path, and performs a second error correction decoding unit (14) for error correction decoding, A second error detecting code for calculating a predetermined section of the error-corrected decoded signal and comparing the calculated error detecting code with the error detecting code multiplexed and transmitted from the RF signal processing apparatus; And an error detection code generator / comparator (15).
  • control unit (23) of the RF signal processing device (2) receives the comparison result in the first error detection code generation / comparison unit (22), and receives the first error detection code generation / comparison unit.
  • the transmission signal corresponding to the error-corrected interval in the error correction decoding unit (21) is not output to the modulation unit, or the signal in the previous interval is Control to output to.
  • the transmission data subjected to baseband processing / channel coding processing is channelized and scrambled in a baseband signal processing apparatus (REC: 100).
  • a signal (U-plane signal) after the coding process and the digital signal multiplexing for each antenna is output to the multiplexing unit (MUX unit 1) (104).
  • the number of antenna-unit digital signals output to the MUX unit 1 is limited in advance by the amount of redundant bits for error correction that differs depending on the error correction method added by the error correction coding unit.
  • U-plane User Plane digital multiple signal in antenna units
  • the inter-CPU communication signal, the frame timing signal in the apparatus, the frame number, the reference clock, etc. are MUX (multiplexed), and the format conversion for transmission between remote radio apparatuses (RE) is performed.
  • the format conversion unit (105) for transmission between remote radio devices (RE) arbitrarily distributes the digital multiplex signal in units of antennas to the remote radio devices (200) connected by a control from the CPU (115). .
  • the format-converted signal is convolutionally encoded by the error correction encoding unit (109), and redundant bits for error correction are added.
  • the bit error rate of the transmission line can be measured, and the error correction method can be dynamically switched according to the error rate.
  • the signal converted by the format converting unit (105) for transmission between the remote radio apparatuses (RE) is converted into a specific frame or a specific chip (chip) unit by the error detection cyclic code generating unit (108).
  • the cyclic code is calculated and the result is output to the multiplexing unit (MUX unit 2) (111).
  • MUX section 2 In the error correction encoding unit (109), A convolutionally encoded format-converted digital signal for transmission between remote radio units (RE); The calculation result of the cyclic code generated by the error detection cyclic code generation unit (108), The comma code required for the high-speed digital signal coding / decoding generated by the comma code generator (110) is MUX (multiplexed).
  • the digital signal multiplexed by the MUX unit 2 (111) is subjected to 8b / 10b coding in the high-speed digital signal coding unit (112) in order to perform high-speed digital signal transmission.
  • 8b / 10b decoding a comma code can be used as the frame timing.
  • different comma codes can be used.
  • the digital signal coded by the high-speed digital signal coding unit (112) is converted into, for example, a high-speed differential digital signal by a parallel-serial conversion unit (113) of SerDes (Serializer / Deserializer), and is converted into an electric signal-optical signal. After being converted into an optical signal by the unit (114), it is transmitted to the remote wireless device (200) through the optical cable (124). Alternatively, a high-speed digital signal can be transmitted to the wireless device as an electrical signal.
  • a plurality of remote radio apparatuses (RE) (200) have been transmitted from the baseband signal processing apparatus (REC) by an optical cable (201: corresponding to the optical cable 124 of FIG. 2 or an electric cable).
  • the optical signal is converted into an electrical signal by the optical signal-electrical signal conversion unit (202), the converted high-speed digital signal is serial-parallel converted by SerDes, and the high-speed digital signal decoding unit (206) is used for 8b / 10b decoding.
  • a coding process is performed.
  • the signal subjected to 8b / 10b decoding by the high-speed digital signal decoding unit (206) is subjected to decoding and error correction processing by Viterbi decoding or the like by the error correction decoding unit (207), and the separation unit (DEMUX unit) (209) and the cyclic code generation / comparison unit (208).
  • the cyclic code generation / comparison unit (208) calculates a cyclic code for a specific frame or a specific chip unit, compares it with a calculation result transmitted from the REC (100), and detects an error. If it is, a transmission signal for stopping the transmission signal in the section in which the error is detected or holding the previous section is output.
  • the DUMUX unit (209) separates the U-plane signal and the control signal, and the separated U-plane signal is output to the modulation unit (211) via the carrier ON / OFF control unit (210) and modulated. Is output to the RF unit (212) and output from the antenna.
  • the control signal separated by the DEMUX unit (209) is input to the CPU (214) through the SCC controller (213).
  • the CPU (214) has a function of establishing inter-CPU communication with the REC (100).
  • the control signal separated by the DEMUX unit (209) is also input to the frame timing extraction unit 227 and the frame number extraction unit 228.
  • the received signal input from the RF unit (212) and demodulated by the demodulation unit (226) is multiplexed with the control signal from the CPU (214) by the multiplexing unit (MUX unit 1) (225).
  • the format is converted by the format conversion unit (224) for transmission between the remote baseband processing devices, then output to the error correction coding unit (223), convolutionally encoded by the error correction coding unit (223), and used for error correction. Redundant bits are added.
  • the multiplexing unit (MUX unit 2) (221)
  • the calculation result of the cyclic code generated by the error detection cyclic code generation unit (222), A comma code necessary for high-speed digital signal coding / decoding generated by the comma code generation unit 216 is multiplexed.
  • the multiplexed signal is subjected to coding such as 8b / 10b in the high-speed digital signal coding unit (220), and the SerDes parallel-serial conversion circuit (219), for example, performs high-speed difference. It is converted into a dynamic digital signal, converted into an optical signal by an electric signal-optical signal converter (218), and then transmitted to a baseband signal processing device (REC) (100) through an optical cable (217).
  • coding such as 8b / 10b in the high-speed digital signal coding unit (220)
  • SerDes parallel-serial conversion circuit (219) for example, performs high-speed difference. It is converted into a dynamic digital signal, converted into an optical signal by an electric signal-optical signal converter (218), and then transmitted to a baseband signal processing device (REC) (100) through an optical cable (217).
  • an optical signal-electrical signal conversion unit (123) is converted from signals input from the plurality of remote wireless devices (200) through the optical cable (or electric cable) (125).
  • the high-speed digital signal is converted into an electrical signal by the SerDes serial / parallel converter (122) and converted to serial / parallel, and the high-speed digital signal decoding unit (121) performs 8b / 10b decoding processing. Is called.
  • the 8b / 10b decoded signal is decoded by Viterbi decoding and the like in the error correction decoding unit (120) and subjected to error correction processing.
  • the DEMUX unit (117) and the error detection cyclic code generation / comparison unit (119) Is output.
  • a cyclic code is calculated for a specific frame or a specific chip unit, and is compared with a calculation result multiplexed and transmitted from the remote radio equipment (RE). It has a function of detecting that an error has occurred and notifying the CPU (115).
  • a transmission path error correction function between a baseband signal processing device (REC) and a plurality of remote radio devices (RE) that perform RF signal processing.
  • REC baseband signal processing device
  • RE remote radio devices
  • quality improvement in the transmission path can be achieved.
  • the interface between a conventional baseband signal processing device (REC) and a plurality of remote radio devices (RE) that perform RF signal processing has an error detection function based on 8b / 10b encoding, but a function for correcting transmission path errors. Is not provided.
  • an error detection function using a cyclic code such as CRC (Cyclic Redundancy Checking) is provided, and has a function of performing ON / OFF control of a transmission signal at the time of error detection, as well as convolutional coding (Convolution Coding), Viterbi.
  • CRC Cyclic Redundancy Checking
  • Convolutional coding Convolution Coding
  • a baseband signal processing device (REC) and a plurality of remote radio devices (RE) are connected by a single optical cable in total, and a W-CDMA base station that performs high-speed digital signal transmission. Indicates the device.
  • FIG. 2 shows the configuration of the baseband signal processing apparatus (REC) of this embodiment.
  • the baseband signal processing apparatus 100 includes a baseband processing / channel coding processing unit or receiving unit 101, a CPU 115, an SCC (inter-CPU serial communication) controller 116, a frame timing generation unit 106, a frame number generation unit 107, and a downlink transmission system.
  • SCC inter-CPU serial communication
  • the upstream reception system includes an optical signal-electric signal converter 123, a serial / parallel converter 122, a high-speed digital signal decoder 121, an error correction decoder 120, an error detection cyclic code generator / comparator 119, and a received format conversion.
  • FIG. 3 shows the configuration of a remote radio device (RE).
  • the remote radio apparatus (RE) 200 includes an RF unit 212, a CPU 214, and an SCC controller 213.
  • the downlink transmission system includes an optical signal-electric signal conversion unit 202, a serial / parallel conversion unit 203, a clock (CLK) extraction unit 204, a PLL ( (Phase Lock Loop) unit 205, high-speed digital signal decoding unit 206, error correction decoding unit 207, DEMUX unit 209, cyclic code generation / comparison unit 208, carrier ON / OFF control unit 210, modulation unit 211, frame timing extraction A unit 227 and a frame number extraction unit 228.
  • CLK clock
  • PLL Phase Lock Loop
  • the uplink reception system includes a demodulation unit 226, a MUX unit 1 (225), an error correction coding unit 223, an error detection cyclic code generation unit 222, a MUX unit 2 (221), a frame signal generation unit 215, a comma code generation unit 216, A high-speed digital signal coding unit 220, a parallel-serial conversion unit 219, and an electric signal-optical signal conversion unit 218 are provided.
  • the transmission signal is subjected to baseband signal processing / channel coding processing or the like in the outside or a channel coding unit, and becomes symbol data.
  • the generated symbol data is channelized by the channelization coding processing unit 102 and then scrambled by the scramble coding processing unit 103.
  • the scrambled digital signal is signal-multiplexed for each transmission antenna and output to the MUX unit 1 (104).
  • the MUX unit 1 (104) receives the frame timing signal generated by the frame timing generation unit (106) and the frame number generated by the frame number generation unit (107).
  • An inter-CPU communication signal for performing inter-CPU communication such as SCC communication is input through a plurality of SCC controllers (116), the input signals are multiplexed, and the multiplexed digital signal is converted into a format converter 105 for transmission between remote wireless devices. Output to.
  • the remote radio inter-device transmission format conversion unit 105 outputs to the remote radio device (RE) among the remote radio devices (RE) to which a plurality of input multiplexed digital signals in units of transmission antennas are connected under the control of the CPU 115. You can choose whether to do it.
  • the remote wireless device transmission format conversion unit 105 outputs the digital signal converted into the remote wireless device transmission format to the error detection cyclic code generation unit 108 and the error correction encoding unit 109.
  • the error detection cyclic code generation unit 108 calculates a cyclic code for error detection such as cyclic redundancy check for a specific frame section or a specific chip unit, and outputs the result (cyclic code) to the MUX unit 2 (111 ).
  • the transmission frequency itself may be increased and transmitted. Or you may make it restrict
  • no error correction may be selected under the control of the CPU 115.
  • the code rate and the error correction method may be switched dynamically depending on the error rate.
  • the comma codes generated in (1) are multiplexed and output to the high-speed digital signal coding unit (8B / 10B) 112.
  • ⁇ As a frame timing signal a special code for high-speed digital signal coding can be allocated. For example, when 8b / 10b coding is adopted as the high-speed digital signal coding method, a comma code can be used as the frame timing.
  • the frame number and inter-CPU communication signal are periodically inserted and transmitted with reference to the frame timing signal.
  • the high-speed digital signal coding unit 112 codes the multiplexed digital signal (for example, 8b / 10b coding) and outputs it to the parallel-serial conversion unit (SerDes) 113.
  • SerDes parallel-serial conversion unit
  • the parallel-serial conversion unit 113 performs parallel-serial conversion on a digital signal coded in 8b / 10b, etc., and converts the digital signal into a high-speed differential digital signal such as LVDS (Low Voltage Differential Signaling) or LCPECL, thereby converting the electric signal to the optical signal.
  • LVDS Low Voltage Differential Signaling
  • LCPECL Low Voltage Differential Signaling
  • the electrical signal-optical signal converter 114 converts (or does not convert) the input electrical signal into an optical signal and outputs an optical signal (or electrical signal).
  • the output optical signal (or electrical signal) is transmitted to the remote radio apparatus 200 through the optical cable 124 (or electrical cable).
  • the optical signal (or electrical signal) input from the REC 100 through the optical cable 201 (124 or electrical cable in FIG. 2) is converted into an optical signal-electric signal converter 202. Is converted into an electric signal (or in the case of an electric cable, photoelectric conversion is not performed).
  • the converted high-speed differential digital signal is converted into a parallel digital signal by a serial / parallel converter (SerDes) 203. Further, the reception clock (CLK) extraction unit 204 extracts the reception clock.
  • the PLL unit 205 is configured such that the remote radio apparatus (RE) phase-synchronizes the reception clock extracted by the reception clock (CLK) extraction unit 204 and the internal clock, and performs a high-speed digital signal decoding unit 206 and a high-speed digital signal coding.
  • the internal clock is supplied to the unit 220, the frame signal generation unit 215, and the like.
  • the digital signal converted into the parallel signal by the serial / parallel conversion unit 203 is decoded by the high-speed digital signal decoding unit 206 and output to the error correction decoding unit 207.
  • the error correction decoding unit 207 performs error decoding processing (error detection, error correction processing) by Viterbi decoding processing and the like, and outputs the result to the DEMUX unit 209 and the cyclic code generation / comparison unit 208.
  • a cyclic code is calculated for a specific frame section or a specific chip unit, and is transmitted from the baseband signal processing device (REC) multiplexed through an optical cable (or an electric cable). Compare with sign calculation result.
  • REC baseband signal processing device
  • a control signal for stopping the transmission signal in the section where the error is detected or holding the previous section is output.
  • the DUMUX unit 209 separates the scrambled-coded digital signal (U-plane signal) from the other control signals, and the separated U-plane signal is output to the carrier ON / OFF control unit 210.
  • the carrier ON / OFF control unit 210 selects transmission, transmission stop, etc. by holding the value of the previous section without stopping transmission under the control of the CPU 214.
  • the U-plane signal for downlink transmission that has passed through the carrier ON / OFF control unit 210 is modulated by the modulation unit 211, is output to the RF unit 212, and is output from an antenna (not shown).
  • the control signal separated by the DEMUX unit 209 is input to the CPU 214 through the SCC controller 213 and has a function of establishing inter-CPU communication with the REC.
  • a frame number extraction unit 228 extracts a frame number from the signal separated by the DEMUX unit 209 and outputs it to the CPU 214.
  • the frame signal generated by the frame signal generation unit 215 is used in the subsequent stage and is also used as a frame timing signal in the uplink reception system.
  • the reception signal input from the RF unit 212 is demodulated by the demodulation unit 226 and then output to the MUX unit 1 (225).
  • the digital signal demodulated by the demodulation unit 226 and the inter-CPU communication signal input from the SCC controller 213 are multiplexed and output to the remote baseband processing unit transmission format conversion unit 224. Is done.
  • the remote baseband processing unit transmission format conversion unit 224 converts the remote baseband processing unit transmission format into a remote baseband processing unit transmission format and outputs it to the error correction coding unit 223 and the error detection cyclic code generation unit 222.
  • the error correction coding unit 223 performs error correction coding, adds redundant bits, and outputs to the MUX unit 2 (221) in the same manner as the downlink signal processing.
  • the error detection cyclic code generation unit 222 calculates a cyclic code in the same way as the downlink signal processing, and outputs the calculation result to the MUX unit 2 (221).
  • the comma code generated by the code generation unit 216 is multiplexed and output to the high-speed digital communication coding unit (8b / 10b) 220.
  • the signal multiplexed by the MUX unit 2 (221) is coded by the high-speed digital signal coding unit 220 (for example, 8b / 10b coding) and output to the parallel-serial conversion unit 219.
  • the high-speed digital signal coding unit 220 for example, 8b / 10b coding
  • the parallel-serial conversion unit (SerDes) 219 performs parallel-serial conversion, converts it into a high-speed differential digital signal, and outputs it to the electrical signal-optical signal conversion unit 218.
  • the electrical signal-optical signal conversion unit 218 converts an input electrical signal into an optical signal (or without conversion), and outputs an optical signal (or electrical signal).
  • the output optical signal (or electrical signal) is transmitted to the baseband signal processing device (REC) 100 through the optical cable 217 (or electrical cable).
  • an optical signal (or electrical signal) input from the remote radio apparatus (RE) through the optical cable 125 (or electrical cable: 217 in FIG. 3) is an optical signal.
  • the high-speed differential digital signal that has been converted into an electrical signal by the electrical signal conversion unit 123 (in the case of an electrical cable, optical-electrical conversion is not performed) and converted into an electrical signal is input to the serial-parallel conversion unit 122.
  • the serial / parallel converter 122 converts the serial signal into a parallel digital signal and outputs it to the high-speed digital signal decoding unit 121.
  • the high-speed digital signal decoding unit 121 decodes the input parallel-converted received digital signal and outputs it to the error correction decoding unit 120 and the error detection cyclic code generation / comparison unit 119.
  • the error correction decoding unit 120 performs error detection and error correction processing by Viterbi decoding processing or the like, and outputs the result to the reception format conversion unit 118.
  • the error detection cyclic code generation / comparison unit 119 calculates a cyclic code in a specific frame section or a specific chip unit, and is multiplexed and sent from the remote radio apparatus (RE) through the optical cable 125 (or electric cable). The result is compared with the result of the cyclic code calculation, and the result is output to the CPU 115.
  • RE remote radio apparatus
  • the reception format conversion unit 118 converts the reception data after error decoding into a reception format and outputs it to the DEMUX unit 117.
  • the DEMUX unit 117 performs separation from the inter-CPU communication signal, and the separated inter-CPU communication signal is output to the CPU 115 through the SCC controller 116.
  • the transmission path error correction function between the baseband signal processing apparatus (REC) 100 and the plurality of remote radio apparatuses (RE) 200 performing RF signal processing is provided. And has a function of stopping the transmission signal when an error is detected in the downlink transmission system.
  • the error correction code rate or error correction method can be switched statically and further dynamically according to the bit error rate of the transmission path.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

 伝送路で発生したビット誤りを訂正する機能を具備し、伝送路品質が悪いシステムにおいても、高品質の信号伝送を可能とする基地局装置及び方法を提供する。ベースバンド信号処理装置(1)は第1の誤り誤り訂正符号化部(11)と第1の誤り検出用符号生成部(12)からの誤り訂正符号と誤り検出用符号をMUX部(13)で多重した信号をRF信号処理装置(2)に送信する。RF信号処理装置(2)は、第1の誤り訂正復号化部(21)で誤り訂正復号された信号の誤り検出用符号を計算し、計算した誤り検出用符号とベースバンド信号処理装置(1)から多重されて送信された誤り検出用符号との比較を行う第1の誤り検出用符号生成・比較部(22)と、第1の誤り検出用符号生成・比較部(22)で誤りが検出された場合には、誤りが検出された区間の信号を無線送信しない制御を行う制御部(23)を備えている。RF信号処理装置(2)はアンテナから受信した受信信号を誤り訂正符号化する第2の誤り訂正符号化部(24)と、受信信号の所定に区間に対して誤り検出用符号を生成する第2の誤り検出用符号生成部(25)を備え、訂正符号と誤り検出用符号をMUX部(26)で多重した信号をベースバンド信号処理装置(1)に送信する。ベースバンド信号処理装置(1)は第2の誤り訂正復号化部(14)と第2の誤り検出用符号生成・比較部(15)とを備えている。

Description

基地局装置と基地局装置内の伝送方法
 (関連出願についての記載)
 本発明は、日本国特許出願:特願2008-191306号(2008年 7月24日出願)の優先権主張に基づくものであり、同出願の全記載内容は引用をもって本書に組み込み記載されているものとする。
 本発明は、無線通信システムに関し、特に、W-CDMA基地局装置と基地局装置内の伝送方法に関する。
 ベースバンド信号処理を行う装置(REC)とRF(Radio Frequency)信号処理を行う複数の遠隔無線装置(RE)とがそれぞれ光ケーブルなどで接続され、高速デジタル信号伝送を行うW-CDMA(WideBand Code Division Mupltiple Access)基地局システムにおいて、ベースバンド信号処理装置(REC)と、RF信号処理を行う複数の遠隔無線装置(RE)とのインターフェースにおいては、8b/10bエンコード等による誤り検出機能は具備されている。
 なお、ベースバンド信号処理ユニットと前記複数のRF信号処理ユニットとの間がデジタル信号を双方向に伝送することができるケーブルにより接続されたCDMA基地局システムとして、本願発明者による特許文献1が参照される。この特許文献1には、ベースバンド信号処理ユニットでは、CPU間通信信号、フレームタイミング信号、フレーム番号、基準クロックのうちの少なくとも1つの信号をベースバンド信号に多重化して、各RF信号処理ユニットに送信し、複数のRF信号処理ユニットでは、フレームタイミング信号、CPU間通信信号のうちの少なくとも1つの信号を、復調されたデジタル信号に多重してベースバンド信号処理ユニットに送信するCDMA基地局装置が開示されている。
 なお、伝送路のエラー訂正として、例えば特許文献2には、デジタルストリーム信号のエラー訂正をするエラー訂正回路と、エラー訂正後の訂正ビット数を検出し、訂正ビット数を加算して保持する訂正ビット数検出保持回路と、伝送ビットレートから単位時間に算出した基準ビット数を保持しておく基準ビット数テーブル回路と、訂正ビット数を基準ビット数で除算する除算回路と、除算結果を出力する出力回路とを備え、エラー訂正を施している運用中に発生する伝送エラーによるビットエラーを測定し、伝送路の状態を把握することができるようにした構成が開示されている。また、特許文献3には、無線区間の伝送品質が悪ければ、訂正能力の高い訂正符号化方式を複数の訂正符号化方式の中から選択するデータ通信方法が開示されている。
特開2004-312604号公報 特開2000-32365号公報 特開平8-162977号公報
 上記特許文献1~3の全開示内容はその引用をもって本書に繰込み記載する。
 以下に本発明による分析を与える。
 W-CDMA(WideBand Code Division Mupltiple Access)基地局システムにおいて、ベースバンド信号処理装置(REC)と、RF信号処理を行う複数の遠隔無線装置(RE)とのインターフェースにおいては、上記したように8b/10bエンコード等による誤り検出機能は具備されているものの、伝送路誤りを訂正する機能は具備されていない。
 このため、伝送路の品質が悪い場合には、通信不良となる場合があった。
 したがって、本発明の目的は、ベースバンド信号処理装置(REC)と遠隔無線装置(RF信号処理装置)間で信号の送受を行う伝送路の品質が悪い場合においても、高品質の信号伝送を可能とする基地局装置及び方法を提供することにある。
 本発明の基地局装置においては、W-CDMA(WideBand Code Division Mupltiple Access)基地局システムにおいて、ベースバンド信号処理装置(REC)と、RF信号処理を行う複数の遠隔無線装置(RE)とのインターフェースにおいて、新たに巡回符号による誤り検出機能を具備し、誤り検出時に、送信信号のON/OFF制御を行うとともに、畳込み符号化、ビタビ復号化等による誤り検出、訂正機能が追加されている。本発明によれば、ベースバンド信号処理を行うベースバンド信号処理装置と、RF信号処理を行うRF信号処理装置と、前記ベースバンド信号処理装置と前記RF信号処理装置間で信号の送受を行う伝送路と、を備え、前記ベースバンド信号処理装置又は前記RF信号処理装置は、前記伝送路を介して送信相手に対して送信する信号を誤り訂正符号化し、前記信号の所定区間に対して誤り検出用の符号を生成し、
 前記誤り訂正符号化した信号と前記誤り検出用の符号を前記伝送路に送出し、前記送信相手となる前記RF信号処理装置又は前記ベースバンド信号処理装置は、前記伝送路を介して受信した信号を誤り訂正復号し、前記誤り訂正復号した信号から誤り検出用の符号を計算し、計算した誤り検出用の符号を、前記伝送路を介して受信した誤り検出用の符号と比較する。
 本発明によれば、ベースバンド信号処理を行うためのベースバンド信号処理装置と、
 前記ベースバンド信号処理装置と伝送路を介して接続され、RF信号処理を行う複数のRF信号処理装置と、を有する。前記ベースバンド信号処理装置は、ベースバンド処理された送信信号を誤り訂正符号化する第1の誤り訂正符号化部と、前記送信信号の所定の区間に対して誤り検出用符号を生成する第1の誤り検出用符号生成部と、前記第1の誤り訂正符号化部の出力と前記第1の誤り検出用符号生成部の出力を多重化する多重化部と、を備え、前記多重化部で多重された信号が、前記伝送路を介して前記RF信号処理装置に伝送される。前記RF信号処理装置は、前記ベースバンド信号処理装置から前記伝送路を介して送信された信号を受信し、誤り訂正復号する第1の誤り訂正復号化部と、前記誤り訂正復号された信号の所定の区間の誤り検出用符号を計算し、前記計算した誤り検出符号と、前記ベースバンド信号処理装置から多重化して送信された誤り検出用符号とを比較する第1の誤り検出用符号生成・比較部と、前記第1の誤り検出用符号生成・比較部で誤りが検出された場合に誤りが検出された区間の送信信号は無線送信しない制御を行う制御部と、を備えている。
 本発明において、前記RF信号処理装置は、アンテナから受信した受信信号を誤り訂正符号化する第2の誤り訂正符号化部と、前記受信信号の所定の区間に対して誤り検出用符号を生成する第2の誤り検出用符号生成部と、前記第2の誤り訂正符号化部の出力と前記第2の誤り検出用符号生成部の出力を多重化する多重化部と、を備え、前記多重化部で多重された信号が、前記伝送路を介して前記RF信号処理装置に伝送される。
 本発明において、前記ベースバンド信号処理装置は、前記RF信号処理装置から前記伝送路を介して送信された信号を受信し、誤り訂正復号する第2の誤り訂正復号化部と、前記誤り訂正復号された信号の所定の区間の誤り検出用符号を計算し、前記計算した誤り検出符号と、前記RF信号処理装置から多重化して送信された誤り検出用符号とを比較する第2の誤り検出用符号生成・比較部と、を備えている。
 本発明において、前記RF信号処理装置の前記制御部は、前記第1の誤り検出用符号生成・比較部での比較結果を受け、前記第1の誤り検出用符号生成・比較部で誤りが検出された場合、前記誤り訂正復号化部で誤り訂正された区間に対応する送信信号を変調部に出力しないか、一つ前の区間の送信信号を前記変調部に出力する制御を行う。
 本発明によれば、
 基地局装置のベースバンド信号処理装置では、
 a)送信信号を誤り訂正符号化し、
 b)送信信号の所定の区間に対して誤り検出用符号を生成し、
 c)前記誤り訂正符号化した信号と前記誤り検出用符号とを多重した信号をRF信号処理装置に送信し、
 d)前記ベースバンド信号処理装置に伝送路を介して接続される前記基地局装置のRF信号処理装置では、前記ベースバンド信号処理装置から前記伝送路を介して送信された信号を受信して誤り訂正復号し、
 e)前記誤り訂正復号された信号の所定の区間の誤り検出用符号を計算し、
 f)前記計算した誤り検出符号と前記ベースバンド信号処理装置から多重化されて送信された誤り検出用符号との比較を行い、
 g)誤りが検出された場合には、誤りが検出された区間の信号を無線送信しない制御を行う、
 上記各工程を含む、基地局装置内の伝送方法が提供される。
 本発明に係る方法において、前記RF信号処理装置では、
 h)アンテナから受信した受信信号を誤り訂正符号化し、
 i)受信信号の所定の区間に対して誤り検出用符号を生成し、
 j)前記訂正符号と前記誤り検出用符号とを多重した信号を前記ベースバンド信号処理装置に送信し、
 前記ベースバンド信号処理装置では、
 k)前記RF信号処理装置から前記伝送路を介して送信された受信信号を受信し、誤り訂正復号し、
 l)前記誤り訂正復号された信号の所定の区間の誤り検出用符号を計算し、
 m)前記計算した誤り検出符号と前記RF信号処理装置から多重されて送信された誤り検出用符号との比較を行う、
 上記各工程を含む。
 本発明において、前記RF信号処理装置では、前記誤り検出符号の比較の結果、誤りが検出された場合、誤りが検出された区間に対応する信号を送信しないか、一つ前の区間の信号を送信する。
 本発明によれば、ベースバンド信号処理装置(REC)とRF信号処理装置間で信号の送受を行う伝送路の品質が悪い場合においても、高品質の信号伝送を可能としている。
(A),(B)は本発明の構成を説明するための図である。 本発明の一実施例のベースバンド信号処理装置(REC)の構成を示す図である。 本発明の一実施例の無線信号処理装置(RF)の構成を示す図である。
 1、100 ベースバンド信号処理装置(REC)
 2 RF信号処理装置(無線信号処理装置)
 11、24 誤り訂正符号化部
 12、25 誤り検出用符号生成部
 13、26 MUX
 14、21 誤り訂正復号化部
 15、22 誤り検出用符号生成・比較部
 23 制御部
 101 ベースバンド処理/チャネルコーディング処理部または受信部
 102 チャネライゼーションコーディング処理部
 103 スクランブルコーディング処理部
 104 MUX部1
 105 遠隔無線装置間伝送用フォーマットコンバート部
 106 フレームタイミング生成部
 107 フレーム番号生成部
 108 誤り検出用巡回符号生成部
 109 誤り訂正エンコード部
 110 コンマコード生成部
 111 MUX部2
 112 高速デジタル信号用コーディング部
 113 パラレルシリアル変換部
 114 電気信号-光信号変換部
 115 CPU
 116 SCCコントローラ
 117 DEMUX部
 118 受信フォーマットコンバート部
 119 誤り検出用巡回符号生成・比較部
 120 誤り訂正復号化部
 121 高速デジタル信号用デコーディング部
 122 シリアルパラレル変換部
 123 光信号-電気信号変換部
 124、125、201、217 ケーブル
 200 遠隔無線装置
 202 光信号-電気信号変換部
 203 シリアルパラレル変換部
 204 クロック(CLK)抽出部
 205 PLL部
 206 高速デジタル信号用デコーディング部
 207 誤り訂正復号化部
 208 巡回符号生成・比較部
 209 DEMUX部
 210 キャリアON/OFF制御部
 211 変調部
 212 RF部
 213 SCCコントローラ
 214 CPU
 215 フレーム信号生成部
 216 コンマコード生成部
 218 電気信号-光信号変換部
 219 パラレルシリアル変換部
 220 高速デジタル信号用コーディング部
 221 MUX部2
 222 誤り検出用巡回符号生成部
 223 誤り訂正コーディング部
 224 遠隔ベースバンド処理装置間伝送用フォーマットコンバート部
 225 MUX部1
 226 復調部
 227 フレームタイミング抽出部
 228 フレーム番号抽出部
 本発明は、その一態様において、ベースバンド信号処理を行う装置(REC)とRF信号処理を行う複数の遠隔無線装置(RE)とがそれぞれ伝送路(光ケーブルなど)で接続され、高速デジタル信号伝送を行うW-CDMA基地局システムにおいて、ベースバンド信号処理を行う装置(REC)と遠隔無線装置(RE)との間の伝送路誤りを検出する機能と、伝送路誤りを訂正する機能と、を有する。
 図1(A)を参照すると、ベースバンド信号処理を行うためのベースバンド信号処理装置(1)は、送信信号を誤り訂正符号化する第1の誤り訂正符号化部(11)と、送信信号の所定の区間に対して誤り検出用符号を生成する第1の誤り検出用符号生成部(12)と、第1の誤り訂正符号化部(11)の出力と第1の誤り検出用符号生成部(12)の出力を多重化する多重化部(MUX:multiplexer)(13)と、を備え、多重化部(13)で多重した信号が伝送路を介してRF信号処理装置(2)に伝送される。
 RF信号処理装置(2)は、ベースバンド信号処理装置(1)から伝送路を介して送信された信号を受信し、誤り訂正復号する第1の誤り訂正復号化部(21)と、誤り訂正復号された信号の所定の区間の誤り検出用符号を計算し、前記計算した誤り検出符号と前記ベースバンド信号処理装置(1)から多重化されて送信された誤り検出用符号との比較を行う第1の誤り検出用符号生成・比較部(22)と、第1の誤り検出用符号生成・比較部(22)で誤りが検出された場合には、誤りが検出された区間の送信信号を無線送信しない制御を行う制御部(23)と、を備えている。
 本発明において、図1(B)を参照すると、RF信号処理装置(2)は、アンテナから受信した受信信号を誤り訂正符号化する第2の誤り訂正符号化部(24)と、受信信号の所定の区間に対して誤り検出用符号を生成する第2の誤り検出用符号生成部(25)と、第2の誤り訂正符号化部(24)の出力と第1の誤り検出用符号生成部(25)の出力を多重化する多重化部(MUX:multiplexer)(26)と、を備え、多重化部(26)で多重された信号が伝送路を介してベースバンド信号処理装置(1)に伝送される。
 ベースバンド信号処理装置(1)は、RF信号処理装置(2)から前記伝送路を介して送信された受信信号を受信し、誤り訂正復号する第2の誤り訂正復号化部(14)と、誤り訂正復号された信号の所定の区間の誤り検出用符号を計算し、前記計算した誤り検出符号と前記RF信号処理装置から多重されて送信された誤り検出用符号との比較を行う第2の誤り検出用符号生成・比較部(15)と、を備えている。
 本発明において、RF信号処理装置(2)の制御部(23)は、前記第1の誤り検出用符号生成・比較部(22)での比較結果を受け、第1の誤り検出用符号生成・比較部(22)で誤りが検出された場合、誤り訂正復号化部(21)で誤り訂正された区間に対応する送信信号を変調部に出力しないか、一つ前の区間の信号を変調部に出力する制御を行う。
 より詳細には、本発明の一態様においては、図2を参照すると、ベースバンド信号処理装置(REC:100)内において、ベースバンド処理/チャネルコーディング処理された送信データをチャネライゼーションコーディング処理とスクランブルコーディング処理、さらに、アンテナ単位でのデジタル信号多重を行った後の信号(U-plane信号)が多重化部(MUX部1)(104)に出力される。
 MUX部1に出力されるアンテナ単位のデジタル信号数は、その後に、誤り訂正コーディング部にて付加される誤り訂正方式により異なる誤り訂正用冗長ビット量により予め制限されている。
 伝送路品質が高いことが予想され、誤り訂正を必要としないシステムにおいては、CPU(115)からの制御により、誤り訂正無しを選択することが可能である。
 MUX部1(104)では、
 アンテナ単位でのU-plane(User Plane)デジタル多重信号と、
 CPU間通信信号、さらには
 装置内のフレームタイミング信号や、フレーム番号、基準クロック
 などがMUX(多重化)され、遠隔無線装置(RE)間伝送用のフォーマットコンバートが行われる。
 遠隔無線装置(RE)間伝送用フォーマットコンバート部(105)では、CPU(115)からの制御により複数接続される遠隔無線装置(200)に対して、任意にアンテナ単位でのデジタル多重信号を振り分ける。
 フォーマットコンバートされた信号は、誤り訂正エンコード部(109)にて畳込み符号化され、誤り訂正用冗長ビットが付加される。
 畳み込み符号化方式は行わないことを含め、システムで予想される伝送路の品質により選択可能であり、CPU(115)からの制御で切り替えることができる。または伝送路のビット・エラー・レートを測定し、その誤り率によってダイナミックに誤り訂正方式を切り換えることも可能である。
 また、遠隔無線装置(RE)間伝送用フォーマットコンバート部(105)でフォーマットコンバートされた信号は、誤り検出用巡回符号生成部(108)にて、ある特定のフレームまたは特定のchip(チップ)単位に巡回符号が計算され、その結果が多重化部(MUX部2)(111)に出力される。
 MUX部2(111)では、
 誤り訂正エンコード部(109)にて、
 畳み込み符号化された遠隔無線装置(RE)間伝送用のフォーマットコンバートされたデジタル信号、
 誤り検出用巡回符号生成部(108)にて生成された巡回符号の計算結果、
 コンマコード生成部(110)にて生成された、高速デジタル信号用コーディング・デコーディングで必要なコンマコード
 がMUX(多重化)される。
 MUX部2(111)で多重化されたデジタル信号は、高速デジタル信号伝送を行うために、高速デジタル信号用コーディング部(112)で、8b/10b等のコーディングが行われる。8b/10bデコーディングされた場合、フレームタイミングとしてコンマコードを使用することが出来る。フレーム認識用とchip認識用など異なったタイミングでの基準タイミングを伝送する場合には、異なるコンマコードを使用することも可能である。
 高速デジタル信号用コーディング部(112)で、コーディングされたデジタル信号は、SerDes(Serializer/Deserializer)のパラレルシリアル変換部(113)により、例えば高速差動デジタル信号に変換され、電気信号-光信号変換部(114)にて光信号に変換された後、光ケーブル(124)により遠隔無線装置(200)に伝送される。あるいは、高速デジタル信号を電気信号のまま無線装置に伝送することも可能である。
 複数の遠隔無線装置(RE)(200)では、図3を参照すると、ベースバンド信号処理装置(REC)から光ケーブル(201:図2の光ケーブル124に対応、あるいは、電気ケーブル)によって送信されてきた光信号が光信号-電気信号変換部(202)で電気信号へ変換され、変換された高速デジタル信号をSerDesによりシリアル・パラレル変換し、高速デジタル信号用デコーディング部(206)で8b/10bデコーディング処理が行われる。
 高速デジタル信号用デコーディング部(206)にて8b/10bデコーディングされた信号は誤り訂正復号化部(207)にてビタビ復号などにより、復号、誤り訂正処理がされ、分離部(DEMUX部)(209)と、巡回符号生成・比較部(208)に出力される。
 巡回符号生成・比較部(208)では、ある特定のフレームまたは特定のchip単位に巡回符号を計算し、REC(100)から多重されて送られてくる計算結果との比較を行い、誤りが検出された場合には、誤りが検出された区間の送信信号を停止または一つ前の区間の保持を行うための制御信号を出力する。
 DUMUX部(209)では、U-plane信号とコントロール信号の分離を行い、分離されたU-plane信号は、キャリアON/OFF制御部(210)を介して変調部(211)に出力され、変調された後、RF部(212)に出力されアンテナから出力される。
 DEMUX部(209)にて分離されたコントロール信号は、SCCコントローラ(213)を通って、CPU(214)に入力される。CPU(214)は、REC(100)とのCPU間通信を確立する機能を有する。DEMUX部(209)にて分離されたコントロール信号は、フレームタイミング抽出部227、フレーム番号抽出部228にも入力される。
 また、RF部(212)から入力され復調部(226)にて復調された受信信号は、CPU(214)からのコントロール信号と多重部(MUX部1)(225)にて多重された後、遠隔ベースバンド処理装置間伝送用フォーマットコンバート部(224)でフォーマット変換された後、誤り訂正コーディング部(223)に出力され、誤り訂正コーディング部(223)にて畳込み符号化され、誤り訂正用冗長ビットが付加される。
 多重化部(MUX部2)(221)は、
 誤り検出用巡回符号生成部(222)にて生成された巡回符号の計算結果、
 コンマコード生成部216にて生成された高速デジタル信号用コーディング・デコーディングで必要なコンマコードを
 多重化する。
 多重化された信号は高速デジタル信号伝送を行うために、高速デジタル信号用コーディング部(220)にて8b/10bなどのコーディングが行われ、SerDesのパラレルシリアル変換回路(219)により、例えば高速差動デジタル信号に変換され、電気信号-光信号変換部(218)にて光信号に変換された後、光ケーブル(217)によりベースバンド信号処理装置(REC)(100)に送信される。
 再び、ベースバンド信号処理装置(REC)(100)では、複数の遠隔無線装置(200)から光ケーブル(または電気ケーブル)(125)により入力される信号から、光信号-電気信号変換部(123)で電気信号へ変換され、変換された高速デジタル信号をSerDesのシリアルパラレル変換部(122)によりシリアル・パラレル変換し、高速デジタル信号用デコーディング部(121)にて8b/10bデコーディング処理が行われる。
 8b/10bデコーディングされた信号は誤り訂正復号化部(120)にてビタビ復号などにより復号、誤り訂正処理がされ、DEMUX部(117)と、誤り検出用巡回符号生成・比較部(119)に出力される。
 誤り検出用巡回符号生成・比較部(119)では、ある特定のフレームまたは特定のchip単位に巡回符号が計算され、遠隔無線装置(RE)から多重されて送られてくる計算結果との比較を行い、誤りが発生したことを検出し、CPU(115)に通知する機能を有する。
 このように、本発明の一態様によれば、ベースバンド信号処理を行う装置(REC)とRF信号処理を行う複数の遠隔無線装置(RE)との間の伝送路誤り訂正機能を有することにより、伝送路での品質向上を図ることができる。従来のベースバンド信号処理装置(REC)とRF信号処理を行う複数の遠隔無線装置(RE)とのインターフェースにおいては、8b/10bエンコードによる誤り検出機能はあったものの、伝送路誤りを訂正する機能は具備されていない。本発明においては、CRC(Cyclic Redundancy Checking)等の巡回符号による誤り検出機能を設け、誤り検出時、送信信号のON/OFF制御を行う機能を有するとともに、畳込み符号化(Convolution Coding)、ビタビ復号化等による誤り検出、訂正機能を有することで、伝送路で発生したビット誤りを訂正することにより、伝送路品質が悪いシステムに於いても、高品質の信号伝送を可能としている。
 以下、本発明の一実施形態としてベースバンド信号処理装置(REC)と複数の遠隔無線装置(RE)がそれぞれ全2重1本の光ケーブルで接続され、高速デジタル信号伝送を行うW-CDMA基地局装置を示す。
 図2に、本実施形態のベースバンド信号処理装置(REC)の構成を示す。ベースバンド信号処理装置100は、ベースバンド処理/チャネルコーディング処理部または受信部101、CPU115、SCC(CPU間シリアル通信)コントローラ116、フレームタイミング生成部106、フレーム番号生成部107と、下り送信系は、チャネライゼーションコーディング処理部102、スクランブルコーディング処理部103、MUX部1(multiplexer)104、遠隔無線装置間伝送用フォーマットコンバート部105、誤り検出用巡回符号生成部108、誤り訂正エンコード部109、コンマコード生成部110、MUX部2(111)、高速デジタル信号用コーディング部112、パラレルシリアル変換部113、電気信号-光信号変換部114を備えている。上り受信系は、光信号-電気信号変換部123、シリアルパラレル変換部122、高速デジタル信号用デコーディング部121、誤り訂正復号化部120、誤り検出用巡回符号生成・比較部119、受信フォーマットコンバート部118、DEMUX部(demultiplexer)117を備えている。
 図3は、遠隔無線装置(RE)の構成を示す。遠隔無線装置(RE)200は、RF部212、CPU214、SCCコントローラ213と、下り送信系は、光信号-電気信号変換部202、シリアルパラレル変換部203、クロック(CLK)抽出部204、PLL(Phase Lock Loop)部205、高速デジタル信号用デコーディング部206、誤り訂正復号化部207、DEMUX部209、巡回符号生成・比較部208、キャリアON/OFF制御部210、変調部211、フレームタイミング抽出部227、フレーム番号抽出部228を備えている。上り受信系は、復調部226、MUX部1(225)、誤り訂正コーディング部223、誤り検出用巡回符号生成部222、MUX部2(221)、フレーム信号生成部215、コンマコード生成部216、高速デジタル信号用コーディング部220、パラレルシリアル変換部219、電気信号-光信号変換部218を備えている。
 図2のベースバンド信号処理装置(REC)100において、下り送信系について、送信信号は外部またはチャネルコーディング部にてベースバンド信号処理/チャネルコーディング処理等が行われ、シンボルデータとなる。
 生成されたシンボルデータはチャネライゼーションコーディング処理部102によりチャネライゼーションコーディングされたあと、スクランブルコーディング処理部103でスクランブルコーディングされる。スクランブルコーディングされたデジタル信号は送信アンテナ単位で信号多重され、MUX部1(104)に出力される。
 MUX部1(104)ではフレームタイミング生成部(106)で生成されたフレームタイミング信号、フレーム番号生成部(107)で生成されたフレーム番号が入力され、さらに、複数の遠隔無線装置の各CPUとSCC通信などのCPU間通信を行うための、CPU間通信信号が複数のSCCコントローラ(116)を通して入力し、入力した信号を多重し、多重したデジタル信号を遠隔無線装置間伝送用フォーマットコンバート部105に出力する。
 遠隔無線装置間伝送用フォーマットコンバート部105では、CPU115の制御により、入力された送信アンテナ単位の多重デジタル信号を複数接続される遠隔無線装置(RE)のうち、どの遠隔無線装置(RE)へ出力するかの選択が可能である。
 遠隔無線装置間伝送用フォーマットコンバート部105は、遠隔無線装置間伝送用フォーマットに変換されたデジタル信号を誤り検出用巡回符号生成部108と誤り訂正エンコード部109に出力する。
 誤り検出用巡回符号生成部108は、ある特定のフレーム区間やある特定のチップ単位に、巡回冗長検査などの誤り検出用の巡回符号を計算し、その結果(巡回符号)をMUX部2(111)に出力する。
 誤り訂正エンコード部109は、入力された遠隔無線装置間伝送用フォーマットに変換されたデジタル信号に対して、符号レートR=1/2やR=3/4などの畳み込み符号化処理等を行い、冗長ビットを付加してMUX部2(111)に出力する。
 誤り訂正エンコード部109による冗長ビットの付加による伝送容量の増加による対応としては、伝送する周波数自体を上げて送信するようにしてもよい。あるいは、伝送する送信アンテナ単位での信号数を制限するようにしてもよい。予想される伝送品質に対して送信アンテナ単位での信号数と符号レートを選択する。
 伝送路品質が高いことが予想され、誤り訂正を必要としないシステムにおいては、CPU115からの制御により、誤り訂正無しを選択するようにしてもよい。
 また、伝送路のビット・エラー・レートを測定する手段(不図示)を有している場合は、誤り率によってダイナミックに、符号レートや誤り訂正方式を切り換えるようにしてもよい。
 MUX部2(111)では、誤り訂正用にエンコードされ、冗長ビットが付加された遠隔無線装置間伝送用フォーマットに変換されたデジタル信号と誤り検出用巡回符号とフレームタイミング用のコンマコード生成部110で生成されたコンマコードが多重され、高速デジタル信号用コーディング部(8B/10B)112に出力される。
 フレームタイミング信号としては、高速デジタル信号用のコーディングの特殊なコードを割り振ることなども出来る。例えば、高速デジタル信号用コーディング方式として、8b/10bコーディングを採用した場合には、フレームタイミングとして、コンマコードを使用することが出来る。
 フレームタイミング認識用とCHIPタイミング認識用など異なったタイミングでの基準タイミングを伝送する場合には、異なるコンマコードを使用することも可能となる。
 またフレーム番号やCPU間通信信号は、フレームタイミング信号を基準として周期的に挿入され、伝送される。
 高速デジタル信号用コーディング部112では、多重されたデジタル信号のコーディング(例えば8b/10bコーディング)してパラレルシリアル変換部(SerDes)113に出力する。
 パラレルシリアル変換部113では、8b/10b等にコーディングされたデジタル信号をパラレルシリアル変換し、LVDS(Low Voltage Differential Signaling)やLCPECLなどの高速差動デジタル信号に変換して電気信号-光信号変換部114に出力する。
 電気信号-光信号変換部114では入力される電気信号を光信号に変換して(または変換せずに)、光信号(または電気信号)を出力する。
 出力された光信号(または電気信号)は光ケーブル124(または電気ケーブル)を通して、遠隔無線装置200に伝送される。
 図3の遠隔無線装置(RE)200の下り送信系において、REC100から光ケーブル201(図2の124または電気ケーブル)を通して入力された光信号(または電気信号)は、光信号-電気信号変換部202にて電気信号に変換される(または電気ケーブルの場合、光電気変換は行われない)。
 変換された高速差動デジタル信号はシリアルパラレル変換部(SerDes)203にて、パラレルデジタル信号に変換される。また、受信クロック(CLK)抽出部204にて受信クロックが抽出される。PLL部205は、遠隔無線装置(RE)は受信クロック(CLK)抽出部204にて抽出された受信クロックと内部クロックとを位相同期させて高速デジタル信号用デコーディング部206、高速デジタル信号用コーディング部220、フレーム信号生成部215等に内部クロックを供給する。
 シリアルパラレル変換部203でパラレル信号に変換されたデジタル信号は、高速デジタル信号用デコーディング部206にてデコーディングされ、誤り訂正復号化部207に出力される。
 誤り訂正復号化部207では、ビタビ復号処理などにより、誤り復号処理(誤り検出、誤り訂正処理)が行われ、DEMUX部209と巡回符号生成・比較部208に出力される。
 巡回符号生成・比較部208では、ある特定のフレーム区間または特定のchip単位に巡回符号が計算され、光ケーブル(または電気ケーブル)を通してベースバンド信号処理装置(REC)から多重されて送られてくる巡回符号計算結果との比較を行う。誤りが検出された場合には、誤りが検出された区間の送信信号を停止または一つ前の区間の保持を行うための制御信号を出力する。
 DUMUX部209では、スクランブルコーディングされたデジタル信号(U-plane信号)とそれ以外のコントロール信号の分離を行い、分離されたU-plane信号は、キャリアON/OFF制御部210に出力される。
 キャリアON/OFF制御部210では、CPU214からの制御により、送信停止しない、前の区間の値を保持して送信、送信停止などを選択する。
 キャリアON/OFF制御部210を通った下り送信用のU-plane信号は、変調部211にて変調された後RF部212に出力され、不図示のアンテナから出力される。
 DEMUX部209にて分離されたコントロール信号は、SCCコントローラ213を通って、CPU214に入力され、RECとのCPU間通信を確立する機能を有する。DEMUX部209にて分離された信号から、フレーム番号抽出部228においてフレーム番号が抽出され、CPU214へ出力される。
 フレーム信号生成部215で生成されたフレーム信号は、後段にて使用されるとともに、上り受信系でのフレームタイミング信号として使用される。
 受信系について、RF部212から入力された受信信号は復調部226で復調されたあとMUX部1(225)に出力される。
 MUX部1(225)では、復調部226で復調されたデジタル信号と、SCCコントローラ213から入力されるCPU間通信信号とが多重化され、遠隔ベースバンド処理装置間伝送用フォーマットコンバート部224に出力される。
 遠隔ベースバンド処理装置間伝送用フォーマットコンバート部224では、遠隔ベースバンド処理装置間伝送用フォーマットに変換され、誤り訂正コーディング部223と誤り検出用巡回符号生成部222に出力される。
 誤り訂正コーディング部223では、下り信号処理と同様に、誤り訂正コーディングされ、冗長ビットが付加されてMUX部2(221)に出力される。
 誤り検出用巡回符号生成部222では、下り信号処理と同様に巡回符号を計算し、MUX部2(221)に、計算結果を出力する。
 MUX部2(221)では、誤り訂正用にエンコードされ、冗長ビットが付加された遠隔ベースバンド処理装置間伝送用フォーマットに変換されたデジタル信号と、誤り検出用巡回符号と、フレームタイミング用のコンマコード生成部216で生成されたコンマコードとが多重され、高速デジタル通信用コーディング部(8b/10b)220に出力される。
 MUX部2(221)で多重された信号は、高速デジタル信号用コーディング部220にてコーディングされ(例えば8b/10bコーディング)、パラレルシリアル変換部219に出力される。
 パラレルシリアル変換部(SerDes)219では、パラレルシリアル変換を行い、高速差動デジタル信号に変換して電気信号-光信号変換部218に出力する。
 電気信号-光信号変換部218では入力される電気信号を光信号に変換して(または変換せずに)、光信号(または電気信号)を出力する。
 出力された光信号(または電気信号)は光ケーブル217(または電気ケーブル)を通して、ベースバンド信号処理装置(REC)100に伝送される。
 再び図2のベースバンド信号処理装置(REC)の受信系において、遠隔無線装置(RE)から光ケーブル125(または電気ケーブル:図3の217)を通して入力される光信号(または電気信号)が光信号-電気信号変換部123にて電気信号に変換され(電気ケーブルの場合、光-電気変換は行われない)、電気信号に変換された高速差動デジタル信号は、シリアルパラレル変換部122に入力される。
 シリアルパラレル変換部122ではシリアル信号をパラレルデジタル信号に変換し、高速デジタル信号用デコーディング部121に出力する。
 高速デジタル信号用デコーディング部121では、入力されたパラレル変換された受信デジタル信号をデコーディングし、誤り訂正復号化部120と誤り検出用巡回符号生成・比較部119に出力する。
 誤り訂正復号化部120では、ビタビ復号処理などにより誤り検出、誤り訂正処理が行われ、受信フォーマットコンバート部118に出力する。
 誤り検出用巡回符号生成・比較部119では、ある特定のフレーム区間または特定のchip単位に巡回符号を計算し、光ケーブル125(または電気ケーブル)を通して遠隔無線装置(RE)から多重されて送られてくる巡回符号計算結果との比較を行い、結果をCPU115へ出力する。
 受信フォーマットコンバート部118では誤り復号後の受信データを受信フォーマットに変換してDEMUX部117に出力する。
 DEMUX部117では、CPU間通信信号との分離を行い、分離されたCPU間通信信号はSCCコントローラ116を通してCPU115に出力される。
 本実施形態によれば、ベースバンド信号処理を行う装置(REC)100とRF信号処理を行う複数の遠隔無線装置(RE)200との間の伝送路誤り訂正機能を有することにより、伝送路での品質を向上し、誤り検出用巡回符号生成部を有し、下り送信系において誤りを検出した場合に、送信信号を停止する機能を有する。
 本実施形態によれば、誤り訂正の符号レートまたは誤り訂正方式をスタティックに、更には伝送路のビット・エラー・レートによりダイナミックに切り替えることができる。
 なお、上記の特許文献の各開示を、本書に引用をもって繰り込むものとする。本発明の全開示(請求の範囲を含む)の枠内において、さらにその基本的技術思想に基づいて、実施形態の変更・調整が可能である。また、本発明の請求の範囲の枠内において種々の開示要素の多様な組み合わせないし選択が可能である。すなわち、本発明は、請求の範囲を含む全開示、技術的思想にしたがって当業者であればなし得るであろう各種変形、修正を含むことは勿論である。

Claims (15)

  1.  ベースバンド信号処理を行うベースバンド信号処理装置と、
     RF信号処理を行うRF信号処理装置と、
     前記ベースバンド信号処理装置と前記RF信号処理装置間で信号の送受を行う伝送路と、
     を備え、
     前記ベースバンド信号処理装置又は前記RF信号処理装置は、
     前記伝送路を介して送信相手に対して送信する信号を誤り訂正符号化し、前記信号の所定区間に対して誤り検出用の符号を生成し、
     前記誤り訂正符号化した信号と前記誤り検出用の符号を前記伝送路に送出し、
     前記送信相手に対応した前記RF信号処理装置又は前記ベースバンド信号処理装置は、
     前記伝送路を介して受信した信号を誤り訂正復号し、
     前記誤り訂正復号した信号から誤り検出用の符号を計算し、計算した誤り検出用の符号を、前記伝送路を介して受信した誤り検出用の符号と比較する、ことを特徴とする基地局装置。
  2.  前記ベースバンド信号処理装置と伝送路を介して接続され、RF信号処理を行う複数のRF信号処理装置を有し、
     前記ベースバンド信号処理装置は、
     ベースバンド処理された送信信号を誤り訂正符号化する第1の誤り訂正符号化部と、
     前記送信信号の所定の区間に対して誤り検出用符号を生成する第1の誤り検出用符号生成部と、
     前記第1の誤り訂正符号化部の出力と前記第1の誤り検出用符号生成部の出力を多重化する多重化部と、
     を備え、
     前記多重化部で多重された信号が、前記伝送路を介して前記RF信号処理装置に伝送され、
     前記RF信号処理装置は、
     前記ベースバンド信号処理装置から前記伝送路を介して送信された信号を受信し、誤り訂正復号する第1の誤り訂正復号化部と、
     前記誤り訂正復号された信号の所定の区間の誤り検出用符号を計算し、前記計算した誤り検出用符号と、前記ベースバンド信号処理装置から多重化して送信された誤り検出用符号とを比較する第1の誤り検出用符号生成・比較部と、
     前記第1の誤り検出用符号生成・比較部で誤りが検出された場合に誤りが検出された区間の送信信号は無線送信しない制御を行う制御部と、
     を備えている、ことを特徴とする請求項1記載の基地局装置。
  3.  前記RF信号処理装置は、
     アンテナから受信した受信信号を誤り訂正符号化する第2の誤り訂正符号化部と、
     前記受信信号の所定の区間に対して誤り検出用符号を生成する第2の誤り検出用符号生成部と、
     前記第2の誤り訂正符号化部の出力と前記第2の誤り検出用符号生成部の出力を多重化する多重化部と、
     を備え、前記多重化部で多重された信号が、前記伝送路を介して前記RF信号処理装置に伝送され、
     前記ベースバンド信号処理装置は、
     前記RF信号処理装置から前記伝送路を介して送信された信号を受信し、誤り訂正復号する第2の誤り訂正復号化部と、
     前記誤り訂正復号された信号の所定の区間の誤り検出用符号を計算し、前記計算した誤り検出用符号と、前記RF信号処理装置から多重化して送信された誤り検出用符号とを比較する第2の誤り検出用符号生成・比較部と、
     を備えている、ことを特徴とする請求項2記載の基地局装置。
  4.  前記RF信号処理装置の前記制御部は、前記第1の誤り検出用符号生成・比較部での比較結果を受け、前記第1の誤り検出用符号生成・比較部で誤りが検出された場合、前記誤り訂正復号化部で誤り訂正された区間に対応する送信信号を変調部に出力しないか、一つ前の区間の送信信号を前記変調部に出力する制御を行う、ことを特徴とする請求項2記載の基地局装置。
  5.  前記誤り検出用符号生成部は、前記所定の区間として、特定フレーム区間又は特定のチップ単位に誤り検出用符号を生成する、ことを特徴とする請求項2乃至4のいずれか1項に記載の基地局装置。
  6.  前記誤り検出用符号生成部は、特定フレーム区間又は特定のチップ単位に、誤り検出用の巡回符号を生成する、ことを特徴とする請求項5記載の基地局装置。
  7.  前記ベースバンド信号処理装置では、
     CPU間通信信号、フレームタイミング信号、フレーム番号、基準クロックのうちの少なくとも1つの信号をベースバンド信号に多重化して、前記各RF信号処理装置に送信し、
     前記複数のRF信号処理装置では、フレームタイミング信号、CPU間通信信号のうちの少なくとも1つの信号を、復調されたデジタル信号に多重して前記ベースバンド信号処理装置に送信する、ことを特徴とする請求項2乃至6のいずれか1項に記載の基地局装置。
  8.  前記ベースバンド信号処理装置が、
     下り送信用のデジタルデータのベースバンド処理および上り受信用のデータのベースバンド処理を行うベースバンド信号処理部と、
     前記ベースバンド信号処理部により生成された下り送信用のデジタルデータに対して、チャネライゼーションコーディングを行うチャネライゼーションコーディング処理部と、
     前記チャネライゼーションコーディング処理部によりチャネライゼーションコーディングされたデジタルデータに対して、スクランブルコーディングを行うスクランブルコーディング処理部と、
     前記複数のRF信号処理装置の各CPUとCPU間シリアル通信を行うためのCPU間通信信号を生成するCPU間通信シリアルコントローラと、
     フレームタイミング信号を生成するフレームタイミング生成部と、
     フレーム番号を生成するフレーム番号生成部と、
     前記スクランブルコーディング処理部によりスクランブルコーディングされた後のデジタル信号、前記フレームタイミング生成部において生成されたフレームタイミング信号、前記フレーム番号生成部で生成されたフレーム番号、前記CPU間通信シリアルコントローラから入力されたCPU間通信信号を多重化する第1の多重化部と、
     前記第1の多重化部の出力をフォーマット変換する遠隔無線装置間伝送用フォーマットコンバート部と、
     前記遠隔無線装置間伝送用フォーマットコンバート部によりフォーマット変換された後のデジタル信号に対して、誤り訂正符号化する誤り訂正符号化部と、
     前記遠隔無線装置間伝送量フォーマットコンバート部によりフォーマット変換された後のデジタル信号に対して、誤り検出用巡回符号を生成する誤り検出用巡回符号生成部と、
     コンマコード生成部からのコンマコード、前記誤り訂正符号化部からの誤り訂正符号、前記誤り検出用巡回符号生成部からの巡回符号を多重化して出力する第2の多重化部と、
     前記第2の多重化部で多重化されたデジタル信号に対してコーディング処理を行う高速デジタル信号用コーディング部と、
     前記高速デジタル信号用コーディング部の出力をパラレルシリアル変換することによりデジタル信号に変換して前記RF信号処理装置に出力するパラレルシリアル変換部と、
     前記RF信号処理装置から入力されたシリアル信号をパラレルデジタル信号に変換するシリアルパラレル変換部と、
     前記シリアルパラレル変換部によりパラレル変換された後の受信デジタル信号に対してデコーディング処理を行う高速デジタル信号用デコーディング部と、
     前記高速デジタル信号用デコーディング部によりデコーディング処理が行われた後の受信デジタル信号を、誤り訂正符号化する誤り訂正符号化部と、
     前記高速デジタル信号用デコーディング部によりデコーディング処理が行われた後の受信デジタル信号に対して、誤り検出用巡回符号を生成し、前記RF信号処理装置から多重して送信された誤り検出用巡回符号と比較する誤り検出用巡回符号生成・比較部と、
     前記誤り訂正符号化部の出力のフォーマットを、前記遠隔無線装置間伝送用からベースバンド処理装置用へのフォーマット変換を行う受信フォーマットコンバート部と、
     前記受信フォーマットコンバート部の出力を受け、復調された受信デジタル信号とCPU間通信信号とに分離する分離部と、
     を備え、
     前記誤り検出用巡回符号生成・比較部での比較結果は、CPUに供給され、
     前記分離部で分離された復調された受信デジタル信号は、ベースバンド処理部に、CPU間通信信号は、前記CPU間通信シリアルコントローラに供給される、ことを特徴とする請求項2記載の基地局装置。
  9.  前記RF信号処理装置が、
     前記ベースバンド信号処理装置から伝送路を通して入力されたデジタル信号に対してパラレル変換を行うことによりパラレルデジタル信号に変換するシリアルパラレル変換部と、
     前記シリアルパラレル変換部によりパラレル変換された後のパラレルデジタル信号から基準クロックを抽出するクロック抽出部と、
     前記シリアルパラレル変換部によりパラレル変換されたデジタル信号に対してデコーディング処理を行う高速デジタル信号用デコーディング部と、
     前記高速デジタル信号用デコーディング部によりデコーディング処理された後のデジタル信号の誤り訂正復号を行う誤り訂正復号化部と、
     前記誤り訂正復号化部で誤り訂正復号されたデジタル信号から、誤り検出用巡回符号を生成し、前記ベースバンド信号処理装置より多重された前記伝送路に送信された誤り検出用巡回符号と比較する誤り検出用巡回符号生成・比較部と、
     前記誤り訂正復号化部で誤り訂正復号された信号からデジタル信号とCPU間通信信号を分離する分離部と、
     誤り検出用巡回符号生成・比較部での比較結果を受け、前記分離部により分離された復号されたデジタル信号の変調部への送信のオン・オフを制御する制御部と、
     前記制御部からの復号されたデジタル信号を受け変調を行い各移動局への送信を行うRF部へ出力する変調部と、
     前記分離部において分離されたCPU間通信信号からフレームタイミングを抽出しているフレームタイミング抽出部と、
     前記分離部において分離されたCPU間通信信号からフレーム番号を抽出しているフレーム番号抽出部と、
     前記ベースバンド信号処理装置のCPUと、CPU間シリアル通信を行うためのCPU間通信信号を生成するCPU間通信シリアルコントローラと、
     RF部から入力された受信信号の復調を行っている復調部と、
     前記復調部により復調されたデジタル信号と、前記CPU間通信シリアルコントローラから入力されたCPU間通信信号と、前記フレームタイミング抽出部から入力されたフレームタイミング信号を多重化する多重化部と、
     前記多重化部の出力のフォーマット変換を行うフォーマットコンバート部と、
     前記フォーマットコンバート部によりフォーマット変換された復調されたデジタル信号の誤り訂正復号を行う誤り訂正復号化部と、
     前記フォーマットコンバート部によりフォーマット変換された復調されたデジタル信号から誤り検出用巡回符号を生成する誤り検出用巡回符号生成部と、
     前記誤り訂正復号化部と前記誤り検出用巡回符号生成部とコンマコード生成部の出力を多重化する多重部と、
     前記多重部で多重されたデジタル信号のコーディング処理を行う高速デジタル信号用コーディング部と、
     前記高速デジタル信号用コーディング部によりフォーマットコンバートされたデジタル信号のシリアル変換を行い伝送路に出力するパラレルシリアル変換部と、
     を有する、ことを特徴とする請求項2又は8記載の基地局装置。
  10.  基地局装置を構成するベースバンド信号処理装置とRF信号処理装置との間で伝送路を介して信号の送受を行うにあたり、
     前記ベースバンド信号処理装置又は前記RF信号処理装置は、
     前記伝送路を介して送信相手に対して送信する信号を誤り訂正符号化し、前記信号の所定区間に対して誤り検出用の符号を生成し、
     前記誤り訂正符号化した信号と前記誤り検出用の符号を前記伝送路に送出し、
     前記送信相手に対応した前記RF信号処理装置又は前記ベースバンド信号処理装置は、
     前記伝送路を介して受信した信号を誤り訂正復号し、
     前記誤り訂正復号した信号から誤り検出用の符号を計算し、計算した誤り検出用の符号を、前記伝送路を介して受信した誤り検出用の符号と比較する、ことを特徴とする基地局装置内の伝送方法。
  11.  前記基地局装置の前記ベースバンド信号処理装置では、
     a)送信信号を誤り訂正符号化し、
     b)送信信号の所定の区間に対して誤り検出用符号を生成し、
     c)前記誤り訂正符号化した信号と前記誤り検出用符号とを多重した信号をRF信号処理装置に送信し、
     前記ベースバンド信号処理装置に前記伝送路を介して接続される前記基地局装置のRF信号処理装置では、
     d)前記ベースバンド信号処理装置から前記伝送路を介して送信された信号を受信して誤り訂正復号し、
     e)前記誤り訂正復号された信号の所定の区間の誤り検出用符号を計算し、
     f)前記計算した誤り検出用符号と前記ベースバンド信号処理装置から多重化されて送信された誤り検出用符号との比較を行い、
     g)誤りが検出された場合には、誤りが検出された区間の信号を無線送信しない制御を行う、
     ことを特徴とする請求項10記載の基地局装置内の伝送方法。
  12.  前記RF信号処理装置では、
     h)アンテナから受信した受信信号を誤り訂正符号化し、
     i)受信信号の所定の区間に対して誤り検出用符号を生成し、
     j)前記訂正符号と前記誤り検出用符号とを多重した信号を前記ベースバンド信号処理装置に送信し、
     前記ベースバンド信号処理装置では、
     k)前記RF信号処理装置から前記伝送路を介して送信された受信信号を受信し、誤り訂正復号し、
     l)前記誤り訂正復号された信号の所定の区間の誤り検出用符号を計算し、
     m)前記計算した誤り検出用符号と前記RF信号処理装置から多重されて送信された誤り検出用符号との比較を行う、ことを特徴とする請求項11記載の基地局装置内の伝送方法。
  13.  前記RF信号処理装置では、前記誤り検出用符号の比較の結果、誤りが検出された場合、誤りが検出された区間に対応する信号を送信しないか、一つ前の区間の信号を送信する、ことを特徴とする請求項11又は12記載の基地局装置内の伝送方法。
  14.  前記所定の区間として、特定フレーム区間又は特定のチップ単位に誤り検出用符号を生成する、ことを特徴とする請求項11乃至13のいずれか1項に記載の基地局装置内の伝送方法。
  15.  前記第1及び第2の誤り検出用符号生成部は、特定フレーム区間又は特定のチップ単位に、巡回符号を生成する、ことを特徴とする請求項14記載の基地局装置内の伝送方法。
PCT/JP2009/063267 2008-07-24 2009-07-24 基地局装置と基地局装置内の伝送方法 WO2010010946A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2008191306 2008-07-24
JP2008-191306 2008-07-24

Publications (1)

Publication Number Publication Date
WO2010010946A1 true WO2010010946A1 (ja) 2010-01-28

Family

ID=41570406

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2009/063267 WO2010010946A1 (ja) 2008-07-24 2009-07-24 基地局装置と基地局装置内の伝送方法

Country Status (1)

Country Link
WO (1) WO2010010946A1 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005057651A (ja) * 2003-08-07 2005-03-03 Hitachi Kokusai Electric Inc 光デジタル伝送の品質監視方法及び無線基地局装置
JP2008048221A (ja) * 2006-08-17 2008-02-28 Fujitsu Ltd 中継局、無線基地局及び通信方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005057651A (ja) * 2003-08-07 2005-03-03 Hitachi Kokusai Electric Inc 光デジタル伝送の品質監視方法及び無線基地局装置
JP2008048221A (ja) * 2006-08-17 2008-02-28 Fujitsu Ltd 中継局、無線基地局及び通信方法

Similar Documents

Publication Publication Date Title
US10944607B2 (en) Transmission apparatus and transmission method of an aggregate physical layer protocol data unit
JP5423798B2 (ja) 符号化および復号方法およびその装置
CN110754051A (zh) 无线通信装置、基础设施设备和方法
US20070168835A1 (en) Serial communications system and method
US9553954B1 (en) Method and apparatus utilizing packet segment compression parameters for compression in a communication system
US8488648B2 (en) Apparatus and method for symbol error correctable modulation and demodulation using frequency selective baseband
KR101518831B1 (ko) 통신시스템에서 순환중복검사 첨부를 위한 장치
JP2007312185A (ja) 無線基地局システム
JP5821587B2 (ja) 無線装置、無線制御装置、および同期確立方法
JP4328732B2 (ja) 基地局装置およびベースバンド信号処理装置
US9941914B2 (en) Receiving device, communication system, and interference detection method
US9398489B1 (en) Method and apparatus for context based data compression in a communication system
WO2016098742A1 (ja) 送信装置、通信装置および信号伝送システム
WO2010010946A1 (ja) 基地局装置と基地局装置内の伝送方法
JPWO2007015480A1 (ja) シリアル信号伝送方式
KR20170081530A (ko) 부동소수점 방식을 이용한 데이터 압축 장치 및 그 방법
JPH06252891A (ja) マルチキャリア伝送方式を使用した無線通信システムおよびこの無線通信システムで使用される無線端末装置
WO2022201712A1 (ja) 中継システム、送信装置、受信装置、及び切替方法
CN101282196A (zh) 经由空中接口传输数据分组
JP2004328344A (ja) 無線基地局システム、及びそれに用いる無線基地局装置と無線送受信部と、その遠隔アンテナ信号伝送制御方法
JP5968577B2 (ja) 通信装置、通信システムおよび誤り訂正フレーム生成方法
JP5474875B2 (ja) 無線通信システム
JPS6350220A (ja) 誤り訂正方式
JP5782966B2 (ja) 送信機、受信機、無線通信装置、及び無線通信方法
JPS6350221A (ja) 無線通信システム

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09800460

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 09800460

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP