WO2001031702A1 - Procede de protection de puces de circuit integre par depot d'une couche electriquement isolante par aspirante sous vide - Google Patents

Procede de protection de puces de circuit integre par depot d'une couche electriquement isolante par aspirante sous vide Download PDF

Info

Publication number
WO2001031702A1
WO2001031702A1 PCT/FR2000/002793 FR0002793W WO0131702A1 WO 2001031702 A1 WO2001031702 A1 WO 2001031702A1 FR 0002793 W FR0002793 W FR 0002793W WO 0131702 A1 WO0131702 A1 WO 0131702A1
Authority
WO
WIPO (PCT)
Prior art keywords
integrated circuit
electrically insulating
insulating material
chip
chips
Prior art date
Application number
PCT/FR2000/002793
Other languages
English (en)
Inventor
Philippe Patrice
Jean-Christophe Fidalgo
Original Assignee
Gemplus
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Gemplus filed Critical Gemplus
Priority to AU77961/00A priority Critical patent/AU7796100A/en
Publication of WO2001031702A1 publication Critical patent/WO2001031702A1/fr

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06KGRAPHICAL DATA READING; PRESENTATION OF DATA; RECORD CARRIERS; HANDLING RECORD CARRIERS
    • G06K19/00Record carriers for use with machines and with at least a part designed to carry digital markings
    • G06K19/06Record carriers for use with machines and with at least a part designed to carry digital markings characterised by the kind of the digital marking, e.g. shape, nature, code
    • G06K19/067Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components
    • G06K19/07Record carriers with conductive marks, printed circuits or semiconductor circuit elements, e.g. credit or identity cards also with resonating or responding marks without active components with integrated circuit chips
    • G06K19/077Constructional details, e.g. mounting of circuits in the carrier
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4803Insulating or insulated parts, e.g. mountings, containers, diamond heatsinks
    • H01L21/481Insulating layers on insulating parts, with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/29Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the material, e.g. carbon
    • H01L23/293Organic, e.g. plastic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3171Partial encapsulation or coating the coating being directly applied to the semiconductor body, e.g. passivation layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3157Partial encapsulation or coating
    • H01L23/3185Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49855Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers for flat-cards, e.g. credit cards
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L24/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L24/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73267Layer and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits

Definitions

  • the present invention relates to the field of integrated circuit chips.
  • the present invention relates more particularly to a method for protecting integrated circuit chips making it possible to isolate its flanks.
  • connection of integrated circuit chips with a connection terminal block of a card for example, can be carried out by traditional wired wiring or by other techniques using conductive polymer compounds in contact with the output pads of the chip.
  • FIG. 1 A first method using a conductive polymer compound to connect the chip to the binding tracks is illustrated in FIG. 1.
  • the connection tracks 12 are brought close to the location provided for the chip 100.
  • the latter is bonded by the rear face 104 to the connection tracks 12 of the connection terminal block using an electrically insulating adhesive 50
  • This adhesive may for example be a crosslinking adhesive under the effect of exposure to ultraviolet radiation.
  • the electrical connections between the output pads 120 of the chip 100 and the connection tracks 12 are then made by depositing an electrically conductive resin 40 which covers the output pads 120 of the chip 100 and the connection tracks 12 of the menu.
  • This conductive resin 40 can for example be a polymerizable adhesive loaded with conductive particles such as silver particles.
  • FIG. 2 A second method using a conductive polymer compound to connect the chip to the bonding tracks is illustrated in FIG. 2. This method consists in transferring the chip according to a well-known "flip chip" arrangement.
  • the chip 100 is turned upside down with the output pads 120 downwards.
  • the chip 100 is then connected by placing the output pads previously provided with bosses 120 on the connecting tracks 12 printed at the location provided for the chip.
  • the chip 100 is connected to the connecting tracks 12 by means of an adhesive 35 with electrical conduction.
  • These chip connection techniques using conductive polymers are very effective and efficient. They have many advantages over the traditional technique of wired cabling and tend to become widespread among integrated circuit assemblers. In fact, these techniques using a conductive polymer make it possible to reduce the number of manufacturing operations and to significantly reduce the cost of manufacturing materials for integrated circuits.
  • the conductivity of silicon is directly linked to the process for manufacturing the wafers on which the integrated circuit chips are arranged and differs according to the manufacturers and the production lines.
  • a user wishing to specify a particular conductivity of the substrate will then be linked to a given supplier and even to a given product range, which automatically results in additional costs and a limitation of the products that can be used.
  • the object of the present invention is to solve the problems set out above.
  • the object of the present invention is to eliminate the drawbacks linked to the connection of integrated circuit chips by technologies using conductive polymers.
  • the present invention provides a method of protecting the sides of circuit chips integrates in order to isolate them from the conductive polymer components used for the connection of the chip output pads with the connection tracks of the connection terminal blocks.
  • the present invention provides a method of protecting integrated circuit chips arranged on a silicon wafer, characterized in that the method comprises the steps consisting in: cutting out cutting paths in the silicon wafer so as to separate the integrated circuit chips and reveal their sides; placing the integrated circuit chips between two support sheets; - Penetrating an electrically insulating material between the two support sheets so as to cover the sides of each integrated circuit chip.
  • the electrically insulating material penetrates between the two support sheets by vacuum suction.
  • At least one of the two support sheets is an adhesive plastic sheet.
  • the adhesive of the support sheets is degradable by exposure to ultraviolet light.
  • the upper support sheet is removed by peeling after exposure to ultraviolet light.
  • the integrated circuit chips are ejected from the lower support sheet after degradation of the adhesion strength of said sheet by exposure to ultraviolet light.
  • the electrically insulating material has a viscosity of between 20 CPS and 20,000 CPS.
  • the electrically insulating material has adhesion properties on silicon.
  • the electrically insulating material fills the entire height of the cutting paths between the sides of the circuit chips integrates and retracts as it dries.
  • the electrically insulating material is a resin.
  • the electrically insulating material is a varnish.
  • the present invention also relates to an integrated circuit chip comprising an active face, a rear face and wafers, characterized in that said wafers are covered with an electrically insulating layer which extends from the edge of the active face to the 'stops from the rear side.
  • the invention also applies to an electronic device with integrated circuit chip comprising the chip according to the invention.
  • the chip is connected to connection points or communication interface by electrically conductive adhesive material conforming to the surface of the chip.
  • the method according to the invention has the advantage of allowing the systematic use of techniques of direct connection between the output pads of a chip and the connection tracks of a terminal block with a conductive adhesive whatever the chip used.
  • the method according to the present invention can advantageously be used with any type of chip whatever the substrate used, whatever the size and shape of the chip.
  • the method according to the present invention is easy to implement. Although it requires an additional step preceding the connection of the chips, the protection method according to the invention does not entail any significant additional cost or lengthy manufacturing time.
  • the protective layer is deposited only on the sides of the integrated circuit chips, without being applied to the rear face of the latter, unlike conventional methods such as spraying, screen printing or the like.
  • Figure 1 is a sectional diagram of the connection of a chip with dispensing of conductive resin.
  • FIG. 2 dice to described, is a sectional diagram of the connection of a chip according to a technique of "flip chip” with conductive adhesive.
  • Figure 3 is a schematic perspective view of the first step of the method according to the invention.
  • FIG. 4 illustrates a second step of the method according to the present invention.
  • FIG. 5 illustrates the step of protecting the flanks of the chips according to the method of the present invention.
  • the method according to the present invention comprises several steps.
  • a first step consists in cutting the silicon wafer 10 on which the integrated circuit chips 100 are arranged in order to separate them.
  • the wafer 10 is placed on a support sheet 110.
  • This support sheet 110 can for example consist of an adhesive plastic sheet whose adhesion is degradable by exposure to ultraviolet for example.
  • the silicon wafer 10 is then cut according to known conventional methods and the dissociated chips 100 are held together by the adhesive of the support sheet 110.
  • This support essentially has the function of keeping the circuit chips 100 in cohesion and of enabling them handling for the following protection step.
  • a support 110 is thus obtained on which the integrated circuit chips 100 are arranged separated by cutting paths 115 so as to clearly show their sides 106.
  • a second step, illustrated in FIG. 4, consists in placing a second support sheet 120 on the integrated circuit chips 100 placed on the first support sheet 110.
  • the second support sheet 120 can for example be laminated.
  • This step thus makes it possible to place the chips 100 in sandwich between two support sheets 110 and 120.
  • the front and rear faces of the chips 100 are therefore protected.
  • the second support sheet 120 also consists of an adhesive plastic sheet and the adhesion of which is degradable by exposure to ultraviolet light.
  • the third step of the method according to the invention consists in introducing an electrically insulating material 150 between the two support sheets 110 and 120 in order to deposit a protection 150 on the sides 106 of the chips 100 placed between said sheets 110 and 120.
  • the protective material 150 of the flanks of the chips 100 penetrates between the two support sheets 110 and 120 by vacuum suction.
  • a pumping device is provided in order to create a primary vacuum between said sheets 110, 120.
  • the protective material 150 is inserted between the support sheets 110, 120.
  • the vacuum thus created between the support sheets 110, 120 allows the propagation of the insulating material 150 by suction between the cutting paths 115.
  • the pumping device can be located, for example, on one of the sides of the support sheets 110, 120 and the inlet of the protective material 150 can be located on the side opposite to the pumping device. It can also be envisaged, for example, to have a matrix of micro suction nozzles under the first support sheet 110, said nozzles being located on the cutting paths 115, and to insert the protective material 150 all around the sheets support 110, 120.
  • the protective material 150 used in the method according to the invention can be a resin or a varnish.
  • the viscosity of said material 150 is preferably between 20 and 20,000 CPS, that is to say relatively liquid in order to be well propagate in the cutting paths 115 between the chips 100 during the aspiration.
  • the protective material 150 retracts as it dries.
  • it fills the entire height of the cutting paths 115, then retracts by drying to properly press along the sides 106 of the chips 100 while leaving only a thin film in the cutting paths 115 which will facilitate the chip ejection step.
  • the protective layer 150 on the sides 106 of the chips 100 After depositing the protective layer 150 on the sides 106 of the chips 100, the latter are detached from their supports 110 and 120 so as to be connected in their place and place.
  • the second support sheet 120 can be removed for example by peeling after having been exposed to ultraviolet in order to reduce its adhesion strength.
  • the ICJ chips must then be ejected from the first support sheet 110.
  • This ejection of the chips 100 can be carried out by cutting the support 110 between the chips 100, or by mechanical ejection by lifting the chips 100 and breaking the protective layer 150 deposited on the cutting cnemms 115 between the chips 100, or by reducing the adhesion strength of the support sheet 110 by exposure to ultraviolet light, or by any other suitable means.
  • the characteristics chosen for the insulating material are such that the break or cut between the chips will be clear and will leave the sides 106 of the chips 100 covered by the protective layer 150.
  • the integrated circuit chips 100 are therefore detached from the support 110 and can be connected according to any type of assembly using conductive polymers since the sides 106 of the chips 100 are protected by the insulating material 150.
  • the circuit chips thus integrates Protected devices can be used in electronic devices in which they are connected to connection points or to a communication interface by electrically conductive adhesive material conforming to the shape of the chip.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Dicing (AREA)
  • Wire Bonding (AREA)

Abstract

L'invention concerne un procédé de protection de puces de circuit intégré (100) disposées sur une plaquette de silicium (10), caractérisé en ce que le procédé comprend les étapes consistant à : découper des chemins de découpe dans la plaquette de silicium de manière à désolidariser les puces de circuit intégré (100) et à faire apparaître leurs flancs; disposer les puces de circuit intégré (100) entre deux feuilles support (110, 120); faire pénétrer un matériau électriquement isolant (150) entre les deux feuilles support (110, 120) de manière à couvrir les flancs de chaque puce de circuit intégré (100). Le matériau électriquement isolant (150), constitué d'une résine ou d'un vernis fluide et adhésif, pénètre entre les feuilles support (110, 120) par aspiration sous vide.

Description

PROCEDE DE PROTECTION DE PUCES DE CIRCUIT INTEGRE PAR DEPOT D'UNE COUCHE ELECTRIQUE¬ MENT ISOLANTE PAR ASPIRANTE SOUS VIDE
La présente invention concerne le domaine des puces de circuit intégré.
La présente invention concerne plus particulièrement un procédé de protection de puces de circuit intégré permettant d'isoler ses flancs.
La connexion des puces de circuit intégré avec un bornier de connexion d'une carte par exemple, peut être réalisée par câblage filaire traditionnel ou par d'autres techniques utilisant des composés polymères conducteurs en contact avec les plots de sortie de la puce .
La technologie traditionnelle de câblage filaire pour la connexion des puces ne requière aucune caractéristique spécifique pour le composant constituant le circuit intégré. Cependant, une telle technologie est délicate et coûteuse. En effet, des fils, généralement en cuivre, en nickel ou en or, relient les plots de sortie de la puce aux pistes de liaison du circuit imprimé par soudure. De plus, cette technique du câblage filaire nécessite un appareillage de haute précision pour réaliser les connexions, ce qui entraîne un ralentissement de la cadence de fabrication . Pour pallier les inconvénients de cette technologie traditionnelle, on utilise de plus en plus souvent des composés polymères électriquement conducteurs établissant un contact entre les plots de sortie de la puce et les pistes de liaison du bornier de connexion. Une première méthode utilisant un composé polymère conducteur pour connecter la puce aux pistes de liaison est illustrée sur la figure 1. Dans un tel cas, les pistes de liaison 12 sont amenées à proximité de l'emplacement prévu pour la puce 100. Cette dernière est collée par la face arrière 104 sur les pistes de liaison 12 du bornier de connexion en utilisant une colle électriquement isolante 50. Cette colle peut être par exemple un adhésif réticulant sous l'effet d'une exposition a un rayonnement ultraviolet.
Les connexions électriques entre les plots de sortie 120 de la puce 100 et les pistes de liaison 12 sont ensuite réalisées par dépôt d'une résine électriquement conductrice 40 qui recouvre les plots de sortie 120 de la puce 100 et les pistes de liaison 12 de la carte. Cette résine conductrice 40 peut être par exemple une colle polymérisable chargée en particules conductrices telles que des particules d'argent.
Une seconde méthode utilisant un composé polymère conducteur pour connecter la puce aux pistes de liaison est illustrée sur la figure 2. Cette méthode consiste à reporter la puce selon un montage bien connu de type "flip chip".
Dans un montage de type "flip chip", la puce 100 est retournée face active avec les plots de sortie 120 vers le bas. La puce 100 est alors connectée en plaçant les plots de sorties préalablement munis de bossages 120 sur les pistes de liaison 12 imprimées à l'emplacement prévu pour la puce.
Dans l'exemple illustré, la puce 100 est connectée aux pistes de liaison 12 au moyen d'une colle 35 à conduction électrique. Ces techniques de connexion de puce par des polymères conducteurs sont très efficaces et performantes. Elles présentent de nombreux avantages par rapport a la technique traditionnelle du câblage filaire et tendent a se généraliser chez les assembleurs de circuits intégrés. En effet, ces techniques utilisant un polymère conducteur permettent de réduire le nombre d'opérations de fabrication et de diminuer nettement le coût de fabrication des matériaux des circuits intégrés.
Néanmoins, il existe un problème particulier qui est directement lié à ces techniques de connexion lorsque le substrat utilisé présente un flanc électriquement conducteur avec une conductivité faible de l'ordre de 1 ohm/cm.
La solution utilisée jusqu'à présent consistait tout simplement à ne pas utiliser ce type de technique de connexion avec des puces présentant des flancs conducteurs. Cette solution n'est cependant pas satisfaisante car elle limite fortement les possibilités de l'assembleur en l'obligeant à utiliser certains produits avec certaines techniques de montage.
En effet, la conductivité du silicium est directement liée au procédé de fabrication des plaquettes sur lesquelles sont disposées les puces de circuit intégré et diffère selon les fabricants et les lignes de production. Un utilisateur désirant spécifier une conductivité particulière du substrat se verra alors lie à un fournisseur donné et même à une gamme de produit donné ce qui entraîne automatiquement un surcoût et une limitation des produits utilisables.
La présente invention a pour but de résoudre les problèmes exposes ci-dessus.
Le but de la présente invention est de supprimer les inconvénients liés à la connexion des puces de circuit intégré par des technologies utilisant des polymères conducteurs.
A cet effet, la présente invention propose un procédé de protection des flancs des puces de circuit intègre afin de les isoler des composants polymères conducteurs utilisés pour la connexion des plots de sortie des puces avec les pistes de liaison des borniers de connexion. En particulier, la présente invention propose un procédé de protection de puces de circuit intégré disposées sur une plaquette de silicium, caractérisé en ce que le procède comprend les étapes consistant à : découper des chemins de découpe dans la plaquette de silicium de manière à désolidariser les puces de circuit intégré et à faire apparaître leurs flancs ; disposer les puces de circuit intégré entre deux feuilles support ; - faire pénétrer un matériau électriquement isolant entre les deux feuilles support de manière à couvrir les flancs de chaque puce de circuit intégré.
Selon une caractéristique essentielle de l'invention, le matériau électriquement isolant pénètre entre les deux feuilles support par aspiration sous vide .
Selon une caractéristique, au moins une des deux feuilles support est une feuille plastique adhésive. Avantageusement, l'adhésif des feuilles support est degradable par exposition aux ultraviolets.
Selon une caractéristique, la feuille support supérieure est retirée par pelage après exposition aux ultraviolets . Selon une autre caractéristique, les puces de circuit intégre sont éjectées de la feuille support inférieure après dégradation de la force d' adhésion de ladite feuille par exposition aux ultraviolets. Selon une caractéristique, le matériau électriquement isolant présente une viscosité comprise entre 20 CPS et 20000 CPS .
Selon une autre caractéristique, le matériau électriquement isolant présente des propriétés d'adhésion sur le silicium.
Selon une autre caractéristique, le matériau électriquement isolant remplie toute la hauteur des chemins de découpe entre les flancs des puces de circuit intègre et se retracte en séchant.
Selon une variante de réalisation, le matériau électriquement isolant est une résine.
Selon une autre variante de réalisation, le matériau électriquement isolant est un vernis. La présente invention concerne également une puce de circuit intègre comportant une face active, une face arrière et des tranches, caractérisée en ce que lesdites tranches sont couvertes d'une couche électriquement isolante qui s'étend de l'arrête de la face active a l'arrête de la face arrière.
L'invention s'applique aussi a un dispositif électronique a puce de circuit intègre comportant la puce selon l'invention.
Selon une caractéristique, la puce est connectée a des points de connexion ou interface de communication par de la matière adhesive électriquement conductrice épousant la surface de la puce.
Le procède selon 1 ' invention présente 1 ' avantage de permettre l'utilisation systématique des techniques de connexion directe entre les plots de sortie d'une puce et les pistes de liaison d'un bornier avec une colle conductrice quelle que soit la puce utilisée. Le procède selon la présente invention peut avantageusement être utilise avec tout type de puce quelque soit le substrat utilisé, quelque soit la taille et la forme de la puce. Le procède selon la présente invention est facile à mettre en œuvre. Bien qu'il nécessite une étape supplémentaire précédant la connexion des puces, le procédé de protection selon l'invention n'entraîne pas de surcoût significatif ni de temps de fabrication rallonge.
En outre, la couche de protection n' est déposée que sur les flancs des puces de circuit intégré, sans être appliquée sur la face arrière de ces dernières, contrairement a des méthodes classiques telles que la pulvérisation, la sérigraphie ou autre.
D'autres particularités et avantages de la présente invention apparaîtront au cours de la description qui suit donnée à titre d'exemple îllustratif et non limitatif, et faite en référence aux figures dans lesquelles:
La figure 1, déjà décrite, est un schéma en coupe de la connexion d'une puce avec dispense de résine conductrice .
La figure 2, dé à décrite, est un schéma en coupe de la connexion d'une puce selon une technique de "flip chip" avec colle conductrice.
La figure 3 est une vue schématique en perspective de la première étape du procédé selon l'invention.
La figure 4 illustre une deuxième étape du procédé selon la présente invention.
La figure 5 illustre l'étape de protection des flancs des puces selon le procédé de la présente invention . Le procédé selon la présente invention comporte plusieurs étapes.
Une première étape, illustrée sur la figure 3 consiste à découper la plaquette 10 de silicium sur laquelle sont disposées les puces de circuit intégré 100 afin de les désolidariser.
A cette fin, la plaquette 10 est placée sur une feuille support 110. Cette feuille support 110 peut par exemple être constituée par une feuille plastique adhesive dont l'adhésion est degradable par exposition aux ultraviolets par exemple. La plaquette de silicium 10 est alors découpée selon des méthodes classiques connues et les puces 100 désolidarisées sont maintenues ensemble par l'adhésif de la feuille support 110. Ce support a essentiellement pour fonction de maintenir les puces de circuit 100 en cohésion et de permettre leur manipulation pour l'étape de protection qui suit.
On obtient ainsi un support 110 sur lequel sont disposées les puces de circuit intégré 100 séparées par des chemins de découpe 115 de manière à bien faire apparaître leurs flancs 106.
Une deuxième étape, illustrée sur la figure 4, consiste à placer une seconde feuille support 120 sur les puces de circuit intégré 100 disposées sur la première feuille support 110. La seconde feuille support 120 peut par exemple être laminée.
Cette étape permet ainsi de placer les puces 100 en sandwich entre deux feuilles support 110 et 120. Les faces avant et arrière des puces 100 sont donc protégées .
Selon un mode de réalisation préférentiel, la deuxième feuille support 120 est également constituée d'une feuille plastique adhesive et dont l'adhésion est degradable par exposition aux ultraviolets. La troisième étape du procédé selon l'invention consiste à introduire un matériau électriquement isolant 150 entre les deux feuilles support 110 et 120 afin de déposer une protection 150 sur les flancs 106 des puces 100 placées entre lesdites feuilles 110 et 120.
Selon une caractéristique essentielle de la présente invention, le matériau de protection 150 des flancs des puces 100 pénètre entre les deux feuilles support 110 et 120 par aspiration sous vide.
A cet effet, un dispositif de pompage est prévu afin de créer un vide primaire entre lesdites feuilles 110, 120. Lorsqu'un vide suffisant est atteint, le matériau de protection 150 est inséré entre les feuilles support 110, 120. Le vide ainsi créé entre les feuilles support 110, 120 permet la propagation du matériau isolant 150 par aspiration entre les chemins de découpe 115.
Selon les modes de mise en œuvre, le dispositif de pompage peut se situer, par exemple, sur un des côtés des feuilles support 110, 120 et l'entrée du matériau de protection 150 peut se situer du côté opposé au dispositif de pompage. Il peut également être envisagé, par exemple, de disposer une matrice de micro buses d'aspiration sous la première feuille support 110, lesdites buses étant situées sur les chemins de découpe 115, et d' insérer le matériau de protection 150 tout autour des feuilles support 110, 120.
Le matériau de protection 150 utilisé dans le procédé selon l'invention peut être une résine ou un vernis. La viscosité dudit matériau 150 est préferentiellement comprise entre 20 et 20000 CPS, c' est a dire relativement liquide afin de bien se propager dans les chemins de découpe 115 entre les puces 100 lors de l'aspiration.
En outre, il présente préferentiellement des caractéristiques ϋe bonne adhérence sur le verre ou le silicium.
Selon une caractéristique avantageuse, le matériau de protection 150 se retracte en séchant. Ainsi, lorsqu' il est inséré, il remplit toute la hauteur des chemins de découpe 115, puis de rétracte en séchant pour bien se plaquer le long des flancs 106 des puces 100 tout en ne laissant qu'une fine pellicule dans les chemins de découpe 115 ce qui facilitera l'étape d' éjection des puces.
Apres le dépôt de la couche de protection 150 sur les flancs 106 des puces 100, ces dernières sont détachées de leurs supports 110 et 120 afin d'être connectées en leur lieu et place.
La seconde feuille support 120 peut être retirée par exemple par pelage après avoir été exposée aux ultraviolets afin de réduire sa force d'adhésion.
Les puces ICJ doivent alors être éjectée de la première feuille support 110. Cette éjection des puces 100 peut être réalisée par découpe du support 110 entre les puces 100, ou par éjection mécanique en soulevant les puces 100 et en brisant la couche de protection 150 déposée sur les cnemms de découpe 115 entre les puces 100, ou encore en réduisant la force d'adhésion de la feuille support 110 par exposition aux ultraviolets, ou par tout autre moyen approprié. Les caractéristiques choisies pour la matière isolante sont telles que la brisure ou la découpe entre les puces sera nette et laissera les flancs 106 des puces 100 recouverts par la couche de protection 150. Les puces 100 de circuit intègre sont donc détachées du support 110 et peuvent être connectées selon tout type de montage utilisant des polymères conducteurs étant donne que les flancs 106 des puces 100 sont protèges par la matière isolante 150.
On notera que seules les tranches 106 des puces 100 sont couvertes de la couche électriquement isolante 150, qui s'étend de l'arrête de la face active a l'arrête de la face arrière 104. En particulier, les puces de circuit intègre ainsi protégées peuvent être utilisées dans des dispositifs électroniques dans lesquels elles sont connectées a des points de connexion ou a une interface de communication par de la matière adhesive électriquement conductrice épousant la forme de la puce.

Claims

REVENDICATIONS
1. Procède de protection de puces de circuit intègre (100) disposées sur une plaquette de silicium (10), caractérise en ce que le procède comprend les étapes consistant a : découper des chemins de découpe (115) dans la plaquette de silicium (10) de manière à désolidariser les puces de circuit intègre (100) et a faire apparaître leurs flancs (106) ; disposer les puces de circuit intègre (100) entre deux feuilles support (110, 120) ; faire pénétrer un matériau électriquement isolant (150) entre les deux feuilles support (110, 120) de manière a couvrir les flancs (106) de chaque puce de circuit intègre (100) .
2. Procède de protection de puces de circuit intègre (100) selon la revendication 1, caractérise en ce que le matériau électriquement isolant (150) pénètre entre les deux feuilles support (110, 120) par aspiration sous vide.
3. Procède de protection de puces de circuit intègre (100) selon l'une des revendications 1 a 2, caractérise en ce qu' au moins une des deux feuilles support (110, 120) est une feuille plastique adhesive.
. Procède de protection de puces de circuit intègre (100) selon la revendication 3, caractérise en ce que l' adhésif des feuilles support (110, 120) est degradable par exposition aux ultraviolets.
5. Procède de protection de puces de circuit intégré (100) selon la revendication 4, caractérise en ce que la feuille support supérieure (120) est retirée par pelage après exposition aux ultraviolets.
6. Procédé de protection de puces de circuit intégré (100) selon la revendication 4 et 5, caractérise en ce que les puces de circuit intégré (100) sont éjectées de la feuille support inférieure (110) après dégradation de la force d'adhésion de ladite feuille par exposition aux ultraviolets.
7. Procède de protection de puces de circuit intégré (100) selon l'une quelconque des revendications précédentes, caractérisé en ce que le matériau électriquement isolant (150) présente une viscosité comprise entre 20 CPS et 20000 CPS.
8. Procède de protection de puces de circuit intègre (100) selon l'une quelconque des revendications précédentes, caractérise en ce que le matériau électriquement isolant (150) présente des propriétés d'adhésion sur le silicium.
9. Procédé de protection de puces de circuit intègre (100) selon l'une quelconque des revendications précédentes, caractérise en ce que le matériau électriquement isolant (150) remplie toute la hauteur des chemins de découpe (115) entre les flancs (106) des puces de circuit intégre (100) et se retracte en séchant .
10. Procédé de protection de puces de circuit intégré (100) selon l'une quelconque des revendications précédentes, caractérisé en ce que le matériau électriquement isolant (150) est une résine.
11. Procédé de protection de puces de circuit intégré (100) selon l'une quelconque des revendications précédentes, caractérisé en ce que le matériau électriquement isolant (150) est un vernis.
12. Puce de circuit intégré (100) comportant une face active, une face arrière (104) et des tranches (106), caractérisée en ce que lesdites tranches (106) sont couvertes d'une couche électriquement isolante (150) qui s'étend de l'arrête de la face active à l'arrête de la face arrière (104) .
13. Dispositif électronique à puce de circuit intégré comportant la puce selon la revendication 12.
14. Dispositif selon la revendication 13, caractérisé en ce que la puce est connectée à des points de connexion ou interface de communication par de la matière adhesive électriquement conductrice épousant la surface de la puce.
REVENDICATIONS MODIFIEES
[reçues par le Bureau international le 15 février 2001 ( 15.02.01 ) ; revendications 1 -14 remplacées par les revendications 1 -14 modifiées (2 pages) ]
1. Procédé de protection de puces de circuit intégré (100) disposées sur une plaquette par exemple de silicium (10), dans laquelle sont découpés des chemins de découpe (115) de manière à désolidariser les puces de circuit intégré (100) et à faire apparaître des flancs (106) ; caractérisé par les étapes prévoyant de : disposer les puces de circuit intégré (100) entre deux feuilles support (110, 120) ; faire pénétrer un matériau électriquement isolant (150) entre les deux feuilles support (110, 120) dans les chemins de découpe (115) de manière à couvrir les flancs (106) de chaque puce de circuit intégré (100).
2. Procédé selon la revendication 1, caractérisé en ce que le matériau électriquement isolant (150) pénètre entre les deux feuilles support (110, 120) par aspiration sous vide.
3. Procédé selon l'une des revendications 1 à 2, caractérisé en ce qu'au moins une des deux feuilles support (110, 120) est une feuille plastique adhesive.
4. Procédé selon la revendication 3, caractérisé en ce que l'adhésif des feuilles support (110, 120) est degradable par exposition aux ultraviolets.
5. Procédé selon la revendication 4, caractérisé en ce que la feuille support supérieure (120) est retirée par pelage après exposition aux ultraviolets.
6. Procédé selon la revendication 4 ou 5, caractérisé en ce que les puces (100) sont éjectées de la feuille support inférieure (110) après dégradation de sa force d'adhésion.
7. Procédé selon l'une des revendications 1 à 6, caractérisé en ce que le matériau électriquement isolant (150) présente une viscosité comprise entre 20 CPS et 20000 CPS.
8. Procédé selon l'une quelconque des revendications 1 à 7, caractérisé en ce que le matériau électriquement isolant (150) présente des propriétés d'adhésion sur le silicium.
9. Procédé selon l'une des revendications 1 à 8, caractérisé en ce que le matériau électriquement isolant (150) remplit toute la hauteur des chemins de découpe (115) entre les flancs (106) des puces (100) et se rétracte en séchant,
10. Procédé selon l'une des revendications 1 à 9, caractérisé en ce que le matériau électriquement isolant (150) comporte une résine.
11. Procédé selon Tune des revendications 1 à 10, caractérisé en ce que le matériau électriquement isolant (150) comporte un vernis.
12. Puce de circuit intégré (100) comportant une face active, une face arrière (104) et des tranches (106), caractérisée en ce que les tranches (106) sont couvertes d'une couche électriquement isolante (150) qui s'étend de l'arrête de la face active à l'arrête de la face arrière (104), suivant le procédé conforme à l'une des revendications 1 à 11.
13. Dispositif électronique à puce de circuit intégré comportant la puce selon la revendication 12.
14. Dispositif selon la revendication 13, caractérisé en ce que la puce est connectée à des points de connexion ou interface de communication par de la matière adhesive électriquement conductrice épousant la surface de la puce.
PCT/FR2000/002793 1999-10-26 2000-10-09 Procede de protection de puces de circuit integre par depot d'une couche electriquement isolante par aspirante sous vide WO2001031702A1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
AU77961/00A AU7796100A (en) 1999-10-26 2000-10-09 Method for protecting integrated card chips by deposit of an electrically insulating layer by vacuum suction

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR9913371A FR2800198B1 (fr) 1999-10-26 1999-10-26 Procede de protection de puces de circuit integre par aspiration sous vide
FR99/13371 1999-10-26

Publications (1)

Publication Number Publication Date
WO2001031702A1 true WO2001031702A1 (fr) 2001-05-03

Family

ID=9551370

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/FR2000/002793 WO2001031702A1 (fr) 1999-10-26 2000-10-09 Procede de protection de puces de circuit integre par depot d'une couche electriquement isolante par aspirante sous vide

Country Status (3)

Country Link
AU (1) AU7796100A (fr)
FR (1) FR2800198B1 (fr)
WO (1) WO2001031702A1 (fr)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10706344B1 (en) * 2017-05-23 2020-07-07 Fiteq, Inc. Process for maintaining registration of an array through use of a carrier in process flow

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2348323A1 (de) * 1973-09-26 1975-04-03 Licentia Gmbh Integrierte festkoerperschaltung mit einer vielzahl von bauelementen in einem gemeinsamen halbleiterkoerper
GB2120861A (en) * 1982-05-27 1983-12-07 Vladimir Iosifovich Livshits Process for manufacturing panels to be used in microelectric systems
US5270260A (en) * 1990-08-23 1993-12-14 Siemens Aktiengesellschaft Method and apparatus for connecting a semiconductor chip to a carrier system
EP0704899A2 (fr) * 1994-09-30 1996-04-03 Nec Corporation Procédé de fabrication d'un boîtier pour dispositif semi-conducteur de la taille d'une puce
US5533664A (en) * 1993-09-07 1996-07-09 Kabushiki Kaisha Toshiba Method of manufacturing a semiconductor device
FR2761497A1 (fr) * 1997-03-27 1998-10-02 Gemplus Card Int Procede de fabrication d'une carte a puce ou analogue
FR2761498A1 (fr) * 1997-03-27 1998-10-02 Gemplus Card Int Module electronique et son procede de fabrication et carte a puce comportant un tel module
DE19845296A1 (de) * 1998-09-03 2000-03-16 Fraunhofer Ges Forschung Verfahren zur Kontaktierung eines Schaltungschips

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2348323A1 (de) * 1973-09-26 1975-04-03 Licentia Gmbh Integrierte festkoerperschaltung mit einer vielzahl von bauelementen in einem gemeinsamen halbleiterkoerper
GB2120861A (en) * 1982-05-27 1983-12-07 Vladimir Iosifovich Livshits Process for manufacturing panels to be used in microelectric systems
US5270260A (en) * 1990-08-23 1993-12-14 Siemens Aktiengesellschaft Method and apparatus for connecting a semiconductor chip to a carrier system
US5533664A (en) * 1993-09-07 1996-07-09 Kabushiki Kaisha Toshiba Method of manufacturing a semiconductor device
EP0704899A2 (fr) * 1994-09-30 1996-04-03 Nec Corporation Procédé de fabrication d'un boîtier pour dispositif semi-conducteur de la taille d'une puce
FR2761497A1 (fr) * 1997-03-27 1998-10-02 Gemplus Card Int Procede de fabrication d'une carte a puce ou analogue
FR2761498A1 (fr) * 1997-03-27 1998-10-02 Gemplus Card Int Module electronique et son procede de fabrication et carte a puce comportant un tel module
DE19845296A1 (de) * 1998-09-03 2000-03-16 Fraunhofer Ges Forschung Verfahren zur Kontaktierung eines Schaltungschips

Also Published As

Publication number Publication date
AU7796100A (en) 2001-05-08
FR2800198A1 (fr) 2001-04-27
FR2800198B1 (fr) 2002-03-29

Similar Documents

Publication Publication Date Title
EP1151471A1 (fr) Procede de protection de puce de circuit integre
EP1715520B1 (fr) Dispositif de protection d'un circuit électronique
EP0207853B1 (fr) Procédé de montage d'un circuit intégré sur un support, dispositif en résultant et son application à une carte à microcircuits électroniques
EP2192612B1 (fr) Procédé pour empiler et interconnecter des circuits intégrés
FR2704690A1 (fr) Procédé d'encapsulation de pastilles semi-conductrices, dispositif obtenu par ce procédé et application à l'interconnexion de pastilles en trois dimensions.
WO2000055808A1 (fr) Procede de fabrication pour dispositif electronique du type carte sans contact
FR2940588A1 (fr) Ensemble multicomposant blinde a montage en surface
FR2726397A1 (fr) Film conducteur anisotrope pour la microconnectique
FR2943849A1 (fr) Procede de realisation de boitiers semi-conducteurs et boitier semi-conducteur
EP2368262B1 (fr) Procede de fabrication collective de modules electroniques pour montage en surface
WO2001031702A1 (fr) Procede de protection de puces de circuit integre par depot d'une couche electriquement isolante par aspirante sous vide
EP1192592B1 (fr) Dispositif et procede de fabrication de dispositifs electroniques comportant au moins une puce fixee sur un support
EP1114456B1 (fr) Procede collectif de conditionnement d'une pluralite de composants formes initialement dans un meme substrat
WO2000057467A1 (fr) Procede de fabrication de puces de circuits integres
WO2004075304A1 (fr) Procede de realisation d’un module photovoltaique et module photovoltaique realise par ce procede
FR2694139A1 (fr) Substrat d'interconnexion pour composants électroniques et son procédé de fabrication.
FR2808920A1 (fr) Procede de protection de puces de circuit integre
EP3020068B1 (fr) Module electronique et son procede de fabrication
WO2019030288A1 (fr) Systeme electronique comprenant une couche de redistribution inferieure et procede de fabrication d'un tel systeme electronique
WO2019030286A1 (fr) Systeme electronique et procede de fabrication d'un systeme electronique par utilisation d'un element sacrificiel
EP3042397B1 (fr) Procede de formation d'une cellule photovoltaique
FR2817656A1 (fr) Isolation electrique de microcircuits regroupes avant collage unitaire
WO2001026151A1 (fr) Procede d'isolation de puce de circuit integre par depot de matiere sur la face active
WO2002084586A1 (fr) Connexion par depôt de cordon de matiere visqueuse conductrice sur zone de raccordement délimitée par masque isolant
FR2797995A1 (fr) Procede de protection de puces de circuit integre par depot de couche mince isolante

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BY BZ CA CH CN CR CU CZ DE DK DM DZ EE ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NO NZ PL PT RO RU SD SE SG SI SK SL TJ TM TR TT TZ UA UG US UZ VN YU ZA ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GH GM KE LS MW MZ SD SL SZ TZ UG ZW AM AZ BY KG KZ MD RU TJ TM AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE BF BJ CF CG CI CM GA GN GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
REG Reference to national code

Ref country code: DE

Ref legal event code: 8642

122 Ep: pct application non-entry in european phase
NENP Non-entry into the national phase

Ref country code: JP