WO1996028826A1 - Dispositif a memoire a semiconducteur dote d'une fonction de determination de la deterioration - Google Patents

Dispositif a memoire a semiconducteur dote d'une fonction de determination de la deterioration Download PDF

Info

Publication number
WO1996028826A1
WO1996028826A1 PCT/JP1995/000429 JP9500429W WO9628826A1 WO 1996028826 A1 WO1996028826 A1 WO 1996028826A1 JP 9500429 W JP9500429 W JP 9500429W WO 9628826 A1 WO9628826 A1 WO 9628826A1
Authority
WO
WIPO (PCT)
Prior art keywords
deterioration
time
degree
memory
nonvolatile memory
Prior art date
Application number
PCT/JP1995/000429
Other languages
English (en)
French (fr)
Inventor
Kunihiro Katayama
Takayuki Tamura
Masashi Naitoh
Shigemassa Shiota
Original Assignee
Hitachi, Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi, Ltd. filed Critical Hitachi, Ltd.
Priority to US08/913,338 priority Critical patent/US5978941A/en
Priority to JP52744496A priority patent/JP3739398B2/ja
Priority to KR1019970706141A priority patent/KR100271701B1/ko
Priority to PCT/JP1995/000429 priority patent/WO1996028826A1/ja
Priority to TW084111595A priority patent/TW307010B/zh
Publication of WO1996028826A1 publication Critical patent/WO1996028826A1/ja
Priority to US09/432,389 priority patent/US6223311B1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/349Arrangements for evaluating degradation, retention or wearout, e.g. by counting erase cycles
    • G11C16/3495Circuits or methods to detect or delay wearout of nonvolatile EPROM or EEPROM memory devices, e.g. by counting numbers of erase or reprogram cycles, by using multiple memory areas serially or cyclically
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/14Circuits for erasing electrically, e.g. erase voltage switching circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/34Determination of programming status, e.g. threshold voltage, overprogramming or underprogramming, retention
    • G11C16/349Arrangements for evaluating degradation, retention or wearout, e.g. by counting erase cycles
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/02Detection or location of defective auxiliary circuits, e.g. defective refresh counters
    • G11C29/028Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • G11C29/50004Marginal testing, e.g. race, voltage or current testing of threshold voltage
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • G11C29/50012Marginal testing, e.g. race, voltage or current testing of timing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/04Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
    • G11C29/50Marginal testing, e.g. race, voltage or current testing
    • G11C29/50016Marginal testing, e.g. race, voltage or current testing of retention
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/52Protection of memory contents; Detection of errors in memory contents
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/56External testing equipment for static stores, e.g. automatic test equipment [ATE]; Interfaces therefor
    • G11C29/56012Timing aspects, clock generation, synchronisation
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS

Definitions

  • the present invention relates to a storage device using an electrically rewritable nonvolatile semiconductor memory as a storage medium.
  • Magnetic disk drives are the mainstream storage devices for file data in information processing devices such as a bass computer.
  • Magnetic disk drives are the most popular because of their many advantages, such as low cost, large capacity, high reliability, and high performance.
  • the demands for smaller size, improved portability, and reduced power consumption are becoming stronger, and semiconductor storage devices that use semiconductors as storage media are superior to magnetic disk devices in terms of portability and low power consumption. Is starting to catch on.
  • a file device using a nonvolatile memory as a storage medium is disclosed in Japanese Patent Application Laid-Open No. 5-27924.
  • This technology relates to a storage device using a flash memory as a storage medium, and particularly discloses a method of extending the life of a flash memory having a limited number of erasures required for rewriting. Specifically, in a file storage device in which local rewriting is apt to progress, the number of erasures is averaged over the entire area, and the apparent life is extended.
  • the number of erasures is used as an index indicating the deterioration of the flash memory cell, and is considered based on the guaranteed value of the number of erasures specified as the characteristic data of the flash memory.
  • the guaranteed value of the number of erasures indicated for each is characteristically the average value or the minimum value, and the actual erasable number differs for each memory cell. In other words, not all cells can be used after the guaranteed number of erasures is reached.Therefore, the number of erasures can be counted and used as a measure of cell deterioration. It may not be possible to say that it is being used effectively.
  • an object of the present invention is to provide a method or a semiconductor memory device capable of grasping the deterioration of memory without being aware of the guaranteed number of erase Z rewrites and the current number of erases of the electrically erasable nonvolatile memory.
  • Another object of the present invention is to provide a memory management method or a semiconductor memory device using the same.
  • the present invention provides a semiconductor memory device using an electrically rewritable nonvolatile memory as a storage medium, wherein the erase time measuring means measures a time required for erasing the nonvolatile memory.
  • a characteristic detecting means for comparing the erasing time measured by the erasing time measuring means with a reference value of the erasing time to determine environmental characteristics; and a writing time for measuring a time required for writing the nonvolatile memory.
  • Non-volatile memory deterioration diagnosis means for detecting the degree of deterioration in the rewrite portion is provided. It is something.
  • the present invention provides a semiconductor memory device using an electrically rewritable nonvolatile memory as a storage medium, a power supply voltage detecting means for detecting a power supply voltage value applied to the nonvolatile memory, and a periphery of the semiconductor memory device.
  • Temperature detecting means for detecting a temperature
  • characteristic detecting means for judging environmental characteristics from detection values of the power supply voltage detecting means and the temperature detecting means
  • a writing time for measuring a time required for writing in the nonvolatile memory.
  • Measuring means correcting means for correcting the writing time measured by the writing time measuring means on the basis of the environmental characteristics determined by the characteristic detecting means; and rewriting the nonvolatile memory by the corrected writing time
  • a non-volatile memory deterioration diagnostic means for detecting the degree of deterioration in the portion.
  • the present invention provides a semiconductor memory device using an electrically rewritable nonvolatile memory as a storage medium, wherein an erase time measuring means for measuring a time required for erasing the nonvolatile memory; Writing time measuring means for measuring a time required for writing; characteristic detecting means for comparing the writing time measured by the writing time measuring means with a reference value of the writing time to determine environmental characteristics; and erasing time measuring means. Correction means for correcting the measured erasing time based on the environmental characteristics determined by the characteristic detecting means; and non-volatile memory deterioration diagnosis for detecting the degree of deterioration in a rewritten portion of the non-volatile memory based on the corrected erasing time Means.
  • the present invention provides a semiconductor memory device using an electrically rewritable nonvolatile memory as a storage medium, a power supply voltage detecting means for detecting a power supply voltage value applied to the nonvolatile memory, and a periphery of the semiconductor memory device.
  • Temperature detecting means for detecting a temperature; characteristic detecting means for judging environmental characteristics from detected values of the power supply voltage detecting means and the temperature detecting means; and erasing time measurement for measuring a time required for erasing the nonvolatile memory.
  • Correction means for correcting the erasing time measured by the means based on the environmental characteristics determined by the characteristic detecting means; and a non-volatile memory for detecting a degree of deterioration in a rewritten portion of the non-volatile memory based on the corrected erasing time. It is equipped with a deterioration diagnosis means.
  • the present invention provides the semiconductor memory device, wherein the degree of deterioration of each area detected by the nonvolatile memory deterioration diagnosis means is divided into a plurality of stages, and the degree of deterioration is recorded for each area.
  • the low-deterioration-area search means for detecting an area having a low degree of deterioration, and the storage data of an area in which it is determined that the deterioration has progressed as a result of comparison by the deterioration-degree comparing means,
  • Data exchange means for exchanging data stored in the selected area.
  • the non-volatile memory deterioration diagnosis means may use the degree of deterioration when the corrected erase time or the corrected write time exceeds a predetermined value. It is determined as the degree of deterioration of the state, and the maximum degree of deterioration of the graded deterioration is treated as the degree of deterioration of the unusable state, and subsequent storage is prohibited.
  • the deterioration degree detecting means is provided in the electrically rewritable nonvolatile memory.
  • the present invention provides a central processing unit that performs a processing operation of a program or data; a main memory that temporarily stores the program or data used by the central processing unit; Basic program memory storing programs such as output instructions, display control means and display means for displaying operating conditions and processing results, etc., input means for inputting processing requests, and data for other information processing devices From communication control means for exchange, etc.
  • An information processing apparatus comprising the above semiconductor storage device as an auxiliary storage device.
  • the non-volatile memory is rewritten in a region unit or a chip unit in which various data is stored as a storage medium of a storage device.
  • Non-volatile memory requires an erasing operation and a writing operation for rewriting, and each requires a certain amount of time to input or control a predetermined signal to the memory.
  • the change in the time required for the erase operation is relatively small and the change in the time required for the write operation is very large as the deterioration progresses. Many are small and have the property that the change in the erase operation time is very large.
  • the write time measuring means or the erasing time measuring means detects a substantial deterioration degree by measuring a change in a writing time or an erasing time of a non-volatile memory as a storage medium. can do. That is, it is possible to obtain the degree of deterioration of each cell in consideration of the characteristic variation. Therefore, the reliability can be improved and the memory can be used up to near the life limit.
  • non-volatile memory is susceptible to environmental conditions such as power supply voltage and ambient temperature.However, the time required for erase operation and the time required for write operation have some correlation with the effect of the environmental conditions. is there. If this property is used, for example, if the change in the required erase operation time described above is relatively small and the change in the required write operation time is very large, the change in the required erase operation time is affected by the environmental conditions. Can be considered. If the time required for the write operation is corrected using this change, it is possible to judge deterioration without the influence of environmental conditions.
  • the non-volatile memory deterioration diagnosis means directly measures environmental conditions such as power supply voltage and ambient temperature, and corrects fluctuations in write time or erase time. Then, the deterioration may be determined. As a result, the accuracy of the degree of deterioration is further improved and is practical. In addition, it is possible to cope with a memory in which the time required for the writing operation and the time required for the erasing operation significantly change due to deterioration.
  • FIG. 1 is a diagram showing an overall configuration for realizing the first invention
  • FIG. 2 is a configuration diagram of an embodiment of the first invention using a one-chip microcomputer
  • FIG. FIG. 4 is a flowchart showing a control program of a microcomputer in the embodiment of FIG. 2
  • FIG. 4 is a recording example of a deterioration degree and a logical address in which the deterioration degree diagnosed by the present invention is applied to each area
  • FIG. 5 is a diagram showing a change in write time and erase time accompanying a change in the nonvolatile memory used in the first invention
  • FIG. 6 is a diagram showing a change in the nonvolatile memory used in the first invention.
  • FIG. 1 is a diagram showing an overall configuration for realizing the first invention
  • FIG. 2 is a configuration diagram of an embodiment of the first invention using a one-chip microcomputer
  • FIG. FIG. 4 is a flowchart showing a control program of a microcomputer in the embodiment of FIG. 2
  • FIG. 7 is a diagram showing an example of correction of a writing time when environmental conditions change in a nonvolatile memory.
  • FIG. 7 shows a configuration of the invention for compensating the writing time by grasping environmental characteristics by measuring power supply voltage and temperature.
  • FIG. 8 is a diagram showing an example, and FIG. 9 is an overall configuration diagram in which the information processing device is applied as an auxiliary storage device.
  • FIG. 9 is a diagram showing an operation flow chart of the information processing device in FIG. 8, and
  • FIG. 11 is a diagram showing an operation flow chart of an auxiliary storage device in the information processing device of FIG. 11, and
  • FIG. 11 is a diagram showing a deterioration correlation curve of a nonvolatile memory in which an erasing time is prolonged due to progress of deterioration; Fig.
  • FIG. 12 shows a non-volatile memory in which the erasure time is prolonged due to the progress of deterioration.
  • FIG. 13 is a diagram showing an example of correction of the erasing time when the environmental condition changes due to a change in the environmental conditions.
  • Fig. 14 is a flow chart of the control program of the microcomputer when using a non-volatile memory whose erasing time increases due to the progress of deterioration.
  • Fig. 15 shows the environmental characteristics.
  • FIG. 16 is a diagram showing a configuration example of the invention in which the erasing time is corrected by measuring the power supply voltage and temperature
  • FIG. 16 is a configuration diagram of an auxiliary storage device to which the deterioration diagnosis device of the present invention is applied.
  • FIG. 1 is a block diagram of a first embodiment of the present invention.
  • reference numeral 1 denotes an electrically rewritable nonvolatile memory which is a storage medium of a storage device of the present invention, as shown in FIG.
  • the change in the time required for the erase operation is relatively small and the change in the time required for the write operation is large with the progress of deterioration.
  • Erasing time measuring means 4 is a reference time value storing means in which a reference value of the erasing time of the non-volatile memory 1 is stored in advance
  • 5 is an erasing time value measured by the erasing time measuring means 3 and a storing means of the reference time value.
  • Characteristic detecting means (hereinafter referred to as time comparing means) for comparing the reference time values stored in 4 to detect the environmental characteristic coefficient
  • 6 is non-volatile when writing data to the nonvolatile memory 1.
  • Write control means for controlling the memory 1, 7 is a write time measuring means for measuring a time required for writing by the write control means 6, and 8 is a relation of environmental characteristics obtained by the time comparing means 5. Based on the time correction means for correcting a time value measured by the write time measuring means 7, 9 is corrected by the time correction unit 8 Deterioration diagnosis means for diagnosing and outputting the degree of deterioration of the target non-volatile memory 1 or chip from the time value obtained and outputting the results.
  • Reference numeral 10 denotes a deterioration diagnosis device including all of the above means.
  • the sector management device described later controls the non-volatile memory 1 with respect to the erase control means 2 and the write control means 6. Instructs the erasing and writing operations of the location.
  • the erasing control means 2 and the writing control means 6 perform erasing and writing, respectively, and the erasing time measuring means 3 and the writing time measuring means 7 each measure a required time. The required time can be measured by examining the signals that indicate the operating conditions output by each memory.
  • the time comparison means 5 compares the measured erasing time with a reference value of the erasing time, and obtains an environmental characteristic coefficient representing the influence of the environmental condition. Further, the time correcting means 8 corrects the writing time based on the environmental characteristic coefficient, and the deterioration diagnosing means 9 grasps and outputs the degree of actual progress of the deterioration from the measurement result of the writing time.
  • Each of the above means can be realized by a combination of logic elements using a semiconductor. Further, the writing time measuring means and the erasing time measuring means can be realized by one time measuring means. According to the present embodiment, each of the above means can be realized by a combination of logic elements, and thus can be constructed inside a memory chip. In other words, if part or all of the above-described degradation diagnosis device is incorporated in the chip ⁇ of the nonvolatile memory 1, the number of components of the entire device can be reduced.
  • the present invention relates to a combination of control by a microprocessor and a logic element.
  • An embodiment realized by a circuit will be described.
  • FIG. 2 is a configuration diagram for realizing this.
  • reference numeral 11 denotes a memory control circuit for generating a control signal for the electrically rewritable nonvolatile memory 1
  • reference numeral 12 denotes a microprocessor, and its peripherals.
  • a one-chip microcomputer in which circuits and the like are stored in one chip 13 is a microprocessor in the microcomputer 12 (hereinafter referred to as a CPU), and 14 is a program memory (hereinafter referred to as a program memory) that stores the processing performed by the CPU 15 is a work memory (hereinafter referred to as RAM) required for the processing of the CPU 13, and 16 is a timer circuit for time measurement mounted on the one-chip microcomputer 12 c
  • FIG. 3 is a flowchart in which the processing performed by the CPU 13, that is, the contents of the program stored in the ROM 14 are shown. In this embodiment, the CPU 13 executes the operation of each means of the above embodiment based on this program.
  • the storage device of the present invention operates according to an access request from a host (not shown).
  • FIG. 3 shows the operation after receiving a write access request for a specific logical address from the host.
  • the access location is specified from the logical address of the access request (step 201).
  • the timer 16 is started to measure the time required for erasing the area to be accessed or the chip (step 202).
  • the memory control circuit 11 instructs the memory control circuit 11 to erase the access location.
  • the memory control circuit 11 waits for the end of the erase while checking the signal output from the nonvolatile memory 11 (step 203).
  • the timer 16 is started again to measure the force required to perform a write operation on the erased area or chip and the time required for the write operation (step 206).
  • the measured writing time is corrected using the previously obtained environmental characteristic coefficient (step 208), and the degree of deterioration is diagnosed based on the corrected writing time value (step 209).
  • the operation of diagnosing the degree of deterioration is completed.
  • the internal configuration of the one-chip microcomputer 12 in this figure is an example, and there is a case where the timer 16 is not mounted.
  • the timer can be substituted by executing the CPU 13 program, and can be provided as a circuit outside the one-chip microcomputer 12.
  • it can be realized even in a configuration in which the CPU 13, ROM 14, and RAM 5 are not contained in one chip.
  • the present embodiment since various characteristics of the memory 1 can be handled by the ROM 14 program, flexible diagnosis processing of the degree of deterioration becomes possible.
  • FIG. 16 shows a configuration diagram of an auxiliary storage device using the semiconductor storage device of the embodiment shown in FIGS. 1 and 2.
  • reference numeral 71 denotes a deterioration diagnosis device shown in FIG. 1 or FIG. 2
  • reference numeral 72 denotes a sector management device which manages file data in sector units based on the diagnosis result of the deterioration diagnosis device 71.
  • the unit of sector is the unit of storage data capacity for handling file data, and is also the unit of rewriting of electrically rewritable nonvolatile memory.
  • 73 is an interface bus for exchanging information with the host
  • 74 is a non-volatile host via the host interface bus 73
  • Reference numeral 75 denotes an auxiliary storage device including the nonvolatile memory 1 and the above devices and circuits.
  • an IC memory card corresponds to the auxiliary storage device.
  • the host sets the access contents in the setting register inside the host interface circuit 74 and makes an arbitrary access request.
  • the host interface circuit 74 informs the sector management device 72 of the address of the access request, and the sector management device 72 transmits the address of the request to the physical address of the non-volatile memory 1.
  • Convert to The section management device 72 grasps the state of each physical sector in the nonvolatile memory 1 and determines a write sector in a write access based on the state. Then, the erasure control means 2 or the write control means 6 in the deterioration diagnosis device 71 is designated with the physical sector address to be accessed, and the access is performed.
  • the deterioration diagnosis device 71 When the access is completed, the deterioration diagnosis device 71 outputs a diagnosis result of deterioration, and the sector management device 72 records this.
  • the deterioration state is recorded in a nonvolatile storage area provided in the sector management device 72. If the nonvolatile memory 1 has an area for storing a deterioration state or the like in sector units, the area may be recorded there. Note that, depending on the file management method, it is also possible to treat the unit of storage data capacity for handling file data and the rewriting unit of electrically rewritable nonvolatile memory differently.
  • Fig. 4 shows an example in which the degree of deterioration, which is the degree of progress of deterioration, is managed in four stages.
  • A is an example in which the state with the highest degree of deterioration is set to the unusable state and the subsequent use is stopped.
  • B shows that when the degree of deterioration reaches the fourth stage, the address is replaced to replace the area with the least advanced deterioration.
  • the physical address and the logical address are managed separately.c
  • the non-volatile memory 1 that is the storage medium is managed by ascertaining the degree of deterioration for each 4 KB area. .
  • 21 is the content of the storage means for managing the deterioration state. As described in the description of FIG. 16, this data is recorded in the non-volatile memory in order to manage the sector.
  • the storage location may be stored in a storage area associated with the area of the nonvolatile memory, or may be stored in another storage means.
  • 22 is a physical address assigned to the non-volatile memory in the example of (A), and also serves as a logical address in this example.
  • data is generally managed in large units such as sectors, and this example can be applied to data management in units of 4 Kbytes.
  • 23 shows the contents of the degradation state for each area, which is divided into four stages with 2-bit storage capacity.
  • Reference numeral 24 denotes storage means for the deterioration state in the example of (B), which is the same as 21.
  • the unusable state in (A) is defined as degradation degree 3.
  • 25 is a physical address assigned to the nonvolatile memory.
  • 26 is the content of the degraded state, which is 2 bits like 23.
  • Reference numeral 27 denotes a logical address for data management as described above. In the case of a file storage device, the same number of digits as a physical address is not required.
  • the sector management device 72 registers it as unusable, and does not accept access requests for this area.
  • the progress of the degree of deterioration is checked, and the area where deterioration has not progressed is selected.
  • the area where the degree of deterioration is set to 3 with the degree of deterioration set to 4 is set so that the sector management device 72 has not deteriorated so that the deterioration does not progress further.
  • the replacement of the address is performed when the degree of deterioration progresses by one step, the effect of dividing the degree of deterioration into three or more can be obtained. For example, if the deterioration degree reaches 1, the deterioration degree is replaced with 0, and if the deterioration degree reaches 2, the deterioration degree 0 is replaced if there is one, and if not, the deterioration degree 1 is replaced. Performed with high accuracy.
  • FIGS. 5 and 6 show examples of diagnosis of the actual degree of deterioration in the first embodiment.
  • the non-volatile memory 1 of the first embodiment has a characteristic that the write time increases due to the progress of deterioration and the erase time is relatively unchanged.
  • FIG. 5 is a diagram showing changes in general write time and erase time as the number of erases increases.
  • 41 is the number of erasures. Degradation progresses as the number of erases increases, but the correlation between the number of erases and the progress of the degradation depends on the memory structure, chip characteristics, and area within the memory chip. Note that environmental conditions such as power supply voltage and ambient temperature do not change.
  • 42 is the write time. 43 is each correlation curve.
  • Reference numeral 4 denotes a dividing line when the degree of deterioration is divided into four levels, as in Fig. 4. Degradation degrees are 0, 1, and 2 from the left, and the right end is the degree of deterioration 3 or unusable state.
  • 45 is the erase time
  • 46 is the correlation curve between the number of erases and the erase time.
  • Write time is Time gradually increases to some extent, and tends to increase rapidly from a certain point. In addition, the erasing time has little change overall.
  • Figure 6 shows the variation of the correlation curve when the environmental conditions change.
  • 47 is a correlation curve under an average condition, which is a reference value.
  • 4 8 is a curve when environmental conditions are different, and is a measured value under a certain use condition.
  • 49 is a reference erase time value a in a certain deteriorated state
  • 50 is a measured erase time value b in the same deteriorated state
  • 5 1 is a write time measurement curve measured under the same conditions as the 48 erase time curve
  • 52 is a write time correction corrected from the ratio of the 49 reference erase time value a to 50 measured erase time value b. It is a curve.
  • 53 is a measured write time in a certain deteriorated state
  • 54 is a corrected write time in a certain deteriorated state. If the erase time value 50 and the write time value 53 under a certain deterioration state and an environmental condition are obtained, the corrected write time value
  • the degree of deterioration obtained from the curve does not need to be four levels, but may be eight levels or sixteen levels. Also, in the figure, the method of dividing the degree of deterioration on the curve is substantially equal to the number of erasures. However, according to the characteristics and control method of the memory, the division may be made finer as time increases, for example.
  • the change in the write time is small with the progress of deterioration, and the change in the erase time is large.
  • the correlation curves shown in FIGS. 11 and 12 are obtained, and the entire configuration shown in FIG. 13 and the flow chart shown in FIG. 14 may be used.
  • FIG. 7 is a configuration diagram for realizing the present embodiment.
  • 61 is a power supply voltage V cc
  • 62 is an AZD conversion circuit for converting V cc 61 into a digital value
  • 63 is a resistance value of a temperature. Or a temperature sensing element that converts it into a current or voltage value,
  • Reference numeral 65 denotes a correction operation means for correcting the write time value from the digital value from the AZD conversion circuits 63, 64, and 66 denotes a deterioration diagnosis device comprising the above means.
  • Reference numeral 65 denotes a correction operation means for correcting the write time value from the digital value from the AZD conversion circuits 63, 64, and 66 denotes a deterioration diagnosis device comprising the above means.
  • Other numbers already described are as described above.
  • the power supply voltage if to grasp the changes in the environmental conditions to measure the ambient temperature directly improves the accuracy and which c which must be measured erase time runs out is not performed continues to erase and write That is, it is effective when performing after a while. Also, when there is no correlation between the change in erase time and the change in write time due to changes in environmental conditions, or when both the write time and erase time fluctuate significantly due to the progress of deterioration It is valid.
  • the erasing time it may be appropriate to use the erasing time as the target of the diagnosis of deterioration.In such a case, the configuration is as shown in Fig. 15, and the erasing time is measured. A similar effect can be obtained by performing correction based on environmental characteristics on the writing time.
  • the circuit size can be reduced by using the CPU for the deterioration diagnosis device 66 in the same manner as in FIG.
  • FIG. 8 shows an overall configuration diagram of an information processing device serving as a host to which the present storage device is applied.
  • the system bus 110 has a central processing unit 101 (hereinafter referred to as CPU 101) of a host information processing device.
  • CPU 101 central processing unit 101
  • BIOS ROM A memory (hereinafter referred to as BIOS ROM) 103 that stores a basic input / output program for input / output of peripheral devices and a main memory 102 are connected.
  • the display control device 105, the input control device 107, the communication control device 109, and the auxiliary storage device 75 are connected to the I-no bus 111.
  • a display device 106 is connected to the display control device 105.
  • An input device 108 is connected to the input control device 107.
  • the auxiliary storage device 75 described in FIG. 16 is used as the storage device of the present invention.
  • a boot program (step 301). As a result, the auxiliary storage device 75 becomes accessible.
  • the CPU 101 causes the display device 106 to display the state of the boot operation and the like (step 302), and then, from the auxiliary storage device 75, manages the entire information processing device (hereinafter, referred to as the management software).
  • the OS is loaded into the main memory 102 (step 303), and the OS loaded into the main memory 102 is executed (step 304).
  • a command input wait state is set (step 300), and when an instruction to execute an application or the like is given by a user or the like, the instruction is executed (step 300).
  • FIG. 10 is a flowchart showing the writing and reading operations of the file in the auxiliary storage device 102.
  • the CPU 101 sends, via the system bus 110, to the auxiliary storage device 75, a data read / write request operation, data, and an instruction of a logical address to which the data is to be written.
  • the auxiliary storage device 75 starts processing in accordance with the requested access from the state of waiting for an instruction (step 311). If it is a read request, a physical address is searched from the sent logical address (step 312), and the corresponding location is read (step 313).
  • the physical address is searched or determined from the logical address sent in the same manner (step 314), the corresponding portion is erased (step 315), and the transmitted data is written. (Step 316). At this time, the degree of deterioration is diagnosed. If the state becomes unusable (step 317), another area (sector) is allocated and erase / write is performed (step 318). At this time, if there is no unused sector, a write error process is performed (step 319).
  • the degradation diagnosis of the present invention is always performed at one time, and an address swap or the like may be performed when the degradation progresses. When all processes are completed, the auxiliary storage device 75 returns to the state of waiting for an instruction. Industrial applicability
  • the deterioration time can be diagnosed by correcting the erase time and the write time for each area or chip of the nonvolatile memory. Therefore, it is possible to reduce the influence of the characteristic variation and diagnose the substantial deterioration. As a result, the reliability of the nonvolatile memory can be improved, and the nonvolatile memory can be used up to its usage limit. Further, by using the nonvolatile memory of the present invention, a highly reliable and long-life auxiliary storage device can be realized.

Landscapes

  • Read Only Memory (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Description

明 細 書
劣化診断機能を備えた半導体記憶装置 技術分野
本発明は、 電気的に書き換え可能な不揮発性半導体メモリを記憶媒体 とする記憶装置に関する。 背景技術
現在のバソコンなどの情報処理装置におけるフアイルデータの記憶装 置は、 磁気ディスク装置が主流となっている。 磁気ディスク装置には低 価格、 大容量、 高信頼性、 高性能など、 多くの優れた点があり最も普及 している。 しかし、 次第に小型化、 携帯性向上、 消費電力の低減などの 要求も強くなつてきており、 磁気ディスク装置に対し、 携帯性、 低消費 電力の点で優位な半導体を記憶媒体とする半導体記憶装置が脚光を浴び 始めている。
不揮発性メモリを記憶媒体としたファイル装置は、 特開平 5 — 2 7 9 2 4号公報に開示されている。 この技術はフラッシュメモリを記憶媒体 とした記憶装置に関するもので、 特に、 書き換えの際に必要な消去回数 に制限のあるフラッシュメモリを長寿命にする方式を開示している。 具 体的には、 局所的に書き換えが進みやすいフアイル記憶装置において全 領域に対し消去回数が平均化するようにして、 見かけ上寿命を延ばすも のである。
上記発明においては、 消去回数をフラ ッ シュメモリセルの劣化を表す 指標としており、 フラッシュメモリの特性データとして明示されている 消去回数の保証値をもとに考えている。 しかし、 各種フラッシュメモリ ごとに示されている消去回数の保証値は、 特性的に平均値や最小値であ り、 実際の消去可能回数はメモリセルごとに異なる。 すなわち、 保証値 の消去回数に達すると全てのセルが必ず使用出来なくなるものではない, 従って、 消去回数を計数して、 セルの劣化の目安とすることはできるが、 メ モ リセルを最大限に有効利用しているとはいえない場合がある。
従って、 本発明の目的は上記電気的に消去ノ書き換え可能な不揮発性 メモリの消去 Z書き換えの保証回数や現在の回数を意識せずに、 メ モ リ の劣化を把握できる方法あるいは半導体記憶装置、 さらにそれを用いて メ モり管理を行う方法、 または半導体記憶装置を提供することである。 さらに、 本発明の目的は、 上記電気的に消去/書き換え可能な不揮発 性メ モ リを上記検出した実際の消去/書き換え可能限界まで使うことの できる方法、 または半導体記憶装置を提供することである。
さらに、 本発明の目的は、 上記電気的に消去/書き換え可能な不揮発 性メモリの実際の消去 7書き換え可能回数を検出する方法、 または半導 体記憶装置を提供することである。
発明の開示
上記目的を達成するために本発明は、 電気的に書き換え可能な不揮発 性メ モ リを記憶媒体とする半導体記憶装置において、 前記不揮発性メモ リの消去に要した時間を測定する消去時間測定手段と、 該消去時間測定 手段が測定した消去時間を消去時間の基準値と比較して環境特性を判断 する特性検出手段と、 前記不揮発性メ モ リの書き込みに要した時間を測 定する書き込み時間測定手段と、 該書き込み時間測定手段が測定した書 き込み時間を、 前記特性検出手段が判断した環境特性をもとに補正する 補正手段と、 該補正した書き込み時間により前記不揮発性メ モ リ の書き 換え部分における劣化度を検出する不揮発性メ モリ劣化診断手段とを備 えるものである。
また、 本発明は、 電気的に書き換え可能な不揮発性メモリを記憶媒体 とする半導体記憶装置において、 前記不揮発性メモリに与えられる電源 電圧値を検出する電源電圧検出手段と、 前記半導体記憶装置の周囲温度 を検出する温度検出手段と、 前記電源電圧検出手段と温度検出手段の検 出値から環境特性を判断する特性検出手段と、 前記不揮発性メモリの書 き込みに要した時間を測定する書き込み時間測定手段と、 該書き込み時 間測定手段が測定した書き込み時間を、 前記特性検出手段が判断した環 境特性をもとに補正する補正手段と、 該補正した書き込み時間により前 記不揮発性メモリの書き換え部分における劣化度を検出する不揮発性メ モリ劣化診断手段とを備えるものである。
また、 本発明は、 電気的に書き換え可能な不揮発性メモリを記憶媒体 とする半導体記憶装置において、 前記不揮発性メモリの消去に要した時 間を測定する消去時間測定手段と、 前記不揮発性メモリの書き込みに要 した時間を測定する書き込み時間測定手段と、 該書き込み時間測定手段 が測定した書き込み時間を書き込み時間の基準値と比較して環境特性を 判断する特性検出手段と、 前記消去時間測定手段が測定した消去時間を、 前記特性検出手段が判断した環境特性をもとに補正する補正手段と、 該 補正した消去時間により前記不揮発性メモリの書き換え部分における劣 化度を検出する不揮発性メモリ劣化診断手段とを備えるものである。
また、 本発明は、 電気的に書き換え可能な不揮発性メモリを記憶媒体 とする半導体記憶装置において、 前記不揮発性メモリに与えられる電源 電圧値を検出する電源電圧検出手段と、 前記半導体記憶装置の周囲温度 を検出する温度検出手段と、 前記電源電圧検出手段と温度検出手段の検 出値から環境特性を判断する特性検出手段と、 前記不揮発性メモリの消 去に要した時間を測定する消去時間測定手段と、 該消去時間測定手段が 手段が測定した消去時間を、 前記特性検出手段が判断した環境特性をも とに補正する補正手段と、 該補正した消去時間により前記不揮発性メモ リの書き換え部分における劣化度を検出する不揮発性メモリ劣化診断手 段とを備えるものである。
また、 本発明は、 上記半導体記憶装置において、 前記不揮発性メ モ リ 劣化診断手段が検出する各領域の劣化の度合いを複数の段階に分け、 各 領域ごとに劣化の度合いを記録する劣化度記憶手段と、 各領域の書き換 えの際に検出された劣化度を、 前記劣化度記憶手段に記録された前回の 書き換えで検出された劣化度と比較する劣化度比較手段と、 全領域から 最も劣化度の低い領域を検出する、 低劣化度領域検索手段と、 前記劣化 度比較手段が比較した結果、 劣化が進行したことが判明した領域の格納 データと、 前記低劣化度領域検索手段が検出した領域の格納データを入 れ替えるデータ入れ替え手段とを備えるものである。
また、 本発明は、 上記半導体記憶装置において、 前記不揮発性メ モ リ 劣化診断手段は、 補正した消去時間、 あるいは補正した書き込み時間が 定められた値を超えた場合には、 劣化度を使用不能状態の劣化度と判断 し、 前記段階分けした劣化度の最大劣化度を前記使用不能状態の劣化度 として扱い、 以後のデ一夕格納を禁止するものである。
また、 本発明は、 上記劣化度検出手段を前記電気的に書き換え可能な 不揮発性メモリ内部に備えるものである。
また、 本発明は、 プログラムやデータの処理演算を行う中央処理装置 と、 前記中央処理装置が使用する前記プログラムやデータを一時的に記 憶する主メモリ と、 起動時のプログラムや基本的な入出力命令などのプ ログラムを格納した基本プログラムメモリ と、 動作状態や処理結果等を 表示する表示制御手段及び表示手段と、 処理要求を入力するための入力 手段と、 他の情報処理装置とのデータ交換などを行う通信制御手段から なる情報処理装置において、 上記半導体記憶装置を補助記憶装置として 備えるものである。
不揮発性メモリは、 記憶装置の記憶媒体として様々なデータがある領 域単位、 あるいはチップ単位で書き換えられる。 不揮発性メモリは、 書 き換えにおいて、 消去動作と、 書き込み動作が必要となり、 それぞれに おいて、 メモリに対し決められた信号の入力あるいは制御と、 ある程度 の時間を要する。 さらに、 不揮発性メモリは、 劣化の進行に対し、 消去 動作所要時間の変化が比較的小さ く、 書き込み動作所要時間の変化が非 常に大きいか、 その逆に、 書き込み動作所要時間の変化が比較的小さ く、 消去動作所要時間の変化が非常に大きいという性質を持つものが多い。
この性質を利用して、 上記書き込み時間測定手段、 あるいは消去時間 測定手段は、 記憶媒体である不揮発性メ モ リ の書き込み時間、 あるいは 消去時間の変化を測定することで実質的な劣化度を検知することができ る。 すなわち、 特性ばらつきを考慮した各セルの劣化度を得ることが可 能になる。 従って、 信頼性を向上するとともに、 メ モ リを寿命限度近く まで使用することが可能となる。
さらに、 不揮発性メ モ リは、 電源電圧値、 周囲温度など環境条件の影 響を受けやすいが、 消去動作所要時間、 書き込み動作所要時間はその環 境条件の影響の受け方にある程度の相関関係がある。 この性質を利用す ると、 例えば、 上述の消去動作所要時間の変化が比較的小さ く、 書き込 み動作所要時間の変化が非常に大きい場合は、 消去動作所要時間の変化 は環境条件の影響と見なすことができる。 この変化を用いて、 書き込み 動作所要時間を補正すれば、 環境条件の影響を除いて劣化を判断するこ とが可能になる。
また、 不揮発性メモリ劣化診断手段が、 電源電圧や周囲温度などの環 境条件を直接測定して、 書き込み時間、 あるいは消去時間の変動を補正 して劣化を判断しても良い。 これにより、 劣化度の精度がより向上し、 実用的である。 また、 これにより、 書き込み動作所要時間も消去動作所 要時間も劣化により著しく変化してしまう性質を持つメモりにも対応で きる。
以上の手段が検出した劣化度をもとに各セルの劣化度の平均化を図る ことにより、 高信頼、 長寿命が大幅に向上する。
又このような半導体記憶装置を情報処理装置の補助記憶装置とするこ とにより、 情報処理装置自体の信頼性向上と、 長寿命化が可能となる。 図面の簡単な説明
第 1図は、 第 1の発明を実現する全体構成を示す図であり、 第 2図は、 ワ ンチップマイコンを用いた第 1の発明の実施例の構成図であり、 第 3 図は、 第 2図の実施例におけるマイコンの制御プログラムのフローチヤ 一トを示す図であり、 第 4図は、 本発明により診断した劣化度を領域単 位に適用した、 劣化度及び論理ア ドレスの記録例を示す図であり、 第 5 図は、 第 1の発明で用いた不揮発性メモリの変化に伴う書き込み時間と 消去時間の変化を示す図であり、 第 6図は、 第 1の発明で用いた不揮発 性メモリにおける、 環境条件が変化した場合の書き込み時間の補正例を 示す図であり、 第 7図は、 電源電圧及び温度の測定により環境特性を把 握して書き込み時間を補正する発明の構成例を示す図であり、 第 8図は、 本発明の記憶装置を補助記憶装置として情報処理装置に適用した全体構 成図であり、 第 9図は、 第 8図の情報処理装置の動作フローチヤ一 トを 示す図であり、 第 1 0図は、 第 8図の情報処理装置における補助記憶装 置の動作フローチャー トを示す図であり、 第 1 1 図は、 劣化の進行によ り消去時間が長くなる不揮発性メモリの劣化相関曲線を示す図であり、 第 1 2図は、 劣化の進行により消去時間が長くなる不揮発性メモリにお ける環境条件が変化した場合の消去時間の補正例を示す図であり、 第 1 3図は、 劣化の進行により消去時間が長くなる不揮発性メモリを使用し た場合の本発明の全体構成図であり、 第 1 4図は、 劣化の進行により消 去時間が増大する不揮発性メモリを使用した場合のマイコンの制御プロ グラムのフローチャー トを示す図であり、 第 1 5図は、 環境特性を電源 電圧及び温度の測定により把握して消去時間を補正する発明の構成例を 示す図であり、 第 1 6図は、 本発明の劣化診断装置を応用した補助記憶 装置の構成図である。 発明を実施するための最良の形態
第 1図は本発明の第 1の実施例の構成図であり、 図中、 1は本発明の 記憶装置の記憶媒体である電気的に書き換え可能な不揮発性メモリで、 第 5図に示すように、 劣化の進行に対し、 消去動作所要時間の変化が比 較的小さ く、 書き込み動作所要時間の変化が大きい性質を持つ。
2は不揮発性メモリ 1の一部あるいは全部のデータを消去する際に不 揮発性メモリ 1 に対し制御を行なう消去制御手段、 3は消去制御手段 2 により消去を行なう際に所要した時間を計測する消去時間測定手段、 4 はあらかじめ不揮発性メモリ 1の消去時間の基準値が格納されている基 準時間値格納手段、 5は消去時間測定手段 3で測定した消去時間値と基 準時間値格納手段 4に格納されている基準時間値を比較して、 環境特性 係数を検出する特性検出手段 (以下、 時間比較手段という) 、 6は不揮 発性メモリ 1へデータの書き込みを行なう際に不揮発性メモリ 1に対し 制御を行なう書き込み制御手段、 7は書き込み制御手段 6により書き込 みを行なう際に所要した時間を計測する書き込み時間測定手段、 8は時 間比較手段 5が求めた環境特性係数をもとに、 書き込み時間測定手段 7 で計測した時間値を補正する時間補正手段、 9は時間補正手段 8で補正 した時間値から対象とする不揮発性メモリ 1の領域あるいはチップの劣 化度を診断し、 出力する劣化診断手段、 1 0は以上の手段を全て含む劣 化診断装置である。
次に動作を説明する。 ホス トとなる情報機器 (以下ホス トという) が 行う不揮発性メ モ リ 1の書き換え動作に従って、 後述のセクタ管理装置 が消去制御手段 2および書き込み制御手段 6に対して、 不揮発性メモリ 1の制御箇所の消去動作、 書き込み動作を指示する。 消去制御手段 2 と 書き込み制御手段 6がおのおの、 消去と書き込みを行ない、 消去時間測 定手段 3、 書き込み時間測定手段 7がおのおの、 所要時間を測定する。 所要時間の測定は各々 メ モ リ 1が出力する動作状況を示す信号を診るこ とで可能である。
時間比較手段 5は、 測定された消去時間と、 消去時間の基準値との比 較を行ない、 環境条件の影響をあらわす環境特性係数を求める。 さらに、 時間補正手段 8がその環境特性係数をもとに書き込み時間を補正し、 劣 化診断手段 9が書き込み時間の測定結果から、 実際の劣化の進行の度合 いを把握し、 出力する。 なお、 上記各手段は、 半導体を用いた論理素子 の組合せにより実現することができる。 また、 書き込み時間測定手段と 消去時間測定手段を一つの時間計測手段で実現することも可能である。 本実施例によれば、 上記各手段は、 論理素子の組合せにより実現でき るため、 メモリチップの内部に構築することができる。 つまり不揮発性 メモリ 1 のチップ內部に上記劣化診断装置の一部または全部を内蔵すれ ば、 装置全体の部品点数を削減することが可能となる。
また、 本実施例の別の効果として、 基準時間値格納手段内の基準時間 値を、 変更すれば様々な特性のメモリチップに対応できる。 また時間補 正手段の補正方法を変更することにより、 同様の効果が得られる。
次に、 本発明を、 マイクロプロセッサによる制御と論理素子の組合せ 回路により実現する実施例を説明する。
第 2図は、 これを実現する構成図であり、 図中、 1 1は電気的書き換 え可能な不揮発性メモリ 1の制御信号を生成するメモリ制御回路、 1 2 はマイクロプロセッサ、 その及び周辺回路等をワンチップに納めたワ ン チップマイコン、 1 3はマイコン 1 2内のマイクロプロセッサ (以下 C P Uと称す) 、 1 4は C P U 1 3が行なう処理内容をプログラムとして 格納したプログラムメモリ (以下、 R OMという) 、 1 5は C P U 1 3 の処理において必要となるワークメモリ (以下、 R AMという) 、 1 6 はワ ンチップマイコン 1 2に搭載された時間計測用のタイマ回路である c 第 3図は C P U 1 3が行なう処理、 すなわち R OM 1 4に格納されて いるプログラムの内容をフローチヤ一トにしたものである。 本実施例で は、 C P U 1 3が上記実施例の各手段の動作をこのプログラムに基づき 実行する。
次に第 3図のフローチャー トを中心に用いて動作を説明する。
図示していないホス 卜からのアクセス要求に従って本発明の記憶装置 は動作する。 第 3図では、 ホス 卜からの、 特定の論理ァ ドレスに対する 書き込みアクセス要求を受けてからの動作を示している。
まずアクセス要求の論理ア ドレスからアクセス箇所の特定を行なう (ステップ 2 0 1 ) 。 次に、 アクセス対象の領域、 あるいはチップの消 去を行なう際に要する時間を測定するためにタイマ 1 6を起動する (ス テツプ 2 0 2 ) 。
そしてアクセス箇所の消去をメモリ制御回路 1 1 に指示し、 メモリ制 御回路 1 1 は不揮発性メモリ 1 1から出力される信号を診ながら消去の 終了を待つ (ステップ 2 0 3 ) 。
消去が終了したら、 タイマ 1 6から消去に要した時間を読み取って、 R OM 1 4内などにあらかじめ設定されていた基準消去時間との比較を 行なう (ステップ 2 0 4 ) 。 そしてその比較から環境特性係数を算出す る (ステップ 2 0 5 ) 。
次に、 消去を行なった領域あるいはチップに対し書き込み動作を行な う力 、 その際に要する時間を測定するためにタイマ 1 6を再び起動する (ステップ 2 0 6 ) 。
そしてメモリ制御回路 1 1 に書き込み動作を指示し、 消去と同様に書 き込み終了を待つ (ステップ 2 0 7 ) 。
書き込みが終了したら、 先に求めた環境特性係数により、 計測された 書き込み時間を補正して (ステップ 2 0 8 ) 、 補正した書き込み時間値 により劣化度を診断する (ステップ 2 0 9 ) 。
以上で劣化度の診断動作を完了する。 なお本図のワ ンチップマイコン 1 2の内部構成は一例であり、 タイマ 1 6が搭載されていないものもあ る。 タイマは C P U 1 3のプログラム実行によって代用するこ とが可能 であり、 ワンチップマイコン 1 2外部に回路として設けるこ とも可能で ある。 また、 C P U 1 3、 R O M 1 4、 R A M I 5などがワンチップに 収められていない構成でも実現できる。 本実施例によれば、 メモリ 1 の 様々な特性に R O M 1 4のプログラムで対応できるため、 柔軟な劣化度 の診断処理が可能となる。
第 1 6図は、 上記第 1 図、 第 2図の実施例の半導体記憶装置を用いた 補助記憶装置の構成図を示している。 図中、 7 1 は第 1 図あるいは第 2 図で示した劣化診断装置、 7 2は劣化診断装置 7 1 の診断結果をもとに フアイルデータをセクタ単位で管理するセクタ管理装置である。 なお、 セクタという単位は、 ファイルデータを扱う上での記憶データ容量の単 位であると同時に、 電気的書き換え可能な不揮発性メモリの書き換え単 位である。 7 3はホス トと情報のやり取りを行うためのイ ンタフェース バス、 7 4はホス トイ ンタフェースバス 7 3を介して、 ホス 卜が不揮発 性メモリ 1 の格納データをアクセスするための、 設定レジスタや入出力 信号などを制御するためのホス トイ ンタフェース回路で、 例えば P C M C I A規格に準拠したイ ンタフェース回路がこれに相当する。 7 5は不 揮発性メモリ 1 と上記装置、 回路から構成された補助記憶装置で、 たと えば、 I Cメモリカー ドがこれに相当する。
ホス 卜はホス トイ ンタフェース回路 7 4 内部の設定レジスタにァクセ ス内容を設定し、 任意のアクセス要求を行なう。 これを受けたホス トイ ンタフエース回路 7 4は、 セクタ管理装置 7 2に対し、 アクセス要求の ァ ドレスを伝え、 セクタ管理装置 7 2は、 要求のア ドレスを不揮発性メ モ リ 1 の物理ァ ドレスに変換する。 セク夕管理装置 7 2は不揮発性メモ リ 1 の各物理セクタの状態を把握しており、 その状態を元に書き込みァ クセスにおける書き込みセクタを決定する。 そして劣化診断装置 7 1 内 の消去制御手段 2あるいは書き込み制御手段 6にアクセス対象の物理セ クタア ドレスを指定し、 アクセスを行なわせる。
アクセスが終わると、 劣化診断装置 7 1 は劣化の診断結果を出力し、 セクタ管理装置 7 2はこれを記録する。 劣化状態は、 セクタ管理装置 7 2内に設けられた不揮発性の記憶領域に記録する。 不揮発性メモ リ 1 内 に、 セクタ単位で劣化状態などを記憶する領域が設けられていれば、 そ こに記録しても良い。 なお、 フ ァイル管理の方式により、 フ ァイルデ一 タを扱う上での記憶データ容量の単位と、 電気的書き換え可能な不揮発 性メ モ リ の書き換え単位を異なるよう に扱う こ とも可能である。
次に、 上記セクタ管理装置 7 2のデータ管理方法の実施例を説明する。 第 4図は、 劣化の進行の度合いである劣化度を 4段階に分けて管理して いる例を示している。 ( A ) は劣化度の最も進んだ状態を使用不可状態 として以後の使用を中止している例。 ( B ) は劣化度が 4段階目に達し たら劣化度が最も進んでいない領域と入れ替えを行なうためア ドレスを 入れ替え、 物理ァ ドレスと論理ァ ドレスを分けて管理している例である c どちらも記憶媒体である不揮発性メモリ 1 を 4 Kバイ 卜の領域ごとに劣 化度を把握して管理している。 図中、 2 1 は劣化状態を管理している記 憶手段の内容であり、 第 1 6図の説明で述べたとおり、 セクタ管理する ために本データを不揮発性のメモリ に記録している。 この記憶場所と し て不揮発性メモリの領域に付随した記憶領域に格納しても良いし、 別の 記憶手段に格納しても良い。
2 2は ( A ) の例における不揮発性メモリ に割り当てられた物理ア ド レスであり、 この例では論理ア ドレスも兼ねている。 ただし、 ファイル 記憶装置ではセクタなどの大きな単位でデータ管理をするのが一般的で あり、 この例では 4 Kバイ トごとのデータ管理に当てはめるこ とができ る。 これは ( B ) の例における論理ア ドレス 2 7にも同様のこ とがいえ る。 2 3は各領域ごとの劣化状態の内容であり、 2 ビッ トの記憶容量で 4段階に分けている。 2 4は ( B ) の例における劣化状態の記憶手段で あり、 2 1 と同様である。 (A ) における使用不可の状態を劣化度 3 と している。 2 5は不揮発性メモリ に割り当てられた物理ァ ドレスである。 2 6は劣化状態の内容であり、 2 3 と同様 2 ビッ トである。
2 7は先述の通りデータ管理の論理ァ ドレスであり、 フアイル記憶装 置であれば物理ァ ドレスと同じ桁数は必要なく なる。 ( A ) の例で、 劣 化度 2を越えてしまったものは、 セクタ管理装置 7 2が使用不可の状態 として登録し、 この領域に対するアクセス要求は受付ないよう にする。 また、 フアイルの書き換えにおいては劣化度の進行をチェ ッ ク しながら、 劣化の進んでいない領域を選択しながら行なっていく。 ( B ) の例では、 劣化度を 4段階として、 劣化度が 3になってしまった領域は、 それ以上 劣化が進まないよう に、 セクタ管理装置 7 2が劣化が進んでいなかった 劣化度 0の領域とァ ドレスを入れ替えて扱う。 これにより劣化が進んでいなかった、 すなわち書き換えが頻繁に行な われない領域に割り当てられるようになり、 劣化の進行を抑えることが できる。 この場合論理ア ドレスを入れ替えることになるため、 不揮発性 メモリの各領域は劣化度と論理ァ ドレス値の 2つを対応して記録してお く。 この記憶手段も不揮発性メモリ 1 内においても良いし、 別の記憶手 段に対応づけて記憶しても良い。
なお、 ァ ドレスの入れ替えを劣化度が 1段階進行したら行なう様にす ると劣化度を 3以上に分けた効果がでる。 たとえば、 劣化度 1 になった ら劣化度 0 と入れ替え、 劣化度 2になつたら劣化度 0のものがあれば入 れ替え、 なければ劣化度 1のものと入れ替えることにより、 平均化がよ り精度良く行なわれる。
また (A ) 、 ( B ) ともに、 劣化度を 4段階にしているが、 8段階、 1 6段階とすれば、 より精度良く行なうことが可能である。 また、 ( B ) では、 劣化の最も進んだ段階を使用不可状態とすると安全性が増す。 第 5図、 第 6図では第 1の実施例における実際の劣化度の診断例を示 している。 第 1の実施例の不揮発性メモリ 1 は、 劣化の進行により書き 込み時間が増大し、 消去時間は比較的変化しない特性を持つ。
第 5図は、 消去回数の増加に伴う、 一般的な書き込み時間と消去時間 の変化を示した図である。 図中、 4 1 は消去回数である。 消去回数が増 大すれば劣化も進行するが、 消去回数と劣化の進行の相関関係は、 メモ リ構造、 チップ特性、 メモリチップ内での領域によって異なる。 なお、 電源電圧や周囲温度等の環境条件は変化ないものとする。 4 2は書き込 み時間である。 4 3はそれぞれの相関曲線である。 4 4は、 第 4図と同 様、 劣化度を 4段階に分けたときの分割線であり、 左から劣化度 0、 1、 2 とし、 右端は劣化度 3または使用不可状態である。 4 5は消去時間で あり、 4 6は消去回数と消去時間の相関曲線である。 書き込み時間は、 ある程度まではゆるやかに時間が増大し、 あるところから急激に増大す る傾向を示す。 また、 消去時間は全体的に変化が少ない。
第 6図は環境条件が変化した場合の相関曲線の変動を示している。 4 7は平均的な条件での相関曲線であり、 基準値となるものである。 4 8 は環境条件が異なるときの曲線であり、 ある使用条件での測定値である c
4 9はある劣化状態での基準消去時間値 a、 5 0は同じ劣化状態での測 定消去時間値 bである。 5 1 は 4 8の消去時間の曲線と同条件で測定し た書き込み時間測定曲線、 5 2は 4 9の基準消去時間値 a と 5 0の測定 消去時間値 bの比率から補正した書き込み時間補正曲線である。 5 3は ある劣化状態での書き込み時間測定値であり、 5 4はある劣化状態での 書き込み時間補正値である。 ある劣化状態と、 ある環境条件における消 去時間値 5 0 と書き込み時間値 5 3を得れば、 補正した書き込み時間値
5 4を得ることができる。
なお、 曲線から得る劣化度は 4段階である必要はなく、 8段階、 1 6 段階としても良い。 又、 図では劣化度の曲線上での分け方を消去回数に 対してほぼ等間隔にしているが、 メモリの特性や制御方法にあわせ、 例 えば時間の増大につれて区分けを細かく しても良い。
また、 メモリによっては、 劣化の進行に対して書き込み時間の変化が 少なく、 消去時間の変化が大きいものも考えられる。 その場合は第 1 1 図、 第 1 2図の相関曲線のようになり、 第 1 3図の全体構成と第 1 4図 のフローチヤ一卜のよう に構成すればよい。
次に、 環境条件を直接検知して、 それによる補正を行う実施例を説明 する。 第 7図は、 本実施例を実現するための構成図であり、 6 1 は電源 電圧 V c c、 6 2は V c c 6 1をデジタル値に変換する A Z D変換回路、 6 3は温度を抵抗値あるいは電流値、 電圧値に変換する温度検知素子、
6 4は温度検知素子からの測定値をデジタル値に変換する A Z D変換回 路、 6 5は AZD変換回路 6 3、 6 4からのデジタル値から書き込み時 間値の補正を行う補正演算手段、 6 6は上記各手段が構成される劣化診 断装置である。 他の既出の番号は前述の通りである。
この実施例では、 電源電圧、 周囲温度を直接測定して環境条件の変化 を把握するため、 精度が向上し、 又消去時間を測定する必要がなくなる c これは消去と書き込みを続けて行わない場合、 すなわち時間をおいて行 う場合に有効である。 また、 環境条件の変化により消去時間の変化と書 き込み時間の変動に相関関係がない場合、 あるいは、 劣化度の進行によ り、 書き込み時間、 消去時間どちらも大き く変動してしまう場合に有効 である。 また、 不揮発性メモリの特性によっては消去時間を劣化の診断 の対象にした方が適切な場合があるが、 その場合の構成は、 第 1 5図に 示すようになり、 消去時間を測定して、 環境特性による補正を書き込み 時間に対して行うことで同様の効果が得られる。 本実施例は、 劣化診断 装置 6 6を、 第 2図と同様に C P Uを用いるこ とによって、 回路規模を 縮小することが可能である。
第 8図は本記憶装置を応用したホス 卜となる情報処理装置の全体構成 図を示している。 第 8図のように、 システムバス 1 1 0には、 ホス トと なる情報処理装置の中央演算ュニッ ト 1 0 1 (以下、 C P U 1 0 1 とい う) と、
周辺装置の入出力を行うための基本入出力プログラムが格納されてい るメモリ (以下、 B I O S R OMという) 1 0 3 と、 主メモリ 1 0 2 と が接続されている。 I ノ 0バス 1 1 1 には、 表示制御装置 1 0 5、 入力 制御装置 1 0 7、 通信制御装置 1 0 9、 補助記憶装置 7 5が接続されて いる。 表示制御装置 1 0 5には、 表示装置 1 0 6が接続されている。 入 力制御装置 1 0 7には入力装置 1 0 8が接続されている。 本実施例では、 第 1 6図に説明した補助記憶装置 7 5を本発明の記憶装置として用いる。 本実施例の情報処理装置が起動されると、 第 9図のフローチャー トに 示すよう に、 C P U 1 0 1は、 B I O S R OM 1 0 3内に記憶されてい る、 装置の起動 (以下、 ブー トという ) を行うブー トプログラムを実行 する (ステップ 3 0 1 ) 。 これにより補助記憶装置 7 5がアクセス可能 となる。 C P U 1 0 1は、 ブー 卜動作の状態等を表示装置 1 0 6に表示 させ (ステップ 3 0 2 ) 、 次に補助記憶装置 7 5から、 情報処理装置全 体のの管理ソフ 卜 (以下、 O Sという )を主メモリ 1 0 2にロー ドし (ス テツプ 3 0 3 ) 、 主メモリ 1 0 2にロー ドされた O Sを実行する (ステ ップ 3 0 4 ) 。 そして、 命令入力待ち状態となり (ステップ 3 0 5 ) 、 アプリケーショ ンの実行等の指示がユーザ等からあった場合、 これを実 行する (ステップ 3 0 6 ) 。
第 1 0図は補助記憶装置 1 0 2のファイルの書き込み Z読み出し動作 について示したフローチヤ一卜である。 C P U 1 0 1はシステムバス 1 1 0を通して、 補助記憶装置 7 5に対し、 データの読み書きの要求動作、 そしてデータ、 さ らにそのデータの書き込むべき論理ア ドレスの指示を 送る。 これを受けると、 補助記憶装置 7 5は、 命令待ちの状態 (ステツ プ 3 1 1 ) から、 要求されたアクセスに従って処理を開始する。 読み出 しの要求であったら、 送られた論理ァ ドレスから物理ァ ドレスを検索し (ステップ 3 1 2 ) 、 該当個所の読み出しを行う (ステップ 3 1 3 ) 。 一方書き込みアクセスであれば同様に送られた論理ァ ドレスから物理ァ ドレスを検索あるいは決定し (ステップ 3 1 4 ) 、 該当個所の消去を行 い (ステップ 3 1 5 ) 、 送られたデータを書き込む (ステップ 3 1 6 ) 。 この時に劣化度の診断を行って、 使用不可状態になった場合 (ステップ 3 1 7 ) には他の領域 (セクタ) を割り当てて消去書き込みを行う (ス テツプ 3 1 8 ) 。 このとき未使用セクタが存在しなければ書き込みエラ 一処理となる (ステップ 3 1 9 ) 。 既に述べたとおり消去書き込みのル 一チンの際には常に本発明の劣化診断を行い、 劣化が進行した場合には ア ドレススワップなどを行う こともある。 全ての処理が終了したら補助 記憶装置 7 5は再び命令待ちの状態に戻る。 産業上の利用可能性
本発明によれば、 不揮発性メモリの領域あるいはチップごとに、 消去 時間、 書き込み時間を補正して劣化の診断を行うことができる。 したが つて特性のバラツキによる影響を少なく し、 実質的な劣化を診断するこ とができる。 この結果、 不揮発性メモリの信頼性を向上し、 不揮発性メ モリを使用限界まで使い切ることが可能になる。 さらに、 本発明の不揮 発性メモリを用いれば、 高信頼性、 長寿命の補助記憶装置を実現するこ とができる。

Claims

請求の範囲
1 . 電気的に書き換え可能な不揮発性メモリを記憶媒体とする半導体記 憶装置において、
前記不揮発性メモリの消去に要した時間を測定する消去時間測定手段 と、
該消去時間測定手段が測定した消去時間を消去時間の基準値と比較し て環境特性を判断する特性検出手段と、
前記不揮発性メモリの書き込みに要した時間を測定する書き込み時間 測定手段と、
該書き込み時間測定手段が測定した書き込み時間を、 前記特性検出手 段が判断した環境特性をもとに補正する補正手段と、 該補正した書き込 み時間により前記不揮発性メモリの書き換え部分における劣化度を診断 する不揮発性メモリ劣化診断手段と
を備えてなる半導体記憶装置。
2 . 電気的に書き換え可能な不揮発性メモリを記憶媒体とする半導体記 憶装置において、
前記不揮発性メモリ に与えられる電源電圧値を検出する電源電圧検出 手段と、
前記半導体記憶装置の周囲温度を検出する温度検出手段と、
前記電源電圧検出手段と温度検出手段の検出値から環境特性を判断す る特性検出手段と、
前記不揮発性メモリの書き込みに要した時間を測定する書き込み時間 測定手段と、
該書き込み時間測定手段が測定した書き込み時間を、 前記特性検出手 段が判断した環境特性をもとに補正する補正手段と、 該補正した書き込 み時間により前記不揮発性メモリの書き換え部分における劣化度を診断 する不揮発性メモリ劣化診断手段と
を備えてなる半導体記憶装置。
3 . 電気的に書き換え可能な不揮発性メモリを記憶媒体とする半導体記 憶装置において、
前記不揮発性メモリの消去に要した時間を測定する消去時間測定手段 と、
前記不揮発性メモリの書き込みに要した時間を測定する書き込み時間 測定手段と、
該書き込み時間測定手段が測定した書き込み時間を書き込み時間の基 準値と比較して環境特性を判断する特性検出手段と、
前記消去時間測定手段が測定した消去時間を、 前記特性検出手段が判 断した環境特性をもとに補正する補正手段と、 該補正した消去時間によ り前記不揮発性メモリの書き換え部分における劣化度を検出する不揮発 性メモリ劣化診断手段と
を備えてなる半導体記憶装置。
4 . 電気的に書き換え可能な不揮発性メモリを記憶媒体とする半導体記 憶装置において、
前記不揮発性メモリに与えられる電源電圧値を検出する電源電圧検出 手段と、
前記半導体記憶装置の周囲温度を検出する温度検出手段と、
前記電源電圧検出手段と温度検出手段の検出値から環境特性を判断す る特性検出手段と、
前記不揮発性メモリの消去に要した時間を測定する消去時間測定手段 と、
該消去時間測定手段が手段が測定した消去時間を、 前記特性検出手段 が判断した環境特性をもとに補正する補正手段と、 該補正した消去時間 により前記不揮発性メモリの書き換え部分における劣化度を診断する不 揮発性メモリ劣化診断手段と
を備えてなる半導体記憶装置。
5 . 請求項 1 ないし 4のいずれか一に記載の半導体記憶装置において、 前記不揮発性メモリ劣化診断手段が診断する各領域の劣化の度合いを 複数の段階に分け、 各領域ごとに劣化の度合いを記録する劣化度記憶手 段と、
各領域の書き換えの際に診断された劣化度を、 前記劣化度記憶手段に 記録された前回の書き換えで診断された劣化度と比較する劣化度比較手 段と、
全領域から最も劣化度の低い領域を検出する、 低劣化度領域検索手段 と、
前記劣化度比較手段が比較した結果、 劣化が進行したことが判明した 領域の格納データと、
前記低劣化度領域検索手段が検出した領域の格納データを入れ替える データ入れ替え手段と
を備えてなる半導体記憶装置。
6 . 請求項 5記載の半導体記憶装置において、
前記不揮発性メモリ劣化診断手段は、 補正した消去時間、 あるいは補 正した書き込み時間が定められた値を超えた場合には、 劣化度を使用不 能状態の劣化度と判断し、 前記段階分けした劣化度の最大劣化度を前記 使用不能状態の劣化度として扱い、 以後のデータ格納を禁止することを 特徴とした半導体記憶装置。
7 . 請求項 1 ないし 4いずれか一に記載の劣化度の診断手段を前記電気 的に書き換え可能な不揮発性メモリ内部に備えてなる半導体メモリ。
8 . プログラムやデータの処理演算を行う 中央処理装置と、
前記中央処理装置が使用する前記プログラムやデータを一時的に記憶 する主メ モ リ と、
起動時のプログラムや基本的な入出力命令などのプログラムを格納し た基本プログラムと
動作状態や処理結果等を表示する表示制御手段及び表示手段と、 処理要求を入力するための入力手段と、
他の情報処理装置とのデータ交換などを行う通信制御手段からなる情 報処理装置において、
請求項 1 ないし 6いずれか一に記載の半導体記憶装置を補助記憶装置 と してなる情報処理装置。
PCT/JP1995/000429 1995-03-15 1995-03-15 Dispositif a memoire a semiconducteur dote d'une fonction de determination de la deterioration WO1996028826A1 (fr)

Priority Applications (6)

Application Number Priority Date Filing Date Title
US08/913,338 US5978941A (en) 1995-03-15 1995-03-15 Semiconductor memory device having deterioration determining function
JP52744496A JP3739398B2 (ja) 1995-03-15 1995-03-15 劣化診断機能を備えた半導体記憶装置
KR1019970706141A KR100271701B1 (ko) 1995-03-15 1995-03-15 열화진단기능을 구비한 반도체기억장치
PCT/JP1995/000429 WO1996028826A1 (fr) 1995-03-15 1995-03-15 Dispositif a memoire a semiconducteur dote d'une fonction de determination de la deterioration
TW084111595A TW307010B (ja) 1995-03-15 1995-11-02
US09/432,389 US6223311B1 (en) 1995-03-15 1999-11-02 Semiconductor memory device having deterioration determining function

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP1995/000429 WO1996028826A1 (fr) 1995-03-15 1995-03-15 Dispositif a memoire a semiconducteur dote d'une fonction de determination de la deterioration

Related Child Applications (2)

Application Number Title Priority Date Filing Date
US08/913,338 A-371-Of-International US5978941A (en) 1995-03-15 1995-03-15 Semiconductor memory device having deterioration determining function
US09/432,389 Division US6223311B1 (en) 1995-03-15 1999-11-02 Semiconductor memory device having deterioration determining function

Publications (1)

Publication Number Publication Date
WO1996028826A1 true WO1996028826A1 (fr) 1996-09-19

Family

ID=14125738

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1995/000429 WO1996028826A1 (fr) 1995-03-15 1995-03-15 Dispositif a memoire a semiconducteur dote d'une fonction de determination de la deterioration

Country Status (5)

Country Link
US (1) US5978941A (ja)
JP (1) JP3739398B2 (ja)
KR (1) KR100271701B1 (ja)
TW (1) TW307010B (ja)
WO (1) WO1996028826A1 (ja)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007102832A (ja) * 2005-09-30 2007-04-19 Advantest Corp 試験装置、及び試験方法
JP2008262614A (ja) * 2007-04-10 2008-10-30 Mega Chips Corp 不揮発性半導体記憶装置
JP2011070346A (ja) * 2009-09-25 2011-04-07 Toshiba Corp メモリシステム
WO2011102126A1 (ja) * 2010-02-22 2011-08-25 パナソニック株式会社 不揮発性半導体記憶装置及び電子機器
JP2014517970A (ja) * 2011-05-26 2014-07-24 メモライト (ウハン) カンパニー,リミテッド フラッシュメモリのエラー予測モジュール及びエラー予測方法
US9165682B2 (en) 2007-11-19 2015-10-20 Seagate Technology Llc Techniques for controlling recycling of blocks of memory

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4146006B2 (ja) * 1998-09-28 2008-09-03 富士通株式会社 フラッシュメモリを有する電子機器
US6407949B1 (en) * 1999-12-17 2002-06-18 Qualcomm, Incorporated Mobile communication device having integrated embedded flash and SRAM memory
KR20090086815A (ko) * 2008-02-11 2009-08-14 삼성전자주식회사 메모리 장치 및 메모리 열처리 방법
JP2009266349A (ja) 2008-04-28 2009-11-12 Toshiba Corp 不揮発性半導体記憶装置
WO2013132532A1 (en) * 2012-03-06 2013-09-12 Hitachi, Ltd. Semiconductor storage device having nonvolatile semiconductor memory
KR20160061676A (ko) * 2014-11-24 2016-06-01 에스케이하이닉스 주식회사 반도체 장치 및 이의 동작 방법
JP2019040470A (ja) 2017-08-25 2019-03-14 東芝メモリ株式会社 メモリシステム
US11600334B2 (en) * 2018-08-08 2023-03-07 SK Hynix Inc. Memory controller
CN114121058B (zh) * 2020-08-27 2023-08-29 长鑫存储技术有限公司 存储器的调节方法、调节系统以及半导体器件
CN114121072B (zh) 2020-08-27 2023-12-12 长鑫存储技术有限公司 存储器的调节方法、调节系统以及半导体器件
CN114121096B (zh) 2020-08-27 2024-03-26 长鑫存储技术有限公司 存储器的调节方法、调节系统以及半导体器件
CN114121073B (zh) * 2020-08-27 2023-09-12 长鑫存储技术有限公司 存储器的调节方法、调节系统以及半导体器件

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04313080A (ja) * 1991-03-25 1992-11-05 Mitsubishi Electric Corp 半導体試験方法
JPH0652694A (ja) * 1992-07-30 1994-02-25 Hitachi Ltd フラッシュメモリの寿命検出方式
JPH06338195A (ja) * 1993-05-31 1994-12-06 Nec Corp 電気的消去可能な不揮発性メモリの書き込み回数管理装置

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04203439A (ja) * 1990-11-30 1992-07-24 Mitsubishi Motors Corp スロットル閉強制機構付ドライブバイワイヤ式車両
JP2582487B2 (ja) * 1991-07-12 1997-02-19 インターナショナル・ビジネス・マシーンズ・コーポレイション 半導体メモリを用いた外部記憶システム及びその制御方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04313080A (ja) * 1991-03-25 1992-11-05 Mitsubishi Electric Corp 半導体試験方法
JPH0652694A (ja) * 1992-07-30 1994-02-25 Hitachi Ltd フラッシュメモリの寿命検出方式
JPH06338195A (ja) * 1993-05-31 1994-12-06 Nec Corp 電気的消去可能な不揮発性メモリの書き込み回数管理装置

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007102832A (ja) * 2005-09-30 2007-04-19 Advantest Corp 試験装置、及び試験方法
JP2008262614A (ja) * 2007-04-10 2008-10-30 Mega Chips Corp 不揮発性半導体記憶装置
US9165682B2 (en) 2007-11-19 2015-10-20 Seagate Technology Llc Techniques for controlling recycling of blocks of memory
US9323666B2 (en) 2007-11-19 2016-04-26 Seagate Technology Llc Techniques for controlling recycling of blocks of memory
US9921761B2 (en) 2007-11-19 2018-03-20 Seagate Technology Llc Techniques for controlling recycling of blocks of memory
US10579278B2 (en) 2007-11-19 2020-03-03 Seagate Technology Llc Techniques for controlling recycling of blocks of memory
JP2011070346A (ja) * 2009-09-25 2011-04-07 Toshiba Corp メモリシステム
US8347024B2 (en) 2009-09-25 2013-01-01 Kabushiki Kaisha Toshiba Memory system monitoring data erasing time or writing time
WO2011102126A1 (ja) * 2010-02-22 2011-08-25 パナソニック株式会社 不揮発性半導体記憶装置及び電子機器
JP2014517970A (ja) * 2011-05-26 2014-07-24 メモライト (ウハン) カンパニー,リミテッド フラッシュメモリのエラー予測モジュール及びエラー予測方法

Also Published As

Publication number Publication date
JP3739398B2 (ja) 2006-01-25
KR100271701B1 (ko) 2000-11-15
TW307010B (ja) 1997-06-01
US5978941A (en) 1999-11-02
KR19980702734A (ko) 1998-08-05

Similar Documents

Publication Publication Date Title
JP3739398B2 (ja) 劣化診断機能を備えた半導体記憶装置
US6925012B2 (en) Storage device employing a flash memory
EP0548564B1 (en) Storage device employing a flash memory
CN107168886B (zh) 数据存储装置及其操作方法
US6438665B2 (en) System and method which compares data preread from memory cells to data to be written to the cells
JP4165990B2 (ja) メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム、並びに、フラッシュメモリへのデータの書き込み方法
US20020178338A1 (en) Non-volatile data storage system and data storaging method
US6694460B2 (en) Semiconductor memory device having deterioration determining function
US6223311B1 (en) Semiconductor memory device having deterioration determining function
JP4236485B2 (ja) メモリコントローラ及びメモリコントローラを備えるフラッシュメモリシステム、並びに、フラッシュメモリの制御方法
JPH08190510A (ja) 不良部分を含む半導体メモリを搭載可能な情報処理装置
JPH07281842A (ja) 半導体記憶装置
CN113312274B (zh) 存储器的数据整理方法、存储器存储装置及控制电路单元
CN114842896A (zh) 基于写入行为预测的写入控制方法、存储装置及控制电路

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): CN JP KR SG US

DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
WWE Wipo information: entry into national phase

Ref document number: 1019970706141

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 08913338

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 1019970706141

Country of ref document: KR

WWG Wipo information: grant in national office

Ref document number: 1019970706141

Country of ref document: KR