UA140687U - Формувач періодичної послідовності двоімпульсних кодових серій з налаштованими часовими параметрами - Google Patents

Формувач періодичної послідовності двоімпульсних кодових серій з налаштованими часовими параметрами Download PDF

Info

Publication number
UA140687U
UA140687U UAU201908217U UAU201908217U UA140687U UA 140687 U UA140687 U UA 140687U UA U201908217 U UAU201908217 U UA U201908217U UA U201908217 U UAU201908217 U UA U201908217U UA 140687 U UA140687 U UA 140687U
Authority
UA
Ukraine
Prior art keywords
input
output
counter
inputs
trigger
Prior art date
Application number
UAU201908217U
Other languages
English (en)
Inventor
Микола Григорович Коробков
Олена Миколаївна Коробкова
Вячеслав Сергійович Харченко
Original Assignee
Національний Аерокосмічний Університет Ім. М.Є. Жуковського "Харківський Авіаційний Інститут"
Национальный Аэрокосмический Университет Им. Н.Е. Жуковского "Харьковский Авиационный Институт"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Національний Аерокосмічний Університет Ім. М.Є. Жуковського "Харківський Авіаційний Інститут", Национальный Аэрокосмический Университет Им. Н.Е. Жуковского "Харьковский Авиационный Институт" filed Critical Національний Аерокосмічний Університет Ім. М.Є. Жуковського "Харківський Авіаційний Інститут"
Priority to UAU201908217U priority Critical patent/UA140687U/uk
Publication of UA140687U publication Critical patent/UA140687U/uk

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Формувач містить: реверсивний двійковий лічильник, налаштований на режим віднімання, який має вхід подачі тактових імпульсів С, вхід налаштування на режим підсумовування/віднімання U, вхід дозволу синхронного паралельного завантаження L і входи подачі даних при завантаженні, вхід дозволу режиму лічби Ε, вхід асинхронної установки у нульовий стан R, вихід переповнення Р4; перший і другий RS-тригери, JK-тригер зі входами асинхронної установки нуля і одиниці; чотирирозрядний цифровий компаратор, який має першу групу входів, другу групу входів і перший, другий, третій керуючі входи І; перший, другий, третій і четвертий двовходові елементи І; двовходовий елемент АБО; чотиривходовий елемент АБО; перший і другий інвертори; перший, другий, третій і четвертий резистори; кнопки Start і Stop, що працюють на замикання; конденскатор.

Description

ше ши ши ее й є ши шшише шш і и НН ши гі не - шщщ и ен ев шН не
З | шк ШИ Шоу : ще сш о їх щі ше | шини ше ши ше щ ше с ше щі : : ; ї ши сини С и шеш щ шин и шшш ши ; ; ; ї ш ЇХ фимюлимимю Се шЕ : ОЇ : ше; ШЕ шшшак ШЕ
Я -ке В Я: Ж : пе ї Х х ОН К
С
Фіг. 1
Корисна модель належить до імпульсної техніки і призначена для формування періодичної послідовності двоїмпульсних кодових серій з налаштованою тривалістю імпульсів, періоду проходження і затримки початку формування відносно стартового імпульсу, кратними періоду безперервної періодичної послідовності імпульсів, що подаються на його вхід з виходу зовнішнього кварцового генератора.
Відомі формувачі, які містять задаючий кварцовий генератор, що працює в безперервному режимі, пристрій синхронізації і вихідний пристрій, що забезпечує формування необхідних серій імпульсів, часові параметри яких визначаються часовими параметрами імпульсів, що подаються на вхід |Тактовий генератор. А.С. СРСР Мо 307502. - Б.В. Мо 20, 1971; Тактовий генератор. А.С. СРСР Мо 354544. - Б.В. Мо 30, 1972.
Недолік відомих пристроїв - обмежені функціональні можливості, обумовлені налаштуванням на фіксований режим часових параметрів вихідної послідовності імпульсів.
Відомі формувачі періодичної послідовності імпульсів з програмованою тривалістю і фіксованою шпаруватістю (патенти України на корисну модель 93714, 93715, 93716, 937118, 93734, 93735, 937381.
Недолік цих пристроїв - складність їх виготовлення і, як наслідок, висока споживана потужність, висока вартість, які обумовлені необхідністю використання двох реверсивних лічильників.
Як найближчий аналог вибрано формувач періодичної послідовності двоїмпульсних кодових серій з налаштованими часовими параметрами |патент на корисну модель України Мо 93714, бюл. Мо 19, 2014), який містить: спільне джерело живлення (ЖЕ); реверсивний двійковий лічильник, налаштований на режим віднімання, зі входом дозволу синхронного паралельного завантаження і входами подачі змінних, що завантажуються (забезпечують налаштування формувача на задані часові параметри вихідних імпульсів), входом дозволу режиму лічби і входом асинхронної установки у нульовий стан, виходом переповнення; /К-тригер зі входом асинхронної установки у нульовий стан; перший і другий елементи І!; двовходовий і чотиривходовий елементи АБО; два інвертора; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключеного до спільного джерела живлення, загальна точка яких з'єднана з першими входами першого і другого елементів І; вихід другого елемента з'єднаний зі входом асинхронної установки лічильника у нульовий стан; виходи другого, третього і четвертого розрядів лічильника з'єднано зі входами чотирьох входового елемента
АБО; вхід першого інвертора з'єднано з виходом переповнення лічильника; тактовий вхід лічильника утворює вхід формувача, на який надходить безперервна періодична послідовність імпульсів з виходу зовнішнього кварцового генератора.
Недолік відомого пристрою - обмежені функціональні можливості.
В основу корисної моделі поставлена задача розширення функціональних можливостей формувача періодичної послідовності двоїмпульсних кодових серій з налаштованими часовими параметрами.
Поставлена задача вирішується тим, що в формувач періодичної послідовності двоїмпульсних кодових серій з налаштованими часовими параметрами, який містить: спільне джерело живлення (ЗЕ); реверсивний двійковий лічильник, налаштований на режим віднімання, зі входом дозволу синхронного паралельного завантаження і входами подачі змінних, що завантажуються (забезпечують налаштування формувача на задані часові параметри вихідних імпульсів), входом дозволу режиму лічби і входом асинхронної установки у нульовий стан, виходом переповнення; УК-тригер зі входом асинхронної установки у нульовий стан; перший і другий елементи І; двовходовий і чотиривходовий елементи АБО; два інвертора; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключеного до спільного джерела живлення, загальна точка яких з'єднана з першими входами першого і другого елементів І; вихід другого елемента І з'єднаний зі входом асинхронної установки лічильника у нульовий стан; виходи другого, третього і четвертого розрядів лічильника з'єднано зі входами чотирьох входового елемента АБО; вхід першого інвертора з'єднано з виходом переповнення лічильника; тактовий вхід лічильника утворює вхід формувача, на який надходить безперервна періодична послідовність імпульсів з виходу зовнішнього кварцового генератора, відповідно до корисної моделі, введено: перший і другий НОб-тригери, цифровий компаратор; третій і четвертий елементи І: перша і друга кнопки, що працюють на замикання: другий, третій і четвертий резистори, перші виводи яких з'єднані з плюсом джерела живлення; другий вивід другого резистора утворює вивід рівня логічної одиниці; другий вивід третього резистора з'єднано зі входом 5 першого Н5-тригера і першим контактом першої кнопки; вхід А першого
Вб-тригера з'єднано з виходом першого елемента І; вихід першого Но-тригера з'єднано з 60 першим входом двовходового елемента АБО, другий вхід якого з'єднано з виходом компаратора і першим входом четвертого елемента І; другий вивід четвертого резистора з'єднана з другим входом першого елемента І і першим контактом другої кнопки; другі контакти кнопок з'єднані із загальною точкою (мінусом) джерела живлення; вихід першого інвертора з'єднано зі входом дозволу режиму лічби лічильника; вхід другого інвертора з'єднано з виходом першого (молодшого) розряду лічильника, а його вихід з'єднано з першим входом чотирьох входового елемента АБО; вихід чотирьох входового елемента АБО з'єднано зі входами У і К Ук- тригера, з першим входом третього елемента І і входом установки в одиничний стан другого
В5-тригера; тактовий вхід дК-тригера з'єднано зі входом формувача; другий вхід третього елемента | з'єднано з виходом переповнення лічильника; прямий вихід другого Но-тригера з'єднано з другим входом четвертого елемента І, вихід якого утворює вихід формувача; перша група входів компаратора з'єднана з виходами відповідних розрядів лічильника; входи асинхронної установки у нульовий стан УК- і другого В5 тригера з'єднано з виходом другого елемента І; при налаштуванні формувача на формування періодичної послідовності двоіїмпульсних кодових серій, тривалість перших (непарних) імпульсів у якій дорівнює семи періодам тактових імпульсів, тривалість паузи між першими і другими імпульсами дорівнює двом періодам тактових імпульсів, тривалість других (парних) імпульсів дорівнює восьми періодам тактових імпульсів, тривалість паузи між другими і першими імпульсами дорівнює чотирьом періодам тактових імпульсів, тобто період проходження двоіїмпульсних серій дорівнює двадцяти одному періоду тактових імпульсів, затримка початку формування відносно стартового сигналу дорівнює дванадцяти періодам, перший вхід паралельного завантаження лічильника з'єднаний з прямим виходом УК-тригера, другий вхід з'єднано з рівнем логічного нуля, третій вхід з'єднано з інверсним виходом УК-тригера; четвертий вхід з'єднано з рівнем логічної одиниці, перший і четвертий входи другої групи входів компаратора з'єднано з рівнем логічного нуля, другий вхід з'єднано з прямим виходом УК-тригера, третій вхід з'єднано з інверсним виходом УК-тригера, перший і третій керуючі входи компаратора з'єднано з рівнем логічного нуля, другий керуючий вхід з'єднано з рівнем логічної одиниці.
Суть корисної моделі пояснюють креслення, де на Фіг. 1 представлена схема формувача.
Формувач містить: реверсивний двійковий лічильник (1), який має вхід подачі тактових імпульсів С, вхід налаштування на режим підсумовування/віднімання Ш, вхід дозволу
Ко) синхронного паралельного завантаження І і входи подачі даних при завантаженні бо, О:, ЮО2, Оз, вхід дозволу режиму лічби Е, вхід асинхронної установки у нульовий стан В, вихід переповнення Ра.; перший (2) і другий (3) асинхронні А5-тригери; УК-тригер (4) зі входом асинхронної установки нуля АВ; чотирирозрядний цифровий компаратор (5), який має першу групу входів Ао, Ан, Аг, Аз, другу групу входів Во, Ві, Ве2, Вз, перший, другий і третій керуючі входи
І; перший (6), другий (7), третій (8) і четвертий (9) двовходові елементи І; двовходовий елемент
АБО (10); чотиривходовий елемент АБО (11); перший (12) і другий (13) інвертори; перший В1 (14), другий В2 (15), третій ВЗ (16) і четвертий НА (17) резистори; кнопки 5іап (18) и 5іор (19), що працюють на замикання; конденсатор С1 (20).
Загальна точка ланцюжка, що складається з послідовно з'єднаних резистора 14 і конденсатора 20, підключена до спільного джерела живлення (5Е), з'єднана з першими входами першого (б) і другого (7) елементів І. Вихід елемента з'єднано зі входом ЕК тригера 2. Вихід елемента 7 з'єднано зі входом асинхронної установки лічильника (1), тригерів (3,4) у нульовий стан.
Виходи другого (Сх), третього (О2) і четвертого (Оз) розрядів лічильника з'єднано зі входами чотиривходового елемента АБО (11). Вхід інвертора 12 з'єднано з виходом переповнення (Ра) лічильника, а його вихід з'єднано зі входом дозволу режиму лічби (Е). Тактовий вхід лічильника утворює вхід формувача (С), на який надходить безперервна періодична послідовність імпульсів з виходу зовнішнього кварцового генератора. Другий вивід резистора 15 утворює вивід рівня логічної одиниці "1". Другий вивід резистора 16 з'єднано зі входом 5 тригера 2 і першим контактом кнопки бай. Другий вивід резистора 17 з'єднана зі входом елемента 6 і першим контактом кнопки 5іор. Другі контакти кнопок з'єднані із загальною точкою джерела живлення (-Е). Вхід інвертора 13 з'єднано з виходом першого (О0) розряду лічильника, а його вихід з'єднано з першим входом елемента 11. Вихід елемента 11 з'єднано зі входом елемента 8, входами У і К тригера 4 і входом 5 тригера 3. Другий вхід елемента 8 з'єднано з виходом переповнення лічильника. Прямий вихід тригера З з'єднано з першим входом елемента 9, другий вхід якого з'єднано з виходом А»В компаратора і з другим входом елемента 10, вихід елемента 9 утворює вихід формувача Р. Вхід бо лічильника з'єднано з прямим виходом (ОЗ) тригера 4. Вхід ЮОї лічильника з'єднано з рівнем. погічного нуля "0" (з мінусом джерела живлення). Вхід О2 з'єднано з інверсним виходом (93) тригера 4. Вхід Оз з'єднано з рівнем 60 логічної одиниці "1". Перша група входів (Або, Ач, Аг, Аз) компаратора (5) з'єднана з виходами відповідних розрядів (Со, С, Сг, Оз) лічильника. Перший (Во) і четвертий (Вз) входи другої групи входів компаратора з'єднано з рівнем логічного нуля, другий (Ви) вхід з'єднано з рівнем логічної одиниці, третій вхід (Вг2) з'єднано з інверсним виходом УК-тригера. Перший і третій керуючі входи (І) компаратора з'єднано з рівнем логічного нуля "0, другий керуючий вхід з'єднано з рівнем логічної одиниці "1" (з другим виводом резистора 15).
Працює формувач в наступній послідовності.
Наявність ланцюжка, що складається із сполучених послідовно резистора 14 і конденсатора 20, підключеного до шини напруги живлення ЖЕ, при включенні джерела живлення протягом певного проміжку часу (визначеного сталою часу ланцюга Н:іС:) формує рівень логічного нуля на входах елементів б, 7, забезпечуючи формування рівня логічного нуля на їх виходах, приєднаних до входу асинхронної установки у нульовий стан тригерів і лічильника. Після закінчення перехідного процесу, пов'язаного з включенням джерела живлення, тригери і лічильник переходять у нульовий стан, формуючи рівень логічного нуля відповідно: на виході
А» компаратора, на виході переповнення лічильника, що веде до формування рівня логічного нуля на вході елемента 8 (забезпечує нульове значення на вході Ї лічильника) на виході елементів 10, 7 (на входах РФ лічильника, забезпечує його нульовий стан і по закінченню перехідного процесу, пов'язаного з зарядом конденсатора 20, коли напруга на ньому перевищить рівень логічного нуля). Оскільки сигнал на вході АВ має пріоритет по відношенню до усіх других управляючих сигналів на входах лічильника, то до тих пір, поки на входах елементів 10, 7 (а отже і на їх виходах) буде зберігатися рівень логічного нуля, то при надходженні тактових імпульсів нульовий стан лічильника, тригерів і нульове значення сигналу на виході формувача буде залишатися незмінним.
При натисненні кнопки 5іагі на вході 5 тригера 2 формується рівень логічного нуля, що веде до його переходу в одиничний стан (01-1), формуючи рівень логічної одиниці на виході елемента 10, а отже на вході і виході елемента 7 (на вході В лічильника), знімає блокування нульового стану, і тоді нульове значення на вході дозволу синхронного паралельного завантаження лічильника підготовлює його до прийому інформації з його входів синхронного паралельного завантаження (О30201О0-1100).
Ї тоді при надходженні першого (після закінчення перехідного процесу, пов'язаного з
Зо запуском) тактового імпульсу С по його фронту відбувається паралельне завантаження.
Лічильник переходить у стан (О30201000-1100. В результаті цього переходу на виході переповнення лічильника і виході елемента 8 формується одиничне, а на виході інвертора 12 (на вході Е лічильника) - нульове значення, що веде до заборони паралельного завантаження і дозволу режиму лічби лічильника. Нульовий стан тригера З залишається незмінним, що забезпечує нульове значення сигналу на виході незалежно від співвідношення значення на входах першої і другої групи компаратора. При надходженні наступних тактових імпульсів вміст лічильника зменшується. При цьому до тих пір, поки вміст лічильника буде перевищувати одиничне значення, одиничне значення на виходи елемента 11 залишається незмінним, що забезпечує незмінність нульового значення на прямому виході тригера З і на виході формувача.
Як тільки вміст лічильника стає рівним 0001 на виході елемента 11 формується рівень логічного нуля, що веде до формування рівня логічного нуля на вході елемента 8 (на вході дозволу завантаження лічильника) і на вході 5 тригера 3, що веде до його переходу в одиничний стан. тоді при надходженні наступного тактового імпульсу лічильник переходить в стан
Оз3020100-1001, обумовлений значенням сигналів сформованих на його входах паралельного завантаження (О3020100-1001). На виходи компаратора А»В (а також на виходи Е формувача) починається формування одиничного значення, оскільки значення сигналів на виходах лічильника 302010)0 перевищує значення сигналів на входах другої групи сигналів
ВзВ2818В0о-0010 компаратора. При надходженні наступних тактових імпульсів вміст лічильника зменшується. При цьому до тих пір, поки його вміст буде перевищувати значення, встановлене на входах другої групи компаратора (ВзВ2ВіВо-0010), значення сигналу на виході формувача буде залишатися рівним 1. Як тільки вміст лічильника стане рівним 0010, значення сигналу на виході компаратора стане рівним 0, що веде до формування нульового значення сигналу на виході формувача. При надходженні наступних тактових імпульсів вміст лічильника продовжує зменшуватися, а значення сигналу на виході залишатися рівним 0. Як тільки вміст лічильника стане рівним 0001, значення сигналу на виході елемента 11 стане рівним 0, що веде до дозволу завантаження лічильника і дозволу переходу УК-тригера у наступний (нульовий) стан.
При надходженні наступного тактового імпульсу лічильник переходить у стан 1100, а тригер 4 - у нульовий, що веде до формування на входах другої групи компаратора значення
ВзВ28180о-0100 і одиничного значення на виході формувача. При надходженні наступних бо тактових імпульсів вміст лічильника зменшується. При цьому до тих пір, поки його вміст буде перевищувати значення, встановлене на входах другої групи компаратора (ВзВ2ВіВо-0100), значення сигналу на виході формувача буде залишатися рівним 1. Як тільки вміст лічильника стане рівним 0100, значення сигналу на виході компаратора стане рівним 0. При надходженні наступних тактових імпульсів вміст лічильника продовжує зменшуватися, а значення сигналу на виході залишатися рівним 0 до тих пір, поки вміст лічильника не стане рівним 0001. Як тільки вміст лічильника стане рівним 0001, значення сигналу на виході елемента 11 стане рівним 0, що веде до дозволу завантаження лічильника і дозволу переходу ОК-тригера у наступний (одиничний) стан. При надходженні наступного тактового імпульсу лічильник знову переходить у стан 1001, а тригер 4 - в одиничний, що веде до формування на входах другої групи компаратора значення ВзВ2ВіВо-0010 і одиничного значення на виході формувача, починаючи новий цикл формування двоіїмпульсной кодовой серії. При надходженні наступних тактових імпульсів процеси повторюються.
Таким чином, після закінчення перехідного процесу, пов'язаного з запуском, під час вступу на вхід формувача періодичної послідовності імпульсів (з періодом, рівним Т) на виході формувача генерується періодична послідовність двоїмпульсних кодових серій тривалість перших (непарних) імпульсів, у якій дорівнює чотирьом періодам тактових імпульсів (їм1-7Т), тривалість паузи між першими і другими імпульсами дорівнює двом періодам (ї-21), тривалість других (парних) імпульсів дорівнює восьми періодам (2-81), тривалість паузи між другим і наступним першим імпульсами дорівнює чотирьом періодам (Іп2-4Т), тобто період проходження двоіїмпульсних серій дорівнює двадцяти одному періоду тактових імпульсів (Те-217Т), затримка початку формування відносно стартового сигналу дорівнює дванадцяти періодам (із3-121).
Зупинка режиму формування вихідної послідовності здійснюється натисненням кнопки бор, що формує рівень логічного нуля на вході і виході елемента 6, а також на вході В тригера 2, що призводить до переходу його в нульовий стан (01-0). Момент натиснення асинхронний по відношенню до імпульсів тактового генератора і до стану лічильника і тригерів.
Якщо в момент натиснення кнопки 5іор вміст лічильника менше значення сигналів на входах другої групи сигналів ВзВ2гВ:Во (значення сигналу на виходи компаратора А»В дорівнює 0), то при переході тригера 2 в нульовий стан на входах елемента 10 і на його виході буде
Зо сформований рівень логічного нуля, обумовлюючи рівень нуля на вході і на виході елемента 7 (на вході А лічильника), що призведе до переходу лічильника в нульовий стан, а отже до припинення режиму генерації.
Якщо в момент натиснення кнопки 5іор вміст лічильника більше значення сигналів на входах другої групи сигналів ВзВ2гВ:іВо, то при переході триггера 2 в нульовий стан одиничне значення на виході елемента 10 залишиться незмінним, оскільки на виході компаратора А»В рівень логічної одиниці. Звідси випливає, що в цьому випадку в момент натиснення кнопки припинення генерації не відбудеться, обумовлюючи тим самим запобігання спотворенню останнього імпульсу в сформованій вихідний послідовності.
При надходженнях кожного чергового імпульсу на вхід формувача С буде відбуватися перехід лічильника, відповідно до алгоритму, до тих пір, поки його вміст не стане рівним значенню сигналів на входах другої групи сигналів ВзВ2В:Во, обумовлюючи рівень нуля на вході і виході і виходах елементів 10,7, що призведе до переходу лічильника в нульовий стан, а отже до припинення режиму генерації. При наступному черговому натисненні кнопки аг, всі процеси повторюються.
На Фіг. 2 приведений граф переходів формувача, що складається з чотирьох кілець. В верхнє (перше) кільце - значення сигналу на прямому виході другого тригера, друге кільце - граф переходів лічильника, третє кільце - значення сигналу на прямому виході УК-тригера, четверте кільце - значення сигналу на виході формувача. Оскільки натиснення кнопки бор асинхронно по відношенню до тактових імпульсів, то тривалість затримки початку формування
БО знаходиться у діапазоні: 12Т« із « 13Т.
На відміну від відомого пристрою заявлений формувач має новий склад елементів і нову організацію зв'язку між ними, які забезпечують нові технічні властивості.
Технічний результат - розширення функціональних можливостей формувача і його області використання за рахунок забезпечення затримки початку формування щодо стартового сигналу.

Claims (1)

  1. ФОРМУЛА КОРИСНОЇ МОДЕЛІ Формувач періодичної послідовності двоїмпульсних кодових серій з налаштованими часовими параметрами, який містить: спільне джерело живлення (ЖЕ); реверсивний двійковий лічильник,
    60 налаштований на режим віднімання, зі входом дозволу синхронного паралельного завантаження і входами подачі змінних, що завантажуються (забезпечують налаштування формувача на задані часові параметри вихідних імпульсів), входом дозволу режиму лічби і входом асинхронної установки у нульовий стан, виходом переповнення; /К-тригер зі входом асинхронної установки у нульовий стан; перший і другий елементи І!; двовходовий і чотиривходовий елементи АБО; два інвертори; ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключеного до спільного джерела живлення, загальна точка яких з'єднана з першими входами першого і другого елементів І; вихід другого елемента з'єднаний зі входом асинхронної установки лічильника у нульовий стан; виходи другого, третього і четвертого розрядів лічильника з'єднано зі входами чотиривходового елемента АБО; вхід першого інвертора з'єднано з виходом переповнення лічильника; тактовий вхід лічильника утворює вхід формувача, на який надходить безперервна періодична послідовність імпульсів з виходу зовнішнього кварцового генератора, який відрізняється тим, що введено: перший і другий В5о-тригери, цифровий компаратор; третій і четвертий елементи І; перша і друга кнопки, що працюють на замикання: другий, третій і четвертий резистори, перші виводи яких з'єднані з плюсом джерела живлення; другий вивід другого резистора утворює вивід рівня логічної одиниці; другий вивід третього резистора з'єднано зі входом 5 першого Но-тригера і першим контактом першої кнопки; вхід В першого В5-тригера з'єднано з виходом першого елемента |; вихід першого Н5-тригера з'єднано з першим входом двовходового елемента АБО, другий вхід якого з'єднано з виходом компаратора і першим входом четвертого елемента І!; другий вивід четвертого резистора з'єднаний з другим входом першого елемента І і першим контактом другої кнопки; другі контакти кнопок з'єднані із загальною точкою (мінусом) джерела живлення; вихід першого інвертора з'єднано зі входом дозволу режиму лічби лічильника; вхід другого інвертора з'єднано з виходом першого (молодшого) розряду лічильника, а його вихід з'єднано з першим входом чотиривходового елемента АБО; вихід чотиривходового елемента АБО з'єднано зі входами ./ і К УК-тригера, з першим входом третього елемента І і входом установки в одиничний стан другого Но-тригера; тактовий вхід К-тригера з'єднано зі входом формувача; другий вхід третього елемента І з'єднано з виходом переповнення лічильника; прямий вихід другого Н5- тригера з'єднано з другим входом четвертого елемента І, вихід якого утворює вихід формувача; перша група входів компаратора з'єднана з виходами відповідних розрядів лічильника; входи Зо асинхронної установки у нульовий стан УкК- і другого В5-тригера з'єднано з виходом другого елемента І; при налаштуванні формувача на формування періодичної послідовності двоіїмпульсних кодових серій, тривалість перших (непарних) імпульсів у якій дорівнює семи періодам тактових імпульсів, тривалість паузи між першими і другими імпульсами дорівнює двом періодам тактових імпульсів, тривалість других (парних) імпульсів дорівнює восьми періодам тактових імпульсів, тривалість паузи між другими і першими імпульсами дорівнює чотирьом періодам тактових імпульсів, тобто період проходження двоіїмпульсних серій дорівнює двадцяти одному періоду тактових імпульсів, затримка початку формування відносно стартового сигналу дорівнює дванадцяти періодами, перший вхід паралельного завантаження лічильника з'єднаний з прямим виходом УК-тригера, другий вхід з'єднано з рівнем логічного нуля, третій вхід з'єднано з інверсним виходом УК-тригера; четвертий вхід з'єднано з рівнем логічної одиниці, перший і четвертий входи другої групи входів компаратора з'єднано з рівнем логічного нуля, другий вхід з'єднано з з прямим виходом УК-тригера, третій вхід з'єднано з інверсним виходом УК-тригера, перший і третій керуючі входи компаратора з'єднано з рівнем логічного нуля, другий керуючий вхід з'єднано з рівнем логічної одиниці.
    Кз ХЕ З ж З ок ни Е і сіх ж ; Ба Х Я З и ОН НН НН 0 ПЕ НЯ Я ІМ шк ЕН 11 ши р же І Бонні з. ЗБ ШЕ: Кок кий З ї "Же хз Ж КОТ у я У З : ще Я ВН не З : Хе Х ; ї ДАХ м ; Х З й пт шшш «ще КК сшни ен фен З шк За. і і ; і. і ши : . т! ще Ин ; НЯ. а В есе У З х Я Яке : З 8 5 З - і: х МК Кк: З Ху. ж ШЕ Же ; с : ха їн ж ши ШЕ бере Р ! ЩЕ З З з вн З 5 бю З : х СЕ Її ; : ; Х Х хв ТЕ; - ж З. хз З с, ІЗ М фе Яків ох З ї у х Б В х ї М І" : ше ще
    Фіг. 1 ї СЕ пу ВОВНОЮ в сен ; он ВЕ ЕЕ ЕК ВВЕ ЗЕВС ії: і; п ККУ в КВ ОН у З НІНО ООН ОК НН ння х о п ки п свекра ин вив ки ни винна ик ки кни вини нини вики вини ниви и ки и как кни вики и нм нн вн нн чани 1 К уми ККУ з С ж сх и мн с век ж свй Ку ми м ее. « «- Х туз бе дома ам шо шо ана ан Е й ДУХУ, х: (фено ово с ї джжжаж КК ААЛАЖАТА КАЛ АЖЖАКК АК ЖАНК АКА КАКАКА АКА Ж кни ХК кн Ат кн Кк ААлАЖАНАВИ Я Е К ча С ск о Ж ко су су щей з що я й НН ОХ "що : с шо ка мас ни ман а ма А ам о мали М о Я о т Хо ук З у лож ся т кв Ж м о Ох, Я хи «орав юю .
    Фіг. 2 (в)
    шк Кз ; сл плиплиц МАМІ ВВ МДЦ Ве СОННА А НА МК НН А АН НК ПА НК НИ НА А НА ПН НИ А А НН НИ НН. сокоКкк щ. жан в мн нн вик З в кн в ВК кни Кк и с Зк вк Зк ек ик ек ЗЕ в Кк КК ок на зак зни М в о кн явки Кі кожен не ши ни я М Ж Ж и Як Ж М ВЕЖ МА М М А ВАК М В й В ЖЖ В Ж Ми Ен М Ж с ЗБЕОК ЛИ КИ НИ КК АК НИК НАМ ИНА МН МАННА НК ЗК НА КК НО МАМА ПАН МИНЕ і еВІНЕЕХИ ВН КЕТИ ЕЕ И КА КАНК ВИ КАФ ОВНС ЕКе Не КЕ НЕН о Ме Же ек ие: КК КОЛИ и І НН о з о о лан пн п зм и о р п м шо, о п з У м А ЗБК не ДЯК о А НН НН НН АК АН НН КН НК НН НК НН НИХ МЕ ВЕН Ж невіи ее ие е Е Мч мову вому т кр кр Р Порту в рт кт и ВО В ин ни м м о а п п з п З з з и зр З з В з у м З и ЗИ п З З З ВЕ ЗЕ шин нн м и Ен и А о о по по п по о п п п п с п М ОИ ШЕЕ ДЕ ЕНАННЕУ НЕК КАНА КАН МЕНЕ ЕВ ННК ЗНВ МНК ЕМ ЕАК А ЯК ЕЕ КЕ КН НЕ НЕ АК НИ Я ЕНН КЕ МЕНА ЕЕ КЕНЕ КИ мм и ми и и и и и и и а и и и и о а и и и и а в и о мо зви нє про ро по и зма в п о и и оо МИ ЗВ ги ЕН Я о В В Пн он п п п п З п о п п с п ДЕ ЗДО ДН КЕ А А іі кі і Ай ок Мфмкогв дл коди с і і і в мк: зм зі зни КЕН ЕН ізо ово обобво овочу тт осот ові гово, КН й ЩО З й ЩО. 5 в ї і х Ей і. Ей ї. х ї й у у. у і | ї НЯ їх НЕ НЕ НЕ це я . 1 ожуююк лі ю д ккоккр арро і ах да КА КАХ ЛАК ми п Кк о укл ди по АД АК А В ий і Я З іє г СІК ОТЕ : Из КиК о; ее ик А т Я ПН Ко ОТ А КК: з Ен и і м М з и и р В В в зм з и о и и р зр зн є З он Зв з о ура з і п зо о в п в в о п в В в ВК аку и шив БЕК КК ик и о бо. о. сек Ов ЕЕ КаКТА НИ ве ва КИ АН ік КК ння ї НЕ МЕ НЕ ШЕ НЕ ПОД ЕН ПИ НЕ Я здо ГИ НИ Як МАЕ МК МЕ ДЕН Я МЕ АЕН НЕК З НЕК ЯКЕ ЯКЕ Пенн ни ее НЕМИИК Ин На ке ЯК КА М КА А НИК ооо дом фоото юю сою ооо кю досто фоюоооодоююомю. ши ин нн п п нн Ї : | 1 рус ВЕК Я .
    Фіг. з
UAU201908217U 2019-07-15 2019-07-15 Формувач періодичної послідовності двоімпульсних кодових серій з налаштованими часовими параметрами UA140687U (uk)

Priority Applications (1)

Application Number Priority Date Filing Date Title
UAU201908217U UA140687U (uk) 2019-07-15 2019-07-15 Формувач періодичної послідовності двоімпульсних кодових серій з налаштованими часовими параметрами

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
UAU201908217U UA140687U (uk) 2019-07-15 2019-07-15 Формувач періодичної послідовності двоімпульсних кодових серій з налаштованими часовими параметрами

Publications (1)

Publication Number Publication Date
UA140687U true UA140687U (uk) 2020-03-10

Family

ID=70108942

Family Applications (1)

Application Number Title Priority Date Filing Date
UAU201908217U UA140687U (uk) 2019-07-15 2019-07-15 Формувач періодичної послідовності двоімпульсних кодових серій з налаштованими часовими параметрами

Country Status (1)

Country Link
UA (1) UA140687U (uk)

Similar Documents

Publication Publication Date Title
UA140687U (uk) Формувач періодичної послідовності двоімпульсних кодових серій з налаштованими часовими параметрами
UA142396U (uk) Формувач періодичної послідовності двоімпульсних кодових серій із налаштованими часовими параметрами
UA139885U (uk) Формувач періодичної послідовності двоімпульсних кодових серій з налаштованими часовими параметрами
UA139887U (uk) Формувач періодичної послідовності двоімпульсних кодових серій з налаштованими часовими параметрами
UA140686U (uk) Формувач періодичної послідовності двоімпульсних кодових серій з налаштованими часовими параметрами
UA137613U (uk) Формувач періодичної послідовності імпульсів з перенастроюваними часовими параметрами
UA139888U (uk) Формувач періодичної послідовності двоімпульсних кодових серій з налаштованими часовими параметрами
UA140605U (uk) Формувач періодичної послідовності двоімпульсних кодових серій з налаштованими часовими параметрами
UA140574U (uk) Формувач періодичної послідовності імпульсів з налаштованими часовими параметрами
UA139459U (uk) Формувач періодичної послідовності імпульсів з перенастроюваними часовими параметрами
UA140684U (uk) Формувач періодичної послідовності імпульсів з налаштованими часовими параметрами
UA139781U (uk) Формувач періодичної послідовності імпульсів з налаштованими часовими параметрами
UA139826U (uk) Формувач періодичної послідовності імпульсів з налаштованими часовими параметрами
UA122997U (uk) Формувач одиночного імпульсу з програмованою тривалістю і затримкою початку формування відносно стартового
UA121201U (uk) Формувач періодичної послідовності з перенастроюваною тривалістю імпульсів і паузи і програмованою затримкою початку формування відносно стартового імпульсу
UA123720U (uk) Формувач періодичної послідовності з перенастроюваною тривалістю імпульсів і паузи і програмованою затримкою початку формування відносно стартового імпульсу
UA136654U (uk) Формувач періодичної послідовності імпульсів з перенастроюваними часовими параметрами
UA121977U (uk) Формувач періодичної послідовності з перенастроюваною тривалістю імпульсів, паузи і затримки початку формування відносно стартового імпульсу
UA123770U (uk) Формувач одиночної двоімпульсної кодової серії з перенастроюваними часовими параметрами
UA123054U (uk) Формувач періодичної послідовності з перенастроюваною тривалістю імпульсів і паузи і програмованою затримкою початку формування відносно стартового імпульсу
UA113632U (uk) Формувач періодичної послідовності фіксованою шпаруватістю, яка дорівнює п'яти, з програмованою тривалістю імпульсів і затримкою початку формування
UA123074U (uk) Формувач періодичної послідовності з перенастроюваною тривалістю імпульсів і паузи і програмованою затримкою початку формування відносно стартового імпульсу
UA139824U (uk) Формувач періодичної послідовності імпульсів з налаштованими часовими параметрами
UA123047U (uk) Формувач періодичної послідовності з перенастроюваною тривалістю імпульсів, паузи і затримки початку формування відносно стартового імпульсу
UA127952U (uk) Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами