UA127022U - Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами - Google Patents
Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами Download PDFInfo
- Publication number
- UA127022U UA127022U UAU201801886U UAU201801886U UA127022U UA 127022 U UA127022 U UA 127022U UA U201801886 U UAU201801886 U UA U201801886U UA U201801886 U UAU201801886 U UA U201801886U UA 127022 U UA127022 U UA 127022U
- Authority
- UA
- Ukraine
- Prior art keywords
- input
- output
- inputs
- counter
- trigger
- Prior art date
Links
- 230000007704 transition Effects 0.000 claims abstract description 19
- 238000009434 installation Methods 0.000 claims abstract description 18
- 239000003990 capacitor Substances 0.000 claims abstract description 12
- 230000001360 synchronised effect Effects 0.000 claims description 14
- 230000015572 biosynthetic process Effects 0.000 claims description 10
- 230000000737 periodic effect Effects 0.000 claims description 5
- 230000002441 reversible effect Effects 0.000 claims description 4
- 239000007789 gas Substances 0.000 claims 1
- 244000145841 kine Species 0.000 claims 1
- 238000001208 nuclear magnetic resonance pulse sequence Methods 0.000 abstract 1
- 239000007858 starting material Substances 0.000 abstract 1
- 238000000034 method Methods 0.000 description 8
- 238000000819 phase cycle Methods 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 3
- 230000000903 blocking effect Effects 0.000 description 2
- 239000010453 quartz Substances 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 230000001052 transient effect Effects 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
Landscapes
- Relay Circuits (AREA)
Abstract
Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами, містить два двійкових лічильники, стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан, і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключеного до джерела живлення; перший і другий елементи І; перший і другий елементи АБО. Введено третій і четвертий елементи І, при цьому стартостопний пристрій виконано на асинхронному RS-тригері, а замість другого чотирирозрядного лічильника введено дворозрядний віднімальний лічильник з послідовністю переходів 00-11-10-01-00, виконаний на двох JK-тригерах зі входом асинхронної установки у нульовий стан. Перший JK-тригер має інверсної входи J і Κ; другий JK-тригер має інверсні і прямі входи J і Κ, які об'єднано по І. Вхід асинхронної установки в одиничний стан RS-тригера утворює вхід подачі імпульсів запуску; вихід третього елемента І утворює вихід першої фази (F1), а вихід четвертого елемента І утворює вихід другої фази (F2) імпульсів.
Description
Корисна модель належить до імпульсної, обчислювальної і вимірювальної техніки та призначена для формування двофазної послідовності імпульсів з перенастроюваними часовими параметрами.
Відомі формувачі, що містять кварцовий задавальний генератор, який працює в безперервному режимі, пристрій синхронізації і вихідний пристрій, що забезпечує формування необхідних імпульсів, часові параметри яких визначаються часовими параметрами імпульсів, що подаються на вхід (Ю. В. Новиков Основьї цифровой техники, М. "МИР" 2001, Рис. 5.13- 5.18).
Недолік відомих пристроїв - складність внутрішньої структури.
Відомі формувачі періодичної багатофазної послідовності імпульсів з перенастроюваними часовими параметрами (патенти України на винахід МоМо 87081, 89240, 106091, 106395, 10807, 106867, 10888, 106091, 107028).
Недолік пристроїв - складність структури, що обумовлено необхідністю використання двох багаторозрядних двійкових лічильників, дешифраторів.
Найбільш близьким за технічною суттю і результатом, що досягається, є формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами (патент
України на корисну модель 63193), який містить два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан, вихід переповнювання; стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан, і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора, підключеного до джерела живлення; перший і другий елементи І; перший і другий елементи АБО, при цьому, перший вхід першого елемента АБО з'єднано з виходом тригера; вихід першого елемента АБО з'єднано з першим входом першого елемента І; вихід першого елемента І з'єднаний зі входами асинхронної установки лічильників у нульовий стан; тактові входи лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього кварцового генератора; входи паралельного завантаження першого лічильника утворюють входи налагодження формувача на задані часові параметри вихідних імпульсів.
Зо Недолік даного пристрою - складність схеми формувача, що обумовлено побудовою стартостопного пристрою на синхронному О-тригері і використанням другого чотирирозрядного лічильника і, як наслідок, висока споживана потужність, висока вартість.
В основу корисної моделі поставлена задача спрощення перестроювання формувача на задану тривалість імпульсів, зменшення споживаної потужності та вартості.
Поставлена задача вирішується тим, що в формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами, який містить два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вихід переповнювання, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан (при цьому активний сигнал на вході дозволу синхронного паралельного завантаження має пріоритет відносно до активного сигналу на вході дозволу режиму лічби, а активний сигнал на вході асинхронної установки у нульовий стан має пріоритет відносно до активного сигналу на вході дозволу синхронного паралельного завантаження і на вході дозволу режиму лічби); стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан, і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора підключено до джерела живлення; перший і другий елементи І; перший і другий елементи АБО; загальна точка послідовно з'єднаних резистора і конденсатора з'єднана з першими входами першого і другого елементів І; другий вхід першого елемента І! утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента І з'єднано зі входом установки тригера у нульовий стан; перший вхід першого елемента АБО з'єднано з виходом тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента І; вихід другого елемента І з'єднано зі входами асинхронної установки у нульовий стан першого і другого лічильників, відповідно до корисної моделі введено третій і четвертий елементи І, причому стартостопний пристрій виконано на асинхронному Но-тригері, а замість другого чотирирозрядного лічильника введено дворозрядний віднімальний лічильник з послідовністю переходів 00-11-10-01-00, виконаний на двох УК-тригерах зі входом асинхронної установки у нульовий стан; перший УК- тригер має інверсної входи У ії К; другий УК-тригер має інверсної і прями входи У і К, які об'єднано по І; інверсні входи УК-тригерів з'єднано з виходом другого елемента АБО і входом дозволу синхронного паралельного завантаження першого лічильника; прямі входи ./ і К другого бо УК-тригера з'єднано з інверсним виходом першого УК-тригера; прямий вихід першого УК-тригера з'єднано з першими входами третього і четвертого елементів І, з другим входом першого елемента АБО і з першим входом завантаження першого лічильника; прямий вихід другого УК - тригера з'єднано з другим входом четвертого елемента І! і третім входом першого елемента
АБО; другий і третій входи завантаження першого лічильника з'єднано з рівнем логічного нуля; четвертий вхід завантаження першого лічильника з'єднано з рівнем логічної одиниці; виходи другого, третього і четвертого розрядів першого лічильника з'єднано зі входами другого елемента АБО; тактові входи першого і другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; вхід асинхронної установки в одиничний стан Н5о-тригера утворює вхід подачі імпульсів запуску; вихід третього елемента І утворює вихід першої фази (Е1), а вихід четвертого елемента І утворює вихід другої фази (Е2) імпульсів.
На фіг. 1 приведена схема формувача.
Формувач містить: реверсивний двійковий лічильник 1, налагоджений на режим віднімання, який має вхід подачі тактових імпульсів С, вхід налагодження на режим підсумовування/віднімання Ш, вхід дозволу синхронного паралельного завантаження Г і входи подачі даних О0о-Оз, вхід дозволу режиму лічби Е, вхід асинхронної установки у нульовий стан В; перший (2) і другий (3) УК-тригери зі входом дозволу переходу (інверсні входи УК) і входами асинхронної установки у нульовий стан В; Но-тригер 4; перший (5), другий (6), третій (7) і четвертий (8) елементи І!; перший (9) і другий (10) елементи АБО; послідовно з'єднані резистор 11 ї конденсатор (12), підключені до джерела живлення ЖЕ.
Загальна точка послідовно сполучених резистора 11 і конденсатора 12 з'єднана з першими входами елементів 5,6. Другий вхід елемента 5 утворює вхід подачі імпульсів зупинки (ор) формування вихідних імпульсів. Вихід елемента 5 з'єднано зі входом (Я) установки у нульовий стан А5-тригера. Другий вхід елемента 6 з'єднано з виходом елемента 9. Вихід елемента 6 з'єднано зі входами асинхронної установки у нульовий стан лічильника 1 і УК-тригерів (2,3).
Інверсної входи УК-тригерів, які утворюють вхід дозволу переходу другого лічильника, з'єднано з виходом елемента 10 і входом дозволу синхронного паралельного завантаження (І) лічильника 1, прямі входи У і К тригера З з'єднано з інверсним виходом (С) УК-тригера 2.
Прямий вихід тригера 2 з'єднано з першими входами елементів 7, 8, з другим входом елемента
Зо 9 і з першим входом завантаження (бо) лічильника 1. Прямий вихід - тригера З з'єднано з другим входом елемента 8 і третім входом елемента 9. Другий (0) і третій (Ог2) входи завантаження лічильника 1 з'єднано з рівнем логічного нуля; четвертий вхід (Оз) завантаження лічильника з'єднано з рівнем логічної одиниці. Виходи другого (СО), третього (О») і четвертого (Оз) розрядів лічильника 1 з'єднано зі входами елемента 10. Тактові входи (С) першого і другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора. Вхід асинхронної установки (5) в одиничний стан Н5о-тригера утворює вхід подачі імпульсів запуску (сїап). Вихід елемента 7 утворює вихід першої фази (Е1), а вихід елемента 8 утворює вихід другої фази (Е2) імпульсів.
Аналіз функціонування розглянемо для варіанта настроювання на формування двофазної послідовності, тривалість імпульсів дорівнює 8Т, а паузи між сусідніми фазами дорівнює 10Т, забезпечується значенням сигналів сформованих на входах паралельного завантаження лічильника 1. Наявність ланцюжка, що складається із поєднаних послідовно резистора 11 і конденсатора 12, підключеного до шини живлячої напруги ЖЕ, при включенні джерела живлення протягом деякого проміжку часу формує рівень логічного нуля на входах елементів 5 та 6, забезпечуючи формування рівня логічного нуля на їхніх виходах, тобто на входах асинхронної установки у нульовий стан (ЕЕ) тригерів 2, 3, 4 і лічильника 1. По закінченні заряду конденсатора одиничне значення на першому вході елемента 6 залишається незмінним.
Після закінчення перехідного процесу, пов'язаного з включенням джерела живлення, лічильник 1 і тригери переходять у нульовий стан, формуючи: рівень логічного нуля на виходах
Оо-Оз лічильника 1; на виході елемента 10, значення сигналу, на якому дорівнює логічній сумі сигналів з виходів Сн, 2, Оз (І-О м С м Оз); на прямих виходах тригерів 2, 3; на вході дозволу синхронного завантаження лічильника 1 і на інверсних входах . і К - тригерів 2, З (на вході дозволу синхронного переходу другого лічильника); на виході елемента 9, який з'єднано зі входом елемента 6, що забезпечує рівень логічного нуля на входах В асинхронної установки у нульовий стан лічильника 1 і тригерів 2, З і по закінченні перехідного процесу, пов'язаного із зарядом конденсатора 12.
Оскільки режим асинхронної установки лічильника 1 і тригерів 2, З у нульовий стан має пріоритет відносно до всіх останніх режимів, то доти, поки на входах елемента 9 зберігатиметься рівень логічного нуля, при надходженні тактових імпульсів нульовий стан лічильника 1 і тригерів 2, З залишатиметься незмінним, тобто залишатиметься незмінним нульове значення на виходах формувача (Е1-01.02, 2-01. 92),
Під час вступу імпульсу запуску (5іап) на вхід 5 тригера 4 тригер переходить в одиничний стан, формуючи рівень логічної одиниці на його виході (0-1), на вході та виході елемента 9, що забезпечує рівень логічної одиниці на входах ЮК лічильника 1 і тригерів 2, 3, знімаючи блокування. Оскільки на входах | лічильника 1 і тригерів 2, З рівень логічного нуля, то до моменту вступу чергового тактового імпульсу перший лічильник знаходиться у режимі готовності завантаження, а другий лічильник, у режимі готовності до переходу у перший наступний стан. І тоді під час вступу першого (після закінчення перехідного процесу, пов'язаного із зняттям блокування) тактового імпульсу С по його фронту відбувається паралельне завантаження лічильника 1 значеннями сигналів, сформованих на входах Оо-0, 02-00. 0-0,
Оз-1. Лічильник 1 переходить у стан Оз02010)0-1000-8, другий лічильник - у наступний стан (02-01-1), що веде до формування одиничного значення на виході елемента 10, на входах Ї лічильника 1, на інверсних входах у і К-тригерів 2, 3, тобто до заборони завантаження лічильника 1 і переходу другого лічильника, дозволу режиму лічби (віднімання) лічильника 1.
Під час вступу подальших тактових імпульсів зміст лічильника 1 зменшуватиметься, а стан другого лічильника залишається незмінним. Як тільки зміст лічильника 1 стане рівним 0001, на виході елемента 10 формується нульове значення. В результаті цього лічильник 1 знову перейде в режим завантаження, а другий лічильник - в режим переходу. Під час вступу наступного тактового імпульсу відбувається паралельне завантаження лічильника 1 значеннями сигналів, сформованих на входах ЮОо-СО1, 0-0, 02-0, Оз-1. Лічильник 1 переходить у стан
ОзО020100-1001-9, другий лічильник - у наступний стан (02-1, О01-0), Надалі процеси аналогічні, тобто як тільки зміст лічильника 1 становиться рівним 0001, на виході елемента 10 формується нульове значення, лічильник 1 знову переходить в режим завантаження, а другий лічильник - в режим переходу. Відбувається паралельне завантаження лічильника 1 значеннями сигналів, на входах Оо-Юз. Лічильник 1 знову переходить у стан 1000-8, а другий лічильник - у наступний стан відповідно його графу переходів, на виходах другого лічильника (на виходах тригерів 2, 3) формуються значення відповідно стану, які визначають значення сигналів на виходах елементів 7, 8 (на виходах формувача НЕ1, Е2).
Зо На фіг. 2 приведений граф переходів формувача, що складається з чотирьох кілець (верхнє кільце - граф переходів лічильника 1, друге кільце - граф переходів другого лічильника, третє кільце значення сигналів на виході ЕЇ1, четверте кільце значення сигналів на виході Е2 із загальною вершиною, відповідною нульовому стану лічильників, а на фіг. З зображені епюри, що пояснюють роботу для варіанта настроювання 0о-О1, 0-0, 02-0, О3-1 на формування двофазної послідовності, тривалість імпульсів якої дорівнює 8тТ, а пауза між сусідніми фазами дорівнює 9Т.
Зупинка процесу формування вихідної послідовності імпульсів здійснюється подачею імпульсу, відповідного рівню логічного одиниці, на вхід зупинки (5іор), що формує активний рівень сигналу на вході АВ асинхронної установки НА5-тригера, що призводить до переходу його у нульовий стан (0-0). Імпульс 5іор, як правило, асинхронний відносно до імпульсів зовнішнього генератора і до стану лічильників.
Якщо у момент вступу імпульсу 2іор другий лічильник (тригери 2,3) знаходитиметься у нульовому стані, то при переході тригера 4 у нульовий стан на входах елемента 9 і його виході буде сформований рівень логічного 0, обумовлюючи рівень логічного нуля на вході та виході елемента 6, що призведе до переходу лічильника 1 у нульовий стан, а отже, до припинення процесу формування імпульсів на виходах Е1, Е2.
Якщо у момент вступу імпульсу 5іор другий лічильник знаходитиметься у стані, відмінному від нульового, то на виході елемента 9 з'єднаного зі входом елемента 6, буде рівень логічної одиниці. Оскільки на другому вході елемента 6 також рівень логічної одиниці, визначуваний одиничним значенням на конденсаторі, то на виході елемента 6 (на входах В лічильника і тригерів 2, 3) буде рівень логічної одиниці. Звідси витікає, що у момент вступу імпульсу Бор припинення формування не станеться, обумовлюючи тим самим запобігання спотворенню останнього імпульсу у вихідній послідовності. І тільки зі вступом подальших тактових імпульсів, коли відбуватиметься перехід другого лічильника у нульовий стан на входах елемента 9 і його виході буде сформований рівень логічного 0, обумовлюючи рівень логічного нуля на вході та виході елемента б, що призведе до переходу лічильника 1 у нульовий стан, а отже, до припинення процесу формування.
Зі вступом наступного імпульсу запуску усі процеси повторюються.
На відміну від відомого пристрою спрощення структури стартостопного пристрою і другого лічильника, виконаного на двох УК-тригерах, дозволило спростити технологію виготовлення формувача, знизити споживану потужність і вартість.
Claims (1)
- ФОРМУЛА КОРИСНОЇ МОДЕЛІ Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами, що містить два двійкових лічильники, перший з яких реверсивний, налагоджений на режим віднімання, що має вхід подачі імпульсів синхронізації, вихід переповнювання, вхід дозволу синхронного паралельного завантаження і входи подачі даних при завантаженні, вхід дозволу режиму лічби, вхід асинхронної установки у нульовий стан (при цьому активний сигнал на вході дозволу синхронного паралельного завантаження має пріоритет відносно до активного сигналу на вході дозволу режиму лічби, а активний сигнал на вході асинхронної установки у нульовий стан має пріоритет відносно до активного сигналу на вході дозволу синхронного паралельного завантаження і на вході дозволу режиму лічби); стартостопний пристрій, який містить тригер зі входом асинхронної установки у нульовий стан, і ланцюжок, що складається з послідовно з'єднаних резистора і конденсатора підключено до джерела живлення; перший і другий елементи І; перший і другий елементи АБО; загальна точка послідовно з'єднаних резистора і конденсатора з'єднана з першими входами першого і другого елементів І; другий вхід першого елемента І утворює вхід подачі імпульсів зупинки формування вихідних імпульсів; вихід першого елемента І з'єднано зі входом установки тригера у нульовий стан; перший вхід першого елемента АБО з'єднано з виходом тригера; вихід першого елемента АБО з'єднано з першим входом другого елемента І; вихід другого елемента І з'єднано зі входами асинхронної установки у нульовий стан першого і другого лічильників, який відрізняється тим, що введено третій і четвертий елементи І, причому стартостопний пристрій виконано на асинхронному Н5-тригері, а замість другого чотирирозрядного лічильника введено дворозрядний віднімальний лічильник з послідовністю переходів 00-11-10-01-00, виконаний на двох ОК-тригерах зі входом асинхронної установки у нульовий стан; перший УК-тригер має інверсні входи .// і К; другий УК-тригер має інверсної і прями входи ./ і К, які об'єднано по І; інверсні входи УК-тригерів з'єднано з виходом другого елемента АБО і входом дозволу синхронного паралельного завантаження першого лічильника; прямі входи / і К другого ОУК-тригера з'єднано з інверсним виходом першого УК- тригера; прямий вихід першого ОК-тригера з'єднано з першими входами третього і четвертого елементів І, з другим входом першого елемента АБО і з першим входом завантаження першого лічильника; прямий вихід другого ОК-тригера з'єднано з другим входом четвертого елемента | і третім входом першого елемента АБО; другий і третій входи завантаження першого лічильника з'єднано з рівнем логічного нуля; четвертий вхід завантаження першого лічильника з'єднано з рівнем логічної одиниці; виходи другого, третього і четвертого розрядів першого лічильника з'єднано зі входами другого елемента АБО; тактові входи першого і другого лічильників утворюють вхід формувача - вхід подачі періодичної послідовності імпульсів з виходу зовнішнього генератора; вхід асинхронної установки в одиничний стан Н5-тригера утворює вхід подачі імпульсів запуску; вихід третього елемента І утворює вихід першої фази (Е1), а вихід четвертого елемента І утворює вихід другої фази (Е2) імпульсів.а вк о с» і о й ве Го: пишне | Гі ЕІ АТО Але Е ї Ї х і яна су жк осо їн, шишш се щ ше ще Ша шани С ою те май що - т! | З Що оФіг. 1 Готьє» шт юю КОТ нн ! ОО в ОО ОО нн ою й п я пт КДД НКТ нн я нн ЗДО Кн нн БУКВУ КВ сн ОККО в я КК нняФіг. 2 ще: НІК НКВІНКА НІНІ КІННІ ВІДІ ВІНИК НИЖНІ Вуж к ак МИ У ЕХ МИ зд НИ м м п м з в з в В З в З З з пи Ні В Ми З З ЗМ А УВУ Ї С КЗ ПЕД МЕ ВЕ Пфитннннннннн ш-й М як ння й щ- осн сніі не : пах ин ми з М В п НН В А и В НЕ і и з З з в и ЗИ З З З Не З ЗИ М ЗВ ВИ 7 НН нинни линии нини ники иш мя нн ше и ШЕ ЗЕ, М о и зи ие зи зм в и МЕ м З з Ки ЗЕ ЗИ КВ З З УМ М НЕ М НЕ УНІНША ШЕ НЕ НМ М З МЕ НЕ МО В З В В В З Кк в і п ЗИ ЗИ МЕ ВЕ ВЕ гази ЕН ше ЩО ШЕ ЩЕ ВЕ ЕІ НО ДЕ Е В о А ШЕ Є о ВИ МЕД у п ВЕ в и МЕ ЕН В т, ді у ум інди кі онтогн у оди коогвднедкі ну ді дод суне не ок ре вх рю в ть як ка А пит п тп пп пенею ою оз не і з и МНЕ: шк не ми и М М М М и в в и і КЕ ХВ в В гг р у уз ку у ЧУ як в три вкі у пики вима номен и виш апп ововосоовопововогов, кине наннининнининни нини и І ї ГТ зисжвк ни: ВИНИ НН ЕН В НЕ З ІН НЕ НЕ ШЕ НИ НЕ ОН НА В ЕЕ В ЗМ ЗА НЕ НЕ ЗЕ Н ра ЕН І а и а ЗВ З в ЕМ В ЗВ и У в з ЗВ і З ЗИ З и Я В ЗЕ й КЕ ЕЕ ШЕ НЕ ШЕ ШЕ ШО НИ ПН М НЕ М З ПЕ ск нока кни ми ВИШ ШИ НН НО ИН А ИН ШЕ Де и и А и ла и я ЕМО ЕЙ ДАЕ НИ МИ МИ А АЕН : їФіг. З
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
UAU201801886U UA127022U (uk) | 2018-02-23 | 2018-02-23 | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
UAU201801886U UA127022U (uk) | 2018-02-23 | 2018-02-23 | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами |
Publications (1)
Publication Number | Publication Date |
---|---|
UA127022U true UA127022U (uk) | 2018-07-10 |
Family
ID=62814670
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
UAU201801886U UA127022U (uk) | 2018-02-23 | 2018-02-23 | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами |
Country Status (1)
Country | Link |
---|---|
UA (1) | UA127022U (uk) |
-
2018
- 2018-02-23 UA UAU201801886U patent/UA127022U/uk unknown
Similar Documents
Publication | Publication Date | Title |
---|---|---|
UA127022U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127023U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128285U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA133826U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127827U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128374U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127841U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128266U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127954U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA129717U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA129714U (uk) | Формувач двофазної кодової послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128372U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA126363U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128342U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA128290U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA127962U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA123768U (uk) | Формувач одиночної двоімпульсної кодової серії з перенастроюваними часовими параметрами | |
UA133762U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування | |
UA136152U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування | |
UA134502U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваною тривалістю і затримкою початку формування | |
UA127823U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA126037U (uk) | Формувач двофазної послідовності імпульсів з перенастроюваними часовими параметрами | |
UA126365U (uk) | Формувач двоімпульсної кодової серії з перенастроюваними часовими параметрами | |
UA126323U (uk) | Формувач одиночної двоімпульсної кодової серії з перенастроюваними часовими параметрами | |
UA133124U (uk) | Формувач одиночної трифазної серії імпульсів з перенастроюваною тривалістю і затримкою початку формування відносно стартового імпульсу |