TWI856354B - 薄膜鐵電電晶體的三維nor記憶體串陣列 - Google Patents

薄膜鐵電電晶體的三維nor記憶體串陣列 Download PDF

Info

Publication number
TWI856354B
TWI856354B TW111129734A TW111129734A TWI856354B TW I856354 B TWI856354 B TW I856354B TW 111129734 A TW111129734 A TW 111129734A TW 111129734 A TW111129734 A TW 111129734A TW I856354 B TWI856354 B TW I856354B
Authority
TW
Taiwan
Prior art keywords
memory
layer
memory structure
adjacent
common
Prior art date
Application number
TW111129734A
Other languages
English (en)
Other versions
TW202318637A (zh
Inventor
克里斯托弗 J 佩蒂
葉利 哈拉里
Original Assignee
美商日升存儲公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商日升存儲公司 filed Critical 美商日升存儲公司
Publication of TW202318637A publication Critical patent/TW202318637A/zh
Application granted granted Critical
Publication of TWI856354B publication Critical patent/TWI856354B/zh

Links

Abstract

一種記憶體結構包括經組織為水平NOR記憶體串之儲存電晶體,其中這些儲存電晶體係具有形成為鄰近於半導體通道之鐵電閘極介電層的薄膜鐵電場效電晶體(FeFET)。在一些具體實例中,該半導體通道由氧化物半導體材料形成,且這些鐵電儲存電晶體係其中該通道中無p/n接面之無接合電晶體。在一些具體實例中,各NOR記憶體串中之這些鐵電儲存電晶體共用作為共同源極線的第一導電層以及作為共同位元線之第二導電層,該第一導電層及該第二導電層與該半導體通道電接觸。大量NOR記憶體串中之這些鐵電儲存電晶體經配置以形成半自主三維記憶體陣列(圖案塊),其中各圖案塊協同記憶體控制器來藉由各圖案塊下面之半導體基板中的電路系統而經個別地定址及控制。

Description

薄膜鐵電電晶體的三維NOR記憶體串陣列
本發明係關於高密度記憶體結構。特別地,本發明係關於由互連薄膜儲存元件(例如,薄膜儲存電晶體之3維陣列)形成之高密度、低讀取潛時記憶體結構,包括經組織為NOR型記憶體串(「NOR記憶體串」)的記憶體結構。
相關申請案之交互參考
本申請案主張2021年9月3日申請之題為THREE-DIMENSIONAL NOR MEMORY STRING ARRAYS OF THIN-FILM FERROELECTRIC TRANSISTORS的美國臨時專利申請案第63/240,715號之優先權,該美國臨時專利申請案出於所有目的以引用之方式併入本文中。
本申請案係關於(i)2022年2月17日申請之題為「Thin-Film Storage Transistor With Ferroelectric Storage Layer」的美國非臨時申請案(「申請案I」)第17/674,137號;(ii)2022年7月13日申請之題為「3-Dimensional Memory String Array Of Thin-Film Ferroelectric Transistors」的美國非臨時申請案(「申請案II」)第17/812,375號;(iii)2021年7月21日申請之題為「Methods For Fabricating A 3-Dimensional Memory Structure Of NOR Memory Strings」的美國非臨時申請案(「申請案III」)第17/382,064號;以及(iv)2021年7月21日申請之題為「Methods for Fabricating A 3-Dimensional Memory Structure of NOR Memory Strings」的美國非臨時(「申請案IV」)第17/382,126號。
本申請案亦係關於2020年6月5日申請之題為「Capacitive-Coupled Non-Volatile Thin-Film Transistor Strings in Three Dimensional Arrays」的美國非臨時專利申請案(「申請案V」)第16/894,596號,該美國非臨時專利申請案係2018年8月21日申請之題為「Capacitive-Coupled Non-Volatile Thin-Film Transistor Strings in Three Dimensional Arrays」的美國專利申請案第16/107,118號之延續部分,該美國專利申請案係2016年8月26日申請之題為「Capacitive-Coupled Non-Volatile Thin-Film Transistor Strings in Three Dimensional Arrays」的美國非臨時專利申請案第15/248,420號且現為2018年11月6日發佈之美國專利第10,121,553號的分案申請,該美國專利係關於以下各者且主張以下各者之優先權:(i)2015年9月30日申請之題為「Multi-gate NOR Flash Thin-film Transistor Strings Arranged in Stacked Horizontal Active Strips With Vertical Control Gates」的美國臨時申請案第62/235,322號;(ii)2015年11月25日申請之題為「Three-dimensional Vertical NOR Flash Thin-film Transistor Strings」的美國臨時專利申請案第62/260,137號;(iii)2016年7月26日申請之題為「Multi-Gate NOR Flash Thin-film Transistor Strings Arranged in Stacked Horizontal Active Strips With Vertical Control Gates」的美國非臨時專利申請案第15/220,375號;以及(vi)2016年7月15日申請之題為「Capacitive Coupled Non-Volatile Thin-film Transistor Strings」的美國臨時專利申請案第62/363,189號。
申請案I、II、III、IV及V之揭示內容以全文引用之方式併入本文中。
NOR型記憶體串包括儲存電晶體,這些儲存電晶體共用一共同源極區及一共同汲極區,同時允許各儲存電晶體經個別地定址及存取。2018年11 月6日發佈之題為「Capacitive-Coupled Non-Volatile Thin-film Transistor NOR Strings in Three-Dimensional Arrays」的美國專利10,121,553(‘553專利)揭示經組織為形成於半導體基板之平坦表面上方的NOR記憶體串之3維陣列的儲存電晶體或記憶體電晶體。‘553專利出於所有目的以全文引用之方式併入本文中。在‘553專利中,NOR記憶體串包括共用一共同位元線及一共同源極線之大量薄膜儲存電晶體。特別地,‘553專利揭示NOR記憶體串,其包括(i)共同源極區及共同汲極區,此兩者均沿著水平方向縱向地延伸;以及(ii)用於儲存電晶體之閘極電極,其各自沿著豎直方向延伸。在本說明書中,術語「豎直」係指垂直於半導體基板之表面的方向,且術語「水平」係指平行於該半導體基板之表面的任何方向。在3維陣列中,NOR記憶體串設置於半導體基板上方之多個平面(例如,8或16個平面)上,其中NOR記憶體串在各平面上配置成列。對於電荷捕獲型儲存電晶體,資料儲存在各儲存電晶體中之電荷儲存膜中。舉例而言,電荷儲存膜包括以此次序配置且被稱為ONO層之穿隧介電層、電荷捕獲層及阻擋層,其可實施為包括氧化矽、氮化矽及氧化矽之多層。跨越電荷儲存膜之所施加電場添加電荷或自電荷捕獲層中之電荷阱去除電荷,由此更改儲存電晶體的臨限電壓以將給定邏輯狀態編碼至儲存電晶體。
可電極化材料(「鐵電材料」),尤其是用於半導體製造製程中之可電極化材料的進步表明了鐵電記憶體電路中之新的潛在應用。舉例而言,T.S.Böscke等人在2011國際電子裝置會議(2011 International Electron Devices Meeting;IEDM)公開之論文「Ferroelectricity in Hafnium Oxide:CMOS compatible Ferroelectric Field Effect Transistors」(第24.5.1至24.5.4頁)揭示了使用氧化鉿作為閘極介電材料之鐵電場效電晶體(「FeFET」)。藉由控制鐵電閘極介電層中之極化方向,FeFET可經程式化以具有兩個臨限電壓中之任一者。FeFET之各臨限電壓構成表示指定邏輯值之一狀態,例如「程式化」狀態或「抹除」狀態。此FeFET 在高密度記憶體電路中具有應用。舉例而言,D.V.Nirmal Ramaswamy等人在2013年5月17日申請之題為「Apparatuses having a ferroelectric field-effect transistor memory array and related method」的美國專利申請案第13/897,037號且現為美國專利9,281,044揭示了FeFET之3維陣列。
然而,先前技術之FeFET具有低耐久性。舉例而言,K.Florent等人在2018 IEEE國際電子裝置會議(2018 IEEE International Electron Devices Meeting;IEDM)公開之論文「Vertical Ferroelectric HfO2 FET based on 3-D NAND Architecture:Towards Dense Low-Power Memory」(第2.5.1至2.5.4頁)揭示了僅104個循環之耐久性。此低耐久性使記憶體電路實際上不適合用於許多記憶體應用。
在本發明之具體實例中,一種形成於一半導體基板之一平坦表面上方的三維記憶體結構包括經組織為沿著實質上平行於該半導體基板之該平坦表面之一第一方向延伸的NOR記憶體串之多個堆疊的薄膜鐵電場效電晶體(FeFET)之多個堆疊。各堆疊之NOR記憶體串沿著實質上垂直於該平坦表面之一第二方向而設置成彼此疊加。各NOR記憶體串內之這些FeFET共用一共同源極層及一共同汲極層,其中各層沿著該第一方向延伸。
在一些具體實例中,NOR記憶體串之各堆疊包括沿著該第二方向而配置成彼此疊加的多個記憶體串對,各記憶體串對係藉由一第一隔離層與其他記憶體串對隔離。此外,各記憶體串對包含一第一共同汲極層、一第一共同源極層以及一第二共同汲極層,各層係藉由一第二隔離層在該第二方向上彼此間隔開配置。此外,各記憶體串對包括由該第一共同汲極層及該第一共同源極層形成之一第一NOR記憶體串,以及由該第二共同汲極層及該第一共同源極層形成之一第二NOR記憶體串。
該記憶體結構進一步包括設置成鄰近於NOR記憶體串之各堆疊且與各別堆疊中的這些共同源極層及這些共同汲極層接觸之一半導體層。在該第二方向上設置於鄰近共同源極層與共同汲極層之間的該半導體層形成用於各別NOR記憶體串之這些FeFET的一通道區。該記憶體結構進一步包括設置成鄰近於該半導體層且沿著該第二方向延伸之一鐵電閘極介電層。最後,該記憶體結構進一步包括設置於NOR記憶體串之鄰近堆疊之間且沿著該第二方向延伸的多個導體,各導體充當用於這些鄰近堆疊之這些NOR記憶體串中的各別FeFET之一共同閘極電極。在一些具體實例中,該記憶體結構可進一步包括在該鐵電閘極介電層與形成該通道之該半導體層之間的一介面層。
在一些具體實例中,該鐵電閘極介電層包括在該第二方向上鄰近於各導體而設置為一連續層的一鐵電極化層。
在另外其他具體實例中,該半導體層沿著NOR記憶體串之各個各別堆疊的側壁設置為一連續層。
在一些具體實例中,該鐵電閘極介電層由一摻雜氧化鉿材料形成,且形成該通道區之該半導體層係由一非晶形氧化物半導體材料形成的一氧化物半導體層。
在一些具體實例中,該第一共同汲極層及該第二共同汲極層以及該第一共同源極層部分地或實質上由一金屬導體材料製成。
將自以下描述及圖式更充分地理解本發明之此等及其他優勢、態樣及新穎特徵以及其所繪示之具體實例的細節。
10:記憶體結構
11-0:主動層/NOR記憶體串
11-1:主動層/NOR記憶體串
11-2:主動層/NOR記憶體串
11-3:主動層/NOR記憶體串
11-4:主動層/NOR記憶體串
11-5:主動層/NOR記憶體串
11-6:主動層/NOR記憶體串
11-7:主動層/NOR記憶體串
12:半導體基板/基板
14:緩衝層
15:隔離層
16:第一導電層/共同位元線/位元線
16a:第一導電層/導電層/位元線/位元線導體/共同位元線/位元線導體層
16b:第一導電層/導電層/第三導電層/位元線/位元線導體/共同位元線/位元線導體層
17:隔離層
17a:隔離層/隔離材料
17b:隔離層/隔離材料
18:第二導電層/導電層/共同源極線/源極線
20:鐵電儲存電晶體/儲存電晶體
22:窄溝槽/溝槽
23:介電材料
24:窄條帶/主動條帶/主動堆疊
25:氧化物半導體通道區/通道區/氧化物半導體通道
26:鐵電閘極介電層
28:閘極電極/豎直區域字線/區域字線/閘極導體
30:記憶體結構
32:虛線圓
42:互連導體/全域字線
42a:選定全域字線/全域字線
42b:未選定全域字線/全域字線
44:虛線框/框
45a:虛線橢圓形/寄生電晶體裝置
45b:虛線橢圓形/寄生電晶體裝置
45c:虛線橢圓形/寄生電晶體裝置
45d:虛線橢圓形/寄生電晶體裝置
45e:虛線橢圓形/寄生電晶體裝置
45f:虛線橢圓形/寄生電晶體裝置
50:記憶體陣列
52a:記憶體頁面/選定頁面/頁面
52b:記憶體頁面/頁面
54a:記憶體頁面/未選定頁面/未選定記憶體頁面
54b:記憶體頁面/未選定頁面/未選定記憶體頁面
80:位元線選擇器電路
82-0:多工器
82-31:多工器
88-0:輸出端子
88-1:輸出端子
88-2:輸出端子
88-31:輸出端子
88-992:輸出端子
88-1022:輸出端子
88-1023:輸出端子
90:記憶體陣列
92:鐵電儲存電晶體
94:共同位元線/位元線
95-0:NOR記憶體串
95-1:NOR記憶體串
95-2:NOR記憶體串
95-3:NOR記憶體串
95-4:NOR記憶體串
95-5:NOR記憶體串
96:共同源極線/源極線
97:記憶體頁面
98:字線/共同字線
100:記憶體結構
101:半導體基板/基板
102:緩衝層
104:隔離介電層/層
106:犧牲層/層/犧牲氮化矽層
108:溝槽/第一組溝槽
109:溝槽/第二組溝槽
110:介電材料
112:導電層
114:通孔
115:犧牲氮化矽襯裡/氮化矽襯裡/犧牲材料
116:犧牲非晶矽層/非晶矽層/犧牲材料
118:空腔
118a:規則大小之空腔
118b:延伸大小之空腔
120:非晶形金屬氧化物半導體層/氧化物半導體層
122:鐵電閘極介電層
124:導電層
126:空腔
130:介電材料
200:記憶體結構
300:記憶體結構
305:底部隔離層
315:氣隙/空腔/氣隙空腔
325:頂部隔離層
355:虛線圓
400:記憶體結構
405:底部隔離層
415:氣隙空腔/氣隙
425:頂部隔離層
500:記憶體結構
BL:共同位元線/位元線
BLk:共同位元線
BLk+1:共同位元線
BLk+2:共同位元線
BLk+3:共同位元線
BLk+4:共同位元線
BLk+5:共同位元線
d1:厚度
d2:厚度
d3:厚度
d4:厚度
S0:選擇信號
S31:選擇信號
SA00:感測放大器電路
SA01:感測放大器電路
SA02:感測放大器電路
SA03:感測放大器電路
SA04:感測放大器電路
SA05:感測放大器電路
SA06:感測放大器電路
SA07:感測放大器電路
SA248:感測放大器電路
SA249:感測放大器電路
SA250:感測放大器電路
SA251:感測放大器電路
SA252:感測放大器電路
SA253:感測放大器電路
SA254:感測放大器電路
SA255:感測放大器電路
SL:共同源極線/源極線
SLm:共同源極線
SLm+1:共同源極線
SLm+2:共同源極線
WLn:字線
WLn+1:字線
WLn+2:字線
WLn+3:字線
WLn+4:字線
WLn+5:字線
WLn+6:字線
在以下詳細描述及隨附圖式中揭示本發明之各種具體實例。儘管圖式描繪本發明之各種實例,但本發明不受所描繪實例限制。應理解,在圖式中, 相同附圖標號指定相同結構元件。此外,應理解,圖中之描繪未必按比例。
[圖1]係包括本發明之具體實例中的NOR記憶體串之3維陣列的記憶體結構之透視圖。
[圖2]係包括本發明之替代具體實例中的NOR記憶體串之3維陣列的記憶體結構之透視圖。
[圖3]係包括本發明之具體實例中的NOR記憶體串之3維陣列的圖1之記憶體結構之一部分的橫截面視圖。
[圖4]係本發明之具體實例中的NOR記憶體串之3維陣列的電路表示。
[圖5]繪示可實施於本發明之具體實例中的NOR記憶體串之3維陣列中的抹除操作。
[圖6]繪示在本發明之具體實例中的圖5中之抹除操作之後的可實施於NOR記憶體串之3維陣列中的程式化操作。
[圖7]繪示在本發明之具體實例中的圖5及圖6中之寫入操作之後的可實施於NOR記憶體串之3維陣列中的讀取操作。
[圖8]繪示可實施於本發明之具體實例中的NOR記憶體串之三維陣列中的位元線選擇器。
[圖9(a)]至[圖9(n)]繪示用於製造記憶體結構之製程,該記憶體結構包括根據本發明之具體實例的鐵電儲存電晶體之NOR記憶體串之3維陣列。
[圖10(a)]至[圖10(b)]繪示用於製造記憶體結構之替代製程,該記憶體結構包括根據本發明之具體實例的鐵電儲存電晶體之NOR記憶體串之3維陣列。
[圖11]係記憶體結構之一部分的橫截面視圖,該記憶體結構包括本發明之具體實例中的藉由氣隙空腔隔離之NOR記憶體串之3維陣列。
[圖12]係包括NOR記憶體串之3維陣列的記憶體結構之一部分的橫截面視圖,其中在本發明之替代具體實例中,鐵電電晶體係藉由氣隙空腔隔離。
[圖13]係包括NOR記憶體串之3維陣列的記憶體結構之一部分的橫截面視圖,其中在本發明之替代具體實例中,鐵電電晶體係藉由氣隙空腔隔離。
根據本發明之具體實例,一種記憶體結構包括經組織為水平NOR記憶體串之儲存電晶體,其中這些儲存電晶體係具有形成為鄰近於氧化物半導體通道區之鐵電閘極介電層的薄膜鐵電場效電晶體(FeFET)。由此形成之鐵電儲存電晶體係在通道中不具有p/n接面且通道中的移動載子密度藉由鐵電閘極介電層之極化來調變的無接合電晶體。在本發明之具體實例中,各NOR記憶體串中之鐵電儲存電晶體共用充當共同源極線的第一導電層以及充當共同位元線之第二導電層,該第一導電層及該第二導電層與氧化物半導體通道區電接觸。NOR記憶體串中之鐵電儲存電晶體係藉由個別控制閘極電極控制以允許各儲存電晶體經個別地定址及存取。在一些具體實例中,鐵電閘極介電層由摻雜氧化鉿材料形成且氧化物半導體通道區由非晶形氧化物半導體材料形成。
在一些具體實例中,記憶體結構包括以三維陣列組織之多個NOR記憶體串以形成高密度記憶體結構。NOR記憶體串之三維陣列在第一方向上經組織為NOR記憶體串的堆疊,其中NOR記憶體串在第一方向上以堆疊形式形成為彼此疊加。NOR記憶體串之三維陣列在形成平面的第二方向上亦經組織為NOR記憶體串列,其中NOR記憶體串列在第一方向上配置於一或多個平行平面中。在一些具體實例中,堆疊中之一對鄰近NOR記憶體串共用一共同源極線。 各共用之共同源極線上的電壓可個別地自三維結構中之各源極線的一端或兩端直接施加。在一些具體實例中,共用之共同源極線以電性方式浮置,且源極電壓使用預充電電晶體自共同位元線施加,以便緩解三維結構中之位元線/源極線端部階梯處的連接器電線之擁塞。此外,在一些具體實例中,氧化物半導體通道區跨越堆疊中形成之多個NOR記憶體串而至少在第一方向上形成為連續層。以此方式,可使用簡化製造製程步驟來建構NOR記憶體串,其具有減小之縱橫比以用於經由多層記憶體串各向異性地蝕刻溝槽以形成具有緊密尺寸之高密度記憶體結構。
如本文中所描述,鐵電儲存電晶體針對抹除(低於5.0伏特)及程式化(例如,低於-5.0伏特)操作兩者提供高耐久性、長資料留存以及相對較低電壓操作。藉由將鐵電或極化特性與3維組織(例如,如本文中所描述之薄膜NOR記憶體串)進行組合,本發明之鐵電儲存電晶體的記憶體結構實現具有帶有低讀取潛時之高速隨機存取記憶體電路之優勢的高密度、低成本記憶體陣列之額外益處。將在以下描述中進一步描述本發明之記憶體結構的此等及其他優勢。
在本說明書中,為了便於參考諸圖,使用笛卡爾座標參考系,其中Z方向垂直於半導體表面之平坦表面,並且X方向及Y方向正交於Z方向且正交於彼此,如諸圖中所指示。
此外,本文中所提供之圖式係用以繪示本揭示內容之具體實例的理想化表示,且並不意欲為任何特定組件、結構或裝置之實際視圖。圖式未按比例繪製,且為了清楚起見,可放大一些層之厚度及尺寸。將預期到圖示之形狀的變化。舉例而言,繪示為箱形狀之區典型地可具有粗糙及/或非線性特徵。所繪示之銳角可為磨圓的。相同數字通篇指代相同組件。
記憶體結構
圖1係包括本發明之具體實例中的NOR記憶體串之3維陣列的記 憶體結構之透視圖。在一些實例中,記憶體結構可用於實施半導體記憶體裝置之部分。參考圖1,記憶體結構10包括形成於半導體基板12之平坦表面上的數個交替之導電層及隔離層。舉例而言,在一些具體實例中,隔離層可為絕緣介電層。在本說明書中,具有交錯隔離層之一對導電層被稱為主動層11。緩衝層14可設置於半導體基板12與形成於該基板上之主動層11之間。在一些具體實例中,緩衝層14可為碳氧化矽(SiOC)層或氧化矽(SiO2)層。包括交替之導電層及隔離層的主動層11在Z方向上形成為彼此疊加(亦即,沿著垂直於基板12之平坦表面的方向)。主動層11在X方向上經劃分為彼此堆疊之窄條帶(「主動條帶」)24,以形成在Y方向上延伸的主動條帶之堆疊(「主動堆疊」)。如此形成,各主動條帶24形成在Y方向上延伸之鐵電儲存電晶體20的NOR記憶體串。
各主動層11包括充當用於NOR記憶體串之共同位元線的第一導電層16以及充當用於NOR記憶體串之共同源極線的第二導電層18。第一導電層16及第二導電層18係藉由隔離層17分離,該隔離層在一些具體實例中可為介電層。舉例而言,隔離層在一些具體實例中可為氧化矽層。在本圖示中,提供八個主動層11-0至11-7。記憶體結構10之突出特徵在於成對之鄰近主動層11共用共同源極線18以使得N個主動層的記憶體結構包括N個共同位元線,但僅包括N/2個共同源極線。舉例而言,該對鄰近主動層11-0及11-1包括(i)形成第一NOR記憶體串之共同位元線的第一導電層16a,(ii)隔離層17a,(iii)形成第一NOR記憶體串及第二NOR記憶體串之共同源極線的第二導電層18,(iv)隔離層17b,以及(v)形成第二NOR記憶體串之共同位元線的第一導電層16b。如此組態,在記憶體結構10中,鄰近主動層對形成共用共同源極線18之NOR記憶體串對。一對鄰近主動層係藉由諸如絕緣介電層等隔離層15而與其他對分離。
後續處理步驟在分離之主動堆疊之間的窄溝槽22中形成氧化物半導體通道區25、鐵電閘極介電層26以及閘極電極28。記憶體結構10之另一突出 特徵在於各氧化物半導體通道區25在X方向上跨越主動堆疊中的多個NOR記憶體串而沿著主動堆疊之側壁形成為連續層。在一些具體實例中,各氧化物半導體通道區25係沿著共用窄溝槽22之一對鄰近堆疊之側壁的連續層。氧化物半導體通道區25與形成於另一窄溝槽22中之另一氧化物半導體通道區25隔離。
在本發明之具體實例中,閘極電極28及鐵電閘極介電層26形成為在Z方向上延伸之柱狀結構。在本實例中,鐵電閘極介電層26包圍柱狀結構中之閘極電極28。在本說明書中,閘極電極28亦被稱為「區域字線」,並且由鐵電閘極介電層26包圍之閘極電極28被統稱為「區域字線(LWL)結構」。形成於各溝槽22中之區域字線結構係藉由介電材料23彼此隔離。鐵電儲存電晶體20形成於主動條帶11與通道區25及LWL結構之交叉點處。因此,鐵電儲存電晶體20形成於主動條帶之兩側上。在本圖示中,LWL結構在鄰近溝槽22中錯開地形成,以使得形成於主動條帶之兩側上的儲存電晶體20沿著NOR記憶體串在Y方向上彼此偏移。特別地,在NOR記憶體串對之間的隔離層15以及在鄰近源極線與位元線之間的隔離層17a、17b提供隔離以將形成於相同主動條帶之兩側上的鐵電儲存電晶體解耦。如此組態,沿著各主動條帶(在Y方向上),共用共同源極線18及共同位元線16之鐵電儲存電晶體20形成NOR記憶體串(亦被稱為「水平NOR記憶體串」或「HNOR記憶體串」)。
在由此形成之NOR記憶體串的3維陣列中,鐵電儲存電晶體20係不包括p/n接面作為通道中之汲極區或源極區的無接合電晶體。實情為,第一導電層16(共同位元線)充當汲極區,且第二導電層18充當鐵電儲存電晶體20之源極區。因此,NOR記憶體串包括共用共同汲極區(共同位元線16)及共同源極區(共同源極線18)之鐵電儲存電晶體20。
在一些具體實例中,第一導電層16及第二導電層18各自使用諸如鉬(Mo)、鎢(W)、氮化鎢(WN)、釕或鈦鎢合金(TiW)等金屬層或低電阻率 金屬導電材料而形成。在一些具體實例中,隔離層15及17可形成為氧化矽層(SiO2)。在其他具體實例中,隔離層15可由諸如氮化矽等其他隔離介電材料形成。在一些具體實例中,鐵電閘極介電層由諸如摻鋯氧化鉿(HfZrO或「HZO」)等摻雜氧化鉿材料形成。在一些具體實例中,氧化鉿可摻有矽(Si)、銥(Ir)或鑭(La)。在一些具體實例中,氧化物半導體通道區由諸如氧化銦鎵鋅(IGZO)等非晶形氧化物半導體材料形成。
為了完成記憶體電路,各種類型之電路形成於半導體基板12之表面中或該表面處以支援HNOR記憶體串的記憶體操作。此等電路被稱為「陣列下電路」(「CuA」)且可包括類比及數位電路。舉例而言,記憶體操作可包括讀取及寫入操作。在本說明書中,對記憶體電路之寫入操作包括抹除及程式化操作,指代將鐵電介電層之極化狀態或極化方向自一個極化狀態改變為另一極化狀態。此外,在一些具體實例中,記憶體操作包括再新操作。在一些具體實例中,陣列下電路支援記憶體電路之記憶體操作,包括抹除、程式化、讀取及再新操作。
在一些具體實例中,陣列下電路包括用於產生諸如電源電壓、接地電壓、程式化、抹除或讀取電壓或參考電壓等操作電壓之各種電壓源或電壓產生器。陣列下電路可進一步包括字線驅動器電路、位元線驅動器電路以及輸入/輸出驅動器電路。陣列下電路可進一步包括用於解碼位址信號以選擇指定儲存電晶體之位址解碼器、用以自選定儲存電晶體讀取所儲存資料之感測放大器、鎖存器及暫存器,諸如移位暫存器,或其他記憶體元件。陣列下電路可進一步包括各種邏輯電路,諸如反相器、NAND、NOR、非排他性或及其他邏輯閘。在一些具體實例中,陣列下電路包括狀態機、微型定序器及資料處理電路系統。舉例而言,在一個具體實例中,陣列下電路包括用於管理記憶體電路處之記憶體操作(例如,讀取、抹除、程式化及再新操作)的狀態機。
在一些具體實例中,其他導電層可配置於記憶體結構10上方或下 方以將諸如字線信號等控制信號提供至鐵電儲存電晶體陣列。在一些具體實例中,導電層可經配置以將陣列下電路連接至NOR記憶體串之共同位元線且連接至區域字線以支援記憶體操作。在一個具體實例中,可提供導電層以用於在NOR記憶體串及陣列下電路當中路由控制及資料信號。如此組態,陣列下電路支援NOR記憶體串之記憶體操作且回應於提供至記憶體結構之抹除、程式化及讀取命令而針對NOR記憶體串自主地實施抹除、程式化及讀取操作。在一個實例中,對鐵電儲存電晶體之寫入操作包括抹除操作,繼之以程式化操作。
在一些具體實例中,記憶體結構10耦接至一個別半導體基板的記憶體控制器,且使用包括例如混合結合、TSV、曝露接觸及其他合適互連技術之一或多個整合技術來電連接至記憶體結構。記憶體控制器通常藉由諸如記憶體胞元位址及用於寫入操作之寫入資料等伴隨資訊來將諸如抹除、程式化及讀取命令等命令提供至陣列下電路。記憶體結構使用陣列下電路來回應於所接收之命令而自主地執行記憶體操作。
在本揭示內容之具體實例中,記憶體結構10表示被稱為「圖案塊」之模組化記憶體單元,且記憶體裝置係使用模組化記憶體單元陣列而形成。在一個例示性具體實例中,記憶體裝置經組織為圖案塊之二維陣列,其中各圖案塊包括鐵電儲存電晶體之三維陣列,其中用於各圖案塊的支援電路系統形成於各別圖案塊下方。更具體言之,提供用於各圖案塊之鐵電儲存電晶體的支援電路系統以用於在各圖案塊下面之半導體基板的部分中之模組化。以此方式,各模組化記憶體單元(或圖案塊)半自主地操作以執行其自身記憶體操作,諸如抹除、程式化、讀取及再新操作。因此,記憶體裝置包括圖案塊陣列,其中各圖案塊可藉由形成於各圖案塊下面之陣列下電路(CuA)而經個別地定址及控制。特別地,在提供基於圖案塊之CuA以用於各圖案塊的情況下,圖案塊陣列中之各圖案塊可彼此獨立地存取,其中記憶體操作係在多個圖案塊上並行地執行。在一些具體實例 中,基於圖案塊之陣列下電路(CuA)係使用第一製造製程形成於半導體基板中,且接著在第二製造製程中提供上面形成有基於圖案塊之支援電路的半導體基板以形成薄膜儲存電晶體。
記憶體裝置可耦接至記憶體控制器以形成記憶體模組。記憶體控制器可為控制器積體電路,有時被稱為「小晶片」。替代地,記憶體控制器可嵌入或實施於通用積體電路(例如,中央處理單元(CPU)或圖形處理單元(GPU))中。記憶體控制器實施用於記憶體裝置之管理功能。在一些具體實例中,記憶體控制器將諸如啟動、讀取、抹除、程式化、提交及再新命令等命令提供至記憶體裝置以及諸如記憶體位址及寫入資料等伴隨的命令資訊。在適用情況下,記憶體控制器亦可提供主機介面功能,其實施用於主機存取及其他系統功能之記憶體介面。記憶體控制器與各圖案塊之陣列下電路協同操作以在各圖案塊處啟用半自主記憶體操作以及在大量圖案塊上啟用並行記憶體操作。形成有圖案塊陣列之記憶體裝置實現具有並行存取多個圖案塊中的儲存電晶體之能力的高速及高容量記憶體。
在圖1中所展示之具體實例中,記憶體結構10包括沿著NOR記憶體串之主動堆疊的側壁在Y方向上各自形成為連續層之氧化物半導體通道區25。在其他具體實例中,氧化物半導體通道區25可在鄰近LWL結構之間分離,如圖2中所展示。圖2係包括本發明之替代具體實例中的NOR記憶體串之3維陣列的記憶體結構之透視圖。圖1及圖2中之相同元件用相同附圖標號表示以簡化論述。參考圖2,除形成氧化物半導體通道區25以外,以與圖1之記憶體結構10實質上相同的方式建構記憶體結構30。在記憶體結構30中,形成於窄溝槽22中之氧化物半導體通道區25在各LWL結構處分離或單體化,如由虛線圓32指示。亦即,氧化物半導體通道區25僅設置成鄰近於鐵電閘極介電層26及閘極電極28之各柱狀結構。在鄰近LWL結構之間去除氧化物半導體通道區25,此具有除去可形成於LWL結 構之間的區域中之寄生裝置的作用。
圖3係包括本發明之具體實例中的NOR記憶體串之3維陣列的圖1之記憶體結構之一部分的橫截面視圖。圖1及圖3中之相同元件用相同附圖標號表示以簡化論述。參考圖3,記憶體結構10包括形成於半導體基板上之鐵電儲存電晶體的NOR記憶體串之三維陣列(為簡單起見在圖3中省略)。在本具體實例中,毗鄰相同窄溝槽22之NOR記憶體串的一對主動堆疊在各LWL結構處共用共同氧化物半導體通道區25、鐵電閘極介電層26以及閘極電極28。亦即,氧化物半導體通道區25沿著窄溝槽22之底部部分連續。形成於一個窄溝槽22中之氧化物半導體通道區25與形成於其他窄溝槽22中之氧化物半導體通道區25隔離。各主動堆疊24具有形成於堆疊之兩側上的鐵電儲存電晶體20。在LWL結構在Y方向上錯開之情況下,鄰近窄溝槽22具有儲存電晶體,這些儲存電晶體在Y方向上彼此偏移地形成以使得主動堆疊24不包括在X方向上跨越主動堆疊而直接形成之儲存電晶體。介電材料23形成於LWL結構之間的溝槽22中。
氧化物半導體通道區實現本發明之NOR記憶體串之3維陣列中的許多優勢。首先,氧化物半導體通道區典型地具有高遷移率以實現較大切換效能,且無需關心電子或電洞穿隧。其次,具有氧化物半導體通道區之NOR記憶體串的儲存電晶體變成無接合電晶體,藉此不再需要在記憶體結構中提供多晶矽源極-汲極層。因此,相較於具有相同數目個NOR記憶體串之平面或層的傳統記憶體陣列,NOR記憶體串之3維陣列的堆疊高度大大減小。此外,在本發明之具體實例中,NOR記憶體串之堆疊高度藉由在鄰近主動層之間共用共同源極線而進一步減小。因此,實現高密度但又緊密之記憶體結構。
在記憶體結構10中,各對主動層(在Z方向上)包括藉由隔離層17a分離之第一共同位元線(第一導電層16a)及共同源極線(第二導電層18)以及藉由隔離層17b而與共同源極線18分離之第二共同位元線(第一導電層16b), 以形成第一及第二NOR記憶體串。各對第一及第二NOR記憶體串在Z方向上藉由隔離層15與其他對分離。
在本具體實例中,隔離層15在Z方向上具有d1之厚度,且隔離層17a、17b在Z方向上具有d2之厚度。厚度d1經選擇以提供主動堆疊中之鄰近共同位元線的充分隔離。共同位元線與共同源極線之間的厚度d2界定鐵電儲存電晶體20之通道長度。在本具體實例中,第一導電層16及第二導電層18在Z方向上具有相同厚度d3。在其他具體實例中,第一導電層16及第二導電層18可在Z方向上具有不同厚度。此外,在本具體實例中,氧化物半導體通道區25在鐵電閘極介電層26與主動堆疊24中之源極線/位元線之間在X方向上具有界定通道區之深度的厚度d4。
在一些具體實例中,厚度d1在30nm至50nm之範圍內,且在一個實例中具有30nm之值。在一些具體實例中,厚度d2在30nm至80nm之範圍內,且在一個實例中具有50nm之值。在一些具體實例中,厚度d3在30nm至40nm之範圍內,且在一個實例中具有40nm之值。在一個例示性具體實例中,一對鄰近NOR記憶體串之堆疊高度係250nm。包括8個NOR記憶體串之堆疊的記憶體結構可形成有僅1000nm之堆疊高度,此自諸如使用多晶矽通道形成之記憶體結構等已知記憶體結構顯著減小。堆疊高度減小具有減小縱橫比以供蝕刻製程在製造製程期間在主動堆疊之間形成窄溝槽的作用,如將在下文更詳細地描述。
在一些具體實例中,氧化物半導體通道區25在X方向上具有8nm至15nm之厚度d4。在一個實例中,氧化物半導體通道區25可具有10nm之厚度。在一些具體實例中,鐵電閘極介電層26在X方向上具有3nm至7nm之厚度。在一個實例中,鐵電閘極介電層26可具有4nm之厚度。在一些具體實例中,主動堆疊24在X方向上具有60nm之寬度,且其中形成有LWL結構的窄溝槽在X方向上具有70nm之寬度。在一些具體實例中,閘極電極在X方向上具有約55nm之厚度。 在本說明書中,尺寸僅出於說明性目的而提供且並不意欲為限制性的。在實際實施方案中,可使用任何合適之厚度或尺寸。
在圖3之記憶體結構10中,NOR記憶體串之3維陣列包括鐵電儲存電晶體20,這些鐵電儲存電晶體沿著各主動條帶的長度(Y方向)形成於兩個側邊緣上,其中豎直區域字線28設置成在Y方向上以錯開配置沿著兩個側邊緣。高密度係藉由在鄰近主動堆疊之間共用區域字線28來達成,其中各區域字線28充當至各主動堆疊之主動條帶的豎直對準之鐵電儲存電晶體20的閘極電極。豎直區域字線28可藉由設置於NOR記憶體串之3維陣列上方或下方的互連導體42(亦被稱為「全域字線」)而接觸。在一個具體實例中,全域字線42沿著橫向於所接觸之主動條帶24之長度(Y)的方向(X)延伸。全域字線42將區域字線28連接至形成於半導體基板12之陣列下電路(CuA)中的支援電路,諸如字線驅動器電路。
記憶體電路及操作
圖4係本發明之具體實例中的NOR記憶體串之3維陣列的電路表示。特別地,圖4繪示可由上文所描述之圖1至圖3的記憶體結構建構之NOR記憶體串的一部分。參考圖4,記憶體陣列90包括配置於包括NOR記憶體串95-0至95-5之NOR記憶體串95中的鐵電儲存電晶體92。各NOR記憶體串95包括鐵電儲存電晶體92,這些鐵電儲存電晶體跨越共同位元線BL 94(例如,BLk至BLk+5)及共同源極線SL 96(例如,SLm至SLm+2)而連接,其中各NOR記憶體串95中之各鐵電儲存電晶體92係由各別字線WL 98(例如,WLn至WLn+6)控制。更具體言之,NOR記憶體串95中之各鐵電儲存電晶體92具有連接至字線WL 98的閘極端子、連接至位元線BL 94之汲極端子以及連接至源極線SL 96的源極端子。
記憶體陣列90包括形成於主動堆疊中之NOR記憶體串,其中各NOR記憶體串95-0至95-5位於3維記憶體結構之不同平面上。藉由共同字線WL 98,亦被稱為區域字線或LWL,來控制成行的跨越多個NOR記憶體串之鐵電儲存電晶體92。圖4繪示包括連接至字線WLn至WLn+6之鐵電儲存電晶體92的NOR記憶體串之一部分。實務上,記憶體陣列中可存在數千個字線(例如,4096個字線),由此在NOR記憶體串中產生數千個隨機可存取之鐵電儲存電晶體。記憶體陣列90包括用於控制記憶體陣列之讀取、寫入及再新操作的控制電路。舉例而言,控制電路可在記憶體陣列下形成於半導體基板12中,如圖1中所展示,且被稱為陣列下電路或CuA。
在記憶體陣列90中,鄰近NOR記憶體串95共用共同源極線SL。舉例而言,NOR記憶體串95-0及95-1共用共同源極線SLm,而NOR記憶體串95-2及95-3共用共同源極線SLm+1。相較於各NOR記憶體串具有其自身共同源極線之情況,藉由在鄰近的一對NOR記憶體串之間共用共同源極線,用於形成主動堆疊之導電層的數目減少。在替代具體實例中,記憶體陣列可經建構有各NOR記憶體串95,該NOR記憶體串具有其自身共同源極線及共同位元線,而無需與另一NOR記憶體串共用共同源極線。
在一些實例中,記憶體陣列90可經組織於記憶體頁面中,其中記憶體頁面指代被一起存取以用於讀取及寫入操作之儲存電晶體之群組。在本具體實例中,記憶體頁面97包括跨越記憶體陣列90之多個平面而配置成行且共用共同字線98的儲存電晶體。亦即,記憶體頁面97包括連接至相同字線98(例如,字線WLn)之NOR記憶體串95-0至95-5之主動堆疊中的儲存電晶體。在實際實施方案中,記憶體頁面可包括跨越與相同連續氧化物半導體通道相關聯且共用相同字線之NOR記憶體串之多個平面的呈一或多個行之鐵電儲存電晶體92。
在記憶體陣列90中,源極線96以電性方式浮置,亦即,源極線96不直接連接至任何電位。實務上,源極線96在源極端子處經由諸如在儲存電晶體之源極端子與閘極端子之間的寄生電容等寄生電容而維持相對恆定電壓。更具 體言之,各NOR記憶體串所固有之寄生電容(例如,在NOR記憶體串之共同源極端子與其多個相關聯區域字線之間的分佈電容)可在一些操作條件下用作虛擬電壓源,以提供共同源極電壓。在本說明書中,源極線96有時被稱為正連接至虛擬接地。在一些實例中,可經由預充電操作將源極電壓設定為所要電壓值且接著可在預充電操作之後使源極線保持浮置。在一個具體實例中,預充電操作將共同位元線設定為所要電壓,且接著預充電電晶體即刻接通以使共同位元線短接至共同源極線以將位元線電壓轉移至源極線。因此,共同源極線自共同位元線上之電壓充電至等於設置於位元線上之電壓的電壓。在預充電操作完成之後,預充電電晶體斷開。共同源極線在源極端子處經由諸如在NOR記憶體串中之儲存電晶體之源極端子與閘極端子之間的寄生電容等寄生電容而維持相對恆定電壓。在其他具體實例中,源極線96可藉由電壓源而具備給定電壓電位,諸如接地電壓。
在本發明之具體實例中,鐵電儲存電晶體92係薄膜鐵電場效電晶體。更具體言之,藉由使用鐵電材料作為在通常為金屬層之閘極導體與場效電晶體之通道之間的閘極介電層來形成鐵電場效電晶體(亦被稱為FeFET)。在一些具體實例中,鐵電儲存電晶體可進一步包括鄰近於通道及鐵電閘極介電層之介面介電層。鐵電儲存電晶體藉由將資料作為極化狀態儲存在鐵電閘極介電層中來實現記憶體功能。特別地,施加在閘極導體與通道之間的電壓係在鐵電閘極介電層中誘發電極化,該極化可隨著施加相反極性之電壓而逆轉。鐵電閘極介電層在去除所施加之閘極電壓之後保持所誘發的極化狀態,由此實現鐵電儲存電晶體之記憶體功能。舉例而言,鐵電儲存電晶體可經應用以形成非揮發性記憶體胞元,其中資料作為兩個穩定、殘餘極化狀態而儲存在鐵電閘極介電層中。
鐵電閘極介電層之所誘發的極化狀態改變鐵電儲存電晶體之臨限電壓。鐵電儲存電晶體之臨限電壓由於不同極化狀態而發生的改變或移位可 用於表示不同邏輯狀態中之資料。舉例而言,由於鐵電閘極介電層中之兩個所誘發的電極化狀態,兩個邏輯狀態(例如,「0」及「1」)可由鐵電儲存電晶體之較高及較低臨限電壓表示。在其他具體實例中,可諸如藉由在鐵電閘極介電層上施加兩個或更多個不同電壓範圍來在鐵電閘極介電層中誘發多於兩個極化狀態。以此方式,鐵電儲存電晶體可經操作以將資料儲存在多於兩個邏輯狀態中。舉例而言,三態將會提供對應於儲存在各胞元中之1.5個位元的三個臨限電壓狀態,或對應於儲存在一個鐵電記憶體胞元中之2個位元的四極狀態(00、01、10、11)等等,直至類比狀態之連續區。此類比連續區狀態在人工智慧及機器學習應用中將為有利的。
在本發明之具體實例中,鐵電儲存電晶體的NOR記憶體串之三維陣列可經應用以實施非揮發性記憶體裝置或準揮發性記憶體裝置。舉例而言,準揮發性記憶體具有大於100毫秒,諸如約10分鐘或幾小時之平均留存時間,而非揮發性記憶體裝置可具有超過幾天至幾年之最小資料留存時間。在一個具體實例中,鐵電儲存電晶體具有長於1小時之資料留存時間以及大於108個程式化/抹除循環之程式化/抹除循環耐久性。舉例而言,鐵電儲存電晶體可具有幾小時之資料留存時間以及約1011之程式化/抹除循環耐久性。此類鐵電儲存電晶體可用於形成準揮發性記憶體裝置,其中再新時間間隔可為大約幾小時,此顯著地長於DRAM之再新時間間隔,該DRAM之再新時間間隔需要更加頻繁的再新,諸如在幾十毫秒內。在一些具體實例中,鐵電儲存電晶體(「圖案塊」)之多個三維陣列可用於形成具有高記憶體容量之準揮發性記憶體裝置。
鐵電儲存電晶體將資料儲存在鐵電閘極介電層中。在操作中,諸如藉由相對於源極端子而在閘極端子處施加第一極性之電壓來施加的第一極性之電場會在鐵電閘極介電層中誘發第一極化狀態。同時,諸如藉由相對於源極端子而在閘極端子處施加第二極性之電壓來施加與第一極性相反的第二極性之電 場會在鐵電閘極介電層中誘發第二極化狀態。第一極化狀態將鐵電儲存電晶體之臨限電壓Vt移位至較低值,該較低值可用於對諸如邏輯「1」狀態等第一邏輯狀態進行編碼。替代地,第二極化狀態使鐵電儲存電晶體之臨限電壓Vt移位至較高值,該較高值可用於對諸如「0」狀態等第二邏輯狀態進行編碼。在本說明書中,將鐵電儲存電晶體之臨限電壓Vt移位至較高值(邏輯「0」)在本文中被稱為程式化操作,且將鐵電儲存電晶體之臨限電壓Vt移位至較低值(邏輯「1」)在本文中被稱為抹除操作。
在一些具體實例中,上文所描述之預充電操作可用以將NOR記憶體串的源極線電壓及位元線電壓設定為比區域字線上之電壓更負(例如在抹除操作期間)或比區域字線上的電壓更正(例如在程式化操作期間)之電壓係有利的,因為鐵電儲存電晶體之抹除或程式化極化狀態略微對稱,原因在於可藉由將作為一個電極的源極端子及汲極端子之電壓與作為第二電極的區域字線之電壓逆轉來容易地逆轉極化。在一些具體實例中,相較於形成於半導體基板內之單晶電晶體,各串鐵電儲存電晶體藉助於作為薄膜電晶體而不需要硬電線連接至半導體基板的接地電位以用於其共同源極、共同汲極或共同通道中之任一者。實情為,兩個極化狀態可施加在僅具有施加至區域字線或共同源極/共同汲極的正電壓(或僅具有負電壓)之FeFET上。此單電壓極性特徵簡化用於形成於基板中之控制/邏輯電晶體的製程流程,且允許最佳化操作,因為鐵電極化狀態典型地具有可自負電壓(抹除狀態)變為正電壓(程式化狀態)之電壓滯後。
在本發明之具體實例中,使用氧化物半導體通道形成鐵電儲存電晶體。舉例而言,可使用諸如氧化銦鎵鋅(InGaZnO或「IGZO」)等非晶形氧化物半導體材料形成氧化物半導體通道。氧化物半導體通道區具有高遷移率以實現較大切換效能且無需關心電子或電洞穿隧之優勢。舉例而言,取決於銦、鎵及鋅之相對組成物,IGZO膜具有10.0cm2/V至100.0cm2/V之電子遷移率。氧化物半 導體通道形成N型單極性通道區,其中導電層16a、18、16b(圖1)形成直接接觸通道區之源極端子及汲極端子。由此形成之鐵電儲存電晶體係空乏模裝置,其中電晶體正常接通且可藉由耗盡通道區中之N型載子而斷開。鐵電儲存電晶體之臨限電壓係氧化物半導體通道區25之厚度d4(圖3)的函數。亦即,鐵電儲存電晶體之臨限電壓係用以耗盡氧化物半導體通道區之厚度d4以關斷鐵電儲存電晶體所必需的電壓量。
現將參考圖5至圖7描述鐵電儲存電晶體之三維NOR記憶體串的例示性操作條件。在本發明之具體實例中,藉由首先執行抹除操作繼之以程式化操作來進行至NOR記憶體串的寫入操作。在本具體實例中,抹除操作應用於記憶體頁面中之所有儲存電晶體以將所有儲存電晶體設定為第一邏輯狀態,且後續程式化操作應用於記憶體頁面中之選定儲存電晶體以將選定儲存電晶體程式化至第二邏輯狀態。
圖5繪示可實施於本發明之具體實例中的NOR記憶體串之3維陣列中的抹除操作。參考圖5,藉由屬於選定全域字線(GWL)42a之一組NOR記憶體串的第一部分以及屬於未選定全域字線42b之一組NOR記憶體串的第二部分來繪示記憶體陣列50。在實際實施方案中,NOR記憶體串之第一部分及第二部分繪示形成於相同組NOR記憶體串(相同組主動堆疊)上但與不同區域字線28相關聯之鐵電儲存電晶體。亦即,NOR記憶體串之第一部分及第二部分繪示沿著NOR記憶體串在Y方向上之不同位置上的鐵電儲存電晶體。
如上文所描述,全域字線42a、42b係將字線信號連接至一或多個區域字線28之互連導體,該一或多個區域字線耦接至形成於一或多個主動堆疊中之NOR記憶體串。NOR記憶體串之第一部分繪示屬於選定全域字線42a且在X方向上配置於相同平面中之鐵電儲存電晶體。第一部分中之鐵電儲存電晶體屬於記憶體頁面52a及記憶體頁面54a,這些記憶體頁面係形成於相同平面中但在X 方向上之不同位置中的記憶體頁面。NOR記憶體串之第二部分繪示屬於未選定全域字線42b且在X方向上配置於相同平面中之鐵電儲存電晶體。第二部分中之鐵電儲存電晶體屬於記憶體頁面52b及記憶體頁面54b,這些記憶體頁面係形成於相同平面中但在X方向上之不同位置中的記憶體頁面。特別地,頁面52b中之鐵電儲存電晶體屬於與選定頁面52a相同之NOR記憶體串中的未選定頁面。亦即,記憶體頁面52a及記憶體頁面52b屬於相同組NOR記憶體串但在Y方向上之不同位置中。因此,頁面52a、52b之位元線及源極線經偏壓至相同電壓位準,但頁面52b與未選定全域字線42b相關聯。同時,記憶體頁面54a及54b與相同NOR記憶體串相關聯但在Y方向上之不同位置中。記憶體頁面54a連接至選定全域字線42a,且記憶體頁面54b連接至未選定全域字線42b。
在本具體實例中,記憶體頁面包括共用共同字線且進一步共用相同連續氧化物半導體通道區之NOR記憶體串之兩個鄰近堆疊中的鐵電儲存電晶體。在一個具體實例中,記憶體陣列50包括8層NOR記憶體串,且記憶體頁面包括跨越NOR記憶體串之兩個鄰近主動堆疊的至少16個鐵電儲存電晶體(或16個位元)。在其他具體實例中,氧化物半導體通道可在各窄溝槽22之底部處分離。在彼情況下,NOR記憶體串之各堆疊中的鐵電儲存電晶體形成其自身之記憶體頁面。舉例而言,在氧化物半導體通道在窄溝槽之底部處分離的情況下,記憶體陣列50可包括跨越8層NOR記憶體串之一個主動堆疊的8個鐵電儲存電晶體(或8個位元)之記憶體頁面。
在本具體實例中,抹除操作抹除了鐵電儲存電晶體之記憶體頁面。在一些實例中,此被稱為區塊抹除操作。舉例而言,抹除操作抹除了與選定頁面52a中之選定全域字線42a相關聯的所有鐵電儲存電晶體。為了抹除選定頁面52a中之鐵電儲存電晶體,使用比源極線電壓及位元線電壓更正之字線電壓。在一些具體實例中,源極線電壓及位元線電壓均被設定為0V且選定全域字線42a 經驅動為2V至3V。在本實例中,選定全域字線42a經驅動為2.2V。為了抑制其他未選定鐵電儲存電晶體上之抹除,未選定全域字線42b經偏壓至低於選定全域字線42a之電壓的正電壓。舉例而言,未選定全域字線42b經偏壓至選定全域字線42a之電壓的一半,諸如1.1V。未選定頁面54a、54b之源極線電壓及位元線電壓經驅動為與未選定全域字線42b相同的電壓(例如,1.1V),此跨越此等未選定鐵電儲存電晶體而產生0V之閘極至源極電壓。對於頁面52b中之鐵電儲存電晶體,藉助於作為與選定頁面52a相同之一組NOR記憶體串,源極線及位元線經偏壓至0V。然而,由於此等未選定鐵電儲存電晶體之閘極端子經偏壓至未選定全域字線電壓(例如1.1V)且跨越此等未選定鐵電儲存電晶體之閘極至源極電壓不足以翻轉電晶體的極化狀態,因此將不抹除此等未選定鐵電儲存電晶體。因此,僅抹除頁面52a中之鐵電儲存電晶體。在本說明書中,已抹除之鐵電儲存電晶體具有第一邏輯狀態「1」。
圖6繪示在本發明之具體實例中的圖5中之抹除操作之後的可實施於NOR記憶體串之3維陣列中的程式化操作。參考圖6,在已抹除選定頁面52a中之鐵電儲存電晶體(邏輯狀態「1」)之後,將會基於寫入資料而將該頁面中之一些鐵電儲存電晶體程式化至第二邏輯狀態「0」。在圖6中,假定藉由虛線框44表示之電晶體將要經程式化。其他電晶體未經程式化且將保持與抹除狀態(「1」)相關聯之邏輯狀態。
為了程式化選定頁面52a中之選定鐵電儲存電晶體,使用比源極線電壓及位元線電壓更負之字線電壓。替代地,可使待程式化之鐵電儲存電晶體的源極線電壓及位元線電壓比字線電壓更正。在本揭示內容之具體實例中,鐵電儲存電晶體之程式化操作實施非對稱程式化。非對稱程式化係指使用不同之源極線電壓及位元線電壓用於程式化操作。在本具體實例中,為了程式化選定頁面52a中之選定鐵電儲存電晶體(由虛線框44表示),選定全域字線42a經設定為0V。 用於待程式化之選定鐵電儲存電晶體的位元線電壓經設定為1.8V,而用於未選定鐵電儲存電晶體之位元線電壓經設定為0.8V。用於所有鐵電儲存電晶體之源極線電壓亦經設定為0.8V。如此組態,僅具有負閘極至源極電壓(例如,-0.8V)及足夠大之負閘極至汲極電壓(例如,-1.8V)的鐵電儲存電晶體將在汲極端子處經歷足夠高之電場以將電晶體之極化狀態翻轉為程式化狀態(邏輯「0」)。選定頁面52a中具有僅-0.8V之閘極至汲極電壓之其他鐵電儲存電晶體將保持其先前抹除狀態(例如,邏輯「1」)。
為了抑制其他未選定鐵電儲存電晶體上之程式化,未選定全域字線42b經偏壓至比選定全域字線42a之電壓更正的電壓。舉例而言,未選定全域字線42b經偏壓至0.8V。未選定頁面54a、54b之源極線電壓及位元線電壓經驅動為與未選定全域字線42b相同的電壓(例如,0.8V)。因此,0V之閘極至源極電壓經施加至未選定頁面54b中之未選定鐵電儲存電晶體上,且此等電晶體將未經程式化。未選定頁面54a中之鐵電儲存電晶體具有-0.8V之負閘極至源極電壓,但閘極至汲極電壓僅為-0.8V,此不足以改變此等鐵電儲存電晶體的極化狀態。對於頁面52b中之未選定鐵電儲存電晶體,藉助於作為與選定頁面52a相同的一組NOR記憶體串而將源極線電壓及位元線電壓偏壓至與頁面52a中之電晶體相同的值。然而,由於此等未選定鐵電儲存電晶體之閘極端子經偏壓至未選定全域字線電壓(例如0.8V)且跨越此等未選定鐵電儲存電晶體之閘極至源極電壓係0V以保持此等電晶體斷開,因此將不程式化此等未選定鐵電儲存電晶體。因此,僅程式化頁面52a中之選定鐵電儲存電晶體(由框44表示)。
在圖6之記憶體陣列50中,連續通道使得寄生電晶體裝置在Z方向上形成於兩個鄰近鐵電儲存電晶體之兩個位元線之間的區中,如由圖6中之虛線橢圓形45a至45f所表示。此等寄生電晶體裝置中之各者包括鐵電閘極介電層、通道區以及充當導電源極/汲極端子之兩個位元線。儘管記憶體陣列50包括此等 寄生電晶體裝置,但其存在並不影響記憶體操作。特別地,將在抹除操作期間抹除寄生電晶體裝置45a至45f。接著在程式化操作期間,兩個未選定鐵電儲存電晶體之間的寄生電晶體裝置(例如,45d)將未經程式化,並且具有經選擇以用於程式化之至少一個相鄰鐵電儲存電晶體的寄生電晶體裝置(例如,45a至45c及45e至45f)將同時經程式化。然而,寄生電晶體裝置之程式化增大寄生電晶體裝置之臨限電壓,此具有斷開經程式化寄生電晶體裝置以用於讀取操作的作用。因此,寄生電晶體裝置在程式化操作期間之偶然程式化並不影響記憶體陣列50之操作。
圖7繪示在本發明之具體實例中的圖5及圖6中之寫入操作之後的可實施於NOR記憶體串之3維陣列中的讀取操作。參考圖7,為了自選定頁面52a讀取鐵電儲存電晶體,施加較小正閘極至源極電壓且施加較小正位元線電壓。在本具體實例中,藉由將選定全域字線42a設定為0.7V之正電壓、將源極線電壓設定為0V且將位元線電壓設定為0.5V來執行讀取操作。如此偏壓,處於抹除狀態中之鐵電儲存電晶體將導電,且「接通」電流Ion在經抹除儲存電晶體之位元線與源極線之間流動。同時,處於程式化狀態中之鐵電儲存電晶體將為非導電的,且在經程式化儲存電晶體之位元線與源極線之間無電流流動,除了較小洩漏電流,被稱為「斷開」電流Ioff。
在讀取操作期間,未選定全域字線42b經設定為0V。未選定記憶體頁面54a、54b亦將具有設定為0V之位元線電壓及源極線電壓。對於屬於與選定頁面52a相同之NOR記憶體串的頁面52b中之未選定鐵電儲存電晶體,將源極線電壓及位元線電壓偏壓至與頁面52a中之電晶體相同的值。然而,由於此等未選定鐵電儲存電晶體之閘極端子經偏壓至未選定全域字線電壓(例如0V)且跨越此等未選定鐵電儲存電晶體之閘極至源極電壓係0V以保持此等電晶體斷開,因此將不讀取此等未選定鐵電儲存電晶體。
如此偏壓,經抹除之選定頁面52a中的鐵電儲存電晶體將傳導電流Ion,而經程式化之選定頁面52a中的鐵電儲存電晶體將傳導電流Ioff。鐵電儲存電晶體之位元線連接至感測放大器以感測胞元電流且產生指示胞元電流之輸出邏輯值。兩個位元線之間的寄生電晶體裝置將不影響讀取操作,不管寄生裝置是經抹除還是經程式化。此係由於寄生電晶體裝置之源極-汲極端子經偏壓至相同位元線電壓(0.5V),且因此無電流將在此等寄生電晶體裝置中流動。
在一些具體實例中,NOR記憶體串之三維陣列中之鐵電儲存電晶體可經誘發以儲存多狀態資料,亦即,儲存與多於兩個邏輯狀態相對應的多於兩個極化狀態之資料。在一個具體實例中,鐵電儲存電晶體經操作以藉由以下操作來儲存多狀態或多級資料:將鐵電儲存電晶體抹除至表示一個極化狀態之較低臨限電壓位準,且隨後將鐵電儲存電晶體程式化至兩個或更多個中間狀態,各狀態具有比與抹除狀態相關聯之臨限電壓位準高的臨限電壓位準。
在一些具體實例中,使用上文參考圖5所描述之偏壓條件來抹除鐵電儲存電晶體。舉例而言,選定全域字線經驅動為2.2V,選定位元線及源極線經驅動為0V。未選定全域字線、未選定位元線以及未選定源極線經驅動為1.1V。在此偏壓條件下,在第一臨限電壓係用於鐵電儲存電晶體之較低或最低臨限電壓的情況下抹除選定鐵電儲存電晶體。
在一些具體實例中,相同頁面(諸如頁面52a)中之鐵電儲存電晶體在單個程式化操作中經程式化至多個邏輯狀態。亦即,相同頁面中之鐵電儲存電晶體的臨限電壓自經抹除臨限電壓位準增大至相同程式化操作中之不同較高臨限電壓位準。因此,僅需要兩個寫入循環(一個抹除及一個程式化)以將多個(或多於兩個)邏輯狀態儲存在鐵電儲存電晶體中。
在一個實例中,用於將相同頁面中之所有鐵電儲存電晶體程式化至兩個程式化狀態的偏壓條件包括將選定全域字線驅動為0V且取決於用於各別 鐵電儲存電晶體之所要程式化狀態而將選定位元線驅動為1.6V或2V。以此方式,選定鐵電儲存電晶體可經程式化至在單個程式化操作中具有不同程式化臨限電壓位準之兩個程式化狀態,這些程式化狀態連同抹除狀態一起使得三個邏輯狀態儲存在選定頁面的鐵電儲存電晶體中。在另一實例中,用於將相同頁面中之所有鐵電儲存電晶體程式化至三個程式化狀態的偏壓條件包括將選定全域字線驅動為0V且取決於用於各別鐵電儲存電晶體之所要程式化狀態而將選定位元線驅動為1.6V、1.8V或2V。以此方式,選定鐵電儲存電晶體可經程式化至在單個程式化操作中具有不同程式化臨限電壓位準之三個程式化狀態,這些程式化狀態連同抹除狀態一起使得四個邏輯狀態儲存在選定頁面的鐵電儲存電晶體中。在本實例中,在多狀態程式化操作期間,所有源極線及未選定位元線以及未選定全域字線可經設定為0.8V。在其他實例中,記憶體頁面中之選定鐵電儲存電晶體可藉由將諸如1.6V與2.0V之間的電壓值等不同程式化電壓施加至位元線而經程式化至相同程式化操作中的任何數目個程式化狀態。記憶體頁面中之選定鐵電儲存電晶體可藉由在諸如1.6V與2.0V之間的連續程式化電壓值等連續電壓範圍內施加程式化電壓而經程式化至臨限電壓值的連續區。
在其他具體實例中,相同頁面(諸如頁面52a)中之鐵電儲存電晶體在個別程式化操作中經程式化至多個邏輯狀態。亦即,在抹除操作之後,選定鐵電儲存電晶體經程式化以在個別程式化操作中將臨限電壓增大至不同位準。在一個實例中,選定全域字線經驅動為0V。隨後在第一程式化操作中,第一群組選定位元線經驅動為1.6V(VPP電壓)以將相關聯之鐵電儲存電晶體程式化至第二邏輯狀態(抹除狀態係第一邏輯狀態)。所有源極線及未選定位元線以及未選定全域字線經設定為0.44*VPP之電壓值,亦即0.7V。為了在第二程式化操作中程式化另一邏輯狀態,第二群組選定位元線經驅動為2.0V(VPP電壓)以將相關聯之鐵電儲存電晶體程式化至第三邏輯狀態。所有源極線及未選定位元 線以及未選定全域字線經設定為0.44*VPP之電壓值,亦即,0.88V。可執行連續程式化操作以使用不同VPP電壓值將選定鐵電儲存電晶體程式化至任何數目個邏輯狀態。
在以上描述中,描述電壓偏壓條件,且提供實例電壓值以繪示鐵電儲存電晶體之記憶體陣列的抹除、程式化及讀取操作。上文所描述之電壓僅為說明性的且並不意欲為限制性的。在其他具體實例中,其他電壓值可用於實施用於抹除、程式化及讀取操作之電壓偏壓條件。
如上文所描述,在本揭示內容之具體實例中,記憶體結構之共同源極線可保持浮置或並不電連接至任何電位。實情為,共同源極線可在抹除、程式化及讀取操作之前使用該對NOR記憶體串中的位元線中之一者或兩者進行預充電。在一個具體實例中,預充電操作經由預充電電晶體將位元線設定為所要電壓,且接著源極線自位元線經充電至等於位元線電壓之電壓。
用於感測放大器之位元線選擇
返回至圖1,記憶體結構10展示為包括在8層三維記憶體結構之各層或平面上具有四個位元線之四個主動堆疊。鐵電儲存電晶體20形成於各主動堆疊之兩側上以沿著各主動條帶形成NOR記憶體串。在實際實施方案中,記憶體結構10可形成有每層數千個位元線(例如,2048個位元線),其中各位元線耦接至數千個LWL結構以沿著主動條帶形成數千個鐵電儲存電晶體20(例如,4096個電晶體)作為NOR記憶體串。
在一些具體實例中,記憶體結構10中之儲存電晶體以具有給定位元組大小之記憶體頁面為單位而經存取,並且形成於記憶體陣列下的半導體基板12中之支援電路系統包括用於輸出記憶體頁面位元組大小之讀取資料的感測放大器電路。在一個實例中,可在64位元組或512位元之記憶體頁面大小中存取記憶體結構10。在彼情況下,記憶體陣列下之支援電路可包括512個感測放大器 以輸出512位元之讀取資料。在一些具體實例中,位元線選擇器用以將記憶體結構中之數千個位元線多工至給定數目個感測放大器以使得能夠存取記憶體資料之頁面。舉例而言,位元線選擇器可用於將16k位元線多工至512個感測放大器。
圖8繪示可實施於本發明之具體實例中的NOR記憶體串之三維陣列中的位元線選擇器。在上文所描述之具體實例中,形成於主動堆疊中之鐵電儲存電晶體屬於相同記憶體頁面且一起經存取。參考圖8,位元線選擇器電路80經組態以使得能夠跨越屬於相同主動堆疊之記憶體陣列的所有層而選擇位元線,藉此選擇屬於相同記憶體頁面之儲存電晶體。
在本具體實例中,位元線選擇器電路80包括多個位元線選擇器SEL0至SEL31。在本圖示中,為簡單起見僅展示兩個選擇器SEL0及SEL31。各位元線選擇器SELn包括多工器82(例如,多工器電路82-1、82-2等),其中各多工器82自32行中選擇一行位元線。多工器82可被稱為32:1多工器或32:1選擇器。在本具體實例中,多工器82接收選擇信號S0至S31以自32個輸出端子中選擇或啟動一個輸出端子88。舉例而言,多工器82-1自32個輸出端子88-0至88-31中選擇一個輸出端子。同時,多工器82-31自32個輸出端子88-992至88-1023中選擇一個輸出端子。各輸出端子88耦接至閘極端子至一組通道電晶體。各組通道電晶體跨越記憶體陣列之所有層而在第一端子處接收相同行的位元線信號。當通道電晶體係藉由輸出端子88啟動時,位元線信號經傳送至該組通道電晶體之各別第二端子。該組通道電晶體之第二端子將會諸如經由金屬互連件而連接至各別感測放大器電路。
舉例而言,在位元線選擇器SEL0處,各輸出端子88-0至88-31連接至一組通道電晶體,其中各組中之通道電晶體連接至各別感測放大器電路SA00至SA07。各輸出端子88-0至88-31連接至鐵電儲存電晶體之不同頁面。舉例而言,輸出端子88-0跨越記憶體陣列之層L0至L7而連接至位元線B0,且輸出端 子88-31跨越記憶體陣列之層L0至L7而連接至位元線B31。同時,位元線選擇器SEL31包括具有輸出端子88-992至88-1023之32:1多工器82-31,其中各組中之通道電晶體連接至各別感測放大器電路SA248至SA255。各輸出端子88-992至88-1023連接至鐵電儲存電晶體之不同頁面。舉例而言,輸出端子88-992跨越記憶體陣列之層L0至L7而連接至位元線B992,且輸出端子88-1023跨越記憶體陣列之層L0至L7而連接至位元線B1023。
如此組態,在位元線選擇器SEL0至SEL31處,多工器82-0至82-31回應於選擇信號S0至S31而各自選擇一個輸出端子88。因此,選擇與各多工器相關聯之一行位元線,其中各選定行包括來自陣列之所有層的位元線。因此選擇總共32行之位元線,其中各行耦接至各別感測放大器電路。在此實例中,32個選定行之位元線連接至256個感測放大器電路SA0至SA255,以提供256個位元之讀取資料。
本文中所描述之位元線選擇器電路80僅為說明性的且並不意欲為限制性的。各種電路組態可用於實施本文中所描述之位元線選擇。在本文中提供位元線選擇器電路80作為一個例示性具體實例。
製造製程
圖9(a)至圖9(n)繪示用於製造記憶體結構之製程,該記憶體結構包括根據本發明之具體實例的鐵電儲存電晶體之NOR記憶體串之3維陣列。圖9(a)至圖9(h)繪示NOR記憶體串之3維陣列之一部分的豎直橫截面視圖(亦即,在X-Z平面中)。圖9(i)至圖9(n)中之各圖包括兩個視圖:視圖(i)係視圖(ii)中沿著線A-A'的水平橫截面視圖(亦即,在X-Y平面中),並且視圖(ii)係視圖(i)中沿著線A-A'之豎直橫截面視圖(亦即,在X-Z平面中)。
參考圖9(a),最初,藉由將(i)隔離介電層104及(ii)犧牲層106連續沈積於半導體基板101之平坦表面上以形成多層結構而形成記憶體結構 100。在一些具體實例中,緩衝層102可在隔離介電層104及犧牲層106形成於基板101上之前設置於半導體基板101之表面上。在一些具體實例中,緩衝層102可為碳氧化矽(SiOC)層或氧化矽(SiO2)層。在本具體實例中,隔離介電層104係氧化矽層且可具有30nm之厚度。犧牲層106係氮化矽層,且可具有40nm之厚度。在後續處理中,犧牲層106將在金屬替換製程中由導電層替換。圖9(a)展示在沈積初始薄膜層之後的記憶體結構100。如上文所描述,尺寸出於說明性目的而提供於本說明書中且並不意欲為限制性的。在實際實施方案中,可使用任何合適之厚度或尺寸。這些圖式未必按比例。
參考圖9(b),在光微影圖案化步驟之後使用例如各向異性蝕刻來使第一組溝槽108形成於記憶體結構100中。在一些實例中,溝槽108可為70nm寬,其中間隔為190nm。參考圖9(c),接著將非晶形金屬氧化物半導體層120保形地沈積於溝槽108之經曝露側壁上。可使用例如原子層沈積(ALD)技術、電漿增強型ALD技術或使用物理氣相沈積(PVD)來沈積非晶形金屬氧化物半導體層120(「氧化物半導體層120」)。特別地,氧化物半導體層120可在低處理溫度下形成,諸如低於400℃。在本具體實例中,氧化物半導體層120係氧化銦鎵鋅(InGaZnO或「IGZO」)層。舉例而言,使用熱ALD或電漿增強型ALD之IGZO沈積可在低至200℃之處理溫度下進行。可使用之其他氧化物半導體材料包括氧化銦鋅(InZnO或「IZO」)、氧化銦鋁鋅(IAlZnO)或氧化銦錫鋅(ITZO)。在一個具體實例中,氧化物半導體層120具有10nm之厚度。氧化物半導體層120將變成待形成之鐵電儲存電晶體的通道區。
在本具體實例中,沈積之氧化物半導體層120係沿著溝槽108之經曝露側壁的連續層。在一些具體實例中,在沈積氧化物半導體層120之後,可進行蝕刻製程以蝕刻掉溝槽108之底部處的氧化物半導體層120之部分,藉此分離形成於溝槽之側壁上的氧化物半導體層。自溝槽108之底部對氧化物半導體層 120的蝕刻係視情況選用的,且若需要某些特定記憶體頁面大小,則可包括該蝕刻,如上文所描述。
參考圖9(d),接著藉由介電材料110填充溝槽108。在一些具體實例中,介電材料110係氧化矽材料,諸如SiO2。可使用例如化學機械拋光(CMP)自記憶體結構100之頂部去除多餘介電材料。圖9(d)展示所得記憶體結構100。
參考圖9(e),在來自介電材料110之機械支撐件的情況下,接著使用與上文結合圖9(b)所論述之實質上相同的技術來切割第二組溝槽109。在一些實例中,溝槽109可為70nm寬。在鄰近對之第一組溝槽108之間切割第二組溝槽109中的各者,且在鄰近對之第一組溝槽108之間實質上等距地切割第二組溝槽109中的各者。由於溝槽108及109在多層結構中經切割,因此多層結構中之堆疊形成,其在本說明書中被稱為「主動堆疊」。在一些實例中,主動堆疊各自大致為60nm寬。主動堆疊中之層104及106的所得窄條帶在本文中被稱為「主動條帶」。
此後,使用例如濕式蝕刻來去除犧牲氮化矽層106,藉此在隔離介電層104之間產生空腔,如圖9(f)中所展示。用導電層112填充空腔,如圖9(g)中所展示。在一些具體實例中,導電層112係耐火金屬層,諸如鉬(Mo)或鎢(W)。在其他具體實例中,導電層112可為選自以下之金屬層:鉬、鈦、鎢、鑭、鉭、釕、其任何矽化物、其任何氮化物,及其任何組合。舉例而言,可使用例如原子層沈積(ALD)技術來形成導電層112。蝕刻步驟自溝槽109之側壁去除沈積材料中之任一者。在一些實例中,各向同性濕式蝕刻用以自溝槽109之側壁去除沈積材料。在本具體實例中,導電層112係鉬層且形成待形成之鐵電儲存電晶體的源極端子及汲極端子。
其後,接著諸如使用ALD製程將非晶形金屬氧化物半導體層120保形地沈積於溝槽109之經曝露側壁上。氧化物半導體層120可具有10nm之厚 度。接著用諸如SiO2等介電材料110來填充溝槽109。可諸如藉由CMP自記憶體結構100之頂部去除多餘沈積材料。所得記憶體結構100展示於圖9(h)中。
參考圖9(i),其後,將通孔114圖案化,且使用例如各向異性蝕刻來蝕刻藉由通孔114曝露之介電材料110。通孔114可以橢圓形狀而經遮蔽,如圖9(i)之水平橫截面視圖(i)中所展示。在一些實例中,橢圓形狀遮罩開口可具有沿著X方向之100nm的長軸及沿著Y方向之60nm的短軸。稍後用介電材料來填充通孔114,以便隔離待形成之NOR記憶體串中之鄰近儲存電晶體。
參考圖9(j),接著用犧牲氮化矽襯裡115及犧牲非晶矽層116來填充通孔114。可使用例如CMP去除記憶體結構100之頂部上之多餘材料。在通孔114經填充之情況下,接著使用例如濕式蝕刻步驟來去除溝槽108及109中之介電材料110的剩餘部分,如圖9(k)中所繪示。因此,空腔118形成於通孔114外部之溝槽108及109中,這些通孔現填充有氮化矽襯裡115及非晶矽層116之犧牲層。
參考圖9(l),鐵電閘極介電層122隨後保形地沈積於空腔118之經曝露側壁上。在一些具體實例中,鐵電閘極介電層122係藉由合適之沈積方法中的任一者進行沈積,這些沈積方法包括但不限於化學氣相沈積(CVD)、低壓化學氣相沈積(LPCVD)、物理氣相沈積(PVD)以及原子層沈積(ALD)。亦可使用其他沈積方法,諸如蒸發及電沈積。在一些具體實例中,鐵電閘極介電層122係摻雜氧化鉿(HfO2)層。在一個具體實例中,氧化鉿摻雜有氧化鋯(ZrO2)以形成氧化鉿鋯層(HfZrO或「HZO」)。在另一具體實例中,氧化鉿摻雜有矽(Si)、銥(Ir)及鑭(La)。在一些具體實例中,鐵電閘極介電層122係選自以下之材料:摻鋯氧化鉿(HZO)、摻矽氧化鉿(HSO)、摻鋁鋯氧化鉿(HfZrAlO)、摻鋁氧化鉿(HfO2:Al)、摻鑭氧化鉿(HfO2:La)、氮氧化鉿鋯(HfZrON)、氧化鉿鋯鋁(HfZrAlO),以及包括鋯雜質之任何氧化鉿。
在一個具體實例中,鐵電閘極介電層122具有4nm之厚度。在一 些具體實例中,介面介電層(有時被稱為「介面層」)形成於氧化物半導體層120與鐵電閘極介電層122之間。在一些具體實例中,使用具有高電容率(K)之材料(亦被稱為「高K」材料)來形成介面介電層。在一個實例中,介面介電層(若存在)可為氮化矽(Si3N4)層且具有1nm之厚度。鐵電閘極介電層122可經沈積且接著經退火以在鐵電材料中形成鐵電相。鐵電閘極介電層122形成待形成之鐵電儲存電晶體的閘極介電層。
在沈積之鐵電閘極介電層122經退火之後,用導電層124來填充空腔118,該導電層可包括連續沈積之氮化鈦(TiN)襯裡及鎢(W)層。可使用例如原子層沈積(ALD)技術來形成TiN襯裡。在空腔118中之各者中,在鄰近通孔114(現由犧牲材料115、116填充)之間,導電層124提供充當用於在相同主動堆疊中豎直對準的鐵電儲存電晶體中之各者的閘極電極之豎直區域字線(LWL)。由鐵電閘極介電層122與導電層124之組合產生的結構在本文中被稱為區域字線(LWL)結構。可諸如藉由CMP自記憶體結構100之頂部去除多餘沈積材料。圖9(l)繪示所得記憶體結構100。
有指導性的係應注意,記憶體結構100包括在記憶體結構之中心部分中的規則大小之空腔118a以及在記憶體結構之邊緣處的延伸大小之空腔118b(圖9(k))。因此,記憶體結構100包括形成於規則大小之空腔118a中的LWL結構,這些空腔將用於形成NOR記憶體串之鐵電儲存電晶體。在適用時,形成於記憶體結構100之邊緣處的延伸大小之空腔118b中的結構可為虛擬結構或其可轉換成非記憶體電晶體,諸如預充電電晶體。記憶體串之邊緣處的記憶體結構100之準確組態對本發明之實踐而言並非關鍵的。
參考圖9(m),在LWL結構形成之後,形成於通孔114中之犧牲材料現經去除,由此形成空腔126。在本具體實例中,諸如藉由使用濕式蝕刻步驟來去除非晶矽層116。氮化矽襯裡115留在空腔126中。在其他具體實例中,亦可 諸如藉由使用濕式蝕刻步驟來去除氮化矽襯裡115。
參考圖9(n),介電材料130接著填充經曝露空腔126。在一些具體實例中,介電材料130係氧化矽,諸如SiO2。可藉由CMP去除記憶體結構100之頂部上之多餘材料。所得記憶體結構100包括形成於多個主動堆疊中之鐵電儲存電晶體的多層NOR記憶體串以實現具有大容量之記憶體裝置。特別地,NOR記憶體串中之鐵電儲存電晶體係由作為源極端子及汲極端子之導電層112、作為通道區的氧化物半導體層120、作為閘極介電層之鐵電閘極介電層122以及作為閘極端子或閘極導體之導電層124來形成。記憶體結構100包括作為在Z方向上跨越主動堆疊之所有層的連續層之氧化物半導體層120。此外,導電層112經配置以使得NOR記憶體串對共用共同源極線。
在圖9(n)之記憶體結構100中,氧化物半導體層120形成為跨越主動堆疊之連續層,且進一步係在Y方向上沿著NOR記憶體串之連續層。使氧化物半導體層120留在LWL結構之間並不會影響記憶體裝置,因為LWL結構之間的區僅用介電材料來填充。然而,在一些具體實例中,氧化物半導體層120可在LWL結構之間分離,如圖2之記憶體結構30所繪示。
圖10(a)至圖10(b)繪示用於製造記憶體結構之替代製程,該記憶體結構包括根據本發明之具體實例的鐵電儲存電晶體之NOR記憶體串之3維陣列。參考圖10(a),記憶體結構200已按與上文參考圖9(a)至圖9(h)所描述之相同方式建構,其中所得結構包括交替之隔離介電層104與導電層112以及由襯有氧化物半導體層120且填充有介電材料110的溝槽分離之主動堆疊,如圖9(h)中所展示。
此後,將通孔114圖案化,且使用例如各向異性蝕刻來蝕刻藉由通孔114曝露之介電材料110。在本具體實例中,在自通孔114去除介電材料110之後,亦諸如藉由各向異性乾式蝕刻或濕式蝕刻製程來去除通孔114中之經曝露氧 化物半導體層120。因此,氧化物半導體層120僅保持在通孔114外部,且氧化物半導體層120之各片段係沿著待形成之NOR記憶體串而在Y方向上彼此分離。進行上文參考圖9(j)至圖9(n)所描述之後續處理步驟以完成記憶體結構200之製造。參考圖10(b),LWL結構形成於通孔114之間的空腔中。LWL結構包括鐵電閘極介電層122及導電層124。形成於通孔114中之犧牲材料係由諸如氧化矽等介電材料130替換。如圖10(b)之水平視圖(i)中所展示,氧化物半導體層120係在Y方向上沿著NOR記憶體串分離且僅設置成鄰近各LWL結構。
在本發明之具體實例中,記憶體結構可使用氣隙作為共用共同源極線之NOR記憶體串對之間的絕緣而經建構。氣隙具有大致1.0之介電常數,此顯著低於大部分介電材料,由此有效地減小在Z方向上的在一對NOR記憶體串中之位元線與鄰近對NOR記憶體串中之位元線之間的寄生電容。氣隙改良鄰近NOR記憶體串對之間的隔離且增強自其形成之記憶體裝置的效能。圖11係記憶體結構之一部分的橫截面視圖,該記憶體結構包括本發明之具體實例中的藉由氣隙空腔隔離之NOR記憶體串之3維陣列。圖1、圖3及圖11中之相同元件用相同附圖標號表示以簡化論述。參考圖11,記憶體結構300包括形成於半導體基板(圖11中未示)上之鐵電儲存電晶體的NOR記憶體串之三維陣列。在本具體實例中,毗鄰相同窄溝槽22之NOR記憶體串的一對主動堆疊24共用共同氧化物半導體通道區25、鐵電閘極介電層26以及閘極電極28。形成於一個窄溝槽22中之氧化物半導體通道區25與形成於其他窄溝槽22中之氧化物半導體通道區25隔離。各主動堆疊24具有形成於堆疊之兩側上的鐵電儲存電晶體。在LWL結構在Y方向上錯開之情況下,鄰近窄溝槽22具有儲存電晶體,這些儲存電晶體在Y方向上彼此偏移地形成以使得主動堆疊24不包括在X方向上跨越主動堆疊而直接形成之儲存電晶體。形成於各溝槽22中之區域字線結構係藉由介電材料23彼此隔離。
在記憶體結構300中,各對主動層包括藉由隔離層17a分離之第一 共同位元線(第一導電層16a)及共同源極線(第二導電層18)以及藉由隔離層17b而與共同源極線18分離之第二共同位元線(第三導電層16b),以形成第一及第二NOR記憶體串。在本揭示內容之具體實例中,各對第一及第二NOR記憶體串係藉由在本文中亦被稱為「氣隙空腔」之氣隙或空腔315而在Z方向上與其他對分離。以此方式,氣隙315使記憶體結構之各主動堆疊中之鄰近位元線絕緣。NOR記憶體串之三維陣列可包括底部隔離層305,該底部隔離層形成於記憶體陣列下方以將第一導電層16a與半導體基板隔離。NOR記憶體串之三維陣列可進一步包括頂部隔離層325,該頂部隔離層形成於三維陣列上方以使記憶體陣列與形成於記憶體陣列上方之導電連接器隔離。
在本說明書中,氣隙係指形成於記憶體結構中之不具有任何材料的空腔。在一些具體實例中,氣隙315可藉由在多層連續沈積製程期間用氣隙犧牲層替換一些隔離介電層而形成,諸如圖9(a)中所展示。舉例而言,在圖9(a)之多層結構中,不算最底部隔離介電層,隔離介電層140之各第三層可由氣隙犧牲層替換。在一些具體實例中,氣隙犧牲層係對用以形成源極線18及位元線16a、16b之導電材料具有高蝕刻選擇性且亦對用以隔離源極線且與記憶體串中之位元線隔離的隔離材料17a、17b具有選擇性之材料。在一些具體實例中,氣隙犧牲層可為選自鍺(Ge)、矽鍺(SiGe)或碳(C)之材料。
隨後,在區域字線結構形成於溝槽22中之後,諸如在圖9(n)之形成包括氧化物半導體通道25、鐵電閘極介電層26及閘極電極28的記憶體結構300之製程之後,可接著諸如經由在指定位置處形成於窄溝槽22中的一或多個軸桿來蝕刻掉氣隙犧牲層。可在碳犧牲層之情況下使用各向同性乾式蝕刻或濕式蝕刻或灰化來蝕刻氣隙犧牲層。區域字線結構及形成於主動堆疊24之間的溝槽22中之介電材料23向主動堆疊24提供支撐。將在Y方向上沿著NOR記憶體串之長度的氣隙犧牲層蝕刻掉以產生由鄰近位元線導體定界之長窄空腔315,在本文中被 稱為「氣隙」或「氣隙空腔」。如此形成,記憶體結構300包括在各鄰近對位元線導體16b及16a之間的形成於陣列內之週期性氣隙315。此等週期性氣隙315具有大致1.0之介電常數,此顯著低於可用於位元線隔離之絕緣介電材料的介電常數。舉例而言,相較於氣隙之1.0的介電常數,氧化矽(SiO2)具有4.0之介電常數。在使用空腔或氣隙315作為鄰近位元線之間的絕緣層之情況下,在Z方向上在鄰近位元線對之間的寄生電容大幅度減小。
在一些具體實例中,在去除氣隙犧牲層之後,可沈積氣隙襯裡層以密封由氣隙315曝露之表面。舉例而言,氣隙襯裡層可經應用以密封形成共同位元線16a及16b以及氧化物半導體通道區25之經曝露表面的經曝露導電材料。在一些具體實例中,氣隙襯裡層係介電材料,且在一些實例中,氣隙襯裡層係襯在藉由氣隙空腔315產生之經曝露表面裏的氮化矽層或氧化矽層。
在替代具體實例中,空腔或氣隙315可有利地應用以在鄰近對NOR記憶體串之間的區處將氧化物半導體通道25分段。此外,在一些具體實例中,空腔或氣隙315可進一步應用以亦將鐵電閘極介電層26分段以使鐵電閘極介電層與各對NOR記憶體串隔離。圖12係包括NOR記憶體串之3維陣列的記憶體結構之一部分的橫截面視圖,其中在本發明之替代具體實例中,鐵電電晶體係藉由氣隙空腔隔離。圖11及圖12中之相同元件用相同附圖標號表示以簡化論述。參考圖12,記憶體結構400以與圖11中之記憶體結構300實質上相同的方式形成,以包括在鄰近對NOR記憶體串之間的氣隙或氣隙空腔315。在記憶體結構400中,氣隙空腔315之形成提供機會以進一步蝕刻掉氧化物半導體通道25之經曝露側壁。在一些具體實例中,氣隙315進一步用於蝕刻掉鐵電閘極介電層26之經曝露側壁。在一些具體實例中,氧化物半導體通道側壁及鐵電閘極介電層側壁係藉由濕式蝕刻或各向同性乾式蝕刻來蝕刻或去除。氧化物半導體通道側壁及鐵電閘極介電層側壁之蝕刻製程應對位元線導體層16a、16b具有選擇性,以使得位元線導 體層16a及16b受蝕刻製程之影響最小。在蝕刻製程之後,去除在鄰近對位元線導體16b、16a之間的氧化物半導體通道區及鐵電閘極介電層,如由虛線圓355所展示。因此,氧化物半導體通道25及鐵電閘極介電層26與主動堆疊24中之各對NOR記憶體串隔離。此類隔離有益於減少寄生電容以及在主動堆疊24中(亦即,在Z方向上)之鄰近對NOR記憶體串之間的干擾之消除。在本揭示內容之具體實例中,空氣頂蓋空腔可用以去除或分段僅氧化物半導體通道25,且鐵電閘極介電層26可保持為連續層而留下。
如上文參考圖11所描述,氣隙襯裡層可經沈積以密封藉由氣隙315曝露之表面。特別地,氣隙襯裡層可經應用以密封形成共同位元線16a及16b之經曝露導電材料、氣隙空腔315中之氧化物半導體通道區的經曝露表面以及鐵電閘極介電層26之經曝露表面。在一些具體實例中,氣隙襯裡層可為介電材料,諸如氮化矽或氧化矽。
在一些具體實例中,圖11及圖12中之記憶體結構300、400可使用犧牲層而非隔離層17a、17b來形成,其中犧牲層在後續處理步驟中由空腔或氣隙替換。在彼情況下,記憶體結構形成為在各對源極線與位元線之間具有空腔或氣隙。以此方式,在鄰近源極線導體與位元線導體之間的寄生電容減小。當犧牲層由空腔替換時,氧化物半導體通道25及鐵電閘極介電層26得以保存,因為其形成鐵電儲存電晶體之通道區及閘極介電質。在一些具體實例中,氣隙襯裡層可經應用以密封氣隙空腔之經曝露表面。
在上文所描述之具體實例中,NOR記憶體串之三維陣列的鐵電儲存電晶體使用氧化物半導體材料來形成通道區。在本發明之其他具體實例中,可使用用於通道區之多晶矽材料來形成NOR記憶體串。亦即,以上具體實例中之任一者中所描述的氧化物半導體通道區25可由多晶矽通道替換。在彼情況下,介面介電層經添加於多晶矽通道區與鐵電閘極介電層之間。在一個具體實例中, 介面介電層係氧化矽層(SiO2)、氮化矽層(Si3N4)或氧化鋁層。
在一些具體實例中,可使用具有或不具有重度摻雜之多晶矽層的導電層(諸如金屬)作為源極區或汲極區來各自形成源極層及汲極層。在一個具體實例中,多晶矽通道係重度摻雜之N型層以形成無接合通道。以與氧化物半導體通道相同之方式,重度摻雜之N型通道區形成空乏模鐵電電晶體。在一個具體實例中,多晶矽通道以約2至5×1018cm-3之摻雜劑濃度而摻雜有N型摻雜劑。重度摻雜之N型通道區使得能夠與形成源極層及汲極層之金屬導體直接接觸,由此消除對多晶矽源極-汲極層之需求。
在本揭示內容之其他態樣中,氣隙空腔可應用於記憶體結構中以用於隔離主動堆疊中之個別NOR記憶體串。圖13係包括NOR記憶體串之3維陣列的記憶體結構之一部分的橫截面視圖,其中在本發明之替代具體實例中,鐵電電晶體係藉由氣隙空腔隔離。圖1、圖3及圖13中之相同元件用相同附圖標號表示以簡化論述。參考圖13,記憶體結構500包括形成於半導體基板(圖13中未示)上之鐵電儲存電晶體的NOR記憶體串之三維陣列。記憶體結構500係使用交替之導電層作為共同位元線及共同源極線來建構。因此,如在上文所描述之具體實例中,鄰近對NOR記憶體串並不共用共同源極線。因此,記憶體結構500包括由個別NOR記憶體串11-0至11-7形成之主動堆疊,各NOR記憶體串具有其自身的由隔離層17分離之共同位元線16及共同源極線18。在本具體實例中,各NOR記憶體串形成為鄰近於其自身之氧化物半導體通道區25及鐵電閘極介電層26。毗鄰相同窄溝槽22之NOR記憶體串的一對主動堆疊24共用閘極導體28。各主動堆疊24具有形成於堆疊之兩側上的鐵電儲存電晶體。在LWL結構在Y方向上錯開之情況下,鄰近窄溝槽22具有儲存電晶體,這些儲存電晶體在Y方向上彼此偏移地形成以使得主動堆疊24不包括在X方向上跨越主動堆疊而直接形成之儲存電晶體。形成於各溝槽22中之區域字線結構係藉由介電材料23彼此隔離。
在記憶體結構500中,諸如主動層11-0至11-7等各主動層包括共同位元線(第一導電層16)及共同源極線(第二導電層18),此等線由隔離層17分離以形成NOR記憶體串。在本揭示內容之具體實例中,各NOR記憶體串係藉由氣隙或空氣頂蓋空腔415在Z方向上與其他NOR記憶體串分離。以此方式,氣隙空腔415使記憶體結構之各主動堆疊中之鄰近鐵電儲存電晶體絕緣。NOR記憶體串之三維陣列可包括底部隔離層405,該底部隔離層形成於記憶體陣列下方以將導電層18與半導體基板隔離。NOR記憶體串之三維陣列可進一步包括頂部隔離層425,該頂部隔離層形成於三維陣列上方以使記憶體陣列與形成於記憶體陣列上方之導電連接器隔離。
記憶體結構500以與圖11中之記憶體結構300實質上相同的方式形成,以包括用於隔離NOR記憶體串之氣隙或空腔。在一些具體實例中,記憶體結構500中之氣隙415可藉由在多層連續沈積製程期間用氣隙犧牲層替換一些隔離層而形成,諸如圖9(a)中所展示。舉例而言,在圖9(a)之多層結構中,不算最底部隔離介電層,隔離介電層140之每隔一個層可由氣隙犧牲層替換。隨後,在區域字線結構形成於溝槽22中之後,諸如在圖9(n)之形成包括氧化物半導體通道25、鐵電閘極介電層26及閘極電極28的記憶體結構500之製程之後,可接著諸如經由在指定位置處形成於窄溝槽22中的一或多個軸桿來蝕刻掉氣隙犧牲層。可在碳犧牲層之情況下使用各向同性乾式蝕刻或濕式蝕刻或灰化來蝕刻氣隙犧牲層。區域字線結構及形成於主動堆疊24之間的溝槽22中之介電材料23向主動堆疊24提供支撐。將在Y方向上沿著NOR記憶體串之長度的氣隙犧牲層蝕刻掉以產生由鄰近位元線導體/源極線導體定界之長窄氣隙空腔415。此外,在本具體實例中,氣隙空腔415用作機會以進一步蝕刻掉氧化物半導體通道25之經曝露側壁以及鐵電閘極介電層26之經曝露側壁。以此方式,氧化物半導體通道25及鐵電閘極介電層26與各NOR記憶體串隔離。如此形成,記憶體結構500包括在主動堆疊中 之鄰近NOR記憶體串之各鄰近位元線16與源極線18之間的形成於陣列內之週期性氣隙415。週期性氣隙415具有低介電常數,此有益於減小主動堆疊(Z方向)中之鄰近NOR記憶體串中之位元線與源極線之間的寄生電容。此外,藉由使用氣隙空腔415將氧化物半導體通道及鐵電閘極介電層分段成各NOR記憶體串,進一步減小寄生電容且將主動堆疊24中(亦即,在Z方向上)之鄰近NOR記憶體串之間的干擾最小化。在一些具體實例中,氣隙襯裡層可經應用以密封氣隙空腔之經曝露表面。
在此詳細描述中,針對一個具體實例所描述之製程步驟可用於不同具體實例中,即使這些製程步驟並未明確地描述於不同具體實例中。當在本文中參考包括兩個或更多個所定義步驟之方法時,所定義步驟可以任何次序或同時進行,除非上下文規定或本文中另外提供特定指令。此外,除非上下文規定或另外提供明確指令,否則該方法亦可包括在所定義步驟中之任一者之前、所定義步驟中之兩者之間或在所有所定義步驟之後進行的一或多個其他步驟。
在此詳細描述中,本發明之各種具體實例或實例可以眾多方式實施,包括實施為製程;設備;系統;以及物質組成物。上文連同繪示本發明之原理的隨附圖式提供本發明之一或多個具體實例的詳細描述。結合此等具體實例描述本發明,但本發明不限於任何具體實例。在本發明之範圍內的眾多修改及變化係可能的。本發明之範圍僅受申請專利範圍限制,且本發明涵蓋眾多替代方案、修改以及等效物。在該描述中闡述眾多特定細節以便提供對本發明之透徹理解。出於實例之目的提供此等細節,且可根據申請專利範圍在不存在此等特定細節中之一些或全部的情況下實踐本發明。出於清晰之目的,技術領域中已知關於本發明之技術材料尚未詳細地描述,以使得本發明不會被不必要地遮蔽。本發明係由所附申請專利範圍界定。
10:記憶體結構
11-0:主動層/NOR記憶體串
11-1:主動層/NOR記憶體串
11-2:主動層/NOR記憶體串
11-3:主動層/NOR記憶體串
11-4:主動層/NOR記憶體串
11-5:主動層/NOR記憶體串
11-6:主動層/NOR記憶體串
11-7:主動層/NOR記憶體串
12:半導體基板/基板
14:緩衝層
15:隔離層
16a:第一導電層/導電層/位元線/位元線導體/共同位元線/位元線導體層
16b:第一導電層/導電層/第三導電層/位元線/位元線導體/共同位元線/位元 線導體層
17a:隔離層/隔離材料
17b:隔離層/隔離材料
18:第二導電層/導電層/共同源極線/源極線
20:鐵電儲存電晶體/儲存電晶體
22:窄溝槽/溝槽
23:介電材料
24:窄條帶/主動條帶/主動堆疊
25:氧化物半導體通道區/通道區/氧化物半導體通道
26:鐵電閘極介電層
28:閘極電極/豎直區域字線/區域字線/閘極導體
BL:共同位元線/位元線
SL:共同源極線/源極線

Claims (67)

  1. 一種三維記憶體結構,其形成於半導體基板之平坦表面上方,該記憶體結構包含: 薄膜鐵電場效電晶體(FeFET)之複數個堆疊,其經組織為沿著實質上平行於該半導體基板之該平坦表面的第一方向延伸之NOR記憶體串之複數個堆疊,各堆疊的這些NOR記憶體串沿著實質上垂直於該平坦表面之第二方向而設置成彼此疊加,各NOR記憶體串內之這些鐵電場效電晶體共用共同源極層及共同汲極層,其中各層沿著該第一方向延伸,其中(i)所述NOR記憶體串之各堆疊包含沿著該第二方向而配置成彼此疊加的複數個記憶體串對,各記憶體串對係藉由第一隔離層與其他記憶體串對隔離;(ii)各記憶體串對包含第一共同汲極層、第一共同源極層以及第二共同汲極層,各層係藉由第二隔離層在該第二方向上彼此間隔開配置;(iii)各記憶體串對包含由該第一共同汲極層及該第一共同源極層形成之第一NOR記憶體串,以及由該第二共同汲極層及該第一共同源極層形成之第二NOR記憶體串;(iv)半導體層設置成鄰近於所述NOR記憶體串之各堆疊且與各別堆疊中的這些共同源極層及這些共同汲極層接觸,其中在該第二方向上設置於相鄰的共同源極層與共同汲極層之間的該半導體層形成用於各別NOR記憶體串之這些鐵電場效電晶體的通道區;(v)鐵電閘極介電層設置成鄰近於該半導體層且沿著該第二方向延伸;並且(vi)複數個導體設置成鄰近於在所述NOR記憶體串之相鄰的堆疊之間的該鐵電閘極介電層且沿著該第二方向延伸,各導體充當用於這些相鄰的堆疊之這些NOR記憶體串中的各別鐵電場效電晶體之共同閘極電極。
  2. 如請求項1之記憶體結構,其中該鐵電閘極介電層包含在該第二方向上鄰近於各導體而設置為連續層的鐵電極化層。
  3. 如請求項1之記憶體結構,其中該半導體層包含摻雜N型多晶矽層,且這些鐵電場效電晶體各自包含空乏模電晶體,其中該記憶體結構進一步包含設置於該N型多晶矽層與該鐵電閘極介電層之間的介面介電層。
  4. 如請求項3之記憶體結構,其中該介面介電層包含氮化矽層及一氧化鋁層中之一或多者。
  5. 如請求項1之記憶體結構,其中該半導體層包含氧化物半導體層。
  6. 如請求項5之記憶體結構,其中該氧化物半導體層包含氧化銦鋅(IZO)層及氧化銦鎵鋅(IGZO)層中之一者。
  7. 如請求項5之記憶體結構,其中該鐵電閘極介電層直接接觸該氧化物半導體層,其間實質上無介面介電層。
  8. 如請求項1之記憶體結構,其中該半導體層沿著所述NOR記憶體串之各個各別堆疊的側壁設置為連續層。
  9. 如請求項8之記憶體結構,其中該半導體層包含形成於所述NOR記憶體串之相鄰的堆疊的相對側壁上之連續層。
  10. 如請求項9之記憶體結構,其中與所數NOR記憶體串之一對相鄰的堆疊相關聯的該半導體層係自與所述NOR記憶體串之其他對相鄰的堆疊相關聯的該半導體層隔離。
  11. 如請求項1之記憶體結構,其中該半導體層及該鐵電閘極介電層形成為鄰近於在相鄰的堆疊之間的各別導體,且該半導體層係在該第一方向上自與設置於相同相鄰的堆疊之間的其他導體相關聯之該半導體層隔離。
  12. 如請求項1之記憶體結構,其中該第一隔離層包含氣隙空腔。
  13. 如請求項12之記憶體結構,其中這些氣隙空腔延伸至所述NOR記憶體串之一堆疊中的這些鐵電場效電晶體之該鐵電閘極介電層,該半導體層設置成僅鄰近於該堆疊中之各記憶體串對且藉由相鄰的記憶體串對之間的這些氣隙空腔劃分。
  14. 如請求項13之記憶體結構,其中這些氣隙空腔延伸至形成NOR記憶體串之一堆疊中的這些鐵電場效電晶體之該共同閘極電極的該導體,該半導體層及該鐵電閘極介電層設置成僅鄰近於該堆疊中之各記憶體串對且藉由鄰近記憶體串對之間的這些氣隙空腔劃分。
  15. 如請求項12之記憶體結構,其中該第二隔離層包含氣隙空腔。
  16. 如請求項12之記憶體結構,其中該第一隔離層在該第二方向上具有第一尺寸且該第二隔離層在該第二方向上具有第二尺寸,該第二尺寸係該鐵電場效電晶體之通道長度。
  17. 如請求項16之記憶體結構,其中該第一隔離層之該第一尺寸小於該第二隔離層的該第二尺寸。
  18. 如請求項16之記憶體結構,其中該第一隔離層之該第一尺寸係30 nm,且該第二隔離層的該第二尺寸具有30 nm至80 nm之間的值。
  19. 如請求項1之記憶體結構,其中該共同源極層及該共同汲極層各自包含金屬層。
  20. 如請求項19之記憶體結構,其中與各NOR記憶體串中之這些鐵電場效電晶體相關聯的該半導體層接觸形成該共同源極層及該共同汲極層之這些金屬層以提供用於各鐵電場效電晶體的無接合通道區。
  21. 如請求項19之記憶體結構,其中該金屬層包含金屬,該金屬包含以下中之一或多者:鉬、鈦、鎢、鑭、鉭、釕、任何其矽化物、任何其氮化物及任何其組合。
  22. 如請求項1之記憶體結構,其中各NOR記憶體串之該共同汲極層充當用於各NOR記憶體串的共同位元線。
  23. 如請求項1之記憶體結構,其中該複數個導體各自包含氮化鈦層。
  24. 如請求項23之記憶體結構,其中該複數個導體各自包含形成為鄰近於該鐵電閘極介電層之該氮化鈦層以及形成為鄰近於該氮化鈦層的鎢層。
  25. 如請求項1之記憶體結構,其中該鐵電閘極介電層包含摻雜氧化鉿層。
  26. 如請求項25之記憶體結構,其中該摻雜氧化鉿層包含以下中之一或多者:摻鋯氧化鉿(HZO)、摻矽氧化鉿(HSO)、摻鋁鋯氧化鉿(HfZrAlO)、摻鋁氧化鉿(HfO2:Al)、摻鑭氧化鉿(HfO2:La)、氮氧化鉿鋯(HfZrON)、氧化鉿鋯鋁(HfZrAlO)以及包括鋯雜質的任何氧化鉿。
  27. 如請求項1之記憶體結構,其中各鐵電場效電晶體係藉由將第一電壓施加至該共同源極層及該共同汲極層兩者且將第二電壓施加至相關聯共同閘極電極而以電性方式置於第一極化狀態中;並且各鐵電場效電晶體係藉由將第三電壓施加至該共同汲極層、將第四電壓施加至該共同源極層且將第五電壓施加至該相關聯共同閘極電極而以電性方式置於第二極化狀態中,該第三電壓不同於該第四電壓。
  28. 如請求項1之記憶體結構,其中各鐵電場效電晶體係藉由將第一電壓施加至該共同源極層及該共同汲極層兩者且將至少一第二電壓施加至相關聯共同閘極電極而以電性方式置於第一極化狀態中;並且各鐵電場效電晶體係藉由將電壓施加至該共同汲極層、該共同源極層及該相關聯共同閘極電極而以電性方式置於多於兩個極化狀態中,這些電壓針對該多於兩個極化狀態中之各者而具有不同電壓範圍。
  29. 如請求項28之記憶體結構,其中該多於兩個極化狀態包含類比狀態之連續區。
  30. 如請求項27之記憶體結構,其中在所述NOR記憶體串之各別堆疊中在該第二方向上形成於一行中的鐵電場效電晶體經分組以形成一頁記憶體胞元,該頁記憶體胞元係藉由將該第一電壓施加至各別共同源極層及該共同汲極層且將該第二電壓施加至各別共同閘極電極而一起置於該第一極化狀態中。
  31. 如請求項27之記憶體結構,其中這些NOR記憶體串之這些共同源極層以電性方式浮置,且各別共同源極層在預充電階段期間經偏壓至給定電壓且隨後保持浮置。
  32. 如請求項1之記憶體結構,其中所述NOR記憶體串的各堆疊包含形成於該堆疊之兩側上的側壁上之鐵電場效電晶體。
  33. 如請求項1之記憶體結構,其中用於支援記憶體操作之電路系統形成於複數個鐵電場效電晶體堆疊下面之該半導體基板的該平坦表面處。
  34. 如請求項33之記憶體結構,其中用於支援記憶體操作之該電路系統包括類比及數位電路兩者。
  35. 如請求項33之記憶體結構,其中用於支援記憶體操作之該電路系統回應於提供至該記憶體結構的抹除、程式化及讀取命令而針對該複數個鐵電場效電晶體堆疊實施抹除、程式化及讀取操作。
  36. 如請求項33之記憶體結構,其進一步包含形成於這些NOR記憶體串上方且與這些NOR記憶體串電連接之互連導體層以及用於支援記憶體操作的該電路系統,該互連導體層經設置以用於在這些NOR記憶體串及用於支援記憶體操作之該電路系統當中路由控制及資料信號。
  37. 如請求項36之記憶體結構,其中用於支援記憶體操作之該電路系統包含以下中的兩者或更多者:字線驅動器電路、位元線驅動器電路、輸入/輸出驅動器電路、位址解碼器、感測放大器、用於產生用於該記憶體操作之操作電壓的電壓源、鎖存器、暫存器或其他記憶體元件以及用於管理這些NOR記憶體串之這些鐵電場效電晶體處的這些記憶體操作之狀態機。
  38. 如請求項37之記憶體結構,其中用於支援記憶體操作之該電路系統耦接至形成於個別半導體基板上的記憶體控制器以自該記憶體控制器接收命令及資料信號。
  39. 如請求項1之記憶體結構,其中各鐵電場效電晶體具有長於1小時之資料留存時間以及大於10 8個程式化/抹除循環的程式化/抹除循環耐久性。
  40. 一種三維記憶體結構,其形成於半導體基板之平坦表面上方,該記憶體結構包含: 複數個薄膜鐵電場效電晶體(FeFET),其形成於該半導體基板上方且配置於一或多個平行平面中,其中(i)這些薄膜鐵電場效電晶體經組織為NOR記憶體串,各NOR記憶體串沿著實質上平行於該半導體基板之該平坦表面的第一方向延伸;(ii)這些NOR記憶體串配置在兩個方向上:(a)配置為多個堆疊之NOR記憶體串,各堆疊包括沿著實質上垂直於該平坦表面之第二方向而配置成彼此疊加的所述NOR記憶體串,以及(b)配置為多個列之NOR記憶體串,其沿著實質上正交於該第一方向及該第二方向兩者之第三方向配置;(iii)各NOR記憶體串內之這些鐵電場效電晶體共用共同源極層及共同汲極層,該共同源極層及該共同汲極層各自沿著該第一方向延伸;(iv)各堆疊內之相鄰的NOR記憶體串對共用相同的共同源極層,各堆疊內之相鄰的對的NOR記憶體串係藉由第一隔離層而與其他對隔離;(v)氧化物半導體層設置成鄰近於所述NOR記憶體串之各堆疊且沿著該第二方向延伸以與各別堆疊中的這些共同源極層及這些共同汲極層接觸,在該第二方向上設置於相鄰的共同源極層與共同汲極層之間的該氧化物半導體層形成用於各別NOR記憶體串之這些鐵電場效電晶體的通道區;(vi)鐵電閘極介電層設置成鄰近於該氧化物半導體層且沿著該第二方向延伸;並且(vii)複數個導體設置成鄰近於在所述NOR記憶體串之相鄰的堆疊之間的該鐵電閘極介電層且沿著該第二方向延伸,各導體充當用於這些相鄰的堆疊之這些NOR記憶體串中的各別鐵電場效電晶體之共同閘極電極。
  41. 如請求項40之記憶體結構,其中該鐵電閘極介電層包含在該第二方向上鄰近於各導體而設置為連續層的鐵電極化層。
  42. 如請求項40之記憶體結構,其中該氧化物半導體層沿著所述NOR記憶體串之各個各別堆疊的側壁設置為連續層。
  43. 如請求項40之記憶體結構,其中各NOR記憶體串內之這些鐵電場效電晶體的該共同源極層及該共同汲極層係藉由第二隔離層在該第二方向上間隔開配置。
  44. 如請求項40之記憶體結構,其中該氧化物半導體層包含氧化銦鋅(IZO)層及氧化銦鎵鋅(IGZO)層中之一者。
  45. 如請求項40之記憶體結構,其中該氧化物半導體層及該鐵電閘極介電層形成為鄰近於在相鄰的堆疊之間的各別導體,且該氧化物半導體層係在該第一方向上自與設置於相同相鄰的堆疊之間的其他導體相關聯之該氧化物半導體層隔離。
  46. 如請求項40之記憶體結構,其中該第一隔離層包含氣隙空腔。
  47. 如請求項46之記憶體結構,其中這些氣隙空腔延伸至所述NOR記憶體串之一堆疊中的這些鐵電場效電晶體之該鐵電閘極介電層,該氧化物半導體層設置成僅鄰近於該堆疊中之各記憶體串對且藉由相鄰的記憶體串對之間的這些氣隙空腔劃分。
  48. 如請求項46之記憶體結構,其中這些氣隙空腔延伸至形成所述NOR記憶體串之一堆疊中的這些鐵電場效電晶體之該共同閘極電極的該導體,該氧化物半導體層及該鐵電閘極介電層設置成僅鄰近於該堆疊中之各記憶體串對且藉由相鄰的記憶體串對之間的這些氣隙空腔劃分。
  49. 如請求項40之記憶體結構,其中該共同源極層及該共同汲極層各自包含金屬層;並且其中與各NOR記憶體串中之這些鐵電場效電晶體相關聯的該氧化物半導體層接觸形成該共同源極層及該共同汲極層之這些金屬層以提供用於各鐵電場效電晶體的無接合通道區。
  50. 如請求項40之記憶體結構,其中該鐵電閘極介電層包含摻雜氧化鉿層。
  51. 如請求項40之記憶體結構,其中各鐵電場效電晶體係藉由將第一電壓施加至該共同源極層及該共同汲極層兩者且將第二電壓施加至相關聯共同閘極電極而以電性方式置於第一極化狀態中;並且各鐵電場效電晶體係藉由將第三電壓施加至該共同汲極層、將第四電壓施加至該共同源極層且將第五電壓施加至該相關聯共同閘極電極而以電性方式置於第二極化狀態中,該第三電壓不同於該第四電壓。
  52. 如請求項51之記憶體結構,其中這些NOR記憶體串之這些共同源極層以電性方式浮置,且各別共同源極層在預充電階段期間經偏壓至給定電壓且隨後保持浮置。
  53. 一種三維記憶體結構,其形成於半導體基板之平坦表面上方,該記憶體結構包含: 複數個薄膜鐵電場效電晶體(FeFET),其形成於該半導體基板上方且配置於一或多個平行平面中,其中(i)這些薄膜鐵電場效電晶體經組織為NOR記憶體串,各NOR記憶體串沿著實質上平行於該半導體基板之該平坦表面的第一方向延伸;(ii)這些NOR記憶體串配置在兩個方向上:(a)配置為多個堆疊之NOR記憶體串,各堆疊包括沿著實質上垂直於該平坦表面之第二方向而設置成彼此疊加的所述NOR記憶體串,各堆疊內之這些NOR記憶體串係藉由分離鄰近平面的氣隙空腔彼此隔離,以及(b)配置為多個列之NOR記憶體串,其沿著實質上正交於第一尺寸及該第二方向兩者之第三尺寸配置;(iii)各NOR記憶體串內之這些鐵電場效電晶體共用共同源極層及共同汲極層,該共同源極層及該共同汲極層各自沿著該第一方向延伸;(iv)各NOR記憶體串中之各鐵電場效電晶體包含氧化物半導體層以及形成為鄰近於該氧化物半導體層的鐵電閘極介電層,該氧化物半導體層在該共同源極層與該共同汲極層之間形成通道區;並且(v)複數個導體各自沿著該第二方向延伸,各導體設置於所述NOR記憶體串之相鄰的堆疊之間且充當用於這些鄰近堆疊之這些NOR記憶體串中的各別鐵電場效電晶體之共同閘極電極, 其中至少該氧化物半導體層係藉由各平面處之這些氣隙空腔分離,以將該氧化物半導體層與所述NOR記憶體串的各別堆疊中之各NOR記憶體串隔離。
  54. 如請求項53之記憶體結構,其中該氧化物半導體層及該鐵電閘極介電層兩者係藉由各平面處之這些氣隙空腔分離,以將該氧化物半導體層及該鐵電閘極介電層與所述NOR記憶體串的該各別堆疊中之各NOR記憶體串隔離。
  55. 如請求項53之記憶體結構,其中該鐵電閘極介電層包含在該第二方向上鄰近於各導體而設置為連續層的鐵電極化層。
  56. 如請求項53之記憶體結構,其中各NOR記憶體串內之這些鐵電場效電晶體的該共同源極層及該共同汲極層係藉由第一隔離層在該第二方向上間隔開配置。
  57. 如請求項56之記憶體結構,其中該第一隔離層包含介電層。
  58. 如請求項53之記憶體結構,其中該氧化物半導體層包含氧化銦鋅(IZO)層及氧化銦鎵鋅(IGZO)層中之一者。
  59. 如請求項53之記憶體結構,其中該氧化物半導體層及該鐵電閘極介電層形成為鄰近於在相鄰的堆疊之間的各別導體,且該氧化物半導體層係在該第一方向上自與設置於相同相鄰的堆疊之間的其他導體相關聯之該氧化物半導體層隔離。
  60. 如請求項53之記憶體結構,其中這些氣隙空腔延伸至所述NOR記憶體串之一堆疊中的這些鐵電場效電晶體之該鐵電閘極介電層,該氧化物半導體層設置成僅鄰近於該堆疊中之各記憶體串且藉由相鄰的記憶體串之間的這些氣隙空腔劃分。
  61. 如請求項53之記憶體結構,其中這些氣隙空腔延伸至形成所述NOR記憶體串之一堆疊中的這些鐵電場效電晶體之該共同閘極電極的該導體,該氧化物半導體層及該鐵電閘極介電層設置成僅鄰近於該堆疊中之各記憶體串且藉由相鄰的記憶體串之間的這些氣隙空腔劃分。
  62. 如請求項53之記憶體結構,其中該共同源極層及該共同汲極層各自包含金屬層;並且其中與各NOR記憶體串中之這些鐵電場效電晶體相關聯的該氧化物半導體層接觸形成該共同源極層及該共同汲極層之這些金屬層以提供用於各鐵電場效電晶體的無接合通道區。
  63. 如請求項53之記憶體結構,其中該鐵電閘極介電層包含摻雜氧化鉿層。
  64. 如請求項63之記憶體結構,其中該摻雜氧化鉿層包含以下中之一或多者:摻鋯氧化鉿(HZO)、摻矽氧化鉿(HSO)、摻鋁鋯氧化鉿(HfZrAlO)、摻鋁氧化鉿(HfO2:Al)、摻鑭氧化鉿(HfO2:La)、氮氧化鉿鋯(HfZrON)、氧化鉿鋯鋁(HfZrAlO)以及包括鋯雜質的任何氧化鉿。
  65. 如請求項53之記憶體結構,其中這些NOR記憶體串之這些共同源極層以電性方式浮置,且各別共同源極層在預充電階段期間經偏壓至給定電壓且隨後保持浮置。
  66. 如請求項53之記憶體結構,其中NOR記憶體串的各堆疊包含形成於該堆疊之兩側上的側壁上之鐵電場效電晶體。
  67. 如請求項53之記憶體結構,其中用於支援記憶體操作之電路系統形成於複數個鐵電場效電晶體堆疊下方之該半導體基板的該平坦表面處。
TW111129734A 2021-09-03 2022-08-08 薄膜鐵電電晶體的三維nor記憶體串陣列 TWI856354B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US202163240715P 2021-09-03 2021-09-03
US63/240,715 2021-09-03

Publications (2)

Publication Number Publication Date
TW202318637A TW202318637A (zh) 2023-05-01
TWI856354B true TWI856354B (zh) 2024-09-21

Family

ID=

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009145923A1 (en) 2008-05-30 2009-12-03 Aplus Flash Technology, Inc. Nand string based flash memory device, array and circuit having parallel bit lines and source lines

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009145923A1 (en) 2008-05-30 2009-12-03 Aplus Flash Technology, Inc. Nand string based flash memory device, array and circuit having parallel bit lines and source lines

Similar Documents

Publication Publication Date Title
JP7117406B2 (ja) 3次元垂直norフラッシュ薄膜トランジスタストリング
US11270779B2 (en) Multi-gate NOR flash thin-film transistor strings arranged in stacked horizontal active strips with vertical control gates
TWI787016B (zh) 包含半導體元件的記憶裝置
CN109863575B (zh) 三维阵列中电容耦接非易失性薄膜晶体管串
KR102468978B1 (ko) 임계값 조절 가능한 수직형 트랜지스터들을 사용한 콘텐츠 어드레스가능 메모리 및 그 형성 방법들
US20180315794A1 (en) Methods and apparatus for three-dimensional nonvolatile memory
US9768180B1 (en) Methods and apparatus for three-dimensional nonvolatile memory
US10453531B1 (en) Content addressable memory using threshold-adjustable vertical transistors and methods of forming the same
US9412845B2 (en) Dual gate structure
US9673304B1 (en) Methods and apparatus for vertical bit line structures in three-dimensional nonvolatile memory
US10109680B1 (en) Methods and apparatus for three-dimensional nonvolatile memory
US20190034125A1 (en) Methods and apparatus for three-dimensional nonvolatile memory
US10115770B2 (en) Methods and apparatus for three-dimensional nonvolatile memory
US20180286920A1 (en) Methods and apparatus for three-dimensional nonvolatile memory
TWI856354B (zh) 薄膜鐵電電晶體的三維nor記憶體串陣列
US20220180939A1 (en) Access operations in capacitive sense nand memory
US20230077181A1 (en) Three-dimensional nor memory string arrays of thin-film ferroelectric transistors
US20230081427A1 (en) Three-dimensional memory string array of thin-film ferroelectric transistors formed with an oxide semiconductor channel
US20230078883A1 (en) Three-dimensional memory string array of thin-film ferroelectric transistors formed with an oxide semiconductor channel in a channel last process
US20240347109A1 (en) Memory array of three-dimensional nor memory strings with word line select device
US20240138154A1 (en) 3d cells and array structures and processes
US10283567B2 (en) Methods and apparatus for three-dimensional nonvolatile memory