TWI831614B - 顯示裝置 - Google Patents

顯示裝置 Download PDF

Info

Publication number
TWI831614B
TWI831614B TW112105593A TW112105593A TWI831614B TW I831614 B TWI831614 B TW I831614B TW 112105593 A TW112105593 A TW 112105593A TW 112105593 A TW112105593 A TW 112105593A TW I831614 B TWI831614 B TW I831614B
Authority
TW
Taiwan
Prior art keywords
sub
pixel
pixels
medium
short
Prior art date
Application number
TW112105593A
Other languages
English (en)
Inventor
王聲凱
余建城
紀紹玄
陳家祥
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to TW112105593A priority Critical patent/TWI831614B/zh
Priority to CN202310811847.7A priority patent/CN116819836A/zh
Application granted granted Critical
Publication of TWI831614B publication Critical patent/TWI831614B/zh

Links

Abstract

一種顯示裝置,包括多個第一畫素以及多個第二畫素。各第一畫素包括第一至第三子畫素列。第一子畫素列包括三個中型第一色子畫素。第二子畫素列包括兩個短型第二色子畫素以及一個長型第二色子畫素。第三子畫素列包括三個中型第三色子畫素。第二子畫素列位於第一子畫素列與第三子畫素列之間。各第二畫素包括第四至第六子畫素列。第四子畫素列包括兩個短型第一色子畫素以及一個長型第一色子畫素。第五子畫素列包括三個中型第二色子畫素。第六子畫素列包括兩個短型第三色子畫素以及一個長型第三色子畫素。第五子畫素列位於該第四子畫素列與該第六子畫素列之間。

Description

顯示裝置
本發明是有關於一種顯示裝置。
近年來,隨著顯示技術的不斷進步,消費者對於顯示裝置之顯示品質(如影像解析度、色彩飽和度、視覺效果等)的要求也越來越高。目前,市面上的反射式液晶顯示面板大多包括多個畫素,每個畫素中包含一個紅色子畫素、一個綠色子畫素以及一個藍色子畫素,藉此使液晶顯示面板可以產生彩色的顯示畫面。在特定面板顯示技術下,一個畫素中單一顏色的子畫素只存在點亮與關閉兩種狀態,若要產生灰階變化則需將子畫素做空間的分割,並利用不同的顯示面積來代表不同的灰階,但不當的設計方式會導致人眼可見亮暗紋的缺陷。因此,目前亟需一種可以解決前述問題的方法。
本發明提供一種顯示裝置,可以提供畫素多種灰階變化,且能改善顯示畫面產生亮暗紋的問題。
本發明的至少一實施例提供一種顯示裝置。顯示裝置包括多個第一畫素以及多個第二畫素。第一畫素與第二畫素在第一方向以及第二方向上均交替排列,其中第一方向垂直於第二方向。各第一畫素包括第一子畫素列、第二子畫素列以及第三子畫素列。第一子畫素列包括三個中型第一色子畫素。第二子畫素列包括兩個短型第二色子畫素以及位於兩個短型第二色子畫素之間的一個長型第二色子畫素。第三子畫素列包括三個中型第三色子畫素。第二子畫素列位於第一子畫素列與第三子畫素列之間。各第二畫素包括第四子畫素列、第五子畫素列以及第六子畫素列。第四子畫素列包括兩個短型第一色子畫素以及位於兩個短型第一色子畫素之間的一個長型第一色子畫素。第五子畫素列包括三個中型第二色子畫素。第六子畫素列包括兩個短型第三色子畫素以及位於兩個短型第三色子畫素之間的一個長型第三色子畫素。第五子畫素列位於該第四子畫素列與該第六子畫素列之間。
10:顯示裝置
B1:長型第三色子畫素
B2:中型第三色子畫素
B3:短型第三色子畫素
BM:黑色矩陣
CF:色彩轉換元件
CH:半導體通道層
CL1:第一子畫素列
CL2:第二子畫素列
CL3:第三子畫素列
CL4:第四子畫素列
CL5:第五子畫素列
CL6:第六子畫素列
D:汲極
D1:第一方向
D2:第二方向
DO1:第一輸出電極
DO2:第二輸出電極
G:閘極
G1:長型第二色子畫素
G2:中型第二色子畫素
G3:短型第二色子畫素
I1:第一絕緣層
I2:第二絕緣層
I3:第三絕緣層
I4:第四絕緣層
LC:液晶分子
LB1,LB2,LB3,LG1,LG2,LG3,LR1,LR2,LR3:長度
O1:長型開口
O2:中型開口
O3:短型開口
PE1:長型畫素電極
PE2:中型畫素電極
PE3:短型畫素電極
PX1:第一畫素
PX2:第二畫素
R1:長型第一色子畫素
R2:中型第一色子畫素
R3:短型第一色子畫素
S:源極
SB1:第一基板
SB2:第二基板
T1:第一薄膜電晶體
T2:第二薄膜電晶體
WB,WG,WR:寬度
圖1A是依照本發明的一實施例的一種第一畫素的上視示意圖。
圖1B是依照本發明的一實施例的一種第二畫素的上視示意圖。
圖2A至圖2D是依照本發明的一實施例的一種顯示裝置在不 同狀態下的上視示意圖。
圖3A是依照本發明的一實施例的一種第一畫素的上視示意圖。
圖3B是依照本發明的一實施例的一種第二畫素的上視示意圖。
圖4A與圖4B分別是圖3A的線A-A’以及線B-B’的剖面示意圖。
圖1A是依照本發明的一實施例的一種第一畫素的上視示意圖。請參考圖1A,第一畫素PX1包括第一子畫素列CL1、第二子畫素列CL2以及第三子畫素列CL3。第一子畫素列CL1、第二子畫素列CL2以及第三子畫素列CL3在第一方向D1上排列。第二子畫素列CL2位於第一子畫素列CL1與第三子畫素列CL3之間。
第一子畫素列CL1、第二子畫素列CL2以及第三子畫素列CL3分別對應不同的顏色。在一些實施例中,第一子畫素列CL1、第二子畫素列CL2以及第三子畫素列CL3中的一者包括紅色濾光元件(及/或紅色量子點材料),另一者包括綠色濾光元件(及/或綠色量子點材料),且又另一者包括藍色濾光元件(及/或藍色量子點材料)。
第一子畫素列CL1包括三個中型第一色子畫素R2。中型 第一色子畫素R2在第二方向D2上排列。在一些實施例中,第一方向D1垂直於第二方向D2。在本實施例中,每個中型第一色子畫素R2具有長度LR2以及寬度WR,每個中型第一色子畫素R2的顯示面積例如為長度LR2與寬度WR的乘積。
第二子畫素列CL2包括兩個短型第二色子畫素G3以及位於兩個短型第二色子畫素G3之間的一個長型第二色子畫素G1。短型第二色子畫素G3以及長型第二色子畫素G1在第二方向D2上排列。在本實施例中,每個短型第二色子畫素G3具有長度LG3以及寬度WG,短型第二色子畫素G3的顯示面積例如為長度LG3與寬度WG的乘積。在本實施例中,每個長型第二色子畫素G1具有長度LG1以及寬度WG,長型第二色子畫素G1的顯示面積例如為長度LG1與寬度WG的乘積。
第三子畫素列CL3包括三個中型第三色子畫素B2。中型第三色子畫素B2在第二方向D2上排列。在本實施例中,每個中型第三色子畫素B2具有長度LB2以及寬度WB,中型第三色子畫素B2的顯示面積例如為長度LB2與寬度WB的乘積。
在本實施例中,在第一畫素PX1中,長型第二色子畫素G1在第一方向D1上完全重疊於三個中型第一色子畫素R2中位於中間的一者以及三個中型第三色子畫素B2中位於中間的一者,且長型第二色子畫素G1在第一方向D1上部分重疊於三個中型第一色子畫素R2中位於兩側的兩者以及三個中型第三色子畫素B2中位於兩側的兩者。另外,三個中型第一色子畫素R2中位於兩側的 兩者分別還部分重疊於兩個短型第二色子畫素G3,且三個中型第三色子畫素B2中位於兩側的兩者也部分重疊於兩個短型第二色子書素G3。
請參考圖1B,第二畫素PX2包括第四子畫素列CL4、第五子畫素列CL5以及第六子畫素列CL6。第四子畫素列CL4、第五子畫素列CL5以及第六子畫素列CL6在第一方向D1上排列。第五子畫素列CL5位於第四子畫素列CL4與第六子畫素列CL6之間。
第四子畫素列CL4、第五子畫素列CL5以及第六子畫素列CL6分別對應不同的顏色。在一些實施例中,第四子畫素列CL4、第五子畫素列CL5以及第六子畫素列CL6中的一者包括紅色濾光元件(及/或紅色量子點材料),另一者包括綠色濾光元件(及/或綠色量子點材料),且又另一者包括藍色濾光元件(及/或藍色量子點材料)。在本實施例中,第一子畫素列CL1與第四子畫素列CL4為相同顏色的子畫素列,第二子畫素列CL2與第五子畫素列CL5為相同顏色的子畫素列,第三子畫素列CL3與第六子畫素列CL6為相同顏色的子畫素列。
第四子畫素列CL4包括兩個短型第一色子畫素R3以及位於兩個短型第一色子畫素R3之間的一個長型第一色子畫素R1。短型第一色子畫素R3以及長型第一色子畫素R1在第二方向D2上排列。在本實施例中,每個短型第一色子畫素R3具有長度LR3以及寬度WR,短型第一色子畫素R3的顯示面積例如為長度 LR3與寬度WR的乘積。在本實施例中,每個長型第一色子畫素R1具有長度LR1以及寬度WR,長型第一色子畫素R1的顯示面積例如為長度LR1與寬度WR的乘積。
第五子畫素列CL5包括三個中型第二色子畫素G2。中型第二色子畫素G2在第二方向D2上排列。在本實施例中,每個中型第二色子畫素G2具有長度LG2以及寬度WG,中型第二色子畫素G2的顯示面積例如為長度LG2與寬度WG的乘積。
第六子畫素列CL6包括兩個短型第三色子畫素B3以及位於兩個短型第三色子畫素B3之間的一個長型第三色子畫素B1。短型第三色子畫素B3以及長型第三色子畫素B1在第二方向D2上排列。在本實施例中,每個短型第三色子畫素B3具有長度LB3以及寬度WB,短型第三色子畫素B3的顯示面積例如為長度LB3與寬度WB的乘積。在本實施例中,每個長型第三色子畫素B1具有長度LB1以及寬度WB,長型第三色子畫素B1的顯示面積例如為長度LB1與寬度WB的乘積。
在本實施例中,在第二畫素PX2中,長型第一色子畫素R1以及長型第三色子畫素B1在第一方向D1上完全重疊於三個中型第二色子畫素G2中位於中間的一者,且部分重疊於三個中型第二色子畫素G2中位於兩側的兩者。另外,三個中型第二色子畫素G2中位於兩側的兩者分別還部分重疊於兩個短型第一色子畫素R3以及兩個短型第三色子畫素B3。
請同時參考圖1A與圖1B,長度LR1大於長度LR2,且 長度LR2大於長度LR3。舉例來說,長度LR1為長度LR3的四倍,長度LR2為長度LR3的兩倍,且長度LR1為長度LR2的兩倍。在此種情況下,長型第一色子畫素R1的顯示面積為短型第一色子畫素R3的顯示面積的四倍,中型第一色子畫素R2的顯示面積為短型第一色子畫素R3的顯示面積的兩倍,且長型第一色子畫素R1的顯示面積為中型第一色子畫素R2的顯示面積的兩倍。
長度LG1大於長度LG2,且長度LG2大於長度LG3。舉例來說,長度LG1為長度LG3的四倍,長度LG2為長度LG3的兩倍,且長度LG1為長度LG2的兩倍。在此種情況下,長型第二色子畫素G1的顯示面積為短型第二色子畫素G3的顯示面積的四倍,中型第二色子畫素G2的顯示面積為短型第二色子畫素G3的顯示面積的兩倍,且長型第二色子畫素G1的顯示面積為中型第二色子畫素G2的顯示面積的兩倍。
長度LB1大於長度LB2,且長度LB2大於長度LB3。舉例來說,長度LB1為長度LB3的四倍,長度LB2為長度LB3的兩倍,且長度LB1為長度LB2的兩倍。在此種情況下,長型第三色子畫素B1的顯示面積為短型第三色子畫素B3的顯示面積的四倍,中型第三色子畫素B2的顯示面積為短型第三色子畫素B3的顯示面積的兩倍,且長型第三色子畫素B1的顯示面積為中型第三色子畫素B2的顯示面積的兩倍。
在一些實施例中,寬度WR、寬度WG以及寬度WB彼此相同或不同。在一些實施例中,長度LR1、長度LG1以及長度 LB1彼此相同或不同,長度LR2、長度LG2以及長度LB2彼此相同或不同,長度LR3、長度LG3以及長度LB3彼此相同或不同。
在一些實施例中,黑色矩陣BM重疊於第一畫素PX1以及第二子畫素PX2,其中黑色矩陣BM包括多個長型開口O1、多個中型開口O2以及多個短型開口O3。長型開口O1定義出長型第一色子畫素R1、長型第二色子畫素G1以及長型第三色子畫素B1。中型開口O2定義出中型第一色子畫素R2、中型第二色子畫素G2以及中型第三色子畫素B2。短型開口O3定義出短型第一色子畫素R3、短型第二色子畫素G3以及短型第三色子畫素B3。
在一些實實施例中,各長型開口O1的長度(即長度LR1、長度LG1或長度LB1)為各短型O3開口的長度(即長度LR3、長度LG3或長度LB3)的四倍,各中型開口O2的長度(即長度LR2、長度LG2以及長度LB2)為各短型開口O3的長度的兩倍,各長型開口O1的長度為各中型開口O2的長度的兩倍。
在一些實施例中,長型開口O1、中型開口O2以及短型開口O3中具有濾光元件(及/或量子點材料),藉此定義出子畫素的顏色。
圖2A至圖2D是依照本發明的一實施例的一種顯示裝置10在不同狀態下的上視示意圖。在圖2A至圖2D中,顯示裝置10包括多個第一畫素PX1以及多個第二畫素PX2。關於第一畫素PX1以及第二畫素PX2的描述可以參考圖1A與圖1B以及其相關說明,於此不再贅述。
第一畫素PX1與第二畫素PX2在第一方向D1以及第二方向D2上均交替排列。在一些實施例中,在第一方向D1排列的第一畫素PX1與第二畫素PX2中,長型第二色子畫素R1、長型第一色子畫素G1以及長型第三色子畫素B1在第一方向D1上對齊。在一些實施例中,在第二方向D2排列的第一畫素PX1與第二畫素PX2中,第一子畫素列CL1、第二子畫素列CL2以及第三子畫素列CL3分別在第二方向D2上對齊於第四子畫素列CL4、第五子畫素列CL5以及第六子畫素列CL6。
請參考圖2A至圖2D,顯示裝置10包括多種操作模式。每個子畫素列各自包括四種不同的操作模式。在圖2B至圖2D中,關閉的子畫素以空白方塊顯示。
圖2A顯示了第一操作模式中的第一子畫素列CL1、第一操作模式中的第二子畫素列CL2、第一操作模式中的第三子畫素列CL3、第一操作模式中的第四子畫素列CL4、第一操作模式中的第五子畫素列CL5以及第一操作模式中的第六子畫素列CL6。在第一模式中,子畫素列的所有子畫素都維持開啟狀態,藉此產生最亮的畫面。
圖2B顯示了第二操作模式中的第一子畫素列CL1、第二操作模式中的第二子畫素列CL2、第二操作模式中的第三子畫素列CL3、第二操作模式中的第四子畫素列CL4、第二操作模式中的第五子畫素列CL5以及第二操作模式中的第六子畫素列CL6。在第二模式中,關閉子畫素列中部份的子畫素,藉此產生第二亮 的畫面。具體地說,關閉第一子畫素列CL1位於中間的中型第一色子畫素R2並開啟位於兩側的中型第一色子畫素R2,關閉第二子畫素列CL2的位於兩側的短型第二色子畫素G3並開啟位於中間的長型第二色子畫素G1,關閉第三子畫素列CL3位於中間的中型第三色子畫素B2並開啟位於兩側的中型第三色子畫素B2,關閉第四子畫素列CL4的位於兩側的短型第一色子畫素R3並開啟位於中間的長型第一色子畫素R1,關閉第五子畫素列CL5位於中間的中型第二色子畫素G2並開啟位於兩側的中型第二色子畫素G2,關閉第六子畫素列CL6的位於兩側的短型第三色子畫素B3並開啟位於中間的長型第三色子畫素B1。
若單一個畫素中的子畫素全部都是中型子畫素,在第二操作模式中位於中間的中型子畫素都會關閉,導致單一個畫素中關閉的中型子畫素連成一條線,進而使顯示畫面產生亮暗紋。相較於將子畫素全部設置成一樣的形狀,本實施例透過短型子畫素、中型子畫素以及長型子畫素的配置可以避免顯示畫面因為子畫素配置的太規律而導致顯示畫面產生亮暗紋的問題。
圖2C顯示了第三操作模式中的第一子畫素列CL1、第三操作模式中的第二子畫素列CL2、第三操作模式中的第三子畫素列CL3、第三操作模式中的第四子畫素列CL4、第三操作模式中的第五子畫素列CL5以及第三操作模式中的第六子畫素列CL6。在第三模式中,關閉子畫素列中部份的子畫素,藉此產生第三亮的畫面。具體地說,開啟第一子畫素列CL1位於中間的中型第一 色子畫素R2並關閉位於兩側的中型第一色子畫素R2,開啟第二子畫素列CL2的位於兩側的短型第二色子畫素G3並關閉位於中間的長型第二色子畫素G1,開啟第三子畫素列CL3位於中間的中型第三色子畫素B2並關閉位於兩側的中型第三色子畫素B2,開啟第四子畫素列CL4的位於兩側的短型第一色子畫素R3並關閉位於中間的長型第一色子畫素R1,開啟第五子畫素列CL5位於中間的中型第二色子畫素G2並關閉位於兩側的中型第二色子畫素G2,開啟第六子畫素列CL6的位於兩側的短型第三色子畫素B3並關閉位於中間的長型第三色子畫素B1。
若單一個畫素中的子畫素全部都是中型子畫素,在第三操作模式中位於中間的中型子畫素都會開啟,導致單一個畫素中開啟的中型子畫素連成一條線,進而使顯示畫面產生亮暗紋。相較於將子畫素全部設置成一樣的形狀,本實施例透過短型子畫素、中型子畫素以及長型子畫素的配置可以避免顯示畫面因為子畫素配置的太規律而導致顯示畫面產生亮暗紋的問題。
圖2D顯示了第四操作模式中的第一子畫素列CL1、第四操作模式中的第二子畫素列CL2、第四操作模式中的第三子畫素列CL3、第四操作模式中的第四子畫素列CL4、第四操作模式中的第五子畫素列CL5以及第四操作模式中的第六子畫素列CL6。在第四模式中,子畫素列的所有子畫素都維持關閉狀態,藉此產生最暗的畫面。
須注意的是,同一個畫素中的不同個子畫素列可以處於 不同的操作模式,藉此產生不同的灰階效果。換句話說,在第一畫素PX1中,第一子畫素列CL1、第二子畫素列CL2以及第三子畫素列CL3各自具有4種操作模式,因此第一畫素PX1可以藉由搭配不同操作模式的子畫素列而獲得共64種(4×4×4)顏色;類似地,在第二畫素PX2中,第四子畫素列CL4、第五子畫素列CL5以及第六子畫素列CL6各自具有4種操作模式,因此第二畫素PX2可以藉由搭配不同操作模式的子畫素列而獲得共64種(4×4×4)顏色。
圖3A是依照本發明的一實施例的一種第一畫素的上視示意圖。圖3B是依照本發明的一實施例的一種第二畫素的上視示意圖。圖4A與圖4B分別是圖3A的線A-A’以及線B-B’的剖面示意圖。在此必須說明的是,圖3A至圖4B的實施例沿用圖1A和圖1B的實施例的元件標號與部分內容,其中採用相同或近似的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,在此不贅述。另外,為了更好的說明畫素的結構,圖3A與圖3B繪示出畫素電極、輸出電極、掃描線、資料線以及薄膜電晶體,並且省略繪示其他構件,其中在圖3A與圖3B中,薄膜電晶體僅簡單的以電路圖符號進行表示。
請參考圖3A至圖3B,第一子畫素列CL1、第二子畫素列CL2、第三子畫素列CL3、第四子畫素列CL4、第五子畫素列CL5以及第六子畫素列CL6各自包括第一薄膜電晶體T1、第二薄 膜電晶體T2、第一輸出電極DO1以及第二輸出電極DO2。在第一方向D1上排列的第一薄膜電晶體T1電性連接至同一條掃描線SL,在第一方向D1上排列的第二薄膜電晶體T2電性連接至同一條掃描線SL,在第二方向D2上排列的薄膜電晶體T1以及第二薄膜電晶體T2電性連接至同一條資料線DL。
第一子畫素列CL1的三個中型第一色子畫素、第三子畫素列CL3的三個中型第三色子畫素以及第五子畫素列CL5的三個中型第二色子畫素各自包括一個中型畫素電極PE2,其中型畫素電極PE2中的其中兩者彼此電性連接。
在本實施例中,在第一子畫素列CL1、第三子畫素列CL3以及第五子畫素列CL5中,位於兩側的兩個中型畫素電極PE2透過第一輸出電極DO1而彼此電性連接,並電性連接至第一薄膜電晶體T1;位於中間的中型畫素電極PE2則電性連接至分離於第一輸出電極DO1的第二輸出電極DO2,並透過第二輸出電極DO2而電性連接至第二薄膜電晶體T2。
在本實施例中,在第二子畫素列CL2、第四子畫素列CL4以及第六子畫素列CL6中,位於兩側的兩個短型畫素電極PE3透過第一輸出電極DO1而彼此電性連接,並電性連接至第二薄膜電晶體T2;位於中間的長型畫素電極PE1則電性連接至分離於第一輸出電極DO1的第二輸出電極DO2,並透過第二輸出電極DO2而電性連接至第一薄膜電晶體T1。
在本實施例中,在第一子畫素列CL1、第三子畫素列CL3 以及第五子畫素列CL5中的第一輸出電極DO1電性連接至第一薄膜電晶體T1,而在第二子畫素列CL2、第四子畫素列CL4以及第六子畫素列CL6中的第一輸出電極DO1則是電性連接至第二薄膜電晶體T2。
在第一畫素PX1中,第一子畫素列CL1位於兩側的中型畫素電極PE2、第二子畫素列CL2位於中間的長型畫素電極PE1以及第三子畫素列CL3位於兩側的中型畫素電極PE2可以透過三個第一薄膜電晶體T1而電性連接至同一條掃描線SL。在第二畫素PX2中,第四子畫素列CL1位於中間的長型畫素電極PE1、第五子畫素列CL5位於兩側的中型畫素電極PE2以及第六子畫素列CL2位於中間的長型畫素電極PE1可以透過三個第一薄膜電晶體T1而電性連接至同一條掃描線SL。
在第一畫素PX1中,第一子畫素列CL1位於中間的中型畫素電極PE2、第二子畫素列CL2位於兩側的短型畫素電極PE3以及第三子畫素列CL3位於中間的中型畫素電極PE2可以透過三個第二薄膜電晶體T2而電性連接至同一條掃描線SL。在第二畫素PX2中,第四子畫素列CL4位於兩側的短型畫素電極PE3、第五子畫素列CL5位於中間的中型畫素電極PE2以及第六子畫素列CL6位於兩側的短型畫素電極PE3可以透過三個第二薄膜電晶體T2而電性連接至同一條掃描線SL。
請參考圖3A至圖4B,第一薄膜電晶體T1以及第二薄膜電晶體T2各自包括閘極G、半導體通道層CH、源極S以及汲極 D。
半導體通道層CH設置於第一基板SB1上。第一絕緣層I1位於閘極G上。閘極G位於第一絕緣層I1上,且重疊於半導體通道層CH。閘極G電性連接至對應的掃描線。第二絕緣層I2位於閘極G以及第一絕緣層I1上。源極S以及汲極D位於第二絕緣層I2上,且電性連接至半導體通道層CH。源極S電性連接至對應的資料線。
在本實施例中,第一薄膜電晶體T1以及第二薄膜電晶體T2皆為頂部閘極型薄膜電晶體,但本發明不以此為限。在其他實施例中,第一薄膜電晶體T1以及第二薄膜電晶體T2中的至少一者可為底部閘極型薄膜電晶體、雙閘極型薄膜電晶體或其他類型的薄膜電晶體。
第三絕緣層I3位於源極S、汲極D以及第二絕緣層I2上。第一輸出電極DO1以及第二輸出電極DO2位於第三絕緣層I3上,並分別電性連接至對應的第一薄膜電晶體T1的汲極D或第二薄膜電晶體T2的汲極D。
第四絕緣層I4位於第一輸出電極DO1、第二輸出電極DO2以及第三絕緣層I3上。長型畫素電極PE1、中型畫素電極PE2以及短型畫素電極PE3位於第四絕緣層I4,並分別電性連接至對應的第一輸出電極DO1或第二輸出電極DO2。
在一些實施例中,長型畫素電極PE1、中型畫素電極PE2以及短型畫素電極PE3的材料包括透明導電材料(例如銦錫氧化 物、銦鋅氧化物、鋁錫氧化物、鋁鋅氧化物、銦鎵鋅氧化物或上述至少二者之堆疊層),但本發明不以此為限。在其他實施例中,長型畫素電極PE1、中型畫素電極PE2以及短型畫素電極PE3為反射式畫素電極,且其材料包括金屬。當長型畫素電極PE1、中型畫素電極PE2以及短型畫素電極PE3為反射式畫素電極時,顯示裝置為反射型液晶顯示裝置或半穿透半反射型液晶顯示裝置。
液晶分子LC位於長型畫素電極PE1、中型畫素電極PE2以及短型畫素電極PE3上,且位於第一基板SB1與第二基板SB2之間。
色彩轉換元件CF以及黑色矩陣(未繪出)位於第二基板SB2上,其中色彩轉換元件CF包括濾光元件及/或量子點材料。
綜上所述,本發明的顯示裝置包括短型子畫素、中型子畫素以及長型子畫素,透過短型子畫素、中型子畫素以及長型子畫素的配置,可以提供畫素多種灰階變化,且能改善顯示畫面產生亮暗紋的問題。
10:顯示裝置
B1:長型第三色子畫素
B2:中型第三色子畫素
B3:短型第三色子畫素
BM:黑色矩陣
CL1:第一子畫素列
CL2:第二子畫素列
CL3:第三子畫素列
CL4:第四子畫素列
CL5:第五子畫素列
CL6:第六子畫素列
D1:第一方向
D2:第二方向
G1:長型第二色子畫素
G2:中型第二色子畫素
G3:短型第二色子畫素
PX1:第一畫素
PX2:第二畫素
R1:長型第一色子畫素
R2:中型第一色子畫素
R3:短型第一色子畫素

Claims (10)

  1. 一種顯示裝置,包括: 多個第一畫素,各該第一畫素包括: 一第一子畫素列,包括三個中型第一色子畫素; 一第二子畫素列,包括兩個短型第二色子畫素以及位於該兩個短型第二色子畫素之間的一個長型第二色子畫素;以及 一第三子畫素列,包括三個中型第三色子畫素,其中該第二子畫素列位於該第一子畫素列與該第三子畫素列之間;以及 多個第二畫素,各該第二畫素包括: 一第四子畫素列,包括兩個短型第一色子畫素以及位於該兩個短型第一色子畫素之間的一個長型第一色子畫素; 一第五子畫素列,包括三個中型第二色子畫素;以及 一第六子畫素列,包括兩個短型第三色子畫素以及位於該兩個短型第三色子畫素之間的一個長型第三色子畫素,其中該第五子畫素列位於該第四子畫素列與該第六子畫素列之間,且該些第一畫素與該些第二畫素在一第一方向以及一第二方向上均交替排列,其中該第一方向垂直於該第二方向。
  2. 如請求項1所述的顯示裝置,其中各該長型第一色子畫素的長度為各該短型第一色子畫素的長度的四倍,各該中型第一色子畫素的長度為各該短型第一色子畫素的長度的兩倍,各該長型第一色子畫素的長度為各該中型第一色子畫素的長度的兩倍。
  3. 如請求項1所述的顯示裝置,其中在各該第一畫素中各該長型第二色子畫素在該第一方向上完全重疊於該三個中型第一色子畫素中位於中間的一者,且部分重疊於該三個中型第一色子畫素中位於兩側的兩者。
  4. 如請求項1所述的顯示裝置,其中各該第一子畫素列的該三個中型第一色子畫素各自包括一個中型畫素電極,其中該些中型畫素電極中位於兩側的其中兩者彼此電性連接。
  5. 如請求項4所述的顯示裝置,其中各該第一子畫素列更包括一第一薄膜電晶體以及一第二薄膜電晶體,其中各該第一子畫素列中的該些中型畫素電極中的該其中兩者電性連接至該第一薄膜電晶體,且該各該第一子畫素列中的該些中型畫素電極中位於中間的另外一者電性連接至該第二薄膜電晶體。
  6. 如請求項1所述的顯示裝置,其中各該第四子畫素列的該兩個短型第一色子畫素各自包括一個短型畫素電極,且各該第四子畫素列的該一個長型第一色子畫素包括一個長型畫素電極,其中各該第四子畫素列的該些短型畫素電極彼此電性連接。
  7. 如請求項1所述的顯示裝置,更包括: 一黑色矩陣,重疊於該些第一畫素與該些第二畫素,其中該黑色矩陣包括多個長型開口、多個中型開口以及多個短型開口,其中該些長型開口定義出該些長型第一色子畫素、該些長型第二色子畫素以及該些長型第三色子畫素,該些中型開口定義出該些中型第一色子畫素、該些中型第二色子畫素以及該些中型第三色子畫素,該些短型開口定義出該些短型第一色子畫素、該些短型第二色子畫素以及該些短型第三色子畫素。
  8. 如請求項7所述的顯示裝置,其中各該長型開口的長度為各該短型開口的長度的四倍,其中各該中型開口的長度為各該短型開口的長度的兩倍,其中各該長型開口的長度為各該中型開口的長度的兩倍。
  9. 如請求項1所述的顯示裝置,其中在該第一方向排列的該些第一畫素與該些第二畫素中,該些長型第二色子畫素、該些長型第一色子畫素以及該些長型第三色子畫素在該第一方向上對齊。
  10. 如請求項1所述的顯示裝置,其中在該第二方向排列的該些第一畫素與該些第二畫素中,該些第一子畫素列、該些第二子畫素列以及該些第三子畫素列分別在該第二方向上對齊於該些第四子畫素列、該些第五子畫素列以及該些第六子畫素列。
TW112105593A 2023-02-16 2023-02-16 顯示裝置 TWI831614B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW112105593A TWI831614B (zh) 2023-02-16 2023-02-16 顯示裝置
CN202310811847.7A CN116819836A (zh) 2023-02-16 2023-07-04 显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW112105593A TWI831614B (zh) 2023-02-16 2023-02-16 顯示裝置

Publications (1)

Publication Number Publication Date
TWI831614B true TWI831614B (zh) 2024-02-01

Family

ID=88118221

Family Applications (1)

Application Number Title Priority Date Filing Date
TW112105593A TWI831614B (zh) 2023-02-16 2023-02-16 顯示裝置

Country Status (2)

Country Link
CN (1) CN116819836A (zh)
TW (1) TWI831614B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201933316A (zh) * 2018-01-15 2019-08-16 友達光電股份有限公司 顯示裝置及其切換顯示視角的方法
TW202009565A (zh) * 2018-08-10 2020-03-01 友達光電股份有限公司 顯示裝置及其操作方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201933316A (zh) * 2018-01-15 2019-08-16 友達光電股份有限公司 顯示裝置及其切換顯示視角的方法
TW202009565A (zh) * 2018-08-10 2020-03-01 友達光電股份有限公司 顯示裝置及其操作方法

Also Published As

Publication number Publication date
CN116819836A (zh) 2023-09-29

Similar Documents

Publication Publication Date Title
KR100915238B1 (ko) 액정 표시 장치
TWI457888B (zh) 顯示面板
JP4302172B2 (ja) 表示装置
KR101307556B1 (ko) 표시장치와 그의 서브 픽셀 배열 구조
TWI494675B (zh) 立體顯示面板、顯示面板及其驅動方法
JP5480970B2 (ja) 表示パネル及び表示装置
WO2017202117A1 (zh) 像素结构、阵列基板、显示装置和显示装置的驱动方法
US20050275610A1 (en) Liquid crystal display device and driving method for the same
US10353260B2 (en) Display panel and display device
JPH11167127A (ja) アクティブマトリクス型液晶表示装置
US10797128B2 (en) Display panel and device
TW201626063A (zh) 顯示面板
JP2006106062A (ja) アクティブマトリクス型液晶表示装置およびそれに用いる液晶表示パネル
TWI517133B (zh) 主動陣列基板與其驅動方法以及應用其之液晶顯示面板
JP3923238B2 (ja) 表示装置
US20230205025A1 (en) Liquid crystal display panel and display device
TWI398713B (zh) 陣列基板以及平面顯示裝置
KR100925454B1 (ko) 액정 표시 장치
JP2007206392A (ja) 電気光学装置、電気光学装置の駆動方法、および電子機器
TWI831614B (zh) 顯示裝置
WO2020098600A1 (zh) 显示基板、显示面板及其驱动方法
WO2014186998A1 (zh) 像素结构、显示面板及液晶显示器
JP2007164100A (ja) 表示装置
US20180061862A1 (en) Display panel and display device
CN112331128B (zh) 阵列基板及显示装置