TWI822482B - 任意倍率圖像放大模塊、顯示驅動晶片、顯示裝置以及資訊處理裝置 - Google Patents

任意倍率圖像放大模塊、顯示驅動晶片、顯示裝置以及資訊處理裝置 Download PDF

Info

Publication number
TWI822482B
TWI822482B TW111144874A TW111144874A TWI822482B TW I822482 B TWI822482 B TW I822482B TW 111144874 A TW111144874 A TW 111144874A TW 111144874 A TW111144874 A TW 111144874A TW I822482 B TWI822482 B TW I822482B
Authority
TW
Taiwan
Prior art keywords
data
image
pixel data
flag
display
Prior art date
Application number
TW111144874A
Other languages
English (en)
Other versions
TW202422468A (zh
Inventor
郭穎瑜
張華罡
Original Assignee
大陸商北京集創北方科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商北京集創北方科技股份有限公司 filed Critical 大陸商北京集創北方科技股份有限公司
Priority to TW111144874A priority Critical patent/TWI822482B/zh
Application granted granted Critical
Publication of TWI822482B publication Critical patent/TWI822482B/zh
Publication of TW202422468A publication Critical patent/TW202422468A/zh

Links

Images

Landscapes

  • Fittings On The Vehicle Exterior For Carrying Loads, And Devices For Holding Or Mounting Articles (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本發明主要揭示一種任意倍率圖像放大模塊,係包含於一顯示驅動晶片之中從而應用在一顯示裝置之中,且包括:一信號產生單元、一控制單元、一行寄存器單元、一數據緩存器、以及一數據處理單元。在具有本發明之任意倍率圖像放大模塊的情況下,該顯示驅動晶片可以將具有任意尺寸的一輸入圖像放大處理為一輸出圖像,使該輸出圖像的尺寸符合該顯示裝置的當前解析度,且處理過程不會花費太多硬體運算資源。

Description

任意倍率圖像放大模塊、顯示驅動晶片、顯示裝置以及資訊處理裝置
本發明為顯示驅動的相關技術領域,尤指應用於顯示驅動晶片之中的一種任意倍率圖像放大模塊。
圖1為習知的一種顯示裝置的方塊圖。熟悉顯示裝置之設計與製造的電子工程師必然知道,習知的顯示裝置1a的架構係包括:一顯示面板11a以及至少一顯示驅動晶片(Display driver IC, DDI)12a,其中該顯示驅動晶片12a自一上位機2a(如:智慧型手機的應用處理器)接收一輸入顯示數據,並將該輸入顯示數據預處理為一輸出顯示數據,最終依據該輸出顯示數據對該顯示面板11a進行顯示驅動。
應知道,不同廠牌、規格的智慧型手機/穿戴式電子裝置自然具有不同的顯示面板11a的尺寸。因此,在使用不同智慧型手機顯示同一幀圖像之時,該顯示驅動晶片12a在接收該圖像的輸入顯示數據之後,必須先對輸入顯示數據執行一圖像縮放處理(scaling),使不同的智慧型手機皆能夠全螢幕顯示該圖像。故而,如圖1所示,現有技術在該顯示驅動晶片12a之中設置一圖像放大單元(scaler)121a,用以執行所述圖像縮放處理。
圖2為圖1所示之圖像放大單元的工作示意圖。在一實際案例中,若A廠牌的智慧型手機的顯示裝置1a具有解析度1080×2340,在此情況下,在接收大小為720×1560的一幀圖像之後,該顯示驅動晶片12a必須先利用其內部圖像放大單元121a以1.5的放大倍率(magnification ratio)將該圖像的大小調整為1080×2340,如此才能使智慧型手機全螢幕顯示該圖像。在另一實際案例中,若B廠牌的智慧型手機的顯示裝置1a具有解析度1170×2532,在此情況下,在接收大小為720×1560的一幀圖像之後,該顯示驅動晶片12a必須先利用其內部圖像放大單元121a以1.6的放大倍率將該圖像的大小調整為1170×2532,如此才能使智慧型手機全螢幕顯示該圖像。
簡單地說,習知技術整合在該顯示驅動晶片12a之中的圖像放大單元121a通常利用固定的放大倍率來執行所述圖像縮放處理。然而,現實的情況是,為了適用不同廠牌、規格的智慧型手機/穿戴式電子裝置,工程師必須個案式調校該顯示驅動晶片12a的圖像放大單元(scaler)121a的放大倍率(magnification ratio)之參數。綜上所述,應考慮研發一種可以任意變換放大倍率的圖像放大器(scaler),並將其整合在現有的顯示驅動晶片之中,使該顯示驅動晶片適於應用於任何廠牌、規格的顯示裝置。
由上述說明可知,本領域亟需新式的一種任意倍率圖像放大模塊。
本發明之主要目的在於提供一種任意倍率圖像放大模塊,係包含於一顯示驅動晶片之中從而應用在一顯示裝置之中。在應用本發明之任意倍率圖像放大模塊的情況下,該顯示驅動晶片可以將具有任意尺寸的一輸入圖像放大處理為一輸出圖像,使該輸出圖像的尺寸符合該顯示裝置的當前解析度,且處理過程不會花費太多硬體運算資源。
為達成上述目的,本發明提出所述任意倍率圖像放大模塊的一實施例,其係整合在一顯示裝置之中,且包括: 一 信號產生單元,用以將一介面水平同步信號和一介面數據使能信號分別倍頻為一水平同步信號和一數據使能信號; 一控制單元,耦接該水平同步信號、該數據使能信號以及包含M個輸入畫素數據的一輸入顯示數據; 一行寄存器單元,耦接該控制單元,其中,依據該水平同步信號和該數據使能信號,該控制單元係依序地將該M個輸入畫素數據寫入該行寄存器單元; 一數據緩存器,耦接該行寄存器單元,其中,依序寫入該行寄存器單元的該M個輸入畫素數據係接著先進先出(FIFO)地緩存在該數據緩存器之中;以及 一數據處理單元,耦接該數據緩存器以先進先出地自該數據緩存器讀出該M個輸入畫素數據,接著利用N個權重對該M個輸入畫素數據執行一圖像放大處理,從而產生包含N個輸出畫素數據的一輸出顯示數據; 其中,M、N皆為正整數。
在一實施例中,該數據處理單元利用以下數學運算式(1)、(2)和(3)計算獲得該N個權重: x_flag(1)=0········································ (1); x_flag(j)=x_flag(j-1)+ratio_x···················· (2); time=2 ⇒ x_flag(j)=x_flag(j-1)-1·············· (3); 其中, ratio_x為該輸入顯示數據所對應的一輸入圖像和該輸出顯示數據所對應的一輸出圖像的一尺寸比值,time為同一個所述輸入畫素數據在所述圖像放大處理之中的一重複使用次數。
在一實施例中,在所述尺寸比值為1的情況下,該數據處理單元利用以下數學運算式(4)實現所述圖像放大處理: Dout[nx]=Din[ox]·································· (4); 其中,Dout[nx]為所述輸出畫素數據,且Din[ox]為所述輸入畫素數據。
在一實施例中,在所述尺寸比值大於1的情況下,該數據處理單元利用以下數學運算式(5)實現所述圖像放大處理: Dout[nx]=Din[ox]×(1-x_flag)+Din[ox+1]×x_flag·· (5); 其中,Dout[nx]為所述輸出畫素數據,且Din[ox]和Din[ox+1]為相鄰的兩個所述輸入畫素數據。
並且,本發明還提出一種顯示裝置的一實施例,其包含至少一顯示驅動晶片以及一顯示面板,其特徵在於,該顯示驅動晶片具有一任意倍率圖像放大模塊,且該任意倍率圖像放大模塊包括: 一 信號產生單元,用以將一介面水平同步信號和一介面數據使能信號分別倍頻為一水平同步信號和一數據使能信號; 一控制單元,耦接該水平同步信號、該數據使能信號以及包含M個輸入畫素數據的一輸入顯示數據; 一行寄存器單元,耦接該控制單元,其中,依據該水平同步信號和該數據使能信號,該控制單元係依序地將該M個輸入畫素數據寫入該行寄存器單元; 一數據緩存器,耦接該行寄存器單元,其中,依序寫入該行寄存器單元的該M個輸入畫素數據係接著先進先出(FIFO)地緩存在該數據緩存器之中;以及 一數據處理單元,耦接該數據緩存器以先進先出地自該數據緩存器讀出該M個輸入畫素數據,接著利用N個權重對該M個輸入畫素數據執行一圖像放大處理,從而產生包含N個輸出畫素數據的一輸出顯示數據; 其中,M、N皆為正整數。
在一實施例中,該數據處理單元利用以下數學運算式(1)、(2)和(3)計算獲得該N個權重: x_flag(1)=0········································ (1); x_flag(j)=x_flag(j-1)+ratio_x···················· (2); time=2 ⇒ x_flag(j)=x_flag(j-1)-1·············· (3); 其中, ratio_x為該輸入顯示數據所對應的一輸入圖像和該輸出顯示數據所對應的一輸出圖像的一尺寸比值,time為同一個所述輸入畫素數據在所述圖像放大處理之中的一重複使用次數。
在一實施例中,在所述尺寸比值為1的情況下,該數據處理單元利用以下數學運算式(4)實現所述圖像放大處理: Dout[nx]=Din[ox]·································· (4); 其中,Dout[nx]為所述輸出畫素數據,且Din[ox]為所述輸入畫素數據。
在一實施例中,在所述尺寸比值大於1的情況下,該數據處理單元利用以下數學運算式(5)實現所述圖像放大處理: Dout[nx]=Din[ox]×(1-x_flag)+Din[ox+1]×x_flag·· (5); 其中,Dout[nx]為所述輸出畫素數據,且Din[ox]和Din[ox+1]為相鄰的兩個所述輸入畫素數據。
進一步地,本發明還提出一種資訊處理裝置,其特徵在於,包含如前所述本發明之顯示裝置。在一實施例中,該資訊處理裝置為選自於由平面顯示裝置、智慧型電視、智慧型手機、智慧型手錶、平板電腦、一體式電腦、筆記型電腦、車載娛樂裝置、和視訊式門口機所組成群組之中的一種電子裝置。
為使  貴審查委員能進一步瞭解本發明之結構、特徵、目的、與其優點,茲附以圖式及較佳具體實施例之詳細說明如後。
圖3為包含本發明之一種任意倍率圖像放大模塊的一顯示裝置的方塊圖。如圖3所示,該顯示裝置1主要應用於一電子裝置(如:智慧型手機)之中,且主要包括一顯示面板11和至少一顯示驅動晶片12,其中該顯示驅動晶片12自一上位機2(如:應用處理器)接收一介面垂直同步信號(或稱幀同步信號)MIPI_Vsync、一介面水平同步信號(或稱行同步信號)MIPI_Hsync、一介面數據使能信號MIPI_DE、以及包含一輸入顯示數據的一輸入圖像,並利用本發明之一種任意倍率圖像放大模塊121將該輸入圖像放大處理為一輸出圖像,使該輸出圖像的尺寸符合該顯示裝置1的一當前解析度。
圖4為圖3所示之介面垂直同步信號MIPI_Vsync、介面水平同步信號MIPI_Hsync、介面數據使能信號MIPI_DE以及輸入顯示數據的時序圖。進一步地,圖5為本發明之一種任意倍率圖像放大模塊的方塊圖。如圖5所示,本發明之任意倍率圖像放大模塊121包括:一信號產生單元1211、一控制單元1212、一行寄存器單元1213、一數據緩存器1214、以及一數據處理單元1215。依據本發明之設計,該信號產生單元1211用以將一介面水平同步信號MIPI_Hsync和一介面數據使能信號MIPI_DE分別倍頻為一水平同步信號SU_Hsync和一數據使能信號SU_DE。具體地,圖6為介面水平同步信號MIPI_Hsync、介面數據使能信號MIPI_DE、水平同步信號SU_Hsync以及數據使能信號SU_DE的工作時序圖。
更詳細地說明,該控制單元1212耦接該行寄存器單元1213,且同時耦接該水平同步信號SU_Hsync、該數據使能信號SU_DE以及包含M個輸入畫素數據的一輸入顯示數據。特別地,如圖5所示,本發明係令該行寄存器單元1213包含一第一寄存器12R1、一第二寄存器12R2、一第三寄存器12R3與一第四寄存器12R4。依此設計,如圖5與圖6所示,該控制單元1212被配置用以依據該水平同步信號SU_Hsync和該數據使能信號SU_DE依序地將該M個輸入畫素數據寫入該第一行寄存器12R1、該第二行寄存器12R2、該第三行寄存器12R3與該第四行寄存器12R4。具體地,第1行(first line)的輸入畫素數據寫入第一行寄存器12R1,第2行的輸入畫素數據寫入第二行寄存器12R2,第3行的輸入畫素數據寫入第三行寄存器12R2,第4行的輸入畫素數據寫入第四行寄存器12R4,第1+4=5行的輸入畫素數據寫入第一行寄存器12R1,第2+4=6行的輸入畫素數據寫入第二行寄存器12R2,第3+4=7行的輸入畫素數據寫入第三行寄存器12R2,第4+4=8行的輸入畫素數據寫入第四行寄存器12R4,依此類推。
如圖5所示,該數據緩存器1214耦接該行寄存器單元1213,且該數據處理單元1215耦接該數據緩存器1214。依據本發明之設計,依序寫入該行寄存器單元1213的該M個輸入畫素數據係先進先出(FIFO)地緩存在該數據緩存器1214之中。並且,該數據處理單元1215係先進先出地自該數據緩存器1214讀出該M個輸入畫素數據,接著利用N個權重對該M個輸入畫素數據執行一圖像放大處理,從而產生包含N個輸出畫素數據的一輸出顯示數據;其中,M、N皆為正整數。更詳細地說明,該數據處理單元1215利用以下數學運算式(1)、(2)和(3)計算獲得該N個權重: x_flag(1)=0··········································· (1) x_flag(j)=x_flag(j-1)+ratio_x······················ (2) time=2 ⇒ x_flag(j)=x_flag(j-1)-1················· (3)
於上式(1)~(3)中,ratio_x為該輸入顯示數據所對應的一輸入圖像和該輸出顯示數據所對應的一輸出圖像的一尺寸比值,即W INP/W OUT),其中W INP為input width,且W OUT為output width。另一方面,time為同一個所述輸入畫素數據在所述圖像放大處理之中的一重複使用次數,x_flag(j-1)為演算法當前使用的權重,且x_flag(j)為演算法下一次使用的權重。特別說明的是,在演算法的程式碼中,式(2)通常記為x_flag=x_flag+ratio_x,且式(3)通常記為x_flag=x_flag-1。此外,x_flag(1)=0意指,在該數據處理單元1215開始執行所述圖像放大處理的演算程式碼的初始,x_flag=0。
依據本發明之設計,在所述尺寸比值為1(即,ratio_x=1)的情況下,該數據處理單元1215利用以下數學運算式(4)將所述輸入顯示數據處理為一輸出顯示數據: Dout[nx]=Din[ox]···································· (4)
另一方面,在所述尺寸比值大於1(即,ratio_x>1)的情況下,該數據處理單元1215利用以下數學運算式(5)將所述輸入顯示數據處理為一輸出顯示數據: Dout[nx]=Din[ox]×(1-x_flag)+Din[ox+1]×x_flag·· (5)
於上式(4)~(5)中,Dout[nx]為所述輸出畫素數據,且Din[ox]和Din[ox+1]為相鄰兩行的所述輸入畫素數據。如此,在運用上式(1)~(5)的情況下,該數據處理單元1215利用N個權重(x_flag)對該輸入顯示數據所包含的M個輸入畫素數據執行一圖像放大處理,從而產生包含N個輸出畫素數據的一輸出顯示數據。具體地,對應演算法的程式碼,所述圖像放大處理包含10個主要方法步驟,整理於如圖7A與圖7B所示的方法流程圖之中。
在該數據處理單元1215執行所述圖像放大處理的演算法的程式碼之後,如圖7A所示,方法流程係首先執行步驟S1。在步驟S1之中,係先令nx=0、ox=0、x_flag=0、time=0,其中nx指的是一輸入畫素數據,且ox指的是一輸出畫素數據。接著,方法流程係首先執行步驟S2,從而判斷同一個所述輸入畫素數據在所述圖像放大處理之中的重複使用次數是否等於2(即,time=2)。若步驟S2的判斷結果為否,則方法流程便接著執行步驟S3,從而判斷x_flag<1與nx<W INP是否同時成立。若步驟S3的判斷結果為否,則方法流程便接著執行步驟S4,從而執行程式碼time=time+1(即,將time的寄存值自0變更為1),接著返回步驟S2。
相反地,若步驟S2的判斷結果為是,則方法流程接著執行步驟S5,從而利用上式(3)計算x_flag,並令ox=ox+1,且令time=0(即,將time的寄存值自2變更為0)。繼續地,方法流程執行步驟S6,從而判斷ox>W INP是否成立,若是則結束處理流程,若否則返回步驟S2。
另一方面,如圖7A與圖7B所示,若步驟S3的判斷結果為是,則方法流程接著執行步驟S7,從而判斷ox=W INP是否成立,若是,則接著執行步驟S8;相反地,若否,則接著執行步驟S9。應可理解,當方法流程進行至步驟S7之時,若ox的寄存值等於W INP,表示輸入圖像和輸出圖像的尺寸比值為1(即,即W INP/W OUT=1)。在此情況下,該數據處理單元1215會利用上式(4)將所述輸入顯示數據處理為一輸出顯示數據。圖8為水平同步信號SU_Hsync以及數據使能信號SU_DE的第一工作時序圖。如圖5與圖8所示,在所述尺寸比值為1的情況下,該數據處理單元1215在數據使能信號SU_DE的第1個脈衝寬度內自第一寄存器12R1(編號0)和第二寄存器12R2(編號1)分別取出輸入顯示數據,並將其處理為輸出顯示數據。接著,該數據處理單元1215在數據使能信號SU_DE的第2個脈衝寬度內自第二寄存器12R2(編號1)和第三寄存器12R3(編號2)分別取出輸入顯示數據,並將其處理為輸出顯示數據。繼續地,該數據處理單元1215在數據使能信號SU_DE的第3個脈衝寬度內自第三寄存器12R2(編號2)和第四寄存器12R4(編號3)分別取出輸入顯示數據,並將其處理為輸出顯示數據。接著,該數據處理單元1215在數據使能信號SU_DE的第4個脈衝寬度內自第四寄存器12R4(編號3)和第一寄存器12R1(編號0)分別取出輸入顯示數據,並將其處理為輸出顯示數據。之後,後續處理方式便重複前述方式依此類推。
如圖7A與圖7B所示,當方法流程進行至步驟S7之時,若ox的寄存值不等於W INP,表示輸入圖像和輸出圖像的尺寸比值不為1。在此情況下,該數據處理單元1215會利用上式(5)將所述輸入顯示數據處理為一輸出顯示數據。圖9為水平同步信號SU_Hsync以及數據使能信號SU_DE的第二工作時序圖。如圖5與圖9所示,在所述尺寸比值為2的情況下,該數據處理單元1215在數據使能信號SU_DE的第1個和第2個脈衝寬度內皆自第一寄存器12R1(編號0)和第二寄存器12R2(編號1)分別取出輸入顯示數據,並將其處理為輸出顯示數據。接著,該數據處理單元1215在數據使能信號SU_DE的第3個和第4個脈衝寬度內皆自第二寄存器12R2(編號1)和第三寄存器12R3(編號2)分別取出輸入顯示數據,並將其處理為輸出顯示數據。之後,該數據處理單元1215在數據使能信號SU_DE的第5個和第6個脈衝寬度內皆自第三寄存器12R2(編號2)和第四寄存器12R4(編號3)分別取出輸入顯示數據,並將其處理為輸出顯示數據。接著,該數據處理單元1215在數據使能信號SU_DE的第7個和第8個脈衝寬度內皆自第四寄存器12R3(編號3)和第一寄存器12R1(編號0)分別取出輸入顯示數據,並將其處理為輸出顯示數據。之後,後續處理方式便重複前述方式依此類推。
如圖7A與圖7B所示,當輸入圖像和輸出圖像的尺寸比值為1.5時,該數據處理單元1215會利用上式(5)將所述輸入顯示數據處理為一輸出顯示數據。圖10為水平同步信號SU_Hsync以及數據使能信號SU_DE的第三工作時序圖。如圖5與圖10所示,在所述尺寸比值為1.5的情況下,該數據處理單元1215在數據使能信號SU_DE的第1個和第2個脈衝寬度內皆自第一寄存器12R1(編號0)和第二寄存器12R2(編號1)分別取出輸入顯示數據,並將其處理為輸出顯示數據。接著,在數據使能信號SU_DE的第3個脈衝寬度內,該數據處理單元1215自第二寄存器12R2(編號1)和第三寄存器12R3(編號2)分別取出輸入顯示數據,並將其處理為輸出顯示數據。之後,請參照利用第一個虛線方框所標示之處,此時會發生上位機2通過MIPI介面所傳送的輸入顯示數據的寫入慢於該數據處理單元1215自該行寄存器單元1213讀出輸入顯示數據,而會發送這種情況是因為在顯示驅動晶片12內所使用的水平同步信號SU_Hsync和數據使能信號SU_DE為在MIPI介面所使用的介面水平同步信號MIPI_Hsync和介面數據使能信號MIPI_DE倍頻。因此,在等待輸入顯示數據寫入該數據處理單元1215之後,在數據使能信號SU_DE的第4個脈衝寬度內,該數據處理單元1215自第三寄存器12R3(編號2)和第四寄存器12R4(編號3)分別取出輸入顯示數據,並將其處理為輸出顯示數據。之後,如第二個虛線方框所標示處,此時又會發生輸入顯示數據來不及寫入該行寄存器單元1213的情況。因此,在等待一段時間之後,該數據處理單元1215在數據使能信號SU_DE的第5個和第6個脈衝寬度內皆自第四寄存器12R4(編號3)和第一寄存器12R1(編號0)分別取出輸入顯示數據,並將其處理為輸出顯示數據。
如圖7A與圖7B所示,在輸入圖像和輸出圖像的尺寸比值為1.67的情況下,該數據處理單元1215會利用上式(5)將所述輸入顯示數據處理為一輸出顯示數據。圖11為水平同步信號SU_Hsync以及數據使能信號SU_DE的第四工作時序圖。如圖5與圖11所示,在所述尺寸比值為1.67的情況下,該數據處理單元1215在數據使能信號SU_DE的第1個和第2個脈衝寬度內皆自第一寄存器12R1(編號0)和第二寄存器12R2(編號1)分別取出輸入顯示數據,並將其處理為輸出顯示數據。接著,在數據使能信號SU_DE的第3個和第4個脈衝寬度內,該數據處理單元1215皆自第二寄存器12R1(編號1)和第三寄存器12R2(編號2)分別取出輸入顯示數據,並將其處理為輸出顯示數據。值得注意的是,當該數據處理單元1215在數據使能信號SU_DE的第5個脈衝寬度內自第三寄存器12R3(編號2)和第四寄存器12R4(編號0)分別取出輸入顯示數據之後,如虛線方框所示,此時會出現輸入顯示數據來不及寫入該行寄存器單元1213的情況。
綜上所述,本發明利用一信號產生單元1211、一控制單元1212、一行寄存器單元1213、一數據緩存器1214、以及一數據處理單元1215組成一任意倍率圖像放大模塊121,其中利用該信號產生單元1211將一介面水平同步信號MIPI_Hsync和一介面數據使能信號MIPI_DE分別倍頻為一水平同步信號SU_Hsync和一數據使能信號SU_DE,且同時在該數據處理單元1215設置一演算法的程式碼,使該數據處理單元1215執行該程式碼,從而被配置利用N個權重(x_flag)對依序寫入該行寄存器單元1213的一輸入顯示數據執行一圖像放大處理,從而產生包含一輸出顯示數據。
如此,上述已完整且清楚地說明本發明之任意倍率圖像放大模塊;並且,經由上述可得知本發明具有下列優點:
(1)本發明提供一種任意倍率圖像放大模塊,係包含於一顯示驅動晶片之中從而應用在一顯示裝置之中。在應用本發明之任意倍率圖像放大模塊的情況下,該顯示驅動晶片可以將具有任意尺寸的一輸入圖像放大處理為一輸出圖像,使該輸出圖像的尺寸符合該顯示裝置的當前解析度,且處理過程不會花費太多硬體運算資源。
(2)並且,本發明同時提供一種顯示裝置,其包含至少一顯示驅動晶片以及一顯示面板,其特徵在於,該顯示驅動晶片具有前述本發明之任意倍率圖像放大模塊,從而可以將具有任意尺寸的一輸入圖像放大處理為一輸出圖像,使該輸出圖像的尺寸符合該顯示裝置的當前解析度。
(3)進一步地,本發明還提供一種資訊處理裝置,其特徵在於,包含如前所述本發明之顯示裝置。在可行的實施例中,該資訊處理裝置為選自於由平面顯示裝置、智慧型電視、智慧型手機、智慧型手錶、平板電腦、一體式電腦、筆記型電腦、車載娛樂裝置、和視訊式門口機所組成群組之中的一種電子裝置。
必須加以強調的是,前述本案所揭示者乃為較佳實施例,舉凡局部之變更或修飾而源於本案之技術思想而為熟習該項技藝之人所易於推知者,俱不脫本案之專利權範疇。
綜上所陳,本案無論目的、手段與功效,皆顯示其迥異於習知技術,且其首先發明合於實用,確實符合發明之專利要件,懇請  貴審查委員明察,並早日賜予專利俾嘉惠社會,是為至禱。
1a:顯示裝置 11a:顯示面板 12a:顯示驅動晶片 121a:圖像放大單元 2a:上位機 1:顯示裝置 11:顯示面板 12:顯示驅動晶片 121:任意倍率圖像放大模塊 1211:信號產生單元 1212:控制單元 1213:行寄存器單元 1214:數據緩存器 1215:數據處理單元 12R1:第一寄存器 12R2:第二寄存器 12R3:第三寄存器 12R4:第四寄存器 2:上位機 S1~S10:步驟
圖1為習知的一種顯示裝置的方塊圖; 圖2為圖1所示之圖像放大單元的工作示意圖; 圖3為包含本發明之一種任意倍率圖像放大模塊的一顯示裝置的方塊圖; 圖4為圖3所示之介面垂直同步信號MIPI_Vsync、介面水平同步信號MIPI_Hsync、介面數據使能信號MIPI_DE以及輸入顯示數據的時序圖; 圖5為本發明之一種任意倍率圖像放大模塊的方塊圖; 圖6為介面水平同步信號MIPI_Hsync、介面數據使能信號MIPI_DE、水平同步信號SU_Hsync以及數據使能信號SU_DE的工作時序圖; 圖7A與圖7B為用以將輸入顯示數據處理為輸出顯示數據的一圖像放大處理的方法流程圖; 圖8為水平同步信號SU_Hsync以及數據使能信號SU_DE的第一工作時序圖; 圖9為水平同步信號SU_Hsync以及數據使能信號SU_DE的第二工作時序圖; 圖10為水平同步信號SU_Hsync以及數據使能信號SU_DE的第三工作時序圖;以及 圖11為水平同步信號SU_Hsync以及數據使能信號SU_DE的第四工作時序圖。
121:任意倍率圖像放大模塊
1211:信號產生單元
1212:控制單元
1213:行寄存器單元
1214:數據緩存器
1215:數據處理單元
12R1:第一寄存器
12R2:第二寄存器
12R3:第三寄存器
12R4:第四寄存器

Claims (10)

  1. 一種任意倍率圖像放大模塊,係整合在一顯示裝置之中,且包括:一行寄存器單元,用以依序接收M個輸入畫素數據;一數據緩存器,耦接該行寄存器單元,且該M個輸入畫素數據係以先進先出的方式緩存在該數據緩存器中;以及一數據處理單元,耦接該數據緩存器以先進先出地自該數據緩存器讀出該M個輸入畫素數據,接著利用N個權重對該M個輸入畫素數據執行一圖像放大處理,從而產生包含N個輸出畫素數據的一輸出顯示數據;其中,M、N皆為正整數,該數據處理單元利用以下數學運算式(1)、(2)和(3)計算獲得該N個權重:x_flag(1)=0....................................(1);x_flag(j)=x_flag(j-1)+ratio_x...............(2);
    Figure 111144874-A0305-02-0020-3
    其中,ratio_x為該輸入顯示數據所對應的一輸入圖像和該輸出顯示數據所對應的一輸出圖像的一尺寸比值,time為同一個所述輸入畫素數據在所述圖像放大處理之中的一重複使用次數,x_flag(j-1)為當前使用的權重,且x_flag(j)為下一次使用的權重。
  2. 如請求項1所述之任意倍率圖像放大模塊,其進一步包括: 一信號產生單元,用以將一介面水平同步信號和一介面數據使能信號分別倍頻為一水平同步信號和一數據使能信號;以及一控制單元,用以依該水平同步信號和該數據使能信號之控制將該M個輸入畫素數據寫入該行寄存器單元中。
  3. 如請求項1所述之任意倍率圖像放大模塊,其中,在所述尺寸比值為1的情況下,該數據處理單元利用以下數學運算式(4)實現所述圖像放大處理:Dout[nx]=Din[ox].............................(4);其中,Dout[nx]為所述輸出畫素數據,且Din[ox]為所述輸入畫素數據。
  4. 如請求項1所述之任意倍率圖像放大模塊,其中,在所述尺寸比值大於1的情況下,該數據處理單元利用以下數學運算式(5)實現所述圖像放大處理:Dout[nx]=Din[ox]×(1-x_flag)+Din[ox+1]×x_flag...(5);其中,Dout[nx]為所述輸出畫素數據,且Din[ox]和Din[ox+1]為相鄰的兩個所述輸入畫素數據。
  5. 一種顯示裝置,包含至少一顯示驅動晶片以及一顯示面板,其特徵在於,該顯示驅動晶片具有一任意倍率圖像放大模塊,且該任意倍率圖像放大模塊包括:一行寄存器單元,用以依序接收M個輸入畫素數據;一數據緩存器,耦接該行寄存器單元,且該M個輸入畫素數據係以先進先出的方式緩存在該數據緩存器中;以及 一數據處理單元,耦接該數據緩存器以先進先出地自該數據緩存器讀出該M個輸入畫素數據,接著利用N個權重對該M個輸入畫素數據執行一圖像放大處理,從而產生包含N個輸出畫素數據的一輸出顯示數據;其中,M、N皆為正整數,該數據處理單元利用以下數學運算式(1)、(2)和(3)計算獲得該N個權重:x_flag(1)=0....................................(1);x_flag(j)=x_flag(j-1)+ratio_x...............(2);
    Figure 111144874-A0305-02-0022-4
    其中,ratio_x為該輸入顯示數據所對應的一輸入圖像和該輸出顯示數據所對應的一輸出圖像的一尺寸比值,time為同一個所述輸入畫素數據在所述圖像放大處理之中的一重複使用次數,x_flag(j-1)為當前使用的權重,且x_flag(j)為下一次使用的權重。
  6. 如請求項5所述之顯示裝置,其中該任意倍率圖像放大模塊進一步包括:一信號產生單元,用以將一介面水平同步信號和一介面數據使能信號分別倍頻為一水平同步信號和一數據使能信號;以及一控制單元,用以依該水平同步信號和該數據使能信號之控制將該M個輸入畫素數據寫入該行寄存器單元中。
  7. 如請求項5所述之顯示裝置,其中,在所述尺寸比值為1的情況下,該數據處理單元利用以下數學運算式(4)實現所述圖像放大處理: Dout[nx]=Din[ox].............................(4);其中,Dout[nx]為所述輸出畫素數據,且Din[ox]為所述輸入畫素數據。
  8. 如請求項5所述之顯示裝置,其中,在所述尺寸比值大於1的情況下,該數據處理單元利用以下數學運算式(5)實現所述圖像放大處理:Dout[nx]=Din[ox]×(1-x_flag)+Din[ox+1]×x_flag...(5);其中,Dout[nx]為所述輸出畫素數據,且Din[ox]和Din[ox+1]為相鄰的兩個所述輸入畫素數據。
  9. 一種資訊處理裝置,其特徵在於,包含請求項5至請求項8之中任一項所述之顯示裝置。
  10. 如請求項9所述之資訊處理裝置,其中,該資訊處理裝置為選自於由平面顯示裝置、智慧型電視、智慧型手機、智慧型手錶、平板電腦、一體式電腦、筆記型電腦、車載娛樂裝置、和視訊式門口機所組成群組之中的一種電子裝置。
TW111144874A 2022-11-23 2022-11-23 任意倍率圖像放大模塊、顯示驅動晶片、顯示裝置以及資訊處理裝置 TWI822482B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW111144874A TWI822482B (zh) 2022-11-23 2022-11-23 任意倍率圖像放大模塊、顯示驅動晶片、顯示裝置以及資訊處理裝置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW111144874A TWI822482B (zh) 2022-11-23 2022-11-23 任意倍率圖像放大模塊、顯示驅動晶片、顯示裝置以及資訊處理裝置

Publications (2)

Publication Number Publication Date
TWI822482B true TWI822482B (zh) 2023-11-11
TW202422468A TW202422468A (zh) 2024-06-01

Family

ID=89722613

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111144874A TWI822482B (zh) 2022-11-23 2022-11-23 任意倍率圖像放大模塊、顯示驅動晶片、顯示裝置以及資訊處理裝置

Country Status (1)

Country Link
TW (1) TWI822482B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100350795C (zh) * 2004-10-12 2007-11-21 联发科技股份有限公司 将原始影像帧转换并产生目标影像帧的系统及方法
TW201225631A (en) * 2010-09-30 2012-06-16 Apple Inc Image signal processor line buffer configuration for processing raw image data
TW201636950A (zh) * 2015-02-12 2016-10-16 三星電子股份有限公司 用以從單一影像產生各種解析度影像之縮放器電路與包括該縮放器電路之裝置
TW202029772A (zh) * 2018-12-28 2020-08-01 日商Jvc建伍股份有限公司 影像解碼裝置、影像解碼方法及影像解碼程式
CN114092338A (zh) * 2022-01-20 2022-02-25 长沙金维信息技术有限公司 图像缩放快速计算方法

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100350795C (zh) * 2004-10-12 2007-11-21 联发科技股份有限公司 将原始影像帧转换并产生目标影像帧的系统及方法
TW201225631A (en) * 2010-09-30 2012-06-16 Apple Inc Image signal processor line buffer configuration for processing raw image data
TW201636950A (zh) * 2015-02-12 2016-10-16 三星電子股份有限公司 用以從單一影像產生各種解析度影像之縮放器電路與包括該縮放器電路之裝置
TW202029772A (zh) * 2018-12-28 2020-08-01 日商Jvc建伍股份有限公司 影像解碼裝置、影像解碼方法及影像解碼程式
CN114092338A (zh) * 2022-01-20 2022-02-25 长沙金维信息技术有限公司 图像缩放快速计算方法

Also Published As

Publication number Publication date
TW202422468A (zh) 2024-06-01

Similar Documents

Publication Publication Date Title
JP6894976B2 (ja) 画像円滑性向上方法および装置
JP2008070838A5 (zh)
WO2020156058A1 (zh) 基于终端的图像拖拽变形实现方法和装置
WO2008154790A1 (fr) Module de circuit assemblé d'un grand écran lcd et procédé de commande de ce module
CN103794182A (zh) 显示控制装置和数据处理系统
JP2005018613A (ja) 情報処理装置、ウィンドウ表示制御方法およびプログラム
JP2006301724A (ja) メモリコントローラ、画像処理コントローラ及び電子機器
TWI822482B (zh) 任意倍率圖像放大模塊、顯示驅動晶片、顯示裝置以及資訊處理裝置
US8447035B2 (en) Contract based memory management for isochronous streams
CN113689448B (zh) 一种基于FPGA的Sobel+Ewma边缘检测系统及方法
JPH0934411A (ja) 画像表示装置および液晶表示コントローラ
JP2008116812A (ja) 表示装置、プロジェクタおよび表示方法
TW202238558A (zh) 電子紙顯示裝置及其操作方法
JP2014236241A (ja) 表示装置
CN100378635C (zh) 显示经调整过尺寸的操作视窗的方法
KR100608766B1 (ko) 이동 통신 단말기의 표시 장치 및 방법
US7366927B2 (en) Method and device for handling requests for changing system mode
US20060082580A1 (en) Method and apparatus for triggering frame updates
TWI836847B (zh) 顯示解析度的切換方法、顯示裝置以及資訊處理裝置
TWI854355B (zh) 任意倍率圖像縮放器、顯示驅動晶片、顯示裝置以及資訊處理裝置
JP5224492B2 (ja) 画像データ転送制御装置及び画像データ転送方法並びに該画像データ転送装置を有するカメラ
TWI488046B (zh) 於智慧型手機/平板電腦中減少視頻訊號於行動工業處理器介面傳輸頻寬及耗電之方法及裝置
CN115223516B (zh) 图形渲染与lcd驱动一体化芯片及相关方法和设备
JP2011133605A (ja) 画像処理装置及び画像処理方法並びに電子機器
KR100978814B1 (ko) 단일 애플리케이션 프로세서로 멀티 3d 그래픽을 디스플레이하는 그래픽 가속 시스템 및 그 방법