TWI817399B - 半導體封裝及其形成方法 - Google Patents
半導體封裝及其形成方法 Download PDFInfo
- Publication number
- TWI817399B TWI817399B TW111110116A TW111110116A TWI817399B TW I817399 B TWI817399 B TW I817399B TW 111110116 A TW111110116 A TW 111110116A TW 111110116 A TW111110116 A TW 111110116A TW I817399 B TWI817399 B TW I817399B
- Authority
- TW
- Taiwan
- Prior art keywords
- ring
- packaging substrate
- semiconductor package
- semiconductor device
- semiconductor
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 158
- 238000000034 method Methods 0.000 title claims abstract description 66
- 239000000758 substrate Substances 0.000 claims abstract description 110
- 239000012790 adhesive layer Substances 0.000 claims abstract description 30
- 238000004806 packaging method and process Methods 0.000 claims description 77
- 239000000463 material Substances 0.000 claims description 36
- 230000008569 process Effects 0.000 description 30
- 229910052751 metal Inorganic materials 0.000 description 22
- 239000002184 metal Substances 0.000 description 22
- 239000010410 layer Substances 0.000 description 21
- 230000015572 biosynthetic process Effects 0.000 description 14
- 238000007789 sealing Methods 0.000 description 9
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 8
- 229910000679 solder Inorganic materials 0.000 description 7
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 6
- 229910052802 copper Inorganic materials 0.000 description 6
- 239000010949 copper Substances 0.000 description 6
- 238000005530 etching Methods 0.000 description 6
- 238000005382 thermal cycling Methods 0.000 description 6
- 238000004519 manufacturing process Methods 0.000 description 5
- 239000012778 molding material Substances 0.000 description 5
- KDLHZDBZIXYQEI-UHFFFAOYSA-N Palladium Chemical compound [Pd] KDLHZDBZIXYQEI-UHFFFAOYSA-N 0.000 description 4
- 229910052737 gold Inorganic materials 0.000 description 4
- 239000010931 gold Substances 0.000 description 4
- 238000012986 modification Methods 0.000 description 4
- 230000004048 modification Effects 0.000 description 4
- 229910052759 nickel Inorganic materials 0.000 description 4
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 3
- 239000000853 adhesive Substances 0.000 description 3
- 230000001070 adhesive effect Effects 0.000 description 3
- 229910052782 aluminium Inorganic materials 0.000 description 3
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- 230000032798 delamination Effects 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 238000005553 drilling Methods 0.000 description 3
- 238000009713 electroplating Methods 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 239000007788 liquid Substances 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 229910052718 tin Inorganic materials 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 229910017052 cobalt Inorganic materials 0.000 description 2
- 239000010941 cobalt Substances 0.000 description 2
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000003822 epoxy resin Substances 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 239000000945 filler Substances 0.000 description 2
- 229910052738 indium Inorganic materials 0.000 description 2
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 229910001092 metal group alloy Inorganic materials 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 229910052763 palladium Inorganic materials 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000005240 physical vapour deposition Methods 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- 229920000647 polyepoxide Polymers 0.000 description 2
- 238000007639 printing Methods 0.000 description 2
- 229920005989 resin Polymers 0.000 description 2
- 239000011347 resin Substances 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 239000010935 stainless steel Substances 0.000 description 2
- 229910001220 stainless steel Inorganic materials 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- 239000000126 substance Substances 0.000 description 2
- 229910000980 Aluminium gallium arsenide Inorganic materials 0.000 description 1
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- 239000004593 Epoxy Substances 0.000 description 1
- 229910005540 GaP Inorganic materials 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 1
- 229910000673 Indium arsenide Inorganic materials 0.000 description 1
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 239000002318 adhesion promoter Substances 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 239000000356 contaminant Substances 0.000 description 1
- 230000001808 coupling effect Effects 0.000 description 1
- 238000005336 cracking Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000009837 dry grinding Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000007772 electroless plating Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- HZXMRANICFIONG-UHFFFAOYSA-N gallium phosphide Chemical compound [Ga]#P HZXMRANICFIONG-UHFFFAOYSA-N 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- MSNOMDLPLDYDME-UHFFFAOYSA-N gold nickel Chemical compound [Ni].[Au] MSNOMDLPLDYDME-UHFFFAOYSA-N 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- WPYVAWXEWQSOGY-UHFFFAOYSA-N indium antimonide Chemical compound [Sb]#[In] WPYVAWXEWQSOGY-UHFFFAOYSA-N 0.000 description 1
- RPQDHPTXJYYUPQ-UHFFFAOYSA-N indium arsenide Chemical compound [In]#[As] RPQDHPTXJYYUPQ-UHFFFAOYSA-N 0.000 description 1
- 238000005304 joining Methods 0.000 description 1
- LQBJWKCYZGMFEV-UHFFFAOYSA-N lead tin Chemical compound [Sn].[Pb] LQBJWKCYZGMFEV-UHFFFAOYSA-N 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000000465 moulding Methods 0.000 description 1
- 238000012536 packaging technology Methods 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 239000003351 stiffener Substances 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
- 239000011135 tin Substances 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/562—Protection against mechanical damage
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/16—Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
- H01L23/18—Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
- H01L23/24—Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/16—Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4803—Insulating or insulated parts, e.g. mountings, containers, diamond heatsinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
- H01L21/4853—Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/563—Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/02—Containers; Seals
- H01L23/04—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
- H01L23/053—Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having an insulating or insulated base as a mounting for the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/16—Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
- H01L23/18—Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3185—Partial encapsulation or coating the coating covering also the sidewalls of the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/585—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries comprising conductive layers or plates or strips or rods or rings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L24/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
- H01L25/0655—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/16227—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the bump connector connecting to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73253—Bump and layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/91—Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L2224/80 - H01L2224/90
- H01L2224/92—Specific sequence of method steps
- H01L2224/921—Connecting a surface with connectors of different types
- H01L2224/9212—Sequential connecting processes
- H01L2224/92122—Sequential connecting processes the first connecting process involving a bump connector
- H01L2224/92125—Sequential connecting processes the first connecting process involving a bump connector the second connecting process involving a layer connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
- H01L23/3128—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation the substrate having spherical bumps for external connection
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/538—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
- H01L23/5385—Assembly of a plurality of insulating substrates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/162—Disposition
- H01L2924/16251—Connecting to an item not being a semiconductor or solid-state body, e.g. cap-to-substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/163—Connection portion, e.g. seal
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/161—Cap
- H01L2924/163—Connection portion, e.g. seal
- H01L2924/16315—Shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
- H01L2924/1815—Shape
- H01L2924/1816—Exposing the passive side of the semiconductor or solid-state body
- H01L2924/18161—Exposing the passive side of the semiconductor or solid-state body of a flip chip
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
- H01L2924/3511—Warping
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/35—Mechanical effects
- H01L2924/351—Thermal stress
- H01L2924/3512—Cracking
- H01L2924/35121—Peeling or delaminating
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Dispersion Chemistry (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Die Bonding (AREA)
- Measuring Fluid Pressure (AREA)
Abstract
本揭露實施例提供一種半導體封裝及其形成方法。半導體封裝包括一封裝基板及安裝於封裝基板的表面上的一半導體裝置。一第一環設置於封裝基板的表面之上並圍繞半導體裝置。一第二環設置於第一環的頂表面之上。並且,一突出部及一匹配的凹陷部分別形成在第一環的頂表面及第二環的底表面上。突出部延伸至凹陷部中並與凹陷部卡合,以連接第一環與第二環。一黏著層設置於封裝基板的表面與第一環的底表面之間,用於將第一環及上方的第二環附接至封裝基板。
Description
本發明實施例係關於一種半導體製造技術,特別係有關於一種半導體封裝及其形成方法。
半導體裝置被用於各種電子應用中,例如個人電腦、手機、數位相機以及其他電子設備。通過在一半導體基板之上依序地沉積絕緣或介電層、導電層和半導體層,並使用微影及蝕刻製程對各個材料層進行圖案化,以在其上形成電路組件和元件來製造半導體裝置。通常,多個積體電路(integrated circuits,ICs)是在單個半導體晶圓上製造,且晶圓上的各個晶粒通過沿著劃線在積體電路之間進行鋸切而被分割。各個晶粒通常單獨封裝在例如多晶片模組(multi-chip modules)或其他類型的封裝中。
封裝不僅可以保護半導體裝置免受環境汙染物的影響,還可以為封裝在其中的半導體裝置提供連接介面。已開發出佔用較少面積或高度較低的較小的封裝結構來封裝半導體裝置。
雖然現有的封裝結構及製造半導體封裝結構的方法通常已經足以滿足其預計目的,但它們仍不是在所有方面都完全令人滿意的。
本揭露一些實施例提供一種半導體封裝,包括一封裝基板、一半導體裝置、一第一環、一第二環以及一黏著層。半導體裝置安裝於封裝基板的一表面上。第一環設置於封裝基板的所述表面之上並圍繞半導體裝置,其中第一環具有面對封裝基板的所述表面的底表面及與第一環的底表面相對的頂表面。第二環設置於第一環的頂表面之上,其中第二環具有面對第一環的頂表面的底表面及與第二環的底表面相對的頂表面。其中,一突出部自第一環的頂表面與第二環的底表面中之一者延伸,且一凹陷部自第一環的頂表面與第二環的底表面中之另一者凹陷,其中突出部延伸至凹陷部中並與凹陷部卡合。黏著層設置於封裝基板的所述表面與第一環的底表面之間。
本揭露一些實施例提供一種半導體封裝,包括一封裝基板、一半導體裝置、一第一環、一第二環以及一黏著層。半導體裝置安裝於封裝基板的一表面上。第一環設置於封裝基板的所述表面之上並圍繞半導體裝置。第二環堆疊在第一環上,且第二環的底表面面對第一環的頂表面。其中,複數個鉚接結構佈置於第一環與第二環之間且彼此間隔開,每一鉚接結構包括一突出部及一凹陷部,突出部形成在第一環的頂表面與第二環的底表面中之一者上,且凹陷部形成在第一環的頂表面與第二環的底表面中之另一者上,其中突出部嵌入凹陷部中。黏著層設置於封裝基板的所述表面與第一環的底表面之間。
本揭露一些實施例提供一種形成半導體封裝的方法。所述方法包括將一半導體裝置安裝於一封裝基板的一表面上。所述方法也包括提供具有一第一表面的一第一環及具有面對第一環的第一表面的一第二表面的一第二環。所述方法還包括在第一環的第一表面上形成至少一凹陷部。所述方法還包括在第二環的第二表面上形成至少一突出部,並通過將所述至少一突出部與所述至少一凹陷部卡合,以將第一環與第二環連接在一起。此外,所述方法包括通過形成在封裝基板與第一環和第二環中之一者之間的一黏著層將第一環及第二環附接至封裝基板的所述表面。
以下的揭露內容提供許多不同的實施例或範例以實施本案的不同特徵。以下描述具體的構件及其排列方式的實施例以闡述本揭露。當然,這些實施例僅作為範例,而不該以此限定本揭露的範圍。例如,在說明書中敘述了一第一特徵形成於一第二特徵之上或上方,其可能包含第一特徵與第二特徵是直接接觸的實施例,亦可能包含了有附加特徵形成於第一特徵與第二特徵之間,而使得第一特徵與第二特徵可能未直接接觸的實施例。另外,在本揭露不同範例中可能使用重複的參考符號及/或標記,此重複係為了簡化與清晰的目的,並非用以限定所討論的各個實施例及/或結構之間有特定的關係。
再者,空間相關用語,例如「在…下方」、「下方」、「較低的」、「上方」、「較高的」及類似的用語,是為了便於描述圖式中一個元件或特徵與另一個(些)元件或特徵之間的關係。除了在圖式中繪示的方位外,這些空間相關用語意欲包含使用中或操作中的裝置之不同方位。設備可能被轉向不同方位(旋轉90度或其他方位),則在此使用的空間相關詞也可依此相同解釋。
說明書中的用語「基本上(substantially)」,例如「基本上平坦」或「基本上共平面」等為本領域技術人員所能理解的。在一些實施例中,形容詞「基本上」可以被去除。在適用的情況下,用語「基本上」還可以包括「全部(entirely)」、「完全(completely)」、「所有(all)」等的實施例。在適用的情況下,用語「基本上」還可以涉及90%或更高,例如95%或更高,特別是99%或更高,包括100%。此外,例如「基本上平行」或「基本上垂直」之類的用語應被解釋成不排除相較於特定佈置的微小偏差,並且例如可包括高達10°的偏差。用語「基本上」不排除「完全」,例如「基本上不含(substantially free)」Y的組合物可以是完全不含Y。
與特定距離或尺寸結合使用的用語,例如「約」,應被解釋成不排除相較於特定距離或尺寸的微小偏差,並且例如可包括高達10%的偏差。用於數值x的用語「約」可能表示x±5或10%。
根據本揭露各個實施例提供一種半導體封裝及其形成方法。一些實施例的一些變體(variations)也被討論。在各個視圖和說明性實施例中,相同的參考符號用於表示相同的元件。根據本揭露一些實施例,一種半導體封裝包括一下環及一上環,這兩個環使用形成在彼此之間的鉚接結構(而不是額外的黏著劑)連接。每一鉚接結構包括分別形成在兩個環的相鄰表面上的一突出部及一匹配的凹陷部。使用鉚接結構可防止在熱循環期間兩個環之間的黏著層發生分層。此外,通過將鉚接結構對應於半導體封裝中的高應力區域佈置,可有利於緩解封裝中的應力(下文中將進一步說明),從而提高整個封裝的可靠性。再者,由於兩個環可以通過鉚接結構直接連接(省去了供應用於連接兩個環的黏著劑的步驟),半導體封裝的製造過程也可以被簡化。
將針對特定的背景(context)來描述實施例,即,在一二維半積體電路(two and a half dimensional integrated circuit,2.5DIC)結構或三維積體電路(three dimensional IC,3DIC)結構中具有一中介層基板或其他主動晶片的封裝技術。在此討論的實施例是提供範例以使得能夠製造或使用本揭露的發明標的,且本領域普通技術人員將容易理解到在保持在不同實施例的預期範圍內的同時所可作出的修改。儘管下面所討論的方法實施例可以特定順序來執行,但其他方法實施例也可設想以任何邏輯順序執行的步驟。
第1圖是根據一些實施例之一半導體封裝的示意俯視圖。第2圖是沿第1圖中的線A-A’截取的半導體封裝的示意剖面圖。如第1圖及第2圖所示,半導體封裝包括一封裝基板10、一半導體裝置20、一環結構組件30以及一黏著層40。附加特徵可以添加至半導體封裝中,及/或下面描述的一些特徵可以在其他實施例中被替換或消除。
封裝基板10可用於提供封裝在半導體封裝中的部件或裝置與一外部電子裝置(未顯示)之間的電連接。在一些實施例中,封裝基板10是一體型(bulk)半導體基板、一絕緣層上覆半導體(semiconductor-on-insulator,SOI)基板、一絕緣層上覆鍺(germanium-on-insulator,GOI)基板或其類似物。半導體基板由一元素半導體(例如矽或鍺)、一化合物半導體(例如矽鍺、碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦)、一合金半導體(例如SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP)或其組合形成。或者,根據一些其他實施例,封裝基板10可以包括一印刷電路板(printed circuit board,PCB)、一陶瓷基板或其他合適的封裝基板。封裝基板10可以是有核(core)或無核(core-less)基板。
在一些實施例中,封裝基板10具有各種裝置元件(未顯示)。形成在封裝基板10中或上的裝置元件的範例可以包括電晶體(例如金屬氧化物半導體場效電晶體(metal oxide semiconductor field effect transistors,MOSFET)、互補式金屬氧化物半導體(complementary metal oxide semiconductor,CMOS)電晶體、雙極性接面電晶體(bipolar junction transistors,BJT)、高電壓電晶體、高頻率電晶體、P通道及/或N通道場效電晶體(PFETs/NFETs)等)、二極體、電阻器、電容器、電感器、及/或其他可選用的裝置元件。可以進行各種製程以形成所述裝置元件,例如沉積、蝕刻、植入(implantation)、光微影、退火、及/或其他合適的製程。封裝基板10還可以具有一或多個電路層(未顯示),用於電連接裝置元件和隨後附接的半導體裝置。
封裝基板10在平面圖中(參見第1圖)通常具有矩形(或正方形)形狀,這取決於設計需求,但也可以使用其他形狀。封裝基板10可以具有基本上彼此平行的相對表面10A和10B。表面10A(所示的上表面)可用於接收和接合封裝中的其他封裝部件(這將在下面詳細描述)。表面10B(所示的下表面)可以具有形成在其上的數個電連接件11,使得整個封裝與例如印刷電路板的一外部電子裝置(未顯示)之間能夠達到電連接。在一些實施例中,電連接件11可以是或包括焊球,例如含錫焊球。可使用回焊製程將焊球接合至封裝基板10。
半導體裝置20設置於封裝基板10的表面10A之上。在一些實施例中,半導體裝置20是一封裝模組,其包括一中介層21以及設置於中介層21之上的複數個不同類型的半導體晶粒22和22’(參見第1圖)。為了說明,半導體晶粒22在此也被稱為第一晶粒22,且半導體晶粒22’在此也被稱為第二晶粒22’。半導體裝置20還可以包括一或多個不同於第一晶粒22和第二晶粒22’的第三晶粒(未顯示)。
在一些實施例中,第一晶粒22包括邏輯晶粒,其可以是中央處理單元(Central Processing Unit,CPU)晶粒、圖形處理單元(Graphic Processing Unit,GPU)晶粒、行動應用晶粒、微控制單元(Micro Control Unit,MCU)晶粒、輸入-輸出(input-output,IO)晶粒、基頻(BaseBand,BB)晶粒、應用處理器(Application processor,AP)晶粒等。第一晶粒22還可以包括系統單晶片(System-on-Chip,SOC)晶粒。在一些實施例中,第二晶粒22’包括記憶體晶粒,例如動態隨機存取記憶體(Dynamic Random Access Memory,DRAM)晶粒、靜態隨機存取記憶體(Static Random Access Memory,SRAM)晶粒、高頻寬記憶體(High Bandwidth Memory,HBM)晶粒等。記憶體晶粒可以是多個分離的記憶體晶粒,或者可以是包括複數個堆疊記憶體晶粒的晶粒堆疊的形式。
半導體晶粒22和22’中的每一者可以包括一半導體基板220以及形成在半導體基板220上的複數個積體電路裝置(未顯示,包括電晶體、二極體、被動裝置等)。此外,互連至內部電路的數個接觸墊222可以暴露在半導體晶粒22和22’個別的主動表面(所示的底表面)處,以便於達成外部電連接。每個半導體晶粒22/22’可以例如通過沿著劃線鋸切或切割半導體晶圓(其上形成有多個IC晶粒)以將半導體晶圓分成複數個單獨的半導體晶粒來獲得。
根據實際需要,半導體晶粒22和22’可以在中介層21上方具有任何合適的佈置,這將在後面進一步描述。中介層21可以包括有機中介層基板、矽中介層基板等。中介層21還可以在其中包括導電特徵210,例如導電線路和導電通孔(有時統稱為一重分佈線路(redistribution line,RDL)結構),以互連暴露在中介層21的相對表面21A和21B處的接觸墊(未顯示)。中介層21的材料及形成方法為本領域所熟知,故在此不再贅述。
在一些實施例中,半導體晶粒22和22’可以通過覆晶接合(例如焊料接合)方法接合在中介層21上,例如通過每個半導體晶粒22/22’上的導電元件23與中介層21上的導電結構24形成導電接點,如第2圖所示。應瞭解的是,在此描述的實施例是為了說明的目的而提供的,在不同的實施例中也可以使用其他合適的接合方法。
在一些實施例中,在接合製程之前,導電元件23(例如導電柱)可以形成在半導體晶粒22/22’的暴露的接觸墊222上。導電元件23可以包括或由銅、鋁、金、鈷、鈦、錫、一或多種其他合適的材料、或其組合製成。導電元件23可以使用電鍍製程、化學鍍製程、放置製程、印刷製程、物理氣相沉積(physical vapor deposition,PVD)製程、化學氣相沉積(chemical vapor deposition,CVD)製程、一或多種其他可選用的製程、或其組合形成。在一些替代實施例中,可省略導電元件23。
在一些實施例中,每個導電結構24包括一金屬柱24A以及在金屬柱24A之上的一金屬蓋層(例如焊料蓋)24B。包括金屬柱24A及金屬蓋層24B的導電結構24有時被稱為微凸塊。在接合製程之前,導電結構24可以形成在暴露在中介層21的表面21A處的接觸墊(未顯示)上。金屬柱24A可以包括例如銅、鋁、金、鎳、鈀等或其組合的導電材料,並可以通過濺鍍、印刷、電鍍、化學鍍、化學氣相沉積等形成。金屬柱24A可以是無焊料的並具有基本上垂直的側壁。金屬蓋層24B可以包括鎳、錫、錫-鉛、金、銅、銀、鈀、銦、鎳-鈀-金、鎳-金等或其組合,並可以通過鍍覆製程(例如電鍍製程)形成。本領域普通技術人員將可理解,上述導電結構24的範例是為了說明的目的而提供的,也可以使用其他結構的導電結構24。
在一些實施例中,半導體晶粒22和22’通過回焊製程接合至中介層21。在回焊製程中,導電接點(包括導電元件23及導電結構24)分別與半導體晶粒22和22’的暴露的接觸墊222以及中介層21的暴露的接觸墊(由一些導電特徵210構成)接觸,以將半導體晶粒22和22’物理和電耦接至中介層21。
在一些實施例中,一底部填充元件25進一步形成在中介層21之上以圍繞和保護導電接點,並增強半導體晶粒22和22’與中介層21之間的連接。底部填充元件25可以包括或由一絕緣材料製成,例如底部填充材料。底部填充材料可以包括環氧樹脂、樹脂、填充材料、應力釋放劑(stress release agent,SRA)、助黏劑、其他合適的材料或其組合。在一些實施例中,液態的底部填充材料被分配到每個半導體晶粒22/22’與中介層21之間的間隙中(例如,通過毛細管效應),以加強導電接點乃至整體封裝結構的強度。在分配之後,固化底部填充材料以形成底部填充元件25。
在一些實施例中,底部填充元件25填充每個半導體晶粒22/22’與中介層21之間的全部間隙,並且還具有延伸至相鄰的第一晶粒22之間的間隙G中的一部分250,如第2圖所示。部分250存在但未在第1圖中顯示。
在一些實施例中,一密封層26進一步形成在中介層21之上以圍繞和保護半導體晶粒22和22’以及底部填充元件25。在一些實施例中,密封層26包括或由一絕緣材料製成,例如模製材料(molding material)。模製材料可以包括聚合物材料,例如其中散布有填料的環氧基樹脂。在一些實施例中,模製材料(例如液態的模製材料)被分配到中介層21之上及/或半導體晶粒22和22’之上,使得半導體晶粒22和22’被掩埋或覆蓋。在一些實施例中,接著使用熱處理來固化液態的模製材料並將其轉變為密封層26。
在一些實施例中,還在密封層26上進行平坦化製程(未顯示)以部分地去除密封層26,直到每個第一晶粒22的背面(頂表面)通過密封層26的頂表面暴露出來,如第2圖所示。這有利於消散在操作期間從第一晶粒22產生的熱量(例如,在第一晶粒22為高功耗晶粒的情況下)。平坦化製程可以包括研磨製程、化學機械拋光(chemical mechanical polishing,CMP)製程、蝕刻製程、乾式研磨製程、一或多種其他可選用的製程或其組合。
在一些實施例中,半導體裝置20(例如包括中介層21、半導體晶粒22和22’、底部填充元件25以及密封層26)可以通過形成在暴露於中介層21的表面21B(所示的底表面)處的接觸墊(未顯示)上的導電元件27(例如導電柱)以及形成在暴露於封裝基板10的表面10A處的接觸墊(未顯示)上的導電結構28(例如微凸塊,每個微凸塊包括一金屬柱28A以及在金屬柱28A之上的一金屬蓋層28B(例如焊料蓋))接合至封裝基板10,如第2圖所示。導電元件27和導電結構28的材料及形成方法可以與上述導電元件23和導電結構24的材料及形成方法相同或相似,故在此不再贅述。在一些實施例中,半導體裝置20通過回焊製程接合至封裝基板10。在回焊製程中,導電接點(包括導電元件27及導電結構28)分別與中介層21的暴露的接觸墊以及封裝基板10的暴露的接觸墊接觸,以將半導體裝置20物理和電連接至封裝基板10。
在一些實施例中,一底部填充元件29也形成在封裝基板10的表面10A之上以圍繞和保護導電接點,並增強半導體裝置20與封裝基板10之間的連接。底部填充元件29的材料及形成方法可以與上述底部填充元件25的材料及形成方法相同或相似,故在此不再贅述。
環結構組件30設置於封裝基板10的表面10A之上。環結構組件30的剛性可以大於封裝基板10的剛性,因此環結構組件30可用作一加強環(stiffener ring),用於約束(constraining)封裝基板10以減輕其翹曲(受到熱循環期間產生的應力所致,這將在下面進一步描述)及/或增強封裝基板10的堅固性。在一些實施例中,環結構組件30沿著封裝基板10的周邊佈置,並圍繞封裝基板10上方的半導體裝置20。取決於封裝基板10的形狀,環結構組件30在平面圖中可以具有基本上矩形或正方形的環形形狀(參見第1圖)。
在一些實施例中,環結構組件30使用介於環結構組件30的底表面與封裝基板10的表面10A之間的黏著層40附接至封裝基板10。黏著層40可以是任何合適的非導電黏著劑、環氧樹脂、晶粒附接膜(die attach film,DAF)等,並可以在安裝環結構組件30之前施加到環結構組件30的底表面或可以施加到封裝基板10的表面10A上。
如第2圖所示,根據一些實施例,環結構組件30包括一下環31及一上環32。當環結構組件30安裝在封裝基板10上時,上環32設置於(堆疊在)下環31之上,且下環31靠近封裝基板10的表面10A。
在一些實施例中,下環31及上環32均為橫向地圍繞半導體裝置20的環結構,且每個環結構具有一致的寬度W1或W2。下環31的寬度W1可以等於上環32的寬度W2,但本揭露不限於此。在一些其他實施例中,取決於設計需求,下環31和上環32中之一或兩者可以具有不一致的寬度(例如,沿著第一水平方向(例如第1圖中所示的X方向)的環側邊可以具有比沿著第二水平方向(例如第1圖中所示的Y方向)的環側邊更大或更小的寬度)。
在一些實施例中,下環31是具有相對表面31A和31B的基本上平坦的結構。下環31的表面31B(所示的底表面)面對封裝基板10的表面10A。黏著層40介於表面31B(即,環結構組件30的底表面)與表面10A之間以將環結構組件30附接至封裝基板10。上環32也是具有相對表面32A和32B的基本上平坦的結構。上環32的表面32B(所示的底表面)面對並與下環31的表面31A(所示的頂表面)直接接觸。在一些實施例中,下環31的表面31A和31B、上環32的表面32A和32B、以及封裝基板10的表面10A相互平行。
在一些實施例中,下環31與上環32包括或由不同的材料製成。舉例來說,下環31的材料可選擇以使得下環31的熱膨脹係數(coefficient of thermal expansion,CTE)與下方的封裝基板10的熱膨脹係數相近,以減少兩者之間的熱膨脹係數失配(CTE mismatch),從而減少由環結構組件30引起的封裝基板10上的應力(以及變形)。另一方面,上環32的材料可選擇以使得其剛性大於下環31的剛性,以增加整個環結構組件30的結構強度。因此,可以更好地控制封裝基板10的翹曲。下環31及上環32的材料的範例可以包括銅、不銹鋼、不銹鋼/鎳等金屬,但不限於此。
在一些實施例中,如第2圖所示,下環31還具有形成在面對上環32的表面31A上的複數個凹陷部RS1,且上環32還具有形成在面對下環31的表面32B上並分別對應於凹陷部RS1的複數個突出部RS2。每個凹陷部RS1可以自下環31的表面31A垂直地凹陷至下環31的內部,且每個突出部RS2可以自上環32的表面32B垂直地延伸並進入下環31的相應的凹陷部RS1中。
在一些替代實施例中,如第3圖所示,凹陷部RS1和突出部RS2的位置互換,而其他特徵則與第2圖所示的實施例相同。具體地,凹陷部RS1形成在上環32的面對下環31的表面32B上,且突出部RS2形成在下環31的面對上環32的表面31A上。
根據一些實施例,每個突出部RS2與相應的凹陷部RS1在垂直剖面圖中具有匹配的形狀及尺寸。舉例來說,在第2圖及第3圖中,突出部RS2在垂直剖面圖中呈一矩形形狀並具有一致的寬度D2,且凹陷部RS1在垂直剖面圖中為一矩形的容納空間(參見第5B圖)並具有一致的寬度D1,寬度D1等於或略大於寬度D2。此外,凹陷部RS1在垂直於封裝基板10的表面10A的垂直方向(例如第2圖或第3圖中所示的Z方向)上的深度L1等於或略大於突出部RS2在垂直方向上的厚度L2。
通過上述設計,突出部RS2可與凹陷部RS1卡合,從而將下環31與上環32連接在一起以形成環結構組件30(下環31與上環32之間沒有設置額外的黏著層)。由於凹陷部RS1與對應的突出部RS2的組合可以實現組裝兩個平坦環的功能,因此在本揭露中也統稱為一”鉚接結構(riveting structure)”RS。
在一些實施例中,每個鉚接結構RS可以具有由相應的凹陷部RS1的水平剖面形狀(將在下面進一步描述)決定的水平剖面形狀(即,平面圖形狀)。舉例來說,在凹陷部RS1的水平剖面形狀為圓形的情況下,鉚接結構RS(或突出部RS2)可以具有圓形的水平剖面形狀,如第1圖所示。圓形鉚接結構RS的直徑可以在1毫米至7毫米之間的範圍內,但也可以使用其他尺寸。在一些替代實施例中,鉚接結構RS也可以具有其他水平剖面形狀,例如第4A至4D圖中所示的橢圓形、四邊形、三角形或六邊形、或其他合適的形狀。
在一些實施例中,如第1圖所示,每個鉚接結構RS在平面圖中部分地重疊環結構組件30(即,下環31和上環32)。換言之,每個鉚接結構RS不僅設置於下環31與上環32之間,還在平面圖中位於環結構組件的對應環側邊的邊界內。在各種實施例中,每個鉚接結構RS可以佈置在環結構組件30的中心區域,與環結構組件30的內周邊和外周邊等距(在例如X方向或Y方向的水平方向上)(參見第2圖或第3圖),或者每個鉚接結構RS可以靠近環結構組件30的內周邊或外周邊佈置。
接下來,參照第5A至5C圖描述根據一些實施例之鉚接結構RS的形成及第2或3圖中所示的兩個環(31、32)的組裝。為了簡化,這些圖中僅示出一個鉚接結構RS。在第5A圖中,提供一平坦的第一環R1及一平坦的第二環R2。在各種實施例中,第一環R1可以用作下環31且第二環R2可以用作上環32,或者第一環R1可以用作上環32且第二環R2可以用作下環31。
在第5B圖中,接著通過一合適的製程(未顯示)包括機械鑽孔、蝕刻等在第一環R1的面對第二環R2的表面S11上形成具有垂直側壁的凹陷部RS1(當兩個環分離時)。在一些實施例中,所形成的凹陷部RS1在垂直方向(例如第2圖或第3圖中所示的Z方向)上可以具有足夠的深度L1(即,表面S11與凹陷部RS1的底部之間的距離)以利於後續凹陷部RS1與突出部RS2之間的穩定卡合,但深度L1小於第一環R1在垂直方向上的厚度L3(即,表面S11與第一環R1的相對表面S12之間的距離)。
在第5C圖中,接著將第二環R2堆疊在第一環R1上,其中第二環R2的表面S21抵靠第一環R1的表面S11。然後,對第二環R2的與表面S21相對的表面S22施加一衝擊力(壓力,以箭頭表示),使第二環R2的一部分(即,突出部RS2)被擠壓而自第二環R2的表面S21延伸並進入形成在第一環R1的表面S11上的對應的凹陷部RS1中。如此一來,突出部RS2(或鉚接結構RS)的水平剖面形狀及尺寸可與對應的凹陷部RS1的水平剖面形狀及尺寸相匹配。衝擊力直到突出部RS2到達(或幾乎到達)凹陷部RS1的底部才被釋放。結果,每個突出部RS2可以緊密地嵌入對應的凹陷部RS1中(或與凹陷部RS1卡合),從而將第一環R1與第二環R2連接在一起,以形成如上面參照第2圖或第3圖所述的環結構組件30。在一些實施例中,如第5C圖所示,第二環R2的表面S22也可以具有凹陷,如虛線所示,該凹陷是由於在相對表面S21上形成突出部RS2而形成的。因此,表面S22的凹陷的位置可以對應於凹陷部RS1,且在俯視圖中,表面S22的凹陷的形狀可以類似於凹陷部RS1的形狀。在一些其他實施例中,第一環R1和第二環R2的最終形狀可以通過模製或其他方法形成。
可以對本揭露的實施例進行許多變化及/或修改。舉例來說,第6A圖、第6B圖、第7A圖以及第7B圖示出根據一些其他實施例之具有不同垂直剖面形狀的鉚接結構RS。為了簡化,這些圖中僅示出一個鉚接結構RS。應瞭解的是,第6A圖與第6B圖之間的差異以及第7A圖與第7B圖之間的差異在於凹陷部RS1和突出部RS2的位置互換。
參照第6A圖及第6B圖,凹陷部RS1形成在下環31與上環32中之一者上,並形成為貫穿該環的相對表面(31A及31B或32A及32B)。換言之,凹陷部RS1在垂直方向(例如第2圖或第3圖中所示的Z方向)上的深度L1可以等於該環在垂直方向上的厚度L3。所形成的凹陷部RS1在垂直剖面圖中可以是一梯形的容納空間(參見第8B圖),其寬度D3在遠離另一環的垂直方向上逐漸增大(即,傾斜的側壁)。具體地,凹陷部RS1的緊靠另一環的部分具有最小的寬度,且凹陷部RS1的最遠離另一環的部分具有最大的寬度。這有助於防止突出部RS2(形成在另一環上)輕易地脫離凹陷部RS1。此外,突出部RS2自與具有凹陷部RS1的環相對的另一環的(近端)表面延伸至凹陷部RS1中。相應地,突出部RS2在垂直剖面圖中呈一梯形形狀,其寬度D4在遠離另一環的垂直方向上逐漸增加。突出部RS2的寬度變化與凹陷部RS1的寬度變化相匹配。
參照第7A圖及第7B圖,凹陷部RS1形成在下環31與上環32中之一者上,並形成為貫穿該環的相對表面(31A及31B或32A及32B)。換言之,凹陷部RS1在垂直方向(例如第2圖或第3圖中所示的Z方向)上的深度L1可以等於該環在垂直方向上的厚度L3。凹陷部RS1可以包括在垂直剖面圖中具有不同寬度(D51、D52)的一第一部分(容納空間,參見第9B圖)RS11以及一第二部分(容納空間,參見第9B圖)RS12。第一部分RS11靠近另一環,且第二部分RS12遠離另一環。第二部分RS12的寬度D52大於第一部分RS11的寬度D51。這有助於防止突出部RS2(形成在另一環上)輕易地脫離凹陷部RS1。在本實施例中,第一部分RS11和第二部分RS12均為矩形,但也可以使用其他形狀組合。舉例來說,在一些其他實施例中,第一部分RS11可以是矩形,而第二部分RS12可以是梯形。此外,突出部RS2自與具有凹陷部RS1的環相對的另一環的(近端)表面延伸至凹陷部RS1中。相應地,突出部RS2包括在垂直剖面圖中具有不同寬度(D61、D62)的一第一部分RS21以及一第二部分RS22。第一部分RS21靠近另一環的(近端)表面,且第二部分RS22遠離另一環的(近端)表面。第二部分RS22的寬度D62大於第一部分RS21的寬度D61。突出部RS2的寬度變化和形狀與凹陷部RS1的寬度變化和形狀相匹配。
在一些實施例中,如第6A、6B、7A及7B圖所示,突出部RS2容納在(嵌入於)凹陷部RS1中,且突出部RS2的末端與該環的遠離另一環的(遠端)表面之間在垂直方向上有一距離X(大於0)。
另外,類似於上面描述的第2及3圖的實施例,(第6A、6B、7A或7B圖中的)鉚接結構RS可以佈置在環結構組件30的中心區域,與環結構組件30的內周邊和外周邊等距(在水平方向上),或者鉚接結構RS可以靠近環結構組件30的內周邊或外周邊佈置。
接下來,參照第8A至8D圖描述根據一些實施例之鉚接結構RS的形成及第6A或6B圖中所示的兩個環(31、32)的組裝。在第8A圖中,提供一平坦的第一環R1及一平坦的第二環R2。在各種實施例中,第一環R1可以用作下環31且第二環R2可以用作上環32,或者第一環R1可以用作上環32且第二環R2可以用作下環31。
在第8B圖中,接著通過一合適的製程(未顯示)包括機械鑽孔、蝕刻等在第一環R1中形成具有傾斜側壁的凹陷部RS1(當兩個環分離時)。凹陷部RS1可以穿過第一環R1的相對表面S11及S22,並可以具有如上面參照第6A及6B圖所述的逐漸變化的寬度D3。
在第8C圖中,接著將第二環R2堆疊在第一環R1上,其中第二環R2的表面S21抵靠第一環R1的表面S11。然後,對第二環R2的與表面S21相對的表面S22施加一衝擊力(壓力,以箭頭表示),使第二環R2的一部分(即,突出部RS2)被擠壓而自第二環R2的表面S21延伸並進入形成在第一環R1的表面S11上的對應的凹陷部RS1中。如此一來,突出部RS2的水平剖面形狀及尺寸可與緊靠第二環R2的對應的凹陷部RS1的部分的水平剖面形狀及尺寸相匹配。衝擊力直到突出部RS2的一部分(例如端部)延伸超出第一環R1的表面S12(參見第8C圖)才被釋放。在一些實施例中,如第8C所示,第二環R2的表面S22也可以具有凹陷,如虛線所示,該凹陷是由於在相對表面S21上形成突出部RS2而形成的。
在第8D圖中,接著自第一環R1的表面S12施加另一衝擊力(壓力,以箭頭表示)至突出部RS2(同時第二環R2保持固定),以將突出部RS2的端部壓回至凹陷部RS1中,從而使被擠壓的突出部RS2成型為與凹陷部RS1相同的形狀。
結果,每個突出部RS2可以緊密地嵌入對應的凹陷部RS1中(或與凹陷部RS1卡合),從而將第一環R1與第二環R2連接在一起,以形成如上面參照第6A圖或第6B圖所述的環結構組件30。
又參照第9A至9D圖描述根據一些實施例之鉚接結構RS的形成及第7A或7B圖中所示的兩個環(31、32)的組裝。在第9A圖中,提供一平坦的第一環R1及一平坦的第二環R2。在各種實施例中,第一環R1可以用作下環31且第二環R2可以用作上環32,或者第一環R1可以用作上環32且第二環R2可以用作下環31。
在第9B圖中,接著通過一合適的製程(未顯示)包括機械鑽孔、蝕刻等在第一環R1中形成包括具有不同寬度的第一部分RS11及第二部分RS12的凹陷部RS1(當兩個環分離時)。凹陷部RS1可以穿過第一環R1的相對表面S11及S22,且第二部分RS12的寬度D52可以大於第一部分RS11的寬度D51,如上面參照第7A及7B圖所述的。
在第9C圖中,接著將第二環R2堆疊在第一環R1上,其中第二環R2的表面S21抵靠第一環R1的表面S11。然後,對第二環R2的與表面S21相對的表面S22施加一衝擊力(壓力,以箭頭表示),使第二環R2的一部分(即,突出部RS2)被擠壓而自第二環R2的表面S21延伸並進入形成在第一環R1的表面S11上的對應的凹陷部RS1中。如此一來,突出部RS2的水平剖面形狀及尺寸可與緊靠第二環R2的對應的凹陷部RS1的部分(即,第一部分RS11)的水平剖面形狀及尺寸相匹配。位於凹陷部RS1的第一部分RS11中的突出部RS2的部分形成了突出部RS2的第一部分RS21。衝擊力直到突出部RS2的一部分(例如端部)延伸超出第一環R1的表面S12(參見第9C圖)才被釋放。在一些實施例中,如第9C所示,第二環R2的表面S22也可以具有凹陷,如虛線所示,該凹陷是由於在相對表面S21上形成突出部RS2而形成的。
在第9D圖中,接著自第一環R1的表面S12施加另一衝擊力(壓力,以箭頭表示)至突出部RS2(同時第二環R2保持固定),以將突出部RS2的端部壓回至凹陷部RS1中,從而使被擠壓的突出部RS2成型為與凹陷部RS1相同的形狀(位於凹陷部RS1的第二部分RS12中的突出部RS2的部分形成了突出部RS2的第二部分RS22)。
結果,每個突出部RS2可以緊密地嵌入對應的凹陷部RS1中(或與凹陷部RS1卡合),從而將第一環R1與第二環R2連接在一起,以形成如上面參照第7A圖或第7B圖所述的環結構組件30。
須強調的是,本文中描述的幾何形狀和製造方法僅是說明性的,並無意圖也不應被解讀為限制本揭露。一旦由本揭露所提示,許多替代方案和修改對於本領域技術人員來說都是顯而易見的。
還應瞭解的是,用於半導體封裝中的上述各個封裝部件和基板材料可以具有不同的熱膨脹係數。因此,當封裝結構在封裝組裝、可靠性測試、或現場操作的期間經歷熱循環時,所述封裝組件和基板材料可能以不同的速率膨脹,導致封裝基板10傾向於翹曲。環結構組件30可以在一定程度上減少這種翹曲,但是由於環結構組件30會約束封裝基板10,故此約束力也會在封裝基板10和其上的各個封裝部件中產生應力。如上所述,由於環結構組件30的下環31與上環32可以通過上述鉚接結構RS直接連接,故不需要額外的黏著層來連接下環31與上環32。因此,可以消除熱循環期間兩個環之間的黏著層分層的風險。
另外,鉚接結構RS也可以佈置成使得封裝結構中的應力可被減小或緩解。
舉例來說,參照第1圖及第10A至10D圖,其示出根據一些實施例的各種半導體封裝的示意俯視圖。在第1圖及第10A至10D圖中,第一晶粒22可以呈二維(two-dimensional,2D)陣列(例如1x2、1x4、2x1、2x2或2x4)佈置在中介層21(參見第2圖或第3圖)的中心區域,而第二晶粒22’可以佈置在第一晶粒22周圍。在不同的實施例中,也可以使用其他佈置和其他數量的半導體晶粒22和22’。通常,熱循環期間產生的應力可能集中在封裝的晶粒到晶粒區域(例如,相鄰的第一晶粒22之間的小間隙G,如第2或3圖所示),這將導致對應於這些區域的所使用的底部填充元件(例如底部填充元件25的部分250)容易發生裂紋,從而引發可靠性問題。通過將鉚接結構RS佈置成在平面圖中對應於相鄰的第一晶粒22之間的狹長的、小的間隙(高應力區域),如第1圖及第10A至10D圖所示,可有助於緩解封裝中的應力,並提高整個封裝結構的可靠性。這是由於環結構組件30與封裝基板10之間的耦合效應在鉚接結構RS處可被降低。
在一些實施例中,在相鄰的第一晶粒22之間的每個間隙的相對(兩)側佈置有兩個鉚接結構RS,且該兩個鉚接結構RS與對應的間隙在平面圖中排列成一(虛擬)直線,如第1圖及第10A至10D圖所示,但是也可以只有一個鉚接結構RS佈置在相鄰的第一晶粒22之間的每個間隙的一側,並與對應的間隙在平面圖中排列成一(虛擬)直線。
第11A至11D圖示出根據一些其他實施例的各種半導體封裝的示意俯視圖。第11A至11D圖的實施例與第10A至10D圖的實施例的不同之處在於設置了附加的鉚接結構RS,且它們可以佈置成在平面圖中對應於半導體裝置20的角落(或封裝基板10的角落)。這有助於進一步緩解集中在封裝的晶粒角落區域的應力,從而提高整個封裝結構的可靠性。另外,在相鄰的第一晶粒22之間的間隙較大(產生的應力可以減小)的一些實施例中,對應於所述間隙的鉚接結構RS也可以被省略。
在一些替代實施例中,一些鉚接結構RS也可以佈置成在平面圖中對應於相鄰的第二晶粒22’之間的間隙及/或一第一晶粒22與相鄰的第二晶粒22’之間的間隙(在所述間隙小的情況下),以改善應力問題。
在一些實施例中,如第12A圖及第12B圖所示,在相鄰的第一晶粒22之間的間隙的同一側佈置有多個(例如兩個)鉚接結構RS,且該些鉚接結構RS與間隙在平面圖中排列成一(虛擬)直線。與使用單個鉚接結構RS(例如,參見第10C圖及第10D圖)相比,在環結構組件30的寬度方向上設置多個鉚接結構RS(或多排鉚接結構RS)可以增加環結構組件30的下環31與上環32之間的連接強度。
第13圖是根據一些其他實施例之一半導體封裝的示意剖面圖。第13圖的實施例與第2圖的實施例的不同之處在於上環32’是一蓋結構(而不是環結構),其延伸越過並覆蓋半導體裝置20的頂表面的。作為蓋結構,上環32’可以具有高導熱率(Tk),例如介於約200 W/m·K(瓦/米·開爾文)至約400 W/m·K或更高,並可以用作用於分散從半導體裝置20產生的熱量的一散熱器。蓋結構可以使用金屬、金屬合金等形成。舉例來說,蓋結構的材料可以包括金屬及/或金屬合金,例如鋁、銅、鎳、鈷等或其組合。在各種實施例中,蓋結構(上環32’)由與下環31基本上相似的材料形成,或者由與下環31不同的材料形成。上環32’與下環31也可以通過上述鉚接結構RS(示於第1圖至第12B圖中)連接而無需額外的黏著層。
在一些實施例中,如第13圖所示,一熱介面材料(thermal interface material,TIM)50設置於上環32’與半導體裝置20的頂表面之間並與之接觸,以幫助半導體裝置20的散熱。熱介面材料50可以包括或由一高導熱率材料製成,例如金屬基材料或焊料基材料,包括銅、銀、銦膏(indium paste)等。在一些其他實施例中,省略了熱介面材料50,並且上環32’抵靠在半導體裝置20的頂表面上。
應瞭解的是,雖然在上述範例實施例中,封裝模組被描述為半導體裝置20的一範例,但是半導體裝置20也可以是其他類型的(例如,單個半導體晶片或晶粒)。
第14圖是示出根據一些實施例之用於形成一半導體封裝(例如第1至3圖以及第10A至13圖中所示的半導體封裝)的方法的簡化流程圖。在操作101中,將半導體裝置20安裝在封裝基板10上,如第2圖所示。在操作102中,提供一第一環R1及一第二環R2,如第5A、8A或9A圖所示。在操作103中,在第一環R1上形成凹陷部RS1,如第5B、8B或9B圖所示。在操作104中,在第二環R2上形成突出部RS2,接著通過將突出部RS2與凹陷部RS1卡合,而將第一環R1與第二環R2連接在一起以形成環結構組件30(包括相連接的下環31和上環32),如第5C、8D或9D圖所示。由於下環31與上環32可以通過鉚接結構RS(包括匹配的突出部RS2和凹陷部RS1)直接連接,半導體封裝的製造過程可以被簡化(因為可以省略提供用於連接下環31與上環32的一黏著層的步驟)。在操作105中,通過介於下環31的底表面與封裝基板的(頂)表面10A之間的黏著層40將環結構組件30附接至封裝基板10,如第2圖所示。
本揭露的實施例具有一些有利特徵。通過使用鉚接結構來連接兩個環(或一環與一蓋),可以消除在熱循環期間兩個環之間的黏著層分層的風險。並且,可以簡化半導體封裝的製造過程。此外,通過將鉚接結構佈置成對應於半導體封裝中的高應力區域(例如晶粒到晶粒區域及/或晶粒角落區域),也有助於緩解封裝中的應力,從而提高整個封裝的可靠性。
根據本揭露一些實施例,提供一種半導體封裝。所述半導體封裝包括一封裝基板、一半導體裝置、一第一環、一第二環以及一黏著層。半導體裝置安裝於封裝基板的一表面上。第一環設置於封裝基板的所述表面之上並圍繞半導體裝置,其中第一環具有面對封裝基板的所述表面的底表面及與第一環的底表面相對的頂表面。第二環設置於第一環的頂表面之上,其中第二環具有面對第一環的頂表面的底表面及與第二環的底表面相對的頂表面。其中,一突出部自第一環的頂表面與第二環的底表面中之一者延伸,且一凹陷部自第一環的頂表面與第二環的底表面中之另一者凹陷,其中突出部延伸至凹陷部中並與凹陷部卡合。黏著層設置於封裝基板的所述表面與第一環的底表面之間。
在一些實施例中,第一環的頂表面與第二環的底表面直接接觸,且第一環與第二環之間沒有設置黏著層。在一些實施例中,第一環包括第一材料,且第二環包括不同於第一材料的第二材料。在一些實施例中,突出部與凹陷部在垂直剖面圖中具有匹配的形狀及尺寸。在一些實施例中,突出部在垂直剖面圖中呈一矩形形狀並具有一致的寬度。在一些實施例中,突出部在垂直剖面圖中具有不同寬度的第一部分及第二部分,其中第一部分比第二部分更靠近第一環的頂表面或第二環的底表面,且第二部分具有比第一部分更大的寬度。在一些實施例中,凹陷部在垂直於封裝基板的所述表面的垂直方向上的深度大於或等於突出部在垂直方向上的厚度。在一些實施例中,在垂直方向上,凹陷部的深度小於或等於具有凹陷部的第一環或第二環的厚度,其中在凹陷部的深度等於相應的第一環或相應的第二環的厚度的情況下,凹陷部形成為貫穿相應的第一環或相應的第二環的頂表面及底表面。在一些實施例中,第一環及第二環均為橫向地圍繞半導體裝置的環結構。在一些實施例中,第一環為橫向地圍繞半導體裝置的環結構,且第二環為延伸越過並覆蓋半導體裝置的頂表面的蓋結構。
根據本揭露另一些實施例,提供一種半導體封裝。所述半導體封裝包括一封裝基板、一半導體裝置、一第一環、一第二環以及一黏著層。半導體裝置安裝於封裝基板的一表面上。第一環設置於封裝基板的所述表面之上並圍繞半導體裝置。第二環堆疊在第一環上,且第二環的底表面面對第一環的頂表面。其中,複數個鉚接結構佈置於第一環與第二環之間且彼此間隔開,每一鉚接結構包括一突出部及一凹陷部,突出部形成在第一環的頂表面與第二環的底表面中之一者上,且凹陷部形成在第一環的頂表面與第二環的底表面中之另一者上,其中突出部嵌入凹陷部中。黏著層設置於封裝基板的所述表面與第一環的底表面之間。
在一些實施例中,半導體裝置包括並排佈置的兩個晶粒,且兩個晶粒之間形成狹長的一間隙,其中所述鉚接結構中之一或多者在平面圖中對應於所述間隙佈置。在一些實施例中,所述鉚接結構中之兩個鉚接結構佈置於所述間隙的兩側,且所述兩個鉚接結構與所述間隙在平面圖中排列成一直線。在一些實施例中,所述鉚接結構中之兩個鉚接結構佈置於所述間隙的同一側,且所述兩個鉚接結構與所述間隙在平面圖中排列成一直線。在一些實施例中,半導體裝置具有複數個角落,且所述鉚接結構中之一些鉚接結構在平面圖中對應於半導體裝置的所述角落佈置。
根據本揭露又另一些實施例,提供一種形成半導體封裝的方法。所述方法包括將一半導體裝置安裝於一封裝基板的一表面上。所述方法也包括提供具有一第一表面的一第一環及具有面對第一環的第一表面的一第二表面的一第二環。所述方法還包括在第一環的第一表面上形成至少一凹陷部。所述方法還包括在第二環的第二表面上形成至少一突出部,並通過將所述至少一突出部與所述至少一凹陷部卡合,以將第一環與第二環連接在一起。此外,所述方法包括通過形成在封裝基板與第一環和第二環中之一者之間的一黏著層將第一環及第二環附接至封裝基板的所述表面。
在一些實施例中,第一環的第一表面、第二環的第二表面與封裝基板的所述表面相互平行。在一些實施例中,在第一環的第一表面上形成所述至少一凹陷部之後,所述形成半導體封裝的方法更包括將第二環堆疊在第一環上,其中第二環的第二表面抵靠第一環的第一表面。此外,所述形成半導體封裝的方法包括施加一衝擊至與第二環的第二表面相對的第二環的一第三表面,以形成自第二環的第二表面延伸並自第一表面進入第一環的所述至少一凹陷部中的所述至少一突出部。在一些實施例中,所述至少一凹陷部形成為貫穿第一環的第一表面及與第一表面相對的第一環的一第四表面,且所述至少一突出部自第一表面插入所述至少一凹陷部中並具有延伸超出第四表面的一部分。其中,所述形成半導體封裝的方法更包括自第一環的第四表面施加另一衝擊至所述至少一突出部,同時第二環保持固定,以將所述至少一突出部的所述部分壓回至所述至少一凹陷部中,從而將所述至少一突出部與所述至少一凹陷部卡合。在一些實施例中,第一環與第二環包括不同的材料。
前述內文概述了許多實施例的特徵,使本技術領域中具有通常知識者可以從各個方面更佳地了解本揭露。本技術領域中具有通常知識者應可理解,且可輕易地以本揭露為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例等相同之優點。本技術領域中具有通常知識者也應了解這些相等的結構並未背離本揭露的發明精神與範圍。在不背離本揭露的發明精神與範圍之前提下,可對本揭露進行各種改變、置換或修改。
10:封裝基板
10A, 10B:表面
11:電連接件
20:半導體裝置
21:中介層
21A, 21B:表面
210:導電特徵
22:半導體晶粒/第一晶粒
22’:半導體晶粒/第二晶粒
220:半導體基板
222:接觸墊
23:導電元件
24:導電結構
24A:金屬柱
24B:金屬蓋層
25:底部填充元件
250:部分
26:密封層
27:導電元件
28:導電結構
28A:金屬柱
28B:金屬蓋層
29:底部填充元件
30:環結構組件
31:下環
31A, 31B:表面
32, 32’:上環
32A, 32B:表面
40:黏著層
50:熱介面材料
101. 102, 103, 104, 105:操作
G:間隙
X:距離
D1, D2, D3, D4:寬度
L1:深度
L2, L3:厚度
W1, W2:寬度
R1:第一環
R2:第二環
D51, D52, D61, D62:寬度
S11, S12, S21, S22:表面
RS:鉚接結構
RS1:凹陷部
RS11:第一部分
RS12:第二部分
RS2:突出部
RS21:第一部分
RS22:第二部分
根據以下的詳細說明並配合所附圖式做完整揭露。須強調的是,根據本產業的一般作業,圖示並未必按照比例繪製。事實上,可能任意的放大或縮小元件的尺寸,以做清楚的說明。
第1圖是根據一些實施例之一半導體封裝的示意俯視圖。
第2圖是沿第1圖中的線A-A’截取的半導體封裝的示意剖面圖。
第3圖是根據一些其他實施例之沿第1圖中的線A-A’截取的半導體封裝的示意剖面圖。
第4A、4B、4C及4D圖示出根據一些其他實施例之具有不同水平剖面形狀的鉚接結構。
第5A至5C圖示出根據一些其他實施例之鉚接結構的形成及第2或3圖中所示的兩個環的組裝的各個中間階段的剖面圖。
第6A及6B圖是根據一些其他實施例之鉚接結構的示意剖面圖。
第7A及7B圖是根據一些其他實施例之鉚接結構的示意剖面圖。
第8A至8D圖示出根據一些其他實施例之鉚接結構的形成及第6A或6B圖中所示的兩個環的組裝的各個中間階段的剖面圖。
第9A至9D圖示出根據一些其他實施例之鉚接結構的形成及第7A或7B圖中所示的兩個環的組裝的各個中間階段的剖面圖。
第10A、10B、10C及10D圖是根據一些其他實施例之半導體封裝的示意俯視圖。
第11A、11B、11C及11D圖是根據一些其他實施例之半導體封裝的示意俯視圖。
第12A及12B圖是根據一些其他實施例之半導體封裝的示意俯視圖。
第13圖示出根據一些其他實施例之上環為一蓋結構。
第14圖是示出根據一些實施例之用於形成一半導體封裝的方法的簡化流程圖。
10:封裝基板
10A,10B:表面
11:電連接件
20:半導體裝置
21:中介層
21A,21B:表面
210:導電特徵
22:半導體晶粒/第一晶粒
220:半導體基板
222:接觸墊
23:導電元件
24:導電結構
24A:金屬柱
24B:金屬蓋層
25:底部填充元件
250:部分
26:密封層
27:導電元件
28:導電結構
28A:金屬柱
28B:金屬蓋層
29:底部填充元件
30:環結構組件
31:下環
31A,31B:表面
32:上環
32A,32B:表面
40:黏著層
G:間隙
D1,D2:寬度
L1:深度
L2:厚度
W1,W2:寬度
RS:鉚接結構
RS1:凹陷部
RS2:突出部
Claims (14)
- 一種半導體封裝,包括:一封裝基板;一半導體裝置,安裝於該封裝基板的一表面上;一第一環,設置於該封裝基板的該表面之上並圍繞該半導體裝置,其中該第一環具有面對該封裝基板的該表面的一底表面及與該第一環的該底表面相對的一頂表面;一第二環,設置於該第一環的該頂表面之上,其中該第二環具有面對該第一環的該頂表面的一底表面及與該第二環的該底表面相對的一頂表面,且其中一突出部自該第一環的該頂表面與該第二環的該底表面中之一者延伸,且一凹陷部自該第一環的該頂表面與該第二環的該底表面中之另一者凹陷,其中具有該突出部的該第一環的該頂表面與該第二環的該底表面中之該一者的一相對表面還具有與該突出部對齊的一凹陷,其中該突出部延伸至該凹陷部中並與該凹陷部卡合;以及一黏著層,設置於該封裝基板的該表面與該第一環的該底表面之間。
- 如請求項1之半導體封裝,其中該第一環的該頂表面與該第二環的該底表面直接接觸,且該第一環與該第二環之間沒有設置黏著層。
- 如請求項1之半導體封裝,其中該第一環包括一第一材料,且該第二環包括不同於該第一材料的一第二材料。
- 如請求項1之半導體封裝,其中該突出部與該凹陷部在一垂直剖面圖中具有匹配的形狀及尺寸,且該突出部在該垂直剖面圖中呈一矩形形狀並具有一致的寬度。
- 如請求項1之半導體封裝,其中該突出部與該凹陷部在一垂直剖面圖中具有匹配的形狀及尺寸,且該突出部在該垂直剖面圖中具有不同寬度的一第一部分及一第二部分,該第一部分比該第二部分更靠近該第一環的該頂表面或該第二環的該底表面,且該第二部分具有比該第一部分更大的寬度。
- 如請求項1之半導體封裝,其中該凹陷部在垂直於該封裝基板的該表面的一垂直方向上的深度大於或等於該突出部在該垂直方向上的厚度。
- 如請求項1之半導體封裝,其中該第一環及該第二環均為橫向地圍繞該半導體裝置的環結構。
- 如請求項1之半導體封裝,其中該第一環為橫向地圍繞該半導體裝置的一環結構,且該第二環為延伸越過並覆蓋該半導體裝置的一頂表面的一蓋結構。
- 一種半導體封裝,包括:一封裝基板;一半導體裝置,安裝於該封裝基板的一表面上;一第一環,設置於該封裝基板的該表面之上並圍繞該半導體裝置;一第二環,堆疊在該第一環上,且該第二環的一底表面面對該第一環的一頂表面,其中複數個鉚接結構佈置於該第一環與該第二環之間且彼此間隔開,該些鉚接結構中之每一者包括:一突出部,自該第一環的該頂表面與該第二環的該底表面中之一者延伸;以及一凹陷部,自該第一環的該頂表面與該第二環的該底表面中之另一者凹陷,其中該凹陷部完全延伸穿過該第一環與該第二環中之一相應者,其中該突 出部嵌入該凹陷部中;以及一黏著層,設置於該封裝基板的該表面與該第一環的一底表面之間。
- 如請求項9之半導體封裝,其中該半導體裝置包括並排佈置的兩個晶粒,且該兩個晶粒之間形成狹長的一間隙,且其中該些鉚接結構中之一或多者在一平面圖中對應於該間隙佈置。
- 如請求項10之半導體封裝,其中該些鉚接結構中之兩個鉚接結構佈置於該間隙的兩側或同一側,且該兩個鉚接結構與該間隙在該平面圖中排列成一直線。
- 如請求項9之半導體封裝,其中該半導體裝置具有複數個角落,且該些鉚接結構中之一些鉚接結構在一平面圖中對應於該半導體裝置的該些角落佈置。
- 一種形成半導體封裝的方法,包括:將一半導體裝置安裝於一封裝基板的一表面上;提供具有一第一表面的一第一環及具有面對該第一環的該第一表面的一第二表面的一第二環;在該第一環的該第一表面上形成至少一凹陷部;在該第二環的該第二表面上形成至少一突出部,並通過將該至少一突出部與該至少一凹陷部卡合,以將該第一環與該第二環連接在一起,其中通過在該第二環的一第三表面上施加一衝擊以同時進行形成該至少一突出部和連接該第一環與該第二環,其中該第三表面是該第二環的與該第二表面相對的一表面;以及通過形成在該封裝基板與該第一環和該第二環中之一者之間的一黏著層將 該第一環及該第二環附接至該封裝基板的該表面。
- 如請求項13之形成半導體封裝的方法,其中該至少一凹陷部形成為貫穿該第一環的該第一表面及與該第一表面相對的該第一環的一第四表面,且該至少一突出部自該第一表面插入該至少一凹陷部中並具有延伸超出該第四表面的一部分,且其中該形成半導體封裝的方法更包括:自該第一環的該第四表面施加另一衝擊至該至少一突出部,同時該第二環保持固定,以將該至少一突出部的該部分壓回至該至少一凹陷部中,從而將該至少一突出部與該至少一凹陷部卡合。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202163183125P | 2021-05-03 | 2021-05-03 | |
US63/183,125 | 2021-05-03 | ||
US17/372,694 | 2021-07-12 | ||
US17/372,694 US11721644B2 (en) | 2021-05-03 | 2021-07-12 | Semiconductor package with riveting structure between two rings and method for forming the same |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202244990A TW202244990A (zh) | 2022-11-16 |
TWI817399B true TWI817399B (zh) | 2023-10-01 |
Family
ID=82975634
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111110116A TWI817399B (zh) | 2021-05-03 | 2022-03-18 | 半導體封裝及其形成方法 |
Country Status (5)
Country | Link |
---|---|
US (2) | US11721644B2 (zh) |
KR (1) | KR102652691B1 (zh) |
CN (1) | CN114975301A (zh) |
DE (1) | DE102021118307A1 (zh) |
TW (1) | TWI817399B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN116403918B (zh) * | 2023-06-08 | 2023-11-03 | 甬矽电子(宁波)股份有限公司 | 封装结构和封装方法 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20180261528A1 (en) * | 2017-03-08 | 2018-09-13 | Mediatek Inc. | Semiconductor package with improved heat dissipation |
US20190172767A1 (en) * | 2017-12-06 | 2019-06-06 | Google Llc | Apparatus and mechanisms for reducing warpage and increasing surface mount technology yields in high performance integrated circuit packages |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6218730B1 (en) | 1999-01-06 | 2001-04-17 | International Business Machines Corporation | Apparatus for controlling thermal interface gap distance |
TWI242863B (en) * | 2003-09-15 | 2005-11-01 | Siliconware Precision Industries Co Ltd | Heat dissipating structure and semiconductor package with the heat dissipating structure |
US10764996B1 (en) * | 2018-06-19 | 2020-09-01 | Xilinx, Inc. | Chip package assembly with composite stiffener |
US20200006166A1 (en) * | 2018-06-28 | 2020-01-02 | Intel Corporation | Microelectronic assemblies |
NL2022669B1 (en) | 2019-03-01 | 2020-09-15 | Ampleon Netherlands Bv | Packaged electronic device |
-
2021
- 2021-07-12 US US17/372,694 patent/US11721644B2/en active Active
- 2021-07-15 DE DE102021118307.3A patent/DE102021118307A1/de active Pending
-
2022
- 2022-03-01 CN CN202210206204.5A patent/CN114975301A/zh active Pending
- 2022-03-18 KR KR1020220034151A patent/KR102652691B1/ko active IP Right Grant
- 2022-03-18 TW TW111110116A patent/TWI817399B/zh active
-
2023
- 2023-06-16 US US18/336,303 patent/US20230326881A1/en active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20180261528A1 (en) * | 2017-03-08 | 2018-09-13 | Mediatek Inc. | Semiconductor package with improved heat dissipation |
US20190172767A1 (en) * | 2017-12-06 | 2019-06-06 | Google Llc | Apparatus and mechanisms for reducing warpage and increasing surface mount technology yields in high performance integrated circuit packages |
Also Published As
Publication number | Publication date |
---|---|
US20230326881A1 (en) | 2023-10-12 |
US20220352090A1 (en) | 2022-11-03 |
US11721644B2 (en) | 2023-08-08 |
DE102021118307A1 (de) | 2022-11-03 |
CN114975301A (zh) | 2022-08-30 |
KR102652691B1 (ko) | 2024-03-28 |
TW202244990A (zh) | 2022-11-16 |
KR20220150201A (ko) | 2022-11-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8865521B2 (en) | 3D semiconductor package interposer with die cavity | |
KR20170098586A (ko) | 반도체 패키지 | |
US20220384390A1 (en) | Semiconductor device package having dummy dies | |
TWI753587B (zh) | 封裝結構及其形成方法 | |
US20240243076A1 (en) | Semiconductor device package with stress reduction design | |
TWI817399B (zh) | 半導體封裝及其形成方法 | |
TW202240806A (zh) | 半導體晶粒封裝及其形成方法 | |
TWI765601B (zh) | 半導體裝置及製造方法 | |
TWI792919B (zh) | 半導體裝置封裝及其形成方法 | |
US11749575B2 (en) | Semiconductor package structure having ring portion with recess for adhesive and method for forming the same | |
US11676826B2 (en) | Semiconductor die package with ring structure for controlling warpage of a package substrate | |
TWI814292B (zh) | 半導體裝置封裝及其形成方法 | |
US20240038617A1 (en) | Package structure and manufacturing method thereof | |
WO2014171403A1 (ja) | 半導体装置 |