TWI816046B - 記憶體儲存裝置的讀寫控制系統及方法 - Google Patents
記憶體儲存裝置的讀寫控制系統及方法 Download PDFInfo
- Publication number
- TWI816046B TWI816046B TW109128312A TW109128312A TWI816046B TW I816046 B TWI816046 B TW I816046B TW 109128312 A TW109128312 A TW 109128312A TW 109128312 A TW109128312 A TW 109128312A TW I816046 B TWI816046 B TW I816046B
- Authority
- TW
- Taiwan
- Prior art keywords
- interface
- memory storage
- storage device
- host system
- selector
- Prior art date
Links
- 230000005055 memory storage Effects 0.000 title claims abstract description 502
- 238000000034 method Methods 0.000 title claims abstract description 35
- 230000006854 communication Effects 0.000 claims abstract description 258
- 238000004891 communication Methods 0.000 claims abstract description 258
- 230000005540 biological transmission Effects 0.000 claims description 236
- 238000012546 transfer Methods 0.000 claims description 24
- 238000010586 diagram Methods 0.000 description 10
- 238000004519 manufacturing process Methods 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 239000007787 solid Substances 0.000 description 2
- 230000007175 bidirectional communication Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4221—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2213/00—Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F2213/0026—PCI express
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Bus Control (AREA)
- Debugging And Monitoring (AREA)
- Communication Control (AREA)
- Information Transfer Systems (AREA)
Abstract
本發明提供一種記憶體儲存裝置的讀寫控制系統及方法,包括記憶體儲存裝置介面、主機系統介面及控制裝置。當記憶體儲存裝置以第一通訊協定運作時,記憶體儲存裝置介面經第二選擇器、橋接裝置及第一選擇器來與主機系統介面電性連接。當記憶體儲存裝置以第二通訊協定運作時,記憶體儲存裝置介面經第二選擇器來與主機系統介面電性連接,記憶體儲存裝置介面亦經第一選擇器來與主機系統介面電性連接。當記憶體儲存裝置以第三通訊協定運作時,記憶體儲存裝置介面經第一選擇器、第二選擇器、第三選擇器及橋接裝置以與主機系統介面電性連接。
Description
本發明係關於一種電子裝置及方法,特別是關於一種記憶體儲存裝置的讀寫控制系統及方法。
隨著資訊技術的快速發展,電子產品的應用日益普及,例如筆記型電腦、手機以及平板電腦等手持式電子裝置處處可見。這些電子裝置的特點是可隨身攜帶、隨時隨地使用,並且為了使各種電子裝置之間可以互相進行較大量的資料傳輸,故通常是以記憶體儲存裝置插接於記憶體存取裝置使上述的電子產品可讀寫該記憶體儲存裝置的資料,以擴充該電子產品的記憶體儲存容量。
然而隨著記憶體儲存裝置的資料存取速度越來越快,無法以較舊版本規格的控制方式來存取較新版本規格的記憶體儲存裝置,致使較新規格的記憶體儲存裝置無法在較舊版本規格的記憶體存取裝置中使用,即,較新規格的記憶體儲存裝置無法支援較舊版本規格的記憶體存取裝置的存取,造成記憶體儲存裝置與記憶體存取裝置的控制晶片之間相容性的問題,並且降低記憶體儲存裝置的使用彈性。有鑑於此,目前仍需要發展一種新式的電子裝置及方法,以改善上述問題。
本發明之一目的在於提供一種讀寫控制系統及方法,藉由控制裝置的控制模組、第一選擇器以及第三選擇器,使主機系統透過第一介面、第二介面以及第三介面,即可支援不同的通訊協定讀寫記憶體儲存裝置的資料,解決記憶體儲存裝置與讀寫控制系統之間相容性的問題,並且提高記憶體儲存裝置的使用彈性,同時降低讀寫控制系統的生產成本。
為達成上述目的,本發明之第一實施例中提供一種讀寫控制系統,用以供一主機系統讀寫一記憶體儲存裝置的資料,該讀寫控制系統包括:一記憶體儲存裝置介面,用以連接該記憶體儲存裝置;一主機系統介面,電性連接該記憶體儲存裝置介面,且該主機系統連接該主機系統介面;以及一控制裝置,包括一控制模組以及一第一選擇器,該控制模組電性連接該記憶體儲存裝置介面、該主機系統介面以及該第一選擇器,該第一選擇器電性連接該主機系統介面,該控制模組包括:一橋接裝置,電性連接該主機系統介面、該記憶體儲存裝置介面以及該第一選擇器;以及一第二選擇器,電性連接該主機系統介面、該記憶體儲存裝置介面以及該橋接裝置;其中,該控制裝置更包括一第三選擇器,該第三選擇器電性連接該記憶體儲存裝置介面、橋接裝置以及該第一選擇器;其中,當該記憶體儲存裝置以一第一通訊協定運作時,該記憶體儲存裝置介面經該第二選擇器、該橋接裝置以及該第一選擇器來與該主機系統介面電性連接;其中,當該記憶體儲存裝置以一第二通訊協定運作時,該記憶體儲存裝置介面經該第二選擇器以與該主機系統介面電性連接,該記憶體儲存裝置介面亦經該第三選擇器以及該第一選擇器以與該主機系統介面電性連接;其中,當該記憶體儲存裝置以一第三通訊協定運作時,該記憶體儲存裝置介面經該第二選擇器以及該橋接裝置以與該主機系統介面電性連接,該記憶體儲存裝置介面亦經該第三選擇器、該橋接裝置以及該第一選擇器以與該主機系統介面電性連接。
在一實施例中,該控制裝置偵測該記憶體儲存裝置電性連接該記憶體儲存裝置介面,並預設以該第一通訊協定與該記憶體儲存裝置連接,以該第一通訊協定啟動該記憶體儲存裝置。
在一實施例中,該橋接裝置包括:一第一介面,電性連接該主機系統介面以及該第一選擇器;以及一第二介面,電性連接該記憶體儲存裝置介面、該第一介面以及該第二選擇器;一第三介面,電性連接該第一介面、該第二介面以及該第三選擇器;其中,當該記憶體儲存裝置以該第一通訊協定運作時,該記憶體儲存裝置介面經由該第二選擇器、該第二介面以及該第一介面,並且經由該控制裝置的該第一選擇器,以與該主機系統介面電性連接,其中該記憶體儲存裝置介面、該第二介面、該第一介面以及該主機系統介面間的傳輸路徑定義為一第一傳輸路徑,該記憶體儲存裝置介面、該第二選擇器、該第二介面、該第一介面、該第一選擇器以及該主機系統介面間的傳輸路徑定義為一第二傳輸路徑,使該主機系統透過該第一傳輸路徑以與該記憶體儲存裝置介面通訊並且透過該第二傳輸路徑以該第一通訊協定讀寫該記憶體儲存裝置的該資料;其中,當該記憶體儲存裝置以該第二通訊協定運作時,該記憶體儲存裝置介面經由該第二選擇器以與該主機系統介面電性連接,並且該記憶體儲存裝置介面經由該控制裝置的該第三選擇器以及第一選擇器,以與該主機系統介面電性連接,其中該記憶體儲存裝置介面、該第二選擇器以及該主機系統介面間的傳輸路徑定義為一第三傳輸路徑,該記憶體儲存裝置介面、該第一選擇器、該第三選擇器以及該主機系統介面間的傳輸路徑定義為一第四傳輸路徑,使該主機系統透過該第三傳輸路徑以與該記憶體儲存裝置介面通訊並且透過該第四傳輸路徑以該第二通訊協定讀寫該記憶體儲存裝置的該資料;其中,當該記憶體儲存裝置以該第三通訊協定運作時,該記憶體儲存裝置介面經由該第二選擇器、該第三介面以及該第一介面,以與該主機系統介面電性連接,並且該記憶體儲存裝置介面經由該控制裝置的該第三選擇器、該第三介面、該第一介面以及該第一選擇器,以與該主機系統介面電性連接,其中該記憶體儲存裝置介面、該第二選擇器、第三介面、第一介面以及該主機系統介面定義為一第五傳輸路徑,該記憶體儲存裝置介面、該第三選擇器、該第三介面、該第一介面、該第一選擇器以及該主機系統介面定義為一第六傳輸路徑,使該主機系統透過該第五傳輸路徑以與該記憶體儲存裝置介面通訊並且透過該第六傳輸路徑以該第三通訊協定讀寫該記憶體儲存裝置的該資料。
在一實施例中,該主機系統介面包括一第一子介面以及一第二子介面,該第一選擇器包括一第一傳收端以及一第二傳收端,該第三選擇器包括一第三傳收端以及一第四傳收端,當該記憶體儲存裝置以該第一通訊協定運作時,該主機系統透過該橋接裝置的該第一介面產生一第一觸發信號觸發該第一選擇器的該第一傳收端,以讓該記憶體儲存裝置介面透過該橋接裝置以及該第一傳收端電性連接該主機系統介面的該第二子介面,該記憶體儲存裝置介面亦透過該第二選擇器以及該橋接裝置的該第一介面與該第二介面電性連接該主機系統介面的該第一子介面。
在一實施例中,當該記憶體儲存裝置以該第二通訊協定運作時,該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第二選擇器電性連接該主機系統介面的該第一子介面,且該主機系統透過該第三介面產生一第三觸發信號觸發該第三選擇器的該第四傳收端,該主機系統透過該第一介面產生該第一觸發信號觸發該第一選擇器的該第二傳收端,以讓該記憶體儲存裝置介面透過該第四傳收端以及該第二傳收端電性連接該主機系統介面的該第二子介面。
在一實施例中,當該記憶體儲存裝置以該第三通訊協定運作時,該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第二選擇器、該第三介面以及該第一介面電性連接該主機系統介面的該第一子介面,且該主機系統透過該第一介面產生該第一觸發信號觸發該第一選擇器的該第一傳收端,該主機系統透過該第三介面產生一第三觸發信號觸發該第三選擇器,以讓該記憶體儲存裝置介面透該第三傳收端以及該第一傳收端電性連接該主機系統介面的該第二子介面。
在一實施例中,當該記憶體儲存裝置以該第二通訊協定運作時,該主機系統介面斷開該第一選擇器的該第一傳收端。
在一實施例中,該主機系統透過該主機系統介面、該第一選擇器的該第一傳收端以及該第二選擇器與該記憶體儲存裝置通訊,以判斷該記憶體儲存裝置是否支援該主機系統的協定版本,該協定版本包括PCIe1.0、PCIe2.0以及PCIe3.0協定版本。
在一實施例中,當該主機系統經該主機系統介面確認該記憶體儲存裝置的該第一通訊協定支援該主機系統的PCIe1.0協定版本或是PCIe2.0協定版本,該主機系統透過該主機系統介面與該第一選擇器的該第一傳收端讀寫該記憶體儲存裝置的該資料,當該主機系統經該主機系統介面確認該記憶體儲存裝置的該第二通訊協定支援該主機系統的PCIe3.0協定版本,該主機系統透過該主機系統介面與該第一選擇器的該第二傳收端以及該第三選擇器的該第四傳收端讀寫該記憶體儲存裝置的該資料,當該主機系統經該主機系統介面確認該記憶體儲存裝置的該第三通訊協定支援該主機系統的PCIe1.0協定版本或是PCIe2.0協定版本,該主機系統透過該主機系統介面與該第一選擇器的該第一傳收端、該第一介面、該第三介面以及該第三選擇器的該第三傳收端讀寫該記憶體儲存裝置的該資料。
在一實施例中,當該記憶體儲存裝置支援該第二通訊協定的運作時,該主機系統的一非揮發性記憶體快捷(NVMe)協定驅動程式透過該主機系統介面以及該第一選擇器的該第二傳收端存取該記憶體儲存裝置的資料。
在一實施例中,該記憶體儲存裝置的該第一通訊協定以及第三通訊協定定義為安全數位(SD)模式,該記憶體儲存裝置的該第二通訊協定定義為快捷安全數位(SD Express)模式。
在一實施例中,該記憶體儲存裝置的該第一通訊協定以及該第三通訊協定的資料傳輸率小於該第二通訊協定的資料傳輸率,該第一通訊協定的資料傳輸率小於該第三通訊協定的資料傳輸率。
本發明之第二實施例中提供一種讀寫控制系統,用以供一主機系統讀寫一記憶體儲存裝置的資料,該讀寫控制系統包括:一第一傳輸路徑,連接於一記憶體儲存裝置介面、一橋接裝置以及一主機系統介面之間,其中該記憶體儲存裝置介面用以連接該記憶體儲存裝置;一第二傳輸路徑,連接於該記憶體儲存裝置介面、一第二選擇器、該橋接裝置、一第一選擇器以及該主機系統介面之間;一第三傳輸路徑,連接於該記憶體儲存裝置介面、該第二選擇器以及該主機系統介面之間;以及一第四傳輸路徑,連接於該記憶體儲存裝置介面、一第三選擇器、該第一選擇器以及該主機系統介面之間;一第五傳輸路徑,連接於該記憶體儲存裝置介面、該第二選擇器、該橋接裝置以及該主機系統介面之間;一第六傳輸路徑,連接於該記憶體儲存裝置介面、該第三選擇器、該橋接裝置、該第一選擇器以及該主機系統介面之間;其中,當該記憶體儲存裝置以該第一通訊協定運作時,該主機系統經該主機系統介面透過該第一傳輸路徑以與該記憶體儲存裝置介面通訊並且透過該第二傳輸路徑以該第一通訊協定讀寫該記憶體儲存裝置的該資料;其中,當該記憶體儲存裝置以該第二通訊協定運作時,該主機系統經該主機系統介面透過該第三傳輸路徑以與該記憶體儲存裝置介面通訊並且透過該第四傳輸路徑以該第二通訊協定讀寫該記憶體儲存裝置的該資料;其中,當該記憶體儲存裝置以該第三通訊協定運作時,該主機系統經該主機系統介面透過該第五傳輸路徑以與該記憶體儲存裝置介面通訊並且透過該第六傳輸路徑以該第三通訊協定讀寫該記憶體儲存裝置的該資料。
在一實施例中,該主機系統介面包括一第一子介面以及一第二子介面,該橋接裝置包括一第一介面、第二介面以及一第三介面,該第一選擇器包括一第一傳收端以及一第二傳收端,該第三選擇器包括一第三傳收端以及一第四傳收端,當該記憶體儲存裝置以該第一通訊協定運作時,該主機系統經該第一介面產生一第一觸發信號觸發該第一選擇器的該第一傳收端,以讓該記憶體儲存裝置介面透過該橋接裝置以及該第一傳收端電性連接該主機系統介面的該第二子介面,該記憶體儲存裝置介面亦透過該第二選擇器以及該橋接裝置的該第一介面與該第二介面電性連接該主機系統介面的該第一子介面。
在一實施例中,當該記憶體儲存裝置以該第二通訊協定運作時,該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第二選擇器電性連接該主機系統介面的該第一子介面,且該主機系統透過該第三介面產生一第三觸發信號觸發該第三選擇器的該第四傳收端,該主機系統介面以該第一介面產生該第一觸發信號觸發該第一選擇器的該第二傳收端,以讓該記憶體儲存裝置介面透過該第四傳收端以及該第二傳收端電性連接該主機系統介面的該第二子介面。
在一實施例中,當該記憶體儲存裝置以該第三通訊協定運作時,該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第二選擇器、該第三介面以及該第一介面電性連接該主機系統介面的該第一子介面,且該主機系統透過該第一介面產生該第一觸發信號觸發該第一選擇器的該第一傳收端,該主機系統透過該第三介面產生一第三觸發信號觸發該第三選擇器,以讓該記憶體儲存裝置介面透該第三傳收端以及該第一傳收端電性連接該主機系統介面的該第二子介面。在一實施例中,第三介面經過該第二介面電性連接該第一介面。
在一實施例中,當該記憶體儲存裝置以該第二通訊協定運作時,該主機系統介面斷開該第一選擇器的該第一傳收端,當該記憶體儲存裝置以該第一通訊協定或是該第三通訊協定運作時,該主機系統介面斷開該第一選擇器的該第二傳收端。
本發明之第三實施例中提供一種讀寫控制方法,用於一讀寫控制系統,以供一主機系統透過該讀寫控制系統讀寫一記憶體儲存裝置,該讀寫控制系統包括一記憶體儲存裝置介面、一主機系統介面以及一控制裝置,該控制裝置包括一控制模組、一第一選擇器以及一第三選擇器,該控制模組包括一橋接裝置以及第二選擇器,該橋接裝置包括該一第一介面、一第二介面以及一第三介面,該主機系統介面包括一第一子介面以及一第二子介面,該第一選擇器包括一第一傳收端以及一第二傳收端,該第三選擇器包括一第三傳收端以及一第四傳收端,該讀寫控制方法包括下列步驟:
該主機系統透過該橋接裝置產生一第一觸發信號觸發該第一選擇器的該第一傳收端,該主機系統經由該主機系統介面、該第一選擇器的該第一傳收端以及該控制模組電性連接該記憶體儲存裝置介面;
偵測該記憶體儲存裝置連接於該記憶體儲存裝置介面,並以一第一通訊協定與該記憶體儲存裝置進行連接;
判斷該記憶體儲存裝置是否支援一第二通訊協定的運作;
當判斷該記憶體儲存裝置支援該第二通訊協定運作時,該記憶體儲存裝置介面經該第二選擇器以與該主機系統介面電性連接,該記憶體儲存裝置介面亦經該第三選擇器以及該第一選擇器以與該主機系統介面電性連接,並且該主機系統透過該主機系統介面與該控制裝置的該第一選擇器的該第二傳收端,以該第二通訊協定讀寫該記憶體儲存裝置的該資料;
當判斷該記憶體儲存裝置不支援該第二通訊協定的運作時,判斷該記憶體儲存裝置是否支援一第三通訊協定的運作;
當判斷該記憶體儲存裝置支援該第三通訊協定的運作時,該記憶體儲存裝置介面經該第二選擇器以及該橋接裝置以與該主機系統介面電性連接,該記憶體儲存裝置介面亦經該第三選擇器、該橋接裝置以及該第一選擇器以與該主機系統介面電性連接,使該主機系統透過該主機系統介面與該控制裝置的該第一選擇器的該第一傳收端,以該第三通訊協定讀寫該記憶體儲存裝置的該資料;
當判斷該記憶體儲存裝置不支援該第三通訊協定的運作時,該記憶體儲存裝置以該第一通訊協定運作,該記憶體儲存裝置介面經該第二選擇器、該橋接裝置以及該第一選擇器以與該主機系統介面電性連接,使該主機系統透過該主機系統介面以該第一通訊協定讀寫該記憶體儲存裝置的該資料。
在一實施例中,偵測出該記憶體儲存裝置連接於該記憶體儲存裝置介面的步驟之後,還包括該第二介面產生一第二觸發信號以觸發該第二選擇器。
在一實施例中,偵測該記憶體儲存裝置連接於該記憶體儲存裝置介面的步驟之後,該主機系統透過該主機系統介面與該橋接裝置,以該第一通訊協定啟動該記憶體儲存裝置,當判斷該記憶體儲存裝置支援該第二通訊協定運作之後,以該第二通訊協定啟動該記憶體儲存裝置,當判斷該記憶體儲存裝置支援該第三通訊協定運作之後,以該第三通訊協定啟動該記憶體儲存裝置。
在一實施例中,當該記憶體儲存裝置以該第二通訊協定運作時,該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第二選擇器電性連接該主機系統介面的該第一子介面。
在一實施例中,當該記憶體儲存裝置以該第二通訊協定運作時,該橋接裝置的該第三介面產生一第三觸發信號觸發該第三選擇器的該第四傳收端,該橋接裝置的該第一介面產生一第一觸發信號觸發該第一選擇器的該第二傳收端,以讓該記憶體儲存裝置介面透該過該第四傳收端以及第二傳收端電性連接該主機系統介面的該第二子介面。
在一實施例中,當該記憶體儲存裝置以該第三通訊協定運作時,該橋接裝置的該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第三介面與該第一介面電性連接該主機系統介面的該第一子介面。在一實施例中,第三介面經過該第二介面電性連接該第一介面。
在一實施例中,當該記憶體儲存裝置以該第三通訊協定運作時,該橋接裝置的該第三介面產生一第三觸發信號觸發該第三選擇器的該第三傳收端,該橋接裝置的該第一介面產生一第一觸發信號觸發該第一選擇器的該第一傳收端,以讓該記憶體儲存裝置介面透過該第三傳收端、該橋接裝置以及該第一傳收端電性連接該主機系統介面的該第二子介面。
在一實施例中,當該記憶體儲存裝置以該第一通訊協定運作時,該橋接裝置的該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第二介面與該第一介面電性連接該主機系統介面的該第一子介面。
在一實施例中,當該記憶體儲存裝置以該第一通訊協定運作時,該橋接裝置的該第一介面產生一第一觸發信號觸發該第一選擇器的該第一傳收端,以讓該記憶體儲存裝置介面透過該第二選擇器、該橋接裝置以及該第一傳收端電性連接該主機系統介面的該第二子介面。
在一實施例中,當該記憶體儲存裝置以該第二通訊協定運作時,該主機系統介面斷開該第一選擇器的該第一傳收端。
在一實施例中,該主機系統透過該主機系統介面、該第一選擇器的該第一傳收端以及該第二選擇器與該記憶體儲存裝置通訊,以判斷該記憶體儲存裝置是否支援該主機系統的協定版本,該協定版本包括PCIe1.0、PCIe2.0以及PCIe3.0協定版本。
在一實施例中,當確認該記憶體儲存裝置的該第一通訊協定支援該主機系統介面的PCIe1.0協定版本或是PCIe2.0協定版本,該主機系統透過該主機系統介面與該第一選擇器的該第一傳收端讀寫該記憶體儲存裝置的該資料,當確認該記憶體儲存裝置的該第二通訊協定支援該主機系統的PCIe3.0協定版本,該主機系統透過該主機系統介面與該第一選擇器的該第二傳收端以及該第三選擇器的該第四傳收端讀寫該記憶體儲存裝置的該資料,當該主機系統經該主機系統介面確認該記憶體儲存裝置的該第三通訊協定支援該主機系統的PCIe1.0協定版本或是PCIe2.0協定版本,該主機系統透過該主機系統介面與該第一選擇器的該第一傳收端、該第一介面、該第三介面以及該第三選擇器的該第三傳收端讀寫該記憶體儲存裝置的該資料。
在一實施例中,該記憶體儲存裝置的該第一通訊協定以及第三通訊協定定義為安全數位(SD)模式,該記憶體儲存裝置的該第二通訊協定定義為快捷安全數位(SD Express)模式。
在一實施例中,該記憶體儲存裝置的該第一通訊協定以及該第三通訊協定的資料傳輸率小於該第二通訊協定的資料傳輸率,該第一通訊協定的資料傳輸率小於該第三通訊協定的資料傳輸率。
在一實施例中,當該記憶體儲存裝置支援該第二通訊協定的運作時,該主機系統的一非揮發性記憶體快捷(NVMe)協定驅動程式透過該主機系統介面以及該第一選擇器的該第二傳收端存取該記憶體儲存裝置的資料。
本發明之讀寫控制系統及方法,藉由控制裝置的控制模組、第一選擇器以及第三選擇器,使主機系統透過第一介面、第二介面以及第三介面,即可支援不同的通訊協定讀寫記憶體儲存裝置的資料,解決記憶體儲存裝置與讀寫控制系統之間相容性的問題,並且提高記憶體儲存裝置的使用彈性,同時降低讀寫控制系統的生產成本。
請參照圖式,其中相同的元件符號代表相同的元件或是相似的元件,本發明的原理是以實施在適當的運算環境中來舉例說明。以下的說明是基於所例示的本發明具體實施例,其不應被視為限制本發明未在此詳述的其它具體實施例。
參考第1圖,其係繪示依據本發明實施例中讀寫控制系統之方塊圖。該讀寫控制系統用以供一主機系統103讀寫一記憶體儲存裝置100的資料。該讀寫控制系統包括記憶體儲存裝置介面101、主機系統介面102以及控制裝置104。其中,記憶體儲存裝置100可以是記憶卡(Memory Card)、內嵌式存儲器(Embedded Multi Media Card, eMMC)、固態硬碟(Solid State Disk, SSD)或是其他類型的儲存裝置,本文在此對記憶體儲存裝置100的類型並不做任何限制。
如第1圖所示,該記憶體儲存裝置介面101用以連接該記憶體儲存裝置100。該主機系統介面102電性連接該記憶體儲存裝置介面101,且該主機系統103連接該主機系統介面102。該控制裝置104連接於記憶體儲存裝置介面101與主機系統介面102之間。該控制裝置104包括控制模組106、第一選擇器108以及第三選擇器115,該控制模組106電性連接該記憶體儲存裝置介面101、該主機系統介面102、該第一選擇器108以及第三選擇器115,該第一選擇器108電性連接該記憶體儲存裝置介面101以及該主機系統介面102,該第三選擇器115電性連接該記憶體儲存裝置介面101以及該第一選擇器108。該控制模組106包括橋接裝置109以及第二選擇器114,該橋接裝置109電性連接該主機系統介面102、該記憶體儲存裝置介面101、該第一選擇器108以及該第三選擇器115,該第二選擇器114電性連接該主機系統介面102、該記憶體儲存裝置介面101以及該橋接裝置109。
其中,當該記憶體儲存裝置100以第一通訊協定運作時,該記憶體儲存裝置介面101經該第二選擇器114、該橋接裝置109以及該第一選擇器108以與該主機系統介面102電性連接。當該記憶體儲存裝置100以第二通訊協定運作時,該記憶體儲存裝置介面101經該第二選擇器114來與該主機系統介面102電性連接,該記憶體儲存裝置介面101亦經該第三選擇器115以及該第一選擇器101以與該主機系統介面102電性連接。當該記憶體儲存裝置100以一第三通訊協定運作時,該記憶體儲存裝置介面101經該第二選擇器114以及該橋接裝置109以與該主機系統介面102電性連接,該記憶體儲存裝置介面101亦經該第三選擇器115、該橋接裝置109以及該第一選擇器108以與該主機系統介面102電性連接。此外,在本實施例中,該橋接裝置109包括第一介面110、第二介面112以及第三介面113。該第一介面110電性連接該主機系統介面102以及該第一選擇器108,該第二介面112電性連接該記憶體儲存裝置介面101、該第一介面110以及該第二選擇器114。該第三介面113電性連接該第一介面110、該第二介面112以及該第三選擇器115。在一實施例中,橋接裝置109可產生第一觸發信號TS1、第二觸發信號TS2以及第三觸發信號TS3。
第2圖係繪示依據本發明第一實施例中讀寫控制系統之方塊圖。請繼續參考第2圖,在一實施例中,該主機系統103可經該控制裝置104偵測出該記憶體儲存裝置介面101電性連接該主機系統介面102,並以該第一通訊協定與該記憶體儲存裝置100連接,以該第一通訊協定初始化或啟動(Initialization process)該記憶體儲存裝置100。該初始化例如是該主機系統介面102對該記憶體儲存裝置100提供運作所需要的電力,該主機系統介面102對該記憶體儲存裝置100傳送運作、存取的指令,透過該記憶體儲存裝置介面101以建立該主機系統介面102與該記憶體儲存裝置100之間雙向通信。其中,於第2圖中,實線的元件及傳輸方向例如是表示在該第一通訊協定的狀態下所進行的傳輸路徑。相對地,虛線的元件及傳輸方向例如是表示在該第一通訊協定的狀態下禁能(disable)的傳輸路徑,但不以此為限。
進一步地說,當該記憶體儲存裝置100以該第一通訊協定運作時,該記憶體儲存裝置介面101可經由該第二選擇器114、該第二介面110以及該第一介面112,並且經由該控制裝置104的該第一選擇器108,以與該主機系統介面102電性連接。在本實施例中,該記憶體儲存裝置介面101、該第二介面112、該第一介面110以及該主機系統介面102間的傳輸路徑會定義為第一傳輸路徑P1。上述之該記憶體儲存裝置介面101、該第二選擇器114、該第二介面112、該第一介面110、該第一選擇器108以及該主機系統介面102間的傳輸路徑則是定義為第二傳輸路徑P2。因此,本實施例可使該主機系統介面102透過該第一傳輸路徑P1以與該記憶體儲存裝置介面101通訊並且透過該第二傳輸路徑P2以該第一通訊協定讀寫該記憶體儲存裝置100的該資料。詳細地說,在本實施例中,該主機系統介面102是經該第一傳輸路徑P1偵測出該記憶體儲存裝置介面101電性連接該主機系統介面102。該主機系統介面102可經該第一傳輸路徑P1以該第一通訊協定對該記憶體儲存裝置100初始化。在一較佳實施例中,在偵測該記憶體儲存裝置100的連接過程中,該主機系統103例如是透過主機系統介面102與該橋接裝置109的該第一介面110以及該第二介面112,以該第一通訊協定初始化或啟動該記憶體儲存裝置100。其中,該第一通訊協定例如為安全數位(SD)模式。
第3圖係繪示依據本發明第二實施例中讀寫控制系統之方塊圖。其中,於第3圖中,實線的元件及傳輸方向例如是表示在該第二通訊協定的狀態下所進行的傳輸路徑。相對地,虛線的元件及傳輸方向例如是表示在該第二通訊協定的狀態下禁能(disable)的傳輸路徑,但不以此為限。請繼續參考第3圖,在一實施例中,當該記憶體儲存裝置100以該第二通訊協定運作時,該記憶體儲存裝置介面101經由該第二選擇器114與該主機系統介面102電性連接,並且該記憶體儲存裝置介面101經由該控制裝置104的該第三選擇器115以及第一選擇器108,以與該主機系統介面102電性連接,其中該記憶體儲存裝置介面101、該第二選擇器114以及該主機系統介面102間的傳輸路徑定義為第三傳輸路徑P3,該記憶體儲存裝置介面101、該第三選擇器115、第一選擇器108以及該主機系統介面102間的傳輸路徑定義為第四傳輸路徑P4,使該主機系統介面102透過該第三傳輸路徑P3以與該記憶體儲存裝置介面101通訊並且透過該第四傳輸路徑P4以該第二通訊協定讀寫該記憶體儲存裝置100的該資料。其中,在判斷該記憶體儲存裝置100支援該第二通訊協定運作後,本實施例例如會再以該第二通訊協定初始化或啟動(Initialization process)該記憶體儲存裝置100,以再進行後續的通訊或是讀寫作業。其中,該第二通訊協定例如為快捷安全數位(SD Express)模式。
第4圖係繪示依據本發明第三實施例中讀寫控制系統之方塊圖。。請繼續參考第4圖,本實施例之讀寫控制系統類似第3圖的實施例之讀寫控制系統。進一步地說,相較於第3圖的實施例之讀寫控制系統,本實施例之讀寫控制系統更設有一傳收通道116,而記憶體儲存裝置介面101可透過傳收通道116直接連接主機系統介面102。如此一來,當該記憶體儲存裝置100支援該第二通訊協定的運作時,該主機系統103的一非揮發性記憶體快捷(NVMe)協定驅動程式可透過該主機系統介面102、該傳收通道116以及記憶體儲存裝置介面101存取該記憶體儲存裝置100的資料。其中,在本實施例中,該快捷安全數位模式係為安全數位協定版本,例如是支援安全數位(SD)7.0協定版本以及SD 8.0或是之後更新的協定版本。本實施例之讀寫控制系統例如可以配設於一線路板,而傳收通道116例如是線路板上之一資料傳收線路。
第5圖係繪示依據本發明第四實施例中讀寫控制系統之方塊圖。請繼續參考第5圖,在本實施例中,當該記憶體儲存裝置100以該第三通訊協定運作時,該記憶體儲存裝置介面101經由該第二選擇器114、該第三介面113以及該第一介面110,以與該主機系統介面102電性連接,並且該記憶體儲存裝置介面101經由該控制裝置104的該第三選擇器115、該第三介面113、該第一介面110以及該第一選擇器108,以與該主機系統介面102電性連接,其中該記憶體儲存裝置介面101、該第二選擇器114、第三介面113、第一介面110以及該主機系統介面102定義為一第五傳輸路徑P5,該記憶體儲存裝置介面101、該第三選擇器115、該第三介面113、該第一介面110、該第一選擇器108以及該主機系統介面102定義為一第六傳輸路徑P6,使該主機系統103透過該第五傳輸路徑P5以與該記憶體儲存裝置介面101通訊並且透過該第六傳輸路徑P6以該第三通訊協定讀寫該記憶體儲存裝置100的該資料。在一實施例中,第三介面113係經過該第二介面112電性連接該第一介面110。
請再參考第1圖,在一實施例中,記憶介面101例如是安全數位記憶體儲存裝置(secure digital memory storage)協定,如SD-UHS I、SD-UHS II、SD-UHS III、SD 7.0以及SD 8.0等協定版本,但不限於此。在一實施例中,該記憶體儲存裝置100的該第一通訊協定定義為安全數位(SD)模式,例如是SD-UHS I、SD-UHS II、SD-UHS III協定版本。該記憶體儲存裝置100的該第二通訊協定定義為快捷安全數位(SD Express)模式。該安全數位模式係為快捷安全數位模式以前的協定版本,該快捷安全數位模式係為安全數位(SD)7.0以及SD 8.0協定版本,例如是支援安全數位(SD)7.0協定版本以及SD 8.0或是之後更新的協定版本。在一實施例中,該記憶體儲存裝置100的該第一通訊協定以及該第三通訊協定的資料傳輸率小於該第二通訊協定的資料傳輸率,該第一通訊協定的資料傳輸率小於該第三通訊協定的資料傳輸率。主機系統介面102例如是快捷周邊元件互聯根複合(peripheral component interconnect express (PCIe) root complex)元件,用以將處理器與記憶體連接到由一個或多個交換裝置組成的PCIe交換架構,可設置於筆記型電腦、手機、平板電腦,或是其他的處理器與記憶體連接的電子裝置中。控制裝置104例如是記憶體存取裝置的控制晶片或是控制電路,但不限於此。
此外,在一實施例中,該主機系統介面102可包括第一子介面102a以及第二子介面102b,該第一選擇器108包括第一傳收端TR1以及第二傳收端TR2,該第三選擇器115包括一第三傳收端TR3以及一第四傳收端TR4。例如,該第一子介面102a包括快捷周邊元件互聯重設(PCI Express Reset, PERST#)信號、時脈請求運行信號(clock request, CLKREQ#)、以及參考時脈差分對信號(reference clock, REFCLK+, REFCLK-),其中快捷周邊元件互聯重設(PERST#)信號用以管理該第二子介面102b的復位運作;時脈請求運行信號(clock request, CLKREQ#)用以請求參考時脈運行;參考時脈差分對信號(reference clock, REFCLK+, REFCLK-)用以提供參考時脈。第一子介面102a電性連接於該橋接裝置109的第一介面110以及該第二選擇器114,用以傳輸上述4個信號,包括PERST#、CLKREQ#、REFCLK+、REFCLK- 4個信號。該第二子介面102b用以執行介面裝置102與記憶體儲存裝置介面101之間的資料傳送/接收(transmit/receive, TX/RX)。該第二子介面102b支援PCIe1.0、PCIe2.0以及PCIe3.0協定版本。如PCIe1.0的傳輸頻寬係為2.5GHz,如PCIe2.0的傳輸頻寬係為5.0GHz,如PCIe3.0的傳輸頻寬係為8.0GHz。第一傳收端TR1例如是一低速傳收端,第二傳收端TR2例如是一高速傳收端,但不以此為限,例如是第一傳收端TR1與第二傳收端TR2具有不同的傳輸頻寬。
請再同時參考第1圖以及第2圖,在一實施例中,當該記憶體儲存裝置100以該第一通訊協定運作時,該主機系統介面102透過該橋接裝置109的該第一介面產生第一觸發信號TS1觸發該第一選擇器108的該第一傳收端TR1,以讓該記憶體儲存裝置介面101透過該橋接裝置109以及該第一傳收端TR1電性連接該主機系統介面102的該第二子介面102b,該記憶體儲存裝置介面101亦透過該第二選擇器114以及該橋接裝置109的該第一介面110與該第二介面112電性連接該主機系統介面102的該第一子介面102a。第一傳收端TR1例如是一低速傳收端,但不以此為限,例如是第一傳收端TR1與第二傳收端TR2具有不同的傳輸頻寬。
請再同時參考第1圖以及第3圖,在一實施例中,當該記憶體儲存裝置100以該第二通訊協定運作時,該橋接裝置109的第二介面112以第二觸發信號TS2觸發該第二選擇器114,以讓該記憶體儲存裝置介面101透過該第二選擇器114電性連接該主機系統介面102的該第一子介面102a,且該主機系統103透過該第三介面113產生一第三觸發信號TS3觸發該第三選擇器115的該第四傳收端TR4,該主機系統透過該第一介面102產生第一觸發信號TS1觸發該第一選擇器108的該第二傳收端TR2,以讓該記憶體儲存裝置介面101透過該第四傳收端TR4以及該第二傳收端TR2電性連接該主機系統介面102的該第二子介面102b。在一實施例中,當該記憶體儲存裝置100以該第二通訊協定運作時,該主機系統介面102斷開該第一選擇器108的該第一傳收端TR1。
請再同時參考第1圖以及第5圖,在一實施例中,當該記憶體儲存裝置100以該第三通訊協定運作時,該第二介面112以一第二觸發信號TS2觸發該第二選擇器114,以讓該記憶體儲存裝置介面101透過該第二選擇器114、該第三介面113以及該第一介面110電性連接該主機系統介面102的該第一子介面102a,且該主機系統103透過該第一介面110產生該第一觸發信號TS1觸發該第一選擇器108的該第一傳收端TR1,該主機系統103透過該第三介面113產生一第三觸發信號TS3觸發該第三選擇器115,以讓該記憶體儲存裝置介面101透該第三傳收端TR3以及該第一傳收端TR1電性連接該主機系統介面102的該第二子介面102b。在一實施例中,第三介面113例如是經過該第二介面112電性連接該第一介面110。
如第1圖至第5圖所示,該主機系統103例如是經該主機系統介面102以透過該第一選擇器108的該第一傳收端TR1以及該第二選擇器114掃描該記憶體儲存裝置100,以判斷該記憶體儲存裝置100是否支援該主機系統介面102的協定版本,該協定版本包括PCIe1.0、PCIe2.0以及PCIe3.0協定版本。當確認該記憶體儲存裝置100的該第一通訊協定支援該主機系統介面102的PCIe1.0協定版本或是PCIe2.0協定版本,該主機系統103例如經該主機系統介面102以透過該第一選擇器114的該第一傳收端TR1讀寫該記憶體儲存裝置100的該資料。當確認該記憶體儲存裝置100的該第二通訊協定支援該主機系統介面102的PCIe3.0協定版本,該主機系統103例如經該主機系統介面102以透過該第一選擇器108的該第二傳收端TR2以及該第三選擇器115的該第四傳收端TR4讀寫該記憶體儲存裝置100的該資料。當該主機系統103經該主機系統介面102確認該記憶體儲存裝置100的該第三通訊協定支援該主機系統的PCIe1.0協定版本或是PCIe2.0協定版本,該主機系統103透過該主機系統介面102與該第一選擇器108的該第一傳收端TR1、該第一介面110、該第三介面113以及該第三選擇器115的該第三傳收端TR3讀寫該記憶體儲存裝置100的該資料。
如第1圖所示,在一實施例中,該橋接裝置109的第二介面112包括控制介面112a以及傳收介面112b,該控制介面112a連接該記憶體儲存裝置介面101,該傳收介面112b連接該第二選擇器114。控制介面112a包括安全數位指令(secure digital command, SD CMD)以及安全數位時脈(secure digital clock, SD CLK)等信號,用以建立第二介面112與記憶體儲存裝置介面101之間的通訊連結。傳收介面112b包括安全數位資料(secure digital data, SD DAT),例如是SD DAT 0~3,其包括4個位元,用以傳收第二介面112與記憶體儲存裝置介面101之間的資料。該第二介面112的控制介面112a以及傳收介面112b分別用以轉換該主機系統介面102的該第一子介面102a以及第二子介面102b與該第一通訊協定之間的通訊以及資料傳輸格式。在一實施例中,該第二選擇器114例如多工器,但不限於此,例如以電路元件或是邏輯元件組合而成的選擇器。在一實施例中,第二介面112例如是SD-UHS I的主控制器。
在一實施例中,該橋接裝置109的第三介面113包括參考時脈以及資料訊號,例如安全數位參考時脈(SD UHS-II RCLK)以及安全數位時脈資料訊號(SD DAT0~1),其對應於SD DAT 0~3安全數位資料的4個位元通道。在一實施例中,該第三選擇器115例如多工器,但不限於此,例如以電路元件或是邏輯元件組合而成的選擇器。在一實施例中,第三介面113例如是SD-UHS II的主控制器。
如第1圖至第5圖所示,在一實施例中,該讀寫控制系統用以控制一記憶體儲存裝置100的資料之讀寫,該讀寫控制系統包括第一傳輸路徑P1、第二傳輸路徑P2、第三傳輸路徑P3、第四傳輸路徑P4、第五傳輸路徑P5以及第六傳輸路徑P6。該第一傳輸路徑P1連接於一記憶體儲存裝置介面101、一橋接裝置109以及一主機系統介面102之間,其中該記憶體儲存裝置介面101用以連接該記憶體儲存裝置100。該第二傳輸路徑P2連接於該記憶體儲存裝置介面101、一第二選擇器114、該橋接裝置109、一第一選擇器108以及該主機系統介面102之間。該第三傳輸路徑P3連接於該記憶體儲存裝置介面101、該第二選擇器114以及該主機系統介面102之間。該第四傳輸路徑P4連接於該記憶體儲存裝置介面101、第三選擇器115、該第一選擇器108以及該主機系統介面102之間。第五傳輸路徑P5連接於該記憶體儲存裝置介面101、該第二選擇器114、該橋接裝置109以及該主機系統介面102之間。第六傳輸路徑P6連接於該記憶體儲存裝置介面101、該第三選擇器115、該橋接裝置106、該第一選擇器108以及該主機系統介面102之間。其中,當該記憶體儲存裝置100以該第一通訊協定運作時,該主機系統103透過該第一傳輸路徑P1以與該記憶體儲存裝置介面101通訊並且透過該第二傳輸路徑P2以該第一通訊協定讀寫該記憶體儲存裝置100的該資料。其中,當該記憶體儲存裝置100以該第二通訊協定運作時,該主機系統103透過該第三傳輸路徑P3以與該記憶體儲存裝置介面101通訊並且透過該第四傳輸路徑P4以該第二通訊協定讀寫該記憶體儲存裝置100的該資料。當該記憶體儲存裝置100以該第三通訊協定運作時,該主機系統103經該主機系統介面102透過該第五傳輸路徑P5以與該記憶體儲存裝置介面101通訊並且透過該第六傳輸路徑P6以該第三通訊協定讀寫該記憶體儲存裝置100的該資料。
根據上述,本發明之讀寫控制系統,藉由控制裝置104的控制模組106、第一選擇器108以及第三選擇器115,使主機系統103透過第一介面110、第二介面112以及第三介面113,即可支援不同的通訊協定讀寫記憶體儲存裝置100的資料,解決記憶體儲存裝置100與讀寫控制系統之間相容性的問題,並且提高記憶體儲存裝置100的使用彈性,同時降低讀寫控制系統的生產成本。
請再參考第1圖以及第6圖,第6圖係繪示依據本發明第一實施例中讀寫控制方法之流程圖。該讀寫控制方法用於一讀寫控制系統,以供主機系統103透過該讀寫控制系統讀寫記憶體儲存裝置100。該讀寫控制系統包括一記憶體儲存裝置介面101、一主機系統介面102以及一控制裝置104,該控制裝置104包括一控制模組106、一第一選擇器108以及一第三選擇器115,該控制模組106包括一第一介面110、一第二介面112以及第二選擇器114,該主機系統介面102包括一第一子介面102a以及一第二子介面102b,該第一選擇器108包括第一傳收端TR1以及第二傳收端TR2,該第三選擇器115包括一第三傳收端TR3以及一第四傳收端TR4,該讀寫控制方法包括下列步驟:
在步驟S200中,該主機系統103透過該橋接裝置109產生第一觸發信號TS1觸發該第一選擇器108的第一傳收端TR1,該主機系統103經由該主機系統介面102、該第一選擇器108的該第一傳收端TR1以及該控制模組106電性連接該記憶體儲存裝置介面101。
在步驟S202中,偵測出該記憶體儲存裝置100連接於該主機系統介面102以及該控制裝置104。在一實施例中,該主機系統103例如是預先以一第一通訊協定與該記憶體儲存裝置100連接。
在步驟S204中,判斷該記憶體儲存裝置100是否支援一第二通訊協定的運作。
在步驟S206中,當判斷該記憶體儲存裝置100支援該第二通訊協定運作時,該記憶體儲存裝置介面101經該第二選擇器114以與該主機系統介面102電性連接,該記憶體儲存裝置介面101亦經該第三選擇器115以及第一選擇器108以與該主機系統介面102電性連接,並且該主機系統103透過該主機系統介面102與該控制裝置104的該第一選擇器108的該第二傳收端TR2,以該第二通訊協定讀寫該記憶體儲存裝置100的該資料。
在步驟S208中,當判斷該記憶體儲存裝置不支援該第二通訊協定的運作時,判斷該記憶體儲存裝置是否支援一第三通訊協定的運作。
在步驟S210中,當判斷該記憶體儲存裝置100支援該第三通訊協定的運作時,該記憶體儲存裝置介面101經該第二選擇器114以及該橋接裝置109以與該主機系統介面102電性連接,該記憶體儲存裝置介面101亦經該第三選擇器115、該橋接裝置109以及該第一選擇器108以與該主機系統介面102電性連接,使該主機系統103透過該主機系統介面102與該控制裝置104的該第一選擇器108的該第一傳收端TR1,以該第三通訊協定讀寫該記憶體儲存裝置100的該資料。
在步驟S212中,當判斷該記憶體儲存裝置100不支援該第三通訊協定的運作時,該記憶體儲存裝置100以該第一通訊協定運作,該記憶體儲存裝置介面101經該第二選擇器114、該橋接裝置109以及該第一選擇器108以與該主機系統介面102電性連接,使該主機系統103透過該主機系統介面102以該第一通訊協定讀寫該記憶體儲存裝置100的該資料。
請再參考第1圖以及第7-8圖,第7-8圖係繪示依據本發明第二實施例中讀寫控制方法之流程圖,用於讀寫控制系統,該讀寫控制系統包括一記憶體儲存裝置介面101、一主機系統介面102以及一控制裝置104,該控制裝置104包括一控制模組106、一第一選擇器108以及一第三選擇器115,該控制模組106包括一橋接裝置109以及第二選擇器114,該橋接裝置109包括該一第一介面110、一第二介面112以及一第三介面113,該主機系統介面102包括一第一子介面102a以及一第二子介面102b,該第一選擇器108包括第一傳收端TR1以及第二傳收端TR2,該讀寫控制方法包括下列步驟:
在步驟S300中,主機系統103透過該主機系統介面102以第一觸發信號TS1觸發該第一選擇器108的第一傳收端TR1,該主機系統介面102經由該第一選擇器108的該第一傳收端TR1以及該控制模組106電性連接該記憶體儲存裝置介面101。
在步驟S302中,偵測該記憶體儲存裝置100電性連接該記憶體儲存裝置介面101。其中,本實施例例如是以該第一通訊協定與該記憶體儲存裝置100進行連接。在一較佳實施例中,該控制裝置104偵測出該記憶體儲存裝置100電性連接該記憶體儲存裝置介面101。該控制裝置104例如可將偵測訊息傳送至該主機系統103。凡具有偵測出該記憶體儲存裝置100電性連接該記憶體儲存裝置介面101的動作皆屬本揭露的精神與範疇,本文在此不作任何限制。
在步驟S304中,該第二介面112產生第二觸發信號TS2以觸發該第二選擇器114。
在步驟S306中,以該第一通訊協定初始化或啟動(Initialization process)該記憶體儲存裝置100。在一實施例中,該主機系統103例如可透過該控制模組106的橋接裝置109之第一介面110以及第二介面112,以該第一通訊協定來初始化或啟動該記憶體儲存裝置100。在其他實施例中,該控制模組106亦可透過橋接裝置109之第一介面110、第二介面112以及第三介面113,以該第一通訊協定來對該記憶體儲存裝置100初始化或啟動。凡以該第一通訊協定初始化或啟動該記憶體儲存裝置100的動作皆屬本揭露的精神與範疇,本文在此不作任何限制。
在步驟S308中,判斷該記憶體儲存裝置100是否支援該第二通訊協定的運作。在一實施例中,該主機系統103可經該主機系統介面102以透過該第一選擇器108的該第一傳收端TR1,以判斷該記憶體儲存裝置100是否支援該第二通訊協定的運作。在其他實施例中,例如可由控制模組106來判斷該記憶體儲存裝置100是否支援該第二通訊協定的運作。凡判斷該記憶體儲存裝置100是否支援該第二通訊協定的運作的技術皆屬本揭露的精神與範疇,本文在此不作任何限制。值得一提的是,當判斷該記憶體儲存裝置100支援該第二通訊協定運作之後,亦例如會再以該第二通訊協定初始化或啟動(Initialization process)該記憶體儲存裝置。當判斷該記憶體儲存裝置100支援該第三通訊協定運作之後,亦例如會再以該第三通訊協定初始化或啟動(Initialization process)該記憶體儲存裝置。
在步驟S310中,當判斷該記憶體儲存裝置100支援該第二通訊協定運作時,該第二介面112以該第二觸發信號TS2觸發該第二選擇器114,以讓該記憶體儲存裝置介面101透過該第二選擇器114電性連接該主機系統介面102的該第一子介面102a,在一實施例中,該第一子介面102a例如是支援PCIe3.0協定版本。
在步驟S312中,當該記憶體儲存裝置100以該第二通訊協定運作時,該橋接裝置109的該第三介面113產生一第三觸發信號TS3觸發該第三選擇器115的該第四傳收端TR4,該橋接裝置109的該第一介面110產生一第一觸發信號TR1觸發該第一選擇器108的該第二傳收端TR2,以讓該記憶體儲存裝置介面101透過該第四傳收端TR4以及該第二傳收端TR2電性連接該主機系統介面102的該第二子介面102b。在一實施例中,該第二子介面102b例如是支援PCIe3.0協定版本。
在步驟S314中,當該記憶體儲存裝置100以該第二通訊協定運作時,該主機系統介面102斷開該第一選擇器108的該第一傳收端TR1,該第一傳收端TR1例如是支援PCIe1.0以及PCIe2.0協定版本。
在步驟S316中,當該記憶體儲存裝置100支援該第二通訊協定的運作時,在一實施例中,該主機系統103的一非揮發性記憶體快捷(NVMe)協定驅動程式透過該主機系統介面102以及該第一選擇器108的該第二傳收端TR2存取該記憶體儲存裝置100的資料,即快捷安全數位(SD Express)模式。
在步驟S318中,當判斷該記憶體儲存裝置100不支援該第二通訊協定的運作時,判斷該記憶體儲存裝置100是否支援一第三通訊協定的運作。在一實施例中,第三通訊協定例如是SD-UHS II的協定版本。
在步驟S320中,當該記憶體儲存裝置100以該第三通訊協定運作時,該橋接裝置109的該第二介面112以一第二觸發信號TS2觸發該第二選擇器114,以讓該記憶體儲存裝置介面101透過該第三介面113與該第一介面110電性連接該主機系統介面102的該第一子介面102a。
在步驟S322中,當該記憶體儲存裝置100以該第三通訊協定運作時,該橋接裝置109的該第三介面112產生一第三觸發信號TS3觸發該第三選擇器115的該第三傳收端TR3,該橋接裝置109的該第一介面110產生一第一觸發信號TR1觸發該第一選擇器108的該第一傳收端TR1,以讓該記憶體儲存裝置介面101透過該第一傳收端TR1電性連接該主機系統介面102的該第二子介面102b。
在步驟S324中,該主機系統103的驅動程式透過該主機系統介面102連結第三選擇器115的該第三傳收端TR3、第三介面113以及該第一選擇器108的該第一傳收端TR2存取該記憶體儲存裝置100的資料,即快捷安全數位(SD-UHS II)模式。
在步驟S326中,當判斷該記憶體儲存裝置100不支援該第三通訊協定的運作時,該記憶體儲存裝置100以該第一通訊協定運作。當該記憶體儲存裝置100以該第一通訊協定運作時,該橋接裝置109的該第二介面112以一第二觸發信號TS2觸發該第二選擇器114,以讓該記憶體儲存裝置介面101透過該第二介面112與該第一介面110電性連接該主機系統介面102的該第一子介面102a。
在步驟S328中,當該記憶體儲存裝置100以該第一通訊協定運作時,該橋接裝置109的該第一介面110產生一第一觸發信號TS1觸發該第一選擇器108的該第一傳收端TR1,以讓該記憶體儲存裝置介面101透該第一傳收端TR1電性連接該主機系統介面102的該第二子介面102b。
在步驟S330中,該主機系統103的驅動程式透過該主機系統介面102連結第二選擇器114、第二介面112以及該第一選擇器108的該第一傳收端TR2存取該記憶體儲存裝置100的資料,即快捷安全數位(SD-UHS I)模式。
在步驟S308之後,若判斷該記憶體儲存裝置100不支援該第二通訊協定的運作,即進行步驟S318。亦即,在步驟S318中,判斷該記憶體儲存裝置100是否支援一第三通訊協定的運作。若該主機系統103經該主機系統介面102確認該記憶體儲存裝置100的該第三通訊協定支援該主機系統介面102的PCIe1.0協定版本或是PCIe2.0協定版本,該主機系統介面102透過該第一選擇器108的該第一傳收端TR1讀寫該記憶體儲存裝置100的該資料。
綜上所述,本發明之讀寫控制系統及方法,藉由控制裝置的控制模組、第一選擇器以及第三選擇器,使主機系統透過第一介面、第二介面以及第三介面,即可支援不同的通訊協定讀寫記憶體儲存裝置的資料,解決記憶體儲存裝置與讀寫控制系統之間相容性的問題,並且提高記憶體儲存裝置的使用彈性,同時降低讀寫控制系統的生產成本。
在一較佳實施例中,上述之讀寫控制系統及方法在同一PCIe連接埠配置驅動程式(Driver)即可切換安全數位卡的各種存取介面,但不以此為限。
雖然本發明已用較佳實施例揭露如上,然其並非用以限定本發明,本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100:記憶體儲存裝置
101:記憶體儲存裝置介面
102:主機系統介面
102a:第一子介面
102b:第二子介面
103:主機系統
104:控制裝置
106:控制模組
108:第一選擇器
109:橋接裝置
110:第一介面
112:第二介面
112a:控制介面
112b:傳收介面
113:第三介面
114:第二選擇器
115:第三選擇器
116:傳收通道
TS1:第一觸發信號
TS2:第二觸發信號
TS3:第三觸發信號
TR1:第一傳收端
TR2:第二傳收端
TR3:第三傳收端
TR4:第四傳收端
DAT 0~3:資料
P1:第一傳輸路徑
P2:第二傳輸路徑
P3:第三傳輸路徑
P4:第四傳輸路徑
P5:第五傳輸路徑
P6:第六傳輸路徑
SD DAT 0~3:安全數位資料
SD CMD:安全數位指令
SD CLK:安全數位時脈
TX/RX:資料傳送/接收
PERST#:快捷周邊元件互聯重設信號
CLKREQ#:時脈請求運行信號
REFCLK+、REFCLK-:參考時脈差分對信號
S200、S202、S204、S206、S208、S210、S212、S300、S302、S304、S306、S308、S310、S312、S314、S316、S318、S320、S322、S324、S326、S328、S330:步驟
為了更清楚地說明本發明實施例中的技術方案,下面將對實施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發明的一些實施例,對於本發明所屬技術領域中具有通常知識者來講,還可以根據這些附圖獲得其他的附圖。
第1圖係繪示依據本發明實施例中讀寫控制系統之方塊圖。
第2圖係繪示依據本發明第一實施例中讀寫控制系統之方塊圖。
第3圖係繪示依據本發明第二實施例中讀寫控制系統之方塊圖。
第4圖係繪示依據本發明第三實施例中讀寫控制系統之方塊圖。
第5圖係繪示依據本發明第四實施例中讀寫控制系統之方塊圖。
第6圖係繪示依據本發明第一實施例中讀寫控制方法之流程圖。
第7-8圖係繪示依據本發明第二實施例中讀寫控制方法之流程圖。
100:記憶體儲存裝置
101:記憶體儲存裝置介面
102:主機系統介面
102a:第一子介面
102b:第二子介面
103:主機系統
104:控制裝置
106:控制模組
108:第一選擇器
109:橋接裝置
110:第一介面
112:第二介面
112a:控制介面
112b:傳收介面
113:第三介面
114:第二選擇器
115:第三選擇器
TS1:第一觸發信號
TS2:第二觸發信號
TS3:第三觸發信號
TR1:第一傳收端
TR2:第二傳收端
TR3:第三傳收端
TR4:第四傳收端
DAT 0~3:資料
P1:第一傳輸路徑
P2:第二傳輸路徑
P3:第三傳輸路徑
P4:第四傳輸路徑
P5:第五傳輸路徑
P6:第六傳輸路徑
SD DAT 0~3:安全數位資料
SD CMD:安全數位指令
SD CLK:安全數位時脈
TX/RX:資料傳送/接收
PERST#:快捷周邊元件互聯重設信號
CLKREQ#:時脈請求運行信號
REFCLK+、REFCLK-:參考時脈差分對信號
Claims (17)
- 一種讀寫控制系統,用以供一主機系統讀寫一記憶體儲存裝置的資料,該讀寫控制系統包括:一記憶體儲存裝置介面,用以連接該記憶體儲存裝置;一主機系統介面,包括一第一子介面以及一第二子介面,該主機系統介面電性連接該記憶體儲存裝置介面,且該主機系統連接該主機系統介面;以及一控制裝置,包括一控制模組以及一第一選擇器,該控制模組電性連接該記憶體儲存裝置介面、該主機系統介面以及該第一選擇器,該第一選擇器電性連接該主機系統介面,其中該第一選擇器包括一第一傳收端及一第二傳收端,該控制模組包括:一橋接裝置,電性連接該主機系統介面、該記憶體儲存裝置介面以及該第一選擇器,該橋接裝置包括一第一介面、一第二介面以及一第三介面,其中該第一介面電性連接該主機系統介面以及該第一選擇器;以及一第二選擇器,電性連接該主機系統介面、該記憶體儲存裝置介面以及該橋接裝置,該第二介面電性連接該記憶體儲存裝置介面、該第一介面以及該第二選擇器;其中,該控制裝置更包括一第三選擇器,該第三選擇器電性連接該記憶體儲存裝置介面、該橋接裝置以及該第一選擇器,該第三介面電性連接該第一介面、該第二介面以及該第三選擇器,該第三選擇器包括一第三傳收端以及一第四傳收端; 其中,當該記憶體儲存裝置以一第一通訊協定運作時,該記憶體儲存裝置介面經該第二選擇器、該橋接裝置以及該第一選擇器來與該主機系統介面電性連接;其中,當該記憶體儲存裝置以一第二通訊協定運作時,該記憶體儲存裝置介面經該第二選擇器以與該主機系統介面電性連接,該記憶體儲存裝置介面亦經該第三選擇器以及該第一選擇器以與該主機系統介面電性連接;其中,當該記憶體儲存裝置以一第三通訊協定運作時,該記憶體儲存裝置介面經該第二選擇器以及該橋接裝置以與該主機系統介面電性連接,該記憶體儲存裝置介面亦經該第三選擇器、該橋接裝置以及該第一選擇器以與該主機系統介面電性連接,當該記憶體儲存裝置以該第三通訊協定運作時,該橋接裝置的該第三介面觸發該第三選擇器的該第三傳收端,該橋接裝置的該第一介面觸發該第一選擇器的該第一傳收端,以讓該記憶體儲存裝置介面透過該第三傳收端、該橋接裝置以及該第一傳收端電性連接該主機系統介面的該第二子介面,且該主機系統透過該第三介面產生一第三觸發信號觸發該第三選擇器的該第四傳收端,該主機系統透過該第一介面產生該第一觸發信號觸發該第一選擇器的該第二傳收端,以讓該記憶體儲存裝置介面透過該第四傳收端以及該第二傳收端電性連接該主機系統介面的該第二子介面。
- 如申請專利範圍第1項所述之讀寫控制系統,其中該控制裝置偵測該記憶體儲存裝置電性連接該記憶體儲存裝置介面,並預設以該第一通訊協定與該記憶體儲存裝置連接,以該第一通訊協定啟動該記憶體儲存裝置。
- 如申請專利範圍第1項所述之讀寫控制系統,其中 當該記憶體儲存裝置以該第一通訊協定運作時,該記憶體儲存裝置介面經由該第二選擇器、該第二介面以及該第一介面,並且經由該控制裝置的該第一選擇器,以與該主機系統介面電性連接,其中該記憶體儲存裝置介面、該第二介面、該第一介面以及該主機系統介面間的傳輸路徑定義為一第一傳輸路徑,該記憶體儲存裝置介面、該第二選擇器、該第二介面、該第一介面、該第一選擇器以及該主機系統介面間的傳輸路徑定義為一第二傳輸路徑,使該主機系統透過該第一傳輸路徑以與該記憶體儲存裝置介面通訊並且透過該第二傳輸路徑以該第一通訊協定讀寫該記憶體儲存裝置的該資料;其中,當該記憶體儲存裝置以該第二通訊協定運作時,該記憶體儲存裝置介面經由該第二選擇器以與該主機系統介面電性連接,並且該記憶體儲存裝置介面經由該控制裝置的該第三選擇器以及該第一選擇器,以與該主機系統介面電性連接,其中該記憶體儲存裝置介面、該第二選擇器以及該主機系統介面間的傳輸路徑定義為一第三傳輸路徑,該記憶體儲存裝置介面、該第三選擇器、該第一選擇器以及該主機系統介面間的傳輸路徑定義為一第四傳輸路徑,使該主機系統透過該第三傳輸路徑以與該記憶體儲存裝置介面通訊並且透過該第四傳輸路徑以該第二通訊協定讀寫該記憶體儲存裝置的該資料;其中,當該記憶體儲存裝置以該第三通訊協定運作時,該記憶體儲存裝置介面經由該第二選擇器、該第三介面以及該第一介面,以與該主機系統介面電性連接,並且該記憶體儲存裝置介面經由該控制裝置的該第三選擇器、該第三介面、該第一介面以及該第一選擇器,以與該主機系統介面電性連接,其中該記憶體儲存裝置介面、該第二選擇器、第三介面、第一介面以及該主機系統介面定義為一第五傳輸路徑,該記憶體儲存裝置介面、該第三選擇器、該第三介面、該第一介 面、該第一選擇器以及該主機系統介面定義為一第六傳輸路徑,使該主機系統透過該第五傳輸路徑以與該記憶體儲存裝置介面通訊並且透過該第六傳輸路徑以該第三通訊協定讀寫該記憶體儲存裝置的該資料。
- 如申請專利範圍第3項所述之讀寫控制系統,其中當該記憶體儲存裝置以該第一通訊協定運作時,該主機系統透過該橋接裝置的該第一介面產生一第一觸發信號觸發該第一選擇器的該第一傳收端,以讓該記憶體儲存裝置介面透過該橋接裝置以及該第一傳收端電性連接該主機系統介面的該第二子介面,該記憶體儲存裝置介面亦透過該第二選擇器以及該橋接裝置的該第一介面與該第二介面電性連接該主機系統介面的該第一子介面;其中,當該記憶體儲存裝置以該第二通訊協定運作時,該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第二選擇器電性連接該主機系統介面的該第一子介面,且當該記憶體儲存裝置以該第二通訊協定運作時,該主機系統介面斷開該第一選擇器的該第一傳收端;其中,當該記憶體儲存裝置以該第三通訊協定運作時,該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第二選擇器、該第三介面以及該第一介面電性連接該主機系統介面的該第一子介面,且該主機系統透過該第一介面產生該第一觸發信號觸發該第一選擇器的該第一傳收端,該主機系統透過該第三介面產生一第三觸發信號觸發該第三選擇器,以讓該記憶體儲存裝置介面透該第三傳收端以及該第一傳收端電性連接該主機系統介面的該第二子介面。
- 如申請專利範圍第4項所述之讀寫控制系統,其中該主機系統透過該主機系統介面、該第一選擇器的該第一傳收端以及該第二選擇器與該記 憶體儲存裝置通訊,以判斷該記憶體儲存裝置是否支援該主機系統的協定版本,該協定版本包括PCIe1.0、PCIe2.0以及PCIe3.0協定版本;其中,當該主機系統經該主機系統介面確認該記憶體儲存裝置的該第一通訊協定支援該主機系統的PCIe1.0協定版本或是PCIe2.0協定版本,該主機系統透過該主機系統介面與該第一選擇器的該第一傳收端讀寫該記憶體儲存裝置的該資料;其中,當該主機系統經該主機系統介面確認該記憶體儲存裝置的該第二通訊協定支援該主機系統的PCIe3.0協定版本,該主機系統透過該主機系統介面與該第一選擇器的該第二傳收端以及該第三選擇器的該第四傳收端讀寫該記憶體儲存裝置的該資料;其中,當該主機系統經該主機系統介面確認該記憶體儲存裝置的該第三通訊協定支援該主機系統的PCIe1.0協定版本或是PCIe2.0協定版本,該主機系統透過該主機系統介面與該第一選擇器的該第一傳收端、該第一介面、該第三介面以及該第三選擇器的該第三傳收端讀寫該記憶體儲存裝置的該資料。
- 如申請專利範圍第4項所述之讀寫控制系統,其中當該記憶體儲存裝置支援該第二通訊協定的運作時,該主機系統的一非揮發性記憶體快捷(NVMe)協定驅動程式透過該主機系統介面以及該第一選擇器的該第二傳收端存取該記憶體儲存裝置的資料;其中,當該記憶體儲存裝置的該第二通訊協定定義為快捷安全數位(SD Express)7.0或是8.0模式,該主機系統的該非揮發性記憶體快捷(NVMe)協定驅動程式透過該主機系統介面與該記憶體儲存裝置介面之間的一傳收通道存取該記憶體儲存裝置的資料。
- 如申請專利範圍第1項所述之讀寫控制系統,其中該記憶體儲存裝置的該第一通訊協定以及第三通訊協定定義為安全數位(SD)模式,該記憶體儲存裝置的該第二通訊協定定義為快捷安全數位(SD Express)模式,其中該記憶體儲存裝置的該第一通訊協定以及該第三通訊協定的資料傳輸率小於該第二通訊協定的資料傳輸率,該第一通訊協定的資料傳輸率小於該第三通訊協定的資料傳輸率。
- 一種讀寫控制系統,用以供一主機系統讀寫一記憶體儲存裝置的資料,該讀寫控制系統包括:一第一傳輸路徑,連接於一記憶體儲存裝置介面、一橋接裝置以及一主機系統介面之間,其中該記憶體儲存裝置介面用以連接該記憶體儲存裝置,該主機系統介面包括一第一子介面以及一第二子介面,該橋接裝置包括一第一介面、第二介面以及一第三介面;一第二傳輸路徑,連接於該記憶體儲存裝置介面、一第二選擇器、該橋接裝置、一第一選擇器以及該主機系統介面之間,該第一選擇器包括一第一傳收端以及一第二傳收端;一第三傳輸路徑,連接於該記憶體儲存裝置介面、該第二選擇器以及該主機系統介面之間;一第四傳輸路徑,連接於該記憶體儲存裝置介面、一第三選擇器、該第一選擇器以及該主機系統介面之間,該第三選擇器包括一第三傳收端以及一第四傳收端;一第五傳輸路徑,連接於該記憶體儲存裝置介面、該第二選擇器、該橋接裝置以及該主機系統介面之間;以及 一第六傳輸路徑,連接於該記憶體儲存裝置介面、該第三選擇器、該橋接裝置、該第一選擇器以及該主機系統介面之間;其中,當該記憶體儲存裝置以該第一通訊協定運作時,該主機系統經該主機系統介面透過該第一傳輸路徑以與該記憶體儲存裝置介面通訊並且透過該第二傳輸路徑以該第一通訊協定讀寫該記憶體儲存裝置的該資料;其中,當該記憶體儲存裝置以該第二通訊協定運作時,該主機系統經該主機系統介面透過該第三傳輸路徑以與該記憶體儲存裝置介面通訊並且透過該第四傳輸路徑以該第二通訊協定讀寫該記憶體儲存裝置的該資料;其中,當該記憶體儲存裝置以該第三通訊協定運作時,該主機系統經該主機系統介面透過該第五傳輸路徑以與該記憶體儲存裝置介面通訊並且透過該第六傳輸路徑以該第三通訊協定讀寫該記憶體儲存裝置的該資料,當該記憶體儲存裝置以該第三通訊協定運作時,該橋接裝置的該第三介面觸發該第三選擇器的該第三傳收端,該橋接裝置的該第一介面觸發該第一選擇器的該第一傳收端,以讓該記憶體儲存裝置介面透過該第三傳收端、該橋接裝置以及該第一傳收端電性連接該主機系統介面的該第二子介面,且該主機系統透過該第三介面觸發該第三選擇器的該第四傳收端,該主機系統透過該第一介面觸發該第一選擇器的該第二傳收端,以讓該記憶體儲存裝置介面透過該第四傳收端以及該第二傳收端電性連接該主機系統介面的該第二子介面。
- 如申請專利範圍第8項所述之讀寫控制系統,其中,該第一選擇器包括一第二傳收端;當該記憶體儲存裝置以該第一通訊協定運作時,該主機系統經該第一介面產生一第一觸發信號觸發該第一選擇器的該第一傳收端,以讓該記憶體儲存裝置介 面透過該橋接裝置以及該第一傳收端電性連接該主機系統介面的該第二子介面,該記憶體儲存裝置介面亦透過該第二選擇器以及該橋接裝置的該第一介面與該第二介面電性連接該主機系統介面的該第一子介面;其中,當該記憶體儲存裝置以該第二通訊協定運作時,該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第二選擇器電性連接該主機系統介面的該第一子介面;其中,當該記憶體儲存裝置以該第三通訊協定運作時,該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第二選擇器、該第三介面以及該第一介面電性連接該主機系統介面的該第一子介面,且該主機系統透過該第一介面產生該第一觸發信號觸發該第一選擇器的該第一傳收端,該主機系統透過該第三介面產生一第三觸發信號觸發該第三選擇器,以讓該記憶體儲存裝置介面透該第三傳收端以及該第一傳收端電性連接該主機系統介面的該第二子介面;其中,當該記憶體儲存裝置以該第二通訊協定運作時,該主機系統介面斷開該第一選擇器的該第一傳收端,當該記憶體儲存裝置以該第一通訊協定或是該第三通訊協定運作時,該主機系統介面斷開該第一選擇器的該第二傳收端。
- 一種讀寫控制方法,用於一讀寫控制系統,以供一主機系統透過該讀寫控制系統讀寫一記憶體儲存裝置,該讀寫控制系統包括一記憶體儲存裝置介面、一主機系統介面以及一控制裝置,該控制裝置包括一控制模組以及一第一選擇器,該控制模組包括一橋接裝置以及第二選擇器,該橋接裝置包括該一第一介面、一第二介面以及一第三介面,該主機系統介面包括一第一子介面以及一第二子介面,該第一選擇器包括一第一傳收端以及一第二傳收端,該控制裝置 更包括一第三選擇器,該第三選擇器包括一第三傳收端以及一第四傳收端,該讀寫控制方法包括下列步驟:該主機系統透過該橋接裝置產生一第一觸發信號觸發該第一選擇器的該第一傳收端,該主機系統經由該主機系統介面、該第一選擇器的該第一傳收端以及該控制模組電性連接該記憶體儲存裝置介面;偵測該記憶體儲存裝置連接於該記憶體儲存裝置介面,並以一第一通訊協定與該記憶體儲存裝置進行連接;判斷該記憶體儲存裝置是否支援一第二通訊協定的運作;當判斷該記憶體儲存裝置支援該第二通訊協定運作時,該記憶體儲存裝置介面經該第二選擇器以與該主機系統介面電性連接,該記憶體儲存裝置介面亦經該第三選擇器以及該第一選擇器以與該主機系統介面電性連接,並且該主機系統透過該主機系統介面與該控制裝置的該第一選擇器的該第二傳收端,以該第二通訊協定讀寫該記憶體儲存裝置的該資料;當判斷該記憶體儲存裝置不支援該第二通訊協定的運作時,判斷該記憶體儲存裝置是否支援一第三通訊協定的運作;當判斷該記憶體儲存裝置支援該第三通訊協定的運作時,該記憶體儲存裝置介面經該第二選擇器以及該橋接裝置以與該主機系統介面電性連接,該記憶體儲存裝置介面亦經該第三選擇器、該橋接裝置以及該第一選擇器以與該主機系統介面電性連接,使該主機系統透過該主機系統介面與該控制裝置的該第一選擇器的該第一傳收端,以該第三通訊協定讀寫該記憶體儲存裝置的該資料,當該記憶體儲存裝置以該第三通訊協定運作時,該橋接裝置的該第三介面產生一第三觸發信號觸發該第三選擇器的該第三傳收端,該橋接裝置的該第一介面產 生該第一觸發信號觸發該第一選擇器的該第一傳收端,以讓該記憶體儲存裝置介面透過該第三傳收端、該橋接裝置以及該第一傳收端電性連接該主機系統介面的該第二子介面,且該橋接裝置的該第三介面產生一第三觸發信號觸發該第三選擇器的該第四傳收端,該橋接裝置的該第一介面產生一第一觸發信號觸發該第一選擇器的該第二傳收端,以讓該記憶體儲存裝置介面透過該第四傳收端以及該第二傳收端電性連接該主機系統介面的該第二子介面;以及當判斷該記憶體儲存裝置不支援該第三通訊協定的運作時,該記憶體儲存裝置以該第一通訊協定運作,該記憶體儲存裝置介面經該第二選擇器、該橋接裝置以及該第一選擇器以與該主機系統介面電性連接,使該主機系統透過該主機系統介面以該第一通訊協定讀寫該記憶體儲存裝置的該資料。
- 如申請專利範圍第10項所述之讀寫控制方法,其中偵測出該記憶體儲存裝置連接於該記憶體儲存裝置介面的步驟之後,還包括:該第二介面產生一第二觸發信號以觸發該第二選擇器;以及該主機系統透過該主機系統介面與該橋接裝置,以該第一通訊協定啟動該記憶體儲存裝置,當判斷該記憶體儲存裝置支援該第二通訊協定運作之後,以該第二通訊協定啟動該記憶體儲存裝置,當判斷該記憶體儲存裝置支援該第三通訊協定運作之後,以該第三通訊協定啟動該記憶體儲存裝置。
- 如申請專利範圍第10項所述之讀寫控制方法,其中當該記憶體儲存裝置以該第二通訊協定運作時,該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第二選擇器電性連接該主機系統介面的該第一子介面,且當該記憶體儲存裝置以該第二通訊協定運作時,該主機系統介面斷開該第一選擇器的該第一傳收端。
- 如申請專利範圍第10項所述之讀寫控制方法,其中當該記憶體儲存裝置以該第三通訊協定運作時,該橋接裝置的該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第三介面與該第一介面電性連接該主機系統介面的該第一子介面。
- 如申請專利範圍第10項所述之讀寫控制方法,其中當該記憶體儲存裝置以該第一通訊協定運作時,該橋接裝置的該第二介面以一第二觸發信號觸發該第二選擇器,以讓該記憶體儲存裝置介面透過該第二介面與該第一介面電性連接該主機系統介面的該第一子介面,且當該記憶體儲存裝置以該第一通訊協定運作時,該橋接裝置的該第一介面產生一第一觸發信號觸發該第一選擇器的該第一傳收端,以讓該記憶體儲存裝置介面透過該第二選擇器、該橋接裝置以及該第一傳收端電性連接該主機系統介面的該第二子介面。
- 如申請專利範圍第10項所述之讀寫控制方法,其中該主機系統透過該主機系統介面、該第一選擇器的該第一傳收端以及該第二選擇器與該記憶體儲存裝置通訊,以判斷該記憶體儲存裝置是否支援該主機系統的協定版本,該協定版本包括PCIe1.0、PCIe2.0以及PCIe3.0協定版本;其中,當確認該記憶體儲存裝置的該第一通訊協定支援該主機系統介面的PCIe1.0協定版本或是PCIe2.0協定版本,該主機系統透過該主機系統介面與該第一選擇器的該第一傳收端讀寫該記憶體儲存裝置的該資料;其中,當確認該記憶體儲存裝置的該第二通訊協定支援該主機系統的PCIe3.0協定版本,該主機系統透過該主機系統介面與該第一選擇器的該第二傳收端以及該第三選擇器的該第四傳收端讀寫該記憶體儲存裝置的該資料; 其中,當該主機系統經該主機系統介面確認該記憶體儲存裝置的該第三通訊協定支援該主機系統的PCIe1.0協定版本或是PCIe2.0協定版本,該主機系統透過該主機系統介面與該第一選擇器的該第一傳收端、該第一介面、該第三介面以及該第三選擇器的該第三傳收端讀寫該記憶體儲存裝置的該資料。
- 如申請專利範圍第10項所述之讀寫控制方法,其中該記憶體儲存裝置的該第一通訊協定以及第三通訊協定定義為安全數位(SD)模式,該記憶體儲存裝置的該第二通訊協定定義為快捷安全數位(SD Express)模式,該第一通訊協定以及該第三通訊協定的資料傳輸率小於該第二通訊協定的資料傳輸率,該第一通訊協定的資料傳輸率小於該第三通訊協定的資料傳輸率。
- 如申請專利範圍第10項所述之讀寫控制方法,其中當該記憶體儲存裝置支援該第二通訊協定的運作時,該主機系統的一非揮發性記憶體快捷(NVMe)協定驅動程式透過該主機系統介面以及該第一選擇器的該第二傳收端存取該記憶體儲存裝置的資料。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109128312A TWI816046B (zh) | 2020-08-19 | 2020-08-19 | 記憶體儲存裝置的讀寫控制系統及方法 |
CN202110911899.2A CN114077560B (zh) | 2020-08-19 | 2021-08-10 | 内存储存装置的读写控制系统及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW109128312A TWI816046B (zh) | 2020-08-19 | 2020-08-19 | 記憶體儲存裝置的讀寫控制系統及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW202209104A TW202209104A (zh) | 2022-03-01 |
TWI816046B true TWI816046B (zh) | 2023-09-21 |
Family
ID=80283216
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW109128312A TWI816046B (zh) | 2020-08-19 | 2020-08-19 | 記憶體儲存裝置的讀寫控制系統及方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN114077560B (zh) |
TW (1) | TWI816046B (zh) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWM592994U (zh) * | 2019-05-22 | 2020-04-01 | 創惟科技股份有限公司 | 讀寫控制系統 |
TWM592995U (zh) * | 2019-10-31 | 2020-04-01 | 創惟科技股份有限公司 | 記憶卡的讀寫控制系統 |
TWM596388U (zh) * | 2019-11-06 | 2020-06-01 | 創惟科技股份有限公司 | 記憶卡的讀寫控制系統 |
TWM606415U (zh) * | 2020-08-19 | 2021-01-11 | 創惟科技股份有限公司 | 記憶體儲存裝置的讀寫控制系統 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100618814B1 (ko) * | 2003-07-04 | 2006-08-31 | 삼성전자주식회사 | 다중 호스트 인터페이스를 지원하는 스마트 카드 겸용이동형 저장 장치 및 이에 대한 인터페이스 방법 |
US8301822B2 (en) * | 2009-09-23 | 2012-10-30 | Sandisk Il Ltd. | Multi-protocol storage device bridge |
US9471484B2 (en) * | 2012-09-19 | 2016-10-18 | Novachips Canada Inc. | Flash memory controller having dual mode pin-out |
US20140293705A1 (en) * | 2013-03-26 | 2014-10-02 | Conversant Intellecual Property Management Inc. | Asynchronous bridge chip |
CN109801671B (zh) * | 2018-12-19 | 2021-02-12 | 珠海妙存科技有限公司 | 兼容eMMC协议和SD协议的存储器测试装置及方法 |
US10949106B2 (en) * | 2019-01-18 | 2021-03-16 | Silicon Motion Inc. | Initialization methods and associated controller, memory device and host |
TWI709859B (zh) * | 2019-01-18 | 2020-11-11 | 慧榮科技股份有限公司 | 安全數位卡之方法、快閃記憶體控制器以及電子裝置 |
US11043488B2 (en) * | 2019-01-24 | 2021-06-22 | Western Digital Technologies, Inc. | High voltage protection for high-speed data interface |
CN111367844B (zh) * | 2019-03-13 | 2020-12-15 | 苏州库瀚信息科技有限公司 | 有多个异构网络接口端口的存储控制器的系统、方法和装置 |
-
2020
- 2020-08-19 TW TW109128312A patent/TWI816046B/zh active
-
2021
- 2021-08-10 CN CN202110911899.2A patent/CN114077560B/zh active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWM592994U (zh) * | 2019-05-22 | 2020-04-01 | 創惟科技股份有限公司 | 讀寫控制系統 |
TWM592995U (zh) * | 2019-10-31 | 2020-04-01 | 創惟科技股份有限公司 | 記憶卡的讀寫控制系統 |
TWM596388U (zh) * | 2019-11-06 | 2020-06-01 | 創惟科技股份有限公司 | 記憶卡的讀寫控制系統 |
TWM606415U (zh) * | 2020-08-19 | 2021-01-11 | 創惟科技股份有限公司 | 記憶體儲存裝置的讀寫控制系統 |
Also Published As
Publication number | Publication date |
---|---|
TW202209104A (zh) | 2022-03-01 |
CN114077560A (zh) | 2022-02-22 |
CN114077560B (zh) | 2023-07-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7467249B2 (en) | Efficient connection between modules of removable electronic circuit cards | |
US8055808B2 (en) | Semiconductor memory device and control method for semiconductor memory device | |
US20110161530A1 (en) | Usb 3.0 support in mobile platform with usb 2.0 interface | |
JP5300732B2 (ja) | 高速シリアルバッファを有するメモリシステム | |
CN213069787U (zh) | 记忆卡的读写控制系统 | |
JP2010508600A (ja) | デュアルモードメモリ相互接続を備えたメモリコントローラ | |
US20070250652A1 (en) | High speed dual-wire communications device requiring no passive pullup components | |
EP2704021B1 (en) | SRAM handshake | |
CN104731746A (zh) | 设备控制器装置 | |
US20120089754A1 (en) | Hybrid serial peripheral interface data transmission architecture and method of the same | |
TWM606415U (zh) | 記憶體儲存裝置的讀寫控制系統 | |
TWM592995U (zh) | 記憶卡的讀寫控制系統 | |
WO2014023247A1 (zh) | 嵌入式设备和基于该设备进行数据通信的控制方法 | |
KR20160016485A (ko) | 전자 장치의 인터페이스 사이의 링크를 설정하기 위한 컨트롤러의 작동 방법 및 컨트롤러를 포함하는 저장 장치 | |
CN213182727U (zh) | 记忆卡的读写控制系统 | |
TWM592994U (zh) | 讀寫控制系統 | |
US7850082B1 (en) | Extended universal serial bus (USB) card reader | |
TWI816046B (zh) | 記憶體儲存裝置的讀寫控制系統及方法 | |
TWI746983B (zh) | 讀寫控制系統及其方法 | |
US20070131767A1 (en) | System and method for media card communication | |
US8694839B2 (en) | Method and system for testing chips | |
JP4431768B2 (ja) | 携帯型電子装置、読み出し方法及び書き込み方法 | |
KR20080109591A (ko) | 전자장치 및 그 데이터 송수신방법과, 슬레이브 장치 및복수의 장치 간의 통신방법 | |
US12015508B2 (en) | System and operating method thereof | |
TWM619018U (zh) | 儲存模組 |