TWI785554B - 具有快速回饋和優化頻率回應的數位低壓差穩壓器 - Google Patents

具有快速回饋和優化頻率回應的數位低壓差穩壓器 Download PDF

Info

Publication number
TWI785554B
TWI785554B TW110112246A TW110112246A TWI785554B TW I785554 B TWI785554 B TW I785554B TW 110112246 A TW110112246 A TW 110112246A TW 110112246 A TW110112246 A TW 110112246A TW I785554 B TWI785554 B TW I785554B
Authority
TW
Taiwan
Prior art keywords
mentioned
voltage
switch
circuit path
transistor
Prior art date
Application number
TW110112246A
Other languages
English (en)
Other versions
TW202139576A (zh
Inventor
鋒 潘
Original Assignee
大陸商無錫拍字節科技有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 大陸商無錫拍字節科技有限公司 filed Critical 大陸商無錫拍字節科技有限公司
Publication of TW202139576A publication Critical patent/TW202139576A/zh
Application granted granted Critical
Publication of TWI785554B publication Critical patent/TWI785554B/zh

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/468Regulating voltage or current wherein the variable actually regulated by the final control device is dc characterised by reference voltage circuitry, e.g. soft start, remote shutdown
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/59Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices including plural semiconductor devices as final control devices for a single load
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/56Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices
    • G05F1/575Regulating voltage or current wherein the variable actually regulated by the final control device is dc using semiconductor devices in series with the load as final control devices characterised by the feedback circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

實施例涉及一種具有快速回饋和優化頻率回應的數位低壓差穩壓器(DLDO)。更具體而言,某些實施例涉及鐵電儲存電路配置。例如,低壓差穩壓器可以包括第一電路路徑,被配置為將輸入電壓調節為負載處的輸出電壓,其中上述第一電路路徑包括第一電晶體。該裝置更可以包括第二電路路徑,被配置為基於輸入電壓和輸出電壓來回饋誤差信號,其中第二電路路徑包括誤差放大器。

Description

具有快速回饋和優化頻率回應的數位低壓差穩壓器
本發明的實施例涉及一種具有快速回饋和優化頻率回應的數位低壓差穩壓器(DLDO)。某些實施例可以應用於多種電路。例如,某些實施例可以用於受益于高頻寬、低靜態電流和小晶片尺寸的任何應用。例如,某些實施例可以應用於鐵電儲存電路配置。
儘管快閃隨機存取記憶體(RAM)已經是用於位元儲存的普遍選擇,但是鐵電RAM(FRAM)可以提供一種低功耗替代使用方案。因此,鑒於FRAM與一些替代方案相比能夠使用更低的功率,FRAM可以特別適用於功率有限的低功率操作情況。同時,這種較低功率情況可能導致電壓調節方面的挑戰,因為可能存在供電與負載之間的小差異。當使用穩壓器時,如果輸入電壓供電電壓與輸入電壓之間的差異變為小於壓差(dropout)電壓閾值,則穩壓器的電晶體會變為電阻性的並且停止正確地調節電壓。
低壓差穩壓器有時簡稱“低壓差”或“LDO”,其可以用於提供穩定的電源電壓,而不管負載阻抗或電源如何變化。當在供電電壓與輸出負載電壓之間存在小差異──這可能在移動設備中發生──時,LDO尤其是有用的。在FRAM電路中可能存在這種小電壓差,因此低壓差穩壓器可以用於提供穩定電源,而不管這種電路,例如FRAM的字線,上可能經歷的各種負載如何改變。
具有快速回饋和優化頻率回應的數位LDO的實施例在此予以公開。
根據本發明的一方面,低壓差穩壓器可以包括第一電路路徑,上述第一電路路徑被配置為將輸入電壓調節為負載處的輸出電壓。上述第一電路路徑可以包括第一電晶體。低壓差穩壓器更可以包括第二電路路徑,上述第二電路路徑被配置為基於輸入電壓和輸出電壓回饋
Figure 110112246-A0305-02-0003-1
差信號。第二電路路徑可 以包括
Figure 110112246-A0305-02-0004-2
差放大器。
在一些實施例中,第一電晶體可以包括p型電晶體。
在一些實施例中,第一電路路徑可以包括第一電阻器,上述第一電阻器與第一電晶體串聯。第一電阻器可以被調整為向負載提供預定電源。
在一些實施例中,低壓差穩壓器更可以包括第二電阻器,上述第二電阻器處於第一電路路徑與第二電路路徑之間。第二電阻器可以被調整為阻擋從第二電路路徑到第一電路路徑的電流。
在一些實施例中,第二電路路徑可以包括第二電晶體。上述第二電晶體可以與第一電晶體由相同的輸入來控制。該輸入可以通過公共節點來提供。
在一些實施例中,第二電晶體可以包括p型電晶體。
在一些實施例中,第二電路路徑更可以包括一對互補電晶體,上述一對互補電晶體處於
Figure 110112246-A0305-02-0004-3
差放大器與公共節點之間。該對互補電晶體可以被配置為基於
Figure 110112246-A0305-02-0004-4
差放大器的輸出將輸入電壓或地傳輸到公共節點以作為用於改善瞬時速度的緩衝。
根據本發明的另一方面,低壓差穩壓器可以包括電壓輸入線以及第一開關,在第一開關的第一端處上述第一開關連接到電壓輸入線。低壓差穩壓器更可以包括電阻器,上述電阻器在第一開關的第二端處連接到第一開關,並且連接到輸出節點。低壓差穩壓器更可以包括反饋回路,上述反饋回路連接到第一開關的第三端並且被配置為通過第三端控制第一開關。
在一些實施例中,低壓差穩壓器更可以包括第二電阻器,上述第二電阻器連接到輸出節點並且被配置為阻擋反饋回路與輸出節點之間的路徑。
在一些實施例中,反饋回路可以包括第二開關,在第二開關的第一端處上述第二開關連接到電壓輸入線,並且在第二開關的第二端處上述第二開關連接到
Figure 110112246-A0305-02-0004-5
差放大器的
Figure 110112246-A0305-02-0004-6
差輸入。
在一些實施例中,第二開關的第三端可以與第一開關的第三端是公共的。
在一些實施例中,反饋回路更可以包括一對互補開關,上述一對互補開關被配置為將輸入電壓和地中所選之一傳輸到第二開關的第三端以及第一開關的第三端。
在一些實施例中,
Figure 110112246-A0305-02-0005-7
差放大器可以被配置為基於
Figure 110112246-A0305-02-0005-8
差輸入和參考電壓控制該對互補開關。
110:電容器
120:電晶體
200:低壓差穩壓器
210:比較器
310:
Figure 110112246-A0305-02-0014-26
差放大器
400:系統
410:振盪器
420:電荷泵
430:低壓差穩壓器
440:字線開關
450:字線
500:LDO
510:輸入電壓源
520:正向路徑
530:反饋回路
535:電壓比較電路
540:輸出
550:地
560:參考電壓源
BL:位線
CBL:電容器
Cload:負載電容
CM:電容器
Iload:負載電流
na:節點
ng:節點
mn0:電晶體
mp0:電晶體
mp1:電晶體
mp2:電晶體
PL:板線
R1:電阻器
R2:電阻器
Vc:電壓
Vcc:電壓
VOUT:輸出電壓
Vref:參考電壓
VFB:回饋電壓
WL:字線
併入本文並形成說明書一部分的說明書附圖圖解說明了本發明的實施例,並且與說明書一起進一步用於解釋本發明的原理並使得本領域技術人員能夠使用本發明。
圖1示出了鐵電儲存電路。
圖2示出了現有LDO電路。
圖3示出了根據某些實施例的電路。
圖4示出了根據某些實施例的用於實現低壓差穩壓器的系統。
圖5示出了根據某些實施例的LDO的功能框圖。
本發明的實施例將參考附圖予以描述。
儘管討論了本發明的配置和佈置,但是應當理解,此討論僅僅是為了圖解說明目的。本領域技術人員能夠理解,可使用其它配置和佈置而不偏離本發明的主旨和範圍。對本領域技術人員顯而易見的是,本發明也可用于其它多種應用。
應當注意,本發明說明書所提到的“一個實施案例”、“一實施方案”、“示例性實施例”、“一些實施例”等等是指,所描述的實施例可 能包括特定特徵、結構或特性,但不是每個實施例都一定包括該特定特徵、結構或特性。此外,這樣的表述並不一定指同一個實施例。此外,當特定特徵、結構或特性結合某實施案例被描述時,屬於本領域技術人員知識範圍的是,結合其它實施例來實施這樣的特定特徵、結構或特性,而不管是否在此明確說明。
一般來說,術語可以至少部分地根據上下文中的使用來理解。例如,在此使用的術語“一個或多個”,至少部分地根據上下文,可用於以單數形式來描述任何特徵、結構或特性,或以複數形式來描述特徵、結構或特性的組合。類似地,諸如“一個”、“一”、或“該”之類的術語又可以至少部分地根據上下文被理解為表達單數用法或表達複數用法。另外,術語“基於”可以被理解為不一定旨在傳達排他性的一組因素,而是至少部分地根據上下文可以允許存在附加的因素,這些附加的因素不一定被明確描述。
本發明的某些實施例避免了上面標識出的問題,並且提供各種益處和/或優點。例如,某些實施例可以提供LDO電路的高速設計,這種設計也可以具有低波紋。此外,某些實施例的實施方式可以避免增加所設計電路的不必要的複雜度。
某些實施例可以提供高速回饋以改善負載回應速度並降低輸出波紋。附加地,某些實施例可以通過分割輸出功率開關來提供頻率回應調節:一個輸出功率開關用於回饋控制,並且另一個輸出功率開關用於提供具有優化頻率回應的負載回應。
圖1示出了FRAM電路。根據本發明某些實施例的數字LDO不僅僅用於FRAM。在此公開的數位LDO可以用於受益于高頻寬、低靜態電流和小管芯尺寸的任何應用。例如,受益於小去耦電容器的任何電路都可以受益於在此公開的一個或多個數字LDO實施例。圖1非限制性地示出了FRAM作為有利地應用數位LDO的實施例的電路的示例。
如圖1所示,位元可以儲存為電容器110的電壓極性,上述電容器110具有電壓Vc。電容器110通常由處於兩個電極之間的鐵電材料膜製成,這就是為什麼將其稱為鐵電RAM的原因。可以有一個與電容器110相關聯的對應的電晶體120。即使在去除產生電壓的電場之後,儲存在電容器110中的電壓極化仍然保持。這就是該器件用於儲存位元的原因。與一些其它形式的位元儲存不同,儲存在電容器110中的位元的讀取過程是破壞性的。電容器CBL是表示位線(BL)的總寄生電容的電路元件。
為了確定電容器110的極性,可以將字線(WL)和板線(PL)(有時稱為驅動線)都置為高。然後可以使用感測放大器(未示出)來評估BL上提供的電壓是高於或是低於閾值參考電壓。如果電壓高於參考電壓,則可以將BL驅動為高電平,而如果電壓低於參考電壓,則可以將BL驅動為低電平。將BL驅動為高電平或低電平可用於恢復電容器中的極性。
在諸如圖1所示的電路中,電路的高速操作可能需要非常高頻寬的LDO。現有技術提供的LDO對於該任務而言還不夠或者是不必要地複雜的。
例如,圖2示出了現有LDO電路。如所示那樣,低壓差穩壓器(LDO)200包括比較器210、電晶體mp0以及電容器(CM)。電容器被示為米勒電容(Miller Capacitance)。
比較器210的第一輸入端可以連接到參考電壓(Vref)。在一些實施例中,參考電壓(Vref)的值可以基於低壓差穩壓器(LDO)200的負載(被示為Iload)的設計電壓來確定。例如,根據低壓差穩壓器(LDO)200的負載的類型,參考電壓(Vref)的值可以為固定的或為可變的。也就是說,參考電壓(Vref)可以由固定電壓源來生成,或者可以由可提供可調電壓值的電路來生成。
比較器210的第二輸入端可以連接到電晶體mp0的第一端。比較器210的輸出端可以連接到電晶體mp0的控制端。
電晶體mp0的第一端可以連接到負載。電晶體mp0的第二端可以連接到電源電壓(Vcc)。
電容器(Cm)的第一端可以連接到電晶體mp0的控制端。電容器(Cm)的第二端可以連接到電晶體mp0的第一端,上述電晶體mp0的第一端更連接到輸出並且將輸出電壓VOUT提供給負載。
在一些實施例中,電晶體mp0可以是金屬氧化半導體場效應電晶體(MOSFET)、比如圖1所示的p溝道MOSFET。電晶體mp0的控制端可以是MOSFET的柵極,並且電晶體mp0的第一端和第二端可以分別是MOSFET的源極和漏極。
Figure 110112246-A0305-02-0008-9
差放大器210可以將參考電壓(Vref)和輸出電壓(VOUT)的幅度進行比較,上述輸出電壓(VOUT)輸出到負載。當輸出電壓(VOUT)高於參考電壓(Vref)時,位於電晶體mp0的控制端處的節點(Ng)為高電平。在這種情況下,電晶體mp0的驅動強度被降低。當輸出電壓(VOUT)低於參考電壓(Vref)時,節點(Ng)為低電平。在這種情況下,電晶體mp0被開啟以將高電流傳導至負載。因此,輸出電壓(VOUT)可以通過合適的補償在所有條件下都被穩定在參考電壓(Vref)。作為類比LDO,必須小心地考慮到諸如頻寬、功耗、穩定性、負載調節、線性調節以及管芯尺寸等等之類的因素之間的折中。通常出於穩定性原因,類比LDO必須被補償,這又可能降低其操作頻寬。
圖3示出了根據某些實施例的電路。如圖3所示,電路可以包括多個電晶體mn0、mp0、mp1和mp2以及
Figure 110112246-A0305-02-0008-10
差放大器310。電晶體也可以被稱為開關。執行相同開關功能的其它電路元件可以替代某些實施例中的電晶體。其它電路特徵也被顯示出,這如圖3所示並且在下面予以討論。某些實施例被描述為數位LDO,因為該閉環本質上具有兩個以上在頻譜中緊密定位的極,並且數位LDO的輸出在固定負載電流的情況下可能不是穩定的。相比之下,被適當補償的類比LDO在固定負載電流的情況下可能具有穩定輸出電壓。然而,在現實世界 中,負載電流將極少為恆定的。在這樣的實際條件下,在將來自負載擾動的脈衝回應疊加到類比LDO的閉環系統的情況下,類比LDO的輸出電壓絕不會是恆定值,而是與雜訊相似。對於數位LDO而言,通過小心的工程設計,輸出電壓將基於規範在可接受的雜訊範圍內被調整,並且功耗將小於類比LDO等效方案。此外,由於在特定的技術下充分利用了數位電路的頻寬的好處,所以根據某些實施例的電路可以在負載處具有小得多的去耦電容。
電晶體mp0可以被配置為給輸出負載提供源電流(sourcing current)。因此,當mp0通過將節點ng置於低而被啟動時,電壓Vcc和電阻器R2可以生成輸出電壓VOUT,上述輸出電壓VOUT可以與負載電容Cload相組合以提供負載電流Iload。電壓Vcc可以從未示出的電壓源在電壓輸入線上提供。電壓源可以最終由例如移動設備中的鋰離子電池來供電。
電晶體mp1類似地可以通過將節點ng置於低來啟動。相對於電阻器R的電阻,電晶體mp1的內阻可以形成分壓器,上述分壓器可以生成更大的回饋電壓VFB
Figure 110112246-A0305-02-0009-11
差放大器310可以將VFB與參考電壓Vref相比較。基於該比較,
Figure 110112246-A0305-02-0009-12
差放大器310可以使節點na變為高或低。在本示例中,回饋電壓可以被認為是輸入到
Figure 110112246-A0305-02-0009-13
差放大器310的
Figure 110112246-A0305-02-0009-14
差輸入。
R2可以被調整為滿足輸出電流負載,同時優化紋波和頻率回應。類似地,R1可以被調節為允許來自輸出節點的回饋的一定形狀的頻率回應。
總的來說,mp1可以被視為給電壓放大器提供快速回饋回應VFB,而mp0為輸出負載提供電流負載。
作為上面的配置和合適調整的結果,圖3所示電路可以提供高速回饋以改善負載回應和最小化的輸出紋波。附加地,可以存在通過分割輸出功率開關進行的頻率回應調節。在此提到的分割指的是在提供具有優化頻率回應的mp0與利用R1和R2組合提供回饋控制的mp1之間進行分割。
更具體而言,圖3所示電路可以提供一種裝置,該裝置可以充當例如鐵電儲存電路的低壓差穩壓器。該裝置可以包括第一電路路徑,比如從Vcc通過電晶體mp0到VOUT的路徑。該第一電路路徑可以被配置為將輸入電壓,例如Vcc,調節為負載(被示為Iload)處的輸出電壓,例如VOUT。第一電路路徑也可以包括第一電阻器R2,該第一電阻器R2與mp0串聯。第一電阻器可以被調整為向負載提供預定功率回應。該裝置可以包括從Vcc通過
Figure 110112246-A0305-02-0010-15
差放大器310回到VFB並且包括電晶體mn0、mp1和mp2的第二電路路徑。第二電路路徑可以被配置成基於輸入電壓和輸出電壓回饋
Figure 110112246-A0305-02-0010-16
差信號。第二電路路徑可以被認為是快速反饋回路。
該裝置還可以包括第二電阻器R1,上述第二電阻器R1處於第一電路路徑與第二電路路徑之間。第二電阻器可以被調整為阻擋從第二電路路徑到第一電路路徑的電流。第二路徑的電晶體之一,例如mp1可以與mp0一樣由相同輸入來控制。該輸入可以通過公共節點,例如節點ng來提供。
第二電路路徑的電晶體mp2和mn0可以作為一對互補電晶體來提供,上述一對互補電晶體處於
Figure 110112246-A0305-02-0010-17
差放大器310與公共節點ng之間。換言之,mp2和mn0可以被配置為當一個被開啟時,另一個被關閉,並且反之亦然。輸出可以被認為是數位輸出。這例如可以通過如下方式來實現:提供兩個相反類型的電晶體(p型和n型),給它們配備共同的柵極信號,比如在節點na處提供的信號。該對互補電晶體可以被配置為基於
Figure 110112246-A0305-02-0010-18
差放大器310的輸出將輸入電壓Vcc或地傳輸到公共接節點ng。
某些實施例可以通過使用數位電路獲得LDO的頻寬。例如,在圖3中,電晶體和放大器、即
Figure 110112246-A0305-02-0010-19
差放大器310和mn0、mp0、mp1和mp2可以被認為是電路的數位方面。
從上面能夠理解,輸出負載可以隨時間改變。因此,Iload可以不是恆定的。如果負載突然改變,則在純類比系統中,頻寬可能不足以適應該改 變。因此,在輸出上可能需要大的去耦電容器以保持上述電荷並提供負載電流。大的去耦電容的使用意味著大的晶片尺寸。相比之下,本發明描述了一種混合數位/類比方案,其提供了數位電路的頻寬,同時還在最小管芯尺寸和功耗的情況下提供有限的輸出雜訊紋波。因此,某些實施例的低壓差穩壓器可以被認為是混合類比數位低壓差穩壓器。
電阻器R1的阻抗可以被選擇為對VFB與VOUT之間的電流頻率回應進行整形。結果,針對VFB的節點處的電容可以為低,並且信號的大電壓可以被提供給
Figure 110112246-A0305-02-0011-20
差放大器310。結果,可以實現來自大回饋信號的快速輸出回應。某些實施例的這方面可以被視為電路的第一支路。
在電路的第二支路中,電阻器R2和Cload的組合可以形成低通濾波器。電阻器R2的值可以根據低通濾波器的對於負載而言所期望的頻率回應來調整,以提供電流並最小化輸出節點雜訊。當輸出負載為低時,電阻器R2可以阻擋一些來自電晶體mp0的電流,由此降低輸出處的紋波。
因此,該電路可以被視為數位輔助類比設計。利用該設計,負載去耦電容器可以大大小於純類比設計的去耦電容。
圖4示出了根據某些實施例的用於實現低壓差穩壓器的系統。如圖4所示,用於給FRAM器件的字線提供電能的系統400的示例可以在FRAM驅動電路中包括振盪器410、電荷泵420、低壓差穩壓器430、字線(WL)開關440、以及字線。
系統400可以提供鐵電記憶體件,其具有寬範圍的輸出電壓以支援階梯線性程式操作。由於系統400針對任意負載電容都具有經調整的高輸出電壓、比如25V以及快速上升時間,因此電荷泵420可以被用於將所提供的電壓提升到更高的電壓。振盪器410可以被用於生成週期時鐘信號並且將驅動信號提供給電荷泵420。
低壓差穩壓器430可以是上面例如結合圖3描述的任何所公開的LDO。低壓差穩壓器430可以被用於針對階梯程式脈衝吸取(draw)大電流和經調整的低輸出電壓。低壓差穩壓器430的輸出可以用於在FRAM記憶體件中的程式運行期間通過字線開關440驅動所選擇的字線450。字線450例如可以作為圖1所示的字線來提供。單個鐵電記憶體件可以包括大量鐵電電容器,它們具有相應的位線、字線和板線。每個字線、比如字線450可以具有其自己的相應字線開關440,來自低壓差穩壓器430的電壓可被提供給上述字線開關440。
可以使用功率管理技術和系統來減少諸如行動電話和個人數位助理(PDA)之類的低功率可擕式應用的待機功耗。低壓差穩壓器是用在功率管理積體電路中的穩壓器的示例。它們尤其適用於需要低雜訊和具有最少晶片外部件的精准供電電壓的應用。例如,如上上述,它們特別適用於FRAM系統和電路。
圖5示出了根據某些實施例的LDO的功能框圖。如圖5所示,對於LDO 500而言,電源可以從輸入電壓源510來提供,上述輸入電壓源510可以對應於圖3中的Vcc。輸入電壓源510可以將輸入電壓提供給正向路徑520和回饋環路530。
正向路徑520可以包括可調電路,上述可調電路被配置為向輸出540提供電壓和電流。正向路徑520在圖3中例如可以包括電晶體mp0、負載電容器Cload、以及電阻器R2。圖5中的輸出540可以是從LDO 500接收電能的電路、比如FRAM的字線,這如圖4所示。正向路徑520例如也可以通過圖3所示負載電容器連接到地5。
反饋回路530可以包括電壓比較電路535,上述電壓比較電路535可以配備有來自參考電壓源560的參考電壓。參考電壓源560可以與輸入電壓源 510分離或者基於輸入電壓源510。參考電壓源560可以對應於圖3中的Vref。反饋回路530可以具有到地550的連接。
電壓比較電路535可以包括
Figure 110112246-A0305-02-0013-21
差放大器、比如圖3中的
Figure 110112246-A0305-02-0013-22
差放大器310。其它實施方式也是可能的。
類比LDO可以具有固定的內部節點偏置,該固定的內部節點偏置擁有固定的電流負載。該方案可能需要穩定性和補償。在進行補償時,閉環的頻寬可能被急劇地降低。另一方面,數位LDO可能不是穩定電路。回路內的節點即使在固定輸出電流的情況下仍然可以振盪。只要輸出電壓處於給定規範以內、例如在可接受的雜訊範圍或功率限制以內,諸如數位電路頻寬之類的其它益處可以排除為了穩定性而進行補償的需要。數位LDO的頻寬例如可以為類比LDO等效方案的100倍。
該公開已經提供了數位LDO設計的一些示例,上述數位LDO設計可以通過引入兩個電阻器以及兩個路徑來進一步降低輸出雜訊並且增加回饋
Figure 110112246-A0305-02-0013-23
差電壓。例如,諸如圖3中的R1之類的一個電阻器可以基於負載針對輸出頻率回應而被調整,而諸如圖3中的R2之類的另一電阻器可以被調整為提供較大的
Figure 110112246-A0305-02-0013-24
差電壓以增加
Figure 110112246-A0305-02-0013-25
差放大器的回應時間。
前文對各種具體實施例的詳細描述旨在公開本發明的概要性質,以使他人可以通過應用領域內的基本常識,在不進行過度實驗且不背離本發明的基本概念的情況下,容易地修改/調整這些具體實施例以適應多種應用。因此,上述調整和修改基於本發明的教導和指導,旨在使這些修改和調整保持在本發明所描述的實施例的等同物的含義以及範圍之內。能夠理解,此處所用的詞彙或術語均以描述為目的,從而使得具有專業知識的人在本發明的啟示和指導下可以理解這些詞彙和術語,而不應該被用來限定本發明的內容。
本發明通過借助功能模組來解釋特定功能和特定關係,來實現對本發明中的實施案例的描述。為方便敘述,上述功能模組的界定是任意的。只要能實現所需的特定功能和特定關係,其它替代的界定也可被採用。
發明內容和摘要部分可能闡述了本發明的一個或多個實施方式,但並不包括發明人構思的所有示例性實施例,因此,不旨在以任何方式限定本發明和請求項書的範圍。
本發明的範圍不受限於任一上述實施例,而應該依據請求項書及其等同物來定義。
Cload :負載電容
Iload :負載電流
na:節點
ng:節點
mn0:電晶體
mp0:電晶體
mp1:電晶體
mp2:電晶體
R1 :電阻器
R2 :電阻器
Vcc:電壓
VOUT :輸出電壓
Vref :參考電壓
VFB :回饋電壓
310:誤差放大器

Claims (20)

  1. 一種低壓差穩壓器,包括:一第一電路路徑,被配置為將輸入電壓調節為負載處的輸出電壓,其中上述第一電路路徑包括一第一電晶體;以及一第二電路路徑,被配置為基於上述輸入電壓和輸出電壓來回饋
    Figure 110112246-A0305-02-0017-27
    差信號,其中上述第二電路路徑包括一
    Figure 110112246-A0305-02-0017-28
    差放大器;其中上述第一電路路徑包括一第一電阻器,上述第一電阻器與上述第一電晶體串聯,上述第一電晶體通過上述第一電阻器連接於上述負載處的上述輸出電壓,其中上述第一電阻器被調整為向負載提供預定頻率回應。
  2. 根據請求項1上述的低壓差穩壓器,其中上述第一電晶體包括一p型電晶體。
  3. 根據請求項1上述的低壓差穩壓器,其中上述第一電阻器和一負載電容的組合形成低通濾波器。
  4. 根據請求項3上述的低壓差穩壓器,更包括一第二電阻器,上述第二電阻器處於上述第一電路路徑與上述第二電路路徑之間,其中上述第二電阻器被調整為阻擋從上述第二電路路徑到上述第一電路路徑的電流。
  5. 根據請求項1上述的低壓差穩壓器,其中上述第二電路路徑包括一第二電晶體,其中上述第二電晶體與上述第一電晶體一樣由相同的輸入來控制,其中上述輸入通過一公共節點來提供。
  6. 根據請求項5上述的低壓差穩壓器,其中上述第二電晶體包括一p型電晶體。
  7. 根據請求項5上述的低壓差穩壓器,其中上述第二電路路徑更包括一對互補電晶體,該對互補電晶體處於上述
    Figure 110112246-A0305-02-0018-29
    差放大器與上述公共節點之間,其中該對互補電晶體被配置為基於
    Figure 110112246-A0305-02-0018-30
    差放大器的輸出將輸入電壓或地傳輸到上述公共節點。
  8. 一種低壓差穩壓器,包括:一電壓輸入線;一第一開關,在上述第一開關的一第一端處連接到一電壓輸入線;一電阻器,在上述第一開關的一第二端處連接到上述第一開關,並且連接到一輸出節點;以及一反饋回路,其連接到上述第一開關的一第三端並且被配置為通過第三端控制上述第一開關。
  9. 根據請求項8上述的低壓差穩壓器,更包括一第二電阻器,上述第二電阻器連接到上述輸出節點並且被配置為阻擋上述反饋回路與輸出節點之間的路徑。
  10. 根據請求項8上述的低壓差穩壓器,其中上述反饋回路包括一第二開關,在上述第二開關的一第一端處上述第二開關連接到上述電壓輸入線並且在上述第二開關的一第二端處上述第二開關連接到一
    Figure 110112246-A0305-02-0018-31
    差放大器的
    Figure 110112246-A0305-02-0018-32
    差輸入。
  11. 根據請求項10上述的低壓差穩壓器,其中上述第二開關的第三端與上述第一開關的上述第三端是公共的。
  12. 根據請求項11上述的低壓差穩壓器,其中上述反饋回路更包括一對互補開關,該對互補開關被配置為將輸入電壓和地中所選之一傳輸到上述第二開關的第三端以及第一開關的第三端。
  13. 根據請求項12上述的低壓差穩壓器,其中上述
    Figure 110112246-A0305-02-0019-33
    差放大器被配置為基於
    Figure 110112246-A0305-02-0019-34
    差輸入和參考電壓來控制該對互補開關。
  14. 一種用於驅動鐵電記憶體的電路,該電路包括:一板線;一位線;一字線;一鐵電電容器,被配置為通過上述位線和上述字線被定址並且被配置為結合上述位線和上述字線使用板線來讀取和寫入;以及一低壓差穩壓器,被配置為供電給上述字線的開關;其中上述低壓差穩壓器包括混合類比數位低壓差穩壓器。
  15. 根據請求項14上述的電路,更包括:一輸入電壓源,其連接到上述低壓差穩壓器;其中上述低壓差穩壓器包括:一第一電路路徑,被配置為將來自上述輸入電壓源的輸入電壓調節為上述字線的開關處的輸出電壓,其中上述第一電路路徑包括一第一電晶體;以及 一第二電路路徑,被配置為基於輸入電壓和輸出電壓來回饋
    Figure 110112246-A0305-02-0020-35
    差信號,其中上述第二電路路徑包括
    Figure 110112246-A0305-02-0020-36
    差放大器。
  16. 根據請求項15上述的電路,其中上述第一電路路徑包括一第一電阻器,上述第一電阻器與上述第一電晶體串聯,其中上述第一電阻器被調整為向上述字線的開關提供預定頻率回應。
  17. 根據請求項16上述的電路,上述低壓差穩壓器更包括一第二電阻器,上述第二電阻器處於上述第一電路路徑與上述第二電路路徑之間,其中上述第二電阻器被調整為阻擋從上述第二電路路徑到上述第一電路路徑的電流。
  18. 根據請求項15上述的電路,其中上述第二電路路徑包括一第二電晶體,其中上述第二電晶體與上述第一電晶體一樣由相同的輸入來控制,其中上述輸入通過公共節點來提供。
  19. 根據請求項17上述的電路,其中上述第二電路路徑更包括一對互補電晶體,該對互補電晶體處於上述
    Figure 110112246-A0305-02-0020-37
    差放大器與公共節點之間,其中該對互補電晶體被配置為基於上述
    Figure 110112246-A0305-02-0020-38
    差放大器的輸出將輸入電壓或地傳輸到上述公共節點。
  20. 根據請求項14上述的電路,更包括:一電壓輸入線,其連接到上述低壓差穩壓器;其中上述低壓差穩壓器包括: 一第一開關,其在上述第一開關的一第一端處連接到上述電壓輸入線;一電阻器,其在上述第一開關的一第二端處連接到上述第一開關,並且在字線的開關處連接到輸出節點;以及一反饋回路,其連接到上述第一開關的一第三端並且被配置為通過第三端控制上述第一開關。
TW110112246A 2020-04-03 2021-04-01 具有快速回饋和優化頻率回應的數位低壓差穩壓器 TWI785554B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/840,225 2020-04-03
US16/840,225 US11474548B2 (en) 2020-04-03 2020-04-03 Digital low-dropout regulator (DLDO) with fast feedback and optimized frequency response

Publications (2)

Publication Number Publication Date
TW202139576A TW202139576A (zh) 2021-10-16
TWI785554B true TWI785554B (zh) 2022-12-01

Family

ID=72756647

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110112246A TWI785554B (zh) 2020-04-03 2021-04-01 具有快速回饋和優化頻率回應的數位低壓差穩壓器

Country Status (3)

Country Link
US (1) US11474548B2 (zh)
CN (1) CN111781981A (zh)
TW (1) TWI785554B (zh)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11599134B2 (en) * 2020-05-22 2023-03-07 Dialog Semiconductor (Uk) Limited Low dropout regulator with less quiescent current in dropout region
US11329559B2 (en) * 2020-08-24 2022-05-10 Nanya Technology Corporation Low dropout regulator and control method thereof
CN112286274A (zh) * 2020-10-23 2021-01-29 海光信息技术股份有限公司 一种数字低压差稳压器及电子设备
WO2022133777A1 (en) 2020-12-23 2022-06-30 Yangtze Memory Technologies Co., Ltd. Voltage regulation for multiple voltage levels
US11749317B2 (en) * 2021-05-03 2023-09-05 Taiwan Semiconductor Manufacturing Company, Ltd. Systems and methods for power regulation in over-drive LDO
TWI831244B (zh) * 2022-06-15 2024-02-01 瑞昱半導體股份有限公司 低壓差穩壓器及其運作方法
CN115079761B (zh) * 2022-06-30 2024-05-28 北京集创北方科技股份有限公司 电压调节电路、驱动芯片及电子设备

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100052635A1 (en) * 2008-08-26 2010-03-04 Texas Instruments Incorporated Compensation of LDO regulator using parallel signal path with fractional frequency response
TW201833709A (zh) * 2017-03-08 2018-09-16 大陸商長江存儲科技有限責任公司 低壓差穩壓器
TW201928955A (zh) * 2017-11-30 2019-07-16 台灣積體電路製造股份有限公司 記憶體架構及其操作方法
TW202001470A (zh) * 2018-06-25 2020-01-01 大陸商北京集創北方科技股份有限公司 可控制軟啟動過衝的低壓差線性穩壓器

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100527571B1 (ko) * 2002-08-30 2005-11-09 주식회사 하이닉스반도체 불휘발성 메모리 칩의 저전압 감지 수단 및 감지 방법,그리고 그 감지 수단을 이용하는 저전압 감지 시스템
US7205827B2 (en) 2002-12-23 2007-04-17 The Hong Kong University Of Science And Technology Low dropout regulator capable of on-chip implementation
US20060273771A1 (en) * 2005-06-03 2006-12-07 Micrel, Incorporated Creating additional phase margin in the open loop gain of a negative feedback amplifier system
CN100492244C (zh) * 2007-03-21 2009-05-27 北京中星微电子有限公司 一种低压差的电压调节器
CN104679086B (zh) * 2015-03-23 2016-05-18 桂林电子科技大学 一种快速瞬态响应cmos低压差线性稳压器
US9514797B1 (en) * 2016-03-03 2016-12-06 Cypress Semiconductor Corporation Hybrid reference generation for ferroelectric random access memory
US9915963B1 (en) * 2017-07-05 2018-03-13 Psemi Corporation Methods for adaptive compensation of linear voltage regulators
US10338614B1 (en) * 2018-04-24 2019-07-02 Analog Devices, Inc. Low dropout linear regulator with internally compensated effective series resistance
CN108733129B (zh) * 2018-05-31 2023-04-07 福州大学 一种基于改进型负载电流复制结构的ldo

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20100052635A1 (en) * 2008-08-26 2010-03-04 Texas Instruments Incorporated Compensation of LDO regulator using parallel signal path with fractional frequency response
TW201833709A (zh) * 2017-03-08 2018-09-16 大陸商長江存儲科技有限責任公司 低壓差穩壓器
TW201928955A (zh) * 2017-11-30 2019-07-16 台灣積體電路製造股份有限公司 記憶體架構及其操作方法
TW202001470A (zh) * 2018-06-25 2020-01-01 大陸商北京集創北方科技股份有限公司 可控制軟啟動過衝的低壓差線性穩壓器

Also Published As

Publication number Publication date
US20210311516A1 (en) 2021-10-07
US11474548B2 (en) 2022-10-18
CN111781981A (zh) 2020-10-16
TW202139576A (zh) 2021-10-16

Similar Documents

Publication Publication Date Title
TWI785554B (zh) 具有快速回饋和優化頻率回應的數位低壓差穩壓器
TWI668552B (zh) 低壓差穩壓器
US7683592B2 (en) Low dropout voltage regulator with switching output current boost circuit
US8841893B2 (en) Dual-loop voltage regulator architecture with high DC accuracy and fast response time
US6765374B1 (en) Low drop-out regulator and an pole-zero cancellation method for the same
US20050242796A1 (en) Low dropout voltage regulator providing adaptive compensation
US20090128107A1 (en) Low Dropout Voltage Regulator
US8054052B2 (en) Constant voltage circuit
US8866341B2 (en) Voltage regulator
US20080238530A1 (en) Semiconductor Device Generating Voltage for Temperature Compensation
US20100327826A1 (en) Power Management Unit for Use in Portable Applications
US7834611B2 (en) Bandgap reference generating circuit
US7286417B2 (en) Low power dissipation voltage generator
US8129962B2 (en) Low dropout voltage regulator with clamping
US20230229182A1 (en) Low-dropout regulator for low voltage applications
US20160098050A1 (en) Voltage regulator, application-specific integrated circuit and method for providing a load with a regulated voltage
US7126319B2 (en) Low leakage CMOS power mux
CN113346742A (zh) 为集成电路提供低功率电荷泵
US20100066326A1 (en) Power regulator
US10678283B2 (en) Voltage compensation circuit including low dropout regulators and operation method thereof
TWI787656B (zh) 電壓調節器電路以及提供供電電壓的方法
CN106843348B (zh) 电压调节器和包括该电压调节器的移动设备
US8581560B2 (en) Voltage regulator circuit for generating a supply voltage in different modes
US20050040798A1 (en) High voltage power management unit architecture in CMOS process
CN111240389B (zh) 线性稳压器、稳压电源和植入式医疗设备