TWI773437B - 具有訊框位準黑階校正之影像感測器 - Google Patents

具有訊框位準黑階校正之影像感測器 Download PDF

Info

Publication number
TWI773437B
TWI773437B TW110125997A TW110125997A TWI773437B TW I773437 B TWI773437 B TW I773437B TW 110125997 A TW110125997 A TW 110125997A TW 110125997 A TW110125997 A TW 110125997A TW I773437 B TWI773437 B TW I773437B
Authority
TW
Taiwan
Prior art keywords
black
coupled
black level
bit lines
sun
Prior art date
Application number
TW110125997A
Other languages
English (en)
Other versions
TW202218411A (zh
Inventor
亮 左
瞿旻
劉雪蓮
睿 王
高哲
詹智勇
Original Assignee
美商豪威科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商豪威科技股份有限公司 filed Critical 美商豪威科技股份有限公司
Publication of TW202218411A publication Critical patent/TW202218411A/zh
Application granted granted Critical
Publication of TWI773437B publication Critical patent/TWI773437B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/63Noise processing, e.g. detecting, correcting, reducing or removing noise applied to dark current
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • H04N17/002Diagnosis, testing or measuring for television systems or their details for television cameras
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/62Detection or reduction of noise due to excess charges produced by the exposure, e.g. smear, blooming, ghost image, crosstalk or leakage between pixels
    • H04N25/627Detection or reduction of inverted contrast or eclipsing effects
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/60Noise processing, e.g. detecting, correcting, reducing or removing noise
    • H04N25/63Noise processing, e.g. detecting, correcting, reducing or removing noise applied to dark current
    • H04N25/633Noise processing, e.g. detecting, correcting, reducing or removing noise applied to dark current by using optical black pixels
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/71Charge-coupled device [CCD] sensors; Charge-transfer registers specially adapted for CCD sensors
    • H04N25/75Circuitry for providing, modifying or processing image signals from the pixel array
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/77Pixel circuitry, e.g. memories, A/D converters, pixel amplifiers, shared circuits or shared components
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N25/00Circuitry of solid-state image sensors [SSIS]; Control thereof
    • H04N25/70SSIS architectures; Circuits associated therewith
    • H04N25/76Addressed sensors, e.g. MOS or CMOS sensors
    • H04N25/78Readout circuits for addressed sensors, e.g. output amplifiers or A/D converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Solid State Image Pick-Up Elements (AREA)
  • Picture Signal Circuits (AREA)

Abstract

本發明揭示一種影像感測器,其包含一像素陣列,該像素陣列具有:像素單元之作用行;一黑階校正列,其具有經耦合以產生代表無入射光之黑色影像資料信號之黑色影像資料產生電路;以及一虛設列,該虛設列具有經耦合以接收一黑色太陽參考電壓以箝位該像素陣列之位元線之黑階箝位電路,以及經耦合以接收該黑色太陽參考電壓以產生一黑色太陽校正電壓之一黑階校正電路。一黑色太陽回饋電路經耦合以回應於該黑色太陽校正電壓及一黑階樣本參考產生該黑色太陽參考電壓,且一黑階取樣電路經耦合至該等位元線以對該黑色影像資料信號進行取樣以產生由該黑色太陽回饋電路接收之該黑階樣本參考。

Description

具有訊框位準黑階校正之影像感測器
本發明大體上係關於影像感測器,並且特定言之但不排他地係關於互補金屬氧化物半導體(CMOS)影像感測器。
影像感測器已經變得無處不在,且現在廣泛應用於數位相機、蜂巢式電話、保全相機以及醫療、汽車及其他應用中。用於製造影像感測器,且特定言之互補金屬氧化物半導體(CMOS)影像感測器之技術持續飛速進步。隨著影像感測器整合於一更廣泛範圍之電子裝置中,期望透過裝置架構設計以及影像獲取處理兩者以儘可能多之方式(例如,解析度、功耗、動態範圍等)增強其等功能性、效能度量等。
一典型之影像感測器回應於來自一外部場景之影像光入射至影像感測器上而操作。影像感測器包含具有光敏元件(例如,光電二極體)之一像素陣列,該等光敏元件吸收入射影像光之一部分並在吸收影像光後產生影像電荷。由像素光生之影像電荷可量測為行位元線上之類比輸出影像信號,該等信號依據入射影像光而變化。換言之,所產生之影像電荷之量與影像光之強度成比例,該影像電荷作為類比信號自行位元線讀出並轉換為數位值以產生表示外部場景之數位影像(即,影像資料)。
注意,若過量之光照射至一些CMOS感測器之像素上,則該像素之電位井可隨著光生電荷溢出並導致參考位準增加,此可歸因於自影像信號位準減去參考位準而導致影像感測器之輸出中之一誤差,該減去伴隨相關雙取樣(CDS)而發生。在一些情況下,例如在明亮之陽光下,CDS減法操作導致一負值,此使影像感測器輸出被設定為零,從而導致在影像感測器上之明亮區域中出現「黑點」。在此情形下,在一影像感測器之亮點中出現之一「黑點」有時被稱為黑色太陽效應之一實例。
本文描述係關於具有訊框位準黑色太陽電壓自校正之一成像系統之各種實例。在下列描述中,闡述許多具體細節以提供對實例之一通透理解。然而,熟習此項技術者將認識到;本文描述之技術可在無一或多個特定細節之情況下或用其他方法、組件、材料等實踐。在其他實例中,不詳細展示或描述熟知結構、材料或操作以避免混淆某些態樣。
貫穿本說明書對「一個實例」或「一個實施例」之引用意指結合實例描述之一特定特徵、結構或特性包含在本發明之至少一個實例中。因此,在貫穿本說明書之各個位置中「在一個實例中」或「在一個實施例中」之片語之出現不一定指相同實例。此外,可在一或多個實例中以任何適當之方式組合特定特徵、結構或特性。
為了便於描述,空間相對術語,諸如「下面」、「以下」、「下」、「下方」、「上方」、「上」、「頂部」、「底部」、「左」、「右」、「中心」、「中間」及其類似者可在本文中用於描述一個元件或特徵與另一(些)元件或特徵之關係,如圖中所繪示。應理解,空間相對術語旨在涵蓋除圖中描繪之定向之外之裝置在使用或操作中之不同定向。例如,若圖中之裝置被旋轉或翻轉,則被描述為在其他元件或特徵「以下」或「下面」或「下方」之元件將被定向為在其他元件或特徵「上方」。因此,示範性術語「以下」及「下方」可涵蓋上方及以下之定向兩者。裝置可以其他方式定向(旋轉九十度或以其他定向),且可各自地解譯本文中使用之空間相對描述詞。另外,亦將理解,當一層被稱為在兩個層「之間」時,其可為兩層之間之唯一層,或亦可存在一或多個中介層。
貫穿本說明書,使用若干技術術語。此等術語具有其等所源自之領域中之普通含義,除非本文中明確定義或其等使用上下文另有明確指示。應注意,元素名稱及符號可貫穿本文件互換使用(例如,Si對矽);然而,兩者具有相同含義。
如將討論,揭示一成像系統之各種實例,其中在各訊框讀出之前,由成像系統執行一黑色太陽位準自校正操作。在各種實例中,成像系統包含具有一或多個虛設列之一像素陣列,該等虛設列包含黑階箝位電路,該等黑階箝位電路將像素陣列中之位元線箝位在一黑色太陽參考電壓下。虛設列亦包含一黑階校正電路,該黑階校正電路係黑階箝位電路之一複製品。黑階校正電路用於在像素陣列之各訊框讀出之前重新校正成像系統之黑色太陽參考電壓。在各訊框讀出之前在成像系統中實施自校正之情況下,根據本發明之教示,逐訊框地考慮由溫度及程序變化引起之諸如電晶體電導(g m)及/或位元線電流上之汲極電流(I d)等之變動,該等變動可導致黑階箝位位準改變。
為了繪示,圖1繪示根據本發明之教示之具有訊框位準黑色太陽電壓自校正之一成像系統100之一個實例。在所描繪之實例中,成像系統100包含一像素陣列102、控制電路110、讀出電路106及功能邏輯108。在一個實例中,像素陣列102包含在一第一晶粒101 (諸如(例如)一像素晶粒)中,並且控制電路110、讀出電路106及功能邏輯108包含在一第二晶粒103中,諸如(例如)一特定應用積體電路(ASIC)晶粒或提供經耦合以支援像素晶粒中包含之電路之操作之電路之另一晶片。在一個實例中,第一晶粒101及第二晶粒103耦合在一起並以一堆疊晶片方案堆疊。在實例中,第一晶粒101中之電路及第二晶粒103中之電路可透過混合接合、穿矽通孔(TSV)及/或其他合適之耦合件在兩個晶粒之間耦合在一起。
在一個實例中,像素陣列102係包含複數個像素單元104之一二維(2D)陣列,該等像素單元包含光電二極體(例如,P1、P2、…、Pn)。如所描繪之實例中繪示,像素單元104經配置成列(例如,R1至Ry)及行(例如,C1至Cx)中以獲得一人、位置、物件等之影像資料,影像資料可接著用於呈現人、位置、物件等之影像。
在實例中,各像素單元104經組態以回應於入射光而光生影像電荷。在各像素單元104已獲取其影像電荷之後,對應影像電荷資料由讀出電路106透過位元線112讀出。在各種實例中,由讀出電路透過行位元線112並行地讀出來自各列像素單元104之影像電荷。在各種實例中,根據本發明之教示,影像電荷信號係被轉換成數位值之類比信號,接著將數位值傳送至功能邏輯106。功能邏輯108可儲存影像資料或甚至藉由應用影像後期效果(例如,剪裁、旋轉、移除紅眼、調整亮度、調整對比度或其他)而操縱影像資料。
如下文將更詳細地討論,成像系統100亦包含在影像資料自像素陣列102之各訊框讀出之前執行黑色太陽電壓位準自校正之電路。例如,在各種實例中,第一晶粒101中之像素陣列102包含與第二晶粒103中之一黑階取樣電路及一黑色太陽回饋電路一起工作之黑色影像資料產生電路、黑階箝位電路及黑色太陽校正電路,以在各訊框讀出之前執行像素陣列102中之黑階箝位電路使用之黑色太陽參考電壓之重新校正。在如此做時,根據本發明之教示,可減小或最小化由像素陣列102中之溫度及程序之變化引起之電晶體電導(g m)及/或位元線電流上之汲極電流(I d)等之變動。
圖2繪示根據本發明之教示之包含一像素陣列202之一像素晶粒中之各種區域之一配置之一個實例。應瞭解,圖2之像素陣列202可為圖1中展示之像素陣列102之一個實例,且上文描述之類似命名且編號之元件可在下文類似地耦合且起作用。
如所描繪之實例中展示,像素陣列202包含一作用像素陣列214部分,在一個實例中,作用像素陣列214部分可為8000個像素 x 6000個像素之一4800萬像素陣列。圍繞作用像素陣列214係一作用邊界216,在一個實例中,作用邊界216可包含8個列及8個行。圍繞作用邊界216係一額外作用邊界218,在一個實例中,額外作用邊界218可包含8個列及8個行。在額外作用邊界218之上方及下方係虛設列220。在一個實例中,黑階校正區域222在底部在虛設列220下方。在一個實例中,黑階校正區域222包含在虛設列220下方之一黑階校正(BLC)邊界,及接著在BLC邊界下方之一BLC列,及接著在BLC列下方之另一BLC邊界。在一個實例中,存在圍繞虛設列220、額外作用邊界218及BLC區域222之一保護環224,如展示。應瞭解,上文提到之列及行之數目係用於解釋目的之實例,並且根據本發明之教示,在其他實例中可存在不同數目之列及/或行。
在一個實例中,如上文在圖1中描述之回應於入射光而光生影像電荷以獲取一人、位置、物件等之影像資料之像素單元104之陣列可包含在作用像素陣列214中,影像資料可接著用於呈現一人、位置、物件等之一影像。如將描述,在一個實例中,根據本發明之教示,虛設列220可包含黑階箝位電路及黑階校正電路,且包含在黑階校正區域222中之BLC列可包含黑色影像資料產生電路以產生用於黑階自校正之黑色影像資料信號。在BLC列中產生之黑色影像資料信號可用於提供可由作用像素陣列214中之像素單元感測以用於自校正之真實黑色雜訊參考位準。在一個實例中,為了維持黑階校正區域222之真實黑度,黑階校正區域222可用一遮光罩覆蓋。
圖3繪示根據本發明之教示之具有訊框位準黑階自校正之一成像系統300之一示意圖之一個實例。應瞭解,圖3之成像系統300可為如在圖1中展示之成像系統100之一個實例,及/或包含在第一晶粒301中之電路可為圖1之像素陣列102或圖2之像素陣列202之一實例,且上文描述之類似命名且編號之元件可在下文類似地耦合且起作用。
如在圖3中描繪之實例中展示,成像系統300包含耦合至一第二晶粒303之一第一晶粒301。在一個實例中,包含在第一晶粒301中之電路可透過混合接合/穿矽通孔(TSV) 344或其他合適之耦合技術耦合至包含在第二晶粒303中之電路。在實例中,第一晶粒301係包含一像素陣列之一像素晶片,該像素陣列包含具有箝位之虛設列320、一黑階校正(BLC)列322及作用列314。作用列314包含像素單元,各像素單元包含耦合至一電源電壓PIXVDD之一重設電晶體330、耦合至電源電壓PIXVDD之一源極隨耦器電晶體328且其具有一閘極耦合至重設電晶體330、以及耦合在源極隨耦器電晶體328與位元線312之間的一列選擇電晶體326。在所描繪之實例中,出於解釋目的,作用像素陣列包含8,000個行,並且因此,存在8,000個位元線312,其在圖3標記為位元線<0>至位元線<7999>。在其他實例中,當然應瞭解,根據本發明之教示,可存在一不同數目之位元線312。此外,應瞭解,各像素單元亦可包含回應於耦合至源極隨耦器電晶體328之閘極之入射光而產生影像電荷之一或多個光電二極體(未展示)。在該等實例中,亦可存在耦合在作用列314中之各像素單元之一或多個光電二極體與源極隨耦器電晶體328之閘極之間的一或多個各自傳送電晶體(未展示)及一浮動擴散部(未展示)。
圖3中繪示之實例亦繪示BLC列322包含複數個黑色影像資料產生電路,該複數個黑色影像資料產生電路經耦合以產生表示無入射光(即,完全黑暗)之黑色影像資料信號進行校正。如將描述,包含在BLC列322中之黑色影像資料產生電路經耦合以產生表示可由作用列314中之像素單元感測之真實黑色雜訊參考位準之黑色影像資料信號。在實例中,複數個黑色影像資料產生電路中之各者包含耦合至電源電壓PIXVDD之一黑色影像重設電晶體331、耦合至電源電壓PIXVDD並具有耦合至黑色影像重設電晶體331之一閘極之一黑色影像源極隨耦器電晶體329、以及耦合在黑色影像源極隨耦器電晶體329與一各自位元線312之間的一黑色影像列選擇電晶體327,其經耦合以由一黑階取樣電路取樣,如下文將描述。
具體言之,根據本發明之教示,在像素陣列之各訊框讀出之前,在成像系統300之自校正操作期間,由各各自位元線312接收耦合之黑色影像資料信號,並對其等進行取樣及保持。在一個實例中,注意,根據本發明之教示,在像素陣列之各訊框讀出之前,在成像系統300之自校正操作期間,針對黑色影像資料信號對像素陣列之左端或左側上之一組128個位元線進行取樣,並且亦可針對黑色影像資料信號對像素陣列之右端或右側上之一組128個位元線進行取樣。在其他實例中,當然應瞭解,根據本發明之教示,在自校正操作期間,可取樣一不同數目之位元線。
如在圖3中描繪之實例中展示,虛設列320包含複數個黑階箝位電路,其等經耦合以接收一黑色太陽參考電壓Blacksun_vref 374以箝位像素陣列之各自位元線312,以防止成像系統300中之黑色太陽效應。在實例中,複數個黑階箝位電路中之各者包含耦合至電源電壓PIXVDD之一黑階箝位供應電晶體336、耦合至黑階箝位供應電晶體336並具有經耦合以接收黑色太陽參考電壓Blacksun_vref 374之一閘極之一黑階箝位源極隨耦器電晶體334、以及耦合在黑階箝位源極隨耦器334與多個位元線312中之各自一者之間的一黑階箝位啟用電晶體332。在操作中,回應於一黑階箝位啟用信號Bsun_clamp_en 376啟用複數個黑階箝位電路中之各者,以回應於黑色太陽參考電壓Blacksun_vref 374箝位各自位元線312。
繼續圖3中描繪之實例,虛設列320亦包含一黑階校正電路,其亦經耦合以接收黑色太陽參考電壓Blacksun_vref 374以產生一黑色太陽校正電壓Bsun_Calib 373。在一個實例中,黑階校正電路係虛設列320中之複數個黑階箝位電路中之各者之複製品。因而,黑階校正電路包含耦合至電源電壓PIXVDD之一黑階校正供應電晶體342、耦合至黑階校正供應電晶體342並具有經耦合以接收黑色太陽參考電壓Blacksun_vref 374之一閘極之一黑階校正源極隨耦器電晶體340、以及耦合在黑階校正源極隨耦器340與一虛設位元線之間的一黑階校正啟用電晶體338,其耦合至一黑色太陽回饋電路364。在一個實例中,黑階校正啟用電晶體338之閘極連接至電源電壓PIXVDD,使得在該實例中黑階校正電路始終被啟用。
如下文將更詳細地討論,在黑階校正電路係虛設列320中之複數個黑階箝位電路中之各者之複製品之情況下,影響黑階箝位電路中之電晶體之電晶體電導(g m)及/或汲極電流(I d)等之變動因此亦將影響黑階校正電路中之電晶體。因此,根據本發明之教示,成像系統300之自校正藉由利用黑階校正電路來考慮到並因此消除影響黑階箝位電路之溫度及程序變動。
在一個實例中,注意,可存在耦合至包含在虛設列320中之複數個黑階校正電路之一組32個虛設位元線。在實例中,32個虛設位元線中之各者耦合至一各自黑階校正啟用電晶體338,其等耦合至黑色太陽回饋電路364。在其他實例中,當然應瞭解,根據本發明之教示,一不同數目之虛設位元線可耦合至黑色太陽回饋電路364。
在圖3中繪示之實例中,成像系統300亦包含第二晶粒303,第二晶粒303與第一晶粒301分離並耦合至第一晶粒301。在一個實例中,第二晶粒303包含黑色太陽回饋電路364,其經耦合以回應於黑色太陽校正電壓Bsun_Calib 373及一黑階樣本參考Bsun_Black_Pre 372而產生黑色太陽參考電壓Blacksun_vref 374。在一個實例中,黑色太陽回饋電路364包含具有經耦合以接收黑色太陽校正電壓Bsun_Calib 373之一反相輸入、經耦合以接收黑階樣本參考Bsun_Black_Pre 372之一非反相輸入以及經耦合以回應於黑色太陽校正電壓Bsun_Calib 373及黑階樣本參考Bsun_Black_Pre 372產生黑色太陽參考電壓Blacksun_vref 374之一輸出之一運算放大器。在所描繪之實例中,運算放大器之反相輸入經耦合以透過一或多個混合接合/TSV 344自耦合至第一晶粒301之虛設列320中包含之一或多個黑階校正電路之一或多個虛設位元線接收黑色太陽校正電壓Bsun_Calib 373。在實例中,如展示,一或多個虛設位元線耦合至各自電流源346以在第二晶粒303中接地。
在所描繪之實例中,第二晶粒303亦包含一黑階取樣電路,其耦合至複數個位元線312,以透過混合接合/TSV 344對自第一晶粒301中之BLC列322中包含之黑色影像資料產生電路產生之黑色影像資料信號進行取樣及保持,以產生黑階樣本參考Bsun_Black_Pre 372,如上文討論,該黑階樣本參考Bsun_Black_Pre 372經耦合以由黑色太陽回饋電路374接收。在實例中,如展示,位元線312之各者耦合至一各自電流源346以在第二晶粒303中接地。
如所繪示之實例中展示,在操作中,黑階取樣電路包含一第一電容器C1 360,第一電容器C1 360透過複數個位元線開關耦合至複數個位元線312以在複數個位元線開關閉合時被充電並取樣黑色影像資料信號。在一個實例中,複數個位元線開關包含耦合在複數個位元線312與第一電容器C1 360之間的BL_test_SW 348、BL_test_SW 350、Frame_SP 352及Frame_SP 354,如展示。第一電容器C1 360經耦合以在複數個位元線開關斷開時保持黑色影像資料信號。所描繪之實例亦繪示一第二電容器C2,其表示可包含在黑階取樣電路中並耦合至第一電容器C1 360之其他電容。在圖3中展示之實例中亦繪示跨開關354耦合之緩衝器358及開關356。在一個實例中,開關356回應於一Frame_SB_b信號切換,該信號在一個實例中係Frame_SP信號之一補充。
在一個實例中,黑階取樣電路進一步包含耦合至第一電容器C1 360之容限偏移切換電路。在一個實例中,容限偏移切換電路包含耦合至第一電容器C1 360之開關366及開關368,如展示。在實例中,開關366耦合在第一電容器C1 360與接地之間,並且回應於一信號Frame_ref_SP切換。開關368耦合在第一電容器C1 360與一容限偏移電壓Vref_Bsun_delta 370之間,並回應於一信號Frame_ref_SP_b切換。在一個實例中,信號Frame_ref_SP及信號Frame_ref_SP_b彼此互補,使得每次僅可閉合開關366及368中之一者。
在一個實例中,在操作中,容限偏移切換電路經組態以在複數個位元線開關BL_test_SW 348、BL_test_SW 350、Frame_SP 352及Frame_SP 354閉合之同時透過開關368將第一電容器C1 360耦合至容限偏移電壓Vref_Bsun_delta 370。在實例中,容限偏移切換電路經進一步組態以在複數個位元線開關BL_test_SW 348、BL_test_SW 350、Frame_SP 352及Frame_SP 354斷開之同時透過開關366將第一電容器C1 360耦合至接地。在一個實例中,第一電容器C1 360亦經組態以回應於容限偏移切換電路將第一電容器C1 360耦合至接地來產生黑階樣本參考Bsun_Black_Pre 372。如將討論,在操作中,黑階取樣電路及黑色太陽回饋電路經組態以在影像資料自像素陣列之各訊框讀出之前,重新取樣自BLC列322產生之黑色影像資料信號,並重新產生黑色太陽參考電壓。
為了繪示,圖4繪示根據本發明之教示之繪示暴露在明亮陽光下之一成像系統中之信號之間的相對關係之一時序圖之一個實例。將瞭解,圖4所繪示之實例信號可為如圖3中展示之成像系統300中發現之信號之實例,或如圖2中展示之像素陣列202中發現之信號之實例,或如圖1中展示之成像系統100中發現之信號之實例,且因此,上文描述之類似命名且編號之元件可在下文類似地耦合且起作用。
如繪示,圖4展示一位元線信號412、一重設信號RST 430、一傳送信號TX 478、一斜坡信號480及一黑階箝位啟用信號Bsun_clamp_en 476。在時間T1,啟用黑階箝位啟用信號Bsun_clamp_en 476及重設信號RST 430。同樣在此時,重設信號RST 430將位元線信號412向上拉向電源電壓PIXVDD。在時間T2,關斷重設信號RST 430。因而,歸因於重設信號RST 430變低引起之電荷注入,位元線信號412開始下降,如展示。
在正常操作期間,在黑階箝位啟用信號Bsun_clamp_en 476仍被啟用之情況下,受黑色太陽效應影響之行將由虛設列320中之黑階箝位電路箝位至黑色太陽參考電壓Blacksun_vref 374,使得黑色太陽效應將不會干擾一正常像素黑階。如實例中展示,箝位範圍由黑色太陽參考電壓Blacksun_vref 374 (上界)及vbsun_signal_clamp電壓(下界,未展示)判定。在實例中,黑色太陽行之箝位電壓範圍維持為等於或大於所需之位元線範圍以在相關雙取樣(CDS)參考位準之取樣期間防止非所要之黑色太陽效應,甚至當有明亮之陽光時亦如此。如實例中展示,在時間T3之前在斜坡信號480中發生一第一斜坡事件,在此期間執行類比/數位轉換(ADC)操作以獲得CDS參考位準(例如,黑階)之數字表示。一旦相關雙取樣(CDS)參考位準之取樣完成,便可停用黑階箝位啟用信號Bsun_clamp_en 476,此在實例中展示為在時間T3之前發生。
在時間T3,接著接通傳送TX信號478,在此期間,光生之影像電荷自光電二極體傳送至源極隨耦器電晶體328之閘極,其用位元線信號412回應於光生之影像電荷下降來展示。在時間T4,接著關斷傳送TX信號478,並且可獲得CDS操作之影像信號值,如用第二斜坡事件在時間T4之後在斜坡信號480中發生來指示,在此期間執行ADC操作以獲得CDS影像信號位準之數位表示。
圖5繪示根據本發明之教示之繪示具有在一像素陣列之各訊框讀出之前執行之黑階自校正之一成像系統中之信號之間的相對關係之一時序圖之一個實例。將瞭解,圖5所繪示之實例信號可為如圖3中展示之成像系統300中發現之信號之實例,或如圖2中展示之像素陣列202中發現之信號之實例,或如圖1中展示之成像系統100中發現之信號之實例,且因此,上文描述之類似命名且編號之元件可在下文類似地耦合且起作用。
如繪示,圖5展示一BLC Row RST信號531、一Bitline_test_SW信號548、一Frame_SP信號554、一Frame_ref_SP信號566、一BLC Row RS信號527、一Bsun_Clamp_en信號576、一Normal Row RS信號526、一Bsun_Blk_Pre信號572及一Blacksun_vref信號574。
在時間T1,一第一列之列時序在影像感測器之各訊框讀出之前開始。根據本發明之教示,此時,在各訊框讀出之前,自BLC列322中包含之黑色影像資料產生電路產生之黑色影像資料信號在像素陣列之各訊框讀出之前由黑階取樣電路取樣及保持以開始自校正。因此,在時間T1發生,BLC Row RST信號531、Bitline_test_SW信號548及BLC Row RS信號527轉變至一開啟狀態。在時間T2,Frame_SP信號554轉變至開啟狀態。因此,在時間T2,耦合在複數個位元線312與第一電容器C1 360之間的複數個位元線開關BL_test_SW 348、BL_test_SW 350、Frame_SP 352及Frame_SP 354全部接通,從而使第一電容器C1 360能夠被充電並取樣來自複數個位元線312之黑色影像資料信號。因此,在第一電容器C1 360現在經耦合以取樣黑色影像資料信號之情況下,Bsun_Blk_Pre 572及因此Blacksun_vref 574信號在時間T2上升,如展示。注意,此時,Frame_ref_SP 566信號關斷。因此,在對黑色影像資料信號進行取樣之同時,斷開Frame_ref_SP開關366,並且接通Frame_ref_SP_b開關368,以將Vref_Bsun_delta 370容限電壓施加至第一電容器C1 360之另一端。在一個實例中,Vref_Bsun_delta 370電壓係可用於產生Bsun_Black_Pre信號372之容限電壓。在各種實例中,應瞭解,憑藉由根據本發明之教示之一成像系統執行之自校正,根據本發明之教示,在各訊框之前,與無自校正之成像系統相比,Vref_Bsun_delta 370容限電壓之量值可減小。
在時間T3,Frame_SP 554轉變至關閉狀態,且接著Bitline_test_SW信號548轉變至關閉狀態。因此,現在斷開多個位元線開關BL_test_SW 348、BL_test_SW 350、Frame_SP 352及Frame_SP 354,並且現在在第一電容器C1 360中保持黑色影像資料信號來完成黑階取樣操作。
在時間T4,接通Frame_ref_SP 566信號,此藉由接通Frame_ref_SP開關366及關斷Frame_ref_SP_b開關368自第一電容器C1 360移除Vref_bsun_delta 370容限電壓來將容限偏移電壓施加至現在保持在第一電容器C1 360中之黑色影像資料信號。如展示,藉由施加容限偏移電壓,在一個實例中,Bsun_Blk_Pre 572及Blacksun_vref 574信號之變化或增量可用以下方程式(1)近似:
Figure 02_image001
(1)
在時間T5,第一列之列時序完成,且因此,根據本發明之教示,亦完成在各訊框讀出之前之Blacksun_vref 574信號之自校正或重新校正。因此,各訊框之正常作用列讀出可在時間T5之後開始。根據本發明之教示,此在圖5中用Bsun_Clamp_en 576及Normal Row RS 526信號在時間T6及T7等等針對訊框期間之各列讀出脈衝高以用於訊框之此復位繪示。根據本發明之教示,在下一訊框之前,處理將重複回到時間T1以在下一訊框讀出之前重新校正Blacksun_vref 574信號。
本發明之所繪示實例之以上描述(包含在摘要中之描述之內容)並不旨在將本發明限制於所揭示之精確形式。雖然在本文中出於繪示之目的描述本發明之特定實例,但熟習此項技術者將認識到各種修改在本發明之範疇中係可能的。
鑒於以上實施方式,可對本發明做出此等修改。用於下列發明申請專利範圍中之術語不應被解釋為將本發明限制於說明書中揭示之特定實例。實情係,完全藉由下列發明申請專利範圍判定本發明範疇,發明申請專利範圍應根據發明申請專利範圍之既定解釋規則來解釋。
100: 成像系統 101: 第一晶粒 102: 像素陣列 103: 第二晶粒 104: 像素單元 106: 讀出電路 108: 功能邏輯 110: 控制電路 112: 位元線 202: 像素陣列 214: 作用像素陣列 216: 作用邊界 218: 額外作用邊界 220: 虛設列 222: 黑階校正區域 224: 保護環 300: 成像系統 301: 第一晶粒 303: 第二晶粒 312: 位元線 314: 作用列 320: 虛設列 322: 黑階校正(BLC)列 326: 列選擇電晶體 327: 黑色影像列選擇電晶體 328: 源極隨耦器電晶體 329: 黑色影像源極隨耦器電晶體 330: 重設電晶體 331: 黑色影像重設電晶體 332: 黑階箝位啟用電晶體 334: 黑階箝位源極隨耦器電晶體 336: 黑階箝位供應電晶體 338: 黑階校正啟用電晶體 340: 黑階校正源極隨耦器電晶體 342: 黑階校正供應電晶體 344: 黑階校正供應電晶體 346: 電流源 348: 位元線開關 350: 位元線開關 352: 位元線開關 354: 位元線開關 356: 開關 358: 緩衝器 360: 第一電容器 364: 黑色太陽回饋電路 366: 開關 368: 開關 370: 容限偏移電壓 372: 黑階樣本參考 373: 黑色太陽校正電壓 374: 黑色太陽參考電壓 376: 黑階箝位啟用信號 412: 位元線信號 430: 重設信號RST 476: 黑階箝位啟用信號 478: 傳送信號 480: 斜坡信號 526: Normal Row RS信號 527: BLC Row RS信號 531: BLC Row RST信號 548: Bitline_test_SW信號 554: Frame_SP信號 566: Frame_ref_SP信號 572: Bsun_Blk_Pre信號 574: Blacksun_vref信號
參考下列圖描述本發明之非限制性及非窮舉性實施例,其中除非另外指定,否則貫穿各個視圖之類似之元件符號指代類似之部分。
圖1繪示根據本發明之教示之具有訊框位準黑階自校正之一成像系統之一個實例。
圖2繪示根據本發明之教示之包含一像素陣列之一像素晶粒中之各種區域之一配置之一個實例。
圖3繪示根據本發明之教示之具有訊框位準黑階自校正之一成像系統之一示意圖之一個實例。
圖4繪示根據本發明之教示之繪示暴露在明亮陽光下之一成像系統中之信號之間的相對關係之一時序圖之一個實例。
圖5繪示根據本發明之教示之繪示具有在一像素陣列之各訊框讀出之前執行之黑階自校正之一成像系統中之信號之間之相對關係之一時序圖之一個實例。
貫穿附圖之若干視圖之對應元件符號指示對應元件。熟習此項技術者將瞭解,圖中之元件係出於簡明及清晰之目的而繪示且不必按比例繪製。例如,圖中之一些元件之尺寸可相對其他元件放大來幫助改良對本發明之各種實施例之理解。另外,通常不描繪在一商業上可行之實施例中有用或必要之常見但充分理解之元件,以便有助於對本發明之此等不同實施例之一較少受阻礙之觀察。
300: 成像系統 301: 第一晶粒 303: 第二晶粒 312: 位元線 314: 作用列 320: 虛設列 322: 黑階校正(BLC)列 326: 列選擇電晶體 327: 黑色影像列選擇電晶體 328: 源極隨耦器電晶體 329: 黑色影像源極隨耦器電晶體 330: 重設電晶體 331: 黑色影像重設電晶體 332: 黑階箝位啟用電晶體 334: 黑階箝位源極隨耦器電晶體 336: 黑階箝位供應電晶體 338: 黑階校正啟用電晶體 340: 黑階校正源極隨耦器電晶體 342: 黑階校正供應電晶體 344: 黑階校正供應電晶體 346: 電流源 348: 位元線開關 350: 位元線開關 352: 位元線開關 354: 位元線開關 356: 開關 358: 緩衝器 360: 第一電容器 364: 黑色太陽回饋電路 366: 開關 368: 開關 370: 容限偏移電壓 372: 黑階樣本參考 373: 黑色太陽校正電壓 374: 黑色太陽參考電壓 376: 黑階箝位啟用信號

Claims (29)

  1. 一種影像感測器,其包括: 一像素陣列,其包含: 像素單元之複數個作用列,其等經耦合以回應於入射光產生影像資料; 一黑階校正列,其包含複數個黑色影像資料產生電路,該複數個黑色影像資料產生電路經耦合以產生表示無該入射光之黑色影像資料信號;及 一虛設列,其包含: 複數個黑階箝位電路,其等經耦合以接收一黑色太陽參考電壓以箝位該像素陣列之複數個位元線;及 一黑階校正電路,其經耦合以接收該黑色太陽參考電壓以產生一黑色太陽校正電壓; 一黑色太陽回饋電路,其經耦合以回應於該黑色太陽校正電壓及一黑階樣本參考產生該黑色太陽參考電壓;及 一黑階取樣電路,其經耦合至該複數個位元線,以對自該黑階校正列產生之該黑色影像資料信號進行取樣,以產生經耦合以由該黑色太陽回饋電路接收之該黑階樣本參考。
  2. 如請求項1之影像感測器,其中該黑階取樣電路包括一第一電容器,該第一電容器藉由複數個位元線開關耦合至該複數個位元線,以在該複數個位元線開關閉合時對該黑色影像資料信號進行取樣,其中該第一電容器經耦合以在該複數個位元線開關斷開時保持該黑色影像資料信號。
  3. 如請求項2之影像感測器,其中該黑階取樣電路進一步包括耦合至該第一電容器之容限偏移切換電路, 其中該容限偏移切換電路經組態以在該複數個位元線開關閉合之同時將該第一電容器耦合至一容限偏移電壓, 其中該容限偏移切換電路經組態以在該複數個位元線開關斷開之同時將該第一電容器耦合至接地,其中該第一電容器經組態以回應於該容限偏移切換電路將該第一電容器耦合至接地而產生該黑階樣本參考。
  4. 如請求項3之影像感測器,其中該黑階取樣電路及該黑色太陽回饋電路經配置以在該影像資料自該像素陣列之各訊框讀出之前,重新取樣自該黑階校正列產生之該黑色影像資料信號並重新產生該黑色太陽參考電壓。
  5. 如請求項4之影像感測器,其中該複數個位元線包含一第一組位元線,其中該黑階取樣電路透過該複數個位元線開關耦合至該第一組位元線以取樣及保持該黑色影像資料信號。
  6. 如請求項5之影像感測器,其中該複數個位元線進一步包含一第二組位元線,其中該黑階取樣電路透過該複數個位元線開關耦合至該第一組位元線及該第二組位元線以取樣及保持該黑色影像資料信號。
  7. 如請求項6之影像感測器,其中該第一組位元線位於該像素陣列之一個端上,並且其中該第二組位元線位於該像素陣列之一相對端上。
  8. 如請求項7之影像感測器,其中該第一組位元線包括位於該像素陣列之該一個端上之128個位元線,並且其中該第二組位元線包括位於該像素陣列之該相對端上之128個位元線。
  9. 如請求項1之影像感測器,其中該複數個黑色影像資料產生電路中之各者包括: 一黑色影像重設電晶體,其經耦合至一電源電壓; 一黑色影像源極隨耦器電晶體,其經耦合至該電源電壓,並且具有耦合至該黑色影像重設電晶體之一閘極;及 一黑色影像列選擇電晶體,其耦合在該黑色影像源極隨耦器電晶體與該黑階取樣電路之間。
  10. 如請求項1之影像感測器,其中該黑階校正電路係複數個黑階校正電路中之一者,其中該複數個黑階校正電路中之各者耦合至包含在該複數個位元線中之一第三組位元線中之各自一者,其中該黑色太陽回饋電路經耦合以透過該第三組位元線自該複數個黑階校正電路接收該黑色太陽校正電壓以產生該黑色太陽參考電壓。
  11. 如請求項10之影像感測器,其中該第三組位元線包括該複數個位元線中之32個虛設位元線。
  12. 如請求項1之影像感測器,其中該複數個黑階箝位電路中之各者包括: 一黑階箝位供應電晶體,其經耦合至一電源電壓; 一黑階箝位源極隨耦器電晶體,其經耦合至該黑階箝位供應電晶體並且具有耦合以接收該黑色太陽參考電壓之一閘極;及 一黑階箝位啟用電晶體,其經耦合在該黑階箝位源極隨耦器電晶體與該複數個位元線中之各自一者之間。
  13. 如請求項12之影像感測器,其中該黑階校正電路係該複數個黑階箝位電路中之各者之一複製品,其中該黑階校正電路包括: 一黑階校正供應電晶體,其經耦合至該電源電壓; 一黑階校正源極隨耦器電晶體,其經耦合至該黑階校正供應電晶體並且具有經耦合以接收該黑色太陽參考電壓之一閘極;及 一黑階校正啟用電晶體,其耦合在該黑階校正源極隨耦器電晶體與該黑色太陽回饋電路之間。
  14. 如請求項1之影像感測器,其中該黑色太陽回饋電路包括具有經耦合以接收該黑色太陽校正電壓之一反相輸入、經耦合以接收該黑階樣本參考之一非反相輸入以及經耦合以回應於該黑色太陽校正電壓及該黑階樣本參考產生該黑色太陽參考電壓之一輸出之一運算放大器。
  15. 一種成像系統,其包括: 一第一晶粒,其包含一像素陣列,其中該像素陣列包括: 像素單元之複數個作用列,其等經耦合以回應於入射光生影像資料; 一黑階校正列,其包含複數個黑色影像資料產生電路,該複數個黑色影像資料產生電路經耦合以產生表示無該入射光之黑色影像資料信號;及 一虛設列,其包含: 複數個黑階箝位電路,其等經耦合以接收一黑色太陽參考電壓以箝位該像素陣列之複數個位元線;及 一黑階校正電路,其經耦合以接收該黑色太陽參考電壓以產生一黑色太陽校正電壓;及 一第二晶粒,其經耦合至該第一晶粒,其中該第二晶粒包括: 一黑色太陽回饋電路,其經耦合以回應於該黑色太陽校正電壓及一黑階樣本參考產生該黑色太陽參考電壓;及 一黑階取樣電路,其經耦合至該複數個位元線,以對自該黑階校正列產生之該等黑色影像資料信號進行取樣,以產生經耦合以由該黑色太陽回饋電路接收之該黑階樣本參考。
  16. 如請求項15之成像系統,其進一步包括: 控制電路,其經耦合至該像素陣列以控制該像素陣列之操作; 一讀出電路,其經耦合至該像素陣列,以透过該複數個位元線自該等像素單元讀出該影像資料;及 功能邏輯,其經耦合至該讀出電路以儲存自該像素陣列讀出之該影像資料。
  17. 如請求項15之成像系統,其中該黑階取樣電路包括一第一電容器,該第一電容器透过複數個位元線開關耦合至該複數個位元線,以在該複數個位元線開關閉合時對該黑色影像資料信號進行取樣,其中該第一電容器經耦合以在該複數個位元線開關斷開時保持該黑色影像資料信號。
  18. 如請求項17之成像系統,其中該黑階取樣電路進一步包括耦合至該第一電容器之容限偏移切換電路, 其中該容限偏移切換電路經組態以在該複數個位元線開關閉合之同時將該第一電容器耦合至一容限偏移電壓, 其中該容限偏移切換電路經組態以在該複數個位元線開關斷開之同時將該第一電容器耦合至接地,其中該第一電容器經組態以回應於該容限偏移切換電路將該第一電容器耦合至接地而產生該黑階樣本參考。
  19. 如請求項18之成像系統,其中該黑階取樣電路及該黑色太陽回饋電路經組態以在該影像資料自該像素陣列之各訊框讀出之前,重新取樣自該黑階校正列產生之該黑色影像資料信號並重新產生該黑色太陽參考電壓。
  20. 如請求項19之成像系統,其中該複數個位元線包含一第一組位元線,其中該黑階取樣電路透過該複數個位元線開關耦合至該第一組位元線以取樣及保持該黑色影像資料信號。
  21. 如請求項20之成像系統,其中該複數個位元線進一步包含一第二組位元線,其中該黑階取樣電路透過該複數個位元線開關耦合至該第一組位元線及該第二組位元線以取樣及保持該黑色影像資料信號。
  22. 如請求項21之成像系統,其中該第一組位元線位於該像素陣列之一個端上,並且其中該第二組位元線位於該像素陣列之一相對端上。
  23. 如請求項22之成像系統,其中該第一組位元線包括位於該像素陣列之該一個端上之128個位元線,並且其中該第二組位元線包括位於該像素陣列之該相對端上之128個位元線。
  24. 如請求項15之成像系統,其中該複數個黑色影像資料產生電路中之各者包括: 一黑色影像重設電晶體,其經耦合至一電源電壓; 一黑色影像源極隨耦器電晶體,其經耦合至該電源電壓並且具有耦合至該黑色影像重設電晶體之一閘極;及 一黑色影像列選擇電晶體,其耦合在該黑色影像源極隨耦器電晶體與該黑階取樣電路之間。
  25. 如請求項15之成像系統,其中該黑階校正電路係複數個黑階校正電路中之一者,其中該複數個黑階校正電路中之各者耦合至包含在該複數個位元線中之一第三組位元線中之各自一者,其中該黑色太陽回饋電路經耦合以透過該第三組位元線自該複數個黑階校正電路接收該黑色太陽校正電壓以產生該黑色太陽參考電壓。
  26. 如請求項25之成像系統,其中該第三組位元線包括該複數個位元線中之32個虛設位元線。
  27. 如請求項15之成像系統,其中該複數個黑階箝位電路中之各者包括: 一黑階箝位供應電晶體,其經耦合至一電源電壓; 一黑階箝位源極隨耦器電晶體,其經耦合至該黑階箝位供應電晶體並且具有耦合以接收該黑色太陽參考電壓之一閘極;及 一黑階箝位啟用電晶體,其經耦合在該黑階箝位源極隨耦器電晶體與該複數個位元線中之各自一者之間。
  28. 如請求項27之成像系統,其中該黑階校正電路係該複數個黑階箝位電路中之各者之一複製品,其中該黑階校正電路包括: 一黑階校正供應電晶體,其經耦合至該電源電壓; 一黑階校正源極隨耦器電晶體,其經耦合至該黑階校正供應電晶體並且具有經耦合以接收該黑色太陽參考電壓之一閘極;及 一黑階校正啟用電晶體,其耦合在該黑階校正源極隨耦器電晶體與該黑色太陽回饋電路之間。
  29. 如請求項15之成像系統,其中該黑色太陽回饋電路包括具有經耦合以接收該黑色太陽校正電壓之一反相輸入、經耦合以接收該黑階樣本參考之一非反相輸入以及經耦合以回應於該黑色太陽校正電壓及該黑階樣本參考產生該黑色太陽參考電壓之一輸出之一運算放大器。
TW110125997A 2020-07-16 2021-07-15 具有訊框位準黑階校正之影像感測器 TWI773437B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/931,194 US11206392B1 (en) 2020-07-16 2020-07-16 Image sensor with frame level black level calibration
US16/931,194 2020-07-16

Publications (2)

Publication Number Publication Date
TW202218411A TW202218411A (zh) 2022-05-01
TWI773437B true TWI773437B (zh) 2022-08-01

Family

ID=78918431

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110125997A TWI773437B (zh) 2020-07-16 2021-07-15 具有訊框位準黑階校正之影像感測器

Country Status (3)

Country Link
US (1) US11206392B1 (zh)
CN (1) CN114025109B (zh)
TW (1) TWI773437B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11683604B1 (en) * 2022-02-23 2023-06-20 Omnivision Technologies, Inc. Circuit and method for image artifact reduction in high-density, highpixel-count, image sensor with phase detection autofocus

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5736886A (en) * 1996-02-06 1998-04-07 Analog Devices, Inc. Input clamping method and apparatus with a correlated double-sampling circuit
US20080054320A1 (en) * 2006-08-31 2008-03-06 Micron Technology, Inc. Method, apparatus and system providing suppression of noise in a digital imager
US20090295967A1 (en) * 2008-05-27 2009-12-03 Olympus Corporation Imaging apparatus
US20180070032A1 (en) * 2016-09-08 2018-03-08 Gvbb Holdings S.A.R.L. System and method for high dynamic range digital double sampling
US10165210B1 (en) * 2017-12-22 2018-12-25 Omnivision Technologies, Inc. Bitline settling improvement by using dummy pixels for clamp

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100284284B1 (ko) * 1998-11-05 2001-03-02 김영환 디지털 카메라의 아날로그 신호 처리 장치
JP5418810B2 (ja) * 2008-02-14 2014-02-19 ソニー株式会社 クランプ制御方法、クランプ補正装置、イメージセンサ、および、電子機器
JP4743243B2 (ja) * 2008-09-08 2011-08-10 ソニー株式会社 撮像装置、黒レベルの調整方法およびプログラム
JP2010258827A (ja) * 2009-04-24 2010-11-11 Sony Corp 黒レベル補正回路および固体撮像装置
US8405747B2 (en) * 2011-02-17 2013-03-26 Omnivision Technologies, Inc. Analog row black level calibration for CMOS image sensor
US9380208B1 (en) * 2015-04-13 2016-06-28 Omnivision Technologies, Inc. Image sensor power supply rejection ratio noise reduction through ramp generator

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5736886A (en) * 1996-02-06 1998-04-07 Analog Devices, Inc. Input clamping method and apparatus with a correlated double-sampling circuit
US20080054320A1 (en) * 2006-08-31 2008-03-06 Micron Technology, Inc. Method, apparatus and system providing suppression of noise in a digital imager
US20090295967A1 (en) * 2008-05-27 2009-12-03 Olympus Corporation Imaging apparatus
US20180070032A1 (en) * 2016-09-08 2018-03-08 Gvbb Holdings S.A.R.L. System and method for high dynamic range digital double sampling
US10165210B1 (en) * 2017-12-22 2018-12-25 Omnivision Technologies, Inc. Bitline settling improvement by using dummy pixels for clamp

Also Published As

Publication number Publication date
US11206392B1 (en) 2021-12-21
TW202218411A (zh) 2022-05-01
CN114025109B (zh) 2022-12-13
CN114025109A (zh) 2022-02-08

Similar Documents

Publication Publication Date Title
TWI667920B (zh) 使用圖框內多位元曝光控制之高動態範圍影像感測器讀出架構
US10608101B2 (en) Detection circuit for photo sensor with stacked substrates
US11165982B1 (en) Spatial derivative pixel array with adaptive quantization
US9036064B2 (en) Solid-state imaging device including a photoelectric converting film and camera system using the solid-state imaging device
US11348956B2 (en) Multi-gate lateral overflow integration capacitor sensor
JP4277339B2 (ja) アクティブ画素センサの読み出しチャネル
TWI792556B (zh) 用於橫向溢流整合電容器(lofic)讀出影像感測器的自動歸零技術
TWI674004B (zh) 堆疊架構之低雜訊互補式金氧半影像感測器
US9099367B2 (en) Image sensor and image processing device including the same
US11240454B2 (en) Hybrid CMOS image sensor with event driven sensing
TWI763583B (zh) 高動態範圍高速互補式金氧半導體(cmos)影像感測器設計
US10116892B1 (en) Bitline boost for fast settling with current source of adjustable bias
CN115314647A (zh) 用于横向溢出图像传感器的暗电流/白像素装置及方法
US10051216B2 (en) Imaging apparatus and imaging method thereof using correlated double sampling
TWI773437B (zh) 具有訊框位準黑階校正之影像感測器
US11716547B2 (en) Sample and hold switch driver circuitry with slope control
US20220191416A1 (en) Pixel level expandable memory array for voltage domain global shutter
US20240357253A1 (en) Capmid design in vrfd for hdr structure
US11683611B1 (en) Resettle timing for low power pixel readout
US11356630B2 (en) Image sensor with analog binned readout of image sensing photodiodes with phase detection photodiodes
EP3445039B1 (en) Detection circuit for photo sensor with stacked substrates
CN118828241A (zh) 用于hdr结构的vrfd中的capmid设计
TW202412506A (zh) 電壓域全域快門讀出電路
CN115460361A (zh) 用于相位检测自动聚焦及图像感测光电二极管的图像传感器
TW202301865A (zh) 用於相位偵測自動對焦及影像感測像素之三讀出方式的影像感測器