TWI769094B - 多晶粒封裝 - Google Patents

多晶粒封裝 Download PDF

Info

Publication number
TWI769094B
TWI769094B TW110137316A TW110137316A TWI769094B TW I769094 B TWI769094 B TW I769094B TW 110137316 A TW110137316 A TW 110137316A TW 110137316 A TW110137316 A TW 110137316A TW I769094 B TWI769094 B TW I769094B
Authority
TW
Taiwan
Prior art keywords
memory
die
contacts
data
chip
Prior art date
Application number
TW110137316A
Other languages
English (en)
Other versions
TW202316593A (zh
Inventor
鍾勝峰
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW110137316A priority Critical patent/TWI769094B/zh
Application granted granted Critical
Publication of TWI769094B publication Critical patent/TWI769094B/zh
Priority to US17/954,343 priority patent/US20230116312A1/en
Publication of TW202316593A publication Critical patent/TW202316593A/zh

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1063Control signal output circuits, e.g. status or busy flags, feedback command signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/02Disposition of storage elements, e.g. in the form of a matrix array
    • G11C5/04Supports for storage elements, e.g. memory modules; Mounting or fixing of storage elements on such supports
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/409Read-write [R-W] circuits 
    • G11C11/4093Input/output [I/O] data interface arrangements, e.g. data buffers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/06Arrangements for interconnecting storage elements electrically, e.g. by wiring
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1051Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
    • G11C7/1069I/O lines read out arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1078Data input circuits, e.g. write amplifiers, data input buffers, data input registers, data input level conversion circuits
    • G11C7/1096Write circuits, e.g. I/O line write drivers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/18Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/10Aspects relating to interfaces of memory device to external buses
    • G11C2207/105Aspects related to pads, pins or terminals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C2207/00Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
    • G11C2207/10Aspects relating to interfaces of memory device to external buses
    • G11C2207/108Wide data ports
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Dram (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

本發明揭露了一種多晶粒封裝,其包含有一主晶粒、一記憶體晶粒、一第一組接腳以及一第二組接腳,其中該主晶粒包含有一記憶體控制器、一第一組接點、一第二組接點以及一第三組接點,該記憶體晶粒耦接於該主晶粒的該第一組接點與該第二組接點,該第一組接腳耦接於該主晶粒的該第三組接點,以及該第二組接腳耦接於該主晶粒的該第二組接點。此外,該記憶體控制器透過該第一組接點與該第二組接點來存取該記憶體晶粒,並透過該第二組接點與該第三組接點存取位於該多晶粒封裝外的一記憶體晶片。

Description

多晶粒封裝
本發明係有關於包含動態隨機存取記憶體(Dynamic Random Access Memory,DRAM)的多晶粒封裝架構。
目前的半導體封裝技術可以將多個晶粒(die)整合在單一個封裝中,以減少在印刷電路板(Printed Circuit Board,PCB)上的走線與面積。舉例來說,傳統上DRAM與處理器是分屬於兩個晶片/封裝,故需要在印刷電路板上設計多個走線與接點以連接這兩個晶片,而若是處理器與DRAM被整合在單一封裝中以使得處理器可以透過封裝內部的走線與接點來存取DRAM,則可以減少上述印刷電路板上的走線與接點。
然而,若是在單一個封裝內設置處理器與DRAM,由於封裝內的晶粒無法再增加,故會使得DRAM的容量只能維持在一開始的設計值,而缺乏了可擴充性。換句話說,若是設計者需要設計應用在多個不同產品的處理器與DRAM,且這些不同產品所需要的DRAM容量也不完全相同,則設計者會需要針對多個不同DRAM容量來進行晶片設計,因而增加了設計與製造成本。
因此,本發明的目的之一在於提出一種多晶粒封裝架構,其可以允許對DRAM容量進行擴充,以解決先前技術中所述的問題。
在本發明的一個實施例中,揭露了一種多晶粒封裝,其包含有一主晶粒、一記憶體晶粒、一第一組接腳以及一第二組接腳,其中該主晶粒包含有一記憶體控制器、一第一組接點、一第二組接點以及一第三組接點,該記憶體晶粒耦接於該主晶粒的該第一組接點與該第二組接點,該第一組接腳耦接於該主晶粒的該第三組接點,以及該第二組接腳耦接於該主晶粒的該第二組接點。此外,該記憶體控制器透過該第一組接點與該第二組接點來存取該記憶體晶粒,並透過該第二組接點與該第三組接點存取位於該多晶粒封裝外的一記憶體晶片。
100:多晶粒封裝
102:多晶粒封裝的第一組接腳
104:多晶粒封裝的第二組接腳
110:主晶粒
112:核心電路
114:記憶體控制器
116_1:主晶粒的第一組接點
116_2:主晶粒的第二組接點
116_3:主晶粒的第三組接點
120:記憶體晶粒
122:控制電路
124:記憶體陣列
126_1:記憶體晶粒的第一組接點
126_2:記憶體晶粒的第二組接點
200:記憶體晶片
202:記憶體晶片的第一組接腳
204:記憶體晶片的第二組接腳
210:控制電路
220:記憶體陣列
第1圖為根據本發明一實施例之多晶粒封裝的示意圖。
第2圖為根據本發明一實施例之多晶粒封裝與記憶體晶片的示意圖。
第1圖為根據本發明一實施例之多晶粒封裝100的示意圖。如第1圖所示,多晶粒封裝100包含了一主晶粒110、一記憶體晶粒120以及多組接腳(在本實施例中僅繪出相關的第一組接腳102與第二組接腳104),其中第一組接腳102與第二組接腳104均包含了多個接腳。在本實施例中,主晶粒110可以是一處理器,例如中央處理器(Central Processing Unit,CPU),且主晶粒110包含了一核心電路112、一記憶體控制器114以及多組接點(在本實施例中僅繪出相關的第一組接點 116_1、第二組接點116_2與第三組接點116_3),其中第一組接點116_1、第二組接點116_2與第三組接點116_3中的每一者均包含了多個接點;此外,記憶體晶粒120包含了一控制電路122、一記憶體陣列124以及多組接點(在本實施例中僅繪出相關的第一組接點126_1與第二組接點126_2)。此外,在本實施例中,記憶體晶粒120係為一DRAM晶粒,而主晶粒110中的記憶體控制器114係為一DRAM控制器,但本發明並不以此為限。
在本實施例中,主晶粒110的第一組接點116_1是資料接點,其用來透過記憶體晶粒120的第一組接點126_1來將資料傳送至記憶體晶粒120,及/或接收來自記憶體晶粒120的資料,亦即主晶粒110的第一組接點116_1與記憶體晶粒120的第一組接點126_1係透過多個連接線連接,其中所述多個連接線至少用於發送多個雙向(bi-directional)資料訊號(Data Signal,DQ)、一個或多個雙向資料選通訊號(Data Strobe Signal,DQS)...等等。主晶粒110的第二組接點116_2是控制訊號接點,其用來將時脈訊號、控制訊號與位址訊號傳送至記憶體晶粒120的第二組接點126_2以供記憶體晶粒120使用,且也透過第二組接腳104將控制訊號與位址訊號傳送至多晶粒封裝100外的元件,其中上述的時脈訊號、控制訊號與位址訊號包含了讀取命令/寫入命令、寫入致能(write enable)、列位址訊號(row address strobe)、行位址訊號(column address strobe)...等等。主晶粒110的第三組接點116_3是資料接點,其用來透過第一組接腳102將資料傳送至多晶粒封裝100外的元件,及/或自外部元件接收資料,亦即主晶粒110的第一組接點116_1與多晶粒封裝100外的元件係透過多個連接線連接,其中所述多個連接線至少用於發送多個雙向資料訊號(DQ)、一個或多個雙向資料選通訊號(DQS)...等等。在本實施例中,記憶體控制器110透過第三組接點116_3與第一組接腳102來存取多晶粒封裝100外之元件的路徑不會經過記憶體晶粒120。
在多晶粒封裝100的一般操作中,記憶體控制器114可以從核心電路112接收請求,並透過第一組接點116_1與第二組接點116_2來發送資料訊號、資料選通訊號、多個命令訊號及時脈訊號中的一部分來存取記憶體晶粒120。具體來說,記憶體控制器114中可以包含相關的電路,例如位址解碼器、處理電路、寫/讀緩衝器,控制邏輯以及仲裁器等,以供產生資料訊號、資料選通訊號、多個命令訊號及時脈訊號至記憶體晶粒120。此外,在記憶體晶粒120中,控制電路122可包括讀/寫控制器、行解碼器與列解碼器,且控制電路124自第一組接點126_1與第二組接點126_2接收來自記憶體控制器的資料訊號、資料選通訊號、多個命令訊號及時脈訊號以對記憶體陣列124進行存取。
在以上的實施例中,由於多晶粒封裝100中的記憶體晶粒120的容量是固定的,因此,當多晶粒封裝100需要應用至對記憶體容量與效能需求較高的電子產品時,記憶體晶粒120的容量便不足以應付需求。因此,本實施例的多晶粒封裝100可以透過外接另一個記憶體晶片,以提升記憶體容量與效能。具體來說,參考第2圖,其包含了多晶粒封裝100與一記憶體晶片200,其中記憶體晶片200包含了一控制電路210、一記憶體陣列220以及多組接腳(在本實施例中僅繪出相關的第一組接腳202與第二組接腳204)。此外,在本實施例中,記憶體晶片200是一DRAM晶片,多晶粒封裝100與記憶體晶片200係設置於一印刷電路板上,且多晶粒封裝100的第一組接腳102與第二組接腳104係透過印刷電路板上的連接線與記憶體晶片200的第一組接腳202與第二組接腳204彼此連接。
在第2圖所示之多晶粒封裝100與記憶體晶片200的操作中,記憶體控制器114可以從核心電路112接收請求,並透過第二組接點116_2來發送多個命令 訊號至記憶體晶粒120與記憶體晶片200,以對記憶體晶粒120與記憶體晶片200中的至少其一來進行存取。具體來說,當核心電路112所執行的應用程式只需要使用較低的記憶體存取速度與效能時(例如,較低的頻寬),記憶體控制器114可以從核心電路112接收請求,並透過第一組接點116_1與第二組接點116_2發送資料訊號、資料選通訊號、多個命令訊號及時脈訊號中的一部分來存取記憶體晶粒120,以讀取記憶體陣列124中的資料,或是將資料寫入至記憶體陣列124;此時,由於記憶體控制器114不需要存取記憶體晶片200,故記憶體晶片200中的控制電路210可以忽略自第二組接腳204所接收的多個命令訊號,及/或記憶體晶片200可以進入至省電模式。在另一實施例中,當核心電路112所執行的應用程式只需要使用較低的記憶體存取速度與效能時,記憶體控制器114也可以從核心電路112接收請求,並透過第二組接點116_2與第三組接點116_3發送資料訊號、資料選通訊號、多個命令訊號及時脈訊號中的一部分來存取記憶體晶片200,以讀取記憶體陣列220中的資料,或是將資料寫入至記憶體陣列220;此時,由於記憶體控制器114不需要存取記憶體晶粒120,故記憶體晶粒120中的控制電路122可以忽略自第二組接點126所接收的多個命令訊號,及/或記憶體晶粒120可以進入至省電模式。
當核心電路112所執行的應用程式需要使用較高的記憶體存取速度與效能時(例如,較高的頻寬),記憶體控制器114可以從核心電路112接收請求,並透過第二組接點116_2發送多個命令訊號來同時存取記憶體晶粒120與記憶體晶片200。具體來說,記憶體控制器114透過第二組接點116_2所發送的多個命令訊號可以包含一寫入命令與記憶體陣列124的位址以及記憶體陣列220的位址,而此時記憶體控制器114將第一組資料透過第一組接點116_1傳送至記憶體晶粒120以寫入至記憶體陣列124的對應位址中,且同時地,記憶體控制器114將第二 組資料透過第三組接點116_3傳送至記憶體晶片200以寫入至記憶體陣列220的對應位址中。此外,記憶體控制器114透過第二組接點116_2所發送的多個命令訊號可以包含一讀取命令與記憶體陣列124的位址以及記憶體陣列220的位址,而此時記憶體晶粒120中的控制電路122會根據所接收到的位址以自記憶體陣列124讀取第一組資料,並將第一組資料透過第一組接點126_1傳送至記憶體控制器114;同時地,記憶體晶片200中的控制電路210會根據所接收到的位址以自記憶體陣列220讀取第二組資料,並將第二組資料透過第一組接腳202傳送至記憶體控制器114。
在一實施例中,主晶粒110中用來傳送或接收第一組資料的第一組接點116_1的頻寬可以相同於用來傳送或接收第二組資料之第三組接點116_3的頻寬,例如上述第一組資料與第二組資料的頻寬可以是16位元;而多晶粒封裝100可以根據是否連結至記憶體晶片200,或是根據是否需要同時存取記憶體晶粒120與記憶體陣列220來決定要採用16位元的頻寬或是32位元的頻寬。在另一實例中,上述第一組資料與第二組資料的頻寬可以是8位元,而多晶粒封裝100可以根據是否連結至記憶體晶片200,或是根據是否需要同時存取記憶體晶粒120與記憶體陣列220來決定要採用8位元的頻寬或是16位元的頻寬。
簡要歸納本發明,在本發明之多晶粒封裝100,透過相關接點/接腳的設計,可以簡單地透過在外部連接記憶體晶片200來達到擴充記憶體容量與速度的效果,且多晶粒封裝100也可以適用於多種對於記憶體頻寬需求不同的電子產品中,以降低設計上的成本。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化 與修飾,皆應屬本發明之涵蓋範圍。
100:多晶粒封裝
102:多晶粒封裝的第一組接腳
104:多晶粒封裝的第二組接腳
110:主晶粒
112:核心電路
114:記憶體控制器
116_1:主晶粒的第一組接點
116_2:主晶粒的第二組接點
116_3:主晶粒的第三組接點
120:記憶體晶粒
122:控制電路
124:記憶體陣列
126_1:記憶體晶粒的第一組接點
126_2:記憶體晶粒的第二組接點
200:記憶體晶片
202:記憶體晶片的第一組接腳
204:記憶體晶片的第二組接腳
210:控制電路
220:記憶體陣列

Claims (10)

  1. 一種多晶粒封裝,包含有:一主晶粒,包含有一記憶體控制器、一第一組接點、一第二組接點以及一第三組接點,其中該第一組接點、該第二組接點以及該第三組接點均包含多個接點;一記憶體晶粒,耦接於該主晶粒的該第一組接點與該第二組接點;一第一組接腳,耦接於該主晶粒的該第三組接點;以及一第二組接腳,耦接於該主晶粒的該第二組接點;其中該記憶體控制器透過該第一組接點與該第二組接點來存取該記憶體晶粒,並透過該第二組接點與該第三組接點存取位於該多晶粒封裝外的一記憶體晶片。
  2. 如申請專利範圍第1項所述之多晶粒封裝,其中該記憶體控制器透過該第二組接點傳送一命令訊號以及一位址訊號至該記憶體晶粒以及該記憶體晶片;以及該記憶體控制器透過該第一組接點將資料寫入至該記憶體晶粒或是自該記憶體晶粒讀取資料,或是該記憶體控制器透過該第三組接點將資料寫入至該記憶體晶片或是自該記憶體晶片讀取資料。
  3. 如申請專利範圍第2項所述之多晶粒封裝,其中該記憶體控制器根據主晶粒中的一核心電路所執行之應用程式所需之頻寬來決定要存取該記憶體晶粒與該記憶體晶片中的其一,或是同時存取該記憶體晶粒與該記憶體晶片。
  4. 如申請專利範圍第3項所述之多晶粒封裝,其中當該記憶體控制 器需要同時存取該記憶體晶粒與該記憶體晶片時,該記憶體控制器傳送至該記憶體晶粒以及該記憶體晶片的該位址訊號包含了該記憶體晶粒內一第一記憶體陣列的位址以及該記憶體晶片內一第二記憶體陣列的位址;以及若是該記憶體控制器傳送至該記憶體晶粒以及該記憶體晶片的該命令訊號包含了一寫入命令,該記憶體控制器透過該第一組接腳傳送一第一組資料至該記憶體晶粒以將該第一組資料寫入至該第一記憶體陣列中,並透過該第三組接腳傳送一第二組資料至該記憶體晶粒,以將該第二組資料寫入至該第二記憶體陣列中。
  5. 如申請專利範圍第3項所述之多晶粒封裝,其中當該記憶體控制器需要同時存取該記憶體晶粒與該記憶體晶片時,該記憶體控制器傳送至該記憶體晶粒以及該記憶體晶片的該位址訊號包含了該記憶體晶粒內一第一記憶體陣列的位址以及該記憶體晶片內一第二記憶體陣列的位址;以及若是該記憶體控制器傳送至該記憶體晶粒以及該記憶體晶片的該命令訊號包含了一讀取命令,該記憶體控制器透過該第一組接腳自該記憶體晶粒接收一第一組資料,並透過該第三組接腳自該記憶體晶片接收一第二組資料。
  6. 如申請專利範圍第2項所述之多晶粒封裝,其中該第一組接點所傳送/接收之資料的頻寬相同於該第三組接點所傳送/接收之資料的頻寬。
  7. 如申請專利範圍第6項所述之多晶粒封裝,其中該第一組接點所傳送/接收之資料的頻寬與該第三組接點所傳送/接收之資料的頻寬為16位元或8位元。
  8. 如申請專利範圍第2項所述之多晶粒封裝,其中該記憶體控制器透過該第三組接點與該第一組接腳將資料寫入至該記憶體晶片或是自該記憶體晶片讀取資料,且該記憶體控制器透過該第三組接點與該第一組接腳來存取該記憶體晶片的路徑不會經過該記憶體晶粒。
  9. 如申請專利範圍第2項所述之多晶粒封裝,其中該記憶體控制器透過該第二組接點傳送該命令訊號以及該位址訊號至該記憶體晶粒,且該記憶體控制器透過該第二組接點與該第二組接腳傳送該命令訊號以及該位址訊號至該記憶體晶片。
  10. 如申請專利範圍第1項所述之多晶粒封裝,其中該記憶體晶粒為一動態隨機存取記憶體(Dynamic Random Access Memory,DRAM)晶粒,該記憶體晶片為一DRAM晶片,且該記憶體控制器為一DRAM控制器。
TW110137316A 2021-10-07 2021-10-07 多晶粒封裝 TWI769094B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110137316A TWI769094B (zh) 2021-10-07 2021-10-07 多晶粒封裝
US17/954,343 US20230116312A1 (en) 2021-10-07 2022-09-28 Multi-die package

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110137316A TWI769094B (zh) 2021-10-07 2021-10-07 多晶粒封裝

Publications (2)

Publication Number Publication Date
TWI769094B true TWI769094B (zh) 2022-06-21
TW202316593A TW202316593A (zh) 2023-04-16

Family

ID=83104135

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110137316A TWI769094B (zh) 2021-10-07 2021-10-07 多晶粒封裝

Country Status (2)

Country Link
US (1) US20230116312A1 (zh)
TW (1) TWI769094B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20170287876A1 (en) * 2015-04-08 2017-10-05 Samsung Electronics Co., Ltd. Method and device for controlling operation using temperature deviation in multi-chip package
US20180277549A1 (en) * 2007-11-19 2018-09-27 Callahan Cellular L.L.C. Pads and pin-outs in three dimensional integrated circuits
US20210125657A1 (en) * 2016-06-27 2021-04-29 Apple Inc. Memory System Having Combined High Density, Low Bandwidth and Low Density, High Bandwidth Memories

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180277549A1 (en) * 2007-11-19 2018-09-27 Callahan Cellular L.L.C. Pads and pin-outs in three dimensional integrated circuits
US20170287876A1 (en) * 2015-04-08 2017-10-05 Samsung Electronics Co., Ltd. Method and device for controlling operation using temperature deviation in multi-chip package
US20210125657A1 (en) * 2016-06-27 2021-04-29 Apple Inc. Memory System Having Combined High Density, Low Bandwidth and Low Density, High Bandwidth Memories

Also Published As

Publication number Publication date
TW202316593A (zh) 2023-04-16
US20230116312A1 (en) 2023-04-13

Similar Documents

Publication Publication Date Title
US10147479B2 (en) Memory module and memory system
US8400807B2 (en) Semiconductor system
KR20200053754A (ko) 반도체 메모리 장치, 메모리 시스템 및 반도체 메모리 장치의 동작 방법
KR100531426B1 (ko) 메모리 제어기와 메모리 모듈 사이에 버퍼 데이지-체인커넥션을 구현하기 위한 장치
US9225331B2 (en) Semiconductor device and information processing system including the same
US7593271B2 (en) Memory device including multiplexed inputs
US10956349B2 (en) Support for multiple widths of DRAM in double data rate controllers or data buffers
US20150092505A1 (en) Semiconductor device including plural chips stacked to each other
KR102471416B1 (ko) 반도체 장치 및 이를 포함하는 메모리 모듈
US8279652B2 (en) Reconfigurable input/output in hierarchical memory link
US9336834B2 (en) Offsetting clock package pins in a clamshell topology to improve signal integrity
KR20210157749A (ko) 메모리 장치 및 메모리 컨트롤러 사이 인터페이스를 위한 장치, 이를 포함하는 패키지 및 시스템
JP2012099162A (ja) 半導体装置
TWI769094B (zh) 多晶粒封裝
CN115966224A (zh) 多晶粒封装
JP2010123203A (ja) 半導体装置及びモジュールデバイス
Shiah et al. A 4.8 GB/s 256Mb (x16) reduced-pin-count DRAM and controller architecture (RPCA) to reduce form-factor & cost for IOT/wearable/TCON/video/AI-edge systems
US12094555B2 (en) Stacked semiconductor device
US20240028531A1 (en) Dynamic switch for memory devices
US20210103533A1 (en) Memory system and memory chip
US10355001B2 (en) Memories and methods to provide configuration information to controllers
US8238133B2 (en) Semiconductor device with a selection circuit selecting a specific pad
JP2003224225A (ja) 半導体装置及び半導体記憶装置